

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第4308855号  
(P4308855)

(45) 発行日 平成21年8月5日(2009.8.5)

(24) 登録日 平成21年5月15日(2009.5.15)

(51) Int.Cl.

F 1

H02J 17/00

(2006.01)

H02J 17/00

B

H02J 7/00

(2006.01)

H02J 7/00

301D

H01M 10/46

(2006.01)

H01M 10/46

請求項の数 15 (全 26 頁)

(21) 出願番号

特願2007-7996 (P2007-7996)

(22) 出願日

平成19年1月17日 (2007.1.17)

(65) 公開番号

特開2008-178196 (P2008-178196A)

(43) 公開日

平成20年7月31日 (2008.7.31)

審査請求日

平成20年9月18日 (2008.9.18)

(73) 特許権者 000002369

セイコーエプソン株式会社

東京都新宿区西新宿2丁目4番1号

(73) 特許権者 501431073

ソニー・エリクソン・モバイルコミュニケーションズ株式会社

東京都港区港南1丁目8番15号

(74) 代理人 100090479

弁理士 井上 一

(74) 代理人 100104710

弁理士 竹腰 昇

(74) 代理人 100124626

弁理士 榎並 智和

(74) 代理人 100124682

弁理士 黒田 泰

最終頁に続く

(54) 【発明の名称】受電制御装置、受電装置および電子機器

## (57) 【特許請求の範囲】

## 【請求項1】

1次コイルと2次コイルを電磁的に結合させて送電装置から、整流回路およびレギュレータを含む受電装置に対して電力を伝送し、前記整流回路の出力電圧を前記レギュレータに供給し、前記レギュレータの出力電圧を前記受電装置の電圧出力ノードから負荷に対して供給する無接点電力伝送システムの前記受電装置に設けられる受電制御装置であって、

前記受電装置に設けられた前記レギュレータの入力端の電圧および出力端の電圧の少なくとも一つを監視し、前記入力端の電圧および出力端の電圧の少なくとも一つが低下して前記負荷に対する給電能力が低下すると、前記レギュレータの前記入力端と出力端との間に設けられたスイッチ回路をオンさせ、前記レギュレータの前記入力端と前記出力端とを結ぶバイパス経路を形成することを特徴とする受電制御装置。

## 【請求項2】

請求項1記載の受電制御装置であって、

前記入力端の電圧が、前記レギュレータの入力電圧の定格値を下回った時に前記バイパス経路が形成されることを特徴とする受電制御装置。

## 【請求項3】

請求項1または請求項2記載の受電制御装置であって、

前記レギュレータは、電源回路として機能するシリーズレギュレータであり、

前記負荷は、2次電池を含むことを特徴とする受電制御装置。

## 【請求項4】

10

20

請求項 1 ~ 請求項 3 のいずれかに記載の受電制御装置であって、  
前記レギュレータの前記入力端の電圧に基づいて前記スイッチ回路をオンさせ、あるいはオフさせることを特徴とする受電制御装置。

**【請求項 5】**

請求項 1 ~ 請求項 3 のいずれかに記載の受電制御装置であって、  
前記レギュレータの前記出力端の電圧に基づいて前記スイッチ回路をオンさせ、あるいはオフさせることを特徴とする受電制御装置。

**【請求項 6】**

請求項 1 ~ 請求項 3 のいずれかに記載の受電制御装置であって、  
前記レギュレータの前記入力端の電圧に基づいて前記スイッチ回路をオンさせ、前記レギュレータの前記出力端の電圧に基づいて前記スイッチ回路をオフさせることを特徴とする受電制御装置。 10

**【請求項 7】**

請求項 1 ~ 請求項 6 のいずれか記載の受電制御装置であって、  
前記スイッチ回路をオンさせるための第 1 の閾値電圧よりも、前記スイッチ回路をオフさせるための第 2 の閾値電圧を高く設定することを特徴とする受電制御装置。

**【請求項 8】**

請求項 7 記載の受電制御装置であって、  
前記受電制御装置は、前記スイッチ回路のオン / オフを切換える切換え制御信号を生成する切換え制御信号生成回路を有し、この切換え制御信号生成回路は、 20

前記レギュレータの出力端の電圧を分圧するための第 1 、第 2 および第 3 の分圧抵抗と、

反転端子に、前記第 1 および第 2 の分圧抵抗の共通接続点の電圧が印加され、非反転端子に基準電圧が印加される第 1 のヒステリシスコンパレータと、

反転端子に、前記第 3 および第 4 の分圧抵抗の共通接続点の電圧が印加され、非反転端子に前記基準電圧が印加される第 2 のヒステリシスコンパレータと、

前記第 1 のヒステリシスコンパレータの出力電圧のポジティブエッジまたはネガティブエッジによりセットされ、前記第 2 のヒステリシスコンパレータのポジティブエッジまたはネガティブエッジによりリセットされ、その出力端から前記切換え制御信号を出力する RS フリップフロップと、 30

を有することを特徴とする受電制御装置。

**【請求項 9】**

請求項 1 ~ 請求項 8 のいずれか記載の受電制御装置であって、前記スイッチ回路をオンして前記バイパス経路を形成すると共に、前記レギュレータの全部または一部を非動作状態とすることを特徴とする受電制御装置。

**【請求項 10】**

請求項 9 記載の受電制御装置であって、  
前記レギュレータの全部または一部の非動作状態 / 動作状態は、前記スイッチ回路をオン / オフさせる切換え制御信号に基づいて制御されることを特徴とする受電制御装置。

**【請求項 11】**

請求項 1 ~ 請求項 10 のいずれか記載の受電制御装置と、  
前記整流回路を含み、前記 2 次コイルの誘起電圧を直流電圧に変換する受電部と、  
前記レギュレータと、前記レギュレータの前記入力端および出力端との間に設けられた前記スイッチ回路と、を含み、前記負荷への給電を制御する給電制御部と、  
を有することを特徴とする受電装置。 40

**【請求項 12】**

請求項 11 記載の受電装置であって、  
さらに、前記スイッチ回路のオン / オフを制御するためのバイパス制御回路を有し、前記受電制御回路は、前記バイパス制御回路の動作を制御することによって、前記スイッチ回路のオン / オフを制御することを特徴とする受電装置。 50

**【請求項 1 3】**

請求項1\_2記載の受電装置であって、  
 前記スイッチ回路は、  
 ソースおよびドレインが各々、前記レギュレータの入力端および出力端に接続されたP  
 M O Sトランジスタにより構成され、  
 前記バイパス制御回路は、  
 ソースが接地され、ドレインが前記P M O Sトランジスタのゲートに接続されたN M O  
 Sトランジスタと、  
 前記P M O Sトランジスタの前記ゲートと前記レギュレータの入力端との間に接続され  
 たプルアップ抵抗と、により構成されることを特徴とする受電装置。 10

**【請求項 1 4】**

請求項1\_1～請求項1\_3のいずれか記載の受電装置と、  
 前記受電装置により電力が供給される負荷と、を含むことを特徴とする電子機器。

**【請求項 1 5】**

請求項1\_4記載の電子機器であって、  
 前記電子機器は、携帯端末であることを特徴とする電子機器。

**【発明の詳細な説明】****【技術分野】****【0 0 0 1】**

本発明は、受電制御装置、受電装置および電子機器に関する。 20

**【背景技術】****【0 0 0 2】**

近年、電磁誘導を利用し、金属部分の接点がなくても電力伝送を可能にする無接点電力  
 伝送（非接触電力伝送）が脚光を浴びている。この無接点電力伝送の適用例として、携帯  
 電話機や家庭用機器（例えば電話機の子機）の充電などが提案されている。

**【0 0 0 3】**

無接点電力伝送装置は、例えば、特許文献1に記載されている。特許文献1に記載の技術  
 は、複数の負荷に対して電力を供給し得る小型の無接点電力供給装置を提供することを  
 目的とし、複数の誘導コイルを設けている。

**【0 0 0 4】**

また、この特許文献1に記載の技術では、電力供給を受けるポータブルの電子機器に、  
 誘導コイルと整流回路を内蔵させ、その整流回路の出力電圧によって、リチウムイオン電  
 池等の二次電池を充電している。 30

**【特許文献1】特開平10-225020号公報****【発明の開示】****【発明が解決しようとする課題】****【0 0 0 5】**

近年、携帯型電話機やノートブック型パーソナルコンピュータ等の携帯端末のバッテリ  
 として、リチウムイオン電池やリチウムポリマー電池等の二次電池が広く利用されている。  
 これらリチウムイオン電池やリチウムポリマー電池等の二次電池は、他の電池と比べて  
 エネルギ密度が極めて高いという利点を有するが、一方で、劣化や安全性を考慮した厳密  
 な充電制御を行う必要があり、高精度の充電管理技術が必要となる。 40

**【0 0 0 6】**

したがって、二次電池を充電するために、高精度な出力制御を行い得るレギュレータ（  
 例えば、シリーズレギュレータ）を利用した充電回路を用いるのが好ましいといえる。

**【0 0 0 7】**

また、携帯端末のユーザの使い勝手を考慮すれば、2次電池の充電時間は短い方がよい  
 が、無接点電力伝送を利用した場合の2次電池の充電効率は、通常の充電器（A Cアダプ  
 タを使用した充電器）による充電効率よりも低く、充電時間が長くなる傾向がある。した  
 がって、無接点電力伝送を用いて携帯端末の充電を行う際、充電中の電力損失を、可能な 50

限り低減することが重要となる。

#### 【0008】

本発明の発明者の検討によれば、例えば、消耗の激しい2次電池を充電するときのように、大量の充電電流を流す必要がある場合において、上述のレギュレータにおいて電力損失（電力ロス）が発生し、このことが充電時間の短縮の妨げとなる場合があることが明らかとなった。また、携帯端末の安全性を考慮すれば、充電中におけるレギュレータの発熱は最小限に抑制するのが望ましい。

#### 【0009】

本発明は、このような考察に基づいてなされたものであり、その目的は、無接点電力伝送技術を利用する受電装置（電力供給を受ける側の装置）における電力損失および発熱を、簡単な構成によって効果的に低減することにある。

10

#### 【課題を解決するための手段】

#### 【0010】

本発明の受電制御装置は、1次コイルと2次コイルを電磁的に結合させて送電装置から、整流回路およびレギュレータを含む受電装置に対して電力を伝送し、前記受電装置の電圧出力ノードから負荷に対して電力を供給する無接点電力伝送システムの前記受電装置に設けられる受電制御装置であって、前記受電装置に設けられた前記レギュレータの入力端の電圧および出力端の電圧の少なくとも一つを監視し、前記入力端の電圧および出力端の電圧の少なくとも一つが低下して前記負荷に対する給電能力が低下すると、前記レギュレータの前記入力端と出力端との間に設けられたスイッチ回路をオンさせ、前記レギュレータの前記入力端と前記出力端とを直結するバイパス経路を形成する受電制御回路を有する。  
。

20

#### 【0011】

レギュレータの入力端（あるいは出力端）の電圧低下によって負荷への給電能力が低下したときに、スイッチ回路をオンさせて低損失のバイパス経路（迂回経路）を形成し、このバイパス経路を経由して負荷に電流を供給する。これによって、負荷への給電能力を無理なく高めることができる。また、負荷に大量の電流を供給するとき（つまり、高負荷時）におけるレギュレータにおける発熱を抑制することができる。また、電源回路としてのレギュレータの主要な働きの一つは、定格を超える過大な電圧が入力されたときに、その振幅を制限することであるが、バイパス経路が形成されるのは、レギュレータの入力端（あるいは出力端）の電圧が低下している場合に限られ、したがって、過大な電圧が負荷に印加されるという心配はなく、レギュレータを迂回することに関して、特別な問題は生じない。

30

#### 【0012】

また、本発明の受電制御装置の一態様では、前記レギュレータは、電源回路として機能するシリーズレギュレータであり、前記負荷は、2次電池を含む。

#### 【0013】

シリーズレギュレータは、負荷に直列に電圧制御素子が接続された、降圧のみ可能な連続電流の定電圧直流電源回路であり、スイッチング制御電源と比べ、電源リップルやノイズが少なく、安定性が高く、回路面積も小さい。したがって、LDO（ロー・ドロップアウト・レギュレータ）のような低ノイズで低損失のシリーズレギュレータは、小型の受電装置に搭載するのに適している。また、2次電池は、電池電圧よりも少しでも高い電圧が供給されれば充電が可能であり、レギュレータをバイパスする経路を経由して電流を供給することに不都合はない。また、レギュレータをバイパスする経路を介して、電圧降下のない電圧（入力電圧そのまま）を供給すれば（すなわち、低インピーダンスのバイパス経路を経由して大量の電流を供給すれば）、その分だけ充電期間を短くすることができる。携帯端末等における2次電池の充電期間の長大化の抑制は、ユーザの使い勝手向上の点から重要である。本態様によれば、低損失のスイッチ回路を用いてレギュレータを迂回するという簡単な構成により、2次電池の充電時間を無理なく短縮できる。

40

#### 【0014】

50

また、本発明の受電制御装置の他の態様では、前記受電制御回路は、前記レギュレータの前記入力端の電圧に基づいて前記スイッチ回路をオンさせ、あるいはオフさせる。

#### 【0015】

スイッチ回路のオン／オフ（レギュレータをバイパスすることの可否）を、レギュレータの入力端の電圧に基づいて制御するものである。レギュレータの入力電圧が、定格値を下回っていることを確認した後にレギュレータの迂回を実行できることから、入力電圧が十分に高いときに、誤ってバイパス経路を形成することを確実に防止できる。また、レギュレータの入力電圧が低下していれば、レギュレータの実際の出力電圧も低下しているはずであり、したがって、レギュレータの入力端の電圧のみを監視する方式をとった場合でも、スイッチ回路のオン／オフを適正に制御可能である。また、電圧を監視するための経路が1本で済むという効果もある。10

#### 【0016】

また、本発明の受電制御装置の他の態様では、前記受電制御回路は、前記レギュレータの前記出力端の電圧に基づいて前記スイッチ回路をオンさせ、あるいはオフさせる。

#### 【0017】

スイッチ回路のオン／オフ（レギュレータをバイパスすることの可否）を、レギュレータの出力端の電圧に基づいて制御するものである。レギュレータの出力電圧（実際に負荷に供給される電圧）に基づいてスイッチ回路のオン／オフが制御されるため、正確なオン／オフ制御が可能である。レギュレータの出力電圧が低下しているときは、レギュレータの入力電圧も低下しているはずであり、したがって、レギュレータの出力端の電圧のみを監視する方式をとっても、入力電圧が高い状態でバイパス経路をオンさせてしまう心配はない。また、レギュレータの出力電圧（実際に負荷に供給される電圧）が十分に回復（上昇している）ことを確認してから、スイッチ回路をオフすること（つまり、レギュレータのバイパスを終了させること）が可能であり、したがって、適切なスイッチ回路のオフ制御も担保される。また、電圧を監視するための経路が1本で済むという効果もある。レギュレータの出力電圧（実際に負荷に供給される電圧）を直接に監視することから、信頼性が高い方式であるといえる。20

#### 【0018】

また、本発明の受電制御装置の他の態様では、前記受電制御回路は、前記レギュレータの前記入力端の電圧に基づいて前記スイッチ回路をオンさせ、前記レギュレータの前記出力端の電圧に基づいて前記スイッチ回路をオフさせる。30

#### 【0019】

スイッチ回路のオン／オフ（レギュレータをバイパスすることの可否）を、レギュレータの入力端の電圧および出力端の電圧の双方に基づいて制御するものである。レギュレータの入力電圧が、定格値を下回っていることを確認した後にスイッチ回路をオンさせる（つまり、レギュレータの迂回を実行する）ことから、入力電圧が十分に高いときに、誤ってバイパス経路を形成することを確実に防止できる。また、レギュレータの出力電圧（実際に負荷に供給される電圧）が十分に回復（上昇している）ことを確認してから、スイッチ回路をオフすること（つまり、レギュレータのバイパスを終了させること）が可能であり、したがって、スイッチ回路の正確なオフ制御も担保される。40

#### 【0020】

また、本発明の受電制御装置の他の態様では、前記スイッチ回路をオンさせるための第1の閾値電圧よりも、前記スイッチ回路をオフさせるための閾値電圧を高く設定する。

#### 【0021】

スイッチ回路のオン／オフの各閾値にオフセットを設け、スイッチ回路のオン／オフの制御にヒステリシス特性を持たせるものである。これによって、レギュレータの入力端あるいは出力端の電圧の微小な変動に追従して、スイッチ回路のオン／オフが繰り返されるような誤作動が生じず、安定したレギュレータのバイパス制御が実現される。すなわち、例えば、負荷に供給される電圧が、正常といえる範囲を超えて低くなったときにスイッチ回路をオンさせてレギュレータの迂回を開始させることができ、また、負荷に供給される50

電圧が、正常といえる範囲内になり、かつ十分に回復（上昇）したときに、スイッチ回路をオフしてレギュレータの迂回を終了させることができ、安定した適正なバイパス制御が実現される。

【0022】

また、本発明の受電制御装置の他の態様では、前記受電制御装置は、前記スイッチ回路のオン／オフを切換える切換え制御信号を生成する切換え制御信号生成回路を有し、この切換え制御信号生成回路は、前記レギュレータの出力端の電圧を分圧するための第1、第2および第3の分圧抵抗と、反転端子に、前記第1および第2の分圧抵抗の共通接続点の電圧が印加され、非反転端子に基準電圧が印加される第1のヒステリシスコンパレータと、反転端子に、前記第3および第4の分圧抵抗の共通接続点の電圧が印加され、非反転端子に前記基準電圧が印加される第2のヒステリシスコンパレータと、前記第1のヒステリシスコンパレータの出力電圧のポジティブエッジまたはネガティブエッジによりセットされ、前記第2のヒステリシスコンパレータの出力電圧のポジティブエッジまたはネガティブエッジによりリセットされ、その出力端から前記切換え制御信号を出力するRSフリップフロップと、を有する。10

【0023】

スイッチ回路のオン／オフの制御特性にヒステリシス特性をもたせるための、具体的な回路構成の例を明らかとしたものである。すなわち、スイッチ回路のオン／オフを切換える切換え制御信号を生成する切換え制御信号生成回路は、複数の分圧抵抗と、少なくとも2つのヒステリシスコンパレータと、RSフリップフロップと、を含んで構成される。この回路は構成が簡単であり、設計が容易である。20

【0024】

また、本発明の受電制御装置の他の態様では、前記受電制御回路は、前記スイッチ回路をオンして前記バイパス経路を形成すると共に、前記レギュレータの全部または一部を非動作状態とする。

【0025】

レギュレータをバイパスした場合でも、レギュレータ自体が動作していれば、レギュレータにおける電力の消費や発熱が生じ、受電した電力のロスが生じる。そこで、スイッチ回路をオンし、レギュレータをバイパスするときに、併せてレギュレータ自体の動作を停止させて、無駄な電力消費および発熱を抑制し、受電した電力のロスを最小限化するものである。レギュレータの構成要素の全部を非動作とする場合には、レギュレータにおける消費電力および発熱を零にすることができる。但し、全構成要素を非動作とすることが、レギュレータの動作に悪影響を与える場合（例えば、レギュレータを動作状態に戻すときに遅延が生じる等の不都合が生じる場合）には、一部の構成要素だけを非動作状態とすればよく、この場合でも、レギュレータの消費電力および発熱の低減が可能である。本態様によって、無接点電力伝送を用いた受電装置における、受電した電力のロスを最小化しつつ、負荷に対する給電能力を効果的に向上させることができ、レギュレータにおける発熱の問題も解消する。30

【0026】

また、本発明の受電制御装置の他の態様では、前記レギュレータの全部または一部の非動作状態／動作状態は、前記スイッチ回路をオン／オフさせる切換え制御信号に基づいて制御される。

【0027】

スイッチ回路をオン／オフさせるための切換え制御信号を、レギュレータの全部または一部を非動作状態／動作状態を切換えるために援用するものである。これにより、スイッチ回路のオン／オフの制御と、レギュレータの非動作状態／動作状態の制御を、共通の切換え制御信号を用いて実行することができる。このことは制御回路の簡素化に貢献する。

【0028】

また、本発明の受電装置は、上記いずれかの受電制御装置と、前記整流回路を含み、前記2次コイルの誘起電圧を直流電圧に変換する受電部と、前記レギュレータと、前記レギ50

ュレータの前記入力端および出力端との間に設けられた前記スイッチ回路とを含み、前記負荷への給電を制御する給電制御部と、を有する。

**【0029】**

本発明によれば、無接点電力伝送技術を利用する受電装置（電力供給を受ける側の装置）において、簡単な構成により、電力損失および発熱を効果的に抑制することができる。したがって、小型、低損失、低発熱という優れた特性をもつ、無接点電力伝送用の受電装置が実現される。無接点電力伝送では、誘導コイル間の電力伝送に伴うロスは避けられないことから、受電装置では、受電した電力を発熱等により無駄に消費することなく、効率的に負荷に供給することが特に求められるが、本発明によれば、これらの要求をすべて満足することができる。

10

**【0030】**

また、本発明の受電装置の一態様では、さらに、前記スイッチ回路のオン／オフを制御するためのバイパス制御回路を有し、前記受電制御回路は、前記バイパス制御回路の動作を制御することによって、前記スイッチ回路のオン／オフを制御する。

**【0031】**

受電装置における、レギュレータをバイパスするためのスイッチ回路のオン／オフの切換えを、バイパス制御回路により行う点を明らかとしたものである。

**【0032】**

また、本発明の受電装置の他の態様では、前記スイッチ回路は、ソースおよびドレインが各々、前記レギュレータの入力端および出力端に接続されたPMOSトランジスタにより構成され、前記バイパス制御回路は、ソースが接地され、ドレインが前記PMOSトランジスタのゲートに接続されたNMOSトランジスタと、前記PMOSトランジスタの前記ゲートと前記レギュレータの入力端との間に接続されたプルアップ抵抗と、により構成される。

20

**【0033】**

スイッチ回路が、PMOSトランジスタ（低損失の絶縁ゲート型電界効果トランジスタ）により構成され、バイパス制御回路が、NMOSトランジスタとプルアップ抵抗により構成されることを明らかとしたものである。このプルアップ抵抗は、バイパス制御回路としてのNMOSトランジスタがオフしているときに、スイッチ回路としてのPMOSトランジスタのゲートをハイレベルに維持して、そのPMOSトランジスタを確実にオフさせる働きをする。また、スイッチ回路としてのPMOSトランジスタのゲートが、プルアップ抵抗を経由して常にレギュレータの入力端に接続されることになり、このことは、PMOSトランジスタのゲート電位の安定化につながり、したがって、そのPMOSトランジスタが不用意にオンするのを防止するという働きも有する。無接点電力伝送では、2次側の機器（受電装置）の各部の動作が不安定になる傾向があるため、バイパス素子としてのPMOSトランジスタのゲート電圧を、プルアップ抵抗によって安定化させることは重要である。なお、トランジスタの導電型を逆にしてもよい。本態様の回路構成によれば、最小限の構成要素（2つのMOSトランジスタと1つのプルアップ抵抗）によりレギュレータのバイパスを実現できる。回路構成が簡単であるため実現が容易であり、かつ、各MOSトランジスタは高速に動作するため、高速なスイッチング制御も可能である。

30

**【0034】**

また、本発明の電子機器は、本発明の受電装置と、前記受電装置により電力が供給される負荷と、を含む。

**【0035】**

本発明では、無接点電力伝送用の受電装置が搭載される電子機器の種類は問わない。本発明は、例えば、腕時計、コードレス電話器、シェーバー、電動歯ブラシ、リストコンピュータ、ハンディターミナル、携帯情報端末、あるいは電動自転車などの種々の電子機器に適用できる。特に好適な電子機器の例としては、携帯端末（携帯電話端末、PDA端末、持ち運び可能なパーソナルコンピュータ端末を含む）や時計（ウォッチ）があげられる。本発明の受電装置は、構成が簡単で小型であるため携帯端末等への搭載も可能であり、

40

50

低損失であるために、例えば、電子機器における2次電池の充電時間を短縮することが可能であり、また、発熱が低減されることから、電子機器の安全面からみた信頼性も向上する。

#### 【0036】

また、本発明の電子機器の一態様では、前記電子機器は、携帯端末である。

#### 【0037】

携帯端末（携帯電話端末、PDA端末、持ち運び可能なパーソナルコンピュータ端末を含む）は、高負荷時の充電電流量が大きく、発熱の問題も顕在化しやすい。よって、本発明が有する低損失かつ低発熱という特性を十分に活かすことが可能な機器といえる。

#### 【0038】

このように、本発明によれば、無接点電力伝送技術を利用する受電装置（電力供給を受ける側の装置）における電力損失および発熱を、簡単な構成によって効果的に低減することが可能である。

#### 【発明を実施するための最良の形態】

#### 【0039】

以下、図面を参照して、本発明の好適な実施の形態について説明する。

なお以下に説明する本実施形態は特許請求の範囲に記載された本発明の内容を不当に限定するものではなく、本実施形態で説明される構成の全てが本発明の解決手段として必須であるとは限らない。

#### 【0040】

##### （第1の実施形態）

まず、本発明が適用される好適な電子機器の例、ならびに、無接点電力伝送技術の原理について説明する。

#### 【0041】

##### （電子機器の例と無接点電力伝送の原理）

図1（A）、（B）は無接点電力伝送技術について説明するための図であり、（A）は無接点電力伝送手法が適用される電子機器の例を示す図であり、（B）は誘導トランスを用いた無接点電力伝送の原理を説明するための図である。

図1（A）に示されるように、電子機器の1つである充電器500（クレードル）は、送電装置10を有する。また電子機器の1つである携帯電話機510は、受電装置40を有する。また携帯電話機510は、LCDなどの表示部512、ボタン等で構成される操作部514、マイク516（音入力部）、スピーカ518（音出力部）、アンテナ520を有する。

#### 【0042】

充電器500にはACアダプタ502を介して電力が供給され、この電力が、無接点電力伝送により送電装置10から受電装置40に送電される。これにより、携帯電話機510のバッテリを充電したり、携帯電話機510内のデバイスを動作させたりすることができる。

#### 【0043】

なお、本実施形態が適用される電子機器は携帯電話機510に限定されない。例えば腕時計、コードレス電話器、シェーバー、電動歯ブラシ、リストコンピュータ、ハンディターミナル、携帯情報端末、あるいは電動自転車などの種々の電子機器に適用できる。

#### 【0044】

特に好適な電子機器の例としては、携帯端末（携帯電話端末、PDA端末、持ち運び可能なパーソナルコンピュータ端末を含む）や時計（ウォッチ）があげられる。本発明の受電装置は、構成が簡単で小型であるため携帯端末等への搭載も可能であり、低損失であるために、例えば、電子機器における2次電池の充電時間を短縮することが可能であり、また、発熱が低減されることから、電子機器の安全面からみた信頼性も向上する。

#### 【0045】

特に、携帯端末（携帯電話端末、PDA端末、持ち運び可能なパーソナルコンピュータ

10

20

30

40

50

端末を含む)は、高負荷時の充電電流量が大きく、発熱の問題も顕在化しやすい。よって、本発明が有する低損失かつ低発熱という特性を十分に活かすことが可能な機器といえる。

#### 【0046】

図1(B)に模式的に示すように、送電装置10から受電装置40への電力伝送は、送電装置10側に設けられた1次コイルL1(送電コイル)と、受電装置40側に設けられた2次コイルL2(受電コイル)を電磁的に結合させて電力伝送トランスを形成することで実現される。これにより非接触での電力伝送が可能になる。

#### 【0047】

(送電装置および受電装置の構成例)

10

図2は、送電装置、受電装置ならびに負荷からなる無接点電力伝送システムにおける、各部の具体的な構成の一例を示す回路図である。図示されるように、送電装置10には、送電制御装置20と、送電部12が設けられている。また、受電装置40には、受電部40と、負荷変調部46と、給電制御部48とが設けられている。また、負荷90は、充電制御装置92とバッテリ(2次電池)94が含まれる。以下具体的に説明する。

#### 【0048】

図1(A)の充電器500などの送電側の電子機器は、少なくとも図2に示される送電装置10を含む。また、携帯電話機510などの受電側の電子機器は、少なくとも受電装置40と負荷90(本負荷)を含む。そして、図2の構成により、1次コイルL1と2次コイルL2を電磁的に結合させて送電装置10から受電装置40に対して電力を伝送し、受電装置40の電圧出力ノードNB7から負荷90に対して電力(電圧VOUT)を供給する無接点電力伝送(非接触電力伝送)システムが実現される。

20

#### 【0049】

送電装置10(送電モジュール、1次モジュール)は、1次コイルL1、送電部12、電圧検出回路14、表示部16、送電制御装置20を含むことができる。なお、送電装置10や送電制御装置20は図2の構成に限定されず、その構成要素の一部(例えば表示部、電圧検出回路)を省略したり、他の構成要素を追加したり、接続関係を変更するなどの種々の変形実施が可能である。

#### 【0050】

送電部12は、電力伝送時には所定周波数の交流電圧を生成し、データ転送時にはデータに応じて周波数が異なる交流電圧を生成して、1次コイルL1に供給する。具体的には例えば、データ「1」を受電装置40に対して送信する場合には、周波数f1の交流電圧を生成し、データ「0」を送信する場合には、周波数f2の交流電圧を生成する。この送電部12は、1次コイルL1の一端を駆動する第1の送電ドライバと、1次コイルL1の他端を駆動する第2の送電ドライバと、1次コイルL1と共に共振回路を構成する少なくとも1つのコンデンサを含むことができる。そして、送電部12が含む第1、第2の送電ドライバの各々は、例えば、パワーMOSトランジスタにより構成されるインバータ回路(あるいはバッファ回路)であり、送電制御装置20のドライバ制御回路26により制御される。

30

#### 【0051】

1次コイルL1(送電側コイル)は、2次コイルL2(受電側コイル)と電磁結合して電力伝送用トランスを形成する。例えば、電力伝送が必要なときには、図1(A)、図1(B)に示すように、充電器500の上に携帯電話機510を置き、1次コイルL1の磁束が2次コイルL2を通るような状態にする。一方、電力伝送が不要なときには、充電器500と携帯電話機510を物理的に離して、1次コイルL1の磁束が2次コイルL2を通らないような状態にする。

40

#### 【0052】

1次コイルL1と2次コイルL2としては、例えば、絶縁された単線を同一平面内で渦巻き状に巻いた平面コイルを用いることができる。但し、単線を縒り線に代え、この縒り線(絶縁された複数の細い単線を縒り合わせたもの)を渦巻き状に巻いた平面コイルを用

50

いてもよい。

**【0053】**

電圧検出回路14は、1次コイルL1の誘起電圧を検出する回路であり、例えば、抵抗RA1、RA2や、RA1とRA2の接続ノードNA3とGND(広義には低電位側電源)との間に設けられるダイオードDA1を含む。具体的には、1次コイルの誘起電圧を抵抗RA1、RA2で分圧することによって得られた信号PHINが、送電制御装置20の波形検出回路28に入力される。

**【0054】**

表示部16は、無接点電力伝送システムの各種状態(電力伝送中、ID認証等)を、色や画像などを用いて表示するものであり、例えばLED(発光ダイオード)やLCD(液晶表示装置)などにより実現される。

10

**【0055】**

送電制御装置20は、送電装置10の各種制御を行う装置であり、集積回路装置(IC)などにより実現できる。この送電制御装置20は、制御回路22(送電側)、発振回路24、ドライバ制御回路26、波形検出回路28を含むことができる。

**【0056】**

また、制御回路22(制御部)は、送電装置10や送電制御装置20の制御を行うものであり、例えば、ゲートアレイやマイクロコンピュータなどにより実現できる。具体的には、制御回路22は、電力伝送、負荷検出、周波数変調、異物検出、あるいは着脱検出などに必要な各種のシーケンス制御や判定処理を行う。

20

**【0057】**

発振回路24は、例えば、水晶発振回路により構成され、1次側のクロックを生成する。ドライバ制御回路26は、発振回路24で生成されたクロックや制御回路22からの周波数設定信号などに基づいて、所望の周波数の制御信号を生成し、送電部12の送電ドライバ(不図示)に出力し、その送電ドライバの動作を制御する。

**【0058】**

波形検出回路28は、1次コイルL1の一端の誘起電圧に相当する信号PHINの波形をモニタし、負荷検出、異物検出等を行う。例えば、受電装置40の負荷変調部46が、送電装置10に対してデータを送信するための負荷変調を行うと、1次コイルL1の誘起電圧の信号波形が、それに対応して変化する。

30

**【0059】**

具体的には、データ「0」を送信するために負荷変調部46が負荷を低くすると、信号波形の振幅(ピーク電圧)が小さくなり、データ「1」を送信するために負荷を高くすると、信号波形の振幅が大きくなる。したがって、波形検出回路28は、誘起電圧の信号波形のピークホールド処理などを行って、ピーク電圧がしきい値電圧を超えたか否かを判断することで、受電装置40からのデータが「0」なのか「1」なのかを判断できる。なお波形検出の手法は、上述の手法に限定されない。例えば、受電側の負荷が高くなつたか低くなつたかを、ピーク電圧以外の物理量を用いて判断してもよい。

**【0060】**

受電装置40(受電モジュール、2次モジュール)は、2次コイルL2、受電部42、負荷変調部46、給電制御部48、受電制御装置50を含むことができる。なお、受電装置40や受電制御装置50は図2の構成に限定されず、その構成要素の一部を省略したり、他の構成要素を追加したり、接続関係を変更するなどの種々の変形実施が可能である。

40

**【0061】**

受電部42は、2次コイルL2の交流の誘起電圧を直流電圧に変換する。この変換は受電部42が有する整流回路43により行われる。この整流回路43は、ダイオードDB1～DB4を含む。ダイオードDB1は、2次コイルL2の一端のノードNB1と直流電圧VDCの生成ノードNB3との間に設けられ、DB2は、ノードNB3と2次コイルL2の他端のノードNB2との間に設けられ、DB3は、ノードNB2とVSSのノードNB4との間に設けられ、DB4は、ノードNB4とNB1との間に設けられる。

50

**【 0 0 6 2 】**

受電部42の抵抗R<sub>B</sub>1、R<sub>B</sub>2はノードN<sub>B</sub>1とN<sub>B</sub>4との間に設けられる。そしてノードN<sub>B</sub>1、N<sub>B</sub>4間の電圧を抵抗R<sub>B</sub>1、R<sub>B</sub>2により分圧することで得られた信号C<sub>CMP</sub>Iが、受電制御装置50の周波数検出回路60に入力される。

**【 0 0 6 3 】**

受電部42のコンデンサC<sub>B</sub>1及び抵抗R<sub>B</sub>4、R<sub>B</sub>5は、直流電圧V<sub>DC</sub>のノードN<sub>B</sub>3とV<sub>SS</sub>のノードN<sub>B</sub>4との間に設けられる。そしてノードN<sub>B</sub>3、N<sub>B</sub>4間の電圧を抵抗R<sub>B</sub>4、R<sub>B</sub>5により分圧することで得られた信号A<sub>DIN</sub>が、受電制御装置50の位置検出回路56に入力される。

**【 0 0 6 4 】**

負荷変調部46は、負荷変調処理を行う。具体的には、受電装置40から送電装置10に所望のデータを送信する場合に、送信データに応じて負荷変調部46(2次側)での負荷を可変に変化させ、1次コイルL1の誘起電圧の信号波形を変化させる。このために負荷変調部46は、ノードN<sub>B</sub>3、N<sub>B</sub>4の間に直列に設けられた抵抗R<sub>B</sub>3、トランジスタT<sub>B</sub>3(N型のCMOSトランジスタ)を含む。

**【 0 0 6 5 】**

このトランジスタT<sub>B</sub>3は受電制御装置50の制御回路52からの信号P<sub>3Q</sub>によりオン・オフ制御される。そして、トランジスタT<sub>B</sub>3をオン・オフ制御して負荷変調を行う際には、給電制御部48のトランジスタT<sub>B</sub>1、T<sub>B</sub>2はオフにされ、負荷90が受電装置40に電気的に接続されない状態になる。

**【 0 0 6 6 】**

例えば、データ「0」を送信するために2次側を低負荷(インピーダンス大)にする場合には、信号P<sub>3Q</sub>がLレベルになってトランジスタT<sub>B</sub>3がオフになる。これにより負荷変調部46の負荷はほぼ無限大(無負荷)になる。一方、データ「1」を送信するために2次側を高負荷(インピーダンス小)にする場合には、信号P<sub>3Q</sub>がHレベルになってトランジスタT<sub>B</sub>3がオンになる。これにより負荷変調部46の負荷は、抵抗R<sub>B</sub>3(高負荷)になる。

**【 0 0 6 7 】**

給電制御部48は、負荷90への電力の給電を制御する。レギュレータ(LDO)49は、整流回路43での変換で得られた直流電圧V<sub>DC</sub>の電圧レベルを調整して、電源電圧V<sub>D5</sub>(例えば5V)を生成する。受電制御装置50は、例えばこの電源電圧V<sub>D5</sub>が供給されて動作する。

**【 0 0 6 8 】**

ここで、注目すべき点は、レギュレータ(LDO)49の入力端と出力端との間には、PMOSトランジスタ(M1)からなるスイッチ回路が設けられていることである。このスイッチ回路としてのPMOSトランジスタ(M1)をオンすることによって、レギュレータ(LDO)49をバイパスする経路が形成される。例えば、高負荷時(例えば、消耗が激しい2次電池の充電の初期においては、ほぼ一定の大電流を定常的に流すことが必要となり、このようなときが高負荷時に該当する)においては、レギュレータ49自体の等価インピーダンスによって電力ロスが増大し、発熱も増大することから、レギュレータを迂回して、バイパス経路を経由して電流を負荷に供給するようとする。

**【 0 0 6 9 】**

スイッチ回路としてのPMOSトランジスタ(M1)のオン/オフを制御するために、バイパス制御回路として機能するNMOSトランジスタ(M2)およびプルアップ抵抗R8が設けられている。NMOSトランジスタ(M2)がオンすると、PMOSトランジスタ(M1)のゲートがローレベルになり、PMOSトランジスタ(M1)がオンしてレギュレータ(LDO)49をバイパスする経路が形成される。一方、NMOSトランジスタ(M2)がオフ状態のときは、PMOSトランジスタ(M1)のゲートは、プルアップ抵抗R8を介してハイレベルに維持されるため、PMOSトランジスタ(M1)はオフし、バイパス経路は形成されない。

10

20

30

40

50

## 【0070】

NMOSトランジスタ(M2)のオン/オフは、受電制御装置50に含まれる受電制御回路52によって制御される。

## 【0071】

また、トランジスタTB2(P型のCMOSトランジスタ)は、電源電圧VD5の生成ノードNB5(レギュレーター49の出力ノード)とトランジスタTB1(ノードNB6)との間に設けられ、受電制御装置50の制御回路52からの信号P1Qにより制御される。具体的には、トランジスタTB2は、ID認証が完了(確立)して通常の電力伝送を行う場合にはオンになり、負荷変調の場合等にはオフになる。なお、電源電圧生成ノードNB5とトランジスタTB2のゲートのノードNB8との間にはプルアップ抵抗RU2が設けられる。10

## 【0072】

トランジスタTB1(P型のCMOSトランジスタ)は、トランジスタTB2(ノードNB6)とVOUTの電圧出力ノードNB7との間に設けられ、出力保証回路54からの信号P4Qにより制御される。具体的には、ID認証が完了して通常の電力伝送を行う場合にはオンになる。一方、ACアダプタの接続が検出されたり、電源電圧VD5が受電制御装置50(制御回路52)の動作下限電圧よりも小さいといった場合には、オフになる。なお、電圧出力ノードNB7とトランジスタTB1のゲートのノードNB9との間にはプルアップ抵抗RU1が設けられる。20

## 【0073】

受電制御装置50は、受電装置40の各種制御を行う装置であり、集積回路装置(IC)などにより実現できる。この受電制御装置50は、2次コイルL2の誘起電圧から生成される電源電圧VD5により動作することができる。また、受電制御装置50は、制御回路52(受電側)、出力保証回路54、位置検出回路56、発振回路58、周波数検出回路60、満充電検出回路62を含むことができる。

## 【0074】

制御回路52(制御部)は、受電装置40や受電制御装置50の制御を行うものであり、例えば、ゲートアレイやマイクロコンピュータなどにより実現できる。具体的には制御回路52は、ID認証、位置検出、周波数検出、負荷変調、或いは満充電検出などに必要な各種のシーケンス制御や判定処理を行う。30

## 【0075】

出力保証回路54は、低電圧時(0V時)の受電装置40の出力を保証する回路である。すなわち、トランジスタTB1を制御し、ACアダプタの接続が検出されたり電源電圧VD5が動作下限電圧よりも小さい場合に、トランジスタTB1をオフにする設定を行い、電圧出力ノードNB7から受電装置40側への電流の逆流を防止する。

## 【0076】

位置検出回路56は、2次コイルL2の誘起電圧の波形に相当する信号ADINの波形を監視して、1次コイルL1と2次コイルL2の位置関係が適正であるかを判断する。具体的には、信号ADINをコンパレータで2値に変換して、位置関係が適正であるか否かを判断する。40

## 【0077】

発振回路58は、例えばCR発振回路により構成され、2次側のクロックを生成する。周波数検出回路60は、信号CCMPIの周波数(f1, f2)を検出して、送電装置10からの送信データが「1」なのか「0」なのかを判断する。

## 【0078】

満充電検出回路62(充電検出回路)は、負荷90のバッテリ94が、満充電状態(充電状態)になったか否かを検出する回路である。具体的には満充電検出回路62は、例えば、充電状態の表示に使用されるLEDのオン・オフを検出することによって、満充電状態を検出する。すなわち、所定時間(例えば5秒)連続でLEDが消灯した場合に、バッテリ94が満充電状態(充電完了)であると判断する。50

## 【0079】

また、負荷90は、バッテリ94の充電制御等を行う充電制御装置92を含む。この充電制御装置92(充電制御IC)は集積回路装置などにより実現できる。なお、スマートバッテリのように、バッテリ94自体に充電制御装置92の機能を持たせてもよい。なお、負荷90は、2次電池に限定されるものではない。

## 【0080】

## (レギュレータのバイパス制御)

次に、図3～図7を参照して、LDO(ロー・ドロップアウト・レギュレータ)のバイパス制御の具体例について説明する。LDOは、両端電圧が、例えば1V程度でも動作可能な飽和型のシリーズレギュレータである。シリーズレギュレータは、負荷に直列に電圧制御素子が接続された、降圧のみ可能な連續電流の定電圧直流電源回路であり、スイッチング制御電源と比べ、電源リブルやノイズが少なく、安定性が高く、回路面積も小さい。したがって、LDO(ロー・ドロップアウト・レギュレータ)のような低ノイズで低損失のシリーズレギュレータは、小型の受電装置に搭載するのに適している。

10

## 【0081】

図3は、レギュレータのバイパス制御に関連する回路(LDOの周辺回路、受電制御回路、負荷)の構成の一例を示す回路図である。

## 【0082】

LDO49の入力端と出力端には、PMOSトランジスタ(M1)のソース・ドレインが接続されている。このPMOSトランジスタ(M1)は、バイパス用のスイッチ回路(A)を構成する。なお、スイッチ回路(A)は、できるだけ簡単な構成がよいが、必要に応じて、2素子(あるいはそれ以上)を用いる回路構成であってもよい。

20

## 【0083】

スイッチ回路(A)としてのPMOSトランジスタ(M1)がオンすると、LDO49のバイパス経路が形成され、このバイパス経路を経由して、充電電流が負荷90に供給される。

## 【0084】

また、スイッチ回路(A)のオン/オフは、バイパス制御回路(B)によって制御される。バイパス制御回路(B)は、ソースが接地されたNMOSトランジスタ(M2)と、一端がLDO49の入力端に接続され、他端がNMOSトランジスタ(M2)のドレインに接続されたプルアップ抵抗(R8)と、によって構成される。

30

## 【0085】

プルアップ抵抗(R8)は、バイパス制御回路(B)の構成要素であるNMOSトランジスタ(M2)がオフしているときに、スイッチ回路(A)としてのPMOSトランジスタ(M1)のゲートをハイレベルに維持して、そのPMOSトランジスタ(M1)を確実にオフさせる働きをする。

## 【0086】

また、スイッチ回路(A)としてのPMOSトランジスタ(M1)のゲートが、プルアップ抵抗(R8)を経由して常にレギュレータ(LDO)49の入力端に接続されることになり、このことは、PMOSトランジスタ(M1)のゲート電位の安定化につながり、したがって、そのPMOSトランジスタ(M1)が不用意にオンするのを防止するという働きも有する。無接点電力伝送では、2次側の機器(受電装置40)の各部の動作が不安定になる傾向があるため、バイパス素子としてのPMOSトランジスタ(M1)のゲート電圧を、プルアップ抵抗(R8)によって常に安定化させることは重要である。

40

## 【0087】

なお、バイパス回路(B)の構成も簡単なほどよいが、必要に応じて、他の回路構成を探ることができる。

## 【0088】

また、負荷90は、リチウムイオン電池のような2次電池94を含み、かつ、この2次電池94の充電を制御するための充電制御回路92と、充電制御トランジスタM5と、充

50

電電流を検出するための検出抵抗 R 15 を含む。負荷 90 には、給電制御部 48 (図 2 参照) の出力電圧 (Vout) が印加される。

#### 【0089】

受電制御装置 50 (図 2 参照) 内に含まれる受電制御回路 52 は、バイパスの切換え制御信号 (VPBP) を生成する回路 (切換え制御信号生成回路) 53 を有する。この切換え制御信号生成回路 53 は、LDO49 の出力端の電圧 (VD5) を監視線 (LP1) を経由して常に監視し、その出力電圧 (VD5) に基づいて、バイパス制御回路 (B) ) を構成する NMOS トランジスタ (M2) のオン / オフを切換えるための切換え制御信号 (VPBP) を生成する。

#### 【0090】

図 3 の回路では、LDO49 の出力電圧 (VD5 : 実際に負荷 90 に供給される電圧) に基づいてスイッチ回路 (A) のオン / オフが制御されるため、正確なオン / オフ制御が可能である。LDO49 の出力電圧 (VD5) が低下しているときは、LDO49 の入力電圧 (Vin) も低下しているはずであり、したがって、LDO49 の出力端の電圧 (VD5) のみを監視する方式をとっても、入力電圧 (Vin) が高い状態でバイパス経路をオンさせてしまう心配はない。また、LDO49 の出力電圧 (VD5 : 実際に負荷に供給される電圧) が十分に回復 (上昇している) ことを確認してから、スイッチ回路 (A) をオフすること (つまり、LDO49 のバイパスを終了させること) が可能であり、したがって、適切なスイッチ回路 (A) のオフ制御も担保される。また、電圧を監視するための経路が 1 本で済むという効果もある。LDO49 の出力電圧 (VD5 : 実際に負荷 90 に供給される電圧) を直接に監視することから、信頼性が高い方式であるといえる。

10

#### 【0091】

なお、LDO49 の出力端の電圧 (VD5) の代わりに、入力端 (Vin) の電圧を監視してもよく、また、両方の電圧を監視してもよい (この点については、図 6 を用いて後述する)。

#### 【0092】

受電制御回路 52 内に設けられる切換え制御信号生成回路 53 は、切換え制御信号 (VPBP) の生成のために、少なくとも 2 つの閾値を利用すると共に、各閾値間にオフセットを設けて、ヒステリシス特性をもたせた、スイッチ回路 (A) のオン / オフ制御を実行する。

30

#### 【0093】

すなわち、スイッチ回路 (A) としての PMOS トランジスタ (M1) をオンさせる閾値 (バイパスをオンさせる閾値) よりも、PMOS トランジスタ (M1) をオフさせるための閾値 (バイパスをオフさせる閾値) を高く設定して、スイッチ回路 (A) のオン / オフの制御にヒステリシス特性を持たせる。これによって、LDO49 の出力端の電圧の微小な変動に追従して、スイッチ回路のオン / オフが繰り返されるような誤作動が生じず、安定したレギュレータのバイパス制御が実現される。

#### 【0094】

すなわち、例えば、負荷に供給される電圧が、正常といえる範囲を超えて十分に低くなつたときに (例えば、定格値を 5.2V とすれば、4.7V 以下に低下したときに) スイッチ回路 (A) をオンさせて LDO49 の迂回を開始させることができ、また、負荷 90 に供給される電圧が、正常といえる範囲内になり、かつ十分に回復 (上昇) したときに (例えば、定格値の 5.2V に回復したときに)、スイッチ回路 (A) をオフして LDO49 の迂回を終了させることができる。この例では、“4.7V” がスイッチ回路 (A) をオンするための第 1 の閾値であり、“5.2V” がスイッチ回路 (A) をオフするための第 2 の閾値であり、第 1 の閾値 < 第 2 の閾値となっている。このように、ヒステリシス特性をもたせたスイッチ回路 (A) のオン / オフ制御によって、安定した適正なバイパス制御が実現される。

40

#### 【0095】

具体的には、受電制御回路 52 は、ヒステリシス特性をもつ第 1 および第 2 の電圧比較

50

器(102, 104)と、分圧抵抗(R10～R12: R10およびR11は可変抵抗)と、基準電圧発生回路105と、第1および第2の電圧比較器(102, 104)の各々の出力電圧(VQ1, VQ2)をラッチするRSフリップフロップ(RS・F/F)と、を有する。以下、「ヒステリシス特性付きの電圧比較器」のことを「ヒステリシスコンパレータ」という。

#### 【0096】

すなわち、切換え制御信号生成回路53は、LDO49の出力端の電圧(VD5)を分圧するための第1、第2および第3の分圧抵抗(R10, R11, R12)と、反転端子に、第1および第2の分圧抵抗(R10, R11)の共通接続点の電圧が印加され、非反転端子に基準電圧(Vref1)が印加される第1のヒステリシスコンパレータ(102)と、反転端子に、第3および第4の分圧抵抗(R11, R12)の共通接続点の電圧が印加され、非反転端子に上述の基準電圧(Vref1)が印加される第2のヒステリシスコンパレータ(104)と、第1のヒステリシスコンパレータ(102)の出力電圧のポジティブエッジまたはネガティブエッジによりセットされ、第2のヒステリシスコンパレータ(104)のポジティブエッジまたはネガティブエッジによりリセットされ、かつ、その出力端から切換え制御信号(VPBP)を出力するRSフリップフロップ(106)と、を有しており、回路構成が簡単であり、実現が容易である。

#### 【0097】

図4は、図3に示される受電制御回路におけるヒステリシス特性をもったスイッチ回路のオン/オフ制御について説明するためのタイミング図である。図4では、時刻t0から時刻t2にかけてはLDO49の入力電圧(VD5)は連続的に下降し、その後、時刻t4からt5にかけては連続的に上昇する。

#### 【0098】

そして、第1の電圧比較器(102)の出力電圧(VQ1)は、LDO49の出力電圧(VD5)が4.7Vになると、ローレベルからハイレベルに変化し(時刻t2)、同様に、4.8Vになると、ハイレベルからローレベルに変化する(時刻t4)。また、第2の電圧比較器(104)の出力電圧(VQ2)は、LDO49の出力電圧(VD5)が5.0Vになると、ハイレベルからローレベルに変化し(時刻t1)、同様に、5.2V(定格値)以上になると、ローレベルからハイレベルに変化する(時刻t5)。

#### 【0099】

フリップフロップ(F/F)106から出力されるバイパスの切換え制御信号(VPBP)は、VQ1のポジティブエッジをトリガーとしてローレベルからハイレベルに変化し(時刻t1)、VQ2のポジティブエッジをトリガーとしてハイレベルからローレベルに変化する(時刻t5)。

#### 【0100】

図5は、図4に示すヒステリシス特性をもった、LDOのバイパス制御の手順を示すフロー図である。まず、第1および第2の電圧比較器(102, 104)の出力電圧(VQ1, VQ2)が各々、“L”および“H”となっているとする(ステップST1、図4の時刻t0の状態)。この状態では、バイパスの切換え制御信号(VPBP)は“L”レベルである(ステップST2)。

#### 【0101】

次に、LDO49の出力電圧(VD5)の電圧レベルが下降し、4.7Vになると(ステップST3)、バイパスの切換え制御信号(VPBP)は“H”レベルに変化する(ステップST4、図4の時刻t2)。次に、LDO49の出力電圧(VD5)の電圧レベルが上昇し、5.2V以上となると(ステップST5、図4の時刻t4)、再びステップST2に戻り、バイパスの切換え制御信号(VPBP)は“H”レベルに変化する。

#### 【0102】

このように、図3の受電制御回路52によれば、ヒステリシス特性をもたせたバイパス制御を、簡単な構成でもって実現することができる。

10

20

30

40

50

**【0103】**

次に、LDO49の電圧を監視する場合の変形例（バリエーション）について説明する。図6（A）、（B）は、LDOの電圧を監視方式の変形例（バリエーション）を説明するための図であり、（A）はLDOの入力端の電圧を監視する場合の回路構成を示す図であり、（B）はLDOの入力端および出力端の双方の電圧を監視する場合の回路構成を示す図である。

**【0104】**

図6（A）では、バイパス用のスイッチ回路としてのPMOSトランジスタ（M1）のオン／オフを、VDO49の入力端の電圧（Vin）に基づいて制御する。すなわち、VDO49の入力端の電圧（Vin）は、抵抗R21、R23によって分圧され、その分圧された電圧が、監視線LP2を経由して受電制御回路52に入力される。受電制御回路52は、図3に示したものと同様の回路構成によって、バイパスの切換え制御信号（VPBP）を生成する。

**【0105】**

図6（A）の回路構成の場合、入力電圧（Vin）が、定格値を下回っていることを確認した後にレギュレータの迂回を実行できることから、入力電圧（Vin）が十分に高いときに、誤ってバイパス経路を形成することを確実に防止できる。なお、LDO49の入力電圧（Vin）が低下していれば、LDO49の実際の出力電圧（VD5）も低下しているはずであり、したがって、LDO49の入力端の電圧（Vin）のみを監視する方式をとった場合でも、PMOSトランジスタ（M1）のオン／オフを適正に制御可能である。また、電圧を監視するための経路が1本で済むという効果もある。

**【0106】**

図6（B）の回路構成の場合、LDO49の入力端の電圧（Vin）および出力端の電圧（VD5）の各々を、監視線LP3およびLP4を経由して監視する。そして、バイパス用のスイッチ回路としてのPMOSトランジスタ（M1）のオンを入力電圧（Vin）に基づいて制御し、PMOSトランジスタ（M1）のオフを出力電圧（VD5）に基づいて制御する。

**【0107】**

これにより、LDO49の入力電圧（Vin）が、定格値を十分に下回っている（例えば、4.7V以下となっている）ことを確認した後にPMOSトランジスタ（M1）をオンさせる（つまり、LDO49の迂回を実行する）ことから、入力電圧が十分に高いときに、誤ってバイパス経路を形成することを確実に防止できる。また、LDO49の出力電圧（VD5：実際に負荷に供給される電圧）が十分に回復（上昇している：例えば定格値の5.2Vに戻っている）ことを確認してから、PMOSトランジスタ（M1）をオフすること（つまり、レギュレータのバイパスを終了させること）が可能である。したがって、バイパス用のスイッチ回路としてのPMOSトランジスタ（M1）の正確なオフ制御も担保される。

**【0108】**

図7は、図3に示される回路による、2次電池の充電特性の一例を示す図である。図7の横軸は経過時間を示し、縦軸は電圧値または電流値を示す。

**【0109】**

図7において、特性線L1は、LDO49のバイパス有りのときの、図2に示される給電制御部48の出力（Vout）の変化を示し、特性線L2は、バイパス無しのときの出力電圧（Vout）の変化を示す。

**【0110】**

また、特性線L3は、バイパス有りのときの2次電池94の電池電圧（正極の電圧）の変化を示し、特性線L4は、バイパス無しのときにお2次電池94の電池電圧（正極の電圧）の変化を示す。

**【0111】**

また、特性線L5は、バイパス有りのときの2次電池94の充電電流の変化を示し、特

10

20

30

40

50

性線 L 6 は、バイパス無しのときの 2 次電池 9 4 の充電電流の変化を示す。

#### 【 0 1 1 2 】

まず、特性線 L 1 に着目する。ここでは、時刻 t 2 ~ t 4 の期間においてバイパスがオンする。このとき、低インピーダンスの F E T ( P M O S トランジスタ M 1 ) を経由して負荷 9 0 に電力が供給されるため、給電部 4 8 の出力電圧 ( V o u t ) は、バイパス無しの場合の電圧 ( 特性線 L 2 ) よりも、ステップ的に増大する。図中、特性線 L 1 と L 2 との間に記載される矢印は、バイパスによる電圧の増加分を示している。時刻 t 4 において、バイパスをオフすると、給電部 4 8 の出力電圧 ( V o u t ) は若干低下し、その後、定電圧を維持する。

#### 【 0 1 1 3 】

特性線 L 3 と L 4 を比較すると、特性線 L 1 と L 2 の場合と同様に、バイパス有りの場合の特性線 L 3 の方が、L 4 に比べて、より早く定電圧モードに移行することがわかる。

#### 【 0 1 1 4 】

次に、特性線 L 5 と L 6 に着目する。バイパス有り ( 特性線 L 5 ) の場合、時刻 t 3 に定電流モード ( C C モード ) が終了し、時刻 t 6 に満充電となる。一方、バイパス無し ( 特性線 L 6 ) の場合、時刻 t 5 に定電流モード ( C C モード ) が終了し、時刻 t 7 に満充電となる。明らかなように、バイパスをオンさせることによって、2 次電池 9 4 が満充電となるまでの期間を、大幅に短縮することができる。

#### 【 0 1 1 5 】

上述のとおり、無接点電力伝送を利用した場合の 2 次電池の充電効率は、通常の充電器 ( A C アダプタを使用した充電器 ) による充電効率よりも低く、充電時間が長くなる傾向があり、したがって、充電時間を短縮することは重要な課題である。本発明によれば、簡単な構成で、充電時間を大幅に短縮することができる。

#### 【 0 1 1 6 】

また、例えば、携帯端末 ( 携帯電話端末、 P D A 端末、持ち運び可能なパーソナルコンピュータ端末を含む ) は、高負荷時の充電電流量が大きく、発熱の問題も顕在化しやすいが、本発明によって、低損失かつ低発熱という特性が実現されることから、ユーザは、携帯端末等の電子機器を安心して利用することができる。

#### 【 0 1 1 7 】

##### ( 第 2 の実施形態 )

本実施形態では、 L D O 4 9 をバイパスするときに、 L D O 4 9 自体の電源もオフして無駄な電力消費、発熱を抑止する。

#### 【 0 1 1 8 】

すなわち、前掲の実施形態では、高負荷時等に L D O 4 9 をバイパスした場合でも、 L D O 4 9 自体の電力消費は継続され、発熱も生じることは否めない。つまり、その分だけ、送電装置 1 0 ( 図 2 参照 ) による送電電力を無駄にしていることになり、電力の利用効率が低下する。

#### 【 0 1 1 9 】

そこで、本実施形態では、 L D O 4 9 をバイパスすると同時に、 L D O 4 9 の全部 ( または一部 ) を非動作状態として、無駄な電力消費と発熱を、さらに抑制する。これにより、無接点電力伝送を用いた受電装置における、電力の利用効率がさらに改善される。

#### 【 0 1 2 0 】

以下、具体的に説明する。図 8 は、本発明の受電装置の他の例 ( L D O のバイパスと共に、 L D O の電源をオフして L D O を非動作状態とする例 ) を示す、受電装置の要部の回路図である。図 8 において、前掲の図と共通する部分には同じ参照符号を付してある。

#### 【 0 1 2 1 】

図 8 に示される L D O ( レギュレータ ) 4 9 は、電源遮断用のスイッチとして機能する P M O S トランジスタ ( M 1 0 ) と、電源が遮断されたときに、 L D O 4 9 の電源ラインを接地電位にするためのプルダウン素子 ( N M O S トランジスタ ) M 1 2 と、電源電圧が遮断されたときに、 L D O 4 9 を負荷 9 0 から切り離すためのアイソレーション素子 ( P

10

20

30

40

50

MOSトランジスタ)M13と、基準電圧回路3と、電圧比較器(オペアンプ)1と、平滑容量(CP)と、NMOSトランジスタ(M11)と、NMOSトランジスタ(M11)のゲート・ソース間に接続された容量(CQ)と、分圧回路2(分圧抵抗R1, R2を有する)と、を有する。分圧回路2から得られる電圧は、電圧比較器(オペアンプ)1の非反転端子に戻される。

#### 【0122】

基準電圧回路3は、入力電圧( $V_{in}$ )に基づいて基準電圧( $V_{ref}$ )を生成し、電圧比較器(オペアンプ)1の非反転端子に供給する。電圧比較器(オペアンプ)1は、非反転端子の電圧が基準電圧( $V_{ref}$ )に等しくなるように、NMOSトランジスタ(M11)のゲート電圧を制御する。

10

#### 【0123】

すなわち、LDOの出力電圧( $V_{D5}$ )は、 $V_{ref} \cdot (R1 / (R1 + R2))$ となり、送電装置から供給される電力が十分な場合には、定低電圧出力となる。

#### 【0124】

前掲の実施形態と同様に、受電制御装置50に含まれる受電制御回路52は、LDO49の出力電圧( $V_{D5}$ )を監視し、この出力電圧( $V_{D5}$ )に基づいて、バイパスの有無を制御するための切換え制御信号( $V_{PBP}$ )を生成し、この切換え制御信号( $V_{PBP}$ )によって、バイパス制御回路としてのNMOSトランジスタ(M2)のオン/オフを制御する。

#### 【0125】

また、バイパス回路としてのPMOSトランジスタ(M1)は、LDOの入力端(TE1)と出力端(TE2)との間に接続されている。

20

#### 【0126】

そして、NMOSトランジスタ(M2)がオンすると、バイパス用のスイッチ回路としてのPMOSトランジスタ(M1)がオンして、LDO49を迂回するバイパス経路が形成される。NMOSトランジスタ(M2)がオフのときは、PMOSトランジスタ(M1)がオフするため、バイパス経路は形成されない。

#### 【0127】

ここで注目すべき点は、LDO49の電源ライン(入力電圧 $V_{in}$ を伝達するラインがそのまま電源ラインとなる)にPMOSトランジスタM10が挿入され、このPMOSトランジスタM10をオフすることによってLDO49への電源供給が遮断される点、電源が遮断されるときは、プルダウン素子(M12)がオンして電源ラインが接地電位となり、LDO49の全体が非動作状態となる点、ならびに、電源が遮断されるときは、アイソレーション素子(M13)がオフして、LDO49が負荷90から切り離される点、さらに、これらの制御は、上述の切換え制御信号( $V_{PBP}$ )を援用してなされる点である。

30

#### 【0128】

バイパスの有無を切換えるための切換え制御信号( $V_{PBP}$ )がアクティブ(ハイレベル)となってバイパス制御回路としてのNMOSトランジスタ(M2)がオンすると、同時に、LDO49内に設けられたPMOSトランジスタ(M10, M13)はオフし、かつ、プルダウン素子としてのNMOSトランジスタM12がオンする。したがって、LDO49は非動作状態となる。

40

#### 【0129】

これによって、LDO49における不要な電力消費ならびに発熱が零となり、無接点電力伝送を用いた受電装置における、電力の利用効率がさらに改善される。

#### 【0130】

また、LDO49の非動作状態/動作状態を切換えることは、簡単なスイッチ素子(例えば、図8のPMOSトランジスタM10)を追加するだけで実現でき、素子数の増加の問題は生じず、実現が容易である。

#### 【0131】

また、そのスイッチ素子(図8のPMOSトランジスタM10)のオン/オフの制御は

50

、バイパス制御信号（V P B P）を援用して行うことができる。すなわち、バイパス用のスイッチ回路（P M O SトランジスタM 1）のオン／オフの制御と、L D O（レギュレータ）4 9の非動作状態／動作状態の制御を、共通の切換え制御信号（V P B P）を用いて実行することができ、特別な制御信号の生成が不要であり、制御系も複雑化しない。

#### 【0132】

また、上述の例では、L D O 4 9のバイパス時において、L D O 4 9の全体（全部の構成要素）を非動作状態としているが、構成要素の一部のみを非動作状態としてもよい。例えば、L D O 4 9の全部の構成要素を非動作とすることが、レギュレータの動作に悪影響を与えるような場合（例えば、レギュレータを動作状態に戻すときに遅延が生じる等の不都合が生じる場合）には、影響の少ない一部の構成要素だけを非動作状態とすればよく、この場合でも、レギュレータの消費電力および発熱の低減が可能である。10

#### 【0133】

本実施形態によって、無接点電力伝送を用いた受電装置における、受電した電力のロスを最小化しつつ、負荷に対する給電能力を効果的に向上させることができ、レギュレータにおける発熱の問題も解消する。

#### 【0134】

図9は、本発明の受電装置のさらに他の例（L D Oのバイパスと共に、L D Oの構成要素をディスイネーブル状態としてL D Oを非動作状態とする例）を示す、受電装置の要部の回路図である。20

#### 【0135】

図9において実現される機能は図8の回路と同様である。但し、図9の場合、基準電圧回路3および電圧比較器1を、イネーブル端子付きの回路素子として構成しておく。そして、バイパスの有無を切換えるための切換え制御信号（V P B P）をインバータ4で反転し、これによってアクティブハイのイネーブル信号（V E N B）を形成する。基準電圧回路3および電圧比較器1は、V E N Bがハイレベルのときは通常に動作し、ローレベルになるとディスイネーブル状態となる。20

#### 【0136】

バイパスが形成されるときは、上述のとおり、切換え制御信号（V P B P）がハイレベルになるため、イネーブル信号（V E N B）はローレベルになり、したがって、基準電圧3および電圧比較器1はディスイネーブル状態となり、電力消費は零となる。なお、電圧比較器1は、ディスイネーブル状態となったときに、P M O Sトランジスタ（M 1 1）のゲート・ソース間を同電位とする機能を内蔵する。ゲートとソースが同電位となったP M O Sトランジスタ（M 1 1）はオフし、これによって、L D O 4 9は負荷（5 0）から切り離される。図9では、図8において使用されているアイソレーション素子（P M O SトランジスタM 1 3）は不要なため、削除されている。30

#### 【0137】

このように、本実施形態においても、無接点電力伝送を用いた受電装置における、受電した電力のロスを無理なく最小化しつつ、負荷に対する給電能力を効果的に向上させることができ、レギュレータにおける発熱の問題も解消する。また、図9の回路の場合、給電」経路にスイッチ素子（M O Sトランジスタ）が介在しないため、給電時における損失が問題とならないという利点がある。40

#### 【0138】

以上説明したように、本発明の実施形態によれば、以下の主要な効果を得ることができる。但し、下記の効果が同時に得られるとは限らず、下記の効果の列挙が、本発明を不当に限定する根拠とされてはならない。

（1）レギュレータの入力端（あるいは出力端）の電圧低下によって負荷への給電能力が低下したときに、スイッチ回路をオンさせて低損失のバイパス経路（迂回経路）を形成し、このバイパス経路を経由して負荷に電流を供給することによって、負荷への給電能力を無理なく高めることができる。また、負荷に大量の電流を供給するとき（つまり、高負荷時）におけるレギュレータにおける発熱を抑制することができる。また、バイパス経路が50

形成されるのは、レギュレータの入力端（あるいは出力端）の電圧が低下している場合に限られ、したがって、過大な電圧が負荷に印加されるという心配はなく、レギュレータを迂回することに関して、特別な問題は生じない。

(2) また、小型、低ノイズ、低損失という特性をもつシリーズレギュレータを使用し、高負荷時等に低損失のスイッチ回路を用いてレギュレータを迂回するという簡単な構成を採用し、かつ、負荷として2次電池を使用することによって、充電器の小型化を達成しつつ、2次電池の充電時間を無理なく短縮することができる。

(3) また、スイッチ回路のオン／オフを、レギュレータの入力端の電圧に基づいて制御することによって、入力電圧が十分に高いときに、誤ってバイパス経路を形成することを確実に防止できる。  
10

(4) また、スイッチ回路のオン／オフを、レギュレータの出力端の電圧に基づいて制御することによって、実際に負荷に供給される電圧の監視に基づいた正確なオン／オフ制御が担保される。また、レギュレータの出力電圧（実際に負荷に供給される電圧）が十分に回復（上昇している）ことを確認してから、スイッチ回路をオフすること（つまり、レギュレータのバイパスを終了させること）が可能であり、したがって、適切なスイッチ回路のオフ制御も実現される。

(5) また、スイッチ回路のオン／オフを、レギュレータの入力端の電圧および出力端の電圧の双方に基づいて制御することによって、入力電圧が十分に高いときに、誤ってバイパス経路を形成することを確実に防止でき、かつ、スイッチ回路の正確なオフ制御も実現することができる。  
20

(6) また、スイッチ回路のオン／オフの制御にヒステリシス特性を持たせることによって、レギュレータの入力端あるいは出力端の電圧の微小な変動に追従して、スイッチ回路のオン／オフが繰り返されるような誤作動が生じず、安定したレギュレータのバイパス制御が実現される。

(7) また、スイッチ回路をオンしてレギュレータをバイパスするときに、併せてレギュレータ自体の動作を停止させることによって、無駄な電力消費および発熱をさらに抑制し、受電した電力のロスを最小限化することができる。レギュレータの構成要素の全部を非動作とする場合には、レギュレータにおける消費電力および発熱を零にすることができる。また、一部の構成要素だけを非動作状態とする場合にも、レギュレータの消費電力および発熱の低減が可能である。したがって、この態様によれば、無接点電力伝送を用いた受電装置における、受電した電力のロスを最小化しつつ、負荷に対する給電能力を効果的に向上させることができ、レギュレータにおける発熱の問題も解消する。  
30

(8) また、スイッチ回路をオン／オフさせるための切換え制御信号を、レギュレータの全部または一部を非動作状態／動作状態を切換えるために援用することによって、スイッチ回路のオン／オフを制御するための回路の構成を簡素化することができる。

(9) また、無接点電力伝送技術を利用する受電装置（電力供給を受ける側の装置）において、簡単な構成により、電力損失および発熱を効果的に抑制することができる。したがって、小型、低損失、低発熱という優れた特性をもつ、無接点電力伝送用の受電装置が実現される。無接点電力伝送では、誘導コイル間の電力伝送に伴うロスは避けられないことから、受電装置では、受電した電力を発熱等により無駄に消費することなく、効率的に負荷に供給することが特に求められるが、本発明の各実施形態によれば、これらの要求をすべて満足することができる。  
40

(10) 例えば、スイッチ回路を、PMOSトランジスタ（低損失の絶縁ゲート型電界効果トランジスタ）により構成し、バイパス制御回路を、NMOSトランジスタとプルアップ抵抗により構成することができ、この構成によれば、最小限の構成要素（2つのMOSトランジスタと1つの抵抗）によりレギュレータのバイパスを実現できる。回路構成が簡単であるため実現が容易であり、かつ、各MOSトランジスタは高速に動作するため、高速なスイッチング制御が可能である。

(11) また、本発明は、多様な電子機器（例えば、腕時計、コードレス電話器、シェーバー、電動歯ブラシ、リストコンピュータ、ハンディターミナル、携帯情報端末、あるい  
50

は電動自転車など)に適用可能である。特に好適な電子機器の例としては、携帯端末(携帯電話端末、PDA端末、持ち運び可能なパーソナルコンピュータ端末を含む)や時計(ウォッチ)があげられる。本発明の受電装置は、構成が簡単で小型であるため携帯端末等への搭載も可能であり、低損失であるために、例えば、電子機器における2次電池の充電時間を短縮することが可能であり、また、発熱が低減されることから、電子機器の安全面からみた信頼性も向上する。

(12) 携帯端末(携帯電話端末、PDA端末、持ち運び可能なパーソナルコンピュータ端末を含む)は、高負荷時の充電電流量が大きく、発熱の問題も顕在化しやすい。本発明を携帯端末に適用することによって、低損失かつ低発熱という特性をもつ信頼性の高い携帯端末が実現する。

(13) このように、本発明の各実施形態によれば、無接点電力伝送技術を利用する受電装置(電力供給を受ける側の装置)における電力損失および発熱を、簡単な構成によって効果的に低減することが可能である。

#### 【0139】

なお、上記のように本実施形態について詳細に説明したが、本発明の新規事項および効果から実体的に逸脱しない多くの変形が可能であることは当業者には容易に理解できるであろう。したがって、このような変形例はすべて本発明の範囲に含まれるものとする。例えば、明細書又は図面において、少なくとも一度、より広義または同義な異なる用語(外部電源供給装置、低電位側電源、電子機器等)と共に記載された用語(ACアダプタ、GND、携帯電話端末・充電器等)は、明細書又は図面のいかなる箇所においても、その異なる用語に置き換えることができる。また本実施形態及び変形例の全ての組み合わせも、本発明の範囲に含まれる。また受電制御装置、他の制御回路の構成・動作や、ACアダプタ接続検出時の送電手法等も、本実施形態で説明したものに限定されず、種々の変形実施が可能である。

#### 【0140】

レギュレータ(LDO)をバイパスさせるためのスイッチ回路の構成、そのオン/オフのためのバイパス制御回路の構成も適宜、最適なものを選択することができる。例えば、複数の半導体素子からなる高機能な回路を用いることもできる。また、レギュレータ周りの温度を検出し、その温度が高温となったときに、バイパス経路をオンさせてレギュレータの発熱を積極的に低減する、といった使用方法も可能である。

#### 【0141】

本発明は、無接点電力伝送技術を利用する受電装置(電力供給を受ける側の装置)における電力損失および発熱を、簡単な構成によって効果的に低減することが可能という効果を奏し、したがって、無接点電力伝送を用いた受電制御装置(受電制御LSI)、受電装置(受電用ICモジュール)および電子機器(携帯端末等)として有用である。

#### 【図面の簡単な説明】

#### 【0142】

【図1】(A), (B)は無接点電力伝送技術について説明するための図であり、(A)は無接点電力伝送手法が適用される電子機器の例を示す図であり、(B)は誘導トランジスタを用いた無接点電力伝送の原理を説明するための図である。

【図2】送電装置、受電装置ならびに負荷からなる本発明の無接点電力伝送システムにおける、の各部の具体的な構成の一例を示す回路図である。

【図3】本発明の受電装置における、レギュレータのバイパス制御に関連する回路(LDOの周辺回路、受電制御回路、負荷)の構成の一例を示す回路図である。

【図4】図3に示される受電制御回路におけるヒステリシス特性をもったスイッチ回路のオン/オフ制御について説明するためのタイミング図である。

【図5】図4に示すヒステリシス特性をもった、LDOのバイパス制御の手順を示すフロー図である。

【図6】(A), (B)は、LDOの電圧を監視方式の変形例(バリエーション)を説明するための図であり、(A)はLDOの入力端の電圧を監視する場合の回路構成を示す図

10

20

30

40

50

であり、(B)はLDOの入力端および出力端の双方の電圧を監視する場合の回路構成を示す図である。

【図7】図3に示される回路による、2次電池の充電特性の一例を示す図である。

【図8】本発明の受電装置の回路構成の他の例(LDOのバイパスと共に、LDOの電源を遮断して、LDOを非動作状態とする例)を示す、受電装置の要部の回路図である。

【図9】本発明の受電装置の回路構成のさらに他の例(LDOのバイパスと共に、LDOをディスイネーブル状態として、LDOを非動作状態とする例)を示す、受電装置の要部の回路図である。

【符号の説明】

【0143】

10

L1 1次コイル、L2 2次コイル、TB1、TB2、第1、第2のトランジスタ、

RU1、RU2 プルアップ抵抗、TD1 出力保証用トランジスタ、

RDW プルダウン抵抗、3 基準電圧回路、10 送電装置、12 送電部、

14 電圧検出回路、16 表示部、20 送電制御装置、22 制御回路(送電側)、

24 発振回路、26 ドライバ制御回路、28 波形検出回路、40 受電装置、

42 受電部、43 整流回路、46 負荷変調部、48 給電制御部、

49 レギュレータ(LDO)、50 受電制御装置、52 受電制御回路、

54 出力保証回路、56 位置検出回路、58 発振回路、

60 周波数検出回路、62 満充電検出回路、72 電圧検出回路、

74 接続検出回路、90 負荷、92 充電制御装置、94 バッテリ(2次電池)、

A バイパス用のスイッチ回路、B バイパス制御回路、

M1 バイパス用のスイッチ回路としてのPMOSトランジスタ、

M2 バイパス制御回路としてのNMOSトランジスタ、

M5 充電制御トランジスタ、

M10 LDOを非動作とするためのスイッチ回路としてのPMOSトランジスタ、

VPPBPP バイパスの切換え制御信号、

VENB 基準電圧回路と電圧比較器のイネーブル信号

20

【図1】



【図2】



【図5】



【図6】



【図7】



【図8】



【図9】



---

フロントページの続き

(72)発明者 大西 幸太  
長野県諏訪市大和3丁目3番5号 セイコーエプソン株式会社内

(72)発明者 依田 健太郎  
長野県諏訪市大和3丁目3番5号 セイコーエプソン株式会社内

(72)発明者 上條 貴宏  
長野県諏訪市大和3丁目3番5号 セイコーエプソン株式会社内

(72)発明者 曽我部 治彦  
長野県諏訪市大和3丁目3番5号 セイコーエプソン株式会社内

(72)発明者 鈴木 邦治  
東京都港区港南1丁目8番15号 ソニー・エリクソン・モバイルコミュニケーションズ株式会社  
内

(72)発明者 加藤 博  
東京都港区港南1丁目8番15号 ソニー・エリクソン・モバイルコミュニケーションズ株式会社  
内

(72)発明者 鈴木 克哉  
東京都港区港南1丁目8番15号 ソニー・エリクソン・モバイルコミュニケーションズ株式会社  
内

(72)発明者 山崎 学  
東京都港区港南1丁目8番15号 ソニー・エリクソン・モバイルコミュニケーションズ株式会社  
内

審査官 高野 誠治

(56)参考文献 特開2002-165458(JP,A)  
特開平08-030752(JP,A)  
特開平11-110501(JP,A)

(58)調査した分野(Int.Cl., DB名)

H02J 17/00

H01M 10/46

H02J 7/00