

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第6部門第3区分

【発行日】平成19年4月5日(2007.4.5)

【公表番号】特表2006-514770(P2006-514770A)

【公表日】平成18年5月11日(2006.5.11)

【年通号数】公開・登録公報2006-018

【出願番号】特願2005-518870(P2005-518870)

【国際特許分類】

**G 06 F 12/14 (2006.01)**

**G 06 F 12/08 (2006.01)**

**G 06 F 12/10 (2006.01)**

【F I】

G 06 F 12/14 5 1 0 E

G 06 F 12/08 5 4 1 Z

G 06 F 12/10 5 4 1

G 06 F 12/10 5 0 1 Z

G 06 F 12/10 5 0 7 Z

【手続補正書】

【提出日】平成19年2月14日(2007.2.14)

【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

各セグメントが機密データを有するページを表すいくつかのセグメントにメモリを分割するステップと、

連続するビット群を有するメモリアクセステーブルを前記メモリの各セグメントに割り当てるステップと、

前記メモリのセグメントを追跡するステップと、

1以上のセグメントへのアクセスが許可されているか判断するため、前記メモリアクセステーブルのメモリ指標をチェックするステップと、

前記メモリ指標が設定されていない場合、前記メモリアクセスを許可するステップと、

前記メモリ指標が設定されている場合、前記メモリアクセスを拒絶するステップと、

前記メモリアクセスが拒絶される場合、以降の参照のためエラーをログ処理するステップと、

を有する方法。

【請求項2】

キャッシュ、プロセッサ及び入出力装置に接続され、メモリアクセステーブルと、前記プロセッサがタスクを実行することを実現する命令とを有する記憶媒体と、

各セグメントが機密データを有するページを表すいくつかのセグメントにメモリを分割するステップと、連続するビット群を有するメモリアクセステーブルを前記メモリの各セグメントに割り当てるステップと、前記メモリのセグメントを追跡するステップと、1以上

のセグメントへのアクセスが許可されているか判断するため、前記メモリアクセステーブルのメモリ指標をチェックするステップと、前記メモリ指標が設定されていない場合、

前記メモリアクセスを許可するステップと、前記メモリ指標が設定されている場合、前記メモリアクセスを拒絶するステップと、前記メモリアクセスが拒絶される場合、以降の参

照のためエラーをログ処理するステップとを実行するプロセッサと、  
を有するシステム。

【手続補正2】

【補正対象書類名】明細書

【補正対象項目名】0003

【補正方法】変更

【補正の内容】

【0003】

プロテクトされたデータにアクセスするのに用いられる1つの手法は、DMA ( Direct Memory Access ) コントローラを介し周辺装置からのメモリアクセス要求を利用することである。DMAコントローラは、ネットワークカードなどの周辺装置が中央処理ユニットの最小限の利用によりシステムメモリとの読み書きを行うことを可能にする。I/O装置からのメモリアクセス要求の利用は、オペレーティングシステムにより与えられるセキュリティ手段を回避しうる。このことは、周辺装置による利用のため指定されたシステムメモリのセグメントの外部の機密情報を含むメモリのセグメントへのメモリアクセス要求を行うことにより達成されるかもしれない。