

(19) 日本国特許庁(JP)

## (12) 公開特許公報(A)

(11) 特許出願公開番号

特開2014-186257

(P2014-186257A)

(43) 公開日 平成26年10月2日(2014.10.2)

| (51) Int.Cl.                | F 1       | テーマコード (参考) |
|-----------------------------|-----------|-------------|
| <b>G09G 3/30</b> (2006.01)  | G09G 3/30 | K 3K107     |
| <b>G09G 3/20</b> (2006.01)  | G09G 3/20 | 642K 5C080  |
| <b>G09F 9/30</b> (2006.01)  | G09G 3/20 | 650M 5C094  |
| <b>H05B 33/12</b> (2006.01) | G09G 3/20 | 632G 5C380  |
| <b>H01L 51/50</b> (2006.01) | G09G 3/20 | 680H        |

審査請求 未請求 請求項の数 18 O L (全 47 頁) 最終頁に続く

|           |                            |            |                                                            |
|-----------|----------------------------|------------|------------------------------------------------------------|
| (21) 出願番号 | 特願2013-62649 (P2013-62649) | (71) 出願人   | 000002185<br>ソニー株式会社<br>東京都港区港南1丁目7番1号                     |
| (22) 出願日  | 平成25年3月25日 (2013.3.25)     | (74) 代理人   | 110001357<br>特許業務法人つばさ国際特許事務所                              |
|           |                            | (72) 発明者   | 泉 岳<br>東京都港区港南1丁目7番1号 ソニー株式会社内                             |
|           |                            | (72) 発明者   | 甚田 誠一郎<br>東京都港区港南1丁目7番1号 ソニー株式会社内                          |
|           |                            | F ターム (参考) | 3K107 AA01 BB01 CC14 CC35 DD39<br>EE03 EE06 EE07 HH04 HH05 |

最終頁に続く

(54) 【発明の名称】表示装置および電子機器

## (57) 【要約】

【課題】消費電力を低減するとともに画質を高めることができる表示装置を得る。

【解決手段】第1の基本色光を発する第1の画素と、第2の基本色光を発する第2の画素と、基本色光以外の1の色光を発する非基本色画素との組み合わせから構成される第1の画素セットと、第1の画素と、第3の基本色光を発する第3の画素と、非基本色画素との組み合わせから構成される第2の画素セットとを有し、第1の画素セットおよび第2の画素セットが、第1の方向および第2の方向のいずれか一方または双方において、交互に配置された表示部と、第2の基本色光に対応する第1の輝度情報マップから、第1の画素セットに対応する位置の第1の輝度情報を抽出して第2の画素を駆動するとともに、第3の基本色光に対応する第2の輝度情報マップから、第2の画素セットに対応する位置の第2の輝度情報を抽出して第3の画素を駆動する駆動部とを備える。

【選択図】図2



**【特許請求の範囲】****【請求項 1】**

第1の基本色光を発する第1の画素と、第2の基本色光を発する第2の画素と、基本色光以外の一の色光を発する非基本色画素との組み合わせから構成される第1の画素セットと、前記第1の基本色光を発する第1の画素と、第3の基本色光を発する第3の画素と、前記一の色光を発する非基本色画素との組み合わせから構成される第2の画素セットとを有し、前記第1の画素セットおよび前記第2の画素セットが、第1の方向および前記第1の方向と交差する第2の方向のいずれか一方または双方において、交互に配置された表示部と、

前記第2の基本色光に対応する第1の輝度情報マップから、前記第1の画素セットに対応する位置の第1の輝度情報を抽出し、その第1の輝度情報に基づいてその第1の画素セットに含まれる第2の画素を駆動するとともに、前記第3の基本色光に対応する第2の輝度情報マップから、前記第2の画素セットに対応する位置の第2の輝度情報を抽出し、その第2の輝度情報に基づいてその第2の画素セットに含まれる第3の画素を駆動する駆動部と

を備えた表示装置。

**【請求項 2】**

前記駆動部は、前記第1の輝度情報マップおよび前記第2の輝度情報マップに対してそれぞれフィルタ処理を行い、フィルタ処理された第1の輝度情報マップから前記第1の輝度情報を抽出するとともに、フィルタ処理された第2の輝度情報マップから前記第2の輝度情報を抽出する

請求項1に記載の表示装置。

**【請求項 3】**

前記駆動部は、前記第1の基本色光に対応する第3の輝度情報マップにおける第3の輝度情報に基づいて前記第1の画素を駆動するとともに、前記非基本色光に対応する第4の輝度情報マップにおける第4の輝度情報に基づいて前記非基本色画素を駆動する

請求項1に記載の表示装置。

**【請求項 4】**

前記第1の方向に延伸する複数の信号線をさらに備え、

前記第1の画素、前記第2の画素、前記第3の画素、および前記非基本色画素は、それぞれ、画素電極を含む発光素子を有し、

前記第1の画素の画素電極は、前記複数の信号線のうちの、その第1の画素が属する画素セットの配置領域内に配置された所定数の信号線のいずれとも重なるように配置され、

前記非基本色画素の画素電極は、前記複数の信号線のうちの、その非基本色画素が属する画素セットの配置領域内に配置された所定数の信号線のいずれとも重なるように配置されている

請求項1に記載の表示装置。

**【請求項 5】**

前記第2の画素の画素電極および前記第3の画素の画素電極は、前記複数の信号線のいずれとも重ならないように配置されている

請求項4に記載の表示装置。

**【請求項 6】**

前記第1の方向に延伸する複数の信号線をさらに備え、

前記第1の画素、前記第2の画素、前記第3の画素、および前記非基本色画素は、それぞれ、前記複数の信号線のうちの1本と重なるように配置された画素電極を含む発光素子を有する

請求項1に記載の表示装置。

**【請求項 7】**

前記第1の方向に延伸する複数の信号線をさらに備え、

前記第1の画素、前記第2の画素、前記第3の画素、および前記非基本色画素は、それ

10

20

30

40

50

それ、前記複数の信号線のいずれとも重ならないように配置された画素電極を含む発光素子を有する

請求項 1 に記載の表示装置。

【請求項 8】

前記駆動部は、前記信号線に画素信号を印加し、

前記画素信号では、各画素の輝度を画定する輝度信号部分が時間軸上で連なっている

請求項 4 に記載の表示装置。

【請求項 9】

前記駆動部は、前記信号線に画素信号を印加し、

前記画素信号は、直流信号部分と、各画素の輝度を画定する輝度信号部分とを含み、

前記輝度信号部分と前記直流信号部分とが時間軸上で交互に配置されている

請求項 6 に記載の表示装置。

【請求項 10】

前記第 1 の方向に延伸する複数の信号線をさらに備え、

前記第 1 の画素セットが、第 1 の画素セル内に配置され、

前記第 2 の画素セットが、第 2 の画素セル内に配置され、

前記第 1 の画素セルにおいて、前記第 1 の画素および前記非基本色画素は、前記第 1 の方向に配列されるとともに、前記第 2 の画素と前記第 2 の方向において配列され、

前記第 2 の画素セルにおいて、前記第 1 の画素および前記非基本色画素は、前記第 1 の方向に配列されるとともに、前記第 3 の画素と前記第 2 の方向において配列されている

請求項 1 に記載の表示装置。

【請求項 11】

前記第 1 の方向に延伸する複数の信号線をさらに備え、

前記第 1 の画素セットが、第 1 の画素セル内に配置され、

前記第 2 の画素セットが、第 2 の画素セル内に配置され、

前記第 1 の画素セルにおいて、前記第 1 の画素、前記第 2 の画素、および前記非基本色画素は、前記第 2 の方向に配列され、

前記第 2 の画素セルにおいて、前記第 1 の画素、前記第 3 の画素、および前記非基本色画素は、前記第 2 の方向に配列されている

請求項 1 に記載の表示装置。

【請求項 12】

前記第 1 の方向に延伸する複数の信号線をさらに備え、

前記第 1 の画素セットが、第 1 の画素セル内に配置され、

前記第 2 の画素セットが、第 2 の画素セル内に配置され、

前記第 1 の画素、前記第 2 の画素、前記第 3 の画素、および前記非基本色画素の開口部は円形または橢円形であり、

前記第 1 の画素セルにおいて、前記第 1 の画素、前記第 2 の画素、および前記非基本色画素は、互いに隣り合うように配置されるとともに、そのうちの 2 つは、前記第 2 の方向に配列され、

前記第 2 の画素セルにおいて、前記第 1 の画素、前記第 3 の画素、および前記非基本色画素は、互いに隣り合うように配置されるとともに、そのうちの 2 つは、前記第 2 の方向に配列されている

請求項 1 に記載の表示装置。

【請求項 13】

前記第 1 の画素セットは、複数の第 1 の画素セル内に、互いに異なる配置パターンとなるように配置され、

前記第 2 の画素セットは、複数の第 2 の画素セル内に、互いに異なる配置パターンとなるように配置されている

請求項 10 に記載の表示装置。

【請求項 14】

10

20

30

40

50

前記第2の画素における開口領域、および前記第3の画素における開口領域は、前記第1の画素における開口領域、および前記非基本色画素における開口領域のいずれよりも大きい

請求項1に記載の表示装置。

【請求項15】

前記第1の画素における開口領域は、前記非基本色画素の開口領域以上の大きさである  
請求項14に記載の表示装置。

【請求項16】

前記第1の基本色光は緑色光であり、  
前記第2の基本色光は青色光であり、  
前記第3の基本色光は赤色光である  
請求項1に記載の表示装置。

【請求項17】

前記第1の画素、前記第2の画素、前記第3の画素、および前記非基本色画素は、それ  
ぞれ、

容量素子と、

ドレインと、前記容量素子の一端に接続されたゲートと、前記容量素子の他端に接続さ  
れたソースとを含むトランジスタと  
を有する

請求項1に記載の表示装置。

10

【請求項18】

表示装置と

前記表示装置に対して動作制御を行う制御部と  
を備え、

前記表示装置は、

第1の基本色光を発する第1の画素と、第2の基本色光を発する第2の画素と、基本色  
光以外の一の色光を発する非基本色画素との組み合わせから構成される第1の画素セット  
と、前記第1の基本色光を発する第1の画素と、第3の基本色光を発する第3の画素と、  
前記一の色光を発する非基本色画素との組み合わせから構成される第2の画素セットとを  
有し、前記第1の画素セットおよび前記第2の画素セットが、第1の方向および前記第1  
の方向と交差する第2の方向のいずれか一方または双方において、交互に配置された表示  
部と、

30

前記第2の基本色光に対応する第1の輝度情報マップから、前記第1の画素セットに対  
応する位置の第1の輝度情報を抽出し、その第1の輝度情報に基づいてその第1の画素セ  
ットに含まれる第2の画素を駆動するとともに、前記第3の基本色光に対応する第2の輝  
度情報マップから、前記第2の画素セットに対応する位置の第2の輝度情報を抽出し、そ  
の第2の輝度情報に基づいてその第2の画素セットに含まれる第3の画素を駆動する駆動  
部と

を有する

電子機器。

40

【発明の詳細な説明】

【技術分野】

【0001】

本開示は、電流駆動型の表示素子を有する表示装置、およびそのような表示装置を備え  
た電子機器に関する。

【背景技術】

50

**【0002】**

近年、画像表示を行う表示装置の分野では、発光素子として、流れる電流値に応じて発光輝度が変化する電流駆動型の光学素子、例えば有機EL(Electro Luminescence)素子を用いた表示装置(有機EL表示装置)が開発され、商品化が進められている。発光素子は、液晶素子などと異なり自発光素子であり、別に光源(バックライト)を設ける必要ない。そのため、有機EL表示装置は、光源を必要とする液晶表示装置と比べて画像の視認性が高く、消費電力が低く、かつ素子の応答速度が速いなどの特徴を有する。

**【0003】**

表示装置は、例えば、赤色(R)、緑色(G)、および青色(B)の光(基本色光)を組み合わせて、任意の色の光を生成する。例えば、特許文献1,2には、赤色(R)と青色(B)のサブ画素を、緑色(G)のサブ画素よりも大きく形成した有機EL表示装置が開示されている。

10

**【先行技術文献】****【特許文献】****【0004】**

【特許文献1】特開2011-304050号公報

【特許文献2】特開2011-249334号公報

**【発明の概要】****【発明が解決しようとする課題】****【0005】**

20

ところで、電子機器は、一般に低い消費電力が望まれており、表示装置についても、消費電力の低減が期待されている。また、表示装置では、一般に高画質が望まれており、さらなる画質の向上が期待されている。

**【0006】**

本開示はかかる問題点に鑑みてなされたもので、その目的は、消費電力を低減するとともに画質を高めることができる表示装置および電子機器を提供することにある。

**【課題を解決するための手段】****【0007】**

30

本開示の表示装置は、表示部と、駆動部とを備えている。表示部は、第1の基本色光を発する第1の画素と、第2の基本色光を発する第2の画素と、基本色光以外の一の色光を発する非基本色画素との組み合わせから構成される第1の画素セットと、第1の基本色光を発する第1の画素と、第3の基本色光を発する第3の画素と、一の色光を発する非基本色画素との組み合わせから構成される第2の画素セットとを有し、第1の画素セットおよび第2の画素セットが、第1の方向および第1の方向と交差する第2の方向のいずれか一方または双方において、交互に配置されたものである。駆動部は、第2の基本色光に対応する第1の輝度情報マップから、第1の画素セットに対応する位置の第1の輝度情報を抽出し、その第1の輝度情報に基づいてその第1の画素セットに含まれる第2の画素を駆動するとともに、第3の基本色光に対応する第2の輝度情報マップから、第2の画素セットに対応する位置の第2の輝度情報を抽出し、その第2の輝度情報に基づいてその第2の画素セットに含まれる第3の画素を駆動するものである。

40

**【0008】**

本開示の電子機器は、上記表示装置を備えたものであり、例えば、テレビジョン装置、デジタルカメラ、パーソナルコンピュータ、ビデオカメラあるいは携帯電話等の携帯端末装置などが該当する。

**【0009】**

本開示の表示装置および電子機器では、第1の画素、第2の画素、および非基本色画素の組み合わせから構成される第1の画素セットと、第1の画素、第3の画素、および非基本色画素の組み合わせから構成される第2の画素セットが、第1の方向および第2の方向のいずれか一方または双方において交互に配置される。これらの画素は、輝度情報に基づいて駆動される。その際、第2の基本色光に対応する第1の輝度情報マップから、第1の

50

画素セットに対応する位置の第1の輝度情報が抽出され、その第1の輝度情報に基づいてその第1の画素セットに含まれる第2の画素が駆動されるとともに、第3の基本色光に対応する第2の輝度情報マップから、第2の画素セットに対応する位置の第2の輝度情報が抽出され、その第2の輝度情報に基づいてその第2の画素セットに含まれる第3の画素が駆動される。

【発明の効果】

【0010】

本開示の表示装置および電子機器によれば、第1の画素セットおよび第2の画素セットを、第1の方向および第2の方向のいずれか一方または双方において、交互に配置するとともに、第1の輝度情報マップから第1の輝度情報を抽出して第2の画素を駆動し、第2の輝度情報マップから第2の輝度情報を抽出して第3の画素を駆動するようにしたので、消費電力を低減することができるとともに、画質を高めることができる。

10

【図面の簡単な説明】

【0011】

【図1】本開示の実施の形態に係る表示装置の一構成例を表すブロック図である。

【図2】図1に示した表示部におけるサブ画素の配置例を表す模式図である。

【図3】図1に示した表示部の一構成例を表す回路図である。

【図4】図1に示したサブ画素の一構成例を表す回路図である。

【図5】図1に示した表示部の一構成例を表す断面図である。

【図6A】図2に示した一のセルの一構成例を表す模式図である。

20

【図6B】図2に示した他のセルの一構成例を表す模式図である。

【図7】図2に示した表示部におけるアノードの配置の一例を表す平面図である。

【図8】図1に示した映像信号処理部の一構成例を表すブロック図である。

【図9A】図8に示した輝度情報抽出部の一動作例を表す説明図である。

【図9B】図8に示した輝度情報抽出部の一動作例を表す他の説明図である。

【図10】図1に示した表示装置の一動作例を表すタイミング波形図である。

【図11】比較例に係る表示部におけるサブ画素の配置を表す模式図である。

【図12】図11に示した表示部の一構成例を表す回路図である。

【図13】他の比較例に係る表示部におけるサブ画素の配置を表す模式図である。

【図14】他の比較例に係るアノードの配置を表す平面図である。

30

【図15】第1の実施の形態の変形例に係る表示部の一構成例を表す模式図である。

【図16】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である

。

【図17】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である

。

【図18】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である

。

【図19】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である

。

【図20】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である

40

。

【図21】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である

。

【図22】第1の実施の形態の他の変形例に係るアノードの一配置例を表す平面図である

。

【図23】第1の実施の形態の他の変形例に係るアノードの一配置例を表す平面図である

。

【図24】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である

。

【図25】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である

50

。【図26】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である。

。【図27】第1の実施の形態の他の変形例に係るアノードの一配置例を表す平面図である。

。【図28】第1の実施の形態の他の変形例に係るアノードの一配置例を表す平面図である。

。【図29】第1の実施の形態の他の変形例に係る表示部の一構成例を表す断面図である。

【図30A】第1の実施の形態の他の変形例に係る一のセルの一構成例を表す模式図である。

【図30B】第1の実施の形態の他の変形例に係る他のセルの一構成例を表す模式図である。

【図31A】第1の実施の形態の他の変形例に係る一のセルの一構成例を表す模式図である。

【図31B】第1の実施の形態の他の変形例に係る他のセルの一構成例を表す模式図である。

【図32A】第1の実施の形態の他の変形例に係る一のセルの一構成例を表す模式図である。

【図32B】第1の実施の形態の他の変形例に係る他のセルの一構成例を表す模式図である。

【図33】第1の実施の形態の他の変形例に係るサブ画素の一配置例を表す模式図である。

。

【図34】第1の実施の形態の他の変形例に係る開口部の一構成例を表す説明図である。

【図35】図34に示した開口部における光線を示す説明図である。

【図36】第1の実施の形態の他の変形例に係る開口部の一配置例を表す平面図である。

【図37】図36に示した表示部の一構成例を表す断面図である。

【図38】第1の実施の形態の他の変形例に係る表示部の一構成例を表す回路図である。

【図39】図38に示した表示部におけるアノードの一配置例を表す平面図である。

【図40】図38に示した表示部の一動作例を表すタイミング波形図である。

【図41】第2の実施の形態に係る表示装置におけるアノードの一配置例を表す平面図である。

【図42】第2の実施の形態に係る信号の一例を表す波形図である。

【図43】第2の実施の形態に係る表示装置の一動作例を表すタイミング波形図である。

【図44】第2の実施の形態に係る表示装置の動作を説明するための説明図である。

【図45】第2の実施の形態に係る表示装置の動作を説明するための他の説明図である。

【図46】第2の実施の形態に係る表示装置の一動作例を表すタイミング波形図である。

【図47】第2の実施の形態に係る表示装置の動作を説明するための説明図である。

【図48】第2の実施の形態に係る表示装置の動作を説明するための他の説明図である。

【図49】第2の実施の形態の変形例に係る表示装置の一動作例を表すタイミング波形図である。

【図50】実施の形態に係る表示装置が適用されたテレビジョン装置の外観構成を表す斜視図である。

【図51】変形例に係るサブ画素の一構成例を表す回路図である。

【図52】変形例に係るサブ画素の他の構成例を表す回路図である。

【発明を実施するための形態】

【0012】

以下、本開示の実施の形態について、図面を参照して詳細に説明する。なお、説明は以下の順序で行う。

1. 第1の実施の形態

2. 第2の実施の形態

10

20

30

40

50

## 3. 適用例

## 【0013】

&lt;1. 第1の実施の形態&gt;

## [構成例]

図1は、第1の実施の形態に係る表示装置の一構成例を表すものである。表示装置1は、有機EL素子を用いた、アクティブマトリックス方式の表示装置である。

## 【0014】

表示装置1は、表示部10と、駆動部20とを備えている。駆動部20は、映像信号処理部30と、タイミング生成部22と、走査線駆動部23と、電源線駆動部26と、データ線駆動部27とを有している。

10

## 【0015】

表示部10は、複数のサブ画素11が配置されたものである。具体的には、表示部10には、赤色(R)、緑色(G)、青色(B)、白色(W)の4つのサブ画素11R, 11G, 11B, 11Wが配置されている。以下、4つのサブ画素11R, 11G, 11B, 11Wのうちの任意の1つを表すものとしてサブ画素11を適宜用いるものとする。

## 【0016】

図2は、表示部10におけるサブ画素11の一例を模式的に表すものである。図2において、網掛け部分は、4つのサブ画素11R, 11G, 11B, 11Wの開口部WINを表している。表示部10には、3つのサブ画素11W, 11G, 11Bにより構成されるセルCAと、3つのサブ画素11W, 11G, 11Rにより構成されるセルCBが並設されている。すなわち、セルCAは、4色のサブ画素11のうちの赤色のサブ画素11Rを省いたものであり、セルCBは、4色のサブ画素11のうちの青色のサブ画素11Bを省いたものである。セルCAにおいて、この例では、白色(W)のサブ画素11Wは左上に配置され、緑色(G)のサブ画素11Gは左下に配置され、青色(B)のサブ画素11Bは右側に配置されている。同様に、セルCBにおいて、この例では、白色(W)のサブ画素11Wは左上に配置され、緑色(G)のサブ画素11Gは左下に配置され、赤色(R)のサブ画素11Rは右側に配置されている。これにより、表示部10では、サブ画素11R, 11Bが、サブ画素11W, 11Gよりも少なく形成されるとともに、サブ画素11R, 11Bの開口部WINが、サブ画素11W, 11Gの開口部WINよりも大きく形成されるようになっている。

20

## 【0017】

図2に示すように、セルCAおよびセルCBは、列方向(垂直方向)に交互に配置されるとともに、行方向(水平方向)に交互に配置されている。これにより、白色のサブ画素11Wおよび緑色のサブ画素11Gは、列方向において交互に配置される。そして、赤色のサブ画素11Rおよび青色のサブ画素11Bは、列方向において交互に配置されるとともに、行方向において交互に配置される。すなわち、表示部10におけるサブ画素11Rの配置パターンおよびサブ画素11Bの配置パターンは、それぞれ市松模様を構成するようになっている。

30

## 【0018】

図3は、表示部10の回路構成の一例を表すものである。表示部10は、行方向に延伸する複数の走査線WSLおよび複数の電源線PLと、列方向に延伸する複数のデータ線DTLとを有している。データ線DTLの一端はデータ線駆動部27に接続されている。また、図示していないが、走査線WSLの一端は走査線駆動部23に接続され、電源線PLの一端は電源線駆動部26に接続されている。各サブ画素11は、走査線WSLとデータ線DTLとの交差部に配置されている。1つのセルCAに属するサブ画素11W, 11G, 11Bは、同じ走査線WSLおよび同じ電源線PLに接続されるとともに、互いに異なるデータ線DTLに接続されている。同様に、1つのセルCBに属するサブ画素11W, 11G, 11Rは、同じ走査線WSLおよび同じ電源線PLに接続されるとともに、互いに異なるデータ線DTLに接続されている。

40

## 【0019】

50

図4は、サブ画素11の回路構成の一例を表すものである。サブ画素11は、書込トランジスタWSTrと、駆動トランジスタDRT<sub>r</sub>と、発光素子19と、容量素子Csとを備えている。すなわち、この例では、サブ画素11は、2つのトランジスタ（書込トランジスタWSTr、駆動トランジスタDRT<sub>r</sub>）および1つの容量素子Csを用いて構成される、いわゆる「2Tr1C」の構成を有するものである。

【0020】

書込トランジスタWSTrおよび駆動トランジスタDRT<sub>r</sub>は、例えば、NチャネルMOS（Metal Oxide Semiconductor）型のTFT（Thin Film Transistor；薄膜トランジスタ）により構成されるものである。書込トランジスタWSTrは、ゲートが走査線WSLに接続され、ソースがデータ線DTLに接続され、ドレインが駆動トランジスタDRT<sub>r</sub>のゲートおよび容量素子Csの一端に接続されている。駆動トランジスタDRT<sub>r</sub>は、ゲートが書込トランジスタWSTrのドレインおよび容量素子Csの一端に接続され、ドレインが電源線PLに接続され、ソースが容量素子Csの他端および発光素子19のアノードに接続されている。

10

【0021】

容量素子Csは、一端が駆動トランジスタDRT<sub>r</sub>のゲート等に接続され、他端は駆動トランジスタDRT<sub>r</sub>のソース等に接続されている。発光素子19は、有機EL素子を用いて構成された発光素子であり、アノードが駆動トランジスタDRT<sub>r</sub>のソースおよび容量素子Csの他端に接続され、カソードには、駆動部20によりカソード電圧Vcathが供給されている。

20

【0022】

図5は、表示部10の断面図を表すものである。表示部10は、透明基板200と、ゲート201と、ポリシリコン203と、アノード212と、発光層230と、カソード216と、カラーフィルタ218とを有している。

20

【0023】

透明基板200は、表示部10の支持基板であり、例えば、ガラスやプラスチックなどにより構成されている。透明基板200上には、ゲート201が形成されている。このゲート201は、例えばモリブデン（Mo）などにより構成される。透明基板200およびゲート201の上には絶縁層202が形成されている。この絶縁層202は、例えば、酸化シリコン（SiO<sub>2</sub>）や、窒化シリコン（SiNx）などにより構成される。この絶縁層202の上には、ゲート201に対応する領域にポリシリコン203が形成されている。ゲート201およびポリシリコン203は、駆動トランジスタDRT<sub>r</sub>などを構成するものである。なお、この例では、ゲート201の上部にポリシリコン203を形成する、いわゆるボトムゲート構造によりトランジスタを構成したが、これに限定されるものではなく、ゲートの下部にポリシリコンを形成する、いわゆるトップゲート構造によりトランジスタを構成してもよい。ポリシリコン203および絶縁層202の上には、絶縁層204が形成されている。この絶縁層204は、例えば絶縁層202と同様の材料により構成される。また、ポリシリコン203が形成された領域の一部には、絶縁層204を貫通するように、コンタクト/配線205が形成されている。配線205は、例えば、チタン（Ti）/アルミニウム（Al）/チタン（Ti）の3層により構成することができる。

30

【0024】

絶縁層204の上には、絶縁層211が形成されている。絶縁層211は、例えば、ポリイミドやアクリル樹脂などにより構成される。絶縁層211の上には、アノード212が形成されている。アノード212は、絶縁層211を貫通して、駆動トランジスタDRT<sub>r</sub>のソースに係るコンタクト/配線205と接続されている。アノード212は、例えば、ITO/Al合金、Al合金、ITO/Ag、ITO/Ag合金などにより構成されている。すなわち、アノード212は、光を反射する性質を有することが望ましい。アノード212および絶縁層211の上には、絶縁層213が形成されている。絶縁層213は、例えば絶縁層211と同様の材料により構成される。この絶縁層213には、アノード212が形成された領域の一部に開口部WINが設けられている。アノード212およ

40

50

び絶縁層 213 の上部には、黄色発光層 214 および青色発光層 215 からなる発光層 230 が一様に形成されている。黄色発光層 214 は、黄色 (Y) の光を発する有機 EL 層であり、青色発光層 215 は、青色 (B) の光を発する有機 EL 層である。この黄色発光層 214 は、黄色に光る材料により構成してもよいし、または、緑色 (G) に光る材料に赤色 (R) に光る材料をドープして構成してもよい。青色発光層 215 は、例えば、青色に光る材料により構成することができる。青色発光層 215 の上には、カソード 216 が一様に形成されている。カソード 216 は、透明または半透明の電極であり、例えば、マグネシウム銀 (MgAg) や、IZO (登録商標) により構成することができる。マグネシウム銀で構成した場合には、膜厚を例えば数 nm 程度にすることにより半透明にすることができます。IZO で構成した場合には、例えば数十 nm ~ 数千 nm の膜厚で形成することが望ましい。すなわち、IZO は透明な材料であるため、所望の低いシート抵抗値を実現できるようにやや厚く形成することができる。カソード 216 の上には、この例では絶縁層 217 が形成されている。絶縁層 217 は、例えば窒化シリコン (SiNx) などにより構成される。絶縁層 217 は、発光層 230 に水分が侵入し、発光効率などの特性が変化するのを防止するために設けられるものである。なお、この水分の侵入に起因する諸問題が他の技術により解決できる場合、この絶縁層 217 を省いてもよい。この絶縁層 217 には、封止用の樹脂である絶縁層 221 を介して、カラーフィルタ 218 やブラックマトリクス 219 が表面に形成された透明基板 220 が貼り合わせられている。赤色 (R) のカラーフィルタ 218 は、サブ画素 11R に対応する部分に配置され、緑色 (G) のカラーフィルタ 218 はサブ画素 11G に対応する部分に配置され、青色 (B) のカラーフィルタ 218 はサブ画素 11B に対応する部分に配置され、白色 (W) のカラーフィルタ 218 はサブ画素 11W に対応する部分に配置されている。  
10

#### 【0025】

この構成により、黄色発光層 214 から射出した黄色の光と、青色発光層 215 から射出した青色の光は、混ざり合って白色光となり、支持基板である透明基板 200 とは反対の方向に進む。すなわち、発光素子 19 は、いわゆるトップエミッション型の発光素子である。そして、この白色光は、カラーフィルタ 218 を介して表示面より出力される。具体的には、サブ画素 11R, 11G, 11B では、赤色 (R)、緑色 (G)、青色 (B) のカラーフィルタ 218 により、白色光から赤色成分、緑色成分、青色成分がそれぞれ分離され出力される。また、サブ画素 11W では、白色 (W) のカラーフィルタ 218 により白色光の色域が調整される。なお、画質 (色域) に対する要求がさほど高くないアプリケーションなどにおいては、白色 (W) のカラーフィルタ 218 を設けなくてもよい。  
20

#### 【0026】

図 6A は、セル CA における 3 つのサブ画素 11 の構成を模式的に表すものであり、図 6B は、セル CB における 3 つのサブ画素 11 の構成を模式的に表すものである。セル CA における 3 つのサブ画素 11W, 11G, 11B では、図 6A に示すように、発光層 230 (黄色発光層 214 および青色発光層 215) の開口部 WIN から射出した白色 (W) の光が、白色 (W)、緑色 (G)、および青色 (B) のカラーフィルタ 218 をそれぞれ通過する。同様に、セル CB における 3 つのサブ画素 11W, 11G, 11R では、図 6B に示すように、発光層 230 の開口部 WIN から射出した白色 (W) の光が、白色 (W)、緑色 (G)、および赤色 (R) のカラーフィルタ 218 をそれぞれ通過するようになっている。  
30

#### 【0027】

図 7 は、セル CA におけるアノード 212 の配置を表すものである。セル CA には、3 つの回路領域 15W, 15G, 15B と、3 つのアノード 212W, 212G, 212B が設けられている。  
40

#### 【0028】

回路領域 15W は、サブ画素 11W における発光素子 19 以外の素子 (書込トランジスタ WSTR、駆動トランジスタ DRT、および容量素子 CS) が配置される領域である。同様に、回路領域 15G は、サブ画素 11G における発光素子 19 以外の素子が配置さ  
50

れる領域であり、回路領域 15B は、サブ画素 11B における発光素子 19 以外の素子が配置される領域である。これらの回路領域 15W, 15G, 15B には、書込トランジスタ W S T r、駆動トランジスタ D R T r、および容量素子 C s が同じようにレイアウトされている。この例では、回路領域 15G のレイアウトは、回路領域 15W, 15B のレイアウトを 180 度回転し、走査線 W S L および電源線 P L との接続部分を修正したものである。なお、回路領域 15G のレイアウトは、回路領域 15W, 15B のレイアウトを上下反転し、これらの配線との接続部分を修正したものであってもよいし、全く異なる別のレイアウトであってもよい。このように、同じレイアウトを回転または反転して流用することにより、レイアウト作業の効率を高めることができる。この例では、3 つの回路領域 15W, 15G, 15B は、セル C A において、データ線 D T L の延伸方向（列方向）に延伸するとともに、データ線 D T L の延伸方向と直交する方向（行方向）に並設されている。具体的には、この例では、セル C A において、1 本のデータ線 D T L、回路領域 15W、回路領域 15G、2 本のデータ線 D T L、および回路領域 15B が、左から右へこの順に配置されている。このように、回路領域 15 を列方向に延伸するように設けることにより、例えば、駆動トランジスタ D R T r のチャネル長（L）を長くすることができ、これにより、サブ画素 11 の特性ばらつきを抑えることができるようになっている。

10

20

30

40

50

#### 【0029】

アノード 212W はサブ画素 11W のアノード 212 であり、アノード 212G はサブ画素 11G のアノード 212 であり、アノード 212B はサブ画素 11B のアノード 212 である。これらのアノード 212W, 212G, 212B は、回路領域 15W, 15G, 15B に形成された駆動トランジスタ D R T r のソースと、それぞれコンタクト 205 を介して接続されている。セル C A において、アノード 212W は左上に配置され、アノード 212G は左下に配置され、アノード 212B は右側に配置されている。これらのアノード 212W, 212G, 212B は、データ線 D T L と重ならないように配置されている。そして、アノード 212W, 212G, 212B 上の開口部 W I N において、発光層 230 が白色光を発光するようになっている。

#### 【0030】

以上、セル C A について説明したが、セル C B についても同様である。すなわち、セル C B には、3 つの回路領域 15W, 15G, 15R と、3 つのアノード 212W, 212G, 212R が設けられている。回路領域 15R は、サブ画素 11R における発光素子 19 以外の素子が配置される領域であり、アノード 212R は、サブ画素 11R のアノード 212 である。セル C B において、1 本のデータ線 D T L、回路領域 15W、回路領域 15G、2 本のデータ線 D T L、および回路領域 15R が、左から右へこの順に配置されている。また、セル C B において、アノード 212W は左上に配置され、アノード 212G は左下に配置され、アノード 212R は右側に配置されている。これらのアノード 212W, 212G, 212R は、データ線 D T L と重ならないように配置されている。

#### 【0031】

図 1において、映像信号処理部 30 は、外部から供給される映像信号 S disp に対して、RGBW 変換やガンマ変換などを行い、映像信号 S disp2 を生成するものである。映像信号 S disp は、赤色 (R)、緑色 (G)、および青色 (B) の輝度情報 I を有する RGB 信号である。

#### 【0032】

図 8 は、映像信号処理部 30 の一構成例を表すものである。映像信号処理部 30 は、リニアガンマ変換部 31 と、RGBW 変換部 32 と、フィルタ処理部 33R, 33B と、輝度情報抽出部 34R, 34B と、信号処理部 35 と、パネルガンマ変換部 36 とを有している。

#### 【0033】

リニアガンマ変換部 31 は、入力された映像信号 S disp を、線形なガンマ特性を有する映像信号 S 31 に変換するものである。すなわち、外部から供給される映像信号は、一般的な表示装置の特性を考慮した非線形なガンマ特性を有している。よって、このリニアガ

ンマ変換部31は、RGBW変換部32や信号処理部35などにおける処理を容易にするため、このような非線形なガンマ特性を線形なガンマ特性に変換する。ガンマ変換部31は、例えばルックアップテーブルを有しており、このルックアップテーブルを用いてこのようなガンマ変換を行うようになっている。

【0034】

RGBW変換部32は、映像信号S31に対してRGBW変換を行うものである。具体的には、RGBW変換部32は、赤色、緑色、および青色の輝度情報Iを有するRGB信号を、赤色(R)、緑色(G)、青色(B)、および白色(W)の輝度情報Iを有するRGBW信号に変換する。そして、RGBW変換部32は、赤色(R)の輝度情報Iを信号SR32として出力し、緑色(G)の輝度情報Iを信号SG32として出力し、青色(B)の輝度情報Iを信号SB32として出力し、白色(W)の輝度情報Iを信号SW32として出力するようになっている。

10

【0035】

フィルタ処理部33Rは、信号SR32に対してフィルタ処理を行うものである。このフィルタ処理部33Rは、この例では、低域通過フィルタとして機能するFIR(Finite impulse response)フィルタにより構成されるものである。フィルタ処理部33Rは、入力された信号SR32に基づいて、赤色(R)の輝度情報Iのマップを作成し、そのマップに対してフィルタ処理を行う。そして、フィルタ処理部33Rは、フィルタ処理を行った輝度情報Iを信号SR33として出力するようになっている。

20

【0036】

フィルタ処理部33Bは、信号SB32に対してフィルタ処理を行うものである。このフィルタ処理部33Bは、フィルタ処理部33Rと同様に、低域通過フィルタとして機能するFIRフィルタにより構成されるものである。フィルタ処理部33Bは、入力された信号SB32に基づいて、青色(B)の輝度情報Iのマップを作成し、そのマップに対してフィルタ処理を行う。そして、フィルタ処理部33Bは、フィルタ処理を行った輝度情報Iを信号SB33として出力するようになっている。

20

【0037】

輝度情報抽出部34Rは、信号SR33に含まれる赤色(R)の輝度情報Iから、表示部10に表示する輝度情報Iを抽出するものである。

30

【0038】

輝度情報抽出部35Bは、信号SB33に含まれる青色(B)の輝度情報Iから、表示部10に表示する輝度情報Iを抽出するものである。

【0039】

図9Aは、輝度情報抽出部34Rの一動作例を表すものであり、図9Bは、輝度情報抽出部34Bの一動作例を表すものである。輝度情報抽出部34Rは、信号SR33に基づいて、赤色(R)の輝度情報IのマップMAPRを生成する。そして、輝度情報抽出部34Rは、図9Aに示すように、そのマップMAPRから、表示部10における赤色のサブ画素11Rの配置パターン(図2)に応じた座標における輝度情報I(図9Aにおける斜線部)を抽出する。すなわち、輝度情報抽出部34Rは、抽出パターンが市松模様になるように、輝度情報Iを抽出する。そして、輝度情報抽出部34Rは、抽出した輝度情報Iを、信号SR34として出力するようになっている。同様に、輝度情報抽出部34Bは、信号SB33に基づいて、青色(B)の輝度情報IのマップMAPBを生成し、そのマップMAPBから、表示部10における青色のサブ画素11Bの配置パターン(図2)に応じた座標における輝度情報I(図9Bにおける斜線部)を抽出する。そして、輝度情報抽出部34Bは、抽出した輝度情報Iを、信号SB34として出力するようになっている。

40

【0040】

このように、映像信号処理部30では、フィルタ処理部33R, 33Bが輝度情報Iに対してフィルタ処理を行う。輝度情報抽出部34R, 34Bは、そのフィルタ処理を行った輝度情報Iから、表示部10に表示する輝度情報Iを抽出している。これにより、表示装置1では、赤色および青色の成分に対してのみ、画像の解像度(エッジの尖銳度)を下

50

げるとともに、抽出された赤色および青色の輝度情報 I が、表示部 20 におけるサブ画素 11 R, 11 B の位置を反映するようになっている。

【0041】

信号処理部 35 は、信号 SW32, SG32, SR34, SB34 からなる映像信号 S34 に対して所定の信号処理を行い、その結果を映像信号 S35 として出力するものである。所定の信号処理としては、例えば、映像信号 S34 により表現される色域および色温度を、表示部 10 の色域および色温度に変換する、いわゆる色域変換などが挙げられる。

【0042】

パネルガンマ変換部 36 は、線形なガンマ特性を有する映像信号 S35 を、表示部 10 の特性に対応した非線形なガンマ特性を有する映像信号 S36 に変換（パネルガンマ変換）するものである。このパネルガンマ変換部 36 は、リニアガンマ変換部 31 と同様に、例えばルックアップテーブルを有しており、このルックアップテーブルを用いてこのようなガンマ変換を行うようになっている。

10

【0043】

図 1において、タイミング生成部 22 は、外部から供給される同期信号 S sync に基づいて、走査線駆動部 23、電源線駆動部 26、およびデータ線駆動部 27 に対してそれぞれ制御信号を供給し、これらがお互いに同期して動作するように制御する回路である。

【0044】

走査線駆動部 23 は、タイミング生成部 22 から供給された制御信号に従って、複数の走査線 WSL に対して走査信号 WS を順次印加することにより、サブ画素 11 を順次選択するものである。

20

【0045】

電源線駆動部 26 は、タイミング生成部 22 から供給された制御信号に従って、複数の電源線 PL に対して電源信号 DS を順次印加することにより、サブ画素 11 の発光動作および消光動作の制御を行うものである。電源信号 DS は、電圧 Vccp と電圧 Vini との間で遷移するものである。後述するように、電圧 Vini は、サブ画素 11 を初期化するための電圧であり、電圧 Vccp は、駆動トランジスタ DRT に電流を流して発光素子 19 を発光させるための電圧である。

【0046】

データ線駆動部 27 は、映像信号処理部 30 から供給された映像信号 S disp2 およびタイミング生成部 22 から供給された制御信号に従って、各サブ画素 11 の発光輝度を指示する画素電圧 Vsig、および後述する Vth 補正を行うための電圧 Vofs を含む信号 Sig を生成し、各データ線 DTL に印加するものである。

30

【0047】

この構成により、駆動部 20 は、後述するように、サブ画素 11 に対して駆動トランジスタ DRT の素子ばらつきが画質に与える影響を抑えるための補正（Vth 補正および  $\mu$ （移動度）補正）を行い、サブ画素 11 に対して画素電圧 Vsig の書き込みを行う。そして、その後に、サブ画素 11 の発光素子 19 が、書き込まれた画素電圧 Vsig に応じた輝度で発光するようになっている。

40

【0048】

ここで、サブ画素 11 G は、本開示における「第 1 の画素」の一具体例に対応し、サブ画素 11 B は、本開示における「第 2 の画素」の一具体例に対応し、サブ画素 11 R は、本開示における「第 3 の画素」の一具体例に対応する。サブ画素 11 W は、本開示における「非基本色画素」の一具体例に対応する。セル CA を構成するサブ画素 11 G, 11 W, 11 B は、本開示における「第 1 の画素セット」の一具体例に対応する。セル CB を構成するサブ画素 11 G, 11 W, 11 R は、本開示における「第 2 の画素セット」の一具体例に対応する。セル CA は、本開示における「第 1 の画素セル」の一具体例に対応する。セル CB は、本開示における「第 2 の画素セル」の一具体例に対応する。データ線 DTL は、本開示における「信号線」の一具体例に対応する。信号 Sig は、本開示における「画素信号」の一具体例に対応する。駆動トランジスタ DRT は、本開示における「トランジ

50

ンジスタ」の一具体例に対応する。

【0049】

[動作および作用]

続いて、本実施の形態の表示装置1の動作および作用について説明する。

【0050】

(全体動作概要)

まず、図1を参照して、表示装置1の全体動作概要を説明する。映像信号処理部30は、外部から供給される映像信号S<sub>disp</sub>に対してRGBW変換やガンマ変換などを行い、映像信号S<sub>disp2</sub>を生成する。タイミング生成部22は、外部から供給される同期信号S<sub>sync</sub>に基づいて、走査線駆動部23、電源線駆動部26およびデータ線駆動部27に対してそれぞれ制御信号を供給し、これらがお互いに同期して動作するように制御する。走査線駆動部23は、タイミング生成部22から供給された制御信号に従って、複数の走査線WSLに対して走査信号WSを順次印加することにより、サブ画素11を順次選択する。電源線駆動部26は、タイミング生成部22から供給された制御信号に従って、複数の電源線PLに対して電源信号DSを順次印加することにより、サブ画素11の発光動作および消光動作の制御を行う。データ線駆動部27は、映像信号処理部30から供給された映像信号S<sub>disp2</sub>およびタイミング生成部22から供給された制御信号に従って、各サブ画素11の輝度に対応する画素電圧V<sub>sig</sub>、およびV<sub>th</sub>補正を行うための電圧V<sub>ofs</sub>を含む信号Sigを生成し、各データ線DTLに印加する。表示部10は、駆動部20から供給された走査信号WS、電源信号DS、および信号Sigに基づいて表示を行う。

10

20

30

【0051】

(詳細動作)

次に、表示装置1の詳細動作を説明する。

【0052】

図10は、表示装置1における表示動作のタイミング図を表すものである。この図は、着目した1つのサブ画素11に対する表示駆動の動作例を表すものである。図10において、(A)は走査信号WSの波形を示し、(B)は電源信号DSの波形を示し、(C)は信号Sigの波形を示し、(D)は駆動トランジスタDRT<sub>r</sub>のゲート電圧V<sub>g</sub>の波形を示し、(E)は駆動トランジスタDRT<sub>r</sub>のソース電圧V<sub>s</sub>の波形を示す。

【0053】

駆動部20は、1水平期間(1H)内において、サブ画素11の初期化を行い(初期化期間P1)、駆動トランジスタDRT<sub>r</sub>の素子ばらつきが画質に与える影響を抑えるためのV<sub>th</sub>補正を行い(V<sub>th</sub>補正期間P2)、サブ画素11に対して画素電圧V<sub>sig</sub>の書き込みを行うとともに、V<sub>th</sub>補正とは異なるμ(移動度)補正を行う(書き込み・μ補正期間P3)。そして、その後に、サブ画素11の発光素子19が、書き込まれた画素電圧V<sub>sig</sub>に応じた輝度で発光する(発光期間P4)。以下に、その詳細を説明する。

【0054】

まず、電源線駆動部26は、初期化期間P1に先立つタイミングt1において、電源信号DSを電圧V<sub>ccp</sub>から電圧V<sub>ini</sub>に変化させる(図10(B))。これにより、駆動トランジスタDRT<sub>r</sub>がオン状態になり、駆動トランジスタDRT<sub>r</sub>のソース電圧V<sub>s</sub>が、電圧V<sub>ini</sub>に設定される(図10(E))。

40

【0055】

次に、駆動部20は、タイミングt2～t3の期間(初期化期間P1)において、サブ画素11を初期化する。具体的には、タイミングt2において、データ線駆動部27が、信号Sigを電圧V<sub>ofs</sub>に設定し(図10(C))、走査線駆動部23が、走査信号WSの電圧を低レベルから高レベルに変化させる(図10(A))。これにより、書き込みトランジスタWS<sub>T</sub><sub>r</sub>がオン状態になり、駆動トランジスタDRT<sub>r</sub>のゲート電圧V<sub>g</sub>が電圧V<sub>ofs</sub>に設定される(図10(D))。このようにして、駆動トランジスタDRT<sub>r</sub>のゲート・ソース間電圧V<sub>gs</sub>(=V<sub>ofs</sub>-V<sub>ini</sub>)は、駆動トランジスタDRT<sub>r</sub>の閾値電圧V<sub>th</sub>よりも大きい電圧に設定され、サブ画素11が初期化される。

50

## 【0056】

次に、駆動部20は、タイミングt3～t4の期間(  $V_{th}$  補正期間P2)において、  $V_{th}$  補正を行う。具体的には、電源線駆動部26が、タイミングt3において、電源信号DSを電圧  $V_{ini}$  から電圧  $V_{ccp}$  に変化させる(図10(B))。これにより、駆動トランジスタDRT<sub>r</sub>は飽和領域で動作するようになり、ドレインからソースに電流  $I_{ds}$  が流れ、ソース電圧  $V_s$  が上昇する(図10(E))。その際、この例では、ソース電圧  $V_s$  は発光素子19のカソードの電圧  $V_{cath}$  よりも低いため、発光素子19は逆バイアス状態を維持し、発光素子19には電流は流れない。このようにソース電圧  $V_s$  が上昇することにより、ゲート・ソース間電圧  $V_{gs}$  が低下するため、電流  $I_{ds}$  は低下する。この負帰還動作により、電流  $I_{ds}$  は“0”(ゼロ)に向かって収束していく。言い換えれば、駆動トランジスタDRT<sub>r</sub>のゲート・ソース間電圧  $V_{gs}$  は、駆動トランジスタDRT<sub>r</sub>の閾値電圧  $V_{th}$  と等しくなる( $V_{gs} = V_{th}$ )ように収束していく。

10

## 【0057】

次に、走査線駆動部23は、タイミングt4において、走査信号WSの電圧を高レベルから低レベルに変化させる(図10(A))。これにより、書込トランジスタWST<sub>r</sub>はオフ状態になる。そして、データ線駆動部27は、タイミングt5において、信号Sigを画素電圧  $V_{sig}$  に設定する(図10(C))。

## 【0058】

次に、駆動部20は、タイミングt6～t7の期間(書込・ $\mu$ 補正期間P3)において、サブ画素11に対して画素電圧  $V_{sig}$  の書き込みを行うとともに  $\mu$  補正を行う。具体的には、走査線駆動部23が、タイミングt6において、走査信号WSの電圧を低レベルから高レベルに変化させる(図10(A))。これにより、書込トランジスタWST<sub>r</sub>はオン状態になり、駆動トランジスタDRT<sub>r</sub>のゲート電圧  $V_g$  が、電圧  $V_{ofs}$  から画素電圧  $V_{sig}$  に上昇する(図10(D))。このとき、駆動トランジスタDRT<sub>r</sub>のゲート・ソース間電圧  $V_{gs}$  が閾値電圧  $V_{th}$  より大きくなり( $V_{gs} > V_{th}$ )、ドレインからソースへ電流  $I_{ds}$  が流れるため、駆動トランジスタDRT<sub>r</sub>のソース電圧  $V_s$  が上昇する(図10(E))。このような負帰還動作により、駆動トランジスタDRT<sub>r</sub>の素子ばらつきの影響が抑えられ( $\mu$  補正)、駆動トランジスタDRT<sub>r</sub>のゲート・ソース間電圧  $V_{gs}$  は、画素電圧  $V_{sig}$  に応じた電圧  $V_{emi}$  に設定される。なお、このような  $\mu$  補正の方法については、例えば、特開2006-215213に記載がある。

20

## 【0059】

次に、駆動部20は、タイミングt7以降の期間(発光期間P4)において、サブ画素11を発光させる。具体的には、タイミングt7において、走査線駆動部23は、走査信号WSの電圧を高レベルから低レベルに変化させる(図10(A))。これにより、書込トランジスタWST<sub>r</sub>がオフ状態になり、駆動トランジスタDRT<sub>r</sub>のゲートがフローティングとなるため、これ以後、容量素子Csの端子間電圧、すなわち、駆動トランジスタDRT<sub>r</sub>のゲート・ソース間電圧  $V_{gs}$  は維持される。そして、駆動トランジスタDRT<sub>r</sub>に電流  $I_{ds}$  が流れるにつれ、駆動トランジスタDRT<sub>r</sub>のソース電圧  $V_s$  が上昇し(図10(E))、これに伴って駆動トランジスタDRT<sub>r</sub>のゲート電圧  $V_g$  も上昇する(図10(D))。そして、駆動トランジスタDRT<sub>r</sub>のソース電圧  $V_s$  が、発光素子19の閾値電圧  $V_{el}$  と電圧  $V_{cath}$  の和( $V_{el} + V_{cath}$ )よりも大きくなると、発光素子19のアノード・カソード間に電流が流れ、発光素子19が発光する。すなわち、発光素子19の素子ばらつきに応じた分だけソース電圧  $V_s$  が上昇し、発光素子19が発光する。

30

## 【0060】

その後、表示装置1では、所定の期間(1フレーム期間)が経過したのち、発光期間P4から書込期間P1に移行する。駆動部20は、この一連の動作を繰り返すように表示部10を駆動する。

40

## 【0061】

(画質および消費電力について)

表示装置1は、消費電力を低減するために、いくつかの工夫がなされている。以下に、

50

いくつかの比較例を挙げて、それらの技術について詳細に説明する。

【0062】

(比較例1)

表示装置1では、図2に示したように、4色のサブ画素のうち、赤色(R)のサブ画素を省いてセルCAを構成するとともに、青色(B)のサブ画素を省いてセルCBを構成したので、以下に説明する表示装置1Rと比べて、画質の低下を抑えつつ、消費電力を低減することができる。

【0063】

図11は、比較例1に係る表示装置1Rにおける表示部10Rの一構成例を表すものである。表示部10Rには、複数の画素Pixがマトリクス状に配置されている。各画素Pixは、赤色(R)、緑色(G)、青色(B)、白色(W)の4つのサブ画素12(12R, 12G, 12B, 12W)を有している。この例では、これらの4つのサブ画素12R, 12G, 12B, 12Wは、画素Pixにおいて2行2列で配置されている。具体的には、画素Pixにおいて、左上に赤色(R)のサブ画素12Rを配置し、右上(G)に緑色のサブ画素12Gを配置し、左下に白色(W)のサブ画素12Wを配置し、右下に青色(B)のサブ画素12Bを配置している。

【0064】

ここで、比較例1に係る画素Pix(図11)は、本実施の形態におけるセルCAまたはセルCB(図2)に対応するものである。具体的には、本実施の形態におけるセルCAは、比較例1に係る画素Pixから赤色のサブ画素12Rを省いたものに対応しており、本実施の形態におけるセルCBは、比較例1に係る画素Pixから青色のサブ画素12Bを省いたものに対応している。

【0065】

図12は、比較例1に係る表示部10Rの回路構成の一例を表すものである。表示部10Rでは、1つの画素Pixに属するサブ画素12Rとサブ画素12Gは、同じ走査線WS(例えばk番目の走査線WS(k))および同じ電源線PL(例えばk番目の電源線PL(k))に接続されている。また、その画素Pixに属するサブ画素12Wとサブ画素12Bは、同じ走査線WS(例えば(k+1)番目の走査線WS(k+1))および同じ電源線PL(例えば(k+1)番目の電源線PL(k+1))に接続されている。

【0066】

また、1つの画素Pixに属するサブ画素12Rとサブ画素12Wは、同じデータ線DTL(例えばj番目のデータ線DTL(j))に接続され、その画素Pixに属するサブ画素12Gとサブ画素12Bは、同じデータ線DTL(例えば(j+1)番目のデータ線DTL(j+1))に接続されている。

【0067】

比較例1に係る表示装置1Rでは、走査駆動を行う際、1つの画素Pixを構成する4つのサブ画素12のうちの、サブ画素12R, 12Gと、サブ画素12B, 12Wとを、異なる期間において駆動する必要がある。具体的には、例えば、1水平期間の前半においてサブ画素12R, 12Gを駆動し、1水平期間の後半においてサブ画素12B, 12Wを駆動する必要がある。よって、データ線駆動部27Rは、例えば1フレーム期間において、より多くのサブ画素12に、画素電圧Vsigを供給する必要がある。すなわち、データ線DTLを駆動する際の駆動周波数が高くなってしまう。これにより、消費電力が高くなるおそれがある。

【0068】

また、比較例1に係る表示装置1Rでは、1つの画素Pixにつき6本の配線(2本の走査線WS、2本の電源線PL、および2本のデータ線DTL)が必要となる。よって、表示装置1Rでは、これらの配線を駆動するための電力を要するため、消費電力が高くなるおそれがある。

【0069】

また、比較例1に係る表示装置1Rでは、1つの画素Pixが4つのサブ画素12を有す

10

20

30

40

50

るようとしたので、表示部 10R におけるサブ画素 12 の数が多くなる。これにより、各サブ画素 12 の面積が小さくなるため、開口率が低下してしまう。すなわち、例えば、アノード間隔などのデザインルールにより、アノードの大きさは制限され、またアノードの縁と開口部 WIN の縁との間の距離に関するデザインルールにより開口部 WIN の大きさも制限されるため、開口部 WIN を大きくすることができず、開口率が低下してしまう。このように開口率が低い場合には、開口率が高い場合に比べて、同じ発光輝度を実現するための発光層 230 の電流密度が高くなってしまい、画質が劣化するおそれがある。すなわち、発光層 230 を構成する有機 EL 層は、一般に、電流密度が高いほど経時劣化（いわゆる焼き付き）が生じやすいため、電流密度が高くなることにより、画質が低下するおそれがある。

10

#### 【0070】

また、比較例 1 に係る表示装置 1R では、上述したように駆動周波数が高くなってしまうため、例えば、サブ画素 12 に画素電圧 Vsig を書き込むための十分な時間が確保しにくくなり、画質が低下するおそれがある。

#### 【0071】

一方、本実施の形態に係る表示装置 1 では、図 2, 3 に示したように、赤色のサブ画素 11R を省いてセル CA を構成して、1 つのセル CA に属する 3 つのサブ画素 11W, 11G, 11B が同じ走査線 WSL 等に接続されるようにするとともに、青色のサブ画素 11B を省いてセル CB を構成し、1 つのセル CB に属する 3 つのサブ画素 11W, 11G, 11R が同じ走査線 WSL 等に接続されるようにしている。これにより、1 水平期間において、セル CA に属する 3 つのサブ画素 12W, 12G, 12B をまとめて駆動することができ、同様に、1 水平期間において、セル CB に属する 3 つのサブ画素 12W, 12G, 12R をまとめて駆動することができる。よって、データ線駆動部 27 は、例えば、1 フレーム期間において、比較例 1 の場合の半分の数のサブ画素 12 に、画素電圧 Vsig を供給すればよい。すなわち、表示装置 1 では、データ線 DTL を駆動する際の駆動周波数を低くすることができるため、消費電力を低減することができる。

20

#### 【0072】

また、本実施の形態に係る表示装置 1 では、セル CA, CB のそれぞれにつき 5 本の配線（1 本の走査線 WSL、1 本の電源線 PL、および 3 本のデータ線 DTL）が必要となる。すなわち、比較例 1 の場合（6 本）に比べて少ない配線で済む。よって、これらの配線に対する駆動電力が少なくて済むため、消費電力を低減することができる。

30

#### 【0073】

また、本実施の形態に係る表示装置 1 では、赤色のサブ画素 11R を省いてセル CA を構成し、青色のサブ画素 11B を省いてセル CB を構成することにより、画質の低下を抑えつつ、消費電力を低減することができる。すなわち、表示装置 1 では、上述したように、消費電力を低減するために、赤色のサブ画素 11R や青色のサブ画素 11B を少なくしているため、白色（W）のサブ画素 11W や緑色（G）のサブ画素 11G の解像度に比べて、赤色（R）のサブ画素 11R や青色（B）のサブ画素 11B の解像度が低下している。しかしながら、人間は、赤色（R）と青色（B）などのいわゆる色度成分の解像度が低下しても、画質の低下を感じないことが知られている。すなわち、色を輝度成分と色度成分に分けた場合、人間は、輝度成分の解像度を下げるとき質が低下したように感じるが、色度成分の解像度を下げても、さほど画質の低下を感じない。サブ画素 11 が発光する 4 色（赤色、緑色、青色、白色）のうち、白色（W）と緑色（G）は輝度成分への寄与が多く、一方、赤色（R）と青色（B）は輝度成分への寄与が少ない。表示装置 1 では、このように、輝度成分への寄与が少ない赤色のサブ画素 11R や青色のサブ画素 11B を少なくしたので、画質の低下を抑えつつ、消費電力を低減することができる。

40

#### 【0074】

また、本実施の形態に係る表示装置 1 では、サブ画素 11 の数を減らしたので、各サブ画素 11 を大きくすることができ、サブ画素 11R, 11B の開口率を高くすることができる。これにより、発光層の経時劣化（いわゆる焼き付き）を抑えることができるため、

50

画質を高めることができる。また、上述したように駆動周波数を低くすることができるため、例えば、サブ画素 11 に画素電圧  $V_{sig}$  を書き込むための十分な時間を確保することができる。これにより、画質が低下するおそれを低減することができる。

【0075】

(比較例 2)

また、表示装置 1 では、図 2 に示したように、セル C A, C B が白色のサブ画素 11 W を有するようにしたので、以下に説明する比較例 2 に係る表示装置 1 S と比べて、消費電力を低減することができるとともに、画質を高めることができる。

【0076】

図 13 は、比較例 2 に係る表示装置 1 S の表示部 10 S におけるサブ画素 13 の配置の一例を表すものである。表示部 10 S は、赤色 (R)、緑色 (G)、および青色 (B) の 3 色のサブ画素 13 (13 R, 13 G, 13 B) を有している。すなわち、表示部 10 S は、白色 (W) のサブ画素を有しないものである。表示部 10 S には、サブ画素 13 G, 13 B により構成されるセル C C と、サブ画素 13 G, 13 R により構成されるセル C D が並設されている。セル C C およびセル C D は、列方向 (垂直方向) に交互に配置されるとともに、行方向 (水平方向) に交互に配置されている。

【0077】

比較例 2 に係る表示装置 1 S では、白色のサブ画素 11 W が設けられていないため、例えば白色を表示する場合には、3 つのサブ画素 13 R, 13 G, 13 B を発光させる必要がある。よって、表示装置 1 S では、消費電力が高くなるおそれがある。

【0078】

一方、本実施の形態に係る表示装置 1 では、図 2 に示したように、赤色 (R)、緑色 (G)、青色 (B) の光を発する 3 つのサブ画素 11 R, 11 G, 11 B に加え、白色 (W) の光を発するサブ画素 11 W を設けている。これにより、例えば白色を表示する場合には、この 1 つのサブ画素 11 W のみを発光させればよいため、消費電力を低減することができる。

【0079】

また、本実施の形態に係る表示装置 1 では、セル C A, C B が白色のサブ画素 11 W を有するようにしたので、比較例 2 に係る表示装置 1 S に比べて画質を高めることができる。すなわち、このサブ画素 11 W が発する白色光は、赤色成分、緑色成分、および青色成分を含んでいる。よって、セル C A では、赤色のサブ画素 11 R がないものの、白色のサブ画素 11 W が赤色成分の光を発する。また、セル C B では、青色のサブ画素 11 B がないものの、白色のサブ画素 11 W が青色成分の光を発する。よって、表示装置 1 では、比較例 2 に係る表示装置 1 S に比べて、赤色成分および青色成分の解像度を等価的に高めることができ、画質を高めることができる。

【0080】

(比較例 3)

また、表示装置 1 では、図 7 に示したように、アノード 212 がデータ線 DTL と重ならないようにしたので、以下に説明する比較例 3 に係る表示装置 1 T と比べて、画質の低下を抑えることができる。

【0081】

図 14 は、比較例 3 に係る表示装置 1 T のセル C A におけるアノード 212 の配置を表すものである。この例では、セル C A において、データ線 DTL、回路領域 15 W、データ線 DTL、回路領域 15 G、データ線 DTL、および回路領域 15 B が、左から右へこの順に配置されている。そして、サブ画素 11 W のアノード 212 W は 2 本のデータ線 DTL と重なるように配置され、サブ画素 11 G のアノード 212 G は 2 本のデータ線 DTL と重なるように配置され、サブ画素 11 B のアノード 212 B は 1 本のデータ線 DTL と重なるように配置されている。

【0082】

比較例 3 に係る表示装置 1 T では、アノード 212 W が 2 本のデータ線 DTL と重なっ

10

20

30

40

50

ているため、これらのデータ線 D T L における信号 Sig が、カップリングによりアノード 2 1 2 W にノイズとして伝わってしまうおそれがある。同様に、アノード 2 1 2 G が 2 本のデータ線 D T L と重なっているため、これらのデータ線 D T L における信号 Sig が、カップリングによりアノード 2 1 2 G にノイズとして伝わってしまうおそれがある。また、アノード 2 1 2 B が 1 本のデータ線 D T L と重なっているため、このデータ線 D T L における信号 Sig が、カップリングによりアノード 2 1 2 B にノイズとして伝わってしまうおそれがある。特に、表示装置 1 T では、アノード 2 1 2 によって、重なるデータ線 D T L の本数が異なるため、ノイズの影響が不均一となり、画質が低下するおそれがある。

#### 【0083】

一方、本実施の形態に係る表示装置 1 では、図 7 に示したように、アノード 2 1 2 をデータ線 D T L と重ならないように配置したので、アノード 2 1 2 にノイズが伝わるおそれを低減することができ、画質を高めることができる。

#### 【0084】

##### [効果]

以上のように本実施の形態では、赤色、緑色、青色、白色の 4 色のサブ画素を設けるとともに、白色や緑色のサブ画素と比べて、赤色や青色のサブ画素を少なくしたので、画質の低下を抑えつつ、消費電力を低減することができる。

#### 【0085】

また、本実施の形態では、サブ画素の数を減らすようにしたので、サブ画素の開口率を高めることができるために、発光層の経時劣化を抑えることができ、画質を高めることができる。

#### 【0086】

また、本実施の形態では、アノードをデータ線と重ならないように配置したので、画質を高めることができます。

#### 【0087】

##### [変形例 1 - 1]

上記実施の形態では、図 2 に示したように、3 つのサブ画素 1 1 W, 1 1 G, 1 1 B によりセル C A を構成するとともに、3 つのサブ画素 1 1 W, 1 1 G, 1 1 R によりセル C B を構成したが、これに限定されるものではない。

#### 【0088】

例えば、白色 (W) のサブ画素 1 1 W に代えて黄色 (Y) のサブ画素 1 1 Y を用いてもよい。この場合は、3 つのサブ画素 1 1 Y, 1 1 G, 1 1 B によりセル C A を構成するとともに、3 つのサブ画素 1 1 Y, 1 1 G, 1 1 R によりセル C B を構成することができる。サブ画素 1 1 Y が発する黄色光は、赤色成分および緑色成分を含んでいるため、セル C A では、赤色のサブ画素 1 1 R がないものの、黄色のサブ画素 1 1 Y が赤色成分の光を発する。よって、本変形例に係る表示装置では、比較例 2 に係る表示装置 1 S に比べて、赤色成分の解像度を等価的に高めることができ、画質を高めることができます。

#### 【0089】

また、例えば、白色 (W) のサブ画素 1 1 W に代えてマゼンタ色 (M) のサブ画素 1 1 M を用いてもよい。この場合は、3 つのサブ画素 1 1 M, 1 1 G, 1 1 B によりセル C A を構成するとともに、3 つのサブ画素 1 1 M, 1 1 G, 1 1 R によりセル C B を構成することができる。サブ画素 1 1 M が発するマゼンタ色光は、赤色成分および青色成分を含んでいるため、セル C A では、赤色のサブ画素 1 1 R がないものの、マゼンタ色のサブ画素 1 1 M が赤色成分の光を発し、セル C B では、青色のサブ画素 1 1 B がないものの、マゼンタ色のサブ画素 1 1 M が青色成分の光を発する。よって、本変形例に係る表示装置では、比較例 2 に係る表示装置 1 S に比べて、赤色成分および青色成分の解像度を等価的に高めることができ、画質を高めることができます。

#### 【0090】

また、例えば、白色 (W) のサブ画素 1 1 W に代えてシアン色 (C) のサブ画素 1 1 C を用いてもよい。この場合は、3 つのサブ画素 1 1 C, 1 1 G, 1 1 B によりセル C A を

10

20

30

40

50

構成するとともに、3つのサブ画素11C, 11G, 11RによりセルCBを構成することができる。サブ画素11Cが発するシアン色光は、緑色成分および青色成分を含んでいるため、セルCBでは、青色のサブ画素11Bがないものの、シアン色のサブ画素11Cが青色成分の光を発する。よって、本変形例に係る表示装置では、比較例2に係る表示装置1Sに比べて、青色成分の解像度を等価的に高めることができ、画質を高めることができる。

【0091】

[変形例1-2]

上記実施の形態では、図2に示したように、セルCAおよびセルCBを、列方向(垂直方向)に交互に配置するとともに、行方向(水平方向)に交互に配置したが、これに限定されるものではない。これに代えて、例えば、図15に示す表示部10B(1)のように、行方向(水平方向)にはセルCAおよびセルCBを交互に配置し、列方向(垂直方向)には同じセルを繰り返し配置してもよい。また、例えば、図16に示す表示部10B(2)のように、列方向(垂直方向)にはセルCAおよびセルCBを交互に配置し、行方向(水平方向)には同じセルを繰り返し配置してもよい。

10

【0092】

また、上記実施の形態では、全てのセルCAにおいてサブ画素11W, 11G, 11Bの配置を同じにするとともに、全てのセルCBにおいてサブ画素11W, 11G, 11Rの配置を同じにしたが、これに限定されるものではない。例えば、図17に示す表示部10C(3)のように、隣り合うセルCAにおいてサブ画素11W, 11G, 11Bの配置が互いに異なるようにするとともに、隣り合うセルCBにおいてサブ画素11W, 11G, 11Rの配置が互いに異なるようにしてもよい。この表示部10C(3)には、3つのサブ画素14W, 14G, 14Bにより構成されるセルCA(CA1, CA2)と、3つのサブ画素14W, 14G, 14Rにより構成されるセルCB(CB1, CB2)とが並設されている。この例では、セルCA1において、白色(W)のサブ画素11Wが左上に配置され、緑色(G)のサブ画素11Gが左下に配置され、青色(B)のサブ画素11Bが右側に配置されている。そして、セルCA2において、緑色(G)のサブ画素11Gが左上に配置され、白色(W)のサブ画素11Wが左下に配置され、青色(B)のサブ画素11Bが右側に配置されている。同様に、セルCB1において、緑色(G)のサブ画素11Gが左上に配置され、白色(W)のサブ画素11Wが左下に配置され、赤色(R)のサブ画素11Rが右側に配置されている。そして、セルCB2において、白色(W)のサブ画素11Wが左上に配置され、緑色(G)のサブ画素11Gが左下に配置され、赤色(R)のサブ画素11Rが右側に配置されている。

20

【0093】

[変形例1-3]

上記実施の形態において、サブ画素11R, 11G, 11B, 11Wの開口部WINの開口面積AR, AG, AB, AWは、次のような関係を有しているのが望ましい。

$$AW \quad AG < AR = AB \quad \dots \quad (1)$$

$$AW \quad AG < AR < AB \quad \dots \quad (2)$$

$$AW \quad AG < AB < AR \quad \dots \quad (3)$$

30

具体的には、例えば、図18に示す表示部10C(1)のように、サブ画素11Wの開口面積AWをサブ画素11Gの開口面積AGよりも小さくしてもよいし、図19に示す表示部10C(2)のように、サブ画素11Rの開口面積ARをサブ画素11Bの開口面積ABよりも小さくしてもよいし、例えば、図20に示す表示部10C(3)のように、サブ画素11Bの開口面積ABをサブ画素11Rの開口面積ARよりも小さくしてもよい。また、例えば、図21に示す表示部10C(4)のように、白色のサブ画素11Wの開口面積AW、および緑色のサブ画素11Gの開口面積AGを、これらの変形例の場合より大きくし、赤色のサブ画素11Rの開口面積AR、および青色のサブ画素11Bの開口面積ABを、これらの変形例の場合よりも小さくてもよい。ここで、サブ画素11Rの開口面積ARと、サブ画素11Bの開口面積ABとの大小関係は、例えば、サブ画素11R, 11

40

50

B の発光効率などを考慮して決定することができる。

【0094】

この式(1)～式(3)において、白色のサブ画素11Wの開口面積AWが、緑色のサブ画素11Gの開口面積AG以下である(AW < AG)のは、図5に示したように、発光層230が白色の光を発し、この白色光が赤色、緑色、青色、白色のカラーフィルタ218を介して出力されるためである。すなわち、一般に、緑色(G)のカラーフィルタ218を通過した後の輝度は、白色(W)のカラーフィルタ218を通過した後の輝度以下になってしまうので、その輝度差を補うために、開口面積AWを開口面積AG以下にしている。

【0095】

また、式(1)～式(3)において、緑色のサブ画素11Gの開口面積AGが、赤色のサブ画素11Rの開口面積ARよりも小さく(AG < AR)、青色のサブ画素11Bの開口面積ABよりも小さい(AG < AB)。これは、発光層230が発する白色光において、一般に、緑色成分が赤色成分および青色成分よりも大きいことを考慮したためであり、その差を補うために、開口面積AGを開口面積AR, ABよりも小さくしている。

【0096】

[変形例1-4]

上記実施の形態では、図7に示したように、コンタクト205を回路領域15W, 15G, 15Bの上端付近または下端付近に設けたが、これに限定されるものではなく、これに代えて、例えば、図22に示す表示部10Dのように、回路領域15W, 15G, 15Bの中央付近に設けてもよい。この場合には、回路領域15W, 15G, 15Bにおける、書込トランジスタWSTr、駆動トランジスタDRT<sub>r</sub>、および容量素子Csのレイアウトを同一にすることができる、設計効率が向上するとともに、サブ画素11間の特性ばらつきを抑えることができる。

【0097】

[変形例1-5]

上記実施の形態では、図7に示したように、アノード212をデータ線DTLと重ならないように配置したが、これに限定されるものではなく、これに代えて、例えば図23に示す表示部10Eのように、各アノード212(212W, 212G, 212B)を1本のデータ線DTLと重なるように配置してもよい。この構成では、データ線DTLにおける信号Sigが、カップリングにより、アノード212W, 212G, 212Bにノイズとして伝わってしまうおそれがある。しかしながら、比較例3の場合と異なり、どのアノード212W, 212G, 212Bも、1本のデータ線DTLと重なるようにしたので、ノイズの影響がより均一になるため、画質の低下を抑えることができる。

【0098】

[変形例1-6]

上記実施の形態では、図2に示したように、セルCA, CBにおいて、サブ画素11W, 11Gを列方向(垂直方向)に並設したが、これに限定されるものではない。これに代えて、例えば、図24～図26に示す表示部10F(1)～10F(3)のように、行方向(水平方向)に並設してもよい。この例では、セルCAにおいて、左から、サブ画素11B、サブ画素11G、サブ画素11Wをこの順で配置し、セルCBにおいて、左から、サブ画素11R、サブ画素11G、サブ画素11Wをこの順で配置している。表示部10F(1)(図24)では、セルCAおよびセルCBを、列方向に交互に配置するとともに、行方向に交互に配置している。表示部10F(2)(図25)では、行方向にはセルCAおよびセルCBを交互に配置し、列方向には同じセルを繰り返し配置している。表示部10F(3)(図26)では、列方向にはセルCAおよびセルCBを交互に配置し、行方向には同じセルを繰り返し配置している。

【0099】

表示部10F(1)～10F(3)においても、アノード212を、図27に示すように、データ線DTLと重ならないように配置することが望ましい。また、図28に示すよ

うに、各アノード 212 ( 212W, 212G, 212B ) を、1本のデータ線 DTL と重なるように配置してもよい。

【0100】

[変形例 1 - 7 ]

上記実施の形態では、トップエミッション型の発光素子 19 により表示部 10 を構成したが、これに限定されるものではなく、これに代えて、例えば、図 29 に示す表示部 10 G のように、いわゆるボトムエミッション型の発光素子 19G により構成してもよい。表示部 10G は、アノード 232 と、カソード 236 と、カラーフィルタ 238 とを有している。アノード 232 は、例えば、スズ酸化インジウムスズ (ITO; Indium Tin Oxide) により構成されている。すなわち、アノード 232 は、透明または半透明なものである。このアノード 232 は、例えば数十~数百 nm の膜厚で形成されている。カソード 236 は、光を反射する性質を有するものであり、例えば、マグネシウム銀 (MgAg) により構成することができる。このカソード 236 は、例えば数十 nm ~ 数百 nm 程度の膜厚で形成されている。カラーフィルタ 238 は、絶縁層 204 の上の、開口 WIN に対応する領域に形成されている。この構成により、黄色発光層 214 から射出した黄色の光と、青色発光層 215 から射出した青色の光は、混ざり合って白色光となり、支持基板である透明基板 200 の方向に進む。そして、この白色光は、赤色 (R)、緑色 (G)、青色 (B)、白色 (W) のカラーフィルタ 238 を介して表示面より出力される。

10

【0101】

[変形例 1 - 8 ]

上記実施の形態では、図 6A, 6B に示したように、発光層 230 ( 黄色発光層 214 および青色発光層 215 ) が合成光として白色の光を発し、この白色光が赤色、緑色、青色、白色のカラーフィルタ 218 を介して出力されるようにしたが、これに限定されるものではない。

20

【0102】

例えば、図 30A, 30B に示す表示部 10H のように、発光層 230 の代わりに、サブ画素 11R, 11G, 11B, 11W に対応する領域において赤色 (R)、緑色 (G)、青色 (B) および白色 (W) の光をそれぞれ発する発光層 230H を設けてもよい。この場合、この発光層 230H から射出した各色の光が、赤色 (R)、緑色 (G)、青色 (B) および白色 (W) のカラーフィルタ 218 を介してそれぞれ出力される。ここで、カラーフィルタ 218 は、各色の色域を調整するために設けられている。なお、画質 (色域) に対する要求がさほど高くないアプリケーションなどにおいては、このカラーフィルタ 218 を省いてもよい。

30

【0103】

変形例 1 - 1 に係る表示部のように、白色 (W) のサブ画素 11W の代わりに黄色 (Y) のサブ画素 11Y を設けた場合には、例えば、図 31A, 31B のように構成することができる。この表示部 10I は、発光層 230I と、カラーフィルタ 218I を有している。発光層 230I は、各サブ画素 11R, 11G, 11B, 11Y に対応する領域において赤色 (R)、緑色 (G)、青色 (B) および黄色 (Y) の光をそれぞれ発するものである。カラーフィルタ 218I は、各サブ画素 11R, 11G, 11B, 11Y に対応する領域において、赤色 (R)、緑色 (G)、青色 (B) および黄色 (Y) のカラーフィルタが配置されたものである。この表示部 10I では、発光層 230I から射出した各色の光が、各色のカラーフィルタ 218I を介して出力される。この例においても、カラーフィルタ 218I を省くことができる。

40

【0104】

また、図 32A, 32B に示す表示部 10J のように、サブ画素 11R, 11G, 11Y に対応する領域において黄色 (Y) の光を発し、サブ画素 11B に対応する領域において青色 (B) の光を発する発光層 230J を設けてもよい。この場合、発光層 230J から射出した黄色 (Y) の光は、赤色 (R)、緑色 (G)、黄色 (Y) のカラーフィルタ 218I を通過することにより各色の成分に分離され出力される。また、発光層 230J か

50

ら射出した青色（B）の光は、青色（B）のカラーフィルタ218Iを介して出力される。この例では、青色（B）および黄色（Y）のカラーフィルタ218Iを省くことができる。

### 【0105】

#### [変形例1-9]

上記実施の形態では、図2, 7などに示したように、サブ画素11の開口部WINの形状を長方形に近い形にしたが、これに限定されるものではなく、これに代えて、例えば、図33に示す表示部10Kのように、サブ画素14の開口部WINの形状を円形にしてもよい。表示部10Kは、赤色（R）、緑色（G）、青色（B）、および白色（W）のサブ画素14R, 14G, 14B, 14Wを有している。表示部10には、3つのサブ画素14W, 14G, 14Bにより構成されるセルCA（CA1, CA2）と、3つのサブ画素14W, 14G, 14Rにより構成されるセルCB（CB1, CB2）とが並設されている。各セルCA1, CA2, CB1, CB2では、3つのサブ画素14が互いに隣り合うように配置されている。言い換えれば、これらの3つのサブ画素14は、それらの中心を結ぶ線が正三角形の各辺をなすように配置されている。具体的には、セルCA1において、白色（W）のサブ画素14Wが右上に配置され、緑色（G）のサブ画素14Gが下側に配置され、青色（B）のサブ画素14Bが左上に配置され、また、セルCA2において、白色（W）のサブ画素14Wが右下に配置され、緑色（G）のサブ画素14Gが上側に配置され、青色（B）のサブ画素14Bが左下に配置されている。また、セルCB1において、白色（W）のサブ画素14Wが右上に配置され、緑色（G）のサブ画素14Gが下側に配置され、赤色（R）のサブ画素14Rが左上に配置され、また、セルCB2において、白色（W）のサブ画素14Wが右下に配置され、緑色（G）のサブ画素14Gが上側に配置され、赤色（R）のサブ画素14Rは左下に配置されている。行方向（水平方向）には、セルCA1, CA2が交互に配置されるとともに、セルCB1, CB2が交互に配置される。また、列方向（垂直方向）には、セルCA1, CB1が交互に配置されるとともに、セルCA2, CB2が交互に配置される。このように、表示部10Kでは、サブ画素14がいわゆる最密充填配置になるように配置されている。このように、開口部WINを円形にしても、上記実施の形態と同様の効果を得ることができる。なお、この例では、開口部WINの形状を円形にしたが、これに限定されるものではなく、これに代えて、例えば橢円形にしてもよい。

10

20

30

40

### 【0106】

#### [変形例1-10]

上記実施の形態等において、開口部WINの形状、および絶縁層213, 217の材料等を工夫することにより、発光層230から射出した光の外部への取り出し効率を高めるようにしてもよい。以下に、本変形例について詳細に説明する。なお、この例では、サブ画素の開口部WINは円形として説明するが、これに限定されるものではなく、橢円形や、長方形に近い形などであってもよい。

### 【0107】

図34は、本変形例に係る表示部10Nの要部断面構造を示す。表示部10Lは、絶縁層213L, 217Lを有している。絶縁層213L, 217Lは、上記実施の形態における絶縁層213, 217にそれぞれ対応するものである。図34に示したように、絶縁層213Lの端は傾斜（傾斜部分PS）している。表示部10Lでは、この傾斜部分PSにより、発光層230の開口部WINから発した光が反射されるため、光の外部への取り出し効率を高めることができるようになっている。

### 【0108】

この表示部10Lは、より詳細には、以下のように構成されている。すなわち、絶縁層217Lの屈折率をn1とし、絶縁層213Lの屈折率をn2としたとき、これらの屈折率n1, n2は、以下の式を満たすものである。

$$1.1 \quad n_1 \quad 1.8 \quad \dots \quad (4)$$

$$n_1 - n_2 \quad 0.20 \quad \dots \quad (5)$$

50

また、絶縁層 213L の高さを H とし、絶縁層 213L の開口部分の、アノード電極 212 側における直径を R1 とし、絶縁層 213L の開口部分の、表示面側の直径を R2 とすると、高さ H、直径 R1, R2 は、以下の式を満たすように設定されている。

$$0.5 R1 / R2 = 0.8 \quad \dots \quad (6)$$

$$0.5 H / R1 = 2.0 \quad \dots \quad (7)$$

#### 【0109】

図 35 は、表示部 10L における、光線のシミュレーション結果の一例を表すものである。このように、表示部 10L では、発光層 230 の開口部 WIN から発した光が傾斜部分 PS において反射され、表示部 10L の正面に向かって射出する。すなわち、例えば、傾斜部分 PS において反射しない場合には、その光は、表示部 10L 内で弱められ、またはブラックマトリクス 219 により遮断され、外部に射出されないおそれがある。表示部 10L では、この傾斜部分 PS において光が反射するようにしたので、光の外部への取り出し効率を高めることができる。

10

#### 【0110】

また、本変形例に係る表示部 10L では、1つのサブ画素 11 に1つの開口部 WIN を設けたが、これに限定されるものではなく、これに代えて、図 36, 37 に示す表示部 10M のように、1つのサブ画素 11 に複数の開口部 WIN を設けてもよい。この場合には、各開口部 WIN の傾斜部分 PS を有効に用いることにより、光の外部への取り出し効率を高めることができる。

20

#### 【0111】

#### [変形例 1-11]

上記実施の形態では、図 3 に示したように、各セル CA, CB 内の 3 つのサブ画素 11 を、互いに異なるデータ線 DTL に接続したが、これに限定されるものではない。以下に、本変形例について詳細に説明する。

#### 【0112】

図 38 は、本変形例に係る表示部 10N の回路構成の一例を表すものである。表示部 10N は、行方向に延伸する複数の走査線 WSA, WSB を有している。この例では、データ線 DTL は、行方向（水平方向）において、2つのサブ画素 11 に一本の割合で設けられている。また、これらの 2 つのサブ画素 11 は、一方は走査線 WSA に接続されるとともに、他方は走査線 WSB に接続されている。データ線 DTL の一端は、データ線駆動部 27N に接続されている。また、走査線 WSA, WSB の一端は、図示しない走査線駆動部 23N に接続され、電源線 PL の一端は、図示しない電源線駆動部 26N に接続されている。走査線駆動部 23N は、走査線 WSA に対して走査線 WSA を印加するとともに、走査線 WSB に対して走査線 WSB を印加する。データ線駆動部 27N は、これらの 2 つのサブ画素 11 の画素電圧 Vsig、および Vth 補正を行うための電圧 Vofs を含む信号 Sig を生成し、各データ線 DTL に印加するものである。

30

#### 【0113】

本変形例に係る表示部 10N では、各セル CA, CB につき 4.5 本の配線（2 本の走査線 WS、1 本の電源線 PL、および 1.5 本のデータ線 DTL）が必要となる。すなわち、上記実施の形態の場合（5 本）に比べてさらに少ない配線で済む。よって、消費電力を低減することができる。

40

#### 【0114】

図 39 は、表示部 10N におけるアノード 212 の配置を表すものである。セル CA には、3 つの回路領域 16W, 16G, 16B が設けられ、セル CB には、3 つの回路領域 16W, 16G, 16R が設けられている。この例では、セル CA において、回路領域 16W は左上に配置され、回路領域 16G は左下に配置され、回路領域 16B は右上に配置されており、アノード 212W は左上に配置され、アノード 212G は左下に配置され、アノード 212B は右側に配置されている。また、セル CB において、回路領域 16W は右下に配置され、回路領域 16G は右上に配置され、回路領域 16R は左下に配置されており、アノード 212W は右下に配置され、アノード 212G は右上に配置され、アノード 212R は右側に配置される。

50

ド 2 1 2 R は左側に配置されている。

【 0 1 1 5 】

このように、本変形例に係る表示部 1 0 N でも、アノード 2 1 2 をデータ線 D T L と重ならないように配置したので、アノード 2 1 2 にノイズが伝わるおそれを低減することができ、画質を高めることができる。

【 0 1 1 6 】

次に、同じデータ線 D T L に接続された、行方向（水平方向）に隣り合う 2 つのサブ画素 1 1 として、走査線 W S A L に接続されたサブ画素 1 1 W と、走査線 W S B L に接続されたサブ画素 1 1 G を例に挙げ、これらのサブ画素 1 1 W, 1 1 G の表示動作について詳細に説明する。

10

【 0 1 1 7 】

図 4 0 は、サブ画素 1 1 W, 1 1 G の動作のタイミング図を表すものであり、( A ) は走査信号 W S A の波形を示し、( B ) は走査信号 W S B の波形を示し、( C ) は電源信号 D S の波形を示し、( D ) は信号 Sig の波形を示し、( E ) はサブ画素 1 1 W における駆動トランジスタ D R T r のゲート電圧 V g の波形を示し、( F ) はサブ画素 1 1 W における駆動トランジスタ D R T r のソース電圧 V s の波形を示し、( G ) はサブ画素 1 1 G における駆動トランジスタ D R T r のゲート電圧 V g の波形を示し、( H ) はサブ画素 1 1 G における駆動トランジスタ D R T r のソース電圧 V s の波形を示す。図 4 0 ( C ) ~ ( F ) では、同じ電圧軸を用いて各波形を示し、同様に、図 4 0 ( G ), ( H ) では、同じ電圧軸を用いて各波形を示している。なお、説明の便宜上、図 4 0 ( G ), ( H ) と同じ電圧軸に、電源信号 D S ( 図 4 0 ( C ) ) および信号 Sig ( 図 4 0 ( D ) ) の波形と同じものを示している。

20

【 0 1 1 8 】

本変形例に係る駆動部 2 0 N は、上記実施の形態の場合と同様に、タイミング t 1 2 ~ t 1 3 の期間（初期化期間 P 1 ）において、サブ画素 1 1 W, 1 1 G を初期化し、タイミング t 1 3 ~ t 1 4 の期間（V th 補正期間 P 2 ）において、V th 補正を行う。

【 0 1 1 9 】

次に、走査線駆動部 2 3 N は、タイミング t 1 4 において、走査信号 W S A, W S B の電圧を高レベルから低レベルにそれぞれ変化させる（図 4 0 ( A ), ( B )）。これにより、サブ画素 1 1 W, 1 1 G の書き込みトランジスタ W S T r はそれぞれオフ状態になる。これと同時に、データ線駆動部 2 7 N は、信号 Sig を画素電圧 V sigW に設定する（図 4 0 ( D )）。

30

【 0 1 2 0 】

次に、駆動部 2 0 N は、タイミング t 1 5 ~ t 1 6 の期間（書き込み・μ 補正期間 P 1 3 ）において、サブ画素 1 1 W に対して画素電圧 V sigW の書き込みを行うとともに μ 補正を行う。具体的には、走査線駆動部 2 3 N が、タイミング t 1 5 において、走査信号 W S A の電圧を低レベルから高レベルに変化させる（図 4 0 ( A )）。これにより、上記実施の形態の場合と同様に、サブ画素 1 1 W に画素電圧 V sigW が書き込まれるとともに、μ 補正が行われる。

40

【 0 1 2 1 】

次に、駆動部 2 0 N は、タイミング t 1 6 以降の期間（発光期間 P 1 4 ）において、サブ画素 1 1 W を発光させる。具体的には、タイミング t 1 6 において、走査線駆動部 2 3 N は、走査信号 W S A の電圧を高レベルから低レベルに変化させる（図 4 0 ( A )）。これにより、上記実施の形態の場合と同様に、サブ画素 1 1 W の発光素子 1 9 が発光する。

【 0 1 2 2 】

次に、データ線駆動部 2 7 N は、タイミング t 1 7 において、信号 Sig を画素電圧 V sigG に設定する（図 4 0 ( D )）。

【 0 1 2 3 】

次に、駆動部 2 0 N は、タイミング t 1 8 ~ t 1 9 の期間（書き込み・μ 補正期間 P 1 5 ）において、サブ画素 1 1 G に対して画素電圧 V sigG の書き込みを行うとともに μ 補正を行

50

。具体的には、走査線駆動部 23N が、タイミング t18 において、走査信号 WSB の電圧を低レベルから高レベルに変化させる(図 40 (B))。これにより、上記実施の形態の場合と同様に、サブ画素 11G に画素電圧 VsigG が書き込まれるとともに、μ補正が行われる。

#### 【0124】

次に、駆動部 20N は、タイミング t19 以降の期間(発光期間 P16)において、サブ画素 11G を発光させる。具体的には、タイミング t19 において、走査線駆動部 23N は、走査信号 WSB の電圧を高レベルから低レベルに変化させる(図 40 (B))。これにより、上記実施の形態の場合と同様に、サブ画素 11G の発光素子 19 が発光する。

#### 【0125】

#### [変形例 1-12]

以上、第 1 の実施の形態およびその変形例について説明したが、これらのうちの 2 以上を組み合わせてもよい。

#### 【0126】

#### <2. 第 2 の実施の形態>

次に、第 2 の実施の形態に係る表示装置 2 について説明する。本実施の形態は、データ線 DTL の波形が、上記第 1 の実施の形態に係る表示装置 1 の場合と異なるものである。上記第 1 の実施の形態に係る表示装置 1 と実質的に同一の構成部分には同一の符号を付し、適宜説明を省略する。

#### 【0127】

表示装置 2 は、図 1 に示したように、表示部 40 と、駆動部 50 とを備えている。表示部 40 には、図 2, 3 に示したように、3 つのサブ画素 11W, 11G, 11B により構成されるセル CA と、3 つのサブ画素 11W, 11G, 11R により構成されるセル CB が並設されている。

#### 【0128】

図 41 は、セル CA におけるアノード 212 の配置を表すものである。セル CA には、3 つの回路領域 15W, 15G, 15B と、3 つのアノード 312W, 312G, 312B が設けられている。この例では、セル CA において、1 本のデータ線 DTL、回路領域 15W、1 本のデータ線 DTL、回路領域 15G、1 本のデータ線 DTL、および回路領域 15B が、左から右へこの順に配置されている。また、セル CA において、アノード 312W は左上に配置され、アノード 312G は左下に配置され、アノード 312B は右側に配置されている。アノード 312W, 312G は、3 本のデータ線 DTL と重なるように配置され、アノード 312B は、データ線 DTL と重ならないように配置されている。すなわち、上記第 1 の実施の形態に係る表示部 10 では、3 つのアノード 212W, 212G, 212B を、データ線 DTL と重ならないように配置したが、本実施の形態に係る表示部 40 では、3 つのアノード 312W, 312G, 312B のうちの 2 つ(アノード 312W, 312G)を、3 本のデータ線 DTL と重なるように配置している。

#### 【0129】

以上、セル CA について説明したが、セル CB についても同様である。すなわち、セル CB には、3 つの回路領域 15W, 15G, 15R と、3 つのアノード 312W, 312G, 312R が設けられている。セル CB において、1 本のデータ線 DTL、回路領域 15W、1 本のデータ線 DTL、回路領域 15G、1 本のデータ線 DTL、および回路領域 15R が、左から右へこの順に配置されている。また、セル CB において、アノード 312W は左上に配置され、アノード 312G は左下に配置され、アノード 312R は右側に配置されている。アノード 312W, 312G は、3 本のデータ線 DTL と重なるように配置され、アノード 312R は、データ線 DTL と重ならないように配置されている。

#### 【0130】

駆動部 50 は、データ線駆動部 57 を有している。データ線駆動部 57 は、映像信号処理部 30 から供給された映像信号 Sdisp2 およびタイミング生成部 22 から供給された制御信号に従って、各サブ画素 11 の発光輝度を指示する画素電圧 Vsig からなる信号 Sig

10

20

30

40

50

を生成し、各データ線 D T L に印加するものである。

【0131】

図42は、データ線駆動部57が生成する信号Sigの一例を表すものである。信号Sigは、同じデータ線D T Lに接続された複数のサブ画素11に供給する複数の画素電圧Vsigが連なるものである。この画素電圧Vsigは、1水平期間ごとに切り換えられるようになっている。すなわち、上記第1の実施の形態では、図10に示したように、画素電圧Vsigと電圧Vofsとを交互に配置して信号Sigを構成したが、本実施の形態では、電圧Vofsを含まずに信号Sigを構成している。

【0132】

(詳細動作について)

10

図43は、表示装置2における表示動作のタイミング図を表すものである。この図は、着目した1つのサブ画素11に対する表示駆動の動作例を表すものである。図43において、(A)は走査信号WSの波形を示し、(B)は電源信号DSの波形を示し、(C)は信号Sigの波形を示し、(D)は駆動トランジスタDRTのゲート電圧Vgの波形を示し、(E)は駆動トランジスタDRTのソース電圧Vsの波形を示す。図43(B)～(E)では、同じ電圧軸を用いて各波形を示している。

【0133】

駆動部50は、1水平期間(1H)内において、サブ画素11に対して画素電圧Vsigの書き込みを行うとともにサブ画素11の初期化を行い(書き期間P21)、駆動トランジスタDRTの素子ばらつきが画質に与える影響を抑えるためのIds補正を行う(Ids補正期間P22)。そして、その後に、サブ画素11の発光素子19が、書き込まれた画素電圧Vsigに応じた輝度で発光する(発光期間P23)。以下に、その詳細を説明する。

20

【0134】

まず、駆動部50は、タイミングt21～t22の期間(書き期間P21)において、サブ画素11に対して画素電圧Vsigの書き込みを行うとともに、サブ画素11の初期化を行う。具体的には、まず、タイミングt21において、データ線駆動部57が、信号Sigを画素電圧Vsigに設定し(図43(C))、走査線駆動部23が、走査信号WSの電圧を低レベルから高レベルに変化させる(図43(A))。これにより、書きトランジスタWSTがオン状態になり、駆動トランジスタDRTのゲート電圧Vgが画素電圧Vsigに設定される(図43(D))。また、これと同時に、電源線駆動部26が、電源信号DSを電圧Vccpから電圧Viniに変化させる(図43(B))。これにより、駆動トランジスタDRTがオン状態になり、駆動トランジスタDRTのソース電圧Vsが電圧Viniに設定される(図43(E))。これにより、駆動トランジスタDRTのゲート・ソース間電圧Vgs(=Vsig - Vini)は、駆動トランジスタDRTの閾値電圧Vthよりも大きい電圧に設定され、サブ画素11が初期化される。

30

【0135】

次に、駆動部50は、タイミングt22～t23の期間(Ids補正期間P22)において、サブ画素11に対してIds補正を行う。具体的には、タイミングt22において、電源線駆動部26が、電源信号DSを電圧Viniから電圧Vccpに変化させる(図43(B))。これにより、駆動トランジスタDRTは飽和領域で動作するようになり、ドレンからソースに電流Idsが流れ、ソース電圧Vsが上昇する(図43(E))。その際、この例では、ソース電圧Vsは発光素子19のカソードの電圧Vcathよりも低いため、発光素子19は逆バイアス状態を維持し、発光素子19には電流は流れない。このようにソース電圧Vsが上昇することにより、ゲート・ソース間電圧Vgsが低下するため、電流Idsは低下する。この負帰還動作により、ゲート電圧Vsは、時間が経つにつれ、よりゆっくりと上昇するようになる。このIds補正を行う時間の長さ(タイミングt22～t23)は、後述するように、タイミングt23における電流Idsのばらつきを抑えるために定められている。

40

【0136】

次に、駆動部50は、タイミングt23以降の期間(発光期間P23)において、サブ

50

画素 11 を発光させる。具体的には、タイミング  $t_{23}$  において、走査線駆動部 23 は、走査信号  $WS$  の電圧を高レベルから低レベルに変化させる(図 43 (A))。これにより、書込トランジスタ  $WSTr$  がオフ状態になり、駆動トランジスタ  $DRTr$  のゲートがフローティングとなるため、これ以後、容量素子  $C_s$  の端子間電圧、すなわち、駆動トランジスタ  $DRTr$  のゲート・ソース間電圧  $V_{gs}$  は維持される。そして、駆動トランジスタ  $DRTr$  に電流  $I_{ds}$  が流れるにつれ、駆動トランジスタ  $DRTr$  のソース電圧  $V_s$  が上昇し(図 43 (E))、これに伴って駆動トランジスタ  $DRTr$  のゲート電圧  $V_g$  も上昇する(図 43 (D))。そして、駆動トランジスタ  $DRTr$  のソース電圧  $V_s$  が、発光素子 19 の閾値電圧  $V_{el}$  と電圧  $V_{cath}$  の和( $V_{el} + V_{cath}$ )よりも大きくなると、発光素子 19 のアノード・カソード間に電流が流れ、発光素子 19 が発光する。すなわち、発光素子 19 の素子ばらつきに応じた分だけソース電圧  $V_s$  が上昇し、発光素子 19 が発光する。  
10

#### 【0137】

その後、表示装置 2 では、所定の期間(1 フレーム期間)が経過したのち、発光期間  $P_{23}$  から書込期間  $P_{21}$  に移行する。駆動部 50 は、この一連の動作を繰り返すように駆動する。

#### 【0138】

##### ( $I_{ds}$ 補正について)

上述したように、 $I_{ds}$  補正期間  $P_{22}$  では、駆動トランジスタ  $DRTr$  のドレインからソースに電流  $I_{ds}$  が流れ、ソース電圧  $V_s$  が上昇し、ゲート・ソース間電圧  $V_{gs}$  が徐々に低下する。これにより、駆動トランジスタ  $DRTr$  のドレインからソースに流れる電流  $I_{ds}$  も徐々に低下する。  
20

#### 【0139】

図 44 は、ある画素電圧  $V_{sig}$  を与えたときの電流  $I_{ds}$  の時間変化を表すものである。この図 44 は、互いに異なる複数のプロセス条件でトランジスタを製造した場合を想定したシミュレーション結果を示している。図 44 に示したように、電流  $I_{ds}$  は、時間が経過するとともに徐々に低下する。その際、電流  $I_{ds}$  の時間変化は、プロセス条件に依存して互いに異なったものとなる。具体的には、例えば、電流値  $I_{ds}$  が大きい場合(移動度  $\mu$  が高く閾値  $V_{th}$  が低い場合)にはより早く低下し、電流値  $I_{ds}$  が小さい場合(移動度  $\mu$  が低く閾値  $V_{th}$  が高い場合)にはより遅く低下する。

#### 【0140】

図 45 は、図 44 に示した電流  $I_{ds}$  のばらつきの時間依存性を表すものである。特性  $W_1$  は、標準偏差を平均値で割ったもの( $/ave.$ )を示し、特性  $W_2$  は、ばらつき幅を平均値で割ったもの(Range / ave.)を示す。このように、電流  $I_{ds}$  のばらつきは、ある時間  $t$  (例えば特性  $W_2$  では時間  $t_w$ )において極小値をとる。つまり、 $I_{ds}$  補正を時間  $t_w$  の長さで行うと、電流  $I_{ds}$  のばらつき幅を最も小さくすることができる。  
30

#### 【0141】

表示装置 2 では、このように、 $I_{ds}$  補正期間  $P_{22}$  の長さ(図 43 におけるタイミング  $t_{22} \sim t_{23}$ )を、電流  $I_{ds}$  のばらつきが小さくなる長さ(例えば時間  $t_w$ )に設定している。これにより、タイミング  $t_{23}$  における電流  $I_{ds}$  のばらつきを抑えることができるため、画質の低下を抑えることができる。  
40

#### 【0142】

##### (画質について)

表示装置 2 では、図 41 に示したように、アノード  $312W, 312G$  を、3 本のデータ線  $DTL$  と重なるように配置し、アノード  $312R$  を、データ線  $DTL$  と重ならないように配置している。これにより、以下に示すように、画質を高めることができる。

#### 【0143】

すなわち、アノード  $312W, 312G$  を 3 本のデータ線  $DTL$  と重なるように配置することにより、アノード  $312W, 312G$  の面積を広くすることができ、開口部  $WIN$  を広くすることができる。このように開口部  $WIN$  を広くした場合には、開口部  $WIN$  が狭い場合に比べて、同じ発光輝度を実現するための、発光層  $230$  における電流密度を低  
50

くすることができる。よって、表示装置2では、発光層230の経時劣化（いわゆる焼き付き）を抑えることができ、画質を高めることができる。

【0144】

その際、アノード312W, 312Gが3本のデータ線DTLと重なっているため、これらの3本のデータ線DTLにおける信号Sigが、カップリングにより、アノード312W, 312Gにノイズとして伝わってしまうおそれがある。しかしながら、アノード312W, 312Gに生ずるノイズは、3つの信号Sigからのノイズの和になるため、互いに打ち消し合うことにより、画質への影響を低減することができる。すなわち、図42に示したように、信号Sigは、上記第1の実施の形態の場合と異なり電圧Vofsを含まず、複数の画素電圧Vsigが連なるものであるため、1水平期間(1H)ごとの遷移タイミングttでは、電圧が上昇する方向の遷移（立ち上がり遷移）と、電圧が下降する方向の遷移（立ち下がり遷移）のいずれも生じうる。よって、ある遷移タイミングttにおける3つの信号Sigに、立ち上がり遷移と立ち下がり遷移の両方が生ずる場合には、アノード312W, 312Gに生ずるノイズが互いに打ち消し合うため、ノイズを抑えることができ、画質を高めることができる。

10

【0145】

以上のように本実施の形態では、アノードを複数の信号線と重ねて配置するとともに、複数の画素電圧を連ねて信号Sigを構成したので、画質を高めることができる。その他の効果は、上記第1の実施の形態の場合と同様である。

20

【0146】

[変形例2-1]

上記実施の形態では、走査信号WSの立ち下がり部分の電圧が短時間で変化するものとしたが、これに限定されるものではなく、これに代えて、例えば、この立ち下がり部分の電圧が徐々に下がるようにしてもよい。以下に、本変形例について、詳細に説明する。

【0147】

図46は、本変形例に係る表示装置2Aにおける表示動作のタイミング図を表すものであり、(A)は走査信号WSの波形を示し、(B)は電源信号DSの波形を示し、(C)は信号Sigの波形を示し、(D)は駆動トランジスタDRTのゲート電圧Vgの波形を示し、(E)は駆動トランジスタDRTのソース電圧Vsの波形を示す。

30

【0148】

まず、本変形例に係る駆動部50Aは、タイミングt21～t22の期間(書込期間P21)において、上記第2の実施の形態の場合と同様に、サブ画素11に対して画素電圧Vsigの書き込みを行うとともに、サブ画素11を初期化する。

【0149】

次に、駆動部50Aは、タイミングt22～t29の期間(Ids補正期間P2)において、上記第2の実施の形態に係る表示部40と同様に、サブ画素11に対してIds補正を行う。その際、本変形例に係る走査駆動部23Aは、波形の立ち下がり部分の電圧が徐々に下がる走査信号WSを生成する(図46(A))。これにより、画素電圧Vsigのレベルにより、Ids補正期間P22の時間の長さ(タイミングt22～t29)が異なるように動作する。

40

【0150】

図47は、Ids補正動作のタイミング図を表すものであり、(A)は走査信号WSの波形を示し、(B)は電源信号DSの波形を示す。書込トランジスタWSTrは、走査信号WSの電圧が、(画素電圧Vsig+閾値電圧Vth)よりも高い場合にはオン状態になり、(画素電圧Vsig+閾値電圧Vth)よりも低い場合にはオフ状態になる。走査信号WSは、立ち下がりの際、図47(A)に示したように、電圧が徐々に低下する。よって、この書込トランジスタWSTrがオン状態からオフ状態に変化するタイミングt29は、画素電圧Vsigのレベルに依存する。すなわち、Ids補正期間P22の時間の長さは、画素電圧Vsigのレベルに依存する。具体的には、Ids補正期間P22の時間は、画素電圧Vsigのレベルが高いほど短く、画素電圧Vsigのレベルが低いほど長くなる。

50

## 【0151】

そして、 $I_{ds}$ 補正が終了した後、駆動部50Aは、タイミング $t_{29}$ 以降の期間（発光期間P23）において、上記第2の実施の形態の場合と同様に、サブ画素11を発光させる。

## 【0152】

このように、表示装置2Aでは、走査信号WSの波形の立ち下がり部分の電圧が徐々に下がるようにしている。これにより、以下に示すように、画質を高めることができる。

## 【0153】

図44, 45に示したように、電流 $I_{ds}$ のばらつきは、ある時間 $t$ （例えば特性W2では時間 $t_w$ ）において極小値をとる。この電流 $I_{ds}$ のばらつきが極小値になる時間は、画素電圧 $V_{sig}$ に応じて変化する。10

## 【0154】

図48は、電流 $I_{ds}$ のばらつきが極小値になる時間と、画素電圧 $V_{sig}$ との関係を表すものである。このように、電流 $I_{ds}$ のばらつきが極小値になる時間は、画素電圧 $V_{sig}$ の電圧が高いほど短くなり、画素電圧 $V_{sig}$ の電圧が低いほど長くなる。すなわち、 $I_{ds}$ 補正期間P22の時間を、画素電圧 $V_{sig}$ の電圧が高いほど短くし、画素電圧 $V_{sig}$ の電圧が低いほど長くすれば、画素電圧 $V_{sig}$ によらず、タイミング $t_{29}$ における電流 $I_{ds}$ のばらつきを抑えることができる。

## 【0155】

表示装置2Aでは、このように画素電圧 $V_{sig}$ によって $I_{ds}$ 補正期間P22の時間の長さを変化させるために、走査信号WSの立ち下がり部分の電圧を徐々に下げるようによっている。具体的には、図48に示した特性を実現できるように、走査信号WSの立ち下がり部分の波形を生成している。これにより、画素電圧 $V_{sig}$ の電圧によらず、電流 $I_{ds}$ のばらつきを抑えることができ、画質の低下を抑えることができる。20

## 【0156】

なお、このような走査信号WSの波形を生成する方法については、例えば、特開2008-9198に記載がある。

## 【0157】

## [変形例2-2]

上記実施の形態では、 $I_{ds}$ 補正を行うようにしたが、これに限定されるものではなく、これに代えて、この $I_{ds}$ 補正を行わないようにしてもよい。以下に、本変形例について詳細に説明する。30

## 【0158】

図49は、本変形例に係る表示装置2Bにおける表示動作のタイミング図を表すものであり、(A)は走査信号WSの波形を示し、(B)は信号Sigの波形を示し、(C)は駆動トランジスタDRT<sub>r</sub>のゲート電圧 $V_g$ の波形を示し、(D)は駆動トランジスタDRT<sub>r</sub>のソース電圧 $V_s$ の波形を示す。

## 【0159】

本変形例に係る駆動部50Bは、タイミング $t_{31} \sim t_{32}$ の期間（書込期間P31）において、サブ画素11に対する画素電圧 $V_{sig}$ の書き込みを行う。具体的には、まず、データ線駆動部57が、タイミング $t_{31}$ において、信号Sigを画素電圧 $V_{sig}$ に設定し（図49(B)）、走査線駆動部23が、走査信号WSの電圧を低レベルから高レベルに変化させる（図49(A)）。これにより、書込トランジスタWST<sub>r</sub>がオン状態になり、駆動トランジスタDRT<sub>r</sub>のゲート電圧 $V_g$ が電圧 $V_{sig}$ に設定される（図49(C)）。そして、駆動トランジスタDRT<sub>r</sub>の電流 $I_{ds}$ が発光素子19に流れて、ソース電圧 $V_s$ が定まる（図49(D)）。このようにして、発光素子19は、タイミング $t_{31}$ 以降の期間（発光期間P32）において発光する。40

## 【0160】

この場合でも、複数の画素電圧を連ねて信号Sigを構成することができるため、上記第2の実施の形態の場合と同様に、画質を高めることができる。

10

20

30

40

50

## 【0161】

## [変形例2-3]

上記実施の形態では、アノード312W, 312Gを3本のデータ線DTLと重なるように配置したが、これに限定されるものではなく、これに代えて、例えば、上記第1の実施の形態の場合(図7)と同様に、各アノード212をデータ線DTLと重ならないように配置してもよいし、上記第1の実施の形態の変形例1-5の場合(図23)と同様に、各アノード212を1本のデータ線DTLと重なるように配置してもよい。

## 【0162】

## [変形例2-4]

以上、第2の実施の形態およびその変形例について説明したが、これらのうちの2以上を組み合わせてもよい。また、これらに、上記第1の実施の形態の変形例のうちの1以上を組み合わせてもよい。

## 【0163】

## &lt;3. 適用例&gt;

次に、上記実施の形態および変形例で説明した表示装置の適用例について説明する。

## 【0164】

図50は、上記実施の形態等の表示装置が適用されるテレビジョン装置の外観を表すものである。このテレビジョン装置は、例えば、フロントパネル511およびフィルターガラス512を含む映像表示画面部510を有している。このテレビジョン装置は、上記実施の形態等に係る表示装置により構成されている。

## 【0165】

上記実施の形態等の表示装置は、このようなテレビジョン装置の他、デジタルカメラ、ノート型パソコン、携帯電話等の携帯端末装置、携帯型ゲーム機、あるいはビデオカメラなどのあらゆる分野の電子機器に適用することが可能である。言い換えると、上記実施の形態等の表示装置は、映像を表示するあらゆる分野の電子機器に適用することが可能である。

## 【0166】

以上、いくつかの実施の形態および変形例、ならびに電子機器への適用例を挙げて本技術を説明したが、本技術はこれらの実施の形態等には限定されず、種々の変形が可能である。

## 【0167】

例えば、上記実施の形態等では、書込トランジスタWSTRおよび駆動トランジスタDRTをNMOSで構成したが、これに限定されるものではなく、これに代えて、これらのトランジスタのうちの一方または双方をPMOSで構成してもよい。

## 【0168】

また、例えば、上記実施の形態等では、サブ画素をいわゆる「2Tr1C」の構成にしたが、これに限定されるものではなく、その他の素子を追加して構成してもよい。具体的には、例えば、図51に示すサブ画素17のように、発光素子19と並列接続された容量素子Csubを設け、いわゆる「2Tr2C」の構成にしてもよい。また、例えば、図52に示すサブ画素18のように、駆動トランジスタDRTへの電源信号DSの供給を制御する電源トランジスタDSTRを設け、いわゆる「3Tr1C」の構成にしてもよい。

## 【0169】

また、例えば、上記各実施の形態では、表示装置は、有機EL表示素子を有するものとしたが、これに限定されるものではなく、電流駆動型の表示素子を有するものであれば、どのような表示装置であってもよい。

## 【0170】

なお、本技術は以下のよう構成とすることができます。

## 【0171】

(1) 第1の基本色光を発する第1の画素と、第2の基本色光を発する第2の画素と、基本色光以外の一の色光を発する非基本色画素との組み合わせから構成される第1の画素セ

10

20

30

40

50

ットと、前記第1の基本色光を発する第1の画素と、第3の基本色光を発する第3の画素と、前記一の色光を発する非基本色画素との組み合わせから構成される第2の画素セットとを有し、前記第1の画素セットおよび前記第2の画素セットが、第1の方向および前記第1の方向と交差する第2の方向のいずれか一方または双方において、交互に配置された表示部と、

前記第2の基本色光に対応する第1の輝度情報マップから、前記第1の画素セットに対応する位置の第1の輝度情報を抽出し、その第1の輝度情報に基づいてその第1の画素セットに含まれる第2の画素を駆動するとともに、前記第3の基本色光に対応する第2の輝度情報マップから、前記第2の画素セットに対応する位置の第2の輝度情報を抽出し、その第2の輝度情報に基づいてその第2の画素セットに含まれる第3の画素を駆動する駆動部と

10

を備えた表示装置。

【0172】

(2) 前記駆動部は、前記第1の輝度情報マップおよび前記第2の輝度情報マップに対してそれぞれフィルタ処理を行い、フィルタ処理された第1の輝度情報マップから前記第1の輝度情報を抽出するとともに、フィルタ処理された第2の輝度情報マップから前記第2の輝度情報を抽出する

20

前記(1)に記載の表示装置。

【0173】

(3) 前記駆動部は、前記第1の基本色光に対応する第3の輝度情報マップにおける第3の輝度情報に基づいて前記第1の画素を駆動するとともに、前記非基本色光に対応する第4の輝度情報マップにおける第4の輝度情報に基づいて前記非基本色画素を駆動する

前記(1)または(2)に記載の表示装置。

【0174】

(4) 前記第1の方向に延伸する複数の信号線をさらに備え、

30

前記第1の画素、前記第2の画素、前記第3の画素、および前記非基本色画素は、それぞれ、画素電極を含む発光素子を有し、

前記第1の画素の画素電極は、前記複数の信号線のうちの、その第1の画素が属する画素セットの配置領域内に配置された所定数の信号線のいずれとも重なるように配置され、

前記非基本色画素の画素電極は、前記複数の信号線のうちの、その非基本色画素が属する画素セットの配置領域内に配置された所定数の信号線のいずれとも重なるように配置されている

前記(1)から(3)のいずれかに記載の表示装置。

【0175】

(5) 前記第2の画素の画素電極および前記第3の画素の画素電極は、前記複数の信号線のいずれとも重ならないように配置されている

40

前記(4)に記載の表示装置。

【0176】

(6) 前記第1の方向に延伸する複数の信号線をさらに備え、

前記第1の画素、前記第2の画素、前記第3の画素、および前記非基本色画素は、それぞれ、前記複数の信号線のうちの1本と重なるように配置された画素電極を含む発光素子を有する

前記(1)から(3)のいずれかに記載の表示装置。

【0177】

(7) 前記第1の方向に延伸する複数の信号線をさらに備え、

前記第1の画素、前記第2の画素、前記第3の画素、および前記非基本色画素は、それぞれ、前記複数の信号線のいずれとも重ならないように配置された画素電極を含む発光素子を有する

前記(1)から(3)のいずれかに記載の表示装置。

【0178】

50

(8) 前記駆動部は、前記信号線に画素信号を印加し、  
 前記画素信号では、各画素の輝度を画定する輝度信号部分が時間軸上で連なっている  
 前記(4)から(7)のいずれかに記載の表示装置。

## 【0179】

(9) 前記駆動部は、前記信号線に画素信号を印加し、  
 前記画素信号は、直流信号部分と、各画素の輝度を画定する輝度信号部分とを含み、  
 前記輝度信号部分と前記直流信号部分とが時間軸上で交互に配置されている  
 前記(6)または(7)に記載の表示装置。

## 【0180】

(10) 前記第1の方向に延伸する複数の信号線をさらに備え、  
 前記第1の画素セットが、第1の画素セル内に配置され、  
 前記第2の画素セットが、第2の画素セル内に配置され、  
 前記第1の画素セルにおいて、前記第1の画素および前記非基本色画素は、前記第1の  
 方向に配列されるとともに、前記第2の画素と前記第2の方向において配列され、  
 前記第2の画素セルにおいて、前記第1の画素および前記非基本色画素は、前記第1の  
 方向に配列されるとともに、前記第3の画素と前記第2の方向において配列されている  
 前記(1)から(9)のいずれかに記載の表示装置。

10

## 【0181】

(11) 前記第1の方向に延伸する複数の信号線をさらに備え、  
 前記第1の画素セットが、第1の画素セル内に配置され、  
 前記第2の画素セットが、第2の画素セル内に配置され、  
 前記第1の画素セルにおいて、前記第1の画素、前記第2の画素、および前記非基本色  
 画素は、前記第2の方向に配列され、  
 前記第2の画素セルにおいて、前記第1の画素、前記第3の画素、および前記非基本色  
 画素は、前記第2の方向に配列されている  
 前記(1)から(9)のいずれかに記載の表示装置。

20

## 【0182】

(12) 前記第1の方向に延伸する複数の信号線をさらに備え、  
 前記第1の画素セットが、第1の画素セル内に配置され、  
 前記第2の画素セットが、第2の画素セル内に配置され、  
 前記第1の画素、前記第2の画素、前記第3の画素、および前記非基本色画素の開口部  
 は円形または楕円形であり、  
 前記第1の画素セルにおいて、前記第1の画素、前記第2の画素、および前記非基本色  
 画素は、互いに隣り合うように配置されるとともに、そのうちの2つは、前記第2の方向  
 に配列され、  
 前記第2の画素セルにおいて、前記第1の画素、前記第3の画素、および前記非基本色  
 画素は、互いに隣り合うように配置されるとともに、そのうちの2つは、前記第2の方向  
 に配列されている  
 前記(1)から(9)のいずれかに記載の表示装置。

30

## 【0183】

(13) 前記第1の画素セットは、複数の第1の画素セル内に、互いに異なる配置パター  
 ンとなるように配置され、  
 前記第2の画素セットは、複数の第2の画素セル内に、互いに異なる配置パター  
 ンとなるように配置されている  
 前記(10)から(12)のいずれかに記載の表示装置。

40

## 【0184】

(14) 前記第2の画素における開口領域、および前記第3の画素における開口領域は、  
 前記第1の画素における開口領域、および前記非基本色画素における開口領域のいづれ  
 も大きい  
 前記(1)から(13)のいずれかに記載の表示装置。

50

## 【0185】

(15) 前記第1の画素における開口領域は、前記非基本色画素の開口領域以上の大きさである

前記(14)に記載の表示装置。

## 【0186】

(16) 前記第1の基本色光は緑色光であり、

前記第2の基本色光は青色光であり、

前記第3の基本色光は赤色光である

前記(1)から(15)のいずれかに記載の表示装置。

## 【0187】

(17) 前記第1の画素、前記第2の画素、前記第3の画素、および前記非基本色画素は、それぞれ、

容量素子と、

ドレインと、前記容量素子の一端に接続されたゲートと、前記容量素子の他端に接続されたソースとを含むトランジスタと

を有する

前記(1)から(16)のいずれかに記載の表示装置。

## 【0188】

(18) 表示装置と

前記表示装置に対して動作制御を行う制御部と

を備え、

前記表示装置は、

第1の基本色光を発する第1の画素と、第2の基本色光を発する第2の画素と、基本色光以外の一の色光を発する非基本色画素との組み合わせから構成される第1の画素セットと、前記第1の基本色光を発する第1の画素と、第3の基本色光を発する第3の画素と、前記一の色光を発する非基本色画素との組み合わせから構成される第2の画素セットとを有し、前記第1の画素セットおよび前記第2の画素セットが、第1の方向および前記第1の方向と交差する第2の方向のいずれか一方または双方において、交互に配置された表示部と、

前記第2の基本色光に対応する第1の輝度情報マップから、前記第1の画素セットに対応する位置の第1の輝度情報を抽出し、その第1の輝度情報に基づいてその第1の画素セットに含まれる第2の画素を駆動するとともに、前記第3の基本色光に対応する第2の輝度情報マップから、前記第2の画素セットに対応する位置の第2の輝度情報を抽出し、その第2の輝度情報に基づいてその第2の画素セットに含まれる第3の画素を駆動する駆動部と

を有する

電子機器。

## 【符号の説明】

## 【0189】

1, 2 ... 表示装置、10, 10B ~ 10M, 40 ... 表示部、11, 11R, 11G, 11B, 11W, 14R, 14G, 14B, 14W, 17, 18 ... サブ画素、15, 15R, 15G, 15B, 15W, 16, 16R, 16G, 16B, 16W ... 回路領域、19 ... 発光素子、20, 50 ... 駆動部、22 ... タイミング生成部、23 ... 走査線駆動部、26 ... 電源線駆動部、27, 27N, 57 ... データ線駆動部、30 ... 映像信号処理部、31 ... リニアガンマ変換部、32 ... RGBW変換部、33R, 33B ... フィルタ処理部、34R, 34B ... 輝度情報抽出部、35 ... 信号処理部、36 ... パネルガンマ変換部、201 ... ゲート、202 ... 絶縁層、203 ... ポリシリコン、204 ... 絶縁層、205 ... コンタクト / 配線、211 ... 絶縁層、212, 212R, 212G, 212B, 212W, 232, 312, 312R, 312G, 312B, 312W ... アノード、213, 213L ... 絶縁層、214 ... 黄色発光層、215 ... 青色発光層、216, 236 ... カソード、217, 217

10

20

30

40

50

L, 221...絶縁層、218, 218I, 238...カラーフィルタ、219...ブラックマトリクス、220...透明基板、230, 230H, 230I, 230J...発光層、CA, CA1, CA2, CB, CB1, CB2...セル、Cs, Csub...容量素子、DRT...駆動トランジスタ、DS...電源信号、DSTR...電源トランジスタ、DTL...データ線、H...高さ、MAPR, MAPB...マップ、PL...電源線、P1...初期化期間、P2...Vth補正期間、P3, P13, P15...書込・μ補正期間、P4, P14, P16...発光期間、P21...書込期間、P22...Ids補正期間、P23...発光期間、P31...書込期間、P32...発光期間、R1, R2...直径、Sdisp, Sdisp2...映像信号、Sig...信号、Sync...同期信号、S31, S34, S35...映像信号、SR32, SG32, SB32, SW32, SR33, SB33, SR34, SB34...信号、Vcath, Vccp, Vini, Vofs...電圧、Vsig...画素電圧、WIN...開口部、WS, WSA, WSB...走査信号、WSL, WSA, WSB...走査線、WSTR...書込トランジスタ。  
10

【図1】



【図2】



【 四 3 】



〔 図 5 〕



【 四 4 】



【図 6 A】



〔 6 B 〕



【 図 7 】



【図 8】



【図 9 A】



【図 9 B】



【図 10】



【図 11】



【図12】



【図13】



【図14】



【図15】



【図 1 6】



【図 1 7】



【図 1 8】



【図 1 9】



【図 2 0】



【図 2 1】



【図 2 2】



【図 2 3】



【図24】



【図25】



【図26】



【図27】



【図 2 8】



【図 2 9】



【図 3 0 A】



【図 3 1 B】



【図 3 0 B】



【図 3 2 A】



【図 3 1 A】



【図 3 2 B】



【図 3 3】



【図 3 4】



【図 3 5】



【図 3 6】



【図 3 7】



【図 3 8】



【図 3 9】



【図 4 0】



【図 4 1】



【図 4 2】



【図 4 3】



【図 4 4】



【図 4 5】



【図 4 6】



【図 4 7】



【図 4 8】



【図 4 9】



【図 5 0】



【図 5 1】



【図 5 2】



## フロントページの続き

(51) Int.Cl.

F I

テーマコード(参考)

|         |       |         |
|---------|-------|---------|
| G 0 9 G | 3/20  | 6 2 1 M |
| G 0 9 G | 3/20  | 6 2 3 C |
| G 0 9 G | 3/20  | 6 2 3 D |
| G 0 9 G | 3/20  | 6 1 1 A |
| G 0 9 F | 9/30  | 3 9 0 C |
| H 0 5 B | 33/12 | B       |
| H 0 5 B | 33/14 | A       |
| G 0 9 G | 3/20  | 6 2 4 B |
| G 0 9 G | 3/20  | 6 3 1 U |

F ターム(参考) 5C080 AA06 BB05 CC03 DD05 DD09 DD23 DD26 DD29 EE30 FF11  
JJ02 JJ03 JJ04 JJ05 JJ06 KK02 KK07 KK43 KK47  
5C094 AA22 BA03 BA27 CA20 CA24 GA10 HA08  
5C380 AA01 AB06 AB11 AB23 AB35 AB36 AB41 AB42 AB45 AC07  
AC08 AC09 AC11 AC12 BA01 BA06 BA08 BA12 BA19 BA22  
BA38 BA39 BB02 BD16 CA12 CA53 CA54 CB01 CB17 CB20  
CB26 CC03 CC04 CC06 CC07 CC27 CC33 CC39 CC62 CC63  
CC77 CD012 CD013 CD022 CF13 DA02 DA06 DA47 EA02 EA12  
HA16