

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第2区分

【発行日】平成25年10月10日(2013.10.10)

【公表番号】特表2013-503471(P2013-503471A)

【公表日】平成25年1月31日(2013.1.31)

【年通号数】公開・登録公報2013-005

【出願番号】特願2012-526177(P2012-526177)

【国際特許分類】

H 01 L 29/66 (2006.01)

H 01 L 29/786 (2006.01)

B 8 2 Y 30/00 (2011.01)

H 01 L 29/06 (2006.01)

【F I】

H 01 L 29/66 T

H 01 L 29/78 6 2 2

H 01 L 29/78 6 1 8 B

H 01 L 29/78 6 2 6 Z

B 8 2 Y 30/00

H 01 L 29/06 6 0 1 L

【手続補正書】

【提出日】平成25年8月5日(2013.8.5)

【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

トンネル電界効果トランジスタ(TFET)構造用の間接誘導トンネル・エミッタであつて、

第1の半導体材料から形成された細長いコア・エレメントと、

前記コア・エレメントを少なくとも部分的に取り囲み、前記TFET構造のソース領域に対応する位置に配置された外装と、

前記外装と前記コア・エレメントとの間に配置された絶縁体層と、

前記外装を前記コア・エレメントにショートさせるソース接点と、を含み、

ON状態中に前記TFET構造のチャネル領域内にトンネリングするために十分なキャリア濃度を前記コア・エレメントの前記ソース領域に導入するように前記外装が構成される、TFET構造用の間接誘導トンネル・エミッタ。

【請求項2】

前記コア・エレメントが、ナノワイヤ、フィン構造、およびカーボン・ナノチューブのうちの1つまたは複数を含む、請求項1記載のTFET構造用の間接誘導トンネル・エミッタ。

【請求項3】

前記絶縁体層が前記第1の半導体材料より広いバンドギャップを有する第2の半導体材料から形成される、請求項2記載のTFET構造用の間接誘導トンネル・エミッタ。

【請求項4】

前記外装が第3の半導体材料から形成された半導体外装を含み、前記半導体外装が前記コア・エレメントより高い濃度でドーピングされる、請求項3記載のTFET構造用の間

接誘導トンネル・エミッタ。

【請求項 5】

前記ソース接点が、前記コア・エレメントより高い濃度でドーピングされる第4の半導体材料から形成される、請求項4記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 6】

前記第1、第2、第3、および第4の半導体材料が、それらの間の界面にヘテロ接合を形成するエピタキシャル成長半導体を含む、請求項5記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 7】

前記第1、第3、および第4の半導体材料が同じ材料である、請求項6記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 8】

前記第1、第2、および第3の半導体が単結晶構造を有する、請求項7記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 9】

前記外装が金属材料を含む、請求項3記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 10】

前記外装が金属材料で覆われる、請求項4記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 11】

前記第1の半導体材料のバンドエッジ・エネルギーが、前記第2の半導体のバンドエッジ・エネルギーより大きく、前記第3の半導体材料のバンドエッジ・エネルギーより大きい、請求項5記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 12】

前記第3の半導体材料のフェルミ・エネルギーが、前記第1の半導体材料のフェルミ・エネルギーより高い、請求項11記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 13】

前記第1の半導体材料がInAs<sub>0.8</sub>P<sub>0.2</sub>を含み、前記第2の半導体材料がInPを含み、前記第3および第4の半導体材料がInAsを含む、請求項5記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 14】

前記第1、第2、第3、および第4の半導体材料の長さが10ナノメートルから100ナノメートルである、請求項5記載のTFT構造用の間接誘導トンネル・エミッタ。

【請求項 15】

トンネル電界効果トランジスタ(TFT)構造用の間接誘導トンネル・エミッタを形成する方法であって、

第1の半導体材料から細長いコア・エレメントを形成することと、

前記コア・エレメントを少なくとも部分的に取り囲む絶縁体層を形成することと、

前記TFT構造のソース領域に対応する位置で前記絶縁体層を少なくとも部分的に取り囲む外装を形成することと、

前記外装を前記コア・エレメントにショートさせるソース接点を形成することを含み、

ON状態中に前記TFT構造のチャネル領域内にトンネリングするために十分なキャリア濃度を前記コア・エレメントの前記ソース領域に導入するように前記外装が構成される、方法。