

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第2区分

【発行日】平成17年12月22日(2005.12.22)

【公表番号】特表2005-509288(P2005-509288A)

【公表日】平成17年4月7日(2005.4.7)

【年通号数】公開・登録公報2005-014

【出願番号】特願2003-543072(P2003-543072)

【国際特許分類第7版】

H 01 L 21/8242

H 01 L 21/3205

H 01 L 21/768

H 01 L 27/108

【F I】

H 01 L 27/10 6 2 1 C

H 01 L 27/10 6 8 1 F

H 01 L 21/88 M

H 01 L 21/90 C

【手続補正書】

【提出日】平成16年7月22日(2004.7.22)

【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

記憶装置の形成方法であって、

メモリセルに対するキャパシタ構造の少なくとも一部を、前記記憶装置のメモリアレイ区域内に形成し、

前記キャパシタ構造に熱処理を行い、

前記キャパシタ構造に熱処理を行った後に基板のアクティブ区域に向かうよう下方に金属プラグを形成し、

前記アクティブ区域に向かうよう下方に形成された金属プラグの少なくとも一部を、前記メモリセルを含む前記メモリアレイ区域の外側に配置された半導体基板のNチャネル周辺論理トランジスタとPチャネル周辺論理トランジスタの両方に対するものとしたことを特徴とする記憶装置の形成方法。

【請求項2】

記憶装置の形成方法であって、

メモリセルキャパシタの下側電極層を形成し、

前記下側電極層に接触する誘電層を形成し、

前記下側電極及び有伝送を熱処理し、

前記熱処理後、前記誘電層に接触する上側電極層を形成し、

前記上側電極層を形成した後、周辺論理区域のNチャネルトランジスタ及びPチャネルトランジスタの各々のアクティブ区域に隣接する金属コンタクト部を形成することを特徴とする記憶装置の形成方法。

【請求項3】

記憶装置に金属プラグを形成する方法であって、

メモリセルアレイ区域及び周辺回路区域を有する基板を設け、これらメモリセルアレイ

区域及び周回路区域がそれぞれ、少なくとも一つの第1導電型トランジスタを具え、前記周回路区域が少なくとも一つの第2導電型トランジスタを更に具え、前記メモリセルアレイ区域の少なくとも一つのトランジスタを、メモリセルに対するアクセストランジスタとするステップと、

前記アクセストランジスタに関連する少なくとも一つのキャパシタを形成するために、前記メモリセルアレイ区域を更に処理するステップと、

前記キャパシタを焼きなますために加熱を行うステップと、

基板の周回路区域で、前記基板上の材料層に複数のプラグ開口を規定し、前記プラグ開口のうちの少なくとも一つが、前記第1導電型トランジスタのアクティブ区域を露出し、前記プラグ開口の少なくとも一つが、前記第2導電型トランジスタのアクティブ区域を露出するステップと、

前記メモリセルアレイ区域に加熱を行った後、前記基板上及び前記アクティブ区域に接触するための前記プラグ開口に金属層を形成するステップとを具えることを特徴とする方法。

#### 【請求項4】

前記第1導電型をN+とすることを特徴とする請求項3記載の方法。

#### 【請求項5】

前記第2導電型をP+とすることを特徴とする請求項4記載の方法。

#### 【請求項6】

記憶装置の形成方法であって、

互いに離間したワード線の対を形成し、

複数のメモリセルアクセストランジスタをメモリセルアレイ区域に規定するために、前記ワード線の両側にソース領域及びドレイン領域を形成し、

ソース/ドレイン領域を共有するアクセストランジスタの対を形成し、

前記アクセストランジスタ上に少なくとも一つの第1絶縁層を形成し、

キャパシタポリシリコンプラグの対及びビット線ポリシリコンプラグを、前記第1絶縁層を通じて前記アクセストランジスタの前記ソース領域及びドレイン領域に対して形成し、

前記ポリシリコンプラグ上に少なくとも一つの第2絶縁層を形成し、

前記第2絶縁層のアクセストランジスタの一つに関連するとともに各キャパシタポリシリコンプラグに電気的に接続するコンテナキャパシタを形成し、

前記コンテナキャパシタを熱処理し、

前記メモリセルアレイ区域の外側にNチャネル周辺論理トランジスタ及びPチャネル周辺論理トランジスタを形成し、

前記熱処理後、前記第1絶縁層及び第2絶縁層を通じて前記Nチャネル周辺論理トランジスタ及びPチャネル周辺論理トランジスタに接触する金属プラグを形成し、

前記コンテナキャパシタ上に少なくとも一つの第3絶縁層を形成し、

前記第3絶縁層を通じて前記金属プラグに接触する金属コンタクト部を形成することを特徴とする記憶装置の方法。

#### 【請求項7】

記憶装置の形成方法であって、

前記記憶装置のメモリセルアレイ区域にメモリセルアクセストランジスタを形成し、

前記記憶装置の周辺論理区域にNチャネル周辺論理トランジスタ及びPチャネル周辺論理トランジスタを形成し、

前記アクセストランジスタに関連したキャパシタの少なくとも一部を、前記メモリセルアレイ区域に形成し、

前記キャパシタ部分を熱処理し、

前記熱処理後、前記Nチャネル周辺論理トランジスタ及びPチャネル周辺論理トランジスタのアクティブ区域に接触する第1金属導体を形成することを特徴とする記憶装置の形成方法。

**【請求項 8】**

前記キャパシタと各アクセストランジスタの第1アクティブ区域との間にキャパシタ導電プラグを形成するとともに、前記アクセストランジスタの第2アクティブ区域に対するビット線導電プラグを形成し、

前記第1金属導体が形成されるのと同時に、前記ビットライン導電プラグに対する第2金属導体を形成することを特徴とする請求項7記載の記憶装置の形成方法。

**【請求項 9】**

前記熱処理を、前記キャパシタの全ての部分が形成された後に行うことの特徴とする請求項7記載の記憶装置の形成方法。

**【請求項 10】**

前記第1金属導体が、楕円のトップダウン断面形状を有することの特徴とする請求項7記載の記憶装置の形成方法。

**【請求項 11】**

前記第1金属導体に接触する上側金属プラグを形成することの特徴とする請求項8記載の記憶装置の形成方法。

**【請求項 12】**

前記ビット線導電プラグに接触する上側金属プラグを形成することの特徴とする請求項11記載の記憶装置の形成方法。

**【請求項 13】**

前記上側金属プラグが、前記第1金属導体より小さい径を有することの特徴とする請求項11記載の記憶装置の形成方法。

**【請求項 14】**

前記上側金属プラグが、前記ビット線導電プラグ及び前記第1金属導体の各々より小さい径を有することの特徴とする請求項12記載の記憶装置の形成方法。

**【請求項 15】**

前記第1金属導体が、楕円のトップダウン断面形状を有することの特徴とする請求項13記載の記憶装置の形成方法。

**【請求項 16】**

前記上側金属プラグが、環状のトップダウン断面形状を有することの特徴とする請求項15記載の記憶装置の形成方法。

**【請求項 17】**

前記第1導体及び前記ビット線導電プラグを、N型プラグとしたことを特徴とする請求項8記載の記憶装置の形成方法。

**【請求項 18】**

記憶装置を形成する方法であって、  
互いに離間したワード線の対を形成し、  
複数のメモリセルアクセストランジスタをメモリセルアレイ区域に規定するために、前記ワード線の両側にソース領域及びドレイン領域を形成し、  
ソース／ドレイン領域を共有するアクセストランジスタの対を形成し、  
前記アクセストランジスタ上に少なくとも一つの第1絶縁層を形成し、  
キャパシタポリシリコンプラグの対及びビット線ポリシリコンプラグを、前記第1絶縁層を通じて前記アクセストランジスタの前記ソース領域及びドレイン領域に対して形成し、

前記ポリシリコンプラグ上に少なくとも一つの第2絶縁層を形成し、  
前記第2絶縁層のアクセストランジスタの一つに関連するとともに各キャパシタポリシリコンプラグに電気的に接続するコンテナキャパシタを形成し、  
前記コンテナキャパシタを熱処理し、  
前記メモリセルアレイ区域の外側にNチャネル周辺論理トランジスタ及びPチャネル周辺論理トランジスタを形成し、  
前記熱処理後、前記第2絶縁層を通じて前記Nチャネル周辺論理トランジスタ及びPチ

ヤネル周辺論理トランジスタの各々に接触する周辺金属プラグを形成し、

前記コンテナキャパシタ上に少なくとも一つの第3絶縁層を形成し、

前記熱処理後、前記第2絶縁層を通じて前記ビット線ポリシリコンプラグに接触するビット線コンタクト部を形成し、

前記第3絶縁層を通じた前記周辺金属プラグへの金属コンタクト部を形成することを特徴とする記憶装置の方法。

#### 【請求項19】

前記ビット線コンタクト部を金属で形成したことを特徴とする請求項18記載の方法。

#### 【請求項20】

周辺トランジスタに対する金属コンタクト部を形成する方法であって、

第1導電型トランジスタを形成するために、基板上にメモリアレイ区域を設け、

第1及び第2導電型トランジスタを形成するために、前記基板上に周辺アレイ区域を設け、

前記メモリアレイ区域及び前記周辺アレイ区域に第1導電型トランジスタを形成し、前記第1導電型トランジスタを、第1導電型アクティブ区域に関連させ、

前記周辺アレイ区域に第2導電型トランジスタを形成し、前記第2導電型トランジスタを、第2導電型アクティブ区域に関連させ、

前記第1導電型トランジスタ、第2導電型トランジスタ、第1導電型アクティブ区域及び第2導電型アクティブ区域上に、平坦化された絶縁材料の第1層を設け、

前記メモリアレイ区域の前記第1導電型のアクティブ区域を露出するために、前記第1絶縁層を通じた開口をエッチングし、

少なくとも三つの第1導電型プラグを形成するために、前記第1導電型を有する導電材料を前記開口に充填し、前記第1導電型プラグのうちの少なくとも一つを、ビット線プラグとし、前記第1導電型プラグのうちの少なくとも二つを、キャパシタプラグとし、

前記第1絶縁層、ビット線プラグ及びキャパシタプラグ上に、平坦化された絶縁材料の第2層を設け、

前記第2絶縁層と、前記キャパシタプラグの一部とを通じてエッチングして、キャパシタコンテナ開口を形成し、

前記キャパシタコンテナ開口内に導電層を堆積して下側層を形成するステップ、前記キャパシタコンテナの上側表面を平坦化して、前記上側表面の任意の導電層材料を除去するステップ、前記基板上に誘電層を堆積するステップ、及び前記誘電層上に上側キャパシタプレートを堆積するステップによって、前記キャパシタコンテナ開口にキャパシタ構造を形成し、

前記下側層、誘電層及びキャパシタプレートのうちの少なくとも一つを加熱することによって、前記キャパシタ構造を焼きなましし、

前記キャパシタ構造を焼きなました後に、前記ビット線プラグの表面を露出するようビットライン開口を規定するために、前記第2絶縁層を通じたエッチングを行うとともに、第1及び第2導電型のアクティブ区域を露出するよう前記周辺アレイ区域に周辺プラグ開口を規定するために、前記第2絶縁層を通じたエッチングを行い、

前記ビット線プラグの前記表面に接触するよう前記メモリアレイ区域に金属プラグを形成するとともに、前記第1及び第2導電型の各々のアクティブ区域に接触するよう前記周辺アレイ区域に金属プラグを形成するために、前記基板上に金属層を堆積することを特徴とする方法。

#### 【請求項21】

周辺トランジスタに対する金属コンタクト部を形成する方法であって、

第1導電型トランジスタを形成するために、基板上にメモリアレイ区域を設け、

第1及び第2導電型トランジスタを形成するために、前記基板上に周辺アレイ区域を設け、

前記メモリアレイ区域及び周辺アレイ区域に第1導電型トランジスタを形成し、前記第1導電型トランジスタを、第1導電型アクティブ区域に関連させ、

前記周辺アレイ区域に第2導電型トランジスタを形成し、前記第2導電型トランジスタを、第2導電型アクティブ区域に関連させ、

第1及び第2導電型トランジスタ並びに第1及び第2導電型アクティブ区域上に、平坦化された絶縁材料の第1層を設け、

前記メモリアレイ区域の前記第1導電型のアクティブ区域を露出するために、前記第1絶縁層を通じた開口のエッチングを行い、

少なくとも三つの第1導電型プラグを形成するために、前記第1導電型の導電材料を前記開口に充填し、前記第1導電型プラグのうちの少なくとも一つを、ピット線プラグとし、前記第1導電型プラグのうちの少なくとも二つを、キャパシタプラグとし、

前記第1絶縁層及び第1導電型プラグ上に、平坦化された絶縁材料の第2層を設け、

キャパシタコンテナ開口を形成するために、前記第2絶縁層と、前記キャパシタプラグの一部を通じたエッチングを行い、

下側層を形成するために前記キャパシタコンテナ開口内に導電層を堆積するステップ、前記上側表面の導電層材料を除去するために前記キャパシタコンテナの上側表面を平坦化するステップ、前記基板上に誘電層を堆積するステップ及び前記誘電層上に上側キャパシタプレートを堆積するステップによって、前記キャパシタコンテナ開口にキャパシタ構造を形成し、

前記下側層、誘電層及びキャパシタプレートのうちの少なくとも一つを加熱することによって、前記キャパシタ構造を焼きなましし、

前記キャパシタ構造の焼きなまし後、第1及び第2導電型のアクティブ区域を露出するよう前記周辺アレイ区域の周辺プラグ開口を呈するために、前記第2絶縁層を通じたエッチングを行い、

前記第1導電型及び第2導電型のアクティブ区域にそれぞれ接触するよう前記周辺アレイ区域に金属プラグを形成するために、前記基板上に金属層を堆積することを特徴とする方法。

#### 【請求項22】

前記キャパシタプレートを露出するために前記金属層を平坦化し、

前記金属プラグ及びピット線プラグから前記キャパシタプレート及び誘電層をエッチングし、

絶縁材料の第3層を前記基板上に堆積し、

前記周辺アレイ区域の金属プラグを露出するために、前記第3絶縁層を通じたコンタクト開口のエッチングを行い、

前記メモリアレイ区域のピット線プラグを露出するために、前記第2絶縁層及び第3絶縁層を通じたコンタクト開口のエッチングを行い、

前記コンタクト開口を充填とともに前記金属プラグ及びピット線プラグに対する導電コンタクト部を形成するために、前記基板上に導電層を堆積することを特徴とする請求項21記載の方法。

#### 【請求項23】

メモリアレイ区域及び周辺回路区域を具え、そのメモリアレイ区域が、少なくとも一つの第1導電型のアクセストランジスタと、そのアクセストランジスタに関連したデータ値を格納する少なくとも一つのキャパシタとを具え、前記周辺回路区域が、少なくとも一つの第1導電型のアクセストランジスタと、少なくとも一つの第2導電型のアクセストランジスタと、前記第1導電型のトランジスタのアクティブ区域に電気的に接続した少なくとも一つの第1金属プラグと、前記第2導電型のトランジスタのアクティブ区域に電気的に接続した少なくとも一つの第2金属プラグとを具えることを特徴とする記憶装置。

#### 【請求項24】

前記第1金属プラグ及び第2金属プラグが、橢円のトップダウン断面形状を有することを特徴とする請求項23記載の記憶装置。

#### 【請求項25】

前記第1導電型をN+とすることを特徴とする請求項24記載の記憶装置。

**【請求項 2 6】**

前記第2導電型をP+とすることを特徴とする請求項25記載の記憶装置。

**【請求項 2 7】**

互いに離間したワード線の対と、

メモリセルアレイ区域内で複数のメモリセルアクセストランジスタを規定する、前記ワード線の両側のソース領域及びドレイン領域と、

ソース/ドレイン領域を共有するアクセストランジスタの対と、

前記アクセストランジスタ上に形成された少なくとも一つの絶縁層と、

前記アクセストランジスタのソース領域及びドレイン領域に対して、前記第1絶縁層を通じて形成されたキャパシタポリシリコンプラグ及びビット線ポリシリコンプラグの対と、

前記ポリシリコンプラグ上に形成された少なくとも一つの第2絶縁層と、

前記第2絶縁層のアクセストランジスタの一つに関連するとともにキャパシタポリシリコンプラグに電気的に接続するコンテナキャパシタと、

メモリセルアレイ区域の外側にあり、コンタクト用の第1金属プラグ及びコンタクト用の第2金属プラグをそれぞれ具え、前記第1金属プラグ及び第2金属プラグを、前記第1絶縁層及び第2絶縁層を通じて形成した、Nチャネル周辺論理トランジスタ及びPチャネル周辺論理トランジスタと、

前記ビット線ポリシリコンプラグに対し、前記第2絶縁層を通じて形成した第1ビット線コンタクト部と、

前記コンテナキャパシタ上の少なくとも一つの第3絶縁層と、

前記第1金属プラグ、第2金属プラグ及び第1ビット線コンタクト部に対して、前記第3絶縁層を通じて形成した金属コンタクト部とを具えることを特徴とする記憶装置。

**【請求項 2 8】**

前記第1金属プラグ及び第2金属プラグが、橢円のトップダウン断面形状を有することを特徴とする請求項27記載の記憶装置。

**【請求項 2 9】**

前記金属コンタクト部が、環状のトップダウン断面形状を有することを特徴とする請求項28記載の記憶装置。

**【請求項 3 0】**

前記金属コンタクト部が、前記第1金属プラグ及び第2金属プラグより小さい径を有することを特徴とする請求項27記載の記憶装置。

**【請求項 3 1】**

前記第1金属プラグ及びビット線プラグがNチャネルトランジスタ区域にあることを特徴とする請求項30記載の記憶装置。

**【請求項 3 2】**

前記絶縁層を通じて形成したビット線コンタクト部及び金属コンタクト部が、単一構造を有することを特徴とする請求項27記載の記憶装置。

**【請求項 3 3】**

第1導電型アクティブ区域に関連した第1導電型トランジスタを具えるメモリアレイ区域と、

前記第1導電型トランジスタと、第2導電型アクティブ区域に関連した第2導電型トランジスタとを具える周辺アレイ区域と、

前記メモリアレイ区域及び周辺アレイ区域の上に形成された第1絶縁層と、

前記第1導電型アクティブ区域に接触するよう前記メモリ区域の第1絶縁層を通じて形成されたキャパシタプラグ及びビット線プラグの対と、

前記第1絶縁層、キャパシタプラグ及びビット線プラグの上に形成された第2絶縁層と、

前記第2絶縁層に形成されるとともに前記キャパシタプラグに接触するキャパシタコンテナと、

前記ビット線プラグに接触するよう前記第2絶縁層を通じて形成された前記メモリ区域の金属プラグと、

前記第1導電型アクティブ区域及び第2導電型アクティブ区域に接触するよう前記第1絶縁層及び第2絶縁層を通じて形成された前記周辺アレイ区域の金属プラグとを具えることを特徴とする記憶装置。

【請求項34】

第1導電型アクティブ区域に関連した第1導電型トランジスタを具えるメモリアレイ区域と、

前記第1導電型トランジスタと、第2導電型アクティブ区域に関連した第2導電型トランジスタとを具える周辺アレイ区域と、

前記メモリアレイ区域及び周辺アレイ区域の上に形成された第1絶縁層と、

前記第1導電型アクティブ区域に接触するよう前記メモリ区域の第1絶縁層を通じて形成されたキャパシタプラグ及びビット線プラグの対と、

前記第1絶縁層、キャパシタプラグ及びビット線プラグの上に形成された第2絶縁層と、

下側プレート、誘電層、及び少なくとも前記第2層絶縁層に形成された上側キャパシタプレートを具えるキャパシタコンテナと、

前記第1導電型アクティブ区域及び第2導電型アクティブ区域に接触するよう前記第1絶縁層及び第2絶縁層を通じて形成された前記周辺アレイ区域の金属プラグと、

前記キャパシタコンテナ、金属プラグ及び第2絶縁層の上に形成された第3絶縁層と、

前記ビット線プラグに対し、前記第2絶縁層及び第3絶縁層を通じて形成された金属ビット線コンタクト部と、

前記周辺アレイ区域の前記金属プラグに接触するよう前記第3絶縁層を通じて形成された金属コンタクト部とを具えることを特徴とする記憶装置。

【請求項35】

前記金属プラグが、楕円のトップダウン断面形状を有することを特徴とする請求項34記載の記憶装置。

【請求項36】

前記金属コンタクト部が、環状のトップダウン断面形状を有することを特徴とする請求項35記載の記憶装置。

【請求項37】

前記金属コンタクト部が、前記第1金属プラグ及び第2金属プラグより小さい径を有することを特徴とする請求項34記載の記憶装置。

【請求項38】

前記第1導電型をN+としたことを特徴とする請求項37記載の記憶装置。

【請求項39】

前記アクティブ区域が、前記第1金属プラグ及び第2金属プラグが拡散された部分をほとんど有しないことを特徴とする請求項23記載の記憶装置。

【請求項40】

メモリアレイ及び周辺回路区域を具え、そのメモリアレイが、少なくとも一つの第1導電型アクセストランジスタと、そのアクセストランジスタに関連したデータ値を格納する少なくとも一つのキャパシタと、少なくとも一つのアクセストランジスタのアクティブ区域に電気的に接続した少なくとも一つのポリシリコンプラグと、少なくとも一つのポリシリコンプラグに電気的に接続した少なくとも一つの金属プラグとを具え、前記周辺回路領域が、少なくとも一つの第1又は第2導電型周辺トランジスタと、その第1又は第2導電型周辺トランジスタのアクティブ区域に電気的に接続した少なくとも一つの第2の金属プラグとを具えることを特徴とする記憶装置。

【請求項41】

前記第1及び第2金属プラグが、楕円のトップダウン断面形状を有することを特徴とする請求項40記載の記憶装置。

**【請求項 4 2】**

前記第1及び第2金属プラグに電気的に接続した金属コンタクト部を更に具えることを特徴とする請求項40記載の記憶装置。

**【請求項 4 3】**

前記コンタクト部が、前記第1及び第2金属プラグより小さい径を有することを特徴とする請求項42記載の記憶装置。

**【請求項 4 4】**

前記第1導電型をn型としたことを特徴とする請求項40記載の記憶装置。

**【請求項 4 5】**

前記アクティブ区域が、前記第1金属プラグ及び第2金属プラグが拡散された部分をほとんど有しないことを特徴とする請求項40記載の記憶装置。