

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第6391336号  
(P6391336)

(45) 発行日 平成30年9月19日(2018.9.19)

(24) 登録日 平成30年8月31日(2018.8.31)

(51) Int.Cl.

G01R 31/28 (2006.01)  
H01L 21/822 (2006.01)  
H01L 27/04 (2006.01)

F 1

G01R 31/28  
H01L 27/04V  
T

請求項の数 17 (全 34 頁)

(21) 出願番号 特願2014-146027 (P2014-146027)  
 (22) 出願日 平成26年7月16日 (2014.7.16)  
 (65) 公開番号 特開2015-38473 (P2015-38473A)  
 (43) 公開日 平成27年2月26日 (2015.2.26)  
 審査請求日 平成29年7月10日 (2017.7.10)  
 (31) 優先権主張番号 特願2013-148663 (P2013-148663)  
 (32) 優先日 平成25年7月17日 (2013.7.17)  
 (33) 優先権主張国 日本国 (JP)  
 (31) 優先権主張番号 特願2013-148812 (P2013-148812)  
 (32) 優先日 平成25年7月17日 (2013.7.17)  
 (33) 優先権主張国 日本国 (JP)

特許法第30条第2項適用 平成25年2月19日 国立大学法人大分大学において開催された平成24年度卒業論文発表会で発表

(73) 特許権者 304028726  
 国立大学法人 大分大学  
 大分県大分市大字旦野原700番地  
 (74) 代理人 100099759  
 弁理士 青木 篤  
 (74) 代理人 100092624  
 弁理士 鶴田 準一  
 (74) 代理人 100114018  
 弁理士 南山 知広  
 (74) 代理人 100165191  
 弁理士 河合 章  
 (74) 代理人 100119987  
 弁理士 伊坪 公一

最終頁に続く

(54) 【発明の名称】スキャンBISTのLFSRシード生成法及びそのプログラムを記憶する記憶媒体

## (57) 【特許請求の範囲】

## 【請求項1】

スキャンBISTのシード生成モデルを形成し、  
 前記形成したシード生成モデルに対して対象故障のテスト生成を行ってLFSRのシードを生成する、各手順を備え、  
 前記シード生成モデルは、前記スキャンBISTのLFSRを被検査回路のスキャンFFにおけるスキャンバス長分時間展開して構成したXORネットワークと、前記被検査回路の組合せ回路部分とを備え、前記組合せ回路部分に前記XORネットワーク出力が接続された構成を有する、スキャンBISTのLFSRシード生成方法。

## 【請求項2】

請求項1に記載の方法において、前記シード生成モデルは、前記XORネットワークと前記被検査回路の組合せ回路部分との間にフェーズシフトグループが接続されている、スキャンBISTのLFSRシード生成方法。

## 【請求項3】

請求項1に記載の方法において、前記シード生成モデルは、前記XORネットワークと前記被検査回路の組合せ回路部分との間にランダム反転回路グループが接続されている、スキャンBISTのLFSRシード生成方法。

## 【請求項4】

請求項3に記載の方法において、前記ランダム反転回路グループのそれぞれのランダム反転回路は、前記XORネットワークと前記被検査回路の組合せ回路部分との間に挿入さ

れた反転論理回路と、第2のXORネットワークと、第2のXORネットワークの出力を用いて前記反転論理回路の動作を制御するための反転制御回路とを備える、スキャンBISTのLFSRシード生成方法。

【請求項5】

請求項1乃至4の何れか1項に記載の方法において、前記対象故障はスタティック故障である、スキャンBISTのLFSRシード生成方法。

【請求項6】

請求項1に記載の方法において、前記シード生成モデルは更に、前記XORネットワーク出力と前記スキャンFF出力とを時間的に切り替えて前記組合せ回路部分に入力するためのマルチプレクサと、前記マルチプレクサの切り替えのタイミングを制御するタイミング生成器とを備える、スキャンBISTのLFSRシード生成方法。 10

【請求項7】

請求項6に記載の方法において、前記シード生成モデルは更に、前記XORネットワーク出力に接続されたフェーズシフタグループを備え、前記フェーズシフタグループの出力が前記被検査回路の組合せ回路部分および前記マルチプレクサに入力される、スキャンBISTのLFSRシード生成方法。

【請求項8】

請求項6に記載の方法において、前記シード生成モデルは更に、前記XORネットワーク出力に接続されたランダム反転回路グループを備え、前記ランダム反転回路グループの出力が前記被検査回路の組合せ回路部分および前記マルチプレクサに入力される、スキャンBISTのLFSRシード生成方法。 20

【請求項9】

請求項8に記載の方法において、前記ランダム反転回路グループのそれぞれのランダム反転回路は、前記XORネットワークと前記被検査回路の組合せ回路部分との間に挿入された反転論理回路と、第2のXORネットワークと、第2のXORネットワークの出力を用いて前記反転論理回路の動作を制御するための反転制御回路とを備える、スキャンBISTのLFSRシード生成方法。

【請求項10】

請求項1に記載の方法において、前記シード生成モデルは更に、前記組合せ回路部分の複製である第2の組合せ回路部分を有し、当該第2の組合せ回路部分の入力には前記XORネットワークの出力と前記組合せ回路部分の出力とが接続される、スキャンBISTのLFSRシード生成方法。 30

【請求項11】

請求項1に記載の方法において、前記シード生成モデルは更に、前記LFSRを前記スキャンバス長+1スキャンシフト分時間展開して構成した第2のXORネットワークと、前記XORネットワーク出力と前記第2のXORネットワーク出力とを時間的に切り替えて前記組合せ回路部分に入力するためのマルチプレクサと、前記マルチプレクサの切り替えのタイミングを制御するタイミング生成器とを備える、スキャンBISTのLFSRシード生成方法。

【請求項12】

請求項6乃至11の何れか1項に記載の方法において、前記対象故障は遅延故障である、スキャンBISTのLFSRシード生成方法。

【請求項13】

請求項1乃至12の何れか1項に記載の方法において、前記対象故障のテスト生成は自動テストパターン生成ツールを用いて行われる、スキャンBISTのLFSRシード生成方法。

【請求項14】

スキャンBISTのLFSRを被検査回路のスキャンFFにおけるスキャンバス長分時間展開してXORネットワークを形成し、当該XORネットワークを前記被検査回路の組合せ回路部分に接続することによってシード生成モデルを形成する手順と、 50

前記シード生成モデルに対して対象故障のテスト生成を行って前記LFSRのシードを生成する手順と、をコンピュータに実行させるためのプログラムを記憶する、記憶媒体。

【請求項15】

スキャンBISTのLFSRを被検査回路のスキャンFFにおけるスキャンバス長分時間展開して構成したXORネットワークと、前記XORネットワーク出力と前記スキャンFF出力とを時間的に切り替えて前記被検査回路の組合せ回路部分に印加するマルチプレクサと、前記マルチプレクサの切換えタイミングを制御するタイミング生成器と、によってシード生成モデルを形成する手順と、

前記シード生成モデルに対して対象故障のテスト生成を行って、前記LFSRのシードを形成する手順と、をコンピュータに実行させるためのプログラムを記憶する、記憶媒体

。

【請求項16】

スキャンBISTのLFSRを被検査回路のスキャンFFにおけるスキャンバス長分時間展開して構成したXORネットワークと、前記被検査回路の組合せ回路部分と、前記組合せ回路部分を複製した第2の組合せ回路部分とを備え、前記XORネットワーク出力を前記組合せ回路部分の入力に接続し、前記XORネットワーク出力と前記組合せ回路部分出力とを前記第2の組合せ回路部分の入力に接続してシード生成モデルを形成する手順と、

前記シード生成モデルに対して対象故障のテスト生成を行って、前記LFSRのシードを形成する手順と、をコンピュータに実行させるためのプログラムを記憶する、記憶媒体

。

【請求項17】

スキャンBISTのLFSRを被検査回路のスキャンFFにおけるスキャンバス長分時間展開して構成したXORネットワークと、前記被検査回路の組合せ回路部分と、前記LFSRを前記スキャンバス長+1スキャンシフト分時間展開して構成した第2のXORネットワークと、前記XORネットワークまたは前記第2のXORネットワーク出力を時間的に切り替えて前記組合せ回路部分に印加するマルチプレクサと、前記マルチプレクサの切換えタイミングを制御するタイミング生成器とによって、シード生成モデルを形成する手順と、

前記シード生成モデルに対して対象故障のテスト生成を行って、前記LFSRのシードを形成する手順と、をコンピュータに実行させるためのプログラムを記憶する、記憶媒体

。

【発明の詳細な説明】

【技術分野】

【0001】

本発明は、半導体集積回路の組込み自己テストのためのシード生成方法であり、更に具体的には、高い故障検出率が得られ、高速にシード生成することができ、且つシード数も減らすことができるスキャンBISTのLFSRシード生成法及びそのプログラムを記憶する記憶媒体に関するものである。

【背景技術】

【0002】

近年のデバイス技術の進歩により、ディジタル集積回路の集積度が向上し、大規模なシステムをLSI上に実装することが可能となった。しかし、回路の大規模化に伴い、テストはますます困難となり、テスト生成時間の増加など、テストコストの増大が問題となっている。テストコストとテスト容易性は相関があり、増大するテストコストを少なくするためににはテストを容易にすることが考えられる。テストを容易にするために、回路内に附加回路を組み込んでおくことをテスト容易化設計といい、その1つとしてスキャン設計がある。スキャン設計は順序回路を構成する各フリップフロップに外部から自由に状態を設定でき、それらのフリップフロップの状態を外部から観測できる。スキャン設計された順序回路のテスト生成の問題は、組合せ回路のテスト生成問題として扱うことができ、テス

10

20

30

40

50

ト生成容易性が向上する。

**【0003】**

外部テスト装置を簡略化する設計法として組込み自己テスト方式（BIST：Build-in self test）がある。BISTではテストパターンを発生する回路およびテストパターンに対する出力応答を調べる回路を用いる。BISTでのパターン発生回路としては、疑似ランダムパターンを発生する線形フィードバックシフトレジスタ（LFSR：Linear feedback shift register）が主に用いられ、出力応答を調べる回路はMISR（multiple-input signature register）を使用する。MISRは回路の出力応答を圧縮する回路であるが、本発明ではパターン発生回路と被検査回路のみを扱う。

10

**【0004】**

パターン発生回路のLFSRはフィードバック位置によってはすべて0のパターンを除くすべてのパターンを疑似ランダムに発生することができる。しかし、LFSRの動作は決定的であるため、回路によっては疑似ランダムパターンでは高い故障検出率を達成できないものがある。疑似ランダムパターンによるテストに耐性がある故障をランダムパターン耐性故障という。このような故障がある回路で高い故障検出率を達成するには、LFSRのレジスタの初期値（LFSRのレジスタへ最初に設定する値のことをシード（seed）と言う）を再設定する（リシードするという）ことが有効であることが知られている。

20

**【0005】**

具体的には、あるシードからいくつかのパターンを生成してテストを行い、それまでに印加されたテストで未検出の故障に対してそれぞれの故障を検出できるシードにリシードし、テストを繰り返す。

**【先行技術文献】**

**【特許文献】**

**【0006】**

**【特許文献1】**特開2009-156761号公報

**【特許文献2】**特開平6-52005号公報

**【特許文献3】**特開2008-117383号公報

30

**【発明の概要】**

**【発明が解決しようとする課題】**

**【0007】**

従来のLFSRシード生成法として、その故障に対してテスト生成し、得られたテストパターンをLFSRのシードに変換する方法があるが、必ずしも変換できるとは限らず、故障検出率が低下することがある。また、シードへの変換率を向上するためのドントケア付きテスト生成によりシード数が多くなるといった問題がある。本発明は、これらの問題点を踏まえたうえで、スキャンBISTの故障検出率向上のための新たなLFSRシード生成法を提供することを課題とする。

**【課題を解決するための手段】**

**【0008】**

本発明の第1の態様では、前記課題を解決する為に、スキャンBISTのシード生成モデルを形成し、前記形成したシード生成モデルに対して対象故障のテスト生成を行って前記LFSRのシードを生成する、各手順を備え、前記シード生成モデルは、前記スキャンBISTのLFSRを被検査回路のスキャンFFにおけるスキャンバス長分時間展開して構成したXORネットワークと、前記被検査回路の組合せ回路部分とを備え、前記組合せ回路部分に前記XORネットワーク出力が接続された構成を有する、スキャンBISTのLFSRシード生成方法を提供する。

40

**【0009】**

第1の態様において、前記シード生成モデルは、前記XORネットワークと前記被検査回路の組合せ回路部分との間にフェーズシフタグループが接続されていても良い。また、

50

前記 X O R ネットワークと前記被検査回路の組合せ回路部分との間にランダム反転回路グループが接続されていても良い。このランダム反転回路グループのそれぞれのランダム反転回路は、前記 X O R ネットワークと前記被検査回路の組合せ回路部分との間に挿入された反転論理回路と、第 2 の X O R ネットワークと、第 2 の X O R ネットワークの出力を用いて前記反転論理回路の動作を制御するための反転制御回路とを備える。また、前記対象故障は縮退故障であっても良い。また、対象故障のテスト生成は自動テストパターン生成ツールを用いて行っても良い。

#### 【 0 0 1 0 】

さらに、第 1 の態様において、前記シード生成モデルは更に、前記 X O R ネットワーク出力と前記スキャン F F 出力とを時間的に切り替えて前記組合せ回路部分に入力するためのマルチプレクサと、前記マルチプレクサの切り替えのタイミングを制御するタイミング生成器とを備えていても良い。このシード生成モデルは、更に、フェーズシフタグループまたはランダム反転回路グループを備えていても良い。

10

#### 【 0 0 1 1 】

さらに、第 1 の態様において、前記シード生成モデルは更に、前記組合せ回路部分の複製である第 2 の組合せ回路部分を有し、当該第 2 の組合せ回路部分の入力には前記 X O R ネットワークの出力と前記組合せ回路部分の出力とが接続されるようにしても良い。

#### 【 0 0 1 2 】

さらに、第 1 の態様において、前記シード生成モデルは更に、前記スキャン B I S T の L F S R を被検査回路のスキャン F F におけるスキャンバス長 + 1 スキャンシフト分時間展開して構成した第 2 の X O R ネットワークと、前記 X O R ネットワーク出力と前記第 2 の X O R ネットワーク出力とを時間的に切り替えて前記組合せ回路部分に入力するためのマルチプレクサと、前記マルチプレクサの切り替えのタイミングを制御するタイミング生成器とを備えるようにしても良い。

20

#### 【 0 0 1 3 】

本発明の第 2 の態様では、前記課題を解決する為に、スキャン B I S T の L F S R を被検査回路のスキャン F F におけるスキャンバス長分時間展開して X O R ネットワークを形成し、当該 X O R ネットワークを前記被検査回路の組合せ回路部分に接続することによってシード生成モデルを形成する手順と、前記シード生成モデルに対して対象故障のテスト生成を行って前記 L F S R のシードを生成する手順と、をコンピュータに実行させるためのプログラムを記憶する、記憶媒体を提供する。

30

#### 【 0 0 1 4 】

本発明の第 3 の態様では、前記課題を解決する為に、スキャン B I S T の L F S R を被検査回路のスキャン F F におけるスキャンバス長分時間展開して構成した X O R ネットワークと、前記 X O R ネットワーク出力と前記スキャン F F 出力とを時間的に切り替えて前記被検査回路の組合せ回路部分に印加するマルチプレクサと、前記マルチプレクサの切換えタイミングを制御するタイミング生成器と、によってシード生成モデルを形成する手順と、前記シード生成モデルに対して対象故障のテスト生成を行って、前記 L F S R のシードを形成する手順と、をコンピュータに実行させるためのプログラムを記憶する、記憶媒体を提供する。

40

#### 【 0 0 1 5 】

本発明の第 4 の態様では、前記課題を解決する為に、スキャン B I S T の L F S R を被検査回路のスキャン F F におけるスキャンバス長分時間展開して構成した X O R ネットワークと、前記被検査回路の組合せ回路部分と、前記組合せ回路部分を複製した第 2 の組合せ回路部分とを備え、前記 X O R ネットワーク出力を前記組合せ回路部分の入力に接続し、前記 X O R ネットワーク出力と前記組合せ回路部分出力とを前記第 2 の組合せ回路部分の入力に接続してシード生成モデルを形成する手順と、前記シード生成モデルに対して対象故障のテスト生成を行って、前記 L F S R のシードを形成する手順と、をコンピュータに実行させるためのプログラムを記憶する、記憶媒体を提供する。

#### 【 0 0 1 6 】

50

本発明の第5の態様では、前記課題を解決する為に、スキャンBISTのLFSRを被検査回路のスキャンFFにおけるスキャンバス長分時間展開して構成したXORネットワークと、前記被検査回路の組合せ回路部分と、前記LFSRを前記スキャンFFにおけるスキャンバス長+1スキャンシフト分時間展開して構成した第2のXORネットワークと、前記XORネットワークまたは前記第2のXORネットワーク出力を時間的に切り替えて前記組合せ回路部分に印加するマルチプレクサと、前記マルチプレクサの切換えタイミングを制御するタイミング生成器とによって、シード生成モデルを形成する手順と、前記シード生成モデルに対して対象故障のテスト生成を行って、前記LFSRのシードを形成する手順と、をコンピュータに実行させるためのプログラムを記憶する、記憶媒体を提供する。

10

## 【発明の効果】

## 【0017】

本発明のスキャンBISTのLFSRシード生成法では、高い故障検出率が得られ、高速にシード生成することができ、さらにシード数も減らすことができる優れた作用効果を呈するものである。即ち、本発明の方法によれば、被検査回路に対して、テストモード時のスキャンBIST回路と同じ動作を模擬できる。そして直接シードを求めることが出来るため、ドントケア付きテスト生成をする必要がなく、従来手法と比べてパターン数を抑えることができる。また、シードを生成する過程で生成したシードがどの程度の故障を検出できるか確認するため、改めて故障シミュレーションを行わなくて済む。そのためテスト時間を減らせる利点もある。

20

## 【図面の簡単な説明】

## 【0018】

【図1】従来のシード生成方法を示す図。

【図2】本発明に係るシード生成方法を示す図。

【図3】BISTモデルを示す図。

【図4】本発明の第1の実施形態に係るシード生成モデルを示す図。

【図5(A)】本発明の第2の実施形態に係るシード生成モデルを示す図。

【図5(B)】図5(A)に示すモデルの他の実施例を示す図。

【図5(C)】図5(B)のモデルで対象とするLOC方式のテスト動作を示すタイミングチャート。

30

【図6】本発明の第3の実施形態に係るシード生成モデルを示す図。

【図7(A)】本発明の第4の実施形態に係るシード生成モデルを示す図。

【図7(B)】図7(A)のモデルで対象とするLOS方式のテスト動作を示すタイミングチャート。

【図8】3ステージLFSR、外部入力数2、スキャンバス長3のサンプル回路を示す図。

【図9】LFSRの時間展開の一例を示す図。

【図10】XORネットワークの一例を示す図。

【図11】シード生成モデルの一例を示す図。

【図12】縮退故障を有するサンプル回路の一例を示す図。

40

【図13】本発明の一実施形態に係るシード生成例を示す図。

【図14】従来法によるテスト生成とシード変換の一例を示す図。

【図15(A)】組合せ回路を示す図。

【図15(B)】順序回路を示す図。

【図16】D型フリップフロップを示す図。

【図17】ANDゲート入力の0縮退故障を示す図。

【図18】テスト生成を示す図。

【図19】スキャン設計されたフリップフロップを示す図。

【図20】スキャン設計された順序回路を示す図。

【図21】LFSRの構造を示す図。

50

【図22】3ステージLFSRの構造を示す図。

【図23】BISTの構造を示すブロック図。

【図24】スキャン設計された回路のBISTを示す図。

【図25】ランダムパターン耐性故障がある回路を示す図。

【図26(A)】フェーズシフタを備えたBISTモデルを示す図。

【図26(B)】ランダム反転回路を備えたBISTモデルを示す図。

【図26(C)】フェーズシフタ付きシード生成モデル(スタティック)を示す図。

【図26(D)】フェーズシフタ付きシード生成モデル(遅延)を示す図。

【図26(E)】ランダム反転付きシード生成モデル(スタティック)を示す図。

【図26(F)】ランダム反転付きシード生成モデル(遅延)を示す図。

【図27】遷移故障を説明するための図。

【図28】LoC(プロードサイド)方式のタイミングチャート。

【図29】LoC方式テスト(プロードサイドテスト)の時間展開モデル表現。

【図30】LoS(スキュードロード)方式のタイミングチャート。

【図31】遅延故障用シード生成モデル1を示す図。

【図32】シード生成モデル1のタイミングチャート

【図33】b21 - 全故障に対する検出率推移を示す図。

【図34】b21 - 10k印加後未検出故障に対する検出率推移を示す図。

【図35】b19 - 50k印加後未検出故障に対する検出率推移を示す図。

【図36】b19 - 50k印加後未検出故障に対する検出率推移を示す図。

【発明を実施するための形態】

【0019】

以下に、本発明の一実施形態を図面を参照して説明する。なお、以下の実施形態は本発明の説明目的のために提供され、本発明を限定するものではなく、本発明は、特許請求の範囲によってのみ限定される。

【0020】

図1は、従来のスキャンBISTのLFSRシード生成方法を概念的に示すブロック図である。従来の手法では、先ず、被検査回路(CUT)のネットリストを自動テストパターン生成ツール(ATPG)によって処理することにより、テストパターンを生成する。次に、このようにして得たテストパターンをシード変換してLFSRのシードを求める。このように、従来の手法では、テストパターン生成とシード生成との2段階の処理(ツーパス)を経てLFSRのシードを求めている。ところがこの方法では、テストパターンをシードに変換できない場合も発生し、その結果、故障の検出率が低下すると言う問題が存在する。

【0021】

このような従来のツーパスシード生成法に対して、本発明者等は、ネットリストからテストパターンを作成することなく、ATPGによって直接シードを生成することができれば全てのシードが作成可能であると考えた。

【0022】

図2は、本発明者等が提案するワンパスシード作成方法の手順を概念的に示すブロック図である。本方法では、ATPGによって直接シードを作成する為に、先ず、ネットリストから、製造する回路(被検査回路、CUT)をシードを作るために適した回路に擬似的に変換し、変換された回路に対してATPGを適用してシードを生成する。図2では、変換された回路をシード生成モデルとして示している。このワンパスシード生成方法を実現することにより、完全なシード生成を行うことができ、シード品質の向上が期待できる。また、シミュレーションの効果が期待できるので、シード数が少なくなる可能性がある。

【0023】

本発明では、図2のワンパスシード生成を実現する為に、BISTにおいてテストパターン発生器として使用されるLFSRと、被テスト回路である順序回路の各スキャンFFの状態情報とを時間的に展開してXOR(Exclusive-OR)ネットワークを構

10

20

30

40

50

成し、このXORネットワークをCUTの組合せ回路部分に接続した構成のシード生成モデルを提案する。

#### 【0024】

図3は、対象BISTモデルを示すブロック図である。図3において、1はLFSR、2は被検査回路(CUT)、3は応答圧縮器(MISR)を示す。CUT2は、順序回路の組合せ回路部分20とスキャンFFチェーン30とから構成される。本発明では、応答圧縮器3については考慮しない。

#### 【0025】

図4は、本発明の第1の実施形態に係るシード生成モデルの構成を示す図である。本実施形態のモデルはベースモデルであって、スタティック故障を対象とする。図示するように、本実施形態のシード生成モデルは、BISTのLFSR1をスキャンFF30(図3参照)の最長スキャンパス長分だけ時間的に展開して構成したXORネットワーク10を順序回路の組合せ回路部分20の入力に接続して構成される。ここで、図3に示す被検査回路(CUT)2からスキャンFF30を取り除いたときの、元のスキャンFF30から組合せ回路部分20への入力を擬似外部入力(PPIs)とし、組合せ回路部分20から元のスキャンFF30への出力を擬似外部出力(PPOs)とする。このモデルによって、テストモード時のスキャンBIST回路と同じ動作を模擬することができる。従って、このシード生成モデルに対して単一縮退故障モデルなど向けのATPGを適用すれば、図2に示すように、CUTに対するテストパターンを生成することなく当該故障モデルの故障を検出するためのシードを直接求めることができる。XORネットワークについては、図8～図10を参照して後述する。

#### 【0026】

以下の図5(A)、図5(B)、図6および図7(A)は、遅延故障検出用のシード生成モデルを示す。図5(A)に示すシード生成モデルは、遅延故障Locテスト向けシード生成モデル1であり、図6は遅延故障Locテスト向けシード生成モデル2を示す。更に、図7(A)に示すモデルは、遅延故障Losテスト向けのシード生成モデルである。

#### 【0027】

図5(A)に示すモデルは、ランチオフキャプチャ(或いはブロードサイド、以下Loc)方式で遅延故障をテストするためのシード生成モデルであり、マルチクロックキャプチャに対応するモデルを示す。このモデルは、図4に示すベースモデル(XORネットワーク10と組合せ回路部分20)に対して、マルチブレクサ40とマルチブレクサ40の入力を時間的に切り替えるタイミング生成回路50とを附加した構成を有する。マルチブレクサ40は、組合せ回路部分20への入力信号を、XORネットワーク10の出力とスキャンFF30の出力との間で切り替える働きをする。マルチブレクサ40は、スキャンシフト中、および、第1パターン目印加時は1に設定され、第2パターン目印加時は0(マルチサイクルキャプチャではキャプチャ中0)に設定される。

#### 【0028】

図5(B)は、図5(A)に示すモデルの他の実施例を示す図であって、遅延故障を2パターンテスト(2サイクルキャプチャ)で検出するためのモデルである。点線52で示す回路が、2パターンテストの場合のタイミング生成回路の一例である。図5(C)は、2パターンテストに対応したLocテストにおけるテストパターン取り込みのタイミングチャートである。

#### 【0029】

Locテストにおいては、まず、スキャンイネーブル信号(SE)を1(スキャンシフトモード)にしてスキャンパス長(複数スキャンパスがある場合は最も長いスキャンパスのスキャンFF数)分のサイクルだけスキャンクロックを印加することにより、スキャン入力(SI)からテストパターンをスキャンFFに設定(シフトイン)すると同時にスキャンFFの値(2パターンテストに対する応答)をスキャン出力(SO)から観測(シフトアウト)する。ここで設定されたパターンが2パターンテストの第1パターンに対応する。次に、SEを0(通常動作モード)にして通常クロックを2サイクル印加する。この

10

20

30

40

50

とき、1サイクル目でFFにロードされた値が2パターンテストの第2パターンとなる。また、2サイクル目でFFにロードされた値が2パターンテストに対する応答になる。これを繰り返すことによりテストを実施する。なお、通常動作モードにおいて通常クロックを2サイクル以上入れるテストをマルチサイクルキャプチャテストという。

#### 【0030】

図6は、LoCテスト用シード生成モデル2を示す。このモデルは、XORネットワーク10と、被検出回路の組合せ回路部分20と、この組合せ回路部分20を複製した第2の組合せ回路部分20'からなる。縮退故障のテスト生成により遅延故障のための2パターンテストを生成することができるようになっている。これには2時刻展開モデルを用いる。組合せ回路部分を2つ複製し、PIは2つの回路とともにXORネットワークの出力に接続し、1つ目の回路のPPOと2つ目の回路のPPIを接続することで組合せ回路のみで2パターンテストを生成することができる。例えば、対象とする回路のある信号線に対し立ち上がり遷移故障のテスト生成を行うものとして考えるためには、1つ目の組合せ回路は、対象とする回路の故障を想定した信号線と同じ部位を0に設定し、2つ目の組合せ回路では同じ部位に0縮退故障を想定してテスト生成を行えばよい。

10

#### 【0031】

図7(A)は、ランチオフシフト(またはスキードロード、以下、LoS)方式によって遅延故障をテストするためのシード生成モデルを示す。このモデルは、図4のベースモデルに対して、図3のLFSR1をスキャンFF30の最長スキャンバス長+1スキャンシフト分だけ時間的に展開して構成した第2のXORネットワーク10'、XORネットワーク10と第2のXORネットワーク10'のいずれかの出力を時間的に選択して組合せ回路部分20に印加するためのマルチプレクサ40とタイミング生成回路50とを付加した構成を有する。図示するモデルはマルチクロックキャプチャに対応しているが、タイミング生成回路として第1パターン印加時に1を出力し第2パターンキャプチャクロックに同期して0を出力する回路を用いれば、2パターンテストに対応するモデルとなる。

20

#### 【0032】

図7(B)に2パターンテストに対応したLoSテストにおけるテストパターン取り込みのタイミングチャートを示す。LoSテストにおいては、まず、スキャンシフトモードにしてスキャンバス長分のサイクルだけスキャンクロックを印加することにより、スキャン入力から2パターンテストの第1パターンをシフトインすると同時に2パターンテストに対する応答をシフトアウトする。次に、スキャンシフトモードのまま、スキャンクロックをもう1サイクル印加する。ここでスキャンFFに設定される値が2パターンテストの第2パターンとなる。そして、SEを0(通常動作モード)にして通常クロックを1サイクル印加する。ここでFFにロードされた値が2パターンテストに対する応答になる。ただし、最後のスキャンクロック印加から通常クロックを印加するまでの周期は、通常クロックと等しくなければならない。これを繰り返すことによりテストを実施する。

30

#### 【0033】

以下に、図4～図7に示した本発明の各実施形態に係るシード生成モデルを、更に詳細に説明する。

40

先ず、XORネットワークについて説明する。

図8は、3ステージLFSR、外部入力数2、スキャンバス長3のサンプル回路を示す図である。図において、81は3ステージLFSR、82はCUT、83はCUT82の組合せ回路部分、84はCUT82のスキャンバスを示す。LFSRはXORとFFとによって構成されている。従って、スキャンバス84の状態情報を時間的に展開すると、被検査回路はFFのない組合せ回路と考えることができる。そのため、ある時刻の各スキャンFFと外部入力の値を、シードの関数として表現することができる。

#### 【0034】

図9は、図8のLFSR81のシードを(FF0、FF1、FF2)=(S0、S1、S2)とし、スキャンバス84に値が満たされたときのPI0、PI1およびスキャンパ

50

ス 8 4 の各 F F ( S F F 0 、 S F F 1 、 S F F 2 ) の値を、上述の通り時間的に展開し、シードだけで表現した図である。図示するように、 L F S R 8 1 に入力されるシードの値と組合せ回路部分 8 3 への外部入力の値とは依存関係があり、従ってこの関係を論理回路に表すことができる。 L F S R とスキャンバスの構造をこのようにして時間展開したものを X O R ネットワークと呼ぶ。図 1 0 に、図 9 の入出力関係に基づいて形成した X O R ネットワーク 1 0 1 を示す。

#### 【 0 0 3 5 】

図 1 1 は、図 1 0 に示した X O R ネットワーク 1 0 1 を C U T の組合せ回路部分 8 3 に接続して構成したシード生成モデルを示す図であり、図 4 に示したベースモデルを図 8 のサンプル回路に適用したものである。このように、 C U T の組合せ回路部分 8 3 のみを抽出して、その入力に X O R ネットワーク 1 0 1 を接続することにより、テストモード時のスキャン B I S T 回路と同じ動作を模擬でき、このモデルに A T P G を適用することにより、直接シードを求めることができる。その結果、ドントケア付きテスト生成をする必要がなく、従来手法よりパターン数を抑えることができる。また、シードを生成する過程で生成したシードがどの程度の故障を検出できるか確認するため、改めて故障シミュレーションを行わなくて済む。そのためシード生成時間を減らせる利点もある。これらの点について実験により評価する。本発明法の有効性は、後述する実験例における I T C ' 9 9 ベンチマーク回路を用いた実験によって評価した結果で紹介する。

#### 【 0 0 3 6 】

図 1 2 は、3 ステージ L F S R 、外部入力数 2 、スキャンバス長 3 のサンプル回路を示す図であり、組合せ回路部分に 1 縮退故障を有している。図 1 3 は、図 1 2 の回路に対して形成したシード生成モデルによって、対象故障に対するシードを生成する例を示している。図 1 4 は、従来手法によるテスト生成とシード変換例を示し、テストパターン：( 0 、 X 、 X 、 1 、 1 ) がシードに変換できない場合を示している。

#### 【 0 0 3 7 】

以下に、本発明の理解を容易にするために、スキャン B I S T : 組込み自己テスト方式、 L F S R : 線形フィードバックシフトレジスタ ( L F S R 、 linear feed-back shift register ) 等の諸定義と本発明に関係する各例について説明する。

#### 【 0 0 3 8 】

図 1 5 ( A ) に組合せ回路を、図 1 5 ( B ) に順序回路を示す。入力値、出力値および内部状態の値が 0 または 1 の値の組み合わせとして表現することのできる回路を論理回路 ( logic circuit ) という。論理回路はさらに、組合せ回路 ( combinational circuit ) ( a ) と順序回路 ( sequential circuit ) ( b ) に分類できる。組合せ回路では、回路の出力値がそのときの入力値だけにより決まり、順序回路では、入力値だけでは決まらず、回路の内部状態に依存する。組合せ回路は図 1 5 ( A ) に示すように組合せ回路部分 ( combinational component ) 1 5 2 のみから成る。 P I 、 P O はそれぞれ外部入力、外部出力を表す。順序回路は、図 1 5 ( B ) に示すように、組合せ回路部分 1 5 2 と複数のフリップフロップ ( F l i p - F l o p 、 F F ) 1 5 5 によって構成される状態記憶部分から成る。順序回路において、出力はそのときに印加された入力の値と内部状態の値によって決められる。また、内部状態は、そのときの入力と内部状態によって次の時刻の内部状態へと変化する。本実施形態では、図 1 6 に示す D 型のフリップフロップ 1 6 6 を扱う。 F F 1 6 6 はデータ入力 ( D ) とデータ出力 ( Q ) およびクロック入力 ( C L K ) があり、クロック信号によってデータを取り込む。

#### 【 0 0 3 9 】

回路を構成する要素に物理的欠陥があれば、回路が正しい動作をしなくなる。このような物理的欠陥を回路の故障という。故障は回路の故障による影響をモデル化した故障モデルとして扱う。論理回路の論理機能が故障により別な論理機能に変化してしまう故障モデルを論理 ( スタティック ) 故障という。代表的なスタティック故障モデルには縮退故障 (

10

20

30

40

50

`s t u c k - a t - f a u l t`) がある。縮退故障とは回路内の信号線の値が 1 または 0 に固定される故障で、1 に固定される故障を 1 縮退故障 (`s t u c k - a t - 1`、`s - a - 1`) といい、0 に固定される故障を 0 縮退故障 (`s t u c k - a t - 0`、`s - a - 0`) という。縮退故障の例として、図 17 に示す回路について考える。

#### 【0040】

図 17 のアンド回路 177において、信号線  $x$ 、 $y$  にそれぞれ 1 を印加したとき、故障がない場合は信号線  $z$  に 1 が出力されるが、 $x$  上に `s - a - 0` が存在する場合は 0 が出力される。なお、故障モデルには、縮退故障の他にブリッジ故障、遅延故障、トランジスタ故障など多くのモデルが考えられている。

#### 【0041】

論理回路が設計通りに製造されているかどうかを確かめることをテスト (`t e s t i n g`) という。テストは、テスト生成 (`t e s t \ generation`) とテスト実行 (`t e s t \ application`) の 2 つの過程からなり、テスト生成では故障を想定し、その故障箇所を故障値とは逆の値を設定 (活性化) し、その値を外部出力まで伝搬するテストパターンを求める。テスト実行ではテスト生成で得られたテストパターンを回路に印加し、その出力応答と期待値とを比較することで故障の有無を判断する。

#### 【0042】

例えば図 18 に示す信号線  $F$  が `s - a - 0` である回路のテスト生成について考える。`s - a - 0` を活性化するために A、B は 1 となる。その値を誤り信号として外部出力までに伝搬するために G を 0、I を 1 にする必要がある。G を 0 にするのは C、D のどちらかが 0、もう片方はドントケア (X) となり、I を 1 にするために E は 0 となる。以上より、信号線  $F$  の `s - a - 0` を検出するテストパターンの 1 つは ( $A$ 、 $B$ 、 $C$ 、 $D$ 、 $E$ ) = (1、1、0、X、0) であることがわかる。

#### 【0043】

テストの評価尺度には故障検出率と故障検出効率がある。故障検出率とは対象とする故障の内、どれだけの故障が検出できたかというものであり、数 1 で表される。

#### 【0044】

##### 【数 1】

$$\text{故障検出率} = \frac{\text{検出故障数}}{\text{全故障数}} \times 100$$

#### 【0045】

故障検出効率は対象とする故障のうち、どれだけの故障を検出できたかに加えて、冗長故障と呼ばれる入出力対応では故障を検出できない故障であると識別された故障をいくつ識別したかを示す比率であり、数 2 で表される。

#### 【0046】

##### 【数 2】

$$\text{故障検出効率} = \frac{\text{検出故障数} + \text{冗長故障と識別された故障数}}{\text{全故障数}} \times 100$$

#### 【0047】

図 19 にスキャン設計された FF の一例を示す。テスト容易化設計の 1 つとしてスキャン設計がある。スキャン設計では、FF191 に外部から直接入力できるようにスキャン入力 (`s c a n \ i n`) を設け、通常動作時のデータ入力 (`D i n`) とスキャン入力をマルチプレクサ (`M U X`) 192 で切り替えて FF191 に入力できるようにする。FF1

10

20

30

40

50

91の出力はスキャン出力 ( scan out ) から外部へ観測できるようにする。FF191ごとにスキャン入力出力端子を用意すると余分の端子がFF191の個数の2倍必要となり実用的でない。そこでFF191を一列に連結し、シフトレジスタとして動作できるようにする。このようにスキャン設計されたFFの集合をスキャンバスと呼ぶ。

## 【0048】

図20にスキャン設計された順序回路の一例を示す。スキャン設計された順序回路では、FF191をシフトレジスタとして動作させることができるので、容易に各FF191を任意の状態に設定できると同時に、それらの状態を観測することができる。そのため、スキャン設計された回路のテスト生成の問題は組合せ回路の問題として取り扱うことができる。

10

## 【0049】

図21は、LFSRの一例を示す。

組込み自己テスト方式 (BIST) のテストパターン発生回路としては、主に線形フィードバックシフトレジスタ (LFSR : linear feed-back shift register) が用いられている。図示のLFSRのモデルにおいて、ci = 0のとき、XORへのフィードバック無、ci = 1のとき、XORへのフィードバック有である。XORへのフィードバック位置を多項式で表現することができ、その多項式のことを特性多項式という。図21におけるLFSRの特性多項式は数3のように表せる。

## 【0050】

## 【数3】

20

$$f(x) = 1 + c_1 + \cdots + c_{n-1}x^{n-1} + x^n$$

## 【0051】

この式に原始多項式が用いられたとき、すべて0のパターンを除く、すべてのパターンを疑似ランダムに発生することができる。したがって、LFSRを用いて疑似ランダムテストや、すべて0以外のパターンを印加する全数テスト (exhaustive test) を行うことができる。

30

## 【0052】

図21に示すLFSRにおいて、ある時刻tのFFの値と特性多項式を用いて、次の時刻t+1のFFの値を次の数4で表現することができる。

## 【0053】

## 【数4】

$$\begin{bmatrix} A_0(t+1) \\ A_1(t+1) \\ A_2(t+1) \\ \vdots \\ A_{n-3}(t+1) \\ A_{n-2}(t+1) \\ A_{n-1}(t+1) \end{bmatrix} = \begin{bmatrix} 0 & 0 & 0 & \dots & 0 & 0 & 1 \\ 1 & 0 & 0 & \dots & 0 & 0 & c_{n-1} \\ 0 & 1 & 0 & \dots & 0 & 0 & c_{n-2} \\ \vdots & \vdots & \vdots & \vdots & \vdots & \vdots & \vdots \\ 0 & 0 & 0 & \dots & 0 & 0 & c_3 \\ 0 & 0 & 0 & \dots & 1 & 0 & c_2 \\ 0 & 0 & 0 & \dots & 0 & 1 & c_1 \end{bmatrix} \begin{bmatrix} A_0(t) \\ A_1(t) \\ A_2(t) \\ \vdots \\ A_{n-3}(t) \\ A_{n-2}(t) \\ A_{n-1}(t) \end{bmatrix}$$

40

## 【0054】

50

LFSRの例として、図22に3ビットのLFSRを示す。このとき時刻0のときのFFの値をシードとし、値を(FF0、FF1、FF2)=(0、1、0)と設定したときの動作結果を表1に示す。

#### 【0055】

【表1】

表1 3ビットLFSRの動作結果

| 時刻   | 0       | 1       | 2       | 3       | 4       | 5       | 6       |
|------|---------|---------|---------|---------|---------|---------|---------|
| FFの値 | (0,1,0) | (0,0,1) | (1,1,0) | (0,1,1) | (1,1,1) | (1,0,1) | (1,0,0) |

10

#### 【0056】

表1の結果から、すべて0以外のパターンを生成できることがわかる。

#### 【0057】

外部テスト装置を簡略化する設計法に組込み自己テスト(BIST、build-in self-test)方式がある。BIST方式ではテストパターンを発生する回路とテストパターンに対する出力応答を調べる回路を用い、パターン発生回路は主にLFSRが使用されている。

#### 【0058】

図23に、BISTの概略図を示す。BISTでは、パターン発生回路230でテストパターンを生成し、それを被検査回路231に印加し、その出力を、応答解析器(MISR)231で期待値と比較することで故障の有無や故障状態を確認する。パターン発生回路230として、例えば上記のLFSRが用いられる。

20

#### 【0059】

図24に、スキャン設計された回路のBISTを示す。244はパターン発生器としてのLFSR、246は順序回路における組合せ回路部分、248は順序回路におけるFFで構成されたスキャンパス、250は応答解析器としてのMISRを示す。このBISTにおいて、LFSR244をスキャンパス248に値が満たされるまで動かし、そのときのスキャンパス248の値とPIの値が被検査回路の組合せ回路部分246に印加されることで疑似ランダムテストが行われる。なお、本発明では、この構造のBISTを、図3に示すように、本願のBISTモデルとして用いている。

30

#### 【0060】

BISTの問題点として、ランダムパターン耐性故障を検出しにくいことが挙げられる。例として図25の信号線Eがs-a-0である回路を示す。故障を検出するパターンは4つの入力すべてが1であるパターンが必要があるが、4ビットのLFSRの場合、このパターンが生成される確率は15分の1になる。LFSRで発生できるパターンのうち、僅かな限定されたパターンでしか検出できない故障のことをランダムパターン耐性故障と呼ぶ。BISTでランダムパターン耐性故障を検出するためにはLFSRのシードを再設定すること(リシードという)が有効であることが知られている。

40

#### 【0061】

LFSRによる疑似ランダムパターンテストでは一般にスキャンパス内のFF間や、外部入力やスキャンパス間にその値の依存関係が生じる。この依存関係を低減するための技術の1つとして、フェーズシフタを用いる方法がある。フェーズシフタとは、LFSRの出力に配置するXORを用いて作成する回路で、LFSRにより発生するパターンの順番を入れ替えるものである。また、フェーズシフタと同様にFF、外部入力、スキャンパス間の依存関係を低減する技術として、ランダム反転回路を用いる方法がある。

#### 【0062】

フェーズシフタを用いる場合のBIST構成の一例の概略図を図26(A)に示す。図26(A)で、200はフェーズシフタであり、上述したようにLFSR1により発生す

50

るパターンの順番を入れ替える働きをする。

**【0063】**

ランダム反転回路を用いる場合の B I S T 構成の一例の概略図を図 26 (B) に示す。この B I S T は、被検査回路 (C U T) 2 と、そのスキャンを可能とするスキャンパスと、スキャンパスに供給されるテストパターンを形成するための第 1 パターン発生回路 1 を備えている。ランダム反転回路は、第 1 パターン発生回路 1 とは別個に設けられた第 2 パターン発生回路 1 b によって発生されるパターンを用いて第 1 パターン発生回路 1 で発生されるパターンを変化させるためのパターン制御回路を有し、このパターン制御回路は、第 1 パターン発生回路 1 の出力値の論理を反転可能な反転論理部 266 と、第 2 パターン発生回路 1 b によって発生されるパターンを用いて上記反転論理部 266 の動作を制御可能な反転制御回路 268 を含んだものであり、上記反転論理部 266 の出力信号が被検査回路 2 に供給される。具体的には、第 2 パターン発生回路 1 b で生成される 1 の値の数と反転条件設定 REG270 の値によって第 1 パターン発生回路 1 b で生成した値が反転するかが決まる。なお、ランダム反転回路は、第 2 パターン発生回路 1 b、反転論理部 266、反転制御回路 268 および反転条件設定 REG270 によって構成される。10

**【0064】**

図 26 (C) および図 26 (D) に、図 26 (A) に示すフェーズシフタ付き B I S T モデルに対応したシード生成モデルを示す。図 26 (C) は、スタティック故障用のフェーズシフタ付きシード生成モデルであって、図 4 に示すベースモデルに対して、X O R ネットワーク 10 と組合せ回路部分 20 間にフェーズシフタグループ 200a を挿入した構成を有する。フェーズシフタグループ 200a は、図 26 (A) に示すフェーズシフタ 200 をスキャンパス長分コピーして並列に配置した回路である。厳密に言うと、図 26 (C), (D) のフェーズシフタグループ 200a は、図 26 (A) に示すフェーズシフタ 200 と、フェーズシフタ 200 の P I に接続する X O R を削除したもの (S I に接続する X O R のみにしたもの) をスキャンパス長 - 1 個分だけコピーした回路となる。図 26 (D) は、遅延故障 L o C テスト用のフェーズシフタ付きシード生成モデルであって、図 5 (A) に示すシード生成モデルに対して、X O R ネットワーク 10 の出力にフェーズシフタグループ 200a を接続した構成を有する。20

**【0065】**

図 26 (E) および図 26 (F) に、図 26 (B) に示すランダム反転回路付き B I S T モデルに対応したシード生成モデルを示す。図 26 (E) は、スタティック故障用のランダム反転回路付きシード生成モデルであって、図 4 に示すベースモデルに対して、第 2 の X O R ネットワーク 10a、反転論理回路グループ 266a、反転制御回路グループ 268a を備える。反転論理回路グループ 266a は、図 26 (B) に示す反転論理部 266 をスキャンパス長分コピーして並列に配置した回路であり、反転制御回路グループ 268a も同様に、反転制御回路 268 をスキャンパス長分コピーして並列に配置した回路である。第 2 の X O R ネットワーク 10a は、第 2 パターン発生回路 1 b を構成する L F S R をスキャン FF のスキャンパス長分時間展開して構成したものである。(第 1 の) X O R ネットワーク 10 に入力される第 1 のシードは、図 26 (B) の第 1 のパターン発生回路 1 のシードであり、第 2 の X O R ネットワーク 10a に入力される第 2 のシードは、図 26 (B) の第 2 のパターン発生回路 1 b に入力されるシードとなる。3040

**【0066】**

図 26 (F) は、遅延故障 L o C テスト用のランダム反転回路付きシード生成モデルであって、図 5 (A) に示すシード生成モデルに対して、第 2 の X O R ネットワーク 10a、反転制御回路グループ 268a、反転論理回路グループ 266a からなるランダム反転回路グループを付加した構成を有する。図 26 (E) のモデルと同様に、(第 1 の) X O R ネットワーク 10 に入力されるシードは第 1 のパターン発生回路 1 のシードであり、第 2 の X O R ネットワーク 10a のシードは第 2 のパターン発生回路 1 b のシードとなる。

**【0067】**

以下に、図 5 (A) ~ 図 7 (B) に示した遅延故障検出用のシード生成モデルについて50

、更に詳細に説明する。

**[ 遅延故障モデルとテスト手法 ]**

近年のVLSIの高速化により、論理故障だけでなく、タイミングに関する故障モデルである遅延故障の重要性が高まっている。遅延故障とはゲートや信号線の遅延により規定時間内に信号を伝播させることができず誤動作を起してしまう故障モデルである。遅延故障には遷移故障、ゲート遅延故障、バス遅延故障などある。以下の説明では遷移故障を対象とするが、これに限定するものではない。

**【 0 0 6 8 】**

図27に遷移故障の例を示す。遷移故障は回路中のある信号線に遅延故障が生じると仮定し、その遅延を伝播する経路にかかわらず外部出力やFFで観測されるのに十分に大きな遅延が生じるとする。遷移故障には信号の立ち上がりが遅れる立ち上がり遷移故障、立ち下がりが遅れる立ち下がり遷移故障の2種類がある。

**【 0 0 6 9 】**

遷移故障のテストは、はじめに対象としている箇所の信号の値を設定し、その後その値を変化させ、外部出力やFFへ伝搬し、応答を観測する。例えば、1パターン目にある信号線を0(LOW)に設定するパターンを印加し、2パターン目にその信号線を1(HIGH)に設定するパターンを印加して、外部出力やFFへ伝搬させ、値の変化を観測すればその信号線の立ち上がり遷移故障を検出することができる。このようなテスト手法を2パターンテストという。

**【 0 0 7 0 】**

スキャン設計した回路において実速度(at-speed)で2パターンテストを行う代表的な手法としてLOC方式と、LOS方式がある。LOC方式のテストはスキャン動作により1パターン目を設定した後にシステムクロックにより実速度で2パターン目の設定と応答のFFへの格納を行う(図28)。この動作をキャプチャという。2パターン目のFFに設定する信号には内部状態を用いることを考慮して1パターン目を設定する。LOC方式テストの動作を時間毎に展開した時間展開モデルを図29に表す。なお、図28に示したLOC方式のタイミングチャートは、図5(C)に示す遅延故障LOCテスト用シード生成モデル1の動作説明のためのタイミングチャートに相当する。

**【 0 0 7 1 】**

図30に、LOS方式による遅延故障テストの基本的なタイミングチャートを示す。このタイミングチャートは、図7(A)に示す本発明の一実施形態に係る遅延故障LOSテスト用シード生成モデルの動作説明のためのタイミングチャート(図7(B))と基本的に同じものであり、従ってLOS方式テストの動作詳細は図7(A)および7(B)の説明の項に記載したもの援用することが可能である。

**【 0 0 7 2 】**

**遅延故障用シード生成モデル1**

図31に遅延故障用のシード生成モデル1を示す。LOC方式テストでのシード生成回路のマルチブレクサの制御信号m1の遅延を図32に示す。なお、図31の遅延故障用シード生成モデル1は、図5(A)の遅延故障用シード生成モデルの他の実施形態である。

**【 0 0 7 3 】**

LOC方式テスト向けの2パターンテストを生成するために2時刻を考慮する必要がある。そのために対象回路のスキャンイネーブル端子、スキャンFFに回路を追加し、XORネットワーク10を接続する。スキャンイネーブル端子にORゲート、FFを順に追加して接続し、追加したFFの出力を分岐させNOTゲート追加してこれを通してORゲートのもう1つの入力とする。これらのORゲート、FFおよびNOTゲートはタイミング生成回路を形成する。

**【 0 0 7 4 】**

また、スキャンFFの出力に、マルチブレクサを追加する。マルチブレクサの制御信号はスキャンイネーブルに追加したFFの出力とする。マルチブレクサの入力はXORネットワークを接続する外部入力と、スキャンFFからの出力である。回路の追加により、2

10

20

30

40

50

パターンテストにおいて1パターン目にPPIにはXORネットワーク10が選択され、2パターン目にはスキャンFFを選択することができる。

**【0075】**

なお、フェーズシフタおよびランダム反転回路を用いたBIST構成の場合には、それに対応したLOC遅延故障用のシード生成モデルが必要になる。これらのモデルについては、図26(D)および図26(F)を参照して上記で説明した通りである。

**【0076】**

遅延故障用シード生成モデル2および3

図6に遅延故障用シード生成モデル2を示し、さらに図7(A)においてLOS方式テスト用の遅延故障用シード生成モデル3を示した。

10

**【0077】**

以上に示したスタティック故障向けのシード生成モデル(ベースモデル)、遅延故障用のシード生成モデル1~3を使用した、本発明のLFSRシード生成方法によれば、シード生成モデルでシード生成が不可能であった(シードが存在しないと判明した)故障は元のBIST回路でも検出ができないことが保証される。したがってBIST機構の故障検出能力を知ることができる。また、一旦生成したテストパターンからシードへ変換をせずとも、テスト生成に制約を設けることで、テスト生成ツールを用いてシードを直接生成することが出来る。従来法ではシード変換ができるまで、テスト生成とシード変換作業を繰り返すので、提案手法と同じ故障検出率を得るためにテスト生成のやり直しが多発し、時間がかかると考えられる。

20

**【0078】**

**[評価]**

まず、スタティック故障向けシード生成モデルによる提案手法の有効性を実験によって示す。

実験環境を表2に示す。実験対象回路にはITC'99ベンチマーク回路を用い、ランダムパターン耐性故障(RPRF)を対象としてシード生成の実験を行った。RPRFは10,000パターンを印加して未検出の故障とする。ITC'99ベンチマーク回路の回路特性を表3に示す。

**【0079】**

**【表2】**

30

表2：実験環境

|                   |                           |
|-------------------|---------------------------|
| 対象回路              | ITC'99ベンチマーク回路            |
| 故障モデル             | 縮退故障                      |
| LFSR              | 100ステージ、1タップ              |
| プロセッサ             | Intel Xeon X5675 3.06GHz  |
| メモリ               | 40GB                      |
| 論理合成・スキャン挿入ツール    | Design Compiler(Synopsys) |
| テスト生成ツール          | TetraMax (Synopsys)       |
| SAT ソルバ(従来法シード変換) | MiniSAT                   |

40

**【0080】**

【表3】

表3 : ITC'99ベンチマーク回路特性  
b\_19 : スキャンパス数／スキャンパス長のバリエーション

| 回路名        | #PIs | #POs | #Gates  | #FFs  | # Scan Paths | スキャンパス長 |
|------------|------|------|---------|-------|--------------|---------|
| b14        | 32   | 54   | 8,567   | 245   | 3            | 82      |
| b15        | 36   | 70   | 7,922   | 449   | 5            | 90      |
| b17        | 37   | 97   | 27,852  | 1,415 | 24           | 59      |
| b18        | 37   | 23   | 94,249  | 3,320 | 3            | 1107    |
| b19_scan6  | 24   | 30   | 190,213 | 6,642 | 6            | 1107    |
| b19_scan13 |      |      |         |       | 13           | 511     |
| b19_scan22 |      |      |         |       | 22           | 302     |
| b20        | 32   | 22   | 17,158  | 490   | 5            | 98      |
| b21        | 32   | 22   | 17,482  | 490   | 17           | 30      |
| b22        | 32   | 22   | 25,460  | 735   | 5            | 147     |

【0081】

表3において、#PIs、#POs、#Gates、#FFsはそれぞれ外部入力数、外部出力数、ゲート数、FF数を表している。

【0082】

ベンチマーク回路 b\_19 についてはスキャンパスの本数を 6 本、13 本、22 本に分割した回路を用意し、回路名をそれぞれ b\_19\_scan6、b\_19\_scan13、b\_19\_scan22 と表記する。

【0083】

実験方法を以下に示す。まず、適当なシードで LFSR により 10、000 疑似ランダムパターンを生成し、生成したパターンで被検査回路に対して故障シミュレーションを行う。次に故障シミュレーションの結果、未検出であった故障をランダムパターン耐性故障 (RPRF) とし、それらの故障に対して従来手法、提案手法でそれぞれシードを求め、両手法の故障検出率、故障検出効率、シード生成時間、シード数を比較する。また、LFSR にフェーズシフタを付けた場合についても併せて評価した。本実験でのテスト生成については、アポート時間を 10 秒と設定した。アポート時間とは 1 つのパターンを生成するのにかかる時間の上限である。また、使用した LFSR はランダム反転回路を付けていない場合および付けた場合の第 1 パターン発生回路については 100 ステージ LFSR を、ランダム反転回路の第 2 パターン発生回路に 10 ステージのものを使用した。また、フェーズシフタをつけた場合のフェーズシフタは、複数のスキャンパスに LFSR から生成される同じ部分系列が入らないよう、各スキャンパスの入力はスキャンパス長以上位相がずれるように設計した。従来手法でのシードへの変換は SAT を解く方法を採用し、SAT ソルバとして Minisat を用いた。

【0084】

表4に、LFSR を用いた 10、000 疑似ランダムパターンによる故障シミュレーションの結果を示す。

【0085】

10

20

30

40

【表4】

表4 対象故障: RPRF (フェーズシフタなし)

| 回路名        | 全故障数      | % FC  | # RPRFs |
|------------|-----------|-------|---------|
| b14        | 60,080    | 87.52 | 7,469   |
| b15        | 555,86    | 79.42 | 11,389  |
| b17        | 197,992   | 64.83 | 69,638  |
| B18        | 687,576   | 71.98 | 192,571 |
| b19_scan6  | 1,385,822 | 70.17 | 413,297 |
| b19_scan13 | 1,385,822 | 70.35 | 410,826 |
| b19_scan22 | 1,385,822 | 70.03 | 415,265 |
| b20        | 120,882   | 91.04 | 10,751  |
| b21        | 123,220   | 87.48 | 15,377  |
| b22        | 179,614   | 90.6  | 16,779  |

10

【0086】

表4での未検出故障を対象に従来手法、提案手法でシード生成したところ、表5に示す結果が得られた。

【表5】

20

表5 実験結果 (フェーズシフタなし)

| 回路名        | 従来法   |        |        | 提案法   |       |        |        |
|------------|-------|--------|--------|-------|-------|--------|--------|
|            | % FC  | CPU(秒) | シード数   | % FC  | % FE  | CPU(秒) | シード数   |
| b14        | 36.1  | 0.8    | 206    | 96.06 | 99.87 | 0.45   | 660    |
| b15        | 59.69 | 2.7    | 733    | 74.75 | 90.82 | 1.83   | 447    |
| b17        | 47.4  | 13.01  | 2,336  | 81.63 | 94.71 | 7.53   | 2,121  |
| b18        | 95.22 | 34.51  | 22,541 | 97.07 | 98.43 | 20.25  | 8,896  |
| b19_scan6  | 91.36 | 100.43 | 46,772 | 94.73 | 96.43 | 86.8   | 17,285 |
| b19_scan13 | 92.26 | 103.53 | 46,872 | 95.98 | 97.74 | 63.07  | 17,941 |
| b19_scan22 | 86.29 | 142.65 | 43,784 | 93.32 | 97.74 | 65.32  | 17,594 |
| b20        | 39.35 | 1.31   | 349    | 90.3  | 99.37 | 0.87   | 1,012  |
| b21        | 3.15  | 1.73   | 56     | 76.33 | 97.72 | 3.77   | 941    |
| b22        | 58.06 | 1.94   | 841    | 95.21 | 99.13 | 1.3    | 1,455  |

30

【0087】

実験では、従来手法ではテスト生成したパターンの一部をシードに変換できず、故障検出率が低下していることが確認された。また、表5から、すべての回路に対して提案手法の方が高い故障検出率が得られた。シード生成時間の点についてもほとんどの回路で提案手法の方が優れていることがわかる。

40

【0088】

次にLFSRにフェーズシフタを付けた場合の従来手法、提案手法について考える。表6にフェーズシフタを付けたLFSRを用いた10、000疑似ランダムパターンによる故障シミュレーションの結果を示す。

【0089】

【表6】

表6 対象故障: RPRF (フェーズシフタ付)

| 回路名        | 全故障数      | % FC  | # RPRFs |
|------------|-----------|-------|---------|
| b14        | 60,080    | 87.65 | 7,418   |
| b15        | 555,86    | 75.47 | 13,586  |
| b17        | 197,992   | 68.86 | 61,652  |
| b18        | 687,576   | 70.71 | 201,326 |
| b19_scan6  | 1,385,822 | 69.99 | 415,827 |
| b19_scan13 | 1,385,822 | 70.66 | 406,513 |
| b19_scan22 | 1,385,822 | 71.09 | 400,606 |
| b20        | 120,882   | 89.19 | 12,987  |
| b21        | 123,220   | 87.55 | 15,299  |
| b22        | 179,614   | 90.64 | 16,705  |

【0090】

表6での未検出故障を対象に、従来手法、提案手法でシード生成した結果を表7に示す。

【0091】

【表7】

10

20

30

表7 実験結果 (フェーズシフタ付)

| 回路名        | 従来法   |        |        | 提案法   |       |        |        |
|------------|-------|--------|--------|-------|-------|--------|--------|
|            | % FC  | CPU(秒) | シード数   | % FC  | % FE  | CPU(秒) | シード数   |
| b14        | 32.72 | 1.18   | 203    | 94.2  | 99.08 | 1.16   | 594    |
| b15        | 72.27 | 4.18   | 1,035  | 86.6  | 94.58 | 8.95   | 503    |
| b17        | 77    | 14.55  | 6,008  | 90.88 | 97.47 | 16.97  | 2,471  |
| b18        | N/A   | N/A    | N/A    | 81.28 | 82.69 | 367.49 | 5,912  |
| b19_scan6  | N/A   | N/A    | N/A    | 83.88 | 85.49 | 913.45 | 12,853 |
| b19_scan13 | N/A   | N/A    | N/A    | 91.56 | 93.2  | 382.77 | 15.735 |
| b19_scan22 | 94.43 | 118.48 | 48,142 | 93.75 | 95.42 | 261.1  | 16.695 |
| b20        | 49.6  | 2.4    | 579    | 91.89 | 97.03 | 6.88   | 978    |
| b21        | 21.14 | 2.38   | 281    | 80.63 | 97.22 | 15.22  | 961    |
| b22        | 75.17 | 3.39   | 1,281  | 93.64 | 97.6  | 7.14   | 1,318  |

【0092】

表7から、フェーズシフタを付けた場合においても、ほとんどの回路において提案手法の方が高速にシードを求めることができ、シード数も従来手法よりも少なくて済むことがわかる。さらに、故障検出率についても提案手法の方が優れていることがわかる。

40

【0093】

次にLFSRにランダム反転回路を付けた場合の従来手法、提案手法について考える。表8にランダム反転回路を付けたLFSRを用いた10、000疑似ランダムパターンによる故障シミュレーションの結果を示す。

【0094】

【表8】

表8 対象故障：RPRF（ランダム反転回路付）

| 回路名        | 全故障数     | % FC  | # RPRFs |
|------------|----------|-------|---------|
| b14        | 60,080   | 87.78 | 7,308   |
| b15        | 555,86   | 76.90 | 12,788  |
| b17        | 197,992  | 67.40 | 64,542  |
| b18        | 687,576  | 71.36 | 196,835 |
| b19_scan6  | 1385,822 | 70.37 | 410,553 |
| b19_scan13 | 1385,822 | 69.94 | 416,491 |
| b19_scan22 | 1385,822 | 69.91 | 416,921 |
| b20        | 120,882  | 89.00 | 12,252  |
| b21        | 123,220  | 87.60 | 15,229  |
| b22        | 179,614  | 90.51 | 16,931  |

【0095】

表8での未検出故障を対象に、従来手法、提案手法でシード生成した結果を表9に示す。

【0096】

【表9】

10

20

表9 実験結果（ランダム反転回路付）

| 回路名        | 従来法   |        |        | 提案法   |       |        |        |
|------------|-------|--------|--------|-------|-------|--------|--------|
|            | % FC  | CPU(秒) | シード数   | % FC  | % FE  | CPU(秒) | シード数   |
| b14        | 91.06 | 1.52   | 865    | 95.99 | 99.45 | 0.39   | 657    |
| b15        | 86.37 | 3.37   | 1,413  | 87.26 | 92.84 | 2.03   | 480    |
| b17        | 87.70 | 12.68  | 6,676  | 92.48 | 96.04 | 5.42   | 2,352  |
| b18        | 87.01 | 109.46 | 21,468 | 97.15 | 98.48 | 20.28  | 8,648  |
| b19_scan6  | 86.96 | 235.65 | 44,962 | 94.82 | 96.37 | 74.33  | 16,985 |
| b19_scan13 | 91.32 | 158.61 | 47,282 | 96.10 | 97.60 | 101.05 | 17,671 |
| b19_scan22 | 91.04 | 188.19 | 47,301 | 96.15 | 97.65 | 52.72  | 17,798 |
| b20        | 77.68 | 3.17   | 975    | 95.00 | 99.25 | 0.99   | 1,113  |
| b21        | 38.35 | 1.80   | 589    | 93.70 | 97.66 | 1.88   | 1,161  |
| b22        | 81.79 | 4.53   | 1,529  | 95.61 | 99.37 | 1.38   | 1,436  |

30

【0097】

次に、遅延故障用のシード生成モデル1を用いた提案法の有効性を実験によって示す。実験に用いた回路はITC'99ベンチマーク回路b14、b17、b18、b19、b20、b21、b22である。実験環境は表2に示したものと同一である。

40

【0098】

以下の表10～表15に遅延故障用のシード生成モデル1によるシード単体品質の評価を記載する。表10および表11は、評価環境とベンチマーク回路b14、b17、b18、b19、b20、b21、b22の回路特性を示す。

【0099】

【表10】

表10 ITC'99ベンチマーク回路特性

| Circuit | #PIs | #POs | #Gates  | #FFs  | スキャン<br>チェーン数 | スキャン<br>チェーン長 |
|---------|------|------|---------|-------|---------------|---------------|
| b14     | 32   | 54   | 8,567   | 245   | 5             | 49            |
| b17     | 37   | 97   | 27,852  | 1,415 | 5             | 283           |
| b18     | 37   | 23   | 94,249  | 3,320 | 10            | 332           |
| b19     | 24   | 30   | 190,213 | 6,642 | 22            | 302           |
| b20     | 32   | 22   | 17,158  | 490   | 5             | 98            |
| b21     | 32   | 22   | 17,482  | 490   | 5             | 98            |
| b22     | 32   | 22   | 25,460  | 735   | 5             | 147           |

10

【0100】

表11はシード生成対象故障を示す。初期疑似ランダムパターン印加後の未検出故障数を示している。

【0101】

【表11】

20

表11 シード生成対象故障

| Circuit | 総故障数      | 未検出（シード生成対象）故障数 |         |
|---------|-----------|-----------------|---------|
|         |           | 10k印加           | 50k印加   |
| b14     | 60,614    | 14,247          | —       |
| b17     | 201,282   | 107,593         | —       |
| b18     | 709,696   | 451,785         | —       |
| b19     | 1,403,498 | 905,146         | 760,079 |
| b20     | 121,950   | 20,775          | —       |
| b21     | 124,272   | 23,542          | —       |
| b22     | 181,168   | 32,002          | —       |

30

【0102】

表12にシード単体品質についての実験結果を示す。ここでは、10、000疑似ランダムパターン印加後の未検出故障がシード生成対象である。

【0103】

【表12】

表12 実験結果：シード単体品質

| Circuit | 従来法   |        |          | 提案法   |       |        |          |
|---------|-------|--------|----------|-------|-------|--------|----------|
|         | %FC   | シード数   | 時間(秒)    | %FC   | %FE   | シード数   | 時間(秒)    |
| b14     | 3.59  | 54     | 17.56    | 6.29  | 9.24  | 109    | 15.6     |
| b17     | 43.71 | 6,569  | 152.21   | 42.71 | 44.66 | 2,398  | 96.92    |
| b18     | 29.94 | 19,644 | 1,431.82 | 35.74 | 37.14 | 10,071 | 902.48   |
| b19     | 31.34 | 40,569 | 4,734.01 | 36.51 | 37.37 | 18,679 | 2,853.53 |
| b20     | 18.42 | 734    | 25.93    | 32.72 | 35.41 | 886    | 26.05    |
| b21     | 15.23 | 688    | 29.57    | 38.1  | 40.8  | 1,105  | 29.03    |
| b22     | 13.74 | 785    | 47.33    | 41.51 | 43.68 | 1,700  | 36.33    |

【0104】

表12において、

従来法の%FC：各シードから1パターンを展開した場合の故障シミュレーション結果  
提案法の%FC、%FE：シード生成時のATPGのレポートを示す。

【0105】

表13はドントケア付きテスト生成とシード変換を示し、10、000疑似ランダムパターンの印加後の未検出故障がシード生成対象である。従来法でシードに変換できないことによる故障検出率の損失を示す。

【0106】

【表13】

表13 従来法：ドントケア付きテスト生成とシード変換

| Circuit | テスト生成 |       |        |          | シード変換 |        |
|---------|-------|-------|--------|----------|-------|--------|
|         | %FC   | %FE   | パターン数  | 時間(秒)    | %FC   | シード数   |
| b14     | 31.23 | 34.57 | 1,710  | 16.79    | 3.59  | 54     |
| b17     | 44.15 | 49.05 | 9,091  | 147.55   | 43.71 | 6,569  |
| b18     | 45.21 | 49.54 | 33,197 | 1,415.59 | 29.94 | 19,644 |
| b19     | 47.11 | 50.44 | 65,021 | 4,713.52 | 31.34 | 40,569 |
| b20     | 56.57 | 62.15 | 4,213  | 23.87    | 18.42 | 734    |
| b21     | 56.73 | 61.9  | 4,881  | 27.26    | 15.23 | 688    |
| b22     | 55.4  | 59.66 | 6,711  | 44.18    | 13.74 | 785    |

【0107】

表14は累積故障検出率／検出効率を示す。この結果は、10、000疑似ランダムパターン印加も含めた場合を示している。10、000疑似ランダムパターン印加後の未検出故障がシード生成対象である。

【0108】

10

20

30

40

【表14】

表14 累積故障検出率／検出効率

| Circuit | 従来法   |       | 提案法   |
|---------|-------|-------|-------|
|         | %FC   | %FC   | %FE   |
| b14     | 77.31 | 77.94 | 78.67 |
| b17     | 69.91 | 69.37 | 70.42 |
| b18     | 54.93 | 58.62 | 59.99 |
| b19     | 55.72 | 59.05 | 59.61 |
| b20     | 86.06 | 88.47 | 89    |
| b21     | 83.92 | 88.25 | 88.78 |
| b22     | 84.72 | 89.63 | 90.05 |

10

【0109】

以下の表15～表20および図33～図36に、遅延故障用のシード生成モデル1を用いて生成したシードのシード展開品質の実験結果を示す。

【0110】

表15は、シード品質（128パターン展開）の実験結果を示す。この実験では、検出率の立ち上がりが最も早くなるようにシードを並び替え、シード生成対象故障（代表故障のみ）を、b21については全故障および10,000（10k）疑似ランダムパターン印加後未検出故障とし、b19については50,000（50k）疑似ランダムパターン印加後未検出故障とした。

20

【0111】

【表15】

表15 実験結果：シード品質（128パターン展開）（等価故障含む）

| Circuit | 全故障数      | ランダムパターン未検出故障数 |         |
|---------|-----------|----------------|---------|
|         |           | 10k印加          | 50k印加   |
| b19     | 1,403,498 | —              | 760,079 |
| b21     | 124,272   | 23,542         | —       |

30

【0112】

表16にシード生成状況を示す。

【0113】

【表16】

40

表16 シード生成状況（等価故障含む）

| Circuit   | 対象故障数   | シード数   |                     |
|-----------|---------|--------|---------------------|
|           |         | 従来法    | 提案法 (%FC, %FE)      |
| b19 (10k) | 760,079 | 30,227 | 15,807 (28.3, 29.4) |
| b21 (全故障) | 124,272 | 8,061  | 2,264 (85.6, 86.1)  |
| b21 (10k) | 23,542  | 684    | 1,105 (38.1, 40.8)  |

【0114】

図33に、b21全故障に対する検出率の推移を示す。

【0115】

50

表16の実験結果は、b21の全故障に対する検出率推移を示している。この表から、従来法が到達できた最大検出率は86%であり、提案法では同じ検出率に到達するのに要するシード数を12%削減（テスト時間12%削減）することができた。

【0116】

【表17】

表17 実験結果：b21全故障に対する検出率推移

|     | #seed | %FC   | #seed @ %FC |     |     | %FC @ #seed |       |       |       |       |
|-----|-------|-------|-------------|-----|-----|-------------|-------|-------|-------|-------|
|     |       |       | 85          | 86  | 87  | 100         | 200   | 300   | 400   | 500   |
| 従来法 | 8,061 | 86.74 | 127         | 219 |     | 84.38       | 85.87 | 86.35 | 86.56 | 86.67 |
| 提案法 | 2,264 | 87.54 | 130         | 193 | 337 | 84.18       | 86.09 | 86.84 | 87.19 | 87.38 |

【0117】

図34に示す実験結果は、b21の10k疑似ランダムパターン印加後未検出故障に対する検出率推移を示している。

【0118】

表18の実験結果は、b21の10k疑似ランダムパターン印加後未検出故障に対する検出率推移を示す。従来法が到達できた最大検出率は85%であり、提案法では同じ検出率に到達するのに要するシード数を44%削減（テスト時間44%削減）することができた。

【0119】

【表18】

表18 実験結果：b21 10k印加後未検出故障に対する検出率推移

|     | #seed | %FC   | #seed @ %FC |     |     | %FC @ #seed |       |       |       |       |
|-----|-------|-------|-------------|-----|-----|-------------|-------|-------|-------|-------|
|     |       |       | 85          | 86  | 87  | 100         | 200   | 300   | 400   | 500   |
| 従来法 | 688   | 85.38 | 221         |     |     | 83.46       | 84.88 | 85.25 | 85.37 | 85.38 |
| 提案法 | 1,105 | 87.37 | 124         | 189 | 369 | 84.34       | 86.11 | 86.76 | 87.07 | 87.25 |

10

【0120】

図35に示す実験結果は、b19の50k疑似ランダムパターン印加後未検出故障に対する検出率推移を示す図である。

【0121】

表19に示す実験結果は、b19の50k疑似ランダムパターン印加後未検出故障に対する検出率推移を示す。従来法が到達できた最大検出率は65%であり、提案法ではこの検出率に到達するのに要するシード数を25%削減（テスト時間25%削減）することができた。

【0122】

【表19】

20

30

表19 実験結果：b19 50k印加後未検出故障に対する検出率推移

|     | #seed  | %FC   | #seed @ %FC |       |        | %FC @ #seed |       |       |       |       |
|-----|--------|-------|-------------|-------|--------|-------------|-------|-------|-------|-------|
|     |        |       | 63          | 64    | 65     | 1,000       | 2,000 | 3,000 | 4,000 | 5,000 |
| 従来法 | 30,227 | 65.08 | 4,410       | 6,678 | 11,956 | 58.34       | 60.87 | 62.03 | 62.76 | 63.29 |
| 提案法 | 15,807 | 65.22 | 3,658       | 5,728 | 8,989  | 58.75       | 61.38 | 62.5  | 63.21 | 63.69 |

40

【0123】

50

図36に示す実験結果は、b19の50k疑似ランダムパターン印加後未検出故障に対する検出率推移を示している。

【0124】

表19に示す実験結果は、b19の50k疑似ランダムパターン印加後未検出故障に対する検出率推移を示している。この実験では全シードを並び換えるには時間がかかるため、初めに生成された5,000(5k)個のシードだけを用いた。

【0125】

【表20】

10

表20 実験結果：b19 50k印加後未検出故障に対する検出率推移  
(シード並び替え時間を節約、生成順に5k個シードを選択)

|     | #seed | %FC   | #seed @ %FC |       |       | %FC @ #seed |       |       |       |       |
|-----|-------|-------|-------------|-------|-------|-------------|-------|-------|-------|-------|
|     |       |       | 55          | 56    | 57    | 500         | 1,000 | 1,500 | 2,000 | 2,500 |
| 従来法 | 5,000 | 56.82 | 1,110       | 1,765 |       | 52.23       | 54.71 | 55.69 | 56.2  | 56.49 |
| 提案法 | 5,000 | 57.93 | 909         | 1,273 | 2,016 | 52.61       | 55.3  | 56.39 | 56.98 | 57.34 |

【0126】

表20より、初めに生成された5k個のシードだけを用いた場合でも提案法が有意であることが分かる。従来法では到達できた最大検出率は56%であり、提案法ではこの検出率に到達するのに要するシード数を28%削減(テスト時間28%削減)することができた。

20

【符号の説明】

【0127】

- 1 L F S R
- 2 被検査回路(CUT)
- 3 応答圧縮器(MISR)
- 10 XORネットワーク
- 20 組合せ回路部分
- 30 スキャンFF
- 40 マルチプレクサ
- 50 タイミング生成回路

30

【図1】



【図2】



【図3】



【図5(A)】



【図4】



【図5(B)】



【図5(C)】



【図6】



【図7(A)】



【図7(B)】



【図8】



【図9】



【図10】



【図11】



【図12】



【図13】



【図14】



連立方程式:

$$\begin{aligned} S_1 &= 0 \\ S_2 \text{ xor } S_1 &= X \\ S_0 \text{ xor } S_2 &= X \\ S_1 &= 1 \\ S_2 &= 1 \end{aligned}$$

図15(B)



【図16】



【図15(A)】



Dフリップフロップ

【図17】



【図18】



【図20】



【図19】



【図21】



【図23】



【図22】



【図24】



【図25】

図25



ランダムパターン耐性故障がある回路

【図26(A)】

図26(A)



【図26(B)】

図26(B)



【図26(D)】

図26(D)



【図26(C)】

図26(C)



【図26(E)】

図26(E)



【図26(F)】



【図27】



【図28】



【図29】



LoC方式のテストの時間展開モデル表現

【図31】



遅延故障用シード生成モデル1

【図30】



【図32】



シード生成モデル1のタイミングチャート

【図33】

図33



【図34】

図34

故障検出率推移比較(全代表故障)  
実験結果:b21全故障に対する検出率推移



【図35】

図35



【図36】

図36

故障検出率推移比較(全代表故障)  
実験結果:b19 50k印加後未検出故障に対する検出率推移



故障検出率推移比較(全代表故障)  
(生成順に5k選択)  
実験結果:b19 50k印加後未検出故障に対する検出率推移  
実験結果:b21 10k印加後未検出故障に対する検出率推移

---

フロントページの続き

特許法第30条第2項適用 電子情報通信学会技術研究報告信学技法(IEICE Technical Report) Vol. 113 No. 104 (平成25年6月14日)一般社団法人電子情報通信学会発行第7~12頁に発表

特許法第30条第2項適用 平成25年7月4日 亜細亜大学(台湾 台中市)において開催されたThe 7th International Conference on Complex, Intelligent and Software Insensitive Systems(CISIS-2013)で発表

特許法第30条第2項適用 平成25年3月11日 福岡システムLSI総合開発センター2F会議室Aにおいて開催された4大学LSIテストセミナーで発表

(出願人による申告) 平成24年度、平成25年度、独立行政法人科学技術振興機構戦略的創造研究推進事業、産業技術力強化法第19条の適用を受ける特許出願

(72)発明者 大竹 哲史

大分県大分市大字旦野原700番地 国立大学法人大分大学内

(72)発明者 本田 太郎

大分県大分市大字旦野原700番地 国立大学法人大分大学内

(72)発明者 森保 孝憲

大分県大分市大字旦野原700番地 国立大学法人大分大学内

審査官 島 崎 純一

(56)参考文献 特開昭55-123744(JP,A)

米国特許第6611933(US,B1)

(58)調査した分野(Int.Cl., DB名)

G01R 31/28

H01L 21/822

H01L 27/04