

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第2区分

【発行日】平成29年10月19日(2017.10.19)

【公開番号】特開2015-70269(P2015-70269A)

【公開日】平成27年4月13日(2015.4.13)

【年通号数】公開・登録公報2015-024

【出願番号】特願2014-192072(P2014-192072)

【国際特許分類】

H 01 L 23/12 (2006.01)

H 05 K 3/46 (2006.01)

【F I】

H 01 L 23/12 N

H 05 K 3/46 Q

H 05 K 3/46 T

H 05 K 3/46 N

【手続補正書】

【提出日】平成29年9月11日(2017.9.11)

【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

第1の誘電体層(14)と、

前記第1の誘電体層(14)に付着される少なくとも1つの半導体デバイス(12)と、

前記少なくとも1つの半導体デバイス(12)を埋め込むように、前記第1の誘電体層(14)および前記少なくとも1つの半導体デバイス(12)の周りに付着される1つまたは複数の誘電体シート(26)と、

前記少なくとも1つの半導体デバイス(12)に至るように形成される複数のビア(30)であって、前記第1の誘電体層(14)および前記1つまたは複数の誘電体シート(26)の少なくとも1つに形成される複数のビア(30)と、

前記少なくとも1つの半導体デバイス(12)に対する電気的相互接続を形成するため、前記複数のビア(30)に、およびパッケージ構造(10)の1つまたは複数の外側に面する表面(18、20)上に形成される金属相互接続(38)と、

前記少なくとも1つの半導体デバイス(12)の周りに配置される誘電体ウェブ(62)を含み、

前記誘電体ウェブ(62)は、前記少なくとも1つの半導体デバイス(12)を受け取るために、それに形成される1つまたは複数の開口(28)を含み、

前記第1の誘電体層(14)は、積層プロセスの間に流れない材料から構成され、

前記1つまたは複数の誘電体シート(26)の各々は、前記積層プロセスで硬化する際に溶解し流れるように構成される硬化材料から構成され、そのようにして、前記1つまたは複数の誘電体シート(26)は溶解し流れて、前記少なくとも1つの半導体デバイス(12)の周囲に存在する任意の空気ギャップを埋めるパッケージ構造(10)。

【請求項2】

前記誘電体ウェブ(62)は、前記誘電体シート(26)と比較して増加した剛性を有し、積層プロセスの間に流れないように構築され、前記誘電体ウェブ(62)は、プリン

ト回路基板(ＰＣＢ)コア材料、ポリイミド層、セラミック材料、および複合誘電体材料のうちの1つから構成される、請求項1に記載のパッケージ構造(10)。

【請求項3】

前記誘電体ウェブ(62)は、銅の回路を有するように構築される、請求項1または2に記載のパッケージ構造(10)。

【請求項4】

前記1つまたは複数の誘電体シート(26)は、硬化していないか、または部分的に硬化した状態の、プリプレグ材料、重合樹脂、または接着剤のうちの1つから構成される、請求項1乃至3のいずれかに記載のパッケージ構造(10)。

【請求項5】

前記少なくとも1つの半導体デバイス(12)は、パワー半導体デバイス(72)を含む、請求項1乃至4のいずれかに記載のパッケージ構造(10)。

【請求項6】

前記複数のビア(30)は、

前記第1の誘電体層(14)を貫通し、前記パワー半導体デバイス(72)の前面(32)に至るように形成されるビア(30)と、

前記1つまたは複数の誘電体シート(26)を貫通し、前記パワー半導体デバイス(72)の背面(34)に至るように形成されるビア(30)と、を含み、

前記ビア(30)は、前記パッケージ構造(10)の熱的および電気的ビアとして機能し、

前記金属相互接続(38)は、前記パワー半導体デバイス(72)の前記前面(32)および前記背面(34)に至る前記ビア(30)の各々に形成される、請求項5に記載のパッケージ構造(10)。

【請求項7】

前記金属相互接続(38)は、前記パッケージ構造(10)の前記外側に面する表面(18、20)上に、電気的接続を形成するめっきされた銅パワーオーバーレイ(POL)相互接続および熱拡散銅パッドを含み、そのようにして、前記パワー半導体デバイス(72)に対して電気的および熱的相互接続を提供する、請求項6に記載のパッケージ構造(10)。

【請求項8】

前記パッケージ構造(10)の外側に面する表面(18、20)上に、および前記熱拡散銅パッドの上に付着される熱伝導材料(TIM)(82)をさらに含み、そのようにして前記パッケージ構造(10)をヒートシンクに接合することを可能にする、請求項7に記載のパッケージ構造(10)。

【請求項9】

前記第1の誘電体層(14)および前記1つまたは複数の誘電体シート(26)を貫通し延長する複数の貫通ビア(36)をさらに含み、前記金属相互接続(38)は、前記少なくとも1つの半導体デバイス(72)の前記前面(32)および前記背面(34)に至る前記貫通ビア(36)の各々に形成される、請求項1乃至8のいずれかに記載のパッケージ構造(10)。

【請求項10】

前記第1の誘電体層(14)の反対側の前記パッケージ構造(10)の外側に面する表面(18、20)に配置される第2の誘電体層(16)をさらに含み、前記1つまたは複数の誘電体シート(26)および前記少なくとも1つの半導体デバイス(12)は、前記第1の誘電体層(14)と前記第2の誘電体層(16)との間に配置され、前記第2の誘電体層(16)は、積層プロセスの間に流れない材料から構成される、請求項1乃至9のいずれかに記載のパッケージ構造(10)。

【請求項11】

前記第1の誘電体層(14)の反対側の前記パッケージ構造(10)の外側に面する表面(18、20)に配置される銅箔(61)をさらに含み、前記1つまたは複数の誘電体

シート(26)および前記少なくとも1つの半導体デバイス(12)は、前記第1の誘電体層(14)と前記銅箔(61)との間に配置される、請求項1乃至10のいずれかに記載のパッケージ構造(10)。

#### 【請求項12】

多層パッケージ構造を形成するように、前記パッケージ構造(10)の前記外側に面する表面(18、20)に付着される、PCBプリプレグ材料またはポリイミド材料のうちの1つの層と、

前記PCBプリプレグ材料またはポリイミド材料の前記層の各々を貫通し形成される複数のビア(30)と、

前記PCBプリプレグ材料またはポリイミド材料の前記層の前記複数のビア(30)に形成される金属相互接続(38)と、をさらに含む、請求項1乃至11のいずれかに記載のパッケージ構造(10)。

#### 【請求項13】

半導体デバイスパッケージ構造(10)を製造する方法であって、

少なくとも1つの半導体デバイス(12)を接着剤(22)で第1の誘電体層(14)に付着させるステップと、

硬化する際に溶解し流れるように構成される硬化材料の1つまたは複数の誘電体シート(26)を形成するステップであって、前記誘電体シート(26)の各々は、硬化していないか、または部分的に硬化した状態であるステップと、

前記1つまたは複数の誘電体シート(26)を、前記少なくとも1つの半導体デバイス(12)の周りに配置されるように、前記第1の誘電体層(14)上に付着させるステップと、

前記最後の誘電体シート(26)の外側表面上に銅箔(61)を付着させるステップと、前記1つまたは複数の誘電体シート(26)を溶解して前記少なくとも1つの半導体デバイス(12)の周囲に存在する任意の空気ギャップに流れ込ませて、前記少なくとも1つの半導体デバイス(12)を埋め込むように、前記1つまたは複数の誘電体シート(26)を硬化させるステップであって、前記第1の誘電体層(14)は、前記1つまたは複数の誘電体シート(26)の前記硬化の間には流れないステップと、

前記少なくとも1つの半導体デバイス(12)に至る複数のビア(30)を形成するステップであって、前記複数のビア(30)は、前記第1の誘電体層(14)および前記1つまたは複数の誘電体シート(26)の少なくとも1つに形成されるステップと、

前記複数のビア(30)に、および前記パッケージ構造(10)の1つまたは複数の外側表面の少なくとも一部の上に金属相互接続(38)を形成するステップであって、前記金属相互接続(38)は、前記少なくとも1つの半導体デバイス(12)に対する電気的相互接続を形成するステップと、を含む方法。

#### 【請求項14】

穿孔プロセスまたはスカイビングプロセスの1つにより、前記第1の誘電体層(14)に位置合せマーク(52)を形成するステップをさらに含み、前記第1の誘電体層(14)に前記少なくとも1つの半導体デバイス(12)を前記付着させるステップは、前記位置合せマーク(52)によりガイドされる、請求項13に記載の方法。

#### 【請求項15】

前記第1の誘電体層(14)は、予め金属化された誘電体層を含み、前記第1の誘電体層(14)は、その上に形成される剥離層(42)によって分離される第1および第2の銅層(40、48)を有し、

前記方法は、前記1つまたは複数の誘電体シート(26)の前記硬化させるステップの後に、前記剥離層(42)によって前記第2の銅層(48)を除去するステップをさらに含む、請求項13または14に記載の方法。

#### 【請求項16】

前記少なくとも1つの半導体デバイス(12)を受け取るための1つまたは複数の開口(28)を含むように誘電体ウェブ構造(62)を形成するステップと、

前記第1の誘電体層(14)上に、および前記少なくとも1つの半導体デバイス(12)の周りに前記誘電体ウェブ(62)を配置するステップと、をさらに含み、

前記1つまたは複数の誘電体シート(26)は、前記少なくとも1つの半導体デバイス(12)と前記誘電体ウェブ構造(62)との間の任意のギャップにおける前記第1の誘電体層(14)上に配置される、請求項13乃至15のいずれかに記載の方法。

#### 【請求項17】

前記誘電体ウェブ(62)は、プリント回路基板(PCB)コア材料、ポリイミド層、セラミック材料、および複合誘電体材料のうちの1つから構成される、請求項16に記載の方法。

#### 【請求項18】

前記誘電体ウェブ(62)は、前記金属相互接続(38)に接続される銅の回路を含む、請求項17に記載の方法。

#### 【請求項19】

前記1つまたは複数の誘電体シート(26)は、硬化していないか、または部分的に硬化した状態の、プリプレグ材料、重合樹脂、または接着剤のうちの1つから構成される、請求項13乃至18のいずれかに記載の方法。

#### 【請求項20】

前記少なくとも1つの半導体デバイス(12)は、パワー半導体デバイス(72)を含み、

前記複数のビア(30)を形成するステップは、前記パワー半導体デバイス(72)の背面(34)に至るビア(30)を形成するステップを含み、金属相互接続(38)は、前記パワー半導体デバイス(72)の前記背面(34)に至る前記ビア(30)の各々に形成される、請求項13乃至19のいずれかに記載の方法。

#### 【請求項21】

前記パッケージ構造(10)の1つまたは複数の前記外側表面(18、20)にPCBプリプレグ材料またはポリイミド材料のいずれかの層を積層するステップと、

PCBコア材料またはポリイミド材料の前記層の各々に複数のビア(30)を形成するステップと、

PCBコア材料またはポリイミド材料の前記層の前記複数のビア(30)に金属相互接続(38)を形成するステップと、をさらに含む、請求項13乃至20のいずれかに記載の方法。

#### 【請求項22】

前記第1の誘電体層(14)および前記誘電体シート(26)のスタックを貫通し延長する貫通ビア(36)を形成するステップをさらに含み、

金属相互接続(38)を形成するステップは、前記パッケージ構造(10)を貫通し延長する金属相互接続(38)を形成するステップを含み、

前記金属相互接続(38)は、前記貫通ビア(36)に形成され、前記パッケージ構造(10)の前記外側表面(18、20)上へ出る、請求項13乃至21のいずれかに記載の方法。

#### 【請求項23】

少なくともその一部分に塗布された接着剤(22)を有する第1の誘電体層(14)と、

前記接着剤(22)により前記第1の誘電体層(14)に付着される1つまたは複数の半導体デバイス(12)であって、前記1つまたは複数の半導体デバイス(12)の各々の表面が前記第1の誘電体層(14)に付着されるコンタクトパッドをその上に有する、1つまたは複数の半導体デバイス(12)と、

前記1つまたは複数の半導体デバイス(12)を埋め込むように、前記1つまたは複数の半導体デバイス(12)の周りの前記第1の誘電体層(14)に配置される誘電体封入材(24)であって、前記1つまたは複数の半導体デバイス(12)の周囲に存在する任意の空気ギャップを埋めるように、硬化の際に溶解し流れるように構成される1つまたは

複数の硬化していないかまたは部分的に硬化した誘電体シート(26)を含む誘電体封入材(24)と、

前記1つまたは複数の半導体デバイス(12)に至るよう形成される複数のビア(30)であって、前記第1の誘電体層(14)および前記誘電体封入材(24)の少なくとも一方に形成される複数のビア(30)と、

前記1つまたは複数の半導体デバイス(12)に対する全ての電気的および熱的相互接続を形成する前記複数のビア(30)において、ならびにPOLパッケージ構造(10)において形成されるPOL相互接続と、

前記第1の誘電体層(14)上に、および前記1つまたは複数の半導体デバイス(12)の周りに配置される誘電体ウェブ(62)であって、前記1つまたは複数の半導体デバイス(12)を受け取るために、それに形成される開口(28)を含む誘電体ウェブ(62)と、

を含み、

前記第1の誘電体層(14)は、前記1つまたは複数の誘電体シート(26)の前記硬化の間に流れないように構成され、

前記誘電体ウェブ(62)は、前記1つまたは複数の誘電体シート(26)と比較して増加した剛性を有するように構築され、誘電体封入材(24)を硬化させる処理を受ける際に、溶解しないかまたは流れない材料から構成される、パワーオーバーレイ(POL)パッケージ構造(10)。

#### 【請求項24】

前記複数の誘電体シート(26)は、プリプレグ材料、重合樹脂、または接着剤のうちの1つから構成される、請求項23に記載のパワーオーバーレイ(POL)パッケージ構造(10)。

#### 【請求項25】

前記第1の誘電体層(14)の反対側の前記パッケージ構造(10)の外側に面する表面(18、20)に配置され、前記1つまたは複数の誘電体シート(26)の前記硬化の間に流れないように構成される第2の誘電体層(16)をさらに含み、前記誘電体封入材(24)および前記少なくとも1つの半導体デバイス(12)は、前記第1の誘電体層(14)と前記第2の誘電体層(16)との間に配置される、請求項23または24に記載のパワーオーバーレイ(POL)パッケージ構造(10)。

#### 【請求項26】

第1の誘電体層(14)と、

前記第1の誘電体層(14)に付着される少なくとも1つの半導体デバイス(12)と

前記少なくとも1つの半導体デバイス(12)を埋め込むように、前記第1の誘電体層(14)および前記少なくとも1つの半導体デバイス(12)の周りに付着される1つまたは複数の誘電体シート(26)と、

前記少なくとも1つの半導体デバイス(12)に至るよう形成される複数のビア(30)であって、前記第1の誘電体層(14)および前記1つまたは複数の誘電体シート(26)の少なくとも1つに形成される複数のビア(30)と、

前記少なくとも1つの半導体デバイス(12)に対する電気的相互接続を形成するため、前記複数のビア(30)に、およびパッケージ構造(10)の1つまたは複数の外側に面する表面(18、20)上に形成される金属相互接続(38)と、

を含み、

前記第1の誘電体層(14)は、積層プロセスの間に流れない材料から構成され、

前記1つまたは複数の誘電体シート(26)の各々は、前記積層プロセスで硬化する際に溶解し流れるように構成される硬化材料から構成され、そのようにして、前記1つまたは複数の誘電体シート(26)は溶解し流れて、前記少なくとも1つの半導体デバイス(12)の周囲に存在する任意の空気ギャップを埋め、

前記1つまたは複数の誘電体シート(26)は、硬化していないか、または部分的に硬

化した状態の、プリプレグ材料、重合樹脂、または接着剤のうちの1つから構成される、  
パッケージ構造(10)。

【請求項27】

第1の誘電体層(14)と、

前記第1の誘電体層(14)に付着される少なくとも1つの半導体デバイス(12)と

、  
前記少なくとも1つの半導体デバイス(12)を埋め込むように、前記第1の誘電体層(14)および前記少なくとも1つの半導体デバイス(12)の周りに付着される1つまたは複数の誘電体シート(26)と、

前記少なくとも1つの半導体デバイス(12)に至るように形成される複数のビア(30)であって、前記第1の誘電体層(14)および前記1つまたは複数の誘電体シート(26)の少なくとも1つに形成される複数のビア(30)と、

前記少なくとも1つの半導体デバイス(12)に対する電気的相互接続を形成するため  
に、前記複数のビア(30)に、およびパッケージ構造(10)の1つまたは複数の外側  
に面する表面(18、20)上に形成される金属相互接続(38)と、

多層パッケージ構造を形成するように、前記パッケージ構造(10)の前記外側に面す  
る表面(18、20)に付着される、PCBプリプレグ材料またはポリイミド材料のうち  
の1つの層と、

前記PCBプリプレグ材料またはポリイミド材料の前記層の各々を貫通し形成される複  
数のビア(30)と、

前記PCBプリプレグ材料またはポリイミド材料の前記層の前記複数のビア(30)に  
形成される金属相互接続(38)と、

を含み、

前記第1の誘電体層(14)は、積層プロセスの間に流れない材料から構成され、

前記1つまたは複数の誘電体シート(26)の各々は、前記積層プロセスで硬化する際  
に溶解し流れるように構成される硬化材料から構成され、そのようにして、前記1つまたは  
複数の誘電体シート(26)は溶解し流れて、前記少なくとも1つの半導体デバイス(12)  
の周囲に存在する任意の空気ギャップを埋めるパッケージ構造(10)。

【請求項28】

少なくともその一部分に塗布された接着剤(22)を有する第1の誘電体層(14)と

、  
前記接着剤(22)により前記第1の誘電体層(14)に付着される1つまたは複数の  
半導体デバイス(12)であって、前記1つまたは複数の半導体デバイス(12)の各々  
の表面が前記第1の誘電体層(14)に付着されるコンタクトパッドをその上に有する、  
1つまたは複数の半導体デバイス(12)と、

前記1つまたは複数の半導体デバイス(12)を埋め込むように、前記1つまたは複数  
の半導体デバイス(12)の周りの前記第1の誘電体層(14)に配置される誘電体封入  
材(24)であって、前記1つまたは複数の半導体デバイス(12)の周囲に存在する任  
意の空気ギャップを埋めるように、硬化の際に溶解し流れるように構成される1つまたは  
複数の硬化していないかまたは部分的に硬化した誘電体シート(26)を含む誘電体封入  
材(24)と、

前記1つまたは複数の半導体デバイス(12)に至るように形成される複数のビア(30)  
であって、前記第1の誘電体層(14)および前記誘電体封入材(24)の少なくとも  
一方に形成される複数のビア(30)と、

前記1つまたは複数の半導体デバイス(12)に対する全ての電気的および熱的相互接  
続を形成する前記複数のビア(30)において、ならびにPOLパッケージ構造(10)  
において形成されるPOL相互接続と、

前記第1の誘電体層(14)の反対側の前記パッケージ構造(10)の外側に面する表  
面(18、20)に配置され、前記1つまたは複数の誘電体シート(26)の前記硬化の  
間に流れないように構成される第2の誘電体層(16)と、

含み、

前記誘電体封入材（24）および前記少なくとも1つの半導体デバイス（12）は、前記第1の誘電体層（14）と前記第2の誘電体層（16）との間に配置され、

前記第1の誘電体層（14）は、前記1つまたは複数の誘電体シート（26）の前記硬化の間に流れないように構成される、パワー・オーバー・レイ（POL）パッケージ構造（10）。