

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第3区分

【発行日】平成27年2月26日(2015.2.26)

【公表番号】特表2014-507846(P2014-507846A)

【公表日】平成26年3月27日(2014.3.27)

【年通号数】公開・登録公報2014-016

【出願番号】特願2013-548440(P2013-548440)

【国際特許分類】

|        |       |           |
|--------|-------|-----------|
| H 04 B | 7/06  | (2006.01) |
| H 04 J | 99/00 | (2009.01) |
| H 04 B | 7/04  | (2006.01) |
| H 04 W | 72/04 | (2009.01) |
| H 04 W | 16/28 | (2009.01) |

【F I】

|        |       |       |
|--------|-------|-------|
| H 04 B | 7/06  |       |
| H 04 J | 15/00 |       |
| H 04 B | 7/04  |       |
| H 04 W | 72/04 | 1 1 1 |
| H 04 W | 16/28 | 1 3 0 |

【手続補正書】

【提出日】平成27年1月5日(2015.1.5)

【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

プライマリストリームおよびセカンダリストリームを備える、アップリンク(UL)多入力多出力(MIMO)動作に対するトランスポートフォーマットコンビネーション制約のための、無線受信/送信ユニット(WRTU)において実行される方法であって、

プライマリストリームに適用可能な正規化残存電力マージン(NRPM)を計算するステップと、

前記NRPMに基づいて、前記プライマリストリームに対するサポートされる拡張トランスポートフォーマットコンビネーションインデックス(ETFCI)の組を計算するステップと、

前記プライマリストリームに対する前記サポートされるETFCIの1つを選択するステップと、

少なくともしきい値に基づいて、UL送信に対するランクを判定するステップと、

前記プライマリストリームのETFC選択の出力に基づいて、前記セカンダリストリーム上のデータのビット数を判定するステップと

を備えたことを特徴とする方法。

【請求項2】

前記プライマリストリーム上でスケジューリングされてないデータを送信するステップをさらに備えたことを特徴とする請求項1に記載の方法。

【請求項3】

前記プライマリストリームに適用可能な前記NRPMを計算するステップは、少なくとも1つのETFCIに対する合計NRPMを計算し、および、前記合計NRPMの半分

を前記プライマリストリームに適用するステップを備えていることを特徴とする請求項1に記載の方法。

#### 【請求項4】

前記プライマリストリームに適用可能な前記N R P Mを計算するステップは、  

$$N R P M_{tot,j} = (P_{Max_j} - P_{DPCCH,target} - P_{S-DPCCH,target} - P_{DPDCH} - P_{HS-DP} \\ CCH} - P_{E-DPCCH,j} - P_{S-E-DPCCH,j}) / P_{DPCCH,target}$$
 を計算するステップであって、  
 $N R P M_{tot,j}$ は、前記合計正規化残存電力マージンであり、  
 $P_{Max_j}$ は、許容される最大電力であり、  
 $P_{DPCCH,target}$ は、推定された個別物理制御チャネル(DPCCH)電力ターゲットであり、  
 $P_{S-DPCCH,target}$ は、推定されたセカンダリ(S)-DPCCH電力ターゲットであり、  
 $P_{DPDCH}$ は、DPDCHの電力であり、  
 $P_{HS-DPCCH}$ は、高速(HS)DPCCHの電力であり、  
 $P_{E-DPCCH,j}$ は、前記プライマリストリーム上のE-TFCI<sub>j</sub>に対するE-DPCCHの電力であり、および  
 $P_{S-E-DPCCH,j}$ は、前記プライマリストリーム上のE-TFCI<sub>j</sub>に対する前記セカ  
 ンダリストリームのE-DPCCH(S-DPCCH)の電力である、ステップと、  
 $N R P M_{tot,j}$ の半分を前記プライマリストリームに適用するステップと  
 を備えていることを特徴とする請求項1に記載の方法。

#### 【請求項5】

前記しきい値は、前記セカンダリストリーム上で送信することができるビット数を備えていることを特徴とする請求項1に記載の方法。

#### 【請求項6】

前記しきい値は、サービンググラントにしたがって、前記セカンダリストリーム上で送信することができるビット数を備えていることを特徴とする請求項5に記載の方法。

#### 【請求項7】

前記ランクを判定するステップは、セカンダリ電力オフセットにさらに基づいていることを特徴とする請求項5に記載の方法。

#### 【請求項8】

最高優先度の空でない論理チャネルに関連付けられたHARQオフセットを使用して、前記セカンダリストリーム上で送信することができる前記ビット数を計算するステップをさらに備えたことを特徴とする請求項5に記載の方法。

#### 【請求項9】

RRCシグナリングを介して前記しきい値を受信するステップをさらに備えたことを特徴とする請求項5に記載の方法。

#### 【請求項10】

前記WRTUは、前記セカンダリストリームに対するE-TFC選択を実行しないことを特徴とする請求項5に記載の方法。

#### 【請求項11】

前記セカンダリストリーム上のデータの前記ビット数を判定するステップは、前記プライマリストリームの電力とオフセットとに基づいていることを特徴とする請求項1に記載の方法。

#### 【請求項12】

前記セカンダリストリーム上のデータの前記ビット数を判定するステップは、NodeBによりシグナリングされたMIMOにさらに基づいていることを特徴とする請求項1に記載の方法。

#### 【請求項13】

送信機と、

受信機と、

プライマリストリームに適用可能な正規化残存電力マージン（N R P M）を計算し、

前記N R P Mに基づいて、前記プライマリストリームに対するサポートされる拡張トランスポートフォーマットコンビネーションインデックス（E - T F C I）のセットを計算し、

少なくともしきい値に基づいて、U L送信に対するランクを判定し、および

前記プライマリストリームのE - T F C選択の出力に基づいて、セカンダリストリーム上のデータのビット数を判定する、

ことによって、前記プライマリストリームおよび前記セカンダリストリームを備えるアップリンク（U L）多入力多出力（MIMO）動作に対するトランスポートフォーマットコンビネーション選択を実行するように構成されたプロセッサと

を備えたことを特徴とする無線受信／送信ユニット（W R T U）。

#### 【請求項14】

前記プロセッサは、前記送信機に対し、前記プライマリストリーム上でスケジューリングされてないデータのみを送信させるようにさらに構成されていることを特徴とする請求項13に記載のW R T U。

#### 【請求項15】

前記プロセッサは、少なくとも1つのE - T F C Iに対する合計N R P Mを計算し、および前記合計N R P Mの半分を前記プライマリストリームに適用することによって、前記プライマリストリームに適用可能な前記N R P Mを計算するようにさらに構成されていることを特徴とする請求項13に記載のW R T U。

#### 【請求項16】

前記プロセッサは、

$$N R P M_{tot,j} = 0.5 * (P_{Max,j} - P_{DPCCH,target} - P_{S-DPCCH,target} - P_{DPDCH} - P_{HS-DPCCH} - P_{E-DPCCH,j} - P_{S-E-DPCCH,j}) / P_{DPCCH,target}$$

を計算することにより、前記プライマリストリームに適用可能な前記N R P Mを計算し、

N R P M<sub>tot,j</sub>は、前記合計正規化残存電力マージンであり、

P<sub>Max,j</sub>は、許容される最大電力であり、

P<sub>DPCCH,target</sub>は、推定された個別物理制御チャネル（D P C C H）電力ターゲットであり、

P<sub>S-DPCCH,target</sub>は、推定されたセカンダリ（S）- D P C C H電力ターゲットであり、

P<sub>DPDCH</sub>は、D P D C Hの電力であり、

P<sub>HS-DPCCH</sub>は、高速（H S）D P C C Hの電力であり、

P<sub>E-DPCCH,j</sub>は、前記プライマリストリーム上のE - T F C I<sub>j</sub>に対するE - D P C C Hの電力であり、および、

P<sub>S-E-DPCCH,j</sub>は、前記プライマリストリーム上のE - T F C I<sub>j</sub>に対する前記セカンダリストリームのE - D P C C H（S - D P C C H）の電力であり、ならびに、

N R P M<sub>tot,j</sub>の半分を前記プライマリストリームに適用する

ようにさらに構成されていることを特徴とする請求項13に記載のW R T U。

#### 【請求項17】

前記しきい値は、前記セカンダリストリーム上で送信することができるビット数を備えていることを特徴とする請求項13に記載のW R T U。

#### 【請求項18】

前記しきい値は、サービンググラントにしたがって、前記セカンダリストリーム上で送信することができるビット数を備えていることを特徴とする請求項17に記載のW R T U。

#### 【請求項19】

前記プロセッサは、セカンダリ電力オフセットに基づいて前記ランクを判定する

ように構成されていることを特徴とする請求項 1 7 に記載の W R T U。

【請求項 2 0】

前記プロセッサは、最高優先度の空でない論理チャネルに関連付けられた H A R Q オフセットを使用して、前記セカンダリストリーム上で送信することができる前記ビット数を計算するようにさらに構成されていることを特徴とする請求項 1 7 に記載の W R T U。

【請求項 2 1】

前記 W R T U は、R R C シグナリングを介して前記しきい値を受信することを特徴とする請求項 1 7 に記載の W R T U。

【請求項 2 2】

前記 W R T U は、前記セカンダリストリームに対する E - T F C 制約を実行しないことを特徴とする請求項 1 7 に記載の W R T U。

【請求項 2 3】

前記プロセッサは、前記プライマリストリームの電力とオフセットとに基づいて、前記セカンダリストリーム上のデータの前記ビット数を判定するようにさらに構成されていることを特徴とする請求項 1 3 に記載の W R T U。

【請求項 2 4】

前記プロセッサは、N o d e B によりシグナリングされた M I M O にさらに基づいて、前記セカンダリストリーム上のデータの前記ビット数を判定するようにさらに構成されていることを特徴とする請求項 2 3 に記載の W R T U。