

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第5259644号  
(P5259644)

(45) 発行日 平成25年8月7日(2013.8.7)

(24) 登録日 平成25年5月2日(2013.5.2)

(51) Int.Cl.

F 1

HO1L 21/336 (2006.01)  
 HO1L 29/788 (2006.01)  
 HO1L 29/792 (2006.01)  
 HO1L 21/8247 (2006.01)  
 HO1L 27/115 (2006.01)

HO1L 29/78 371  
 HO1L 27/10 434  
 HO1L 27/10 481

請求項の数 10 (全 44 頁) 最終頁に続く

(21) 出願番号 特願2010-91276 (P2010-91276)  
 (22) 出願日 平成22年4月12日 (2010.4.12)  
 (62) 分割の表示 特願2003-94517 (P2003-94517)  
 の分割  
 原出願日 平成15年3月31日 (2003.3.31)  
 (65) 公開番号 特開2010-192921 (P2010-192921A)  
 (43) 公開日 平成22年9月2日 (2010.9.2)  
 審査請求日 平成22年4月12日 (2010.4.12)

(73) 特許権者 302062931  
 ルネサスエレクトロニクス株式会社  
 神奈川県川崎市中原区下沼部1753番地  
 (74) 代理人 100080001  
 弁理士 筒井 大和  
 (72) 発明者 川嶋 祥之  
 東京都小平市上水本町五丁目20番1号  
 株式会社日立製作所 半導体グループ内  
 (72) 発明者 伊藤 文俊  
 東京都小平市上水本町五丁目20番1号  
 株式会社日立製作所 半導体グループ内  
 (72) 発明者 坂井 健志  
 東京都小平市上水本町五丁目20番1号  
 株式会社日立製作所 半導体グループ内

最終頁に続く

(54) 【発明の名称】半導体装置の製造方法および半導体装置

## (57) 【特許請求の範囲】

## 【請求項 1】

互いに隣接するメモリ用の第1電界効果トランジスタ、及び、メモリセル選択用の第2電界効果トランジスタを持つ不揮発性メモリセルを有する半導体装置の製造方法において、

(a) 半導体基板に第2不純物を導入することにより、前記第2電界効果トランジスタのチャネル形成領域となる第2導電型の第2半導体領域を形成する工程、

(b) 前記第2半導体領域上に、前記第2電界効果トランジスタの第2ゲート絶縁膜を形成する工程、

(c) 前記第2ゲート絶縁膜上に、前記第2電界効果トランジスタの第2ゲート電極を形成する工程、

(d) 前記第2ゲート電極と隣接する領域の前記半導体基板をエッチングする工程、

(e) 前記(d)工程後に、前記半導体基板に第1不純物を導入することにより、前記隣接する領域に、前記第1電界効果トランジスタのチャネル形成領域となり、且つ、前記第2導電型とは反対の導電型である第1導電型の第1半導体領域を形成する工程、

(f) 前記(e)工程後に、前記第2ゲート電極の側壁上、及び、前記第1半導体領域上に、データ記憶に寄与する電荷を蓄積する絶縁膜からなる電荷蓄積層を有する前記第1電界効果トランジスタの第1ゲート絶縁膜を形成する工程、

(g) 前記第1ゲート絶縁膜上に、前記第1電界効果トランジスタの第1ゲート電極を形成する工程を有し、

10

20

前記(d)工程にて、前記隣接する領域に形成されている前記第2半導体領域が除去されることを特徴とする半導体装置の製造方法。

【請求項2】

請求項1に記載の半導体装置の製造方法において、

前記第1ゲート電極の一部が、前記第2ゲート電極上に乗り上げるように前記第1ゲート電極をバターニングする工程を有することを特徴とする半導体装置の製造方法。

【請求項3】

請求項1または2に記載の半導体装置の製造方法において、

前記電荷蓄積層は絶縁膜からなり、離散的なトラップ準位を含むことを特徴とする半導体装置の製造方法。

10

【請求項4】

請求項1～3のいずれか1項に記載の半導体装置の製造方法において、

前記電荷蓄積層が窒化シリコンからなることを特徴とする半導体装置の製造方法。

【請求項5】

請求項1～4のいずれか1項に記載の半導体装置の製造方法において、

前記(g)工程の後、さらに、

(h)前記第1および第2ゲート電極と隣接する領域に、前記第1導電型の第3および第4半導体領域を各々形成する工程、

(i)前記第2ゲート電極の側面に、第1絶縁膜からなる第1サイドウォールを形成すると共に、前記第1ゲート電極の側面に、前記第1絶縁膜からなる第2サイドウォールを形成する工程、

(j)前記第1および第2サイドウォールと隣接する領域に、前記第1導電型の第5および第6半導体領域を各々形成する工程、を有することを特徴とする半導体装置の製造方法

20

【請求項6】

互いに隣接するメモリ用の第1電界効果トランジスタ、及び、メモリセル選択用の第2電界効果トランジスタを持つ不揮発性メモリセルを有する半導体装置において、

半導体基板に形成され、且つ、前記第2電界効果トランジスタのチャネル形成領域となる第2導電型の第2半導体領域と、

前記第2半導体領域上に形成された前記第2電界効果トランジスタの第2ゲート絶縁膜と、

前記第2ゲート絶縁膜上に形成された前記第2電界効果トランジスタの第2ゲート電極と、

前記半導体基板に形成され、前記第1電界効果トランジスタのチャネル形成領域となり、且つ、前記第2導電型とは反対の導電型である第1導電型の第1半導体領域と、

前記第2ゲート電極の側壁上、及び、前記第1半導体領域上に形成され、且つ、データ記憶に寄与する電荷を蓄積する絶縁膜からなる電荷蓄積層を有する前記第1電界効果トランジスタの第1ゲート絶縁膜と、

前記第1ゲート絶縁膜上に形成された前記第1電界効果トランジスタの第1ゲート電極と、

を有し、

前記第1電界効果トランジスタの前記第1半導体領域の表面は、前記第2電界効果トランジスタの前記第2半導体領域の表面よりも低くなるように形成されており、

前記第1半導体領域が形成された領域は、前記第2半導体領域が除去されていることを特徴とする半導体装置。

30

【請求項7】

請求項6に記載の半導体装置において、

前記第1ゲート電極は、前記第2ゲート電極上に乗り上げている構成を有することを特徴とする半導体装置。

【請求項8】

40

50

請求項 6 または 7 に記載の半導体装置において、  
前記電荷蓄積層は 絶縁膜からなり、離散的なトラップ準位を含むことを特徴とする半導体装置。

【請求項 9】

請求項 6 ~ 8 のいずれか 1 項に記載の半導体装置において、  
前記電荷蓄積層が窒化シリコンからなることを特徴とする半導体装置。

【請求項 10】

請求項 6 ~ 9 のいずれか 1 項に記載の半導体装置において、  
前記半導体装置はさらに、  
前記第 1 および第 2 ゲート電極と隣接する領域に各々形成された前記第 1 導電型の第 3  
および第 4 半導体領域と、  
前記第 2 ゲート電極の側面に形成された第 1 絶縁膜からなる第 1 サイドウォールと、  
前記第 1 ゲート電極の側面に形成された前記第 1 絶縁膜からなる第 2 サイドウォールと  
、  
前記第 1 および第 2 サイドウォールと隣接する領域に各々形成された前記第 1 導電型の  
第 5 および第 6 半導体領域と、を有することを特徴とする半導体装置。

10

【発明の詳細な説明】

【技術分野】

【0001】

本発明は、半導体装置の製造方法および半導体装置技術に関し、特に、不揮発性メモリを有する半導体装置の製造方法および半導体装置に適用して有効な技術に関するものである。

20

【背景技術】

【0002】

EEPROM (Electrically Erasable Programmable Read Only Memory) やフラッシュメモリ等のような電気的に書き換え可能な不揮発性メモリは、オンボードでプログラムの書き換えができることから、開発期間の短縮、開発効率の向上が可能になるほか、少量多品種生産への対応、仕向け先別チューニング、出荷後のプログラムアップデート等、様々な用途に応用が広がっている。特に、近年では、MPU (Micro Processing Unit) とEEPROM (またはフラッシュメモリ)とを内蔵したマイコンへのニーズが大きい。電気的に書き換え可能な不揮発性メモリとしては、通常のポリシリコンをフローティング電極としたEEPROMが主に使用されている。しかし、この構造のEEPROMでは、フローティングゲート電極を取り囲む酸化膜のどこか一部にでも欠陥があると、電荷蓄積層が導体であるため、異常リークにより蓄積ノードに貯えられた電荷がすべて抜けてしまう場合がある。特に今後、微細化が進み集積度が向上してくると、この問題がより顕著になってくると考えられる。

30

【0003】

そこで、近年は、窒化膜 (Si<sub>3</sub>N<sub>4</sub> 等) を電荷蓄積層とするMNO<sub>S</sub> (Metal Nitride Oxide Semiconductor) 構造またはMONOS (Metal Oxide Nitride Oxide Semiconductor) 構造が注目されている。この場合、データ記憶に寄与する電荷は、絶縁体である窒化膜の離散トラップに蓄積されるため、蓄積ノードを取り巻く酸化膜のどこか一部に欠陥が生じて異常リークがおきても、電荷蓄積層の電荷が全て抜けてしまうことがないため、データ保持の信頼度を向上させることが可能である。

40

【0004】

メモリセルの構成としては、單一トランジスタ構造のメモリセルが提案されている。書き込／消去方式としては、半導体基板からの全面 FN (Fowler Nordheim) トンネリング注入による書き込み、半導体基板への FN トンネリング電流による消去を行う方式の他、ホットエレクトロン注入による書き込み、半導体基板もしくはソース、ドレイン領域への FN トンネリング電流による消去を行う方式が提案されている。さらに、MONOS型單一トランジスタセル構造の場合、EEPROMセル構造と比べてディスターブの影響を受け易いので、コントロールゲート電極を設けた 2 トランジスタ構成のスプリットゲート型メモリセル

50

構造も提案されている。この種のスプリットゲート型メモリセル構造には、そのいずれかのゲート電極が他方のゲート電極に乗り上げるプロセスの違いにより、コントロールゲート電極乗り上げ型、メモリゲート電極乗り上げ型およびサイドウォール方式を用いたメモリゲート電極乗り上げ型等が実現可能である。

【0005】

なお、例えば特開平6-85251号公報には、メモリセルではないがMOS・FETのゲート電極を形成した後、そのゲート電極の両側に位置する半導体基板の表層部分をエッチングし、チャネル領域とソース・ドレイン領域とで段差を形成する技術が開示されている（例えば特許文献1）。

【0006】

また、例えば特開平5-267250号公報には、フラッシュメモリの製造工程において隣接するゲート電極（フローティングゲート）の側面にサイドウォールを形成した後、そのゲート電極およびサイドウォールをマスクとして、下層のフィールド絶縁膜および半導体基板を部分的にエッチングし、溝を形成する技術が開示されている（例えば特許文献2）。

【0007】

また、例えば特開2000-91452号公報には、MONOS構造の不揮発性メモリの動作時に、選択されたメモリセルトランジスタに隣接する非選択のメモリセルトランジスタに対してデータの書き込みや読み出しが行われないように、メモリセルトランジスタのソースおよびドレイン用の埋込領域上の絶縁膜パターンのチャネル側側面にオフセットサイドウォールを設け、メモリセルトランジスタのチャネルが拡大し難いようにする構成が開示されている（例えば特許文献3）。

【0008】

また、例えば特開平6-125094号公報には、メモリセルトランジスタのONO膜およびゲート電極と、ソース領域との間にオフセット領域を設ける構成が開示されている（例えば特許文献4）。

【0009】

また、例えば特開2001-168219号公報には、MONOS型のメモリセルトランジスタのチャネルに段差を設け、この段差を通じてチャネルホットエレクトロン注入を行う構成が開示されている。また、この公報の段落番号0038には、FNトンネル電流を用いて電荷を引き抜くことで消去を行うメモリセルトランジスタのゲート電極が、p型またはn型の不純物が高濃度に導入されて導電化されたポリシリコンからなる旨が記載されている（例えば特許文献5）。

【0010】

また、例えば特開2002-298591号公報には、EEPROMの読み出し動作を繰り返すことにより、非選択のメモリセルのしきい値電圧が上昇しデータが破壊されるのを抑制または防止するために、メモリセルのしきい値電圧を、データ読み出し時にソースおよびドレインに印加される電圧のうちの低い方の電圧よりも高くし、データ読み出し時にゲート電極に印加される電圧よりも低くする構成が開示されている（例えば特許文献6）。

【先行技術文献】

【特許文献】

【0011】

【特許文献1】特開平6-85251号公報

【特許文献2】特開平5-267250号公報

【特許文献3】特開2000-91452号公報

【特許文献4】特開平6-125094号公報

【特許文献5】特開2001-168219号公報

【特許文献6】特開2002-298591号公報

【発明の概要】

【発明が解決しようとする課題】

10

20

30

40

50

## 【0012】

ところが、上記のようにスプリットゲート型メモリセル構造を採用し、電荷蓄積層として窒化膜を用いる不揮発性メモリは新しい構造であり、その不揮発性メモリを有する半導体装置においては、如何にして電気的特性の向上を図るかが重要課題の一つとなっている。

## 【0013】

本発明の目的は、スプリットゲート型メモリセル構造を採用し、電荷蓄積層として窒化膜を用いる不揮発性メモリを有する半導体装置において電気的特性を向上させることのできる技術を提供することにある。

## 【0014】

本発明の前記ならびにその他の目的と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。

## 【課題を解決するための手段】

## 【0015】

本願において開示される発明のうち、代表的なものの概要を簡単に説明すれば、次のとおりである。

## 【0016】

すなわち、本発明は、互いに隣接するように配置された第1、第2電界効果トランジスタを持つ不揮発性メモリセルを半導体基板に有するものにおいて、前記半導体基板に既に形成されている前記第1電界効果トランジスタの第1導電型の第1半導体領域のうち、前記第2電界効果トランジスタの形成領域に配置されている部分をエッティングした後、そのエッティング領域に、前記第2電界効果トランジスタの第1導電型とは反対の第2導電型の第2半導体領域を形成するものである。

## 【0017】

また、本発明は、互いに隣接するように配置された第1、第2電界効果トランジスタを持つ不揮発性メモリセルを半導体基板に有するものにおいて、前記第1電界効果トランジスタの第1ゲート電極下の第1導電型の第1半導体領域のうち、前記第2電界効果トランジスタ側の端部が、前記第2電界効果トランジスタの第2ゲート電極下にはみ出ずか、または第2ゲート電極端部に一致するように、前記第2電界効果トランジスタの第2ゲート電極下に第1導電型とは反対の第2導電型の第2半導体領域を形成するものである。

## 【0018】

また、本発明は、ゲート電極と、電荷蓄積層とを有する不揮発性メモリセルを有するものにおいて、前記ゲート電極を加工した後、前記電荷蓄積層の端部をその端部側面が前記ゲート電極の端部側面下に位置されるようにオーバーエッティングするものである。

## 【0019】

また、本発明は、互いに隣接するように配置された第1、第2電界効果トランジスタの第1、第2ゲート電極の一方のゲート電極が他方のゲート電極に乗り上げるような構造を持つ不揮発性メモリセルを半導体基板に有するものにおいて、前記一方のゲート電極形成用の導体膜を堆積する前に、前記他方のゲート電極の側面側であって、前記一方のゲート電極が乗り上げない側の半導体基板の主面上に、保護膜を形成しておくものである。

## 【0020】

また、本発明は、電荷蓄積層に蓄えられた電荷をn型のゲート電極側に引き抜くことでデータの消去を行う不揮発性メモリセルを有するものにおいて、前記n型のゲート電極中の前記電荷蓄積層側の第1領域のn型不純物の濃度を、前記n型のゲート電極中の前記第1領域以外の第2領域のn型不純物の濃度よりも低くするものである。

## 【0021】

また、本発明は、電荷蓄積層に蓄えられた電荷をゲート電極側に引き抜くことでデータの消去を行う不揮発性メモリセルを有するものにおいて、書き込みレベルの最も少ない状態が前記不揮発性メモリセルの初期のしきい値電圧よりも高い状態とするものである。

## 【発明の効果】

10

20

30

40

50

## 【0022】

本願によって開示される発明のうち、代表的なものによって得られる効果を簡単に説明すれば、以下の通りである。

## 【0023】

すなわち、互いに隣接するように配置された第1、第2電界効果トランジスタを持つ不揮発性メモリセルを半導体基板に有する半導体装置の電気的特性を向上させることができる。

## 【図面の簡単な説明】

## 【0024】

【図1】本発明の一実施の形態である半導体装置のメモリセルの回路図である。

10

【図2】図1のメモリセルのデバイス基本構造例の要部断面図である。

【図3】図1および図2のメモリセルのデータの読み出し動作、消去動作および書き込み動作時の各部への印加電圧値の一例の説明図である。

【図4】図1のメモリセルのデバイス基本構造の他の例の要部断面図である。

【図5】図1のメモリセルのデバイス基本構造のさらに他の例の要部断面図である。

【図6】図1のメモリセルの形成工程で生じる不具合を説明するための半導体装置の製造工程中の要部断面図である。

【図7】図1のメモリセルの形成工程で生じる不具合を説明するための半導体装置の製造工程中の要部断面図である。

【図8】本発明の一実施の形態である半導体装置の製造工程中の要部断面図である。

20

【図9】図8に続く半導体装置の製造工程中の要部断面図である。

【図10】図9に続く半導体装置の製造工程中の要部断面図である。

【図11】図10に続く半導体装置の製造工程中の要部断面図である。

【図12】図11に続く半導体装置の製造工程中の要部断面図である。

【図13】図12に続く半導体装置の製造工程中の要部断面図である。

【図14】図13に続く半導体装置の製造工程中の要部断面図である。

【図15】図14に続く半導体装置の製造工程中の要部断面図である。

【図16】図15に続く半導体装置の製造工程中の要部断面図である。

【図17】図16に続く半導体装置の製造工程中の要部断面図である。

【図18】図17に続く半導体装置の製造工程中の要部断面図である。

30

【図19】図18に続く半導体装置の製造工程中の要部断面図である。

【図20】本発明の他の実施の形態である半導体装置の製造工程中の要部断面図である。

【図21】図20に続く半導体装置の製造工程中の要部断面図である。

【図22】図21に続く半導体装置の製造工程中の要部断面図である。

【図23】本発明の他の実施の形態である半導体装置の製造工程中の要部断面図である。

【図24】図23に続く半導体装置の製造工程中の要部断面図である。

【図25】図24に続く半導体装置の製造工程中の要部断面図である。

【図26】図25に続く半導体装置の製造工程中の要部断面図である。

【図27】図26に続く半導体装置の製造工程中の要部断面図である。

【図28】図27に続く半導体装置の製造工程中の要部断面図である。

40

【図29】図28に続く半導体装置の製造工程中の要部断面図である。

【図30】図29に続く半導体装置の製造工程中の要部断面図である。

【図31】図30に続く半導体装置の製造工程中の要部断面図である。

【図32】図1のメモリセルの形成工程で生じる他の不具合を説明するための半導体装置の製造工程中の要部断面図である。

【図33】図32の領域Bの拡大断面図である。

【図34】本発明の他の実施の形態である半導体装置の製造工程中の要部断面図である。

【図35】図34に続く半導体装置の製造工程中の要部断面図である。

【図36】図35に続く半導体装置の製造工程中の要部断面図である。

【図37】図36に続く半導体装置の製造工程中の要部断面図である。

50

【図38】図37に続く半導体装置の製造工程中の要部断面図である。

【図39】図38の領域Dの拡大断面図である。

【図40】本発明の他の実施の形態である半導体装置の要部拡大断面図である。

【図41】図1のメモリセルの形成工程で生じる他の不具合を説明するための半導体装置の製造工程中の要部断面図である。

【図42】図41に続く半導体装置の製造工程中の要部断面図である。

【図43】図42に続く半導体装置の製造工程中の要部断面図である。

【図44】本発明の他の実施の形態である半導体装置の製造工程中の要部断面図である。

【図45】図44に続く半導体装置の製造工程中の要部断面図である。

【図46】図45に続く半導体装置の製造工程中の要部断面図である。

10

【図47】図46に続く半導体装置の製造工程中の要部断面図である。

【図48】図47に続く半導体装置の製造工程中の要部断面図である。

【図49】図48に続く半導体装置の製造工程中の要部断面図である。

【図50】図49に続く半導体装置の製造工程中の要部断面図である。

【図51】図50に続く半導体装置の製造工程中の要部断面図である。

【図52】図51に続く半導体装置の製造工程中の要部断面図である。

【図53】本発明の他の実施の形態である半導体装置の製造工程中の要部断面図である。

【図54】図53に続く半導体装置の製造工程中の要部断面図である。

【図55】図54に続く半導体装置の製造工程中の要部断面図である。

【図56】図55に続く半導体装置の製造工程中の要部断面図である。

20

【図57】図56に続く半導体装置の製造工程中の要部断面図である。

【図58】図57に続く半導体装置の製造工程中の要部断面図である。

【図59】図58に続く半導体装置の製造工程中の要部断面図である。

【図60】図59に続く半導体装置の製造工程中の要部断面図である。

【図61】図60に続く半導体装置の製造工程中の要部断面図である。

【図62】本発明の他の実施の形態である半導体装置のメモリ領域の一例の要部平面図である。

【図63】図1のメモリセルの形成工程で生じる他の不具合を説明するための半導体装置の製造工程中の要部断面図である。

【図64】図63に続く半導体装置の製造工程中の要部断面図である。

30

【図65】図64の要部拡大断面図である。

【図66】本発明の他の実施の形態である半導体装置の製造工程中の要部断面図である。

【図67】図66に続く半導体装置の製造工程中の要部断面図である。

【図68】図67に続く半導体装置の製造工程中の要部断面図である。

【図69】図68の半導体装置のメモリセルの要部拡大断面図である。

【図70】本発明の他の実施の形態である半導体装置のメモリセルの要部拡大断面図である。

【図71】本発明の他の実施の形態である半導体装置の製造工程中の要部断面図である。

【図72】図71に続く半導体装置の製造工程中の要部断面図である。

【図73】図72に続く半導体装置の製造工程中の要部断面図である。

40

【図74】図73に続く半導体装置の製造工程中の要部断面図である。

【図75】本発明の他の実施の形態である半導体装置の製造工程中の要部断面図である。

【図76】図75に続く半導体装置の製造工程中の要部断面図である。

【図77】図76に続く半導体装置の製造工程中の要部断面図である。

【図78】図77に続く半導体装置の製造工程中の要部断面図である。

【図79】図1のメモリセルの形成工程で生じる他の不具合を説明するための図であり、消去動作のメモリゲート電極中の不純物濃度依存性を示すグラフ図である。

【図80】メモリゲート電極およびその近傍の電荷蓄積層のエネルギーバンド図である。

【図81】本発明の他の実施の形態である半導体装置の要部断面図である。

【図82】本発明の他の実施の形態である半導体装置の要部断面図である。

50

【図83】本発明の他の実施の形態である半導体装置の要部断面図である。

【図84】本発明の他の実施の形態である半導体装置の要部断面図である。

【図85】本発明のさらに他の実施の形態である半導体装置の書き込みおよび消去状態の説明図である。

【発明を実施するための形態】

【0025】

本願発明の実施の形態を詳細に説明する前に、本実施の形態における用語の意味を説明すると次の通りである。

【0026】

窒化シリコン、窒化ケイ素またはシリコンナイトライドというときは、 $\text{Si}_3\text{N}_4$  は勿論であるが、それのみではなく、シリコンの窒化物で類似組成の絶縁膜を含むものとする。

【0027】

以下、本発明の実施の形態を図面に基づいて詳細に説明する。なお、以下の実施の形態においては便宜上その必要があるときは、複数のセクションまたは実施の形態に分割して説明するが、特に明示した場合を除き、それらはお互いに無関係なものではなく、一方は他方の一部または全部の変形例、詳細、補足説明等の関係にある。また、以下の実施の形態において、要素の数等（個数、数値、量、範囲等を含む）に言及する場合、特に明示した場合および原理的に明らかに特定の数に限定される場合等を除き、その特定の数に限定されるものではなく、特定の数以上でも以下でも良い。さらに、以下の実施の形態において、その構成要素（要素ステップ等も含む）は、特に明示した場合および原理的に明らかに必須であると考えられる場合等を除き、必ずしも必須のものではないことは言うまでもない。同様に、以下の実施の形態において、構成要素等の形状、位置関係等に言及するときは、特に明示した場合および原理的に明らかにそうでないと考えられる場合等を除き、実質的にその形状等に近似または類似するもの等を含むものとする。このことは、上記数値および範囲についても同様である。また、本実施の形態を説明するための全図において同一機能を有するものは同一の符号を付し、その繰り返しの説明は省略する。また、本実施の形態で用いる図面においては、平面図であっても図面を見易くするためにハッチングを付す場合もある。また、以下の実施の形態においては、電界効果トランジスタを代表するMIS・FET (Metal Insulator Semiconductor Field Effect Transistor) をMISと略し、pチャネル型のMIS・FETをpMISと略し、nチャネル型のMIS・FETをnMISと略す。なお、MOS・FET (Metal Oxide Semiconductor FET) は、そのゲート絶縁膜が酸化シリコン ( $\text{SiO}_2$  等) 膜からなる構造の電界効果トランジスタであり、上記MISの下位概念に含まれるものとする。

【0028】

（実施の形態1）

本発明者が検討したのは、EEPROMまたはフラッシュメモリ等のような不揮発性メモリを有する半導体装置であって、その不揮発性メモリの複数のメモリセルの各々が、例えば2トランジスタ構造のスプリットゲート電極構造を備え、かつ、その一方のトランジスタ側に、窒化膜（窒化シリコン膜等）をデータ記憶用の電荷蓄積層とするMONOS (Metal Oxide Nitride Oxide Semiconductor) 構造を備える半導体装置である。MONOS構造とした場合、單一トランジスタメモリセルでは、EEPROM構造の場合に比べてディスターブの影響を受け易いので、これを防ぐべく、2トランジスタ構造のスプリットゲート電極構造を採用している。また、上述したスプリットゲート型のメモリセル構造はいずれも消去時に半導体基板から電荷蓄積層にホールを注入、もしくは電荷蓄積層から半導体基板に電子を引き抜くため、メモリゲート電極に負電圧を印加する負電源回路が必要となり、メモリ占有率が低下して製造歩留りが低下してしまう。また、FNトンネリング電流で書き込みを行う場合、書き込みの高速化が難しいという問題もある。従って、データ書き込み時はホットエレクトロン注入により半導体基板から電荷蓄積用の窒化膜中に電子を注入することで書き込み時間の高速化を図る一方、データ消去時はメモリゲート電極側に正の電圧を

10

20

30

40

50

印加して電荷蓄積用の窒化膜中の電子をメモリゲート電極側に引き抜く動作とすることで電源回路の簡素化が可能になる。しかし、これまで上記のような回路動作を行うメモリセル構造については詳細に検討されていない。そこで、本実施の形態では、上記のような回路動作を行うメモリセル構成に適用した場合について説明するが、以下の実施の形態は、上記のような回路動作のメモリセル構造に適用することに限定されるものではなく種々の回路動作のメモリセルに適用することができるものも含んでいる。

#### 【0029】

図1は、上記メモリセルMCの回路図を示している。メモリセルMCは、メモリセルMCのドレイン電極Dと、ソース電極Sとの間に、例えばメモリセル選択用のnMISQnc（以下、単に選択用のnMISQncという）と、メモリ用のnMISQnmとの2つのトランジスタを有している。選択用のnMISQncはコントロールゲート電極CGを有し、メモリ用のnMISQnmはメモリゲート電極MGおよび上記電荷蓄積層CSLを有している。符号のVdはドレイン電圧、Vc<sub>g</sub>はコントロールゲート電圧、Vm<sub>g</sub>はメモリゲート電圧、Vsはソース電圧、Vsubは基板電圧を示している。

#### 【0030】

図2は、上記メモリセルMCの基本的なデバイス断面の一例を示している。ここでは、コントロールゲート電極乗り上げ型のメモリセルMC1（MC）を例示している。半導体基板（以下、単に基板という）1Subは、例えばp型のシリコン（Si）単結晶からなり、その正面（デバイス形成面）にはメモリセルMC1の選択用のnMISQncと、メモリ用のnMISQnmとが配置されている。このメモリセルMC1のドレイン領域Drmおよびソース領域Srmは、例えばn<sup>-</sup>型の半導体領域2aと、その半導体領域2aよりも不純物濃度の高いn<sup>+</sup>型の半導体領域2bとを有している（LDD（Lightly Doped Drain）構造）。n<sup>-</sup>型の半導体領域2aは、メモリセルMCのチャネル領域側に配置され、n<sup>+</sup>型の半導体領域2bはメモリセルMCのチャネル領域側からn<sup>-</sup>型の半導体領域2a分だけ離れた位置に配置されている。このドレイン領域Drmとソース領域Srmとの間の基板1Subの正面には、上記選択用のnMISQncのコントロールゲート電極CGと、上記メモリ用のnMISQnmのメモリゲート電極MGとが隣接して配置されている。

#### 【0031】

コントロールゲート電極CGおよびメモリゲート電極MGは、例えばn型の低抵抗なポリシリコンからなる。コントロールゲート電極CGの一部はメモリゲート電極MG側に乗り上げている。コントロールゲート電極CGと基板1Subの正面との間には、例えば厚さ2~3nm程度の薄い酸化シリコン（SiO<sub>2</sub>等）からなるゲート絶縁膜3が設けられている。このゲート絶縁膜3の下方の基板1Subの正面には、p型の半導体領域4が形成されている。この半導体領域4は、選択用のnMISQncのチャネル形成用の半導体領域であり、この半導体領域4により選択用のnMISQncのしきい値電圧が所定の値に設定されている。半導体領域4は、選択用のnMISQncのしきい値電圧を上げる機能を有している。半導体領域4には、ホウ素（B）が導入されている。

#### 【0032】

一方、メモリゲート電極MGと基板1Subの正面との間には、上記電荷蓄積層CSLが、その上下の絶縁膜5t, 5bに挟まれた状態で設けられている。電荷蓄積層CSLは、例えば窒化シリコンからなり、その厚さは、例えば50nm以下である。ただし、電荷蓄積層CSLは窒化シリコンに限定されるものではなく種々変更可能であり、例えばアルミニナ（Al<sub>2</sub>O<sub>3</sub>）等のように絶縁性のトラップ準位を形成できるような材料を用いることができる。絶縁膜5b, 5tは、例えば酸化シリコン等からなる。絶縁膜5bの厚さは、例えば2~6nm程度、絶縁膜5tの厚さは、例えば10~17nm程度である。絶縁膜5tを酸窒化シリコン（SiON）で形成しても良い。

#### 【0033】

また、絶縁膜5b, 5tを、それぞれ窒素を含有した酸化シリコン膜として形成することもできる。これは、メモリ用のnMISQnmを形成した後に、選択用のnMISQn

10

20

30

40

50

c またはメモリセル周辺のM I S形成領域に形成されるM I Sのゲート絶縁膜として酸化シリコン膜を形成する酸化工程において、シリコンからなる基板1Subと多結晶シリコンからなるメモリゲート電極M Gが酸化され、それによって絶縁膜5 b、5 tの端部における膜厚が増加してしまうという問題がある。本実施の形態のようなメモリ用のn M I S Q n mでは、基板1Subから電荷蓄積層C S Lへ電子を注入して書き込み動作を行ない、電荷蓄積層C S Lからメモリゲート電極M Gへ電子を引き抜くことで消去動作を行なうため、このようなメモリゲート電極M G端部での絶縁膜5 b、5 t膜厚の増加は、誤書き込み・誤消去の原因となる。したがって、絶縁膜5 b、5 tを、それぞれ窒素を含有した酸化シリコン膜とすることで、絶縁膜5 b、5 tの端部における過剰な酸化シリコン膜の形成を防止することが可能となる。

10

## 【0034】

具体的な実施方法としては、絶縁膜5 b形成後に、例えば、酸窒化(N O)アニールを行ない、絶縁膜5 bの基板1Sub側に窒素を導入する。これにより、他の酸化工程時に絶縁膜5 b端部の膜厚の増加を防ぐことが可能となる。また、絶縁膜5 t形成後に窒素プラズマ処理を行なうか、またはメモリゲート電極M Gとなる導電膜の堆積後に酸窒化(N O)アニールを行なうことによって、絶縁膜5 tの導電膜側に窒素を導入することができる。これにより、他の酸化工程時に絶縁膜5 t端部の膜厚の増加を防ぐことが可能となる。

## 【0035】

更に、選択用のn M I S Q n cまたはメモリセル周辺のM I Sのゲート絶縁膜(酸化シリコン膜)をC V D法によって形成することで、熱酸化工程に比べて成膜温度を低くすることができる、絶縁膜5 b、5 tの端部における過剰な酸化シリコン膜の形成を、より阻害することが可能となる。

20

## 【0036】

上記絶縁膜5 bの下方、p型の半導体領域4とソース領域S r mとの間の基板1Subの正面には、n型の半導体領域6が形成されている。この半導体領域6は、メモリ用のn M I S Q n mのチャネル形成用の半導体領域であり、この半導体領域6によりメモリ用のn M I S Q n mのしきい値電圧が所定の値に設定されている。半導体領域6は、メモリ用のn M I S Q n mのしきい値電圧を下げる機能を有している。半導体領域6には、例えばヒ素(A s)またはリン(P)が導入されている。メモリゲート電極M Gの上面には、例えば酸化シリコンからなる絶縁膜7が設けられている。

30

## 【0037】

また、メモリゲート電極M G、絶縁膜5 t, 5 bおよび電荷蓄積層C S Lの側面には、例えば酸化シリコンからなるサイドウォール8が形成されており、メモリゲート電極M Gとコントロールゲート電極C Gとの絶縁がなされている。このようなメモリセルM C 1のコントロールゲート電極C Gの両側面、絶縁膜7の上面一部およびソース領域S r m側のサイドウォール8の表面には、これを覆うようにサイドウォール9が形成されている。このサイドウォール9は、例えば酸化シリコンからなり、主として上記n -型の半導体領域2 aを形成するための部材である。

## 【0038】

このようなメモリセルM C 1において、データの記憶に寄与する電荷は、ホットエレクトロン注入により矢印Aで示す位置等で基板1Subから電荷蓄積層C S L中のトラップ準位に注入される。この電荷は離散的に蓄積されるため、電荷蓄積層C S Lを取り囲む酸化膜(絶縁膜5 b, 5 tやサイドウォール8)のどこか一部に欠陥が生じて異常リークがおきても、電荷蓄積層C S L中の電荷が全て抜けてしまうことがないため、データ保持の信頼度を向上させることができる。そして、このため、電荷蓄積層C S Lの上下の絶縁膜5 b, 5 tを薄膜化できるので、書き込みおよび消去動作の低電圧化を図ることができる。また、データの書き込み時はホットエレクトロン注入により基板1Subから電荷蓄積層C S L中に電子を注入するので、電子注入効率に優れ、高速、低電流の書き込みができる。一方、データの消去時はメモリゲート電極M G側に正の電圧を印加して電荷蓄積層C S L中の電子をメモリゲート電極M G側に引き抜く方式とするので、書き込みおよび消去動作

40

50

の制御が容易であり、電源回路や周辺回路の簡素化（小規模化）が可能である。

【0039】

図3は、図1および図2のメモリセルMCのデータの読み出し動作Re、消去動作Erおよび書き込み動作Wr時の各部への印加電圧値の一例を示している。

【0040】

データの読み出し動作Reに際しては、選択したメモリセルMCのドレイン電極D（ドレイン領域Drm）に、例えば1V程度、コントロールゲート電極CGに、例えば1.5V程度、選択したメモリセルMCのソース電極S（ソース領域Srm）、メモリゲート電極MGおよび基板1Subに、例えば0（零）Vを印加して、メモリセルMCの選択用のnMISQncをオンする。この時、メモリ用のnMISQnmの電荷蓄積層CSL中の電子の有無によりメモリ用のnMISQnmのしきい値電圧が変化し、ドレイン領域Drmとソース領域Srmとの間に電流が流れたり、流れなかったりするので、これにより、記憶データを読み出す。

【0041】

また、データの消去動作Erに際しては、選択したメモリセルMCのドレイン電極D（ドレイン領域Drm）、ソース電極S（ソース領域Srm）および基板1Subに、例えば0（零）V、コントロールゲート電極CGに、例えば1.5V程度、メモリゲート電極MGに、例えば14V程度を印加する。これにより、電荷蓄積層CSL中の電子をトンネル放出によりメモリゲート電極MG側に逃がし、データを消去する。

【0042】

さらに、データの書き込みは、ソースサイド・ホットエレクトロン注入方式を採用している。データの書き込み動作Wrに際しては、選択したメモリセルMCのドレイン電極D（ドレイン領域Drm）および基板1Subに、例えば0（零）V、コントロールゲート電極CGに、例えば1.5V程度、メモリゲート電極MGに、例えば12V程度、選択したメモリセルMCのソース電極S（ソース領域Srm）に、例えば6V程度を印加する。これにより、メモリセルMCのチャネルで発生したホットエレクトロンを電荷蓄積層CSLに注入し、データを書き込む。

【0043】

図4および図5は、スプリットゲート電極型のメモリセルMCの基本的なデバイス断面の他の例を示している。図4はメモリゲート電極乗り上げ型のメモリセルMC2（MC）を例示し、図5はサイドウォール方式メモリゲート電極乗り上げ型のメモリセルMC3（MC）を例示している。図4および図5のメモリセルMC2, MC3では、メモリゲート電極MGの一部がコントロールゲート電極CG側に乗り上げているが、コントロールゲート電極CG上面の酸化シリコン等からなる絶縁膜10、絶縁膜5b, 5tおよび電荷蓄積層CSL等によりコントロールゲート電極CGとメモリゲート電極MGとの絶縁がなされている。この場合もデータの読み出し、書き込みおよび消去動作は上記したのと同じなので説明を省略する。以上のようなメモリセルを有する半導体装置は、例えばIC（Integrated circuit）カード（メモリカード）に使用されている。

【0044】

次に、上記図2、図4および図5に示したスプリットゲート型のメモリセルMC（MC1～MC3）について本発明者が初めて見出した課題を図6および図7により説明する。

【0045】

図6は上記図2のスプリットゲート電極型のメモリセルMC1の形成工程中の基板1Subの要部断面図を示している。この基板1Sub（この段階では平面略円形状のウエハ）の正面には、n型の半導体領域6が形成されている。また、この基板1Subの正面には、絶縁膜5b、電荷蓄積層CSL、絶縁膜5t、メモリゲート電極MGおよび絶縁膜7の積層パターンが形成されている。そして、その積層パターンの側面には、例えば酸化シリコンからなるサイドウォール8が形成されている。上記メモリセルMC1の形成工程では、まず、このような基板1Subの正面に、図7に示すように、選択用のnMISQnc（図2参照）の形成領域が露出され、それ以外の領域が覆われるようなフォトレジストパターン

10

20

30

40

50

(以下、単にレジストパターンという) PR 1を形成する。続いて、そのレジストパターンPR 1、サイドウォール8およびメモリゲート電極MGの一部をマスクとして、例えばホウ素(B)をイオン注入法により基板1Subの正面に導入する。これにより、基板1Subの正面にp型の半導体領域4をメモリゲート電極MGに対して自己整合的に形成する。この時、メモリセルMC1の動作安定性の観点からは選択用のnMISQncのしきい値電圧を高く保ちたいので、ホウ素の導入量を、既に基板1Subの正面に形成されている上記n型の半導体領域6の導電型が打ち消される程度に導入する必要がある。このため、p型の半導体領域4には多量の不純物が打ち込まれることになるので、その半導体領域4での総合の不純物濃度(半導体領域4, 6の各々の形成用の不純物濃度の和)が高くなる。

## 【0046】

10

このように、図2、図4および図5のスプリットゲート電極型のメモリセルMC1～MC3では、選択用のnMISQncとメモリ用のnMISQnmとが隣接しているため、nMISQnc, Qnmのチャネル形成用の半導体領域を形成するには、そのいずれか一方のチャネル形成用の半導体領域を形成するための不純物を基板1Subに打ち込んだ後に、それを打ち消すように反対導電型の不純物を打ち込むことにより他方のチャネル形成用の半導体領域を形成する必要がある。このため、どちらかのチャネル形成用の半導体領域には多量の不純物が打ち込まれることになるので、その多量の不純物が打ち込まれたチャネル形成用の半導体領域の総合の不純物濃度が高くなる。その結果、キャリアの移動度の低下(ドレン電流Idsの低下)やしきい値電圧のばらつきの増大等のような電気的特性の劣化が生じる。

## 【0047】

20

そこで、本実施の形態1では、選択用のMISとメモリ用のMISとの2つのMISを有するスプリットゲート電極型のメモリセルMCの形成工程において、一方のMISのチャネル形成用の半導体領域をエッティングしてから、他方のMISのチャネル形成用の半導体領域を形成する。これにより、他方のMISのチャネル形成用の半導体領域の不純物濃度を下げる所以ができるので、キャリアの移動度を向上させることができ、メモリセルMCでのドレン電流Idsを増大させることができる。したがって、スプリットゲート電極型のメモリセルMCの動作速度(データの読み出し速度)を向上させることができる。また、しきい値電圧のバラツキを低減できるので、スプリットゲート型のメモリセルMCの動作信頼性を向上させることができる。

## 【0048】

30

この具体例を図8～図19の半導体装置の製造工程におけるメモリ領域の基板1Subの要部断面図により説明する。ここでは、図2のメモリセルMC1への適用例を説明する。

## 【0049】

まず、図8に示すように、例えばp型のシリコン(Si)単結晶からなる基板1Sub(この段階では平面略円形状の半導体ウエハ)の正面に、例えばヒ素(As)をイオン注入法により導入する。これにより、基板1Subの正面に、メモリ用のnMISQnm(図2参照)のチャネル形成用のn型の半導体領域6を形成する。本実施の形態1では、後述する工程で基板1Subの正面を若干エッティングしてn型の半導体領域6を部分的に除去するエッティング工程があるが、上記半導体領域6を形成するための不純物イオンがあまり深い位置まで打ち込まれていると、上記エッティング工程時に基板1Subのエッティング量を大きくせざるを得なくなってしまうので、半導体領域6を形成するための不純物イオンの打ち込み深さを浅くした方が好ましい。この時の不純物イオンの打ち込みエネルギーは、例えば20～40keV程度である。また、この時の不純物イオンの打ち込み深さ(不純物濃度が最も高くなる深さ)は、例えば10～20nm程度である。また、不純物イオンのドーズ量は、例えば $1 \times 10^{14} / \text{cm}^2$ 程度である。不純物としてリンを用いることもできるが、ヒ素を用いたのは、リンよりも原子量(質量)の重いヒ素を用いることにより、同じ打ち込みエネルギーでも基板1Subの浅い位置に半導体領域6を形成でき、深い位置に半導体領域6を形成するのが容易だからである。

40

50

## 【0050】

次いで、図9に示すように、基板1Subの主面上に、例えば酸化シリコンからなる絶縁膜5b、窒化シリコンからなる電荷蓄積層CSL、酸化シリコンからなる絶縁膜5t、低抵抗ポリシリコンからなるメモリゲート形成用の導体膜11および酸化シリコンからなる絶縁膜7を酸化、もしくはCVD (Chemical Vapor Deposition) 法により下層から順に堆積した後、これら積層膜をフォトリソグラフィ (以下、単にリソグラフィという) 技術およびエッチング技術によりパターニングすることにより、図10に示すように、絶縁膜5b、電荷蓄積層CSL、絶縁膜5t、メモリゲート電極MG (11) および絶縁膜7の積層パターンを形成する。続いて、基板1Subの主面上に、例えば酸化シリコンからなる絶縁膜をCVD法等によって堆積した後、これを異方性のドライエッチング法によりエッチバックすることにより、図11に示すように、上記積層パターンの側面にサイドウォール8を形成する。  
10

## 【0051】

次いで、図12に示すように、基板1Subの主面上に、選択用のnMIS形成領域側が露出されるようなレジストパターンPR2を形成した後、レジストパターンPR2、サイドウォール8および絶縁膜8をエッチングマスクとして、サイドウォール8の材料と基板1Subの材料とのエッチング選択比が大きくなるような条件でエッチング処理を施すことにより、選択用のnMIS形成領域の基板1Subの主面を部分的にエッチングして窪み13を形成する。これにより、選択用のnMIS形成領域のn型の半導体領域6を除去する。この時、サイドウォール8をエッチングマスクとしているので、基板1Subの一部を位置合わせ良く選択的に除去することができる。この時のエッチング方法としては、例えばドライエッチング法を用いている。ただし、ウエットエッチング法を用いても良い。ウエットエッチングを用いた場合、基板1Subにあまり損傷を与えることなく基板1Subの一部を除去できる。また、ドライエッチング処理を施した後、若干のウエットエッチング処理を施すことにより、ドライエッチング時に生じた基板1Subの損傷層を除去しても良い。これにより、選択用のnMISの電気的特性を向上させることができる。窪み13の深さは、あまり深いと段差の原因となるので、例えば50nm以下が好ましく、具体的には、例えば20nm程度とされている。  
20

## 【0052】

次いで、図13に示すように、レジストパターンPR2、サイドウォール8およびメモリゲート電極MGをマスクとして、基板1Subの主面に、例えば二フッ化ホウ素(BF<sub>2</sub>)をイオン注入することにより、選択用のnMISのチャネル形成用のp型の半導体領域4を形成する。この時の不純物イオンの打ち込みエネルギーは、例えば40~100keV程度である。本実施の形態1では、選択用のnMIS形成領域の基板1Subの主面が削られn型の半導体領域6が除去されているので、窪み13を形成しない場合と比較して、選択用のnMISのチャネル形成用のp型の半導体領域4の不純物濃度を下げることができる。このため、キャリア(電子)の移動度を向上させることができ、メモリセルMC1でのドレイン電流Idsを増大させることができる。したがって、スプリットゲート電極型のメモリセルMC1の動作速度(データの読み出し速度)を向上させることができる。また、選択用のnMISのしきい値電圧のバラツキを低減できるので、スプリットゲート電極型のメモリセルMC1の動作信頼性を向上させることができる。  
30  
40

## 【0053】

次いで、図14に示すように、基板1Subに対して酸化処理を施すことにより、基板1Subの主面上に、例えば酸化シリコンからなるゲート絶縁膜3を形成した後、その基板1Subの主面上に、例えば低抵抗ポリシリコンからなる導体膜をCVD法により堆積し、さらにその導体膜をリソグラフィ技術およびドライエッチング技術によりパターニングすることにより、コントロールゲート電極CGを形成する。続いて、図15に示すように、コントロールゲート電極CGおよびメモリゲート電極MGをマスクとして、例えばヒ素またはリンを基板1Subの主面にイオン注入することにより、基板1Subの主面にn<sup>-</sup>型の半導体領域2aをコントロールゲート電極CGおよびメモリゲート電極MGに対して自己整合的に  
50

形成する。

【0054】

次いで、基板1Subの主面上に、例えば酸化シリコンからなる絶縁膜をCVD法により堆積した後、これを異方性のドライエッチング法によりエッチバックすることにより、図16に示すように、コントロールゲート電極CGの両側面、絶縁膜7上およびサイドウォール8の表面上に、サイドウォール9を形成する。続いて、図17に示すように、サイドウォール9およびコントロールゲート電極CGをマスクとして、例えばヒ素またはリンを基板1Subの主面にイオン注入することにより、基板1Subの主面にn<sup>+</sup>型の半導体領域2bをコントロールゲート電極CGおよびメモリゲート電極MGに対して自己整合的に形成する。このようにしてメモリセルMC1のドレイン領域Drmおよびソース領域Srmを形成し、選択用のnMISQncおよびメモリ用のnMISQnmを形成する。その後、図18に示すように、基板1Subの主面部およびコントロールゲート電極CGの上面部に、例えばコバルトシリサイド(CoSi<sub>x</sub>)等のようなシリサイド層14をサリサイド(Salicide: Self Align silicide)プロセスにより形成する。

【0055】

次いで、図19に示すように、基板1Subの主面上に、例えば酸化シリコンからなる絶縁膜15をCVD法により堆積した後、絶縁膜15にコンタクトホールCNTを形成する。続いて、コンタクトホールCNT内にプラグPLGを形成する。プラグPLGは、例えばチタン(Ti)および窒化チタン(TiN)の積層膜からなる薄いバリア膜と、そのバリア膜に包まれるように形成されたタンゲステン(W)またはアルミニウム(A1)等からなる相対的厚い導体膜とを有している。その後、絶縁膜15上に、例えばタンゲステンまたはアルミニウム(A1)等からなる第1層配線M1を形成する。これ以降は、通常の半導体装置の製造工程を経て不揮発性メモリを有する半導体装置を製造する。

【0056】

(実施の形態2)

本実施の形態2では、前記実施の形態1の変形例であって、メモリゲート電極の両側の基板1Sub部分をエッチングする例を、図20～図22の半導体装置の製造工程中の基板1Subの要部断面図により説明する。

【0057】

まず、前記実施の形態1の図8～図11で説明した工程を経た後、前記図12で説明したのと同様のエッチング処理を基板1Subに施すことにより、図20に示すように、メモリゲート電極MGおよびサイドウォール8の形成領域から露出される基板1Subの主面部に窪み13を形成する。ここでは、メモリゲート電極MGおよびサイドウォール8の形成領域の両側を除去する。すなわち、メモリセルのソース領域の形成部分の半導体領域6も除去してしまう。続いて、図21に示すように、基板1Subの主面上に、選択用のnMIS形成領域側が露出されるようなレジストパターンPR2を形成した後、レジストパターンPR2、サイドウォール8および絶縁膜8をマスクとして、基板1Subの主面に、例えば二フッ化ホウ素(BF<sub>2</sub>)をイオン注入することにより、選択用のnMISのチャネル形成用のp型の半導体領域4を形成する。この時の条件は、前記図13で説明したのと同じである。また、本実施の形態2でも、前記図13で説明したのと同様の効果を得ることができる。その後、前記実施の形態1と同様にして、図22に示すように、メモリセルMC1(MC)を形成する。

【0058】

本実施の形態2では、メモリセルMC1のソース領域Srmの形成部分でも窪み13を形成し、n型の半導体領域6の層を除去しているので、ドレイン領域Drmおよびソース領域Srmのn<sup>-</sup>型の半導体領域2aおよびn<sup>+</sup>型の半導体領域2bの不純物濃度も低減できる。また、窪み13を形成しない場合と比較して、n<sup>-</sup>型の半導体領域2aおよびn<sup>+</sup>型の半導体領域2bの濃度調整を容易にすることができます。

【0059】

(実施の形態3)

10

20

30

40

50

前記実施の形態 1, 2 の方法は、前記図 4 および図 5 のメモリセル M C 2, M C 3 にも適用できる。そこで、本実施の形態 3 では、前記図 4 のメモリセル M C 2 に前記実施の形態 2 の方法を適用した例を図 2 3 ~ 図 3 1 の半導体装置の製造工程中の要部断面図により説明する。

#### 【 0 0 6 0 】

まず、図 2 3 に示すように、例えば p 型のシリコン ( S i ) 単結晶からなる基板 1 Sub ( 前記半導体ウエハ ) の正面に、例えば二フッ化ホウ素 ( B F <sub>2</sub> ) をイオン注入法により導入する。これにより、基板 1 Sub の正面に、選択用の n M I S Q n c ( 図 4 参照 ) のチャネル形成用の p 型の半導体領域 4 を形成する。本実施の形態 3 では、後述する工程で基板 1 Sub の正面を若干エッティングして p 型の半導体領域 4 を部分的に除去するエッティング工程があるので、前記実施の形態 1 の n 型の半導体領域 6 と同様の理由から、 p 型の半導体領域 4 を形成するための不純物イオンの打ち込み深さを浅くした方が好ましい。この時の不純物イオンの打ち込みエネルギーは、例えば 4 0 ~ 1 0 0 k e V 程度である。また、この時の不純物イオンの打ち込み深さ ( 不純物濃度が最も高くなる深さ ) は、例えば 4 0 ~ 1 0 0 n m 程度である。また、不純物イオンのドーズ量は、例えば  $1 \times 1 0 ^{14} / c m ^2$  程度である。不純物としてホウ素を用いることもできるが、二フッ化ホウ素を用いたのは、ホウ素よりも原子量 ( 質量 ) の重い二フッ化ホウ素を用いることにより、同じ打ち込みエネルギーでも基板 1 Sub の浅い位置に半導体領域 4 を形成でき、深い位置に半導体領域 4 を形成するのが容易だからである。

#### 【 0 0 6 1 】

続いて、図 2 4 に示すように、基板 1 Sub に対して酸化処理を施すことにより、基板 1 Sub の正面に、例えば酸化シリコンからなるゲート絶縁膜 3 を形成した後、その基板 1 Sub の正面に、例えば低抵抗ポリシリコンからなる導体膜 1 7 を C V D 法により堆積し、さらにその導体膜 1 7 上に、例えば酸化シリコンからなる絶縁膜 1 0 を C V D 法により堆積する。その後、ゲート絶縁膜 3 、導体膜 1 7 および絶縁膜 1 0 の積層膜をリソグラフィ技術およびドライエッティング技術によりパターニングすることにより、図 2 5 に示すように、コントロールゲート電極 C G を形成する。

#### 【 0 0 6 2 】

次いで、前記図 1 2 で説明したのと同様のエッティング処理を基板 1 Sub に施すことにより、図 2 6 に示すように、コントロールゲート電極 C G の形成領域から露出される基板 1 Sub の正面に窪み 1 3 を形成する。ここでは、コントロールゲート電極 C G の形成領域の両側の基板 1 Sub の表層を除去する。すなわち、メモリセルのメモリ用の n M I S 形成領域、ソース領域およびドレイン領域の形成部分の p 型の半導体領域 4 も除去してしまう。続いて、図 2 7 に示すように、コントロールゲート電極 C G をマスクとして、基板 1 Sub の正面に、例えばヒ素またはリンをイオン注入することにより、メモリ用の n M I S のチャネル形成用の n 型の半導体領域 6 を形成する。この時の不純物イオンの打ち込みエネルギーは、例えば 2 0 ~ 4 0 k e V 程度である。本実施の形態 3 では、メモリ用の n M I S 形成領域の基板 1 Sub の正面が削られ p 型の半導体領域 4 が除去されているので、メモリ用の n M I S のチャネル形成用の n 型の半導体領域 6 の不純物濃度を下げることができる。このため、キャリア ( 電子 ) の移動度を向上させることができ、メモリセル M C 2 のドレイン電流 I d s を増大させることができる。したがって、スプリットゲート電極型のメモリセル M C 2 の動作速度 ( データの読み出し速度 ) を向上させることができる。また、窪み 1 3 を形成しない場合と比較して、メモリ用の n M I S のしきい値電圧のバラツキを低減できるので、スプリットゲート型のメモリセル M C 2 の動作信頼性を向上させることができる。

#### 【 0 0 6 3 】

次いで、図 2 8 に示すように、基板 1 Sub の正面に、前記絶縁膜 5 b 、電荷蓄積層 C S L 絶縁膜 5 t およびメモリゲート形成用の導体膜 1 1 を C V D 法により下層から順に堆積した後、これら積層膜をリソグラフィ技術およびエッティング技術によりパターニングすることにより、図 2 9 に示すように、絶縁膜 5 b 、電荷蓄積層 C S L 、絶縁膜 5 t および

10

20

30

40

50

メモリゲート電極 M G ( 1 1 ) の積層パターンを形成する。続いて、コントロールゲート電極 C G およびメモリゲート電極 M G をマスクとして、例えばヒ素またはリンを基板 1 Sub の正面にイオン注入することにより、基板 1 Sub の正面に  $n^-$  型の半導体領域 2 a をコントロールゲート電極 C G およびメモリゲート電極 M G に対して自己整合的に形成する。その後、基板 1 Sub の正面に、例えば酸化シリコンからなる絶縁膜を C V D 法により堆積した後、これを異方性のドライエッティング法によりエッチバックすることにより、図 3 0 に示すように、コントロールゲート電極 C G の片側面、絶縁膜 1 0 上およびメモリゲート電極 M G の両側面に、サイドウォール 9 を形成する。続いて、サイドウォール 9 およびメモリゲート電極 M G をマスクとして、例えばヒ素またはリンを基板 1 Sub の正面にイオン注入することにより、基板 1 Sub の正面に  $n^+$  型の半導体領域 2 b をコントロールゲート電極 C G およびメモリゲート電極 M G に対して自己整合的に形成する。このようにしてメモリセル M C 2 のドレイン領域 D r m およびソース領域 S r m を形成し、選択用の n M I S Q n c およびメモリ用の n M I S Q n m を形成する。その後、図 3 1 に示すように、前記実施の形態 1 と同様に、サリサイドプロセスを経て基板 1 Sub の正面部およびコントロールゲート電極 C G の上面部にシリサイド層 1 4 を形成し、絶縁膜 1 5 を堆積し、コンタクトホール C N T を形成し、プラグ P L G を形成し、第 1 層配線 M 1 を形成する。  
10

#### 【 0 0 6 4 】

本実施の形態 3 では、メモリセル M C 2 のドレイン領域 D r m およびソース領域 S r m の形成部分でも窪み 1 3 を形成し、p 型の半導体領域 4 の層を除去しているので、ドレイン領域 D r m およびソース領域 S r m の  $n^-$  型の半導体領域 2 a および  $n^+$  型の半導体領域 2 b の不純物濃度も低減できる。また、窪み 1 3 を形成しない場合と比較して、その  $n^-$  型の半導体領域 2 a および  $n^+$  型の半導体領域 2 b の濃度調整を容易にすることができる。  
20

#### 【 0 0 6 5 】

##### ( 実施の形態 4 )

本実施の形態 4 は、前記スプリットゲート電極型のメモリセルについて本発明者が初めて見出した他の問題を解決するための一例を説明するものである。その問題は、メモリセルの選択用の M I S のソース・ドレイン用の半導体領域がコントロールゲート電極に対してオフセットになるという問題である。  
30

#### 【 0 0 6 6 】

まず、その問題を図 3 2 および図 3 3 により説明する。図 3 2 はメモリセル M C 1 の要部断面図、図 3 3 は図 3 2 の破線で囲んだ領域 B の拡大断面図を示している。メモリセル M C 1 の場合、選択用の n M I S Q n c のチャネル形成用の p 型の半導体領域 4 を、メモリ用の n M I S Q n m のチャネル形成用の n 型の半導体領域 6 の形成後に形成するので、選択用の n M I S Q n m とメモリ用の n M I S Q n m との境界領域では、p 型の半導体領域 4 の一部が n 型の半導体領域 6 側に拡散する。その p 型の半導体領域 4 が n 型の半導体領域 6 側に拡散した領域 C では、本来、n 型であった領域が、p 型または p 型に近い導電型に変わってしまう場合がある。その結果、選択用の n M I S Q n c のソース・ドレイン領域となる n 型の半導体領域 6 が長さ L 1 だけ離れてしまったような形となる。すなわち、ドレイン電流 I d s を律則するコントロールゲート電極 C G がゲート絶縁膜 3 を介して平面的に重ならない部分（領域 C ）が生じる。このようなオフセット領域が生じると、ドレイン電流 I d s が低下し、メモリセル M C 1 の動作速度が低下する問題が生じる。  
40

#### 【 0 0 6 7 】

そこで、本実施の形態 4 では、選択用の M I S のチャネル形成用の半導体領域の端部が、メモリ用の M I S のメモリゲート電極の側面に形成されたサイドウォールの側面から離れるようなスペーサを、メモリゲート電極の側面のサイドウォールの側面に形成した後に、選択用の M I S のチャネル形成用の半導体領域を形成するための不純物を基板 1 Sub に導入する。これにより、選択用の M I S のソース・ドレイン領域となる半導体領域（メモリ用の M I S のチャネル形成用の半導体領域）の端部がコントロールゲート電極下で確実  
50

に重なるようにすることができるので、スプリットゲート型のメモリセルのドレイン電流  $I_{ds}$  を向上させることができる。したがって、スプリットゲート型のメモリセルの動作速度（データの読み出し速度）を向上させることができる。この具体例を図34～図39の半導体装置の製造工程中におけるメモリ領域の基板1Subの要部断面図により説明する。

#### 【0068】

まず、前記実施の形態1の図8～図11で説明した工程を経た後、図34に示すように、基板1Sub（半導体ウエハ）の主面上に、上記スペーサ用の絶縁膜19を堆積する。絶縁膜19は、例えば酸化シリコンからなり、その厚さは、例えば30nm程度である。本実施の形態4では、この絶縁膜19を、例えばTEOS（Tetraethoxysilane）と酸素（O<sub>2</sub>）との混合ガスを用いたCVD法等により堆積した。また、下層の絶縁膜7およびサイドウォール8形成用の酸化シリコン膜は、例えばモノシラン（SiH<sub>4</sub>）と酸素（O<sub>2</sub>）との混合ガスを用いたCVD法により堆積した後、その酸化シリコン膜の緻密化のためにアニール処理を施すことで形成されている。このようにすることで、後述するように絶縁膜19をウエットエッティング処理により除去するときに、絶縁膜19のエッティングレートを、同じ酸化シリコンからなる絶縁膜7およびサイドウォール8の2倍程度にまでできるので、絶縁膜19を選択的に除去することができる。ただし、絶縁膜19の材料として窒化シリコンを用いても良い。この場合も絶縁膜19をエッティング除去するときに酸化シリコンとのエッティング選択比を高くとることができる。

#### 【0069】

続いて、図35に示すように、基板1Subの主面上に、前記実施の形態1と同様にレジストパターンPR2を形成した後、前記実施の形態1の図13で説明したのと同様に、例えばニフッ化ホウ素（BF<sub>2</sub>）またはホウ素（B）をイオン注入することにより、選択用のnMISのチャネル形成用のp型の半導体領域4を形成する。この時、本実施の形態4では、選択用のnMIS形成領域側のサイドウォール8の側面に被着された絶縁膜19がマスクとなり、p型の半導体領域4のメモリゲート電極CG側の端部が、選択用のnMIS形成領域側のサイドウォール8の側面から絶縁膜19の厚さ分だけ離れたところに位置するようになる。

#### 【0070】

その後、レジストパターンPR2を除去後、絶縁膜19を、図36に示すように、ウエットエッティング法により選択的に除去する。続いて、図37に示すように、前記実施の形態1と同様に、ゲート絶縁膜3およびコントロールゲート電極CGを形成した後、例えばヒ素またはリンを基板1Subにイオン注入してn<sup>-</sup>型の半導体領域2aを形成する。その後、図38および図39に示すように、前記実施の形態1と同様に、選択用のnMISQnCおよびメモリ用のnMISQnmを形成し、スプリットゲート電極型のメモリセルMC1を形成する。

#### 【0071】

本実施の形態4では、図39に示すように、n型の半導体領域6の端部がサイドウォール8の側面から長さL2だけコントロールゲート電極CG下側に突き出すように延在している。すなわち、メモリセルMC1の電流を律則するコントロールゲート電極CGがゲート絶縁膜3を介して確実にn型の半導体領域6（選択用のnMISQnCのソース・ドレイン領域）の端部に重なるようにすることができる。したがって、スプリットゲート電極型のメモリセルMC1のドレイン電流  $I_{ds}$  を向上させることができるので、スプリットゲート電極型のメモリセルMC1の動作速度（データの読み出し速度）を向上させることができる。長さL2は、上記絶縁膜19の厚さで制御できる。したがって、コントロールゲート電極CGがゲート絶縁膜3を介してn型の半導体領域6の端部に重なる重なり量を比較的容易に設定することができる。長さL3は絶縁膜19の厚さを示している。長さL3から長さL2を引いた長さL4は、p型の半導体領域4がn型の半導体領域6側に拡散した長さを示している。

#### 【0072】

10

20

30

40

50

ただし、本実施の形態4では、n型の半導体領域6がコントロールゲート電極C G下に突き出しコントロールゲート電極C Gがゲート絶縁膜3を介してn型の半導体領域6の端部に重なっている場合について説明したが、本実施の形態4は、選択用のn M I S Q n cのソース・ドレイン領域であるn型の半導体領域6の端部がコントロールゲート電極C Gの端部から離れていなければ良く、図40に示すように、コントロールゲート電極C Gがゲート絶縁膜3を介してn型の半導体領域6の端部と重なっていないが、n型の半導体領域6の端部がサイドウォール8の側面位置とほぼ一致しており、コントロールゲート電極C Gの端部から離れていない構造を排除するものではない。なお、図40の長さL5は、絶縁膜19の厚さであり、また、p型の半導体領域4がn型の半導体領域6側に拡散した長さもある。

10

#### 【0073】

また、本実施の形態4と前記実施の形態1, 2とを組み合わせても良い。すなわち、基板1Subの正面に窪み13を形成した後、絶縁膜19を堆積し、その後、p型の半導体領域4を形成するための不純物を導入する。

#### 【0074】

また、前記絶縁膜19を他の工程で用いる絶縁膜と兼用しても良い。この場合、工程の兼用ができるので、半導体装置の製造時間の短縮およびコストの低減が可能となる。

#### 【0075】

##### (実施の形態5)

本実施の形態5は、前記スプリットゲート電極型のメモリセルについて本発明者が初めて見出した他の問題を解決するための一例を説明するものである。その問題は、乗り上げている側のゲート電極をパターニングする工程で、乗り上げていないゲート電極の側面に、乗り上げている側のゲート電極の一部が残され、それを除去する際に基板の正面をエッチングしてしまうという問題である。

20

#### 【0076】

まず、その問題を図41～図43により説明する。図41～図43はコントロールゲート電極のパターニング工程中の基板1Subの要部断面図を示している。図41に示すように、基板1Subの正面にゲート絶縁膜3を形成した後、基板1Subの正面に、コントロールゲート電極形成用の低抵抗ポリシリコン等からなる導体膜21をCVD法等によって堆積し、さらにその上にコントロールゲート電極形成用のレジストパターンPR3を形成する。続いて、レジストパターンPR3をエッチングマスクとして異方性のドライエッティング処理を施すことにより、図42に示すように、コントロールゲート電極C Gを形成する。この時、メモリゲート電極MG側面のサイドウォール8の側面に導体膜21aが残される場合がある。そこで、その残された導体膜21aを除去するため、図43に示すように、導体膜21aが露出されるようなレジストパターンPR4を形成し、エッティング処理により導体膜21aを除去する。ところが、この時、導体膜21aはポリシリコンからなるので、下層のシリコンからなる基板1Subの正面も部分的にエッティングされ、基板1Subの正面が荒れてしまう結果、メモリセルのドレイン電流IdSが低下する場合がある。

30

#### 【0077】

そこで、本実施の形態5では、ゲート電極が乗り上げない側の基板上に保護膜を形成する工程を有するものである。これにより、乗り上げる側のゲート電極の加工時に生じたエッチ残りを除去する際に、上記保護膜により基板1Subの正面が保護されるので、基板1Subの正面がエッティングされるのを防止できる。この具体例を図44～図52の半導体装置の製造工程におけるメモリ領域の基板1Subの要部断面図により説明する。

40

#### 【0078】

まず、前記実施の形態1の図8～図11で説明した工程を経た後、図44に示すように、基板1Sub(半導体ウエハ)の正面に、レジストパターンPR2を形成し、例えば二フッ化ホウ素(BF<sub>2</sub>)またはホウ素(B)をイオン注入することにより、p型の半導体領域4を形成する。続いて、レジストパターンPR2を除去した後、図45に示すように、基板1Subの正面に、例えば酸化シリコンまたは窒化シリコンからなる厚さ20nm

50

程度の絶縁膜 2 3 を形成する。その後、絶縁膜 2 3 上に、上記 p 型の半導体領域 4 の形成時に用いたレジストパターン 2 と同じレジストパターン P R 5 を形成した後、これをエッチングマスクとして絶縁膜 2 3 をエッチングすることにより、図 4 6 に示すように、絶縁膜 2 3 のパターンを形成する。絶縁膜 2 3 のパターンは、絶縁膜 7 の上面の一部と片側のサイドウォール 8 の表面と、メモリセルのソース領域側の基板 1 Sub の上面とを覆うように形成されている。

#### 【 0 0 7 9 】

次いで、図 4 7 に示すように、基板 1 Sub の主面上に、上記ゲート絶縁膜 3 を形成した後、その上に、例えば低抵抗ポリシリコンからなる導体膜 2 1 を C V D 法等によって堆積する。続いて、導体膜 2 1 上に、コントロールゲート電極形成用のレジストパターン P R 3 を形成した後、これをエッチングマスクとして、導体膜 2 1 をパターニングすることにより、図 4 8 に示すように、コントロールゲート電極 C G を形成する。この時、メモリゲート電極 M G の片側側面のサイドウォール 8 の側面下部側に導体膜 2 1 a が残される。本実施の形態 5 では、導体膜 2 1 a が上記絶縁膜 2 3 上に残される。そこで、基板 1 Sub の主面上に、導体膜 2 1 a を除去するためのレジストパターン P R 4 をリソグラフィ技術により形成した後、これをエッチングマスクとして、エッチング処理を施すことにより、導体膜 2 1 a を図 4 9 に示すように除去する。この時、本実施の形態 5 では、ポリシリコンと絶縁膜 2 3 とのエッチング選択比を大きくとり、ポリシリコンの方が絶縁膜 2 3 よりもエッチングされ易い条件でエッチング処理を施す。この時、ポリシリコンからなるエッチ残りの導体膜 2 1 a の下層（導体膜 2 1 a と基板 1 Sub の間）に、ゲート絶縁膜 3 よりも厚い絶縁膜 2 3 が設けられているので、基板 1 Sub の正面が保護され、基板 1 Sub の正面がエッチングされないようにすることができる。すなわち、エッチ残りの導体膜 2 1 a の除去に起因する基板 1 Sub の荒れを防止できる。したがって、スプリットゲート電極型のメモリセルのドレイン電流 I d s の低下を防止できるので、スプリットゲート電極型のメモリセルの高速動作（データの高速読み出し）を維持できる。

#### 【 0 0 8 0 】

次いで、レジストパターン P R 4 を除去後、図 5 0 に示すように、基板 1 Sub に、例えばリンまたはヒ素等のような不純物をイオン注入して、n<sup>-</sup> 型の半導体領域 2 a をコントロールゲート電極 C G およびメモリゲート電極 M G に対して自己整合的に形成する。続いて、図 5 1 に示すように、前記実施の形態 1 と同様に、サイドウォール 9 を形成した後、基板 1 Sub の正面に n<sup>+</sup> 型の半導体領域 2 b をコントロールゲート電極 C G およびメモリゲート電極 M G に対して自己整合的に形成する。このようにしてメモリセル M C 1 のドレイン領域 D r m およびソース領域 S r m を形成し、選択用の n M I S Q n c およびメモリ用の n M I S Q n m を形成する。その後、図 5 2 に示すように、前記実施の形態 1 と同様に、サリサイドプロセスによりシリサイド層 1 4 を形成した後、絶縁膜 1 5 の堆積工程、コンタクトホール C N T の形成工程、プラグ P L G の形成工程、第 1 層配線 M 1 の形成工程を経て半導体装置を製造する。

#### 【 0 0 8 1 】

本実施の形態 5 と前記実施の形態 1, 2 とを組み合わせても良い。すなわち、基板 1 Sub の正面に窪み 1 3 を形成した後、p 型の半導体領域 4 を形成する。続いて、絶縁膜 2 3 を堆積した後、コントロールゲート電極 C G を形成する。

#### 【 0 0 8 2 】

また、本実施の形態 5 と前記実施の形態 4 とを組み合わせても良い。この場合、絶縁膜 1 9, 2 3 を別々に堆積して各々の目的を達成させるようにしても良いが、保護用の絶縁膜 2 3 を前記実施の形態 4 の p 型の半導体領域 4 を形成する際のスペーサ用の絶縁膜 1 9 として用いても良い。すなわち、図 8 ~ 図 1 1 の工程後、基板 1 Sub の主面上に絶縁膜 2 3 を堆積し、さらに、前記実施の形態 4 と同様に不純物を導入して p 型の半導体領域 4 を形成する。これ以降は上記図 4 5 以降で説明したのと同じである。この場合、保護用の絶縁膜 2 3 とスペーサ用の絶縁膜 1 9 とを別々に堆積する場合に比べて半導体装置の製造工程を低減でき、半導体装置の製造時間の短縮およびコストの低減が可能となる。

10

20

30

40

50

## 【0083】

## (実施の形態6)

本実施の形態6は、前記実施の形態5の変形例であって、前記保護用の絶縁膜23を同一基板上の他のMISのゲート絶縁膜により形成する場合の一例を説明する。本実施の形態6によれば、工程の兼用ができるので、半導体装置の製造時間の短縮およびコストの低減が可能となる。

## 【0084】

図53～図61は、本実施の形態6の半導体装置の製造工程中の基板1Subの要部断面図であって、各図の左側はメモリ領域の要部断面図を示し、右側は周辺回路用の高耐圧nMIS形成領域の要部断面図を示している。

10

## 【0085】

図53は、前記図8～図11で説明した工程後、前記図44で説明した工程を経た後の基板1Sub(半導体ウエハ)の要部断面図を示している。また、図53の右側において、基板1Subの主面には、例えばSGI(Shallow Groove Isolation)と称する溝型の分離部25が形成されている。この分離部25は、基板1Subに掘られた溝内に、例えば酸化シリコン膜が埋め込まれることで形成されている。この分離部25により活性領域が規定されている。

## 【0086】

まず、このような基板1Subに対して酸化処理を施すことにより、図54に示すように、高耐圧nMISのゲート絶縁膜23aを基板1Subの主面に形成する。ゲート絶縁膜23aは、例えば厚さ2～8nm程度の酸化シリコンからなり、高耐圧nMIS形成領域のみならず、メモリ領域の基板1Subの主面にも形成されている。続いて、図55に示すように、基板1Subの主面上に、例えば厚さ13nm程度の酸化シリコンからなる絶縁膜23bをCVD法等により堆積した後、絶縁膜23bの膜質を向上させるべくアニール処理を施す。絶縁膜23a, 23bは、高耐圧nMISのゲート絶縁膜となる。絶縁膜23bを堆積することにより、高耐圧nMISのゲート絶縁耐圧を向上させることができる。その後、基板1Subの主面上に、メモリ領域の選択用のnMIS形成領域が露出され、高耐圧nMIS形成領域を覆うようなレジストパターンPR6をリソグラフィ技術により形成した後、これをエッチングマスクとしてエッチング処理を施すことにより、図56に示すように、絶縁膜23a, 23bをパターニングする。メモリ領域の選択用のnMIS形成領域では、絶縁膜23aが除去され、基板1Subの主面が露出される。この後、前記実施の形態1のように選択用のnMIS形成領域の基板1Subの主面を部分的にエッチングして窪み13を形成してもよいのは勿論である。

20

## 【0087】

次いで、図57に示すように、基板1Subに対して酸化処理を施すことにより、基板1Subの主面上に、例えば酸化シリコンからなるゲート絶縁膜3を形成する。このゲート絶縁膜3は、選択用のnMIS等のような低耐圧のMISのゲート絶縁膜となる。ゲート絶縁膜3の厚さは、上記高耐圧nMISのゲート絶縁膜23a, 23bよりも薄く、例えば2～5nm程度である。続いて、基板1Subの主面上に、例えば低抵抗ポリシリコンからなる導体膜21をCVD法等により堆積した後、その上にレジストパターンPR7をリソグラフィ技術により形成する。レジストパターンPR7は、メモリ領域のコントロールゲート電極形成領域と、高耐圧nMIS形成領域のゲート電極形成領域を覆い、それ以外が露出されるようなパターンとされている。その後、レジストパターンPR7をエッチングマスクとして、エッチング処理により導体膜21をパターニングすることにより、図58に示すように、メモリセルの選択用のnMISのコントロールゲート電極CGおよび周辺回路の高耐圧nMISのゲート電極HGを形成する。この時、メモリゲート電極MGの片側側面のサイドウォール8の側面下部側に導体膜21aが残される。本実施の形態5では、導体膜21aが上記絶縁膜23a, 23b上に残される。そこで、導体膜21aを除去するため、基板1Subの主面上に、導体膜21aが露出され、それ以外の領域が覆われるようなレジストパターンPR8を形成した後、これをエッチングマスクとして、前記実施の

30

40

50

形態 5 の導体膜 2 1 a の除去処理と同様のエッティング処理を施すことにより、導体膜 2 1 a を図 5 9 に示すように除去する。これにより、ポリシリコンからなるエッチ残りの導体膜 2 1 a の下層（導体膜 2 1 a と基板 1 Subとの間）にゲート絶縁膜 3 よりも厚い絶縁膜 2 3 a , 2 3 b の積層膜が設けられているので、基板 1 Subの正面が保護され、基板 1 Sub の正面がエッティングされないようにすることができる。したがって、スプリットゲート電極型のメモリセルのドレイン電流 I d s の低下を防止できるので、スプリットゲート電極型のメモリセルの高速動作（データの高速読み出し）を維持できる。

#### 【 0 0 8 8 】

次いで、レジストパターン P R 8 を除去した後、図 6 0 に示すように、絶縁膜 2 3 a , 2 3 b は残したまま、例えはヒ素をイオン注入法等により基板 1 Subに導入することにより、メモリセル用および高耐圧 n M I S 用の n <sup>-</sup> 型の半導体領域 2 a を同時に形成する。続いて、基板 1 Subの正面に、例えは酸化シリコンからなる絶縁膜を C V D 法等によつて堆積した後、これを異方性のドライエッティング法によりエッチバックすることにより、図 6 1 に示すように、コントロールゲート電極 C G およびメモリゲート電極 M G の側面側と、高耐圧 n M I S のゲート電極 H G の側面にサイドウォール 9 を同時に形成する。この時、サイドウォール 9 から露出する絶縁膜 2 3 a , 2 3 b も除去してしまう。その後、例えはリンをイオン注入法等により基板 1 Subに導入することにより、メモリセル用および高耐圧 n M I S 用の n <sup>+</sup> 型の半導体領域 2 b を同時に形成する。このようにしてメモリセル M C 1 のドレイン領域 D r m およびソース領域 S r m と、高耐圧 n M I S Q n h のドレイン領域 D r h およびソース領域 S r h とを同時に形成する。

10

20

#### 【 0 0 8 9 】

このように本実施の形態 6 では、保護用の絶縁膜 2 3 a , 2 3 b を高耐圧 n M I S Q n h のゲート絶縁膜 2 3 a , 2 3 b で形成することにより、工程の兼用が可能となるので、半導体装置の製造時間の短縮およびコストの低減が可能となる。

#### 【 0 0 9 0 】

上記本実施の形態 6 では、エッチ残りの導体膜 2 1 a を除去する時の保護用の絶縁膜を酸化法で形成された絶縁膜 2 3 a と C V D 法で形成された絶縁膜 2 3 b との積層膜で形成した場合について説明したが、保護用の絶縁膜を、絶縁膜 2 3 a , 2 3 b のいずれか一方で形成しても良い。

#### 【 0 0 9 1 】

30

##### （実施の形態 7 ）

前記実施の形態 5 , 6 の保護用の絶縁膜を C V D 法で形成する場合は、メモリセルの最初に形成されるゲート電極上が保護用の絶縁膜で覆われるので、そのゲート電極上にシリサイド層を形成することができない。

#### 【 0 0 9 2 】

そこで、本実施の形態 7 では、最初に形成されるゲート電極のうち、第 1 層配線等のような配線が接触し接続されるコンタクトホール部分にシリサイド層を形成する。これにより、最初に形成されるゲート電極と第 1 層配線等の配線との接触抵抗を低減できる。

#### 【 0 0 9 3 】

図 6 2 は、本実施の形態 7 の具体的な一例のメモリ領域の要部平面図を示している。図 6 2 の X 1 - X 1 線の断面図に相当する箇所が、前記実施の形態 5 の図 4 4 ~ 図 5 2 または前記実施の形態 6 の図 5 3 ~ 図 6 1 の左側の断面図である。コントロールゲート電極 C G およびメモリゲート電極 M G の上面において、サリサイドプロセスによりシリサイド層 1 4 が形成された箇所に斜線のハッチングを付す。後から形成されるコントロールゲート電極 C G の上面には全てシリサイド層 1 4 が形成されている。一方、最初に形成されるメモリゲート電極 M G の上面は、コンタクトホール C N T が配置される領域のみにシリサイド層 1 4 が形成されている。これにより、コンタクトホール C N T 内のプラグ P L G とメモリゲート電極 M G との接触抵抗を低減できる。なお、コンタクトホール C N T は第 1 層配線と電気的に接続されている。

40

#### 【 0 0 9 4 】

50

このような構成を形成するには、前記図45および図46で説明した工程の中で、図45のレジストパターンPR5のパターン形状を、メモリゲート電極MGの上記コンタクトホールCNTが配置される領域の保護用の絶縁膜23部分も露出されるようなパターン形状とし、エッティング処理により、そのメモリゲート電極MGの上記コンタクトホールCNTが配置される領域の保護用の絶縁膜23部分および絶縁膜7部分も除去しておく。そして、前記図51で説明した工程後、コントロールゲート電極CGの上面と、メモリゲート電極MGの上記コンタクトホールCNTが配置される領域とが露出された状態でシリサイドプロセスを施すことにより、コントロールゲート電極CGの上面全ておよびメモリゲート電極MGの上面の上記コンタクトホールCNTが配置される領域にシリサイド層14を形成する。なお、このような方法は前記実施の形態6に本実施の形態7を適用する場合も同様である。

10

## 【0095】

なお、シリサイド層14の形成方法としては、基板1Subの主面上の全面に、例えば、コバルト(Co)膜、チタン(Ti)膜またはニッケル(Ni)等の高融点金属膜をスパッタ法で形成し、その後、熱処理を施してコントロールゲート電極CGおよびメモリゲート電極MGの多結晶シリコン膜と高融点金属膜とを反応させる。その後、未反応の高融点金属膜を除去し、金属・半導体反応層であるシリサイド層14が形成される。

## 【0096】

また、本実施の形態7および前記実施の形態5,6は、前記図4および図5のスプリットゲート型のメモリセルにも適用できる。

20

## 【0097】

## (実施の形態8)

本実施の形態8は、前記スプリットゲート電極型のメモリセルについて本発明者が初めて見出した他の問題を解決するための一例を説明するものである。その問題は、電荷蓄積層CSLの幅(短方向寸法)がメモリゲート電極の幅(短方向寸法)よりも大きくなる結果、消去動作が困難になる、という問題である。

## 【0098】

まず、その問題を図63～図65により説明する。図63は、メモリゲート電極MGの形成工程後の基板1Subの要部断面図を示している。この工程では、通常、低抵抗ポリシリコン等からなるメモリゲート電極MGをドライエッティング法で形成した後、電荷蓄積層CSLをウエットエッティングで選択的にエッティングして形成している。ここでは、メモリゲート電極MGの幅方向(基板1Subの主面に沿う方向、短方向)端部と、電荷蓄積層CSLの幅方向端部とが一致またはほぼ一致するような状態でエッティングが行われている。しかし、このような状態でその後の酸化工程を経ると、図64および図65に示すように、メモリゲート電極MGの幅方向両端部が酸化されてしまう(図65の矢印参照)一方で電荷蓄積層CSLは窒化シリコンからなるので酸化されず残される結果、メモリゲート電極MGの実質的な幅(短方向寸法)が電荷蓄積層CSLの幅よりも短くなり、電荷蓄積層CSLの幅方向両端部がメモリゲート電極MGの幅方向外側にはみ出したような形になる。このような電荷蓄積層CSLの両端のはみ出し部分Eは、メモリゲート電極MGからの物理的な距離が遠くなるので、メモリゲート電極MGからの電界の影響を受け難くなる。このため、メモリセルMCの消去動作の際、電荷蓄積層CSLの両端のはみ出し部分Eに蓄積された電荷を引き抜き難くなる、という問題が生じる。この問題は、メモリセルMCの消去動作に際して、電荷蓄積層CSLの電荷を引き抜く方向によらない。すなわち、本実施の形態においてはメモリゲート電極MGに電子を引き抜くことで消去動作を行なっているが、基板1Subに電子を引き抜くようなメモリセルにおいても同様の問題が発生する。なお、この問題は、前記図4および図5のメモリセルでも生じる。

30

## 【0099】

そこで、本実施の形態8では、上記電荷蓄積層をオーバーエッティングして上部のメモリゲート電極よりも小さくする工程を有するものである。これにより、最終的にメモリゲート電極の外側に電荷蓄積層の一部がはみ出さないようにすることができる。すなわち、デ

40

50

ータの消去（電荷の引き抜き）が難しくなるような部分が電荷蓄積層に形成されないよう にすることができる。したがって、スプリットゲート電極型のメモリセルの動作速度（データの消去速度）を向上させることができる。また、消去動作不良の発生率を低減できるので、半導体装置の歩留りを向上させることができる。この具体例を図66～図70の半導体装置の製造工程におけるメモリ領域の基板1Subの要部断面図により説明する。

#### 【0100】

まず、メモリセルのメモリゲート電極の形成工程では、電荷蓄積層（窒化シリコン）とメモリゲート電極（ポリシリコン）とを同時にエッティングするのが難しいので、2段階でエッティング処理を行う。すなわち、前記実施の形態1の図8および図9で説明した工程を経た後、図66に示すように、レジストパターンPR9をエッティングマスクとしたドライエッティング法により、メモリゲート電極MGおよび絶縁膜5tをパターニングする。この時は、ポリシリコンと窒化シリコンとのエッティング選択比を大きくとり、ポリシリコンの方がエッティングされ易い条件でエッティング処理を行う。

10

#### 【0101】

続いて、レジストパターンPR9を除去した後、基板1Subに対して熱りん酸等を用いたウエットエッティング処理を施すことにより、図67に示すように、電荷蓄積層CSLを選択的にエッティングする。この時、本実施の形態8では、電荷蓄積層CSLの幅方向両端の露出側面が、メモリゲート電極MGの幅方向両端の露出側面よりも内側に位置するようにオーバーエッティング処理を施す。これにより、その後の酸化処理工程でメモリゲート電極MGの幅方向両端の側面部分が酸化されることに起因して電荷蓄積層CSLの幅方向両端部の側面がメモリゲート電極の幅方向両端の側面の外側に位置してしまうような不具合を防止することができる。このような電荷蓄積層CSLのサイドエッティング量（アンダーカット量またはオーバーエッティング量）は、熱りん酸によるウエットエッティング時間を調節ことで変えることができる。

20

#### 【0102】

その後、前記実施の形態1で説明したのと同様の工程を経て、図68および図69に示すように、スプリットゲート型のメモリセルMC1を形成する。図69は、図68の要部拡大断面図を示している。本実施の形態8の場合も、図68および図69に示すように、電荷蓄積層CSLのパターニング後の酸化処理によりメモリゲート電極MGの側面部分が酸化され、メモリゲート電極MGの幅方向寸法が設計値より若干小さくなっている。上記のように本実施の形態8では、メモリゲート電極MGが酸化により小さくなってしまうのを見越して電荷蓄積層CSLの幅方向寸法を小さくしてあるので、最終的に、電荷蓄積層CSLの幅方向両端部の側面が、メモリゲート電極MGの幅方向両端部の側面とほぼ一致しており、メモリゲート電極MGの外側に、はみ出さないようにされている。このため、スプリットゲート型のメモリセルMC1の消去動作に際して、電荷の引き抜き難い箇所が電荷蓄積層CSLに存在しないので、データの消去速度を向上させることができる。また、電荷の引き抜き難い箇所が電荷蓄積層CSLに存在しないので、消去動作不良の発生率を低減でき、半導体装置の歩留りを向上させることができる。

30

#### 【0103】

以上の説明では、最終的に電荷蓄積層CSLの幅方向両端部が、メモリゲート電極MGの幅方向両端部とほぼ一致している場合について説明したが、本実施の形態8は、電荷蓄積層CSLがメモリゲート電極MGの外側にはみ出しているので、図70のメモリセルの要部拡大断面図に示すように、最終的に電荷蓄積層CSLの幅がメモリゲート電極MGの幅よりも小さく、電荷蓄積層CSLの幅方向両端部が、メモリゲート電極MGの幅方向両端部よりも内側に位置している構造を排除するものではない。この構造の場合は、電荷蓄積層CSLの平面全域が、メモリゲート電極MGの平面全域に内包されるようになる。このため、消去時の電荷の引き抜きの確実性を向上させることができる。

40

#### 【0104】

##### （実施の形態9）

本実施の形態9は、前記実施の形態8の変形例であって、前記図4のスプリットゲート

50

電極型のメモリセルMC2の形成方法に前記実施の形態8の方法を適用した場合の一例を説明する。

【0105】

まず、前記図23～図25で説明した工程を経た後、図71に示すように、コントロール電極CGをマスクとして自己整合的にn型の半導体領域6を基板1Subに形成する。続いて、絶縁膜5b、電荷蓄積層CSL、絶縁膜5tおよび導体膜11をCVD法等により下層から順に基板1Sub上に堆積した後、その上に、メモリゲート電極形成用のレジストパターンPR10をリソグラフィ技術により形成する。その後、そのレジストパターンPR10をエッティングマスクとして、そこから露出する導体膜11および絶縁膜5tを前記実施の形態8と同様にエッティングした後、レジストパターンPR10を除去し、図72に示すように、メモリゲート電極MGおよび絶縁膜5tをパターニングする。

【0106】

次いで、前記実施の形態8と同様に、電荷蓄積層CSLをウエットエッティング処理により選択的にエッティングすることにより、図73に示すように、電荷蓄積層CSLをパターニングする。この時、本実施の形態9でも、電荷蓄積層CSLの露出両側面が、メモリゲート電極MGの露出側面よりも内側に位置するようにオーバーエッティング処理を施す。これにより、電荷蓄積層CSLの幅方向両端部の側面がメモリゲート電極MGの幅方向両端部の側面の外側に位置してしまうような不具合を前記実施の形態8と同様に防止することができる。

【0107】

その後、前記実施の形態3で説明したのと同様の工程を経て、図74に示すように、スプリットゲート電極型のメモリセルMC2を形成する。本実施の形態9の場合も、図74に示すように、電荷蓄積層CSLのパターニング後の酸化処理によりメモリゲート電極MGの側面部分が酸化され、メモリゲート電極MGの幅方向寸法が設計値より若干小さくなっているが、上記のように本実施の形態9でも、それを見越して電荷蓄積層CSLの幅方向寸法を小さくしてあるので、最終的に、電荷蓄積層CSLの幅方向両端部の側面が、メモリゲート電極MGの幅方向両端部の側面とほぼ一致しており、メモリゲート電極MGの外側に、はみ出さないようにされている。これにより、スプリットゲート型のメモリセルMC2の消去動作に際して、前記実施の形態8と同様にデータの消去速度を向上させることができる。また、消去動作不良の発生率を低減でき、半導体装置の歩留りを向上させることができる。もちろん本実施の形態9でも図70で説明したように最終的に電荷蓄積層CSLの両端部が、メモリゲート電極MGの両端部よりも内側に位置するようにしても良い。

【0108】

(実施の形態10)

本実施の形態10は、前記実施の形態8の変形例であって、前記図5のスプリットゲート電極型のメモリセルMC3の形成方法に前記実施の形態8の方法を適用した場合の一例を説明する。

【0109】

まず、前記実施の形態9と同様に前記図71の導体膜11の堆積工程までを経た後、その導体膜11を異方性のドライエッティング処理によりエッチバックすることにより、図75に示すように、コントロールゲート電極CGの側面側に、導体膜11のサイドウォール11aを形成する。続いて、図76に示すように、基板1Subの主面上に、メモリゲート電極MG形成用のレジストパターンPR11をリソグラフィ技術により形成する。その後、そのレジストパターンPR11をエッティングマスクとして、そこから露出する導体膜11aおよび絶縁膜5tを前記実施の形態8, 9と同様にエッティングしてメモリゲート電極MG(11a)および絶縁膜5tをパターニングする。

【0110】

次いで、レジストパターンPR11を除去した後、前記実施の形態8, 9と同様に、電荷蓄積層CSLをウエットエッティング処理により選択的にエッティングすることにより、図

10

20

30

40

50

77に示すように、電荷蓄積層CSLをパターニングする。この時、本実施の形態10では、電荷蓄積層CSLの露出両側面が、絶縁膜5tの下に入り込み窪むようにオーバーエッチング処理を施す。これにより、電荷蓄積層CSLの幅方向片端部の側面がメモリゲート電極MGの幅方向片端部の側面の外側に位置してしまうような不具合を前記実施の形態8, 9と同様に防止することができる。

#### 【0111】

その後、前記実施の形態3で説明したのと同様の工程を経て、図78に示すように、スプリットゲート型のメモリセルMC3を形成する。本実施の形態10の場合も、図78に示すように、電荷蓄積層CSLのパターニング後の酸化処理によりメモリゲート電極MGの表面部分が酸化され、メモリゲート電極MGの幅方向寸法が設計値より若干小さくなっているが、上記のように本実施の形態10でも、それを見越して電荷蓄積層CSLの幅方向寸法を小さくしてあるので、最終的に、電荷蓄積層CSLの幅方向片端部の側面が、メモリゲート電極MGの幅方向片端部の側面とほぼ一致しており、メモリゲート電極MGの外側に、はみ出さないようにされている。これにより、スプリットゲート型のメモリセルMC3の消去動作に際して、前記実施の形態8, 9と同様にデータの消去速度を向上させることができる。また、消去動作不良の発生率を低減でき、半導体装置の歩留りを向上させることができる。もちろん本実施の形態10でも図70で説明したように最終的に電荷蓄積層CSLの片端部の側面が、メモリゲート電極MGの片端部の側面よりも内側に位置するようにしても良い。

#### 【0112】

##### (実施の形態11)

本実施の形態11は、前記スプリットゲート型のメモリセルについて本発明者が初めて見出した他の問題を解決するための一例を説明するものである。その問題は、メモリゲート電極の不純物濃度が高いとデータの消去時間が遅くなる、という問題である。

#### 【0113】

図79は、スプリットゲート電極型のメモリセルの消去特性がメモリゲート電極の不純物濃度にどのように依存するかを示している。メモリゲート電極材料は、例えばn型の低抵抗ポリシリコンを用いた。また、データ記憶に寄与する電荷は電子とされている。図79中の矢印で示すように、メモリゲート電極への不純物イオンの打ち込み濃度を増加していくと、消去速度が遅くなることが分かる。これは、メモリゲート電極側にデータ記憶に寄与する電子を引き抜く消去方式の場合、電子の引き抜きによる効果と、メモリゲート電極側から注入された正孔との再結合による効果との両方が消去動作に影響を与えていためと想定される。図80にエネルギーバンド図を例示する。白丸が正孔、黒丸が電子を示している。消去速度が変わるのは、メモリゲート電極MGから注入される正孔が電荷蓄積層CSLから引き抜かれた電子と再結合して電子・正孔対を生成したり、電荷蓄積層CSL中の電子がメモリゲート電極MGの近傍の絶縁膜5t中の欠陥準位を介してメモリゲート電極MG側に流れたり(トンネル現象)すること等に起因すると考えられる。したがって、メモリゲート電極MGの絶縁膜5tとの界面を空乏化させることにより消去速度を制御することが可能である。

#### 【0114】

具体例として前記実施の形態1~10のメモリセルMCのメモリゲート電極MGをn型のポリシリコンで形成し、そのメモリゲート電極MG中のn型の不純物の濃度を下げる。または、前記実施の形態1~10のメモリセルMCのメモリゲート電極MGをn型のポリシリコンで形成し、メモリゲート電極MGの絶縁膜5tとの界面領域の不純物濃度を、同じメモリゲート電極MGの他の領域の不純物濃度よりも低くする。すなわち、同じメモリゲート電極MG中に意図的に不純物濃度差が形成されており、そのメモリゲート電極MGの電荷蓄積層CSL側の一領域(第1領域)の不純物濃度がそれ以外の領域(第2領域)に比較して相対的に低くなっている。このような構成にすることにより、電荷蓄積層CSL中の電子の引き抜きと、メモリゲート電極MG側からの正孔の注入が生じてデータ記憶に寄与する電子と再結合することとの両方の作用によりデータ消去が進められるので、消

10

20

30

40

50

去速度を速くすることが可能となる。また、この場合も消去動作不良の発生率を低減できるので、半導体装置の歩留りを向上させることができる。

【0115】

本発明者の検討によれば、メモリゲート電極MGの全体または上記絶縁膜5tとの界面領域のn型不純物の濃度は、例えば $1 \times 10^{18} / \text{cm}^3 \sim 2 \times 10^{20} / \text{cm}^3$ 程度、好ましくは $8 \times 10^{19} / \text{cm}^3 \sim 1.5 \times 10^{20} / \text{cm}^3$ 程度とされている。この下限値より低いと空乏化したり、メモリゲート電極MGの抵抗値が増えたりして、消去を含めた他の動作上の問題が生じるためであり、上記上限値よりも高いと上記消去動作上の問題が生じるからである。

【0116】

また、本発明者が検討した一般的なスプリットゲート電極型のMONOS構造のメモリセルでは、そのメモリゲート電極を、周辺回路等を構成する他のMISのゲート電極と同工程で形成しているので、そのメモリゲート電極中に含まれるn型不純物の濃度が、例えば $2.5 \times 10^{20} / \text{cm}^3$ 以上であり本実施の形態11よりも高くなっている。これに對して、本実施の形態11では、メモリゲート電極MGと上記他のMISのゲート電極とを別々に形成する。そして、メモリゲート電極MGの不純物濃度を上記のように低くする。具体的にはメモリゲート電極MGとなる相対的に低濃度のn型の不純物が導入された多結晶シリコン膜と、上記他のMISのゲート電極となる相対的に高濃度のn型の不純物が導入された多結晶シリコン膜とを別々にCVD法によって形成し、その後、パターニングすることで形成する。もちろん、メモリゲート電極MGと同一基板上の上記他のMISのゲート電極とを同時にパターニングし、後ほどの工程でイオン注入法等により他のMISのゲート電極側にn型不純物を導入し、その他のMISのゲート電極中のn型不純物の濃度を相対的に高くするようにしても良い。このイオン注入法による形成法の方が、上述の別々にCVD法で形成するよりも、上記他のMISのゲート電極の不純物濃度の制御が容易であるというメリットがある。いずれにしても、本実施の形態11では、メモリセルMCのメモリゲート電極MGのn型不純物の濃度と、同一基板上に形成された上記他のMISのゲート電極のn型不純物の濃度とが意図的に異なっており、メモリゲート電極MGのn型不純物の濃度の方が、上記他のMISのゲート電極のn型不純物の濃度よりも意図的に低くなっている。

【0117】

また、同様の考え方から、前記実施の形態1～10のメモリセルMCのメモリゲート電極MGをp型にすることにより、上記と同様の作用により消去速度を速くすることが可能となる。本発明者の検討によれば、メモリゲート電極MGをp型とした場合、メモリゲート電極MGのp型不純物の濃度は、例えば $1 \times 10^{18} / \text{cm}^3$ 程度以上とすることが好ましい。したがって、この場合も同一基板に形成された他のMISにp型のゲート電極を持つMISがある場合に、メモリセルMCのメモリゲート電極MG中のp型不純物の濃度の方が、上記他のMISのp型のゲート電極中のp型不純物の濃度よりも意図的に高くなるような場合もある。

【0118】

(実施の形態12)

本実施の形態12では、前記実施の形態11で説明した、同じメモリゲート電極MG中に意図的に不純物濃度差が形成されており、そのメモリゲート電極MGの電荷蓄積層CSL側の一領域の不純物濃度が相対的に低くなっている場合を説明する。

【0119】

図81は、本実施の形態12のメモリセルMC1の要部断面図の一例を示している。ここでは、メモリゲート電極MGが、導体層11a, 11bの積層構成を有している。導体層11a, 11bはいずれもn型の低抵抗ポリシリコンからなるが、その不純物濃度が意図的に異なっており、下層側、すなわち、絶縁膜5tに接する側の導体層(第1領域)11aのn型不純物の濃度の方が、その上の導体層(第2領域)11bのn型不純物の濃度よりも低くなっている。これにより、前記実施の形態11と同様に消去速度を速くするこ

10

20

30

40

50

とができる。また、半導体装置の歩留りを向上させることができる。さらに、本実施の形態12によれば、前記実施の形態11ではメモリゲート電極MG全体が低濃度のn型不純物からなる導電膜で構成されている場合も例示したが、メモリゲート電極MGに不純物濃度の高い導体層11bが設けられているので、メモリゲート電極MGの抵抗や配線との接触抵抗を低減できる。

#### 【0120】

このような導体層11a, 11bを形成するには、例えば次の第1、第2の方法を挙げることができる。第1の方法は、導体膜11a, 11bをCVD法により別々に堆積する方法である。すなわち、図9等で説明した導体膜11の堆積工程の時に、導体膜11a, 11bを下層から順に堆積する。この時、導体膜11a, 11b中の各々のn型不純物の濃度を調節する。その後、導体膜11b上に絶縁膜7を堆積後、その積層膜を前記と同様にパターニングすることにより、メモリゲート電極MGを形成する。第2の方法は、イオン注入法により不純物濃度分布を形成する方法である。すなわち、図9等で説明したように導体膜11を堆積した後、その導体膜11にイオン注入法等によりn型不純物を導入する際に、そのイオン打ち込みエネルギーおよびドーズ量等の条件を変えて導入することにより、導体膜11中にn型不純物濃度の異なる導体層11a, 11bを形成する。その後、導体膜11上に絶縁膜7を堆積後、その積層膜を前記と同様にパターニングすることにより、メモリゲート電極MGを形成する。このイオン注入法を採用した場合、各々の導体層11a, 11bの不純物濃度や形成位置を制御し易いので、導体層11a, 11bを、より狙いに近い状態で形成することができる。

10

20

#### 【0121】

本実施の形態12も導体層11a, 11bをp型の低抵抗ポリシリコンで形成しても良い。この場合、絶縁膜5tに接する下層側の導体膜11aのp型不純物の濃度の方が、上層側の導体膜11bのp型不純物の濃度よりも高くされている。

#### 【0122】

##### (実施の形態13)

本実施の形態13では、前記実施の形態12の変形例を説明する。

#### 【0123】

図82は、本実施の形態13のメモリセルMC1の要部断面図の一例を示している。ここでは、メモリゲート電極MGが、導体層11a, 11b, 11cの3層の積層構成を有している。導体層11a, 11b, 11cはいずれもn型の低抵抗ポリシリコンからなるが、その不純物濃度が意図的に異なっており、最下層(すなわち、絶縁膜5tに接する側)の導体層(第1領域)11aと、最上層の導体層11cのn型不純物の濃度の方が、中間の導体層(第2領域)11bのn型不純物の濃度よりも低くなっている。導体膜11a, 11cのn型不純物の濃度は同じでも異なっていても良い。これにより、前記実施の形態11, 12と同様に消去速度を速くすることができる。また、半導体装置の歩留りを向上させることができる。

30

#### 【0124】

最上の導体層11cの濃度を低減した理由は、最上に高濃度のポリシリコン層が存在すると、洗浄処理後に高濃度のポリシリコン層の表面にウォーターマークが残ったり、高濃度のポリシリコン層に異常酸化が生じたりする場合があるので、それを回避するためである。すなわち、本実施の形態13によれば、最上の導体層11cの不純物濃度を低くしたことにより、半導体装置の製造工程中の不具合を回避できるので、半導体装置の信頼性および歩留りを向上させることができる。

40

#### 【0125】

上記導体層11a, 11b, 11cの形成方法は、前記実施の形態12と同じなので説明を省略する。

#### 【0126】

本実施の形態13も導体層11a, 11b, 11cをp型の低抵抗ポリシリコンで形成しても良い。この場合、絶縁膜5tに接する下層側の導体膜11aのp型不純物の濃度の

50

方が、上層側の導体膜 11b, 11c の p 型不純物の濃度よりも高くされている。

【0127】

(実施の形態 14)

本実施の形態 14 では、前記実施の形態 12 の変形例を説明する。

【0128】

図 83 は、本実施の形態 14 のメモリセル MC1 の要部断面図の一例を示している。ここでは、メモリゲート電極 MG が、導体層 11 とシリサイド層 14 との積層構成を有している。導体膜 11 は、例えば n 型の低抵抗ポリシリコンからなり、その n 型不純物の濃度が前記実施の形態 11, 12 で説明したように低くされている。シリサイド層 14 は、例えばコバルトシリサイドまたはタンゲステンシリサイド等からなる。このように、導体膜 11 中の n 型不純物の濃度を前記実施の形態 11, 12 で記載したように低くしたとしても、導体膜 11 上に低抵抗なシリサイド層 14 を設けることにより、メモリゲート電極 MG の総抵抗を低く抑えることができる。ただし、本実施の形態 14 でも、導体膜 11 を p 型のポリシリコンで形成し、その上にシリサイド層 14 を設ける構造としても良い。

【0129】

(実施の形態 15)

本実施の形態 15 では、前記実施の形態 12 のさらに他の変形例を説明する。

【0130】

図 84 は、本実施の形態 15 のメモリセル MC1 の要部断面図の一例を示している。ここでは、メモリゲート電極 MG が、導体層 11 と、バリアメタル層 28 と、メタル層 29 との 3 層の積層構成を有している。導体膜 11 は、例えば n 型の低抵抗ポリシリコンからなり、その n 型不純物の濃度が前記実施の形態 11, 12 で説明したように低くされている。バリアメタル層 28 は、例えば窒化タンゲステン (WN) 等からなる。また、メタル層 29 は、例えばタンゲステン等からなる。このように、導体膜 11 中の n 型不純物の濃度を前記実施の形態 11, 12 で記載したように低くしたとしても、導体膜 11 上に低抵抗なメタル層 29 を設けることにより、メモリゲート電極 MG の総抵抗を大幅に低くすることができる。ただし、本実施の形態 15 でも、導体膜 11 を p 型のポリシリコンで形成し、その上にバリアメタル層 28 を介してメタル層 29 を設ける構造としても良い。

【0131】

(実施の形態 16)

本実施の形態 16 は、前記スプリットゲート電極型のメモリセルについて本発明者が初めて見出したさらに他の問題を解決するための一例を説明するものである。その問題は、メモリセルのドレイン電流の劣化が生じ易い、という問題である。

【0132】

電荷蓄積層 CSL または絶縁膜 5t の材料として特に酸窒化シリコン (SiON) を使用する MONOS 構造のメモリセルでは、消去動作により界面準位が形成された書き換え動作を行うとメモリセルのドレイン電流 Ids が低下する場合がある。このため、メモリセルがオン状態となる時の電流劣化を考慮してメモリセルを設計する必要がある。

【0133】

すなわち、本実施の形態 16 では、電荷蓄積層に蓄えられた電荷をメモリゲート電極側に引き抜く動作によりデータの消去を行うスプリットゲート電極型のメモリセルにおいて、書き込みレベルの最も少ない状態が、メモリセルの初期しきい値電圧 Vth よりも高い状態となるようにする。これにより、データの書き込みおよび消去に伴うドレイン電流の劣化を許容できる。したがって、メモリセルのデータの書き換え補償回数を向上でき、メモリセルの寿命を向上させることが可能となる。

【0134】

本実施の形態 16 のメモリセルの構造（読み出し、書き込みおよび消去動作を含む）は、前記実施の形態 1 ~ 15 で説明したのと同じである。図 85 は、本実施の形態 16 のメモリセルの書き込みおよび消去状態を示している。初期状態 In は、しきい値電圧 Vth が低い状態であるが、一度書き込んだ後の消去状態を初期状態 In と同じ状態にせず、そ

10

20

30

40

50

れよりも高い状態とする。多値記憶の場合には、最も書き込みレベルの低い状態が、初期状態  $I_{n}$  よりも高い状態とする方式である。この方式の場合、書き換え等の劣化によりドレイン電流  $I_{ds}$  が減少した場合でも、深く消し込む余裕があるために、半導体装置の動作上の劣化が見えない状態とすることができる。

【0135】

以上、本発明者によってなされた発明を実施の形態に基づき具体的に説明したが、本発明は前記実施の形態に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能であることはいうまでもない。

【0136】

例えば前記実施の形態 1 ~ 16 では、MONOS 構造のメモリセルに適用した場合について説明したが、例えば基板上に、酸化シリコン膜、電荷蓄積用の窒化シリコン膜（または酸窒化シリコン膜）および低抵抗ポリシリコン膜（または上記と同様のポリサイドやポリメタル構造の膜）を下層から順に積層した構成を有する、MNOS (Metal Nitride Oxide Semiconductor) 構造のメモリセルに適用することもできる。

10

【0137】

また、前記実施の形態 1 ~ 10 は、消去動作に際してデータ記憶に寄与する電荷をメモリゲート電極に引き抜くメモリセル構造とした場合について説明したが、これに限定されるものではなく、消去動作に際してデータ記憶に寄与する電荷を基板側に引き抜くメモリセル構造のものにも適用できる。

【0138】

また、前記実施の形態 1 ~ 16 では、電荷蓄積層を窒化膜で形成した場合について説明したが、これに限定されるものではなく、例えば酸化シリコン膜中にドット状に形成された複数のナノ結晶を有する構成としても良い。上記ナノ結晶は、一般的な不揮発性メモリの浮遊ゲート電極と同様に、データに寄与する電荷が捕獲される部分である。各ナノ結晶は、例えば CVD 法により形成されている。各ナノ結晶は、物理的に離れた状態で形成されている（すなわち、離散的なトラップ準位を有する）ので、データの保持時にリークバスがあっても一部の電荷しか失われず、データ保持特性に優れている。また、データの消去および書き込み時においても、特性が多くのナノ結晶間で平均化されるので、ナノ結晶の直径や絶縁膜などの構造ばらつき、あるいは確率的振る舞いの影響を受け難いため、このメモリセルを有する半導体装置の歩留まりを向上させることができる。

20

【0139】

また、前記実施の形態 1 ~ 16 の各々を、他の実施の形態の一つまたは 2 つ以上の複数個と組み合わせてもよいのは勿論である。

【0140】

以上の説明では主として本発明者によってなされた発明をその背景となった利用分野である IC カードに適用した場合について説明したが、それに限定されるものではなく、例えば携帯電話等のような移動体通信機器やパーソナルコンピュータ等のような情報処理装置に内蔵されるメモリにも適用できる。

30

【産業上の利用可能性】

【0141】

本発明は、半導体装置の製造方法および半導体装置技術に適用して有効である。

40

【符号の説明】

【0142】

- 1 Sub 半導体基板
- 2 a 半導体領域
- 2 b 半導体領域
- 3 ゲート絶縁膜
- 4 半導体領域
- 5 b, 5 t 絶縁膜
- 6 半導体領域

50

|                    |                    |    |
|--------------------|--------------------|----|
| 7                  | 絶縁膜                |    |
| 8                  | サイドウォール            |    |
| 9                  | サイドウォール            |    |
| 10                 | 絶縁膜                |    |
| 11                 | 導体膜                |    |
| 11 a               | 導体層                |    |
| 11 b               | 導体層                |    |
| 13                 | 窪み                 |    |
| 14                 | シリサイド層             |    |
| 15                 | 絶縁膜                | 10 |
| 17                 | 導体膜                |    |
| 19                 | 絶縁膜                |    |
| 21                 | 導体膜                |    |
| 21 a               | 導体膜                |    |
| 23                 | 絶縁膜                |    |
| 23 a, 23 b         | 絶縁膜                |    |
| 25                 | 分離部                |    |
| 28                 | バリアメタル層            |    |
| 29                 | メタル層               |    |
| M C, M C 1 ~ M C 3 | メモリセル              | 20 |
| D                  | ドレイン電極             |    |
| D r m              | ドレイン領域             |    |
| S                  | ソース電極              |    |
| S r m              | ソース領域              |    |
| C G                | コントロールゲート電極        |    |
| M G                | メモリゲート電極           |    |
| C S L              | 電荷蓄積層              |    |
| Q n c              | nチャネル型のM I S・F E T |    |
| Q n m              | nチャネル型のM I S・F E T |    |
| P R 1 ~ P R 1 1    | フォトレジストパターン        | 30 |
| C N T              | コンタクトホール           |    |
| P L G              | プラグ                |    |
| M 1                | 第1層配線              |    |
| H G                | ゲート電極              |    |

【図1】



【図2】



【図4】



【図5】



【図3】

|    | Vd(V) | Veg(V) | Vmg(V) | Vs(V) | Vsub(V) |
|----|-------|--------|--------|-------|---------|
| Re | 1     | 1.5    | 0      | 0     | 0       |
| Er | 0     | 1.5    | 14     | 0     | 0       |
| Wr | 0     | 1.5    | 12     | 6     | 0       |

【図6】



【図7】



【図 8】



【図 9】



【図 10】



【図 13】



【図 14】



【図 11】



【図 12】



1Sub : 半導体基板  
6 : n型の半導体領域  
8 : サイドウォール  
CSL : 電荷蓄積層  
MG : メモリゲート電極  
13 : 罩み

【図 15】



【図 16】



【図17】



【図18】



【図19】



【図20】



【図21】



【図22】



【図23】



【図24】



【図25】



【図26】



【図27】



【図28】



【図31】



【図32】



【図29】



【図30】



【図33】



【図34】



【図35】



【図38】



【図36】



〔 図 37 〕



【図39】



【図40】



図40

【図41】



図41

【図42】



図42

【図43】



図43

【図45】



図45

【図44】



図44

【図46】



図46

【図47】



図47

【図49】



図49

【図48】

図48



【図50】

図50



図50

【図51】

図51



【図53】



【図52】

図52



図53



【図 5 4】

図 54



【図 5 5】

図 55



【図 5 6】

図 56



【図 5 7】

図 57



【図 5 8】



【図60】



【図59】



【 図 6 1 】



【図62】



【図63】



【図64】



【図65】



【図67】



【図66】



【図69】



【図70】



図69

【図71】



図71

【図72】



図72

【図73】



図73

【図75】



図75

【図74】



図74

【図76】



図76

【図 7 7】



【図 7 8】



【図 7 9】



【図 8 0】



【図 8 1】



【図 8 2】



【図 8 3】



【図 8 4】



【図 8 5】



---

フロントページの続き

(51)Int.Cl. F I  
H 01 L 27/10 (2006.01)

(72)発明者 石井 泰之  
東京都小平市上水本町五丁目 20 番 1 号 株式会社日立製作所 半導体グループ内  
(72)発明者 金丸 恭弘  
東京都小平市上水本町五丁目 20 番 1 号 株式会社日立製作所 半導体グループ内  
(72)発明者 橋本 孝司  
東京都小平市上水本町五丁目 20 番 1 号 株式会社日立製作所 半導体グループ内  
(72)発明者 水野 真  
東京都小平市上水本町五丁目 20 番 1 号 株式会社日立製作所 半導体グループ内  
(72)発明者 奥山 幸祐  
東京都小平市上水本町五丁目 20 番 1 号 株式会社日立製作所 半導体グループ内

審査官 外山 賀

(56)参考文献 特開平 10 - 041414 (JP, A)  
特開 2001 - 102466 (JP, A)  
特開平 03 - 054869 (JP, A)  
特開平 04 - 024969 (JP, A)

(58)調査した分野(Int.Cl., DB名)

H 01 L 21 / 336  
H 01 L 21 / 8247  
H 01 L 27 / 10  
H 01 L 27 / 115  
H 01 L 29 / 788  
H 01 L 29 / 792