#### (19) **日本国特許庁(JP)** ## (12) 公表特許公報(A) (11)特許出願公表番号 特表2004-513398 (P2004-513398A) (43) 公表日 平成16年4月30日(2004.4.30) ・ (番地なし) ・サンウー アパートメン ト・ナンバー 922-203 | (51) Int.C1. <sup>7</sup> GO9G 3/28 GO9G 3/20 GO9G 3/288 // HO2M 3/155 | F I<br>G09G<br>G09G<br>G09G<br>G09G<br>G09G | 3/20 6<br>3/20 6<br>3/20 6 | J<br>511A<br>512D<br>521G<br>524L<br>備審査講求 有 | テーマコード (参考)<br>5CO8O<br>5H73O<br>(全 89 頁) 最終頁に続く | |--------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------|----------------------------|----------------------------------------------|--------------------------------------------------| | (21) 出願番号<br>(86) (22) 出願日<br>(85) 翻訳文提出日<br>(86) 国際出願番号 | 特願2002-541660 (P2002-541660)<br>平成13年11月9日 (2001.11.9)<br>平成15年5月9日 (2003.5.9)<br>PCT/KR2001/001915 | (71) 出願人 | 596066770<br>エルジー エレ<br>レーテッド | クトロニクス インコーポ<br>ル ヨンドンポク ヨード | | (87) 国際公開番号<br>(87) 国際公開日<br>(31) 優先権主張番号<br>(32) 優先日<br>(33) 優先権主張国<br>(31) 優先権主張番号 | W02002/039419<br>平成14年5月16日 (2002.5.16)<br>2000/66327<br>平成12年11月9日 (2000.11.9)<br>韓国 (KR)<br>2001/69588 | (74) 代理人 | チョ, ジャンー<br>大韓民国・73 | 政樹<br>ファン<br>〇-〇4〇・キョンサンブ<br>ーシ・ヒュンゴックードン | 最終頁に続く (54) [発明の名称] 昇圧機能を持つエネルギー回収回路とこれを利用したエネルギー效率化方法 平成13年11月8日 (2001.11.8) #### (57)【要約】 (32) 優先日 (33) 優先権主張国 必要な素子の数を最小化してパネルから回収されたエネ ルギーを昇圧させてパネルに速かに再投入するようにし た昇圧機能を持つエネルギー回収回路とその方法が開示 される。 韓国 (KR) この昇圧機能を持つエネルギー回収回路とその方法はパ ネルから回収されたエネルギーを昇圧して、昇圧された エネルギーをパネルに供給する。パネルから回収された 電圧は、インダクタ、キャパシタ及びスィッチ素子を含 んだ閉ループに回収されたエネルギーを貯蔵した後、ス ィッチ素子をターンオフさせることでインダクタの両端 に発生された逆電圧によって昇圧される。 #### 【特許請求の範囲】 #### 【請求項1】 パネルから回収されたエネルギーの電圧成分を昇圧して電圧成分が昇圧されたエネルギー を前記パネルに供給する昇圧回路を具備するエネルギー回収回路。 #### 【請求項2】 請求項1において、前記昇圧回路と前記パネル間の信号パスを切り換えるスイッチ素子を さらに具備することを特徴とするエネルギー回収回路。 #### 【請求項3】 請求項1において、前記昇圧回路は、前記パネルから回収された前記エネルギーを蓄積するキャパシタと、前記キャパシタからの前記エネルギーの電流成分を蓄積するインダクタと、前記キャパシタと前記インダクタ間の信号パスを切り換えるスイッチ素子を具備することを特徴とするエネルギー回収回路。 #### 【請求項4】 請求項3において、前記キャパシタ、前記インダクタ及び前記スイッチ素子は閉ループを 形成するように接続されることを特徴とするエネルギー回収回路。 #### 【請求項5】 請求項4において、前記閉ループは前記パネルとは分離するように形成されることを特徴とするエネルギー回収回路。 #### 【請求項6】 請求項4において、前記パネルから回収された前記エネルギーの電圧成分は前記スイッチ素子の切り換えを通して前記インダクタに誘起される逆電圧により昇圧されることを特徴とするエネルギー回収回路。 #### 【請求項7】 請求項4において、前記インダクタに電流を蓄積するために前記閉ループが形成されることを特徴とするエネルギー回収回路。 #### 【請求項8】 請求項4において、前記エネルギーの電圧成分を昇圧するために前記閉ループが開放されることを特徴とするエネルギー回収回路。 #### 【請求項9】 請求項4において、前記キャパシタに蓄積されたエネルギーが昇圧された電圧成分を持つ 状態で前記パネルに供給されるように前記閉ループが開放されることを特徴とするエネルギー回収回路。 #### 【請求項10】 請求項2において、前記スイッチ素子は前記昇圧回路が昇圧された電圧成分を含む前記エネルギーを前記パネルに供給するようにして前記パネルから前記エネルギーを回収するようにすることを特徴とするエネルギー回収回路。 #### 【請求項11】 請求項2において、サステイン電圧を発生するサステイン電圧源と、前記サステイン電圧 源から前記サステイン電圧を前記パネルに供給するための他のスイッチ素子をさらに具備 することを特徴とするエネルギー回収回路。 #### 【請求項12】 請求項2において、前記信号パスは前記昇圧された電圧成分を含むエネルギーが前記パネル方へ供給される間及び前記パネルから前記エネルギーが前記昇圧回路方へ回収される間に信号の進行方向を一方向に維持することを特徴とするエネルギー回収回路。 #### 【請求項13】 請求項12において、前記信号パスは前記昇圧された電圧成分を含むエネルギーが前記パネル方へ供給されるときと前記パネルからの前記エネルギーが前記昇圧回路方へ回収されるときとで前記信号の進行方向が変更されるようにすることを特徴とするエネルギー回収回路。 #### 【請求項14】 40 10 20 請求項 2 において、前記信号パスはブリッジダイオードを含むことを特徴とするエネルギー回収回路。 #### 【請求項15】 請求項3において、前記インダクタとスイッチ素子の間に設置されて前記パネルの電圧が 基底電位で維持する間オフ状態を維持してそれ以外の期間にはターンオン及びターンオフ を繰り返すさらに他のスイッチ素子を具備することを特徴とするエネルギー回収回路。 #### 【請求項16】 請求項2において、前記スイッチ素子はボディーダイオードが内蔵したトランジスタであることを特徴とするエネルギー回収回路。 #### 【請求項17】 請求項2において、前記パネルに基底電圧を供給するための基底電圧源と、前記基底電圧源からの前記基底電圧を前記パネルに供給するためのさらに他のスイッチ素子を具備することを特徴とするエネルギー回収回路。 #### 【請求項18】 請求項3において、前記昇圧回路は前記インダクタと異なるインダクタンスを持つことと同時に前記インダクタに並列接続された少なくとも一つ以上の他のインダクタをさらに具備することを特徴とするエネルギー回収回路。 #### 【請求項19】 請求項18において、前記インダクタの中でインダクタンス値が小さいインダクタに接続されたカソードと前記キャパシタに接続されたアノードを持つ第1ダイオードと、前記インダクタの中でインダクタンス値が大きいインダクタに接続されたカソードと前記スイッチ素子に接続されたアノードを持つ第2ダイオードをさらに具備することを特徴とするエネルギー回収回路。 #### 【請求項20】 請求項2において、前記昇圧回路に接続されたアノードと前記パネルに接続されたカソー ドを持つダイオードをさらに具備することを特徴とするエネルギー回収回路。 #### 【請求項21】 請求項11において、前記昇圧回路と前記第1スイッチ素子との接続点に接続されたアノードと前記サステイン電圧源に接続されたカソードを持つダイオードをさらに具備することを特徴とするエネルギー回収回路。 #### 【請求項22】 請求項17において、前記基底電圧源に接続されたアノードと前記昇圧回路及び前記第1 スイッチ素子に接続されたカソードを持つダイオードをさらに具備することを特徴とする エネルギー回収回路。 ## 【請求項23】 請求項11において、あらかじめ設定された時定数で前記サステイン電圧を要求された傾斜のランプ電圧形態で前記パネルに供給するための請求項3スイッチ素子をさらに具備することを特徴とするエネルギー回収回路。 #### 【請求項24】 パネルから第1エネルギー信号を入力されて前記第1エネルギー信号より大きい第2エネルギー信号を前記パネルに供給することを特徴とするプラズマディスプレイパネルのエネルギー回収回路。 #### 【請求項25】 パネルからエネルギーを閉ループで回収する段階と、電圧成分が昇圧された形態で前記エネルギーを前記パネルに供給されるように前記閉ループを制御する段階を含むことを特徴とするエネルギー效率化方法。 #### 【請求項26】 請求項25において、前記エネルギーがパネルから閉ループの方に回収された後、前記閉ループが前記パネルと電気的に絶縁されるようにする段階をさらに含むことを特徴とするエネルギー效率化方法。 10 20 30 40 #### 【請求項27】 請求項25において、前記閉ループ制御段階は逆電圧が誘起されるようにする段階を含む ことを特徴とするエネルギー效率化方法。 #### 【請求項28】 請求項27において、前記逆電圧誘起段階は前記電流が蓄積されるようにする段階を含む ことを特徴とするエネルギー效率化方法。 #### 【請求項29】 請求項25において、前記閉ループが開放されることを特徴とするエネルギー效率化方法 #### 【請求項30】 請求項25ないし請求項29のいずれかにおいて、前記サステイン電圧を前記パネルに供給する段階をさらに含むことを特徴とするエネルギー效率化方法。 #### 【請求項31】 請求項25ないし請求項29のいずれかにおいて、前記基底電圧を前記パネルに供給する 段階をさらに含むことを特徴とするエネルギー效率化方法。 #### 【請求項32】 請求項25ないし請求項29のいずれかにおいて、サステイン電圧を要求された傾斜のランプ電圧形態で前記パネルに供給する段階をさらに含むことを特徴とするエネルギー效率 化方法。 #### 【請求項33】 パネルからエネルギーを回収する段階と、前記回収されたエネルギーの電圧成分を昇圧する段階と、前記電圧成分が昇圧された前記エネルギーを前記パネルに供給する段階を含む ことを特徴とするエネルギー效率化方法。 #### 【請求項34】 請求項33において、前記電圧成分昇圧段階は閉ループを利用することを特徴とするエネルギー效率化方法。 #### 【請求項35】 請求項34において、前記エネルギーがパネルから閉ループの方に回収された後、前記閉ループが前記パネルと電気的に絶縁されるようにする段階をさらに含むことを特徴とするエネルギー效率化方法。 #### 【請求項36】 請求項33において、前記電圧昇圧段階は、前記回収されたエネルギーに含まれた電流成分が蓄積されるように循環させる段階と、前記回収されたエネルギーとともに前記蓄積された電流成分を電圧成分の形態で前記パネルに供給する段階を含むことを特徴とするエネルギー效率化方法。 #### 【発明の詳細な説明】 #### [0001] 発明の属する技術分野 本発明はプラズマディスプレイパネル(PDP)のエネルギー回収装置に関するものであり、特に、パネルから回収されたエネルギーの電圧成分を昇圧させてパネルに速かに再供給することによりパネルキャパシタの充電時間を減らすと同時にエネルギー回収效率を高めるようにした昇圧機能を持つエネルギー回収回路とこれを利用したエネルギー效率化方法に関する。 また、本発明は必要な素子の数を減らすようにしたエネルギー回収回路とこれを利用した エネルギー效率化方法に関するものである。 #### [ 0 0 0 2 ] #### 従来の技術 PDPは消費電力が大きいことが短所として指摘されている。このような消費電力を減らすためには発光效率を高めると同時に放電に直接関与しない駆動過程で発生される不必要なエネルギー消耗を最小にしなければならない。 20 10 30 30 40 50 [0003] 交流型PDPは電極を誘電体内に設けて誘電体表面で起きる表面放電を利用している。この交流型PDPにおいて、数万から数百万個のセルを維持放電させるために、駆動パルスは数十から数百[V]程度の高い電圧を持ち、その周波数は数百[KHz]以上である。このような駆動パルスがセル内に印加されると高い静電容量の充/放電が起きる。 [0004] このように P D P で充 / 放電が起きる場合に、パネルの容量性負荷自体はエネルギー消耗がないが、駆動パルスを直流電源を利用して発生しているので P D P で多くのエネルギー損失が発生する。特に、放電の時セル内で過度な電流が流れるとエネルギー損失がさらに大きくなる。このエネルギー損失はスイッチング素子の温度上昇をもたらし、この温度上昇により最悪の場合にはスイッチング素子が破壊されることもある。このようにパネル内で不必要に発生するエネルギーを回収するために、 P D P の駆動回路にはエネルギー回収回路が含まれている。 [0005] 図 1 を参照すると、Weber(USP-5081400)により提案されたエネルギー回収回路はインダクタ(L)とキャパシタ(Css)の間に並列接続された第1及び第2スイッチ(Sw1、Sw2)と、パネルキャパシタ(Cp)にサステイン電圧(Vs)を供給するための第3スイッチ(Sw3)と、パネルキャパシタ(Cp)に基底電圧(GND)を供給するための第4スイッチ(Sw4)を具備している。 [0006] 第 1 及び第 2 スイッチ ( S w 1 、 S w 2 ) の間には逆電流を制限するための第 1 及び第 2 ダイオード ( D 1 、 D 2 ) が接続される。 [0007] パネルキャパシタ(Cp)はパネルの静電容量値を等価的に示したもので、図の符号Re及びR\_Cpはパネルに形成された電極とセルの寄生抵抗を等価的に示したものである。スイッチ(Sw1、Sw2、Sw3、Sw4)は半導体スイッチ素子、例えば、MOSFET素子を使用することができる。 [00008] キャパシタ(Css)にVs/2だけの電圧が充電されたことに仮定して図1に図示されたエネルギー回収回路の動作を図2を結付して説明すると次のようである。図2でVcpとIcpはそれぞれパネルキャパシタ(Cp)の充/放電電圧と電流を示す。 [0009] t 1 時点で、第1スイッチ(Sw1)がターンオンする。そしてキャパシタ(Css)に充電された電圧は第1スイッチ(Sw1)と第1ダイオード(D1)を経由してインダクタ(L)に供給される。インダクタ(L)はパネルキャパシタ(Cp)とともに直列LC共振回路を構成してるのでパネルキャパシタ(Cp)は共振波形で充電され始める。 [0010] t 2 時点で、第 1 スイッチ(Sw1)はターンオフして第 3 スイッチ(Sw3)がターンオンする。そして、サステイン電圧(Vs)が第 3 スイッチ(Sw3)を経由してパネルキャパシタ(Cp)に供給される。この t 2 時点から t 3 時点までパネルキャパシタ(Cp)の電圧はサステイン電位を維持する。 [0011] t 3 時点で、第 3 スイッチ( S w 3 )はターンオフして第 2 スイッチ( S w 2 )がターンオンする。そして、パネルキャパシタ( C p )の電圧がインダクタ( L )、第 2 ダイオード及び第 2 スイッチ( S w 2 )を経由してキャパシタ( C s s )に回収される。 [0012] t 4 時点で、第 2 スイッチ(Sw 2 )はターンオフして、第 4 スイッチ(Sw 4 )はターンオンする。そして、パネルキャパシタ(Cp)の電圧は基底電圧(GND)まで低下する。 [0013] エネルギー回収回路はパネルの放電特性を改善し、安定なサステイン時間を確保すると同時にパネルから回収できるエネルギーを高くするための条件が要求されている。これのために、図1のような従来のエネルギー回収回路はインダクタ(L)のインダクタンスを小さくしてパネルに供給されるパルスの立ち上がり時間を早くすることで放電特性を高くすることができ、一方、インダクタ(L)のインダクタンスを大きくしてエネルギー回収效率を高めることができる。 [0014] しかし、図1のような従来のエネルギー回収回路は充放電パス上に同一のインダクタ(L)を使用しているので、インダクタ(L)のインダクタンスを小さく設定して立ち上がり時間を早くすればピーク電流が大きくなり、エネルギー回収效率が落ちる。これと反対に、インダクタ(L)のインダクタンスを大きく設定してエネルギー回収效率を改善するとパネルに供給される電圧の立ち上がり時間が長くなるので放電特性が低下してサステイン時間の確保が困難になる。 [0015] また、従来のエネルギー回収回路は回収、充電及び維持段階で動作するために、多くの半導体スイッチ素子(Sw1~Sw4)とインダクタ(L)、そして回収用キャパシタ(Css)が必要なのでコストが高いという短所がある。 [0016] 発明の要約 従って、本発明の目的はパネルの充電時間を減らすと同時にエネルギー回収效率を高くすることができるエネルギー回収回路とこれを利用したエネルギー效率化方法を提供することである。 [0017] 本発明の他の目的は、必要なスイッチ素子の数を減らすようにしたエネルギー回収回路と これを利用したエネルギー效率化方法を提供することにある。 [0018] 前記目的を達成するために、本発明の実施態様に係る昇圧機能を持つエネルギー回収回路は、パネルから回収されたエネルギーの電圧成分を昇圧して電圧成分が昇圧されたエネルギーをパネルに供給する昇圧回路を具備する。 [0019] エネルギー回収回路は昇圧回路とパネル間の信号パスを切り換えるスイッチ素子をさらに 具備する。 [0020] 昇圧回路はパネルから回収されたエネルギーを蓄積するキャパシタと、キャパシタからのエネルギーの電流成分を蓄積するインダクタと、キャパシタとインダクタ間の信号パスを切り換えるスイッチ素子を具備する。 [0021] キャパシタ、インダクタ及びスイッチ素子は閉ループを形成するように接続される。 [0022] 閉ループはパネルとは分離するように形成される。 [0023] パネルから回収されたエネルギーの電圧成分はスイッチ素子の切り換えを通してインダクタに誘起される逆電圧により昇圧される。 [0024] インダクタに電流を蓄積するために閉ループが形成される。 [ 0 0 2 5 ] エネルギーの電圧成分を昇圧するために閉ループが開放される。 [0026] キャパシタに蓄積されたエネルギーが昇圧された電圧成分を持った状態でパネルに供給されるように閉ループが開放される。 10 20 30 40 20 30 50 [0027] スイッチ素子は昇圧回路が昇圧された電圧成分を含むエネルギーをパネルに供給するようにして、パネルからエネルギーを回収する。 [0028] エネルギー回収回路はサステイン電圧を発生するサステイン電圧源と、サステイン電圧源からサステイン電圧をパネルに供給する第2スイッチ素子をさらに具備する。 [0029] 信号パスは昇圧された電圧成分を含むエネルギーがパネルの方へ供給される間及びパネルからエネルギーが昇圧回路の方へ回収される間に信号の進行方向を一方向に維持する。 [0030] 信号パスは昇圧された電圧成分を含むエネルギーがパネルの方へ供給されるのか、あるいはパネルからのエネルギーが昇圧回路の方へ回収されるのかにより信号の進行方向を変更させる。 [0031] 信号パスはブリッジダイオードを含む。 [0032] エネルギー回収回路はインダクタとスイッチ素子の間に設置されてパネルの電圧が基底電位に維持されている間オフ状態を維持して、それ以外の期間にはターンオンとターンオフとを交互に繰り返す第2スイッチ素子をさらに具備する。 [0033] ス イ ッ チ 素 子 は ボ デ ィ ー ダ イ オ ー ド が 内 蔵 し た ト ラ ン ジ ス タ で あ る 。 [ 0 0 3 4 ] エネルギー回収回路はパネルに基底電圧を供給するための基底電圧源と、基底電圧源からの基底電圧をパネルに供給する第 2 イッチ素子をさらに具備する。 [ 0 0 3 5 ] 昇圧回路はインダクタと異なるインダクタンスを持つことと同時にインダクタに並列接続 された少なくとも 1 以上の他のインダクタをさらに具備する。 [0036] エネルギー回収回路は、インダクタの中でインダクタンス値が小さいインダクタに接続されたカソードとキャパシタに接続されたアノードを持つ第1ダイオードと、インダクタの中でインダクタンス値が大きいインダクタに接続されたカソードとスイッチ素子に接続されたアノードを持つ第2ダイオードをさらに具備する。 [0037] エネルギー回収回路は昇圧回路に接続されたアノードとパネルに接続されたカソードを持 つダイオードをさらに具備する. [0038] エネルギー回収回路は昇圧回路と第1スイッチ素子との接続点に接続されたアノードとサ ステイン電圧源に接続されたカソードを持つダイオードをさらに具備する。 [0039] エネルギー回収回路は基底電圧源に接続されたアノードと、昇圧回路及び第1スイッチ素 40 子と接続されたカソードを持つダイオードをさらに具備する。 [0040] エネルギー回収回路はあらかじめ設定された時定数でサステイン電圧を要求された傾斜のランプ電圧形態でパネルに供給する第3スイッチ素子をさらに具備する。 [0041] エネルギー回収回路はパネルから第1エネルギー信号を入力されて、第1エネルギー信号 より大きい第2エネルギー信号をパネルに供給する。 [0042] 本発明の実施態様に係るエネルギー效率化方法はパネルからエネルギーを閉ループで回収する段階と、電圧成分が昇圧された形態でエネルギーをパネルに供給されるように閉ルー 20 30 40 50 プを制御する段階を含む。 [0043] エネルギー效率化方法はエネルギーがパネルから閉ループの方に回収された後、閉ループがパネルと電気的に絶縁されるようにする段階をさらに含む。 [0044] 閉ループ制御段階は逆電圧が誘起されるようにする段階を含む。 [0045] 逆電圧誘起段階は電流が蓄積されるようにする段階を含む。 [0046] エネルギー效率化方法はサステイン電圧をパネルに供給する段階をさらに含む。 [0047] エネルギー效率化方法は基底電圧をパネルに供給する段階をさらに含む。 [0048] エネルギー效率化方法はサステイン電圧を要求された傾斜のランプ電圧形態でパネルに供給する段階をさらに含む。 [0049] 本発明の他の実施態様に係るエネルギー效率化方法はパネルからエネルギーを回収する段階と、回収されたエネルギーの電圧成分を昇圧する段階と、電圧成分が昇圧されたエネルギーをパネルに供給する段階を含む。 [0050] エネルギー效率化方法において、電圧成分昇圧段階は閉ループを利用することを特徴とする。 [0051] エネルギー效率化方法は、エネルギーがパネルから閉ループの方に回収された後、閉ループがパネルと電気的に絶縁されるようにする段階をさらに含む。 [0052] 電圧昇圧段階は回収されたエネルギーに含まれた電流成分が蓄積されるように循環させる 段階と、回収されたエネルギーとともに蓄積された電流成分を電圧成分の形態でパネルに 供給する段階を含む。 [ 0 0 5 3 ] 発明を実施するための最良の形態 以下、本発明の実施形態を添付した図3~図30を参照して詳しく説明する。 図3を参照すると、本発明の第1実施形態に係るエネルギー回収回路は、キャパシタ(Css)、インダクタ(L)及び第1スイッチ(S1)を備える閉ループと、第2ノード(n2)を経由してパネルキャパシタ(Cp)に接続された第2スイッチ(S2)と、第2ノード(n2)とサステイン電圧源(Vs)の間に接続される第3スイッチ(S3)を具備する。 [0054] パネルキャパシタ(Cp)はパネルの静電容量を示し、図の符号Re及びR\_Cpはパネルに形成された電極とセルの寄生抵抗を示している。 [ 0 0 5 5 ] スイッチ(S1、S2、S3)は半導体スイッチ素子、例えば、MOSFET、IGBT 、SCR、BJTなどの半導体スイッチ素子を使用することができる。 [0056] 第1スイッチ(S1)はオン状態でキャパシタ(Css)の一側端子からインダクタ(L)及び第1スイッチ(S1)を経由してキャパシタ(Css)の他側端子につながる電流閉ループを形成させる。この閉ループでキャパシタ(Css)から放電する電荷によりインダクタ(L)に電流が流れ込み、エネルギーの電流成分が蓄積される。この第1スイッチ(S1)がターンオフした後インダクタ(L)の電流が最大になり、インダクタ(L)の両端には逆電圧が誘起される。したがって、第1ノード(n1)にはキャパシタ(Cs 20 30 40 50 s ) の電圧とインダクタ ( L ) に誘起された逆電圧が加わった昇圧電圧が現れる。 [0057] 第 2 スイッチ( S 2 )は第 1 ノード( n 1 )からの昇圧電圧をパネルキャパシタ( C p )に供給すると同時に、パネルキャパシタ( C p )から回収されるエネルギーの電圧成分をインダクタ( L )を経由してキャパシタ( C s s )に供給する。 [0058] 第 3 スイッチ( S 3 )はパネルキャパシタ( C p )の電圧をサステイン電圧レベルに維持するためにパネルキャパシタ( C p )にサステイン電圧( V s )を供給する役を果たしている。 [0059] 図3に図示されたエネルギー回収回路の動作を図4を参照して説明する。 [0060] サステイン電位(Vs)に充電されたパネルキャパシタ(Cp)の放電によりそのエネルギー、すなわち、無效電力の電圧成分は第2スイッチ(S2)とインダクタ(L)を通してキャパシタ(Css)に回収される。 [0061] t 0 から t 1 までの期間第 2 スイッチ(S 2 )はターンオフで第 1 スイッチ(S 1 )がターンオンする。図 6 に示すようにキャパシタ(Css)、インダクタ(L)及び第 1 スイッチ(S 1 )を含む閉ループを形成する。この期間に、キャパシタ(Css)から放電する電荷によりインダクタ(L)に電流を流す。したがって、この期間に、インダクタ(L)の電流(IL)は増加し、図 5 から分かるようにインダクタ(L)の両端間電圧はキャパシタ(Css)の電圧(Vss)と同一となる。 [0062] 第1スイッチ(S1)がターンオフして第2スイッチ(S2)のボディーダイオードがターンオンするt1時点にインダクタ(L)に蓄積された電流がパネルに供給され始める。このようにインダクタ(L)に蓄積された電流(IL)がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)の電圧(Vcp)が上昇する。パネルキャパシタ(Cp)の電圧(Vcp)が上昇する。パネルキャパシタ(Cp)の電圧(Vcp)が上昇する。パネルキャパシタ(Cp)の電圧(Vsp)がとまずがあるt1・時点でインダクタ(L)の両端には図6のように逆電圧が誘起される。したがって、インダクタ(L)に逆電圧が誘起されるt1・時点からキャパシタ(Css)の電圧(Vss)とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧がパネルキャパシタ(Cp)を充電する。結局、キャパシタ(Css)に充電とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧パネルキャパシタ(Cp)を充電する。このようにパネルから回収された電圧より高いスルキャパシタ(Cp)を充電する。このようにパネルから回収される電圧の立ち上がり時間が早くなる。 [0063] パネル充電の時には、充電電流パス上には第2スイッチ(S2)のボディーダイオードとインダクタ(L)だけが存在する。これと対比する時、図1に図示された従来のエネルギー回収回路はパネル放電の時に充電電流パス上には第1スイッチ(S1)、第1ダイオード(D1)及びインダクタ(L)が存在する。 [0064] t 2 時点で、第 3 スイッチ( S 3 )がターンオンして第 2 スイッチ( S 2 )のボディーダイオードはターンオフする。そして、第 3 スイッチ( S 3 )を経由してサステイン電圧( V s )がパネルキャパシタ( C p )に供給されてパネルキャパシタ( C p )の電圧レベルはサステイン電圧レベルで維持される。このサステイン電圧レベルでパネルのセル内に形成された電極に放電が起きる。 [ 0 0 6 5 ] t 3 時点で、第 3 スイッチ( S 3 )はターンオフして第 2 スイッチ( S 2 )がターンオン する。この時、図 3 に図示されたエネルギー回収回路を図 7 のように示すことができる。 図示のように、パネルキャパシタ(Cp)から放電に寄与しないエネルギー、すなわち、無效電力の電圧成分が第2スイッチ(S2)とインダクタ(L)を経由してキャパシタ(Css)に回収される。エネルギー回収の時に電流パス上には第2スイッチ(S2)とインダクタ(L)だけが存在する。これと対比する時、図1に図示されたエネルギー回収回路はエネルギー回収の時に電流パス上にインダクタ(L)、第2ダイオード(D2)及び第2スイッチ(S2)が存在する。 [0066] キャパシタ( C s s )に充電するのは t 3 時点から t 4 時点までであるが、この時間は、第 2 スイッチ ( S 2 ) のオン時間を調整することで変化させることができる。 [0067] 図 3 に示されたエネルギー回収回路は充電パスと放電パス上に一つの半導体スイッチ素子だけが存在するので図 1 に示された従来のエネルギー回収回路に比べてそれだけスイッチ素子の導通損失を減らすことができる。 [0068] 図 3 に図示されたエネルギー回収回路において、第 1 ~ 第 3 スイッチ ( S 1 、 S 2 、 S 3 ) はボディーダイオードがターンオンした状態でターンオンするので 0 電圧スイッチングする。 そして図3に示されたエネルギー回収回路はインダクタ(L)により電流の位相が遅延するので、電圧と電流の重畳幅が減少し、第1及び第2スイッチ(S1、S2)の両端電圧と第1及び第2スイッチ(S1、S2)に流れる電流の位相重畳(オーバーラップ)により発生するスイッチング損失を最小化することができる。 [0069] 図3に示されたエネルギー回収回路はエネルギー回収效率を高めるためにインダクタ(L)のインダクタンスを大きく設定しても第1スイッチ(S1)のオン時間を調節することでパネルに供給される昇圧電圧の立ち上がり時間を早くすることができる。すなわち、本実施形態に係るエネルギー回収回路はインダクタ(L)のインダクタンスにかかわらず第1スイッチ(S1)のスイッチング時間の調節だけでも昇圧電圧の立ち上がり時間を早くできるので、インダクタ(L)のインダクタンスを大きくしてエネルギー回収效率を高めることと同時に、昇圧電圧の立ち上がり時間を早くすることができる。 [0070] 図8は本発明の第2実施形態に係るエネルギー回収回路を示す。 図8を参照すると、本発明の第2実施形態に係るエネルギー回収回路は閉ループを形成するように接続されたキャパシタ(Css)、インダクタ(L)、第1スイッチ(S1)及び第4スイッチ(S4)と、第1ノード(n1)を経由して第1及び第4スイッチ(S1、S4)に共通に接続されるとともに第2ノード(n2)を経由してパネルキャパシタ(Cp)に接続された第2スイッチ(S2)と、第2ノード(n2)とサステイン電圧源(Vs)の間に接続される第3スイッチ(S3)を具備する。 [ 0 0 7 1 ] スイッチ(S1、S2、S3、S4)は半導体スイッチ素子、例えば、MOSFET、IGBT、SCR、BJTなどの半導体スイッチ素子を使用することができる。 [ 0 0 7 2 ] 第1及び第4スイッチ(S1、S4)がターンオンすると、キャパシタ(Css)の一側端子からインダクタ(L)、第4スイッチ(S4)及び第1スイッチ(S1)を経由してキャパシタ(Css)の他側端子につながる電流閉ループを形成する。この閉ループでキャパシタ(Css)から放電する電荷によりインダクタ(L)に電流が蓄積される。この第1スイッチ(S1)がターンオフした後、インダクタ(L)の電流は最大になると同時に、インダクタ(L)の両端には逆電圧が誘起される。したがって、第1ノード(n1)にはキャパシタ(Css)の電圧とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧が現れるようになる。 [0073] 40 30 10 20 第2及び第4スイッチ(S2、S4)は第1ノード(n1)からの昇圧電圧をパネルキャパシタ(Cp)に供給してパネルキャパシタ(Cp)から回収されるエネルギーの電圧成分をインダクタ(L)を通してキャパシタ(Cp)に充電させることができる。 [0074] 第3スイッチ(S3)はパネルキャパシタ(Cp)の電圧をサステイン電圧レベルに維持するためにサステイン電圧(Vs)を供給する。 [0075] 第4スイッチ(S4)はパネルキャパシタ(Cp)の電圧(Vcp)が基底電位(GND)を維持しなければならない、例えば図10Aでサステイン期間A、Bの間のセットアップ期間、リセット期間または消去期間などの休止期間にオフして、それ以外の期間にはオン/オフを繰り返す。すなわち、この第4スイッチ(S4)は図10Bのようにパネルキャパシタ(Cp)の電圧(Vcp)が基底電位(GND)に落ち始める時点から基底電位(GND)を維持する初期期間にオフして、それ以外の期間にはオン状態を維持する。 [0076] 図8に示されたエネルギー回収回路の動作を図9に関連させて説明する。 [0077] サステイン電位(Vs)に充電されたパネルキャパシタ(Cp)の放電によりそのエネルギーの電圧成分は第2スイッチ(S2)とインダクタ(L)を通してキャパシタ(Css)に回収される。 [0078] t 0 から t 1 までの期間に第 2 スイッチ(S 2 )はターンオフして第 1 及び第 4 スイッチ(S 1、S 4 )はターンオンしてキャパシタ(Css)、インダクタ(L)、第 1 及び第 4 スイッチ(S 1、S 4 )を含んだ閉ループを形成する。この期間に、キャパシタ(Css)から放電する電荷によりインダクタ(L)は電流を充電する。したがって、この期間ににインダクタ(L)の電流(IL)は増加する。 [0079] 第1スイッチ(S1)がターンオフして第2スイッチ(S2)のボディーダイオードがターンオンするt1時点に、インダクタ(L)に蓄積された電流がパネルに供給され始める。このようにインダクタ(L)に蓄積された電流(IL)がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)の電圧(Vcp)が上昇する。パネルキャパシタ(Cp)の電圧(Vcp)がVss電位より高くなるt1′時点でインダクタ(L)の電流は最大になると同時にインダクタ(L)の両端には逆電圧が誘起される。したがって、インダクタ(L)に逆電圧が誘起されるt1′時点からキャパシタ(Css)の電圧(Vss)とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)を充電する。 [0800] t 2 時点で、第 3 スイッチ( S 3 )がターンオンして第 2 スイッチ( S 2 )のボディーダイオードはターンオフする。そして、第 3 スイッチ( S 3 )を経由してサステイン電圧( V s )がパネルキャパシタ( C p )に供給されてパネルキャパシタ( C p )の電圧レベルはサステイン電圧レベルに維持される。 [ 0 0 8 1 ] t3時点で、第3スイッチ(S3)はターンオフして第2スイッチ(S2)がターンオンする。そして、パネルキャパシタ(Cp)から回収されるエネルギーの電圧成分は第2スイッチ(S2)、第4スイッチ(S4)及びインダクタ(L)を経由してキャパシタ(Cp)に充電される。エネルギー回収の時に電流パス上には第2スイッチ(S2)、第4スイッチ(S4)及びインダクタ(L)が存在する。このようにパネルキャパシタ(Cp)の電圧が回収された後、パネルキャパシタ(Cp)が基底電位(GND)を維持する時、第4スイッチ(S4)はターンオフする。 [0082] 図11は本発明の第3実施形態に係るエネルギー回収回路を示す。 20 30 40 20 30 50 図11を参照すると、本発明の第3実施形態に係るエネルギー回収回路は閉ループを形成するように接続されたキャパシタ(Css)、インダクタ(L)及び第1スイッチ(S1)と、第1ノード(n1)を経由してインダクタ(L)と第1スイッチ(S1)に共通に接続されるとともに第2ノード(n2)を経由してパネルキャパシタ(Cp)に接続されたブリッジ回路(10)と、第2ノード(n2)とサステイン電圧源(Vs)の間に接続される第3スイッチ(S3)と、第2ノード(n2)と基底電圧源(GND)の間に接続された第4スイッチ(S4)を具備する。 [0083] ブリッジ回路(10)は第1ノード(n1)と第2ノード(n2)の間にブリッジ形態に接続されたダイオード(Dc1、Dc2、Dr1、Dr2)と、このダイオード(Dc1、Dc2、Dr1、Dr2)に接続された第2スイッチ(S2)で構成される。このブリッジ回路(10)はパネルの充/放電の時に電流パスを制御する役を果たす。 [0084] スイッチ(S1~S4)は半導体スイッチ素子、例えば、MOSFET、IGBT、SCR、BJTなどの半導体スイッチ素子を使用することができる。 [0085] 第1スイッチ(S1)はオン(On)状態でキャパシタ(Css)の一側端子からインダクタ(L)及び第1スイッチ(S1)を経由してキャパシタ(Css)の他側端子につながる電流閉ループを形成する。この閉ループでキャパシタ(Css)から放電する電荷によりインダクタ(L)に電流が蓄積される。この第1スイッチ(S1)がターンオフした後、インダクタ(L)の電流は最大になると同時に、インダクタ(L)の両端には逆電圧が誘起される。したがって、第1ノード(n1)にはキャパシタ(Css)の電圧とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧が現れる。 [0086] 第2スイッチ(S2)はパネル充電の時にターンオンしてダイオード(Dc1)、第2スイッチ(S2)及びダイオード(Dc2)を経由するパネル充電電流パスを形成することで第1ノード(n1)からの昇圧電圧をパネルキャパシタ(Cp)に供給する。また第2スイッチ(S2)はエネルギー回収の時にターンオンしてダイオード(Dr1)、第2スイッチ(S2)及びダイオード(Dr2)を経由するエネルギー回収電流パスを形成することでパネルキャパシタ(Cp)から回収されるエネルギーの電圧成分をインダクタ(L)を通してキャパシタ(Css)に供給する。 [0087] 第 3 スイッチ( S 3 )はパネルキャパシタ( C p )の電圧をサステイン電圧レベルに維持するためにサステイン電圧( V s )を供給する役を果たす。 [ 0 0 8 8 ] 第 4 スイッチ( S 4 )は図 1 2 のようにパネルキャパシタ( C p )の電圧レベルが基底電位( G N D )を維持する時だけターンオンして第 2 ノード( n 2 )上の電圧を基底電位に維持させる。 [0089] 図 1 1 に示されたエネルギー回収回路の動作を図 1 3 を参照して説明する。 40 サステイン電位(Vs)に充電されたパネルキャパシタ(Cp)の放電によりそのエネルギーの電圧成分は第 2 スイッチ(S 2 )とインダクタ(L)を通してキャパシタ(Css)に回収されている。 [0090] t 0 から t 1 までの期間に第 2 スイッチ(S 2 )はターンオフで第 1 スイッチ(S 1 )がターンオンしてキャパシタ(Css)、インダクタ(L)及び第 1 スイッチ(S 1 )を含んだ閉ループを形成する。この期間に、キャパシタ(Css)から放電する電荷によりインダクタ(L)は電流を充電してインダクタ(L)の電流(IL)は増加する。この時、インダクタ(L)の両端間電圧はキャパシタ(Css)の電圧(Vss)と同一である。 [0091] 20 30 40 50 第1スイッチ(S1)がターンオフして第2スイッチ(S2)がターンオンするt1時点にインダクタ(L)に蓄積された電流がダイオード(Dc1)、第2スイッチ(S2)及びダイオード(Dc2)を通してパネルに供給され始める。このようにインダクタ(L)に蓄積された電流(IL)がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)の電圧(Vcp)がVss電位より高くなるt1、時点でインダクタ(L)の電流は最大になると同時にインダクタ(L)の両端には逆電圧が誘起される。したがって、インダクタ(L)に逆電圧が誘起されるt1、時点からキャパシタ(Css)の電圧(Vss)とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧がパネルキャパシタ(Cp)を充電する。 [0092] t 2 時点で、第 2 スイッチ( S 2 )はターンオフで第 3 スイッチ( S 3 )がターンオンする。そして、第 3 スイッチ( S 3 )を経由してサステイン電圧( V s )がパネルキャパシタ( C p )に供給されてパネルキャパシタ( C p )の電圧レベルはサステイン電圧レベルに維持される。 [ 0 0 9 3 ] t3時点で、第3スイッチ(S3)がターンオフして第2スイッチ(S2)がターンオンする。そして、パネルキャパシタ(Cp)から回収されたエネルギーの電圧成分はダイオード(Dr1)、第2スイッチ(S2)、ダイオード(Dr2)及びインダクタ(L)を経由してキャパシタ(Cp)に充電される。このようにパネルキャパシタ(Cp)の電圧が回収された後にパネルキャパシタ(Cp)が基底電位(GND)を維持しなければならない期間、例えば、図12でリセット(セットアップ期間)やサステインパルスの間の基底電圧維持期間に第4スイッチ(S4)はターンオンするので第2ノード(n2)上の電圧は基底電位(GND)に維持される。 [0094] リセット(セットアップ期間)やサステインパルスの間の基底電圧維持期間にパネルキャパシタ(Cp)を基底電圧で維持させるための第4スイッチ(S4)は図14~図16のように本発明の第1~第3実施形態にも同一に適用することができる。 [0095] 図 1 4 に示された第 4 スイッチ( S 4 )、図 1 5 に示された第 5 スイッチ( S 5 )、図 1 6 に示された第 4 スイッチ( S 4 )がそれぞれ図 1 1 に示された第 4 スイッチ( S 4 )と同一である。 [0096] 図15において、第4スイッチ(S4)はインダクタ(L)と第2スイッチ(S2)の間に接続されてセットアップ期間またはリセット期間などの休止期間にオフして、それ以外の期間にはオン/オフを繰り返す。また、第4スイッチ(S4)はパネルキャパシタ(Cp)の電圧(Vcp)が基底電位(GND)に落ち始める時点から基底電位(GND)を維持する初期期間にオフして、それ以外の期間にはオン状態を維持する。 [0097] 図17を参照すると、本発明の第7実施形態に係るエネルギー回収回路は、閉ループを形成するように接続されたキャパシタ(Css)、インダクタ(L)及び第1スイッチ(S1)と、第2ノード(n2)を経由してパネルキャパシタ(Cp)に接続された第2スイッチ(S2)と、第2ノード(n2)とサステイン電圧源(Vs)の間に接続される第3スイッチ(S3)と、第1ノード(n1)と第2ノード(n2)の間に接続された補助ダイオード(Da)を具備する。 [0098] 第1スイッチ(S1)はオン状態でキャパシタ(Css)の一側端子からインダクタ(L)及び第1スイッチ(S1)を経由してキャパシタ(Css)の他側端子につながる電流閉ループを形成する。この閉ループでキャパシタ(Css)から放電する電荷によりインダクタ(L)に電流が蓄積される。この第1スイッチ(S1)がターンオフした後にイン ダクタ(L)の電流は最大になると同時に、インダクタ(L)の両端には逆電圧が誘起される。したがって、第1ノード(n1)にはキャパシタ(Css)の電圧とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧が現れる。 [0099] 第2スイッチ(S2)は第1ノード(n1)からの昇圧電圧をパネルキャパシタ(Cp)に供給すると同時に、パネルキャパシタ(Cp)から回収されるエネルギーの電圧成分をインダクタ(L)を通してキャパシタ(Cp)に供給するためのものである。 [0100] 第 3 スイッチ( S 3 )はパネルキャパシタ( C p )の電圧をサステイン電圧レベルに維持するためにパネルキャパシタ( C p )にサステイン電圧( V s )を供給する役を果たす。 【 0 1 0 1 】 補助ダイオード(Da)は第2スイッチ(S2)のボディーダイオードの電流負担率を減らして第2スイッチ(S2)の抵抗値を減らすことで第2スイッチ(S2)の発熱を減らしている。すなわち、補助ダイオード(Da)は第1ノード(n1)から第2ノード(n2)の方に流れる電流パスを分散させて過電流、過電圧から第2スイッチ(S2)を保護する。この補助ダイオード(Da)は図18~20のようにそれぞれ図8、図14及び図15に示されたエネルギー回収回路にも適用できる。 [0102] この補助ダイオード (Da) が設置されたエネルギー回収回路の動作手順は図 5 の波形図と実質的に同一である。 [0103] 図21を参照すると、本発明の第11実施形態に係るエネルギー回収回路は、閉ループを形成するように接続されたキャパシタ(Css)、第1及び第2インダクタ(L201、L202)、第1スイッチ(S1)と、第2ノード(n2)を経由してパネルキャパシタ(Cp)に接続された第2スイッチ(S2)と、第2ノード(n2)とサステイン電圧源(Vs)の間に接続される第3スイッチ(S3)を具備する。 [0104] 第 1 インダクタ(L 2 0 1 )とキャパシタ(C s s )の間には第 1 ダイオード(D 2 0 1 )が接続されて、第 2 インダクタ(L 2 )と第 1 ノード( n 1 )の間には第 2 ダイオード(D 2 0 2 )が接続される。第 1 ダイオード(D 2 0 1 )と第 2 ダイオード(D 2 0 2 )それぞれは第 2 インダクタ(L 2 0 2 )を経由する回収パスと第 1 インダクタ(L 2 0 1 )を経由する充電パスを分離させる。 [0105] 第1スイッチ(S1)はオン状態でキャパシタ(Css)の一側端子から第1インダクタ(L201)と第1スイッチ(S1)を経由してキャパシタ(Css)の他側端子につながる電流閉ループを形成する。この閉ループでキャパシタ(Css)から放電する電荷により第1インダクタ(L201)に電流が蓄積される。この第1スイッチ(S1)がターンオフした後、第1インダクタ(L201)の電流は最大になると同時に、第1インダクタ(L201)の両端には逆電圧が誘起される。したがって、第1ノード(n1)にはキャパシタ(Css)の電圧と第1インダクタ(L201)に誘起された逆電圧が加わった昇圧電圧が現れる。 [0106] 第2スイッチ(S2)は第1ノード(n1)からの昇圧電圧をパネルキャパシタ(Cp)に供給すると同時に、パネルキャパシタ(Css)から回収されるエネルギーの電圧成分を第2ダイオード(D202)と第2インダクタ(L202)を通してキャパシタ(Css)に供給する。 [0107] 第 3 スイッチ( S 3 )はパネルキャパシタ( C p )の電圧をサステイン電圧レベルに維持 するためにパネルキャパシタ( C p )にサステイン電圧( V s )を供給する役を果たす。 [0108] 50 40 10 20 30 40 50 図21に示されたエネルギー回収回路の動作を図4及び図22を参照して説明する。 [0109] t 0 から t 1 までの期間に第 2 スイッチ ( S 2 ) はオフで第 1 スイッチ ( S 1 ) がターンオンする。この期間に、キャパシタ ( C s s ) から放電する電荷により第 1 インダクタ ( L 2 0 1 ) は電流を充電する。 [ 0 1 1 0 ] 第1スイッチ(S1)がターンオフするt1時点に第1インダクタ(L201)に蓄積された電流が第2スイッチ(S2)のボディーダイオードを通してパネルに供給され始める。このように第1インダクタ(L201)に蓄積された電流がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)の電圧(Vcp)は上昇する。パネルキャパシタ(Cp)の電圧(Vcp)がVss電位より高くなるt1・時点でインダクタ(L)の電流は最大になると同時にインダクタ(L)の両端には逆電圧が誘起される。したがって、インダクタ(L)に逆電圧が誘起されるt1・時点からキャパシタ(Css)の電圧(Vss)とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)を充電する。 [0111] 結局、キャパシタ(Css)に充電された電圧と第1インダクタ(L201)に誘起された逆電圧が加わった昇圧電圧でパネルキャパシタ(Cp)を充電する。このようにパネルキャパシタ(Cp)に供給される電圧が昇圧されるのでパネルキャパシタ(Cp)に充電される電圧の立ち上がり時間が早くなる。 [0112] t 2 時点で、第 3 スイッチ( S 3 )がターンオンして第 2 スイッチ( S 2 )のボディーダイオードはターンオフする。そして、第 3 スイッチ( S 3 )を経由してサステイン電圧( V s )がパネルキャパシタ( C p )に供給されてパネルキャパシタ( C p )の電圧レベルはサステイン電圧レベルで維持される。このサステイン電圧レベルでパネルのセル内に形成された電極には放電が起きる。 [0113] t3時点で、第3スイッチ(S3)はターンオフして第2スイッチ(S2)がターンオンする。そして、パネルキャパシタ(Cp)から放電に寄与しないエネルギー、すなわち、無效電力の電圧成分は第2スイッチ(S2)と第2インダクタ(L202)を通してキャパシタ(Css)に充電される。 [0114] パネルキャパシタ(Cp)が充電される立ち上がり時間(TR)が短いほど放電が安定に起きる。また、パネルキャパシタ(Cp)が放電する回収期間の低下時間(TF)が長いほど第2インダクタ(L202)とキャパシタ(Css)に回収されるエネルギーの回収效率が高くなり消費電力が低くなる。このために、第2インダクタ(L202)のインダクタンスは第1インダクタンス(L201)のそれに比べて大きく設定される。このような並列組合せインダクタは図23及び図24のよう前述した図8及び図11に示されたエネルギー回収回路にも適用されることができる。 [0115] 図 2 5 を参照すると、本発明の第 1 4 実施形態に係るエネルギー回収回路は、閉ループを形成するように接続されたキャパシタ(Css)、インダクタ(L)、第 1 及び第 2 スイッチ(S 2 4 1、S 2 4 2)と、第 2 ノード(n 2)とサステイン電圧源(Vs)の間に接続される第 3 スイッチ(S 3 )を具備する。 [0116] 第1スイッチ(S1)はオン状態でキャパシタ(Css)の一側端子からインダクタ(L)、第1及び第2スイッチ(S241、S242)を経由してキャパシタ(Css)の他側端子につながる電流閉ループを形成する。この閉ループでキャパシタ(Css)から放電する電荷によりインダクタ(L)に電流が蓄積される。この第1スイッチ(S241)がターンオフした後、インダクタ(L)の電流は最大になると同時に、インダクタ(L) 20 30 40 50 の両端には逆電圧が誘起される。したがって、第1ノード(n1)にはキャパシタ(Css)の電圧とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧が現れる。 [0117] 第 2 スイッチ(S 2 4 2 )はパネルが充電される時ターンオフして、回収されるエネルギーがキャパシタ(C s s )に回収される時キャパシタ(C s s )とインダクタ(L)が充電されるパネル放電の時ターンオンする。 [0118] 第 3 スイッチ( S 3 )はパネルキャパシタ( C p )の電圧をサステイン電圧レベルに維持するためにパネルキャパシタ( C p )にサステイン電圧( V s )を供給する。 [0119] 一方、パネルキャパシタ(Cp)の電圧(Vcp)が基底電位(GND)を維持する期間に第 1 スイッチ( 2 4 1 )はターンオンする一方、第 2 スイッチ( S 2 4 2 )はターンオフして第 2 ノード( n 2 )の電圧を基底電位(GND)へバイパスさせる。 [0120] 図25に示されたエネルギー回収回路の動作を図26を参照して説明する。 t 0 時点に第 1 と第 2 スイッチ(S241、S242)が同時にターンオンする。そして、インダクタ(L)には t 0 から t 1 までキャパシタ(Css)から放電する電荷により電流が蓄積される。 [0121] 第1及び第2スイッチ(S241、S242)がターンオフする t1時点にインダクタ(L)に蓄積された電流がパネルに供給され始める。このようにインダクタ(L)に蓄積された電流(IL)がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)の電圧(Vcp)がVss電位より高くなる t1 '時点でインダクタ(L)の電流は最大になると同時にインダクタ(L)の両端には逆電圧が誘起される。したがって、インダクタ(L)に逆電圧が誘起される t1 '時点からキャパシタ(Css)の電圧(Vss)とインダクタ(L)に誘起された 逆電圧が加わった昇圧電圧がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)を充電する。 [0122] 結局、キャパシタ(Css)に充電された電圧とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧がパネルキャパシタ(Cp)に供給される。このようにパネルに供給される電圧が昇圧されてパネルに供給されるのでパネルキャパシタ(Cp)に充電される電圧の立ち上がり時間が早くなる。 [ 0 1 2 3 ] t2時点で、第3スイッチ(S3)はターンオンする。そして、第3スイッチ(S3)を経由してサステイン電圧(Vs)がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)の電圧レベルはサステイン電圧レベルに維持される。このサステイン電圧レベルでパネルのセル内に形成された電極には放電が起きる。 [ 0 1 2 4 ] t 3 時点で、第 3 スイッチ( S 3 )がターンオフし、第 2 スイッチ( S 2 4 2 )はターンオンする。そして、パネルキャパシタ( C p )から回収されるエネルギーの電圧成分は t 3 から t 4 まで第 2 スイッチ( S 2 4 2 )とインダクタ( L )を経由してキャパシタ( C s s )に充電される。 [0125] このエネルギー回収回路に設置されたインダクタ(L)は互いに異なるインダクタンス値を持つ並列組合せインダクタに代えることができる。また、このエネルギー回収回路には図17~図20のように第1ノード(n1)と第2ノード(n2)の間に補助ダイオードを設置することもできる。 [0126] 図 2 7 を参照すると、本発明の第14 実施形態に係るエネルギー回収回路は、閉ループを 30 40 50 形成するように接続されたキャパシタ(Css)、インダクタ(L)及び第1スイッチ(S1)と、第2ノード(n2)を経由してパネルキャパシタ(Cp)に接続された第2スイッチ(S2)と、第2ノード(n2)とサステイン電圧源(Vs)の間に接続される第3スイッチ(S3)と、第1ノード(n1)に接続されるとともにサステイン電圧源(Vs)と第3スイッチ(S3)の間の第3ノード(n3)に接続される第1ダイオード(D261)と、基底電圧源(GND)と第1ノード(n1)の間で第1スイッチ(S1)に並列接続された第2ダイオード(D262)を具備する。 [0127] 第1スイッチ(S1)はオン状態でキャパシタ(Css)の一側端子からインダクタ(L)、第1スイッチ(S1)を経由してキャパシタ(Css)の他側端子につながる電流閉ループを形成する。この閉ループでキャパシタ(Css)から放電する電荷によりインダクタ(L)に電流が蓄積される。この第1スイッチ(S1)がターンオフした後、インダクタ(L)の電流は最大になると同時に、インダクタ(L)の両端には逆電圧が誘起される。したがって、第1ノード(n1)にはキャパシタ(Css)の電圧とインダクタ(L)に誘起された逆電圧が加わった昇圧電圧が現れる。 [0128] 第 2 スイッチ( S 2 )は第 1 ノード( n 1 )からの昇圧電圧をパネルキャパシタ( C p )に供給すると同時に、パネルキャパシタ( C p )から回収されるエネルギーの電圧成分をインダクタ( L )を通してキャパシタ( C s s )に供給する。 [0129] 第 3 スイッチ( S 3 )はパネルキャパシタ( C p )の電圧をサステイン電圧レベルに維持するためにパネルキャパシタ( C p )にサステイン電圧( V s )を供給する役を果たす。 [0130] 第1ダイオード(D261)は第1ノード(n1)の電圧が自分のしきい電圧とサステイン電圧(Vs)の合計以上に上昇する時ターンオンして、第1スイッチ(S1)に印加される過電圧と過電流を制限する。すなわち、第1ダイオード(D261)は過電圧と過電流から第1スイッチ(S1)を保護する。 [0131] 第 2 ダイオード ( D 2 6 2 ) は第 1 スイッチ ( S 1 ) のボディーダイオードの電流負担率 を減らして第 1 スイッチ ( S 1 ) の抵抗値を減らすことで第 1 スイッチ ( S 1 ) の発熱を 減らす。 [0132] 第1及び第2ダイオード(D261、D262)は前述の実施形態にも適用されて各スイッチ素子に印加される電流負担率を減らして、過電圧と過電流から各スイッチ素子を保護することができる。 [ 0 1 3 3 ] 図28を参照すると、本発明の第15実施形態に係るエネルギー回収回路は、閉ループを形成するように接続されたキャパシタ(Css)、第1インダクタ(L271)、第2インダクタ(L271)、第1スイッチ(S271)及び第5スイッチ(S275)と、キャパシタ(Css)と第1インダクタ(L271)の間に接続された第1ダイオード(D271)と、第2インダクタ(L271)の間に接続された第1ダイオード(D271)を表出してパネルキャパシタ(Cp)に接続された第2~第4スイッチ(S272~S274)及び第6スイッチ(S276)と、第6スイッチ(S276)とサステイン電圧源(Vs)の間に接続された第3ダイオード(D273)と、第1ノード(n1)に接続されるとともにサステイン電圧源(Vs)の間の第3ノード(n3)に接続される第4ダイオード(D274)と、基底電圧源(GND)と第1ノード(n1)の間で第1スイッチ(S271)に並列接続された第5ダイオード(D275)と、第1ノード(n1)と第2ノード(n 20 30 40 50 [0134] 第 2 インダクタ(L 2 7 2 )のインダクタンスは第 1 インダクタ(L 2 7 1 )のそれに比べて大きく設定される。 [ 0 1 3 5 ] 第 1 ダイオード ( D 2 7 1 ) と第 2 ダイオード ( D 2 7 2 ) のそれぞれは第 2 インダクタ ( L 2 7 2 ) を経由する回収パスと第 1 インダクタ ( L 2 7 1 ) を経由する充電パスを分離させる。 [0136] 第1スイッチ(S1)はオン状態でキャパシタ(Css)の一側端子から第1ダイオード(D271)、第1インダクタ(L271)、第5及び第1スイッチ(S275、S271)を経由してキャパシタ(Css)の他側端子につながる電流閉ループを形成する。この閉ループでキャパシタ(Css)から放電する電荷により第1インダクタ(L271)に電流が蓄積される。この第1スイッチ(S271)がターンオフした後、第1インダクタ(L271)の電流は最大になると同時に、第1インダクタ(L271)の両端には逆電圧が誘起される。したがって、第1ノード(n1)にはキャパシタ(Css)の電圧と第1インダクタ(L271)に誘起された逆電圧が加わった昇圧電圧が現れる。 [0137] 第 2 スイッチ(S 2 7 2 )は第 1 ノード(n 1 )からの昇圧電圧をパネルキャパシタ(Cp)に供給すると同時に、パネルキャパシタ(Cp)から回収されるエネルギーの電圧成分を第 5 スイッチ(S 2 7 5 )のボディーダイオード、第 2 ダイオード(D 2 7 2 )及び第 2 インダクタ(L 2 0 2 )を通してキャパシタ(Css)に供給する。 [ 0 1 3 8 ] 第3スイッチ(S273)はパネルキャパシタ(Cp)の電圧をサステイン電圧レベルに維持するためにパネルキャパシタ(Cp)にサステイン電圧(Vs)を供給する役を果たす。 [0139] 第4スイッチ(S274)はパネルキャパシタ(Cp)の電圧が基底電圧(GND)を維持するように基底電圧(GND)をパネルキャパシタ(Cp)に供給する。 [0140] 第5スイッチ(S275)はパネルキャパシタ(Cp)の電圧(Vcp)が基底電位(GND)を維持しなければならない、例えばセットアップ期間またはリセット期間などの休止期間にオフして、それ以外の期間にはオン/オフを繰り返すことでエネルギー回収と充電の時に電流パスを提供する。 [0141] 第6スイッチ(S276)はリセットまたはセットアップ期間にターンオンしてランプ電圧をパネルキャパシタ(Cp)に供給する。第1抵抗(R271)はランプ電圧のRC時定数の抵抗値を決める。 [0142] 第3ダイオード(D273)は第4ノード(n4)の電圧が自分のしきい電圧とサステイン電圧(Vs)の合計以上に上昇する時ターンオンして第5スイッチ(S275)に印加される過電圧と過電流を制限する。 [0143] 第 4 ダイオード ( D 2 7 4 ) は第 1 ノード ( n 1 ) の電圧が自分のしきい電圧とサステイン電圧 ( V s ) の合計以上に上昇する時ターンオンすることで第 1 、第 2 及び第 5 スイッチ ( S 2 7 1 、 S 2 7 2 、 S 2 7 5 ) に印加される過電圧と過電流を制限する。 [0144] 第 5 ダイオード ( D 2 7 5 ) は第 1 スイッチ ( S 2 7 1 ) のボディーダイオードの電流負担率を減らして第 1 スイッチ ( S 2 7 1 ) の抵抗値を減らすことで第 1 スイッチ ( S 2 7 1 ) の発熱を減らす。 [0145] 図 2 8 に示されたエネルギー回収回路の動作を図 2 9 を参照して説明する。図 2 9 において、第 6 スイッチ ( S 2 7 6 ) はリセットまたはセットアップ期間にだけオン状態を維持するので第 6 スイッチ ( S 2 7 6 ) に対する動作波形は省略されている。 [0146] t 0 時点に、第 1 、第 4 及び第 5 スイッチ(S 7 1 、S 2 7 4 、S 2 7 5 )がターンオンする。引き継いて、 t 1 時点とt 2 時点で第 4 スイッチ(S 2 7 4 )と第 1 スイッチ(S 2 7 1 )は順次ターンオフする。 t 2 と t 3 間の t 2 '時点で、第 1 インダクタ(L 2 7 1 )は最大電流まで充電されるとともに第 1 インダクタ(L 2 7 1 )に逆電圧が誘起される。このように誘起された第 1 インダクタ(L 2 7 1 )の逆電圧とキャパシタ(Css)の電圧が加わった昇圧電圧が第 5 スイッチ(S 2 7 5 )と第 2 スイッチ(S 2 7 2 )のボディーダイオードを経由してパネルキャパシタ(Cp)に供給され始める。 [ 0 1 4 7 ] t3時点で、第3スイッチ(S273)がターンオンする。そして、第3スイッチ(S273)を経由してサステイン電圧(Vs)がパネルキャパシタ(Cp)に供給されてパネルキャパシタ(Cp)の電圧レベルはサステイン電圧レベルに維持される。このサステイン電圧レベルでパネルのセル内に形成された電極には放電が起きる。 [ 0 1 4 8 ] t 4 時点で、第 3 スイッチ(S273)がターンオフした後に、 t 5 時点で、第 2 スイッチ(S272)がターンオンして第 5 スイッチ(S275)はターンオフする。そして、パネルキャパシタ(Cp)から放電する放電に寄与しないエネルギー、すなわち、無效電力の電圧成分は第 2 スイッチ(S272)、第 5 スイッチ(S275)のボディーダイオード、第 2 ダイオード(D272)及び第 2 インダクタ(L272)を経由してキャパシタ(Css)に回収される。 [0149] t 6 時点で、第 4 スイッチ(S 2 7 4 )はターンオンする。そして、パネルキャパシタ( C p )は基底電圧(GND)を維持する。 [0150] 本発明の実施形態に係る昇圧機能を持つエネルギー回収回路を利用した表示パネルのエネルギー効率化方法の動作過程を段階的に整理すると図30に示す通りである。 [0151] 表示パネルから放電に寄与しないエネルギー、すなわち、無效電力が回収されると、回収された無效電力を利用してキャパシタ(Css)が充電される(S301段階)。キャパシタ(Css)から放電する電荷が閉ループを循環することでインダクタ(L)に電流が蓄積される(S302段階)。引き継いて、電流パスの切り換えによりインダクタ(L)の電流が最大値になる時、インダクタ(L)に逆電圧が誘起されてこの逆電圧とキャパシタ(Cp)の電圧が加わることでパネルから回収されたエネルギーの電圧成分が昇圧する(S303段階)。このように昇圧された電圧でパネルキャパシタ(Cp)を充電する(S304段階)。パネルキャパシタ(Cp)の電圧がサステイン電位近に上昇した後、外部サステイン電圧源から供給されるサステイン電圧(Vs)によりパネルキャパシタ(Cp)はサステイン電位を維持する(S305段階)。 [ 0 1 5 2 ] 上述したところのように、本発明による昇圧機能を持つエネルギー回収回路とこれを利用したエネルギー效率化方法はエネルギー回収效率を高めることができるのは勿論、回収された電圧以上に昇圧された電圧を利用してパネルキャパシタを充電することで従来のエネルギー回収回路に比べてパネルキャパシタの充電時間をさらに短くして放電特性を向上させることができる。本発明による昇圧機能を持つエネルギー回収回路とこれを利用したエネルギー效率化方法はパネルのエネルギー回収パスと充電パス上に最小の素子のみを設置して必要なスイッチ素子の数を減らすことができ、また、従来のエネルギー回収の国路に比べてスイッチ素子が減るだけスイチング損失エネルギーを減らすことができる。 [ 0 1 5 3 ] 20 30 以上説明した内容を通して当業者であれば本発明の技術思想を一脱しない範囲で多様な変更及び修正が可能であることが分かる。したがって、本発明の技術的範囲は明細書の詳細な説明に記載した内容に限定されるのではなく特許請求の範囲によって決められなければならない。 【図面の簡単な説明】 - 【図1】従来のエネルギー回収回路を示す回路図である。 - 【図2】図1に示されたエネルギー回収回路の駆動波形図である。 - 【図3】本発明の第1実施形態に係るエネルギー回収回路を示す回路図である。 - 【図4】図3に示されたエネルギー回収回路の駆動波形図である。 - 【 図 5 】 昇 圧 準 備 期 間 で 図 3 に 示 さ れ た エ ネ ル ギ ー 回 収 回 路 の 等 価 回 路 図 で あ る 。 - 【図 6 】パネル昇圧及び充電期間で図 3 に示されたエネルギー回収回路の等価回路図である。 - 【図7】パネルの放電エネルギーを回収する期間で図3に示されたエネルギー回収回路の 等価回路図である。 - 【 図 8 】 本 発 明 の 第 2 実 施 形 態 に 係 る エ ネ ル ギ 回 収 回 路 を 示 す 回 路 図 で あ る 。 - 【図9】図8に示されたエネルギー回収回路の駆動波形図である。 - 【図10】図8に示された第4スイッチの動作を示す波形図である。 - 【図11】本発明の第3実施形態に係るエネルギー回収回路を示す回路図である。 - 【図12】図11に示された第4スイッチの動作を示す波形図である。 - 【図13】図11に示されたエネルギー回収回路の駆動波形図である。 - 【図14】本発明の第4実施形態に係るエネルギー回収回路を示す回路図である。 - 【図15】本発明の第5実施形態に係るエネルギー回収回路を示す回路図である。 - 【図16】本発明の第6実施形態に係るエネルギー回収回路を示す回路図である。 - 【図17】本発明の第7実施形態に係るエネルギー回収回路を示す回路図である。 - 【図18】本発明の第8実施形態に係るエネルギー回収回路を示す回路図である。 - 【図19】本発明の第9実施形態に係るエネルギー回収回路を示す回路図である。 - 【図20】本発明の第10実施形態に係るエネルギー回収回路を示す回路図である。 - 【図21】本発明の第11実施形態に係るエネルギー回収回路を示す回路図である。 - 【図22】図21に示された第1及び第2インダクタのインダクタンス値により調整されるパネルキャパシタの立ち上がり時間と低下時間を示す波形図である。 - 【図23】本発明の第12実施形態に係るエネルギー回収回路を示す回路図である。 - 【図24】本発明の第13実施形態に係るエネルギー回収回路を示す回路図である。 - 【図25】本発明の第14実施形態に係るエネルギー回収回路を示す回路図である。 - 【図26】図25に示されたエネルギー回収回路の駆動波形図である。 - 【図27】本発明の第15実施形態に係るエネルギー回収回路を示す回路図である。 - 【図28】本発明の第16実施形態に係るエネルギー回収回路を示す回路図である。 - 【 図 2 9 】図 2 8 に 示 さ れ た エ ネ ル ギ ー 回 収 回 路 の 駆 動 波 形 図 で あ る 。 - 【図30】本発明の実施形態に係る昇圧機能を持つエネルギー回収回路を利用したエネルギー效率化方法の動作過程を段階的に示すフローチャートである。 10 20 【図1】 【図3】 【図10】 В Vop 【図11】 【図12】 【図14】 【図15】 #### 【図16】 ## 【図17】 #### 【図19】 #### 【図21】 ## 【図25】 ## 【図27】 ## 【図30】 - S301 パネルからエネルギーを回収し、その回収した エネルギーをキャパシタに充電する。 S302 インダカタ の電流を洗し込む。 S303 電圧を上昇させる。 S304 パネルに充電する。 S305 パネルの電圧をサスティン電圧に維持する。 #### 【国際公開パンフレット】 #### (12) INTERNATIONAL APPLICATION PUBLISHED UNDER THE PATENT COOPERATION TREATY (PCT) ## (19) World Intellectual Property Organization International Bureau ### ## (43) International Publication Date 16 May 2002 (16.05.2002) PCT #### (10) International Publication Number WO 02/39419 A1 | 51) | International Patent Classification7: | G09G 3/28 | |-----|---------------------------------------|-----------| (21) International Application Number: PCT/KR01/01915 (22) International Filing Date: 9 November 2001 (09.11.2001) (25) Filing Language: 2001/69588 A1 English (26) Publication Language: (30) Priority Data: 2000/66327 9 November 2000 (09.11.2000) KR 8 November 2001 (08.11.2001) KR (71) Applicant (for all designated States except US): LG ELECTRONICS INC. [KR/KR]; 20, Yoido-dong, Youngdungpo-ku, Seoul 150-010 (KR). LEE, Nam-Kyu [KR/KR]; LG. Electronics Inc. Image 2nd factory, 191-1, Kongdan-dong, Kumi-shi, Kyoungsangbuk-do 730-030 (KR). KIM. Cheul-U (KM/KR); 8902. Samjung gean core, 78, Bansong 2-dong, Haewoondae-ku, Pusan 612-082 (KR). KANG, Feel-Soon [KR/KR]; #18-5, 1291-230, Banycol-I-dong, Haewoondae-ku, Pusan 612-061 (KR). LEE, Eung-Kwan [KR/KR]; 74, #2240-17, Daehyun-dong, Buk-ku, Daegu 1KR/KR]; 74, #2240-17, Daehyun-dong, Buk-ku, Daegu 20-2-040 (KR). RVI. Jae-Hwa [KR/KR]; 4402-217, Jugong Apartment 4-cha. 114, Doryang 2-dong, Kumi-shi, Kyoungsangbuk-do 73-00-02 (KR). KANG, Sung-Ho [KR/KR]; #105-903, Woobang 3cha. 442, Tacjun-dong, Buk-ku, Daegu 702-260 (KR). (74) Agent: KIM, Young-Ho; Handuck Bldg. 2nd Floor, 649-4, Yeoksam-dong, Kangnam-ku, Seoul 135-081 (KR). (81) Designated States (national): AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EG, EE, ES, FI, GB, GB, GE, GH, GM, HR, HU, ID, IL, IN, IS, IP, KE, KG, KP KE, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MX, MZ, NO, NZ, PH, PL, PT, RO, RU, SD, SE, SG, SI, [Continued on next page] (72) Inventors; and (75) Inventors/Applicants (for US only): CHO, Jang-Hwan [75] Inventors/Kpplicants (for US only): CHO, Jang-Hwan [76] Gok-dong, Kumi-shi, Kyoungsangbuk-do 730-040 (KR). (\$4) Title: ENERGY RECOVERING CIRCUIT WITH BOOSTING VOLTAGE-UP AND ENERGY EFFICIENT METHOD USING THE SAME (57) Abstract: There is disclosed an energy recovering circuit with boosting voltage-up and an energy efficient method using the same that are capable of boosting the voltage factor of an energy recovered from the panel to rapidly re-appl it to the panel, to thereby reduce the charging time of a panel capacitor and improve its energy recovery efficiency. An energy recovering circuit according to the present invention includes a voltage boosting circuit for boosting a voltage factor of an energy recovered from a panel and supplying the boosted energy to the panel. An energy efficient method according to the present invention includes steps of recovering an energy from a panel to a closed loop; and a controlling the closed loop in order to supplying the energy with its voltage factor boosted to the panel. #### WO 02/39419 A1 # SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW. Published: with international search report before the expiration of the time limit for amending the claims and to be republished in the event of receipt of amendments. KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW), Eurasian patent (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European content (AM, AZ, BY, KG, RU, TJ, TM), European content (AM, AZ, BY, KG, RU, TJ, TM), European content (AM, AZ, BY, CA, BY, TM), European content (AM, AZ, Europea (84) Designated States (regional): ARIPO patent (GH. GM. KE, LS, MW. MZ, SD, SL, SZ, TZ, UG, ZW), Eurasian patent (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM), European patent (AT, BE, CH, CY, DE, DK, RS, FI, FR, GB, CR, IE, IT, LU, MC, NL, PT, SE, TE, TR), OAP] patent (BF, BJ, CT, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG). PCT/KR01/01915 ENERGY RECOVERING CIRCUIT WITH BOOSTING VOLTAGE-UP AND ENERGY ## EFFICIENT METHOD USING THE SAME #### 5 Technical field This invention relates to an energy recovering apparatus for a plasma display panel, and more particularly to an energy recovering circuit with boosting voltage-up and an energy 10 efficient method using the same that are capable of boosting the voltage factor of an energy recovered from the panel to rapidly re-apply it to the panel, to thereby reduce the charging time of a panel capacitor and improve its energy recovery efficiency. Also, this invention relates to an energy recovering circuit and an energy efficient method using the same that are capable of reducing the number of necessary devices. #### 20 Background Art Generally, a plasma display panel (PDP) has a disadvantage of large power consumption. A reduction of such power consumption requires enhancing a light-emitting efficiency and minimizing an unnecessary energy waste occurring in a driving process without a direct relation to a discharge. An alternating current (AC)-type PDP coats an electrode with a dielectric material to use a surface discharge occurring at the surface of the dielectric material. In this AC-type PDP, a driving pulse has a high voltage of dozens to hundreds of volts (V) to make a sustaining discharge of tens of thousand to millions of cells, and has a frequency of more than hundreds of KHz. If such a driving pulse is applied to the cells, a PCT/KR01/01915 2 charge/discharge having a high capacitance occurs. When such a charge/discharge is generated at the PDP, a capacitive load of the panel does not cause an energy waste, 5 but a lot of energy loss occurs at the PDP because a direct current (DC) power source is used to generate a driving pulse. Particularly, if an excessive current flows in the cell upon discharge, then an energy loss is increased. This energy loss causes a temperature rise of switching devices, which may break the switching devices in the worst case. In order to recover an energy generated unnecessarily within the panel, a driving circuit of the PDP includes an energy recovering circuit. Referring to Fig. 1, an energy recovering circuit having been suggested by U.S. Patent No. 5,081,400 of Weber includes first and second switches Sw1 and Sw2 connected, in parallel, between an inductor L and a capacitor Css, a third switch Sw3 for applying a sustaining voltage Vs to a panel capacitor Cp, and a fourth switch Sw4 for applying a ground voltage GND to the panel capacitor Cp. First and second diodes D1 and D2 for limiting a reverse current are connected between the first and second switches Sw1 and Sw2. The panel capacitor Cp is an equivalent expression of a capacitance value of the panel, and reference numerals Re and R-Cp are equivalent expressions of parasitic resistances of an electrode and a cell provided at the panel, respectively. Each of the switches Sw1, Sw2, Sw3 and Sw4 is implemented by a semiconductor switching device, for example, a MOS FET device. An operation of the energy recovering circuit shown in Fig. 1 will be described in conjunction with Fig. 2 assuming that a voltage equal to Vs/2 should be charged in the capacitor Css. PCT/KR01/01915 3 In Fig. 2, Vcp and Icp represent charge/discharge voltage and current of the panel capacitor Cp, respectively. At a time t1, the first switch Swl is turned on. Then, a voltage stored in the capacitor Css is applied, via the first switch Swl and the first diode Dl, to the inductor L. Since the inductor L constructs a serial LC resonance circuit along with the panel capacitor Cp, the panel capacitor Cp begins to be charged in a resonant waveform. 10 At a time t2, the first switch Sw1 is turned off while the third switch Sw3 is turned on. Then, a sustaining voltage Vs is applied, via the third switch Sw3, to the panel capacitor Cp. From the time t2 until a time t3, a voltage of the panel capacitor Cp remains at a sustaining level. At a time t3, the third switch Sw3 is turned off while the second switch Sw2 is turned on. Then, a voltage of the panel capacitor Cp is recovered into the capacitor Css by way of the 20 inductor L, the second diode D2 and the second switch Sw2. At a time t4, the second switch Sw2 is turned off while the fourth switch Sw4 is turned on. Then, a voltage of the panel capacitor Cp drops into a ground voltage GND. 25 In the energy recovering circuit, there are requirements for improving the discharge characteristics of the panel, obtaining stable sustaining time, and increasing the efficiency of the energy recovered from the panel. For this, the conventional energy recovering circuit of Fig. 1 makes the inductance of the inductor L small to have it fast a rising time supplied to the panel. Thereby, the discharge characteristics can be increased and the inductance of the inductor L is made big such that the energy recovering efficiency can be improved. PCT/KR01/01915 However, because the conventional energy recovering circuit as in Fig. 1 uses the same inductor L on the charge/discharge path, if the rising time is made to be fast by setting the inductance of the inductor L to be small, the energy recovering efficiency decreases as it peak current becomes big. On the contrary, in the conventional energy recovering circuit, if the energy recovering efficiency is improved by setting the inductance of the inductor L to be big, because the rising time of the voltage supplied to the panel is lengthened, the discharge characteristics is deteriorated and it becomes difficult to obtain the sustaining time. Also, because the conventional energy recovering circuit 15 requires many semiconductor switching devices Sw1 to Sw4, an inductor L and a recovering capacitor for the operation of recovery, charge and sustaining steps, its manufacturing cost is high. #### 20 Disclosure of Invention Accordingly, it is an object of the present invention to provide an energy recovering circuit and an energy efficient method using the same that are capable of reducing the charging time of a panel and improving its energy recovery efficiency. A further object of the present invention is to provide an energy recovering circuit and an energy efficient method using the same that are capable of reducing the number of necessary switching devices. In order to achieve these and other objects of the invention, an energy recovering circuit according to one aspect of the present invention includes a voltage boosting circuit for PCT/KR01/01915 5 boosting a voltage factor of an energy recovered from a panel and supplying the boosted energy to the panel. The energy recovering circuit further includes a switching 5 device for switching a signal path between the voltage boosting circuit and the panel. In the energy recovering circuit, the voltage boosting circuit includes a capacitor for accumulating the energy recovered from the panel; an inductor for accumulating an electric current factor of the energy from the capacitor; and a switching device for switching a signal path between the capacitor and the inductor. 15 In the energy recovering circuit, the capacitor, the inductor and the switching device are connected to form a closed loop. In the energy recovering circuit, the closed loop is formed to be separate from the panel. 20 In the energy recovering circuit, a voltage factor of the energy recovered from the panel is boosted by a reverse voltage induced in the inductor through the switching of the switching device. 25 In the energy recovering circuit, the closed loop is formed for accumulating an electric current at the inductor. In the energy recovering circuit, the closed loop is opened for 30 boosting the voltage factor of the energy. In the energy recovering circuit, the closed loop is opened to supply the energy accumulated at the capacitor with the voltage factor boosted to the panel. PCT/KR01/01915 6 In the energy recovering circuit, the switching device makes the voltage boosting circuit supply the energy including the boosted voltage factor to the panel and recover the energy from 5 the panel. The energy recovering circuit further includes a sustaining voltage source for generating a sustaining voltage; and a second switching device for supplying the sustaining voltage 10 from the sustaining voltage source to the panel. In the energy recovering circuit, the signal path keeps its signal progress direction at one direction while the energy with the boosted voltage factor is supplied to the panel and 15 while the energy from the panel is recovered to the voltage boosting circuit. In the energy recovering circuit, the signal path has its signal progress direction changed in accordance with whether 20 the energy with the boosted voltage factor is supplied to the panel or whether the energy from the panel is recovered to the voltage boosting circuit. In the energy recovering circuit, the signal path includes a ${f 25}$ bridge diode. The energy recovering circuit further includes a second switching device mounted between the inductor and the switching device for sustaining its turn-on state while a voltage of the 30 panel remains at a ground voltage level and being alternately turned on and off during the other intervals. In the energy recovering circuit, the switching device is a transistor with a body diode built-in. PCT/KR01/01915 7 The energy recovering circuit further includes a ground voltage source for supplying a ground voltage to the panel; and a second switching device for supplying the ground voltage from 5 the ground voltage source to the panel. In the energy recovering circuit, the voltage boosting circuit further includes at least one other inductor with an inductance different from that of the inductor, connected in parallel to 10 the inductor. The energy recovering circuit further includes a first diode having a cathode connected to the inductor with a small inductance value among the inductors, and an anode connected to the capacitor; and a second diode having a cathode connected to the inductor with a big inductance value among the inductors, and an anode connected to the switching device. The energy recovering circuit further includes a diode having a 20 cathode connected to the panel and an anode connected to the voltage boosting circuit. The energy recovering circuit further includes a diode having a cathode connected to the sustaining voltage source and an anode connected to a connection point of the voltage boosting circuit and the first switching device. The energy recovering circuit further includes a diode having a cathode connected to the voltage boosting circuit and the first switching device, and an anode connected to the ground voltage ground. The energy recovering circuit further includes a third switching device for supplying the sustaining voltage to the PCT/KR01/01915 Q panel in a ramp voltage type with a gradient of a predetermined time constant. An energy recovering circuit of a plasma display panel 5 according to another aspect of the present invention includes, wherein a first energy signal is inputted from a panel and a second energy signal bigger than the first energy signal is supplied to the panel. An energy efficient method according to still another aspect of the present invention includes steps of recovering an energy from a panel to a closed loop; and controlling the closed loop in order to supplying the energy with its voltage factor boosted to the panel. 15 The energy efficient method further includes a step of making the closed loop electrically insulated from the panel after recovering the energy from the panel to the closed loop. 20 In the energy efficient method, the step of controlling the closed loop includes a step of inducing a reverse voltage. In the energy efficient method, the step of inducing the reverse voltage includes a step of accumulating an electric current. In the energy efficient method, the closed loop is opened. The energy efficient method further includes a step of 30 supplying a sustaining voltage to the panel. The energy efficient method further includes a step of supplying a ground voltage to the panel. PCT/KR01/01915 The energy efficient method further includes a step of supplying a sustaining voltage in a type of a ramp voltage with a required gradient to the panel. 5 An energy efficient method according to still another aspect of the present invention includes steps of recovering an energy from a panel; boosting a voltage factor of the recovered energy; and supplying the energy with its voltage factor boosted to the panel. In the energy efficient method, the step of boosting the voltage factor utilizes a closed loop. In the energy efficient method further includes a step of 15 making the closed loop electrically insulated from the panel after recovering the energy from the panel to the closed loop. In the energy efficient method, the step of boosting the voltage factor includes steps of circulating to accumulate an 20 electric current factor included in the recovered energy; and supplying the accumulated electric current factor together with the recovered energy in a type of the voltage factor to the panel. #### 25 Brief Description of Drawings These and other objects of the invention will be apparent from the following detailed description of the embodiments of the present invention with reference to the accompanying drawings, in which: Fig. 1 is a circuit diagram of a conventional energy recovering circuit: Fig. 2 is a driving waveform diagram of the energy recovering circuit shown in Fig. 1; PCT/KR01/01915 10 Fig. 3 is a circuit diagram of a energy recovering circuit according to a first embodiment of the present invention; Fig. 4 is a driving waveform diagram of the energy recovering circuit shown in Fig. 3; - 5 Fig. 5 is an equivalent circuit diagram of the energy recovering circuit shown in Fig. 3 in a preliminary boosting interval: - Fig. 6 is an equivalent circuit diagram of the energy recovering circuit shown in Fig. 3 in a panel boosting interval and in a charge interval; - Fig. 7 is an equivalent circuit diagram of the energy recovering circuit shown in Fig. 3 in a time interval of recovering a discharge energy of the panel; - Fig. 8 is a circuit diagram of an energy recovering circuit - 15 according to a second embodiment of the present invention; Fig. 9 is a driving waveform diagram of the energy recovering circuit shown in Fig. 8; - Fig. 10a and 10b are waveform diagrams showing an operation of the fourth switch shown in Fig. 8; - 20 Fig. 11 is a circuit diagram of an energy recovering circuit according to a third embodiment of the present invention; Fig. 12 is a waveform diagram showing an operation of the fourth switch shown in Fig. 11; - Fig. 13 is a driving waveform diagram of the energy recovering circuit shown in Fig. 11; - Fig. 14 is a circuit diagram of an energy recovering circuit - according to a fourth embodiment of the present invention; Fig. 15 is a circuit diagram of an energy recovering circuit according to a fifth embodiment of the present invention; - Fig. 16 is a circuit diagram of an energy recovering circuit according to a sixth embodiment of the present invention; Fig. 17 is a circuit diagram of an energy recovering circuit according to a seventh embodiment of the present invention; Fig. 18 is a circuit diagram of an energy recovering circuit PCT/KR01/01915 WO 02/39419 11 according to a eighth embodiment of the present invention; Fig. 19 is a circuit diagram of an energy recovering circuit according to a ninth embodiment of the present invention; Fig. 20 is a circuit diagram of an energy recovering circuit according to a tenth embodiment of the present invention; Fig. 21 is a circuit diagram of an energy recovering circuit according to a eleventh embodiment of the present invention; Fig. 22 is a waveform diagram showing a rising time and a falling time of a panel capacitor regulated by the inductance value of a first inductor and a second inductor shown in Fig. 21: 21; Fig. 23 is a circuit diagram of an energy recovering circuit according to a twelfth embodiment of the present invention; Fig. 24 is a circuit diagram of an energy recovering circuit according to a thirteenth embodiment of the present invention; Fig. 25 is a circuit diagram of an energy recovering circuit according to a fourteenth embodiment of the present invention; Fig. 26 is a driving waveform diagram of the energy recovering circuit shown in Fig. 25; 20 Fig. 27 is a circuit diagram of an energy recovering circuit according to a fifteenth embodiment of the present invention; Fig. 28 is a circuit diagram of an energy recovering circuit according to a sixteenth embodiment of the present invention; Fig. 29 is a driving waveform diagram of the energy recovering circuit shown in Fig. 28; and Fig. 30 a flow chart showing by steps an operation process of Fig. 30 a flow chart showing by steps an operation process of an energy efficient method using an energy recovering circuit with boosting voltage-up according to the embodiments of the present invention. 30 #### Best Mode for Carrying out the Invention With reference to Fig. 3 to 30, there are particularly explained embodiments of the present invention, as follows. PCT/KR01/01915 12 Referring to Fig. 3, an energy recovering circuit according to a first embodiment of the present invention includes an capacitor Css, an inductor L and a first switch S1 connected to form a closed loop; a second switch S2 connected, via a second node n2, to a panel capacitor Cp; and a third switch S3 connected between a second node n2 and a sustaining voltage source vs. 10 The panel capacitor Cp represents a capacitance value of the panel, and reference numerals Re and R-Cp represent parasitic resistances of an electrode and a cell provided at the panel, respectively. Each of the switches S1, S2 and S3 is implemented by a semiconductor switching device, for example, 15 MOS FET, IGBT, SCR, BJT and etc. While the first switch S1 is turned on, there is formed a closed loop of electric current which starts from the terminal of one side of the capacitor Css and is connected to the terminal of another side of the capacitor Css, via the inductor L and the first switch S1. Electric current is accumulated at the inductor L in the closed loop by the electric charge discharged from the capacitor Css. After the first switch S1 is turned off, the electric current of the inductor L becomes maximized, and at the same time, a reverse voltage is induced across the inductor L. Thus, in a first node n1 appears a boosted voltage that is made by adding the voltage of the capacitor Css and the reverse voltage induced at the inductor L. 30 The second switch S2 applies the boosted voltage from the first node n1 to the panel capacitor Cp and applies a voltage factor of an energy recovered from the panel capacitor Cp to the capacitor Css, via the inductor L. The third switch S3 applies a sustaining voltage Vs to the panel capacitor Cp so as to keep PCT/KR01/01915 13 a voltage of the panel capacitor Cp at a sustaining voltage level. An operation of the energy recovering circuit shown in Fig. 3 5 will be described in conjunction with Fig. 4. The voltage factor of an energy, I.e., a reactive power, is recovered to the capacitor Css through the second switch S2 and the inductor L by the discharge of the panel capacitor Cp 10 charged to a sustaining level. In an interval from t0 until t1, the second switch S2 is turned off while the first switch S1 is turned on, to form a closed loop including the capacitor Css, the inductor L and the first switch S1, as shown in Fig. 6. In this interval, the inductor L charges a current with the aid of an electric charge discharged from the capacitor Css. Accordingly, at this time, the current IL of the inductor L increases, and a voltage across the inductor L is equal to a voltage Vss of the capacitor Css, as can be seen in Fig. 5. The current charged in the inductor L begins to be fed into the panel capacitor Cp at a time t1 when the first switch S1 is turned off and a body diode of the second switch S2 is turned on. The current IL charged in the inductor L is supplied to the panel capacitor Cp to increase a voltage Vcp of the panel capacitor Cp. At a time t1' when the voltage Vcp of the panel capacitor Cp gets higher than the level of the voltage Vss of the capacitor Css, the current of the inductor L gets its maximum value, and at the same time, the reverse voltage is induced, as in Fig. 6, across the inductor L. Accordingly, from the time tl' when the reverse voltage is induced in the inductor L, the boosted voltage made by adding PCT/KR01/01915 14 the voltage Vss of the capacitor Css and the reverse voltage induced in the inductor L is made to charge the panel capacitor Cp. As a result, the boosted voltage made by adding the voltage charged in the capacitor Css and the reverse voltage induced in the inductor L is made to charge the panel capacitor Cp. In this way, because the boosted voltage that is higher than the voltage recovered from the panel is supplied to the panel, a rising time of a voltage charged in the panel capacitor Cp becomes fast. 10 On the other hand, only the inductor L and the body diode of the second switch S2 exist in a charge current path when charging the panel. When compared to this, a conventional energy recovering circuit, as shown in Fig. 1, has the inductor L, the first switch S1 and the first diode D1 exist in the charge current path upon charging the panel. At a time t2, the third switch S3 is turned on while the body diode of the second switch S2 is turned off. Then, the sustaining voltage Vs is applied, via the third switch Sw3, to the panel capacitor Cp to keep a voltage level of the panel capacitor Cp at a sustaining voltage level. The electrodes provided within the cell of the panel generates a discharge at this sustaining voltage level. 25 At a time t3, the third switch S3 is turned off while the second switch S2 is turned on. At this time, the energy recovering circuit shown in Fig. 3 can be expressed as a circuit of Fig. 7. Then, a voltage factor of the energy, i.e., reactive power, that does not contribute to the discharge is recovered from the panel capacitor Cp, via the second switch S2 and the inductor L, to the capacitor Css. only the inductor L and the second switch S2 exist in a current path when recovering the energy. When compared to this, the conventional 25 PCT/KR01/01915 15 energy recovering circuit, as shown in Fig. 1, has the inductor L, the second diode and the second switch S2 exist in the current path upon recovering the energy. 5 A voltage charged in the capacitor Css can be changed by controlling a turn-on time of the second switch S2 from the time t3 until a time t4. The energy recovering circuit shown in Fig. 3 has only a single semiconductor switching device existing in the charge path and the discharge path thereof, so that it can reduce a conduction loss of the switching device in comparison to the energy recovering circuits shown in Fig. 1. In the energy recovering circuit shown in Fig. 3, the first switch to the third switch S1, S2 and S3 are turned on in a turn-on state of the body diode to switch a zero voltage. And in the energy recovering circuit shown in Fig. 3, because the phase of the current is delayed by the inductor L, the overlapping portion between the voltage and the current becomes lessened such that there can be minimized a switching loss caused by a phase overlap of a voltage across the first and the second switches S1 and S2 with a current flowing in the first and the second switches S1 and S2. In the energy recovering circuit shown in Fig. 3, even if the inductance of the inductor L is set to be big for increasing the energy recovery efficiency, the rising time of the boosted voltage supplied to the panel can be made to be fast by controlling the turn-on time of the first switch S1. In other words, in the energy recovering circuit according to the words, in the energy recovering circuit according to the present invention, regardless of the inductance of the inductor L, the rising time of the boosted voltage can be made fast by only controlling the switching time of the first switch S1. PCT/KR01/01915 16 Therefore, it is possible to increase the energy recovery efficiency by increasing the inductance of the inductor L and to make the rising time of the boosted voltage fast. 5 Referring to Fig. 8, there is shown an energy recovering circuit according to a second embodiment of the present invention. Referring to Fig. 8, an energy recovering circuit according to 10 a second embodiment of the present invention includes an capacitor Css, an inductor L, a first switch S1 and a fourth switch S4 connected to form a closed loop; a second switch S2 commonly connected, via a first node n1, to the first and the fourth switches S1 and S4 and connected, via a second node n2, to a panel capacitor Cp; and a third switch S3 connected between a second node n2 and a sustaining voltage source vs. Each of the switches S1, S2 and S3 is implemented by a semiconductor switching device, for example, MOS FET, IGBT, SCR, 20 BJT and etc. When the first switch S1 and the fourth switch S4 are turned on, there is formed a closed loop of electric current which starts from the terminal of one side of the capacitor Css and is connected to the terminal of another side of the capacitor Css, via the inductor L, the fourth switch S4 and the first switch S1. Electric current is accumulated at the inductor L in the closed loop by the electric charge discharged from the capacitor Css. After the first switch S1 is turned off, the electric current of the inductor L becomes maximized, and at the same time, a reverse voltage is induced across the inductor L. Thus, in a first node n1 appears a boosted voltage that is made by adding the voltage of the capacitor Css and the reverse voltage induced at the inductor L. PCT/KR01/01915 17 The second switch S2 and the fourth switch S4 apply the boosted voltage from the first node n1 to the panel capacitor Cp and apply a voltage factor of an energy recovered from the panel capacitor Cp to the capacitor Css, via the inductor L. The third switch S3 applies a sustaining voltage Vs so as to keep a voltage of the panel capacitor Cp at a sustaining voltage level. The fourth switch S4 is turned off during pause intervals when the voltage Vcp of the panel capacitor Cp should be kept at the ground voltage level GND, e.g., such as a setup interval between the sustaining interval A and B, a reset interval or an elimination interval, as shown in Fig. 10A, and is turned-on/off repeatedly during the other intervals. Also, the fourth switch S4 is turned off from the time when the voltage Vcp of the panel capacitor Cp starts to fall to the ground voltage level GND till the initial interval while the ground voltage level GND is sustained, as shown in Fig. 10B, and sustains its turn-on state during the other intervals. The operation of the energy recovering circuit of Fig. 8 is explained in conjunction with Fig. 9, as follows. The voltage factor of an energy is recovered to the capacitor 25 Css through the second switch S2 and the inductor L by the discharge of the panel capacitor Cp charged to a sustaining level Vs. In an interval from t0 until t1, the second switch S2 is turned off while the first switch S1 and the fourth switch S4 are turned on, to form a closed loop including the capacitor Css, the inductor L, the first switch S1 and the fourth switch S4. In this interval, the inductor L charges a current with the aid of an electric charge discharged from the capacitor Css. PCT/KR01/01915 18 Accordingly, at this time, the current IL of the inductor L increases. The current charged in the inductor L begins to be fed into the 5 panel capacitor Cp at a time t1 when the first switch S1 is turned off and a body diode of the second switch S2 is turned on. The current IL charged in the inductor L is supplied to the panel capacitor Cp to increase a voltage Vcp of the panel capacitor Cp. At a time t1' when the voltage Vcp of the panel capacitor Cp gets higher than the level of the voltage Vss of the capacitor Css, the current of the inductor L gets its maximum value, and at the same time, the reverse voltage is induced across the inductor L. Accordingly, from the time t1' when the reverse voltage is induced in the inductor L, the boosted voltage made by adding the voltage Vss of the capacitor Css and the reverse voltage induced in the inductor L is made to charge the panel capacitor Cp. At a time t2, the third switch S3 is turned on while the body 20 diode of the second switch S2 is turned off. Then, the sustaining voltage Vs is applied, via the third switch Sw3, to the panel capacitor Cp to keep a voltage level of the panel capacitor Cp at a sustaining voltage level. 25 At a time t3, the third switch S3 is turned off while the second switch S2 is turned on. Then, a voltage factor of the energy recovered from the panel capacitor Cp is stored at the capacitor Css, via the second switch S2, the fourth switch S4 and the inductor L. The inductor L, the second switch S2 and 30 the fourth switch S4 exist in a current path when recovering the energy. The fourth switch S4 is turned off when the panel capacitor Cp remains at the ground voltage level GND after recovering the voltage of the panel capacitor Cp. PCT/KR01/01915 19 Fig. 11 shows an energy recovering circuit according to a third embodiment of the present invention. Referring to Fig. 11, an energy recovering circuit according to 5 a third embodiment of the present invention includes an capacitor Css, an inductor L and a first switch S1 connected to form a closed loop; a bridge circuit 10 commonly connected, via a first node n1, to the inductor L and the first switch S1 and connected, via a second node n2, to a panel capacitor Cp; a 10 third switch S3 connected between a second node n2 and a sustaining voltage source vs; and a fourth switch S4 connected between the second node n2 and a ground voltage source GND. The bridge circuit 10 consists of diodes Dc1, Dc2, Dr1 and Dr2 connected in a bridge type between the first node n1 and the second node n2, and a second switch S2 connected to the diodes Dc1, Dc2, Dr1 and Dr2. The bridge circuit 10 controls a current path upon the charge/discharge time of the panel. 20 Each of the switches S1, S2 and S3 is implemented by a semiconductor switching device, for example, MOS FET, IGBT, SCR, BJT and etc. When the first switch S1 is turned on, there is formed a closed 25 loop of electric current which starts from the terminal of one side of the capacitor Css and is connected to the terminal of another side of the capacitor Css, via the inductor L and the first switch S1. Electric current is accumulated at the inductor L in the closed loop by the electric charge discharged 30 from the capacitor Css. After the first switch S1 is turned off, the electric current of the inductor L becomes maximized, and at the same time, a reverse voltage is induced across the inductor L. Thus, in a first node n1 appears a boosted voltage that is made by adding the voltage of the capacitor Css and the PCT/KR01/01915 20 reverse voltage induced at the inductor L. The second switch S2 is turned on upon the panel discharge to form a panel charge current path by way of the diode Dc1, the second switch S2 and the diode Dc2 so as to apply the boosted voltage from the first node n1 to the panel capacitor Cp. Also, the second switch S2 is turned on upon the energy recovery to form an energy recovery current path by way of the diode Dr1, the second switch S2 and the diode Dr2 so as to apply the voltage factor of the energy recovered from the panel capacitor Cp to the capacitor Css via the inductor L. The third switch S3 applies a sustaining voltage Vs so as to keep a voltage of the panel capacitor Cp at a sustaining 15 voltage level. The fourth switch S4 is turned on only when the voltage level of the panel capacitor Cp remains at the ground voltage level GND, as shown in Fig. 12 to keep the voltage of the second node no at the ground voltage level. The operation of the energy recovering circuit of Fig. 11 is explained in conjunction with Fig. 13, as follows. - 25 The voltage factor of an energy is recovered to the capacitor Css through the second switch S2 and the inductor L by the discharge of the panel capacitor Cp charged to a sustaining level Vs. - 30 In an interval from t0 until t1, the second switch S2 is turned off while the first switch S1 is turned on, to form a closed loop including the capacitor Css, the inductor L and the first switch S1. In this interval, the inductor L charges a current with the aid of an electric charge discharged from the 20 PCT/KR01/01915 21 capacitor Css, such that the current IL of the inductor L increases. At this moment, the voltage across the inductor L is equal to the voltage Vss of the capacitor Css. 5 The current charged in the inductor L begins to be fed into the panel capacitor Cp, via the diode Dc1, the second switch S2 and the diode Dc2, at a time t1 when the first switch S1 is turned off and the second switch S2 is turned on. The current IL charged in the inductor L is supplied to the panel capacitor Cp to increase a voltage Vcp of the panel capacitor Cp. At a time t1' when the voltage Vcp of the panel capacitor Cp gets higher than the level of the voltage Vss of the capacitor Css, the current of the inductor L gets its maximum value, and at the same time, the reverse voltage is induced across the inductor L. IS Accordingly, from the time t1' when the reverse voltage is induced in the inductor L, the boosted voltage made by adding the voltage Vss of the capacitor Css and the reverse voltage induced in the inductor L is made to charge the panel capacitor At a time t2, the third switch S3 is turned on while the second switch S2 is turned off. Then, the sustaining voltage Vs is applied, via the third switch Sw3, to the panel capacitor Cp to keep a voltage level of the panel capacitor Cp at a sustaining voltage level. At a time t3, the third switch S3 is turned off while the second switch S2 is turned on. Then, a voltage factor of the energy recovered from the panel capacitor Cp is stored at the capacitor Css, via the diode Dr1, the second switch S2, the diode Dr2 and the inductor L. The voltage of the second node n2 remains at the ground voltage level GND because the fourth switch S4 is turned on during the interval when the panel capacitor Cp should remain at the ground voltage level GND PCT/KR01/01915 22 after recovering the voltage of the panel capacitor Cp, e.g., the reset interval( setup interval) or a ground voltage sustaining interval between sustaining pulses. - 5 The fourth switch S4 for keeping the panel capacitor Cp at the ground voltage level during the reset interval( setup interval) or a ground voltage sustaining interval between sustaining pulses, can be applicable to the first and the third embodiments of the present invention, as shown in Fig. 14 to 16. - A fourth switch S4 of Fig. 14, a fifth switch S5 of Fig. 15 and a fourth switch S4 of Fig. 16 are actuated the same as the fourth switch S4 of Fig. 11. - 15 In Fig. 15, the fourth switch S4 connected between the inductor L and the second switch S2 is turned off during the pause intervals such as the setup interval, reset interval or etc. and is turned-on/off repeatedly during the other intervals. Also, the fourth switch S4 is turned off from the time when the voltage Vcp of the panel capacitor Cp starts to fall to the ground voltage level GND till the initial interval while the ground voltage level GND remains and sustains its turn-on state during the other intervals. - 25 Referring to Fig. 17, an energy recovering circuit according to a seventh embodiment of the present invention includes an capacitor Css, an inductor L and a first switch S1 connected to form a closed loop; a second switch S2 connected, via the inductor L, the first switch and a second node n2, to a panel capacitor Cp; a third switch S3 connected between a second node n2 and a sustaining voltage source vs; and an auxiliary diode Da connected between the first node n1 and the second node n2. When the first switch S1 is turned on, there is formed a closed PCT/KR01/01915 23 loop of electric current which starts from the terminal of one side of the capacitor Css and is connected to the terminal of another side of the capacitor Css, via the inductor L and the first switch S1. Electric current is accumulated at the inductor L in the closed loop by the electric charge discharged from the capacitor Css. After the first switch S1 is turned off, the electric current of the inductor L becomes maximized, and at the same time, a reverse voltage is induced across the inductor L. Thus, in a first node n1 appears a boosted voltage that is made by adding the voltage of the capacitor Css and the reverse voltage induced at the inductor L. The second switch S2 applys the boosted voltage from the first node n1 to the panel capacitor Cp and applys a voltage factor 15 of an energy recovered from the panel capacitor Cp to the capacitor Css, via the inductor L. The third switch S3 applies a sustaining voltage Vs to the panel capacitor Cp so as to keep a voltage of the panel capacitor Cp at a sustaining voltage level. 20 The auxiliary diode Da reduces the electric current load rate of the body diode of the second switch S2 and the resistance value of the second switch S2, to reduce the heat-emission of the second switch S2. In other words, the auxiliary diode Da divides the electric current path flowing from th first node n1 to the second node n2 to protect the second switch S2 from the overcurrent and overvoltage. If the auxiliary diode Da is applied to the energy recovering circuits shown in Fig. 8, 14 and 15, there can be made the energy recovering circuits as shown in Fig. 18, 19 and 20 respectively. The operation sequence of the energy recovering circuit where WO 02/39419 PCT/KR01/01915 24 the auxiliary diode $\mbox{Da}$ is mounted, is practically identical to the waveform diagram of Fig. 5. Referring to Fig. 21, an energy recovering circuit according to 5 an eleventh embodiment of the present invention includes an capacitor Css, a first and a second inductor L201 and L202 and a first switch S1 connected to form a closed loop; a second switch S2 connected, via a second node n2, to a panel capacitor Cp; and a third switch S3 connected between a second node n2 and a sustaining voltage source vs. A first diode D201 is connected between the first inductor L201 and the capacitor Css, and a second diode D202 is connected between the second inductor L202 and the first node n1. The first diode D201 and the second diode D202 each separates a recovery path via the second inductor L202 and a charge path via the first inductor L201. When the first switch S1 is turned on, there is formed a closed loop of electric current which starts from the terminal of one side of the capacitor Css and is connected to the terminal of another side of the capacitor Css, via the first inductor L201 and the first switch S1. Electric current is accumulated at the first inductor L201 in the closed loop by the electric charge discharged from the capacitor Css. After the first switch S1 is turned off, the electric current of the first inductor L201 becomes maximized, and at the same time, a reverse voltage is induced across the first inductor L201. Thus, in a first node n1 appears a boosted voltage that is made by adding the voltage of the capacitor Css and the reverse voltage induced at the first inductor L201. The second switch S2 apply the boosted voltage from the first node n1 to the panel capacitor Cp and apply a voltage factor of PCT/KR01/01915 25 an energy recovered from the panel capacitor Cp to the capacitor Css, via the second diode D202 and the second inductor L202. The third switch S3 applies a sustaining voltage Vs to the panel capacitor Cp so as to keep a voltage of the panel capacitor Cp at a sustaining voltage level. The operation of the energy recovering circuit of Fig. 21 is explained in conjunction with Fig. 4 and 22, as follows. - 10 In an interval from t0 until t1, the second switch S2 is turned off while the first switch S1 is turned on. In this interval, the first inductor L201 charges a current with the aid of an electric charge discharged from the capacitor Css. - 15 The current charged in the first inductor L201 begins to be fed into the panel capacitor Cp through the body diode of the second switch S2 at a time t1 when the first switch S1 is turned off. The current charged in the first inductor L201 is supplied to the panel capacitor Cp to increase a voltage Vcp of - 20 the panel capacitor Cp. At a time t1' when the voltage Vcp of the panel capacitor Cp gets higher than the level of the voltage Vss of the capacitor Css, the current of the first inductor L201 gets its maximum value, and at the same time, the reverse voltage is induced across the first inductor L201. - 25 Accordingly, from the time t1' when the reverse voltage is induced in the first inductor L201, the boosted voltage made by adding the voltage Vss of the capacitor Css and the reverse voltage induced in the first inductor L201 is made to charge the panel capacitor Cp. 30 As a result, the boosted voltage made by adding the voltage charged in the capacitor Css and the reverse voltage induced in the first inductor L201 is made to charge the panel capacitor Cp. In this way, because the voltage supplied to the panel PCT/KR01/01915 26 capacitor is boosted, a rising time of a voltage charged in the panel capacitor Cp becomes fast. At a time t2, the third switch S3 is turned on while the body 5 diode of the second switch S2 is turned off. Then, the sustaining voltage Vs is applied, via the third switch Sw3, to the panel capacitor Cp to keep a voltage level of the panel capacitor Cp at a sustaining voltage level. The electrodes provided within the cell of the panel generates a discharge at 10 this sustaining voltage level. At a time t3, the third switch S3 is turned off while the second switch S2 is turned on. Then, a voltage factor of the energy, i.e., a reactive power, that comes from the panel capacitor Cp but does not contribute to the discharge is stored at the capacitor Css, via the second switch S2 and the second inductor L202. If a rising time TR when the panel capacitor is charged is shorter, the discharge occurs more stably. Also, if a falling time TF being the recovery interval when the panel capacitor is discharged is longer, the recovery efficiency of the energy recovered to the second inductor L202 and the capacitor Css is increased to decrease the power consumption. For this, the inductance of the second inductor L202 is set to be bigger than that of the first inductor L201. Such a parallel combined inductor can be applicable to the energy recovering circuit shown in the foregoing Fig. 8 and 11 to be made as in Fig. 23 and 24 respectively. Referring to Fig. 25, an energy recovering circuit according to a fourteenth embodiment of the present invention includes an capacitor Css, an inductor L, a first switch S241 and a second switch S242 connected to form a closed loop; and a third switch PCT/KR01/01915 27 S3 connected between a second node n2 and a sustaining voltage source vs. When the first switch S1 is turned on, there is formed a closed loop of electric current which starts from the terminal of one side of the capacitor Css and is connected to the terminal of another side of the capacitor Css, via the inductor L, the first switch S241 and the second switch S242. Electric current is accumulated at the inductor L in the closed loop by the electric charge discharged from the capacitor Css. After the first switch S241 is turned off, the electric current of the inductor L becomes maximized, and at the same time, a reverse voltage is induced across the inductor L. Thus, in a first node n1 appears a boosted voltage that is made by adding the voltage of the capacitor Css and the reverse voltage induced at the inductor L. The second switch S242 is turned off when the panel is charged, and is turned on in the interval when the capacitor Css and the 20 inductor L are charged. The third switch S3 applies a sustaining voltage Vs to the panel capacitor Cp so as to keep a voltage of the panel capacitor Cp at a sustaining voltage level. On the other hand, when the voltage Vcp of the panel capacitor 25 Cp remains at the ground voltage level GND, the first switch S241 is turned on during the interval, whereas the second switch S242 is turned off to bypass the voltage on the second node n2 to the ground voltage level GND. 30 The operation of the energy recovering circuit of Fig. 25 is explained in conjunction with Fig. 26, as follows. At a time t0, the first and the second switch S241 and S242 are simultaneously turned on. Then, in an interval from t0 until PCT/KR01/01915 28 t1, the inductor ${\tt L}$ charges a current with the aid of an electric charge discharged from the capacitor Css. The current charged in the inductor L begins to be fed into the panel capacitor Cp at a time t1 when the first switch S241 and the second switch S242 is turned off. The current IL charged in the inductor L is supplied to the panel capacitor Cp to increase a voltage Vcp of the panel capacitor Cp. At a time t1' when the voltage Vcp of the panel capacitor Cp gets higher than the level of the voltage Vss of the capacitor Css, the current of the inductor L gets its maximum value, and at the same time, the reverse voltage is induced across the inductor L. Accordingly, from the time t1' when the reverse voltage is induced in the inductor L, the boosted voltage made by adding the voltage Vss of the capacitor Css and the reverse voltage induced in the inductor L is made to charge the panel capacitor As a result, the boosted voltage made by adding the voltage 20 charged at the capacitor Css and the reverse voltage induced in the inductor L is supplied to the panel capacitor Cp. In this way, because the voltage is boosted to be supplied to the panel, the rising time of the voltage charged at the panel capacitor Cp gets fast. At a time t2, the third switch S3 is turned on. Then, the sustaining voltage Vs is applied, via the third switch Sw3, to the panel capacitor Cp to keep a voltage level of the panel capacitor Cp at a sustaining voltage level. At a time t3, the third switch S3 is turned off while the second switch S242 is turned on. Then, a voltage factor of the energy recovered from the panel Capacitor Cp is stored at the capacitor Css, via the second switch S242 and the inductor L, PCT/KR01/01915 29 in an interval from t3 until t4. The inductor L mounted in the energy recovering circuit can be substituted for a parallel combined inductor with inductance values different from one another. Also, this energy recovering circuit can have an auxiliary diode mounted between the first node n1 and the second node n2 as in Fig. 17 to 20. Referring to Fig. 27, an energy recovering circuit according to a fourteenth embodiment of the present invention includes an capacitor Css, an inductor L and a first switch S1 connected to form a closed loop; a second switch S2 connected, via a second node n2, to a panel capacitor Cp; a third switch S3 connected between a second node n2 and a sustaining voltage source vs; a first diode D261 connected to a first node n1 and connected to a third node n3 between the sustaining voltage source Vs and the third switch S3; and a second diode D262 connected in parallel to the first switch S1 between a ground voltage source GND and the first node n1. 20 When the first switch S1 is turned on, there is formed a closed loop of electric current which starts from the terminal of one side of the capacitor Css and is connected to the terminal of another side of the capacitor Css, via the inductor L and the first switch S1. Electric current is accumulated at the inductor L in the closed loop by the electric charge discharged from the capacitor Css. After the first switch S1 is turned off, the electric current of the inductor L becomes maximized, and at the same time, a reverse voltage is induced across the inductor L. Thus, in a first node n1 appears a boosted voltage that is made by adding the voltage of the capacitor Css and the reverse voltage induced at the inductor L. The second switch S2 applies the boosted voltage from the first node $\hat{n}1$ to the panel capacitor Cp and applies a voltage factor PCT/KR01/01915 30 of an energy recovered from the panel capacitor Cp to the capacitor Css, via the inductor L. The third switch S3 applies a sustaining voltage Vs to the panel capacitor Cp so as to keep a voltage of the panel capacitor Cp at a sustaining voltage 5 level. The first diode D261 is turned on when the voltage on the first node n1 rises not less than the sum of the sustaining voltage Vs and the threshold voltage of the first diode D261, such that the overvoltage and overcurrent applied to the first switch S1 are limited. In other words, the first diode D261 protects the first switch S1 from the overvoltage and overcurrent. The second diode D262 reduces the electric current load rate of 15 the body diode of the first switch S1 and reduces the resistance value of the first switch S1, thereby reducing the heat-emission of the first switch S1. The first diode D261 and D262 can be applicable to the 20 foregoing embodiments to reduce the electric current load rate applied to each switching device, thereby protecting each switching device from the overvoltage and overcurrent. Referring to Fig. 28, an energy recovering circuit according to 25 a fifteenth embodiment of the present invention includes an capacitor Css, a first inductor L271, a second inductor L272, a first switch S271 and a fifth switch S275 connected to form a closed loop; a first diode D271 connected between the capacitor Css and the first inductor L271; a second diode D272 connected 30 between the second inductor L272 and a fourth node n4; a second to a fourth and a sixth switches S272, S273, S274 and S276 connected to the panel capacitor Cp via a second node n2; a resistance R271 connected between the sixth switch S276 and a sustaining voltage source Vs; a third diode D273 connected 55 between the fourth node n4 and the sustaining voltage source Vs; a fourth diode D274 connected to a first node n1 and PCT/KR01/01915 31 connected a third node between the sustaining voltage source Vs and the third switch S273; a fifth diode D275 connected in parallel to the first switch S271 between a ground voltage source GND and the first node n1; and a sixth diode D276 connected between the first node n1 and the second node n2. The inductance of the second inductor L272 is set to be bigger than that of the first inductor L271. Each of the first diode D271 and the second diode D272 separates a recovery path via the second inductor L272 and a charge path via the first inductor L271. When the first switch S1 and the fourth switch S4 are turned on, there is formed a closed loop of electric current which starts 15 from the terminal of one side of the capacitor Css and is connected to the terminal of another side of the capacitor Css, via the first diode D271, the first inductor L271, the fifth switch S275 and the first switch S271. Electric current is accumulated at the first inductor L271 in the closed loop by 20 the electric charge discharged from the capacitor Css. After the first switch S271 is turned off, the electric current of the first inductor L271 becomes maximized, and at the same time, a reverse voltage is induced across the first inductor L271. Thus, in a first node n1 appears a boosted voltage that is made by adding the voltage of the capacitor Css and the reverse voltage induced at the first inductor L271. The second switch S272 applies the boosted voltage from the first node nl to the panel capacitor Cp and applies a voltage factor of an energy recovered from the panel capacitor Cp to the capacitor Css, via the body diode of the fifth switch S275, the second diode D272 and the second inductor L202. The third switch S273 applies a sustaining voltage Vs to the panel capacitor Cp so as to keep a voltage of the panel capacitor Cp PCT/KR01/01915 32 at a sustaining voltage level. The fourth switch S274 supplies the ground voltage GND to the panel capacitor Cp for keeping the voltage of the panel capacitor Cp at a sustaining voltage leve. The fifth switch S275 is turned off during pause intervals when the voltage Vcp of the panel capacitor Cp should be kept at the ground voltage level GND, e.g., such as a setup interval, a consecutive interval or etc., and is turned-on/off repeatedly during the other intervals to provide with an electric current path upon the recovery and charge of the energy. The sixth switch S276 is turned on in the reset interval or the 15 setup interval to supply a ramp voltage to the panel capacitor Cp. The first resistance R271 determines the resistance value of RC time constant of the ramp voltage. The third diode D273 is turned on when the voltage on the fourth node n4 rises not less than the sum of the sustaining voltage Vs and the threshold voltage of the third diode D273, to limit the overvoltage and overcurrent applied to the fifth switch S275. 25 The fourth diode D274 is turned on when the voltage on the first node n1 rises not less than the sum of the sustaining voltage Vs and the threshold voltage of the fourth diode D274, to limit the overvoltage and overcurrent applied to the first, the second and the fifth switches S271, S272 and S275. 30 The fifth diode D275 reduces the electric current load rate of the body diode of the first switch S271 and the resistance value of the first switch S271, thereby reducing the heatemission of the first switch S271. PCT/KR01/01915 33 The operation of the energy recovering circuit of Fig. 28 is explained in conjunction with Fig. 29, as follows. In Fig. 29, because the sixth switch S276 remains at the turn-on state only in the reset interval or setup interval, there is omitted the operation waveform in regard to the sixth switch S276. At a time t0, the first, the fourth and the fifth switchs S271, S274 and S275 are turned on. Subsequently, at a time t1 and a time t2, the fourth switch S274 and the first switch S271 are sequentially turned off. At a time t2' between the time t2 and a time t3, the current of the first inductor L271 gets its maximum value, and at the same time, the reverse voltage is induced across the first inductor L271. the boosted voltage 15 made by adding the voltage Vss of the capacitor Css and the reverse voltage induced in the first inductor L271 in this way starts to be fed to the panel capacitor Cp. At a time t3, the third switch S273 is turned on. Then, the sustaining voltage Vs is applied, via the third switch S273, to the panel capacitor Cp to keep a voltage level of the panel capacitor Cp at a sustaining voltage level. There occurs a discharge at the electrodes formed within the cell of the panel at this sustaining voltage level. At a time t4, the third switch S273 is turned off, and at a time t5, the second switch S272 is turned on and the fifth switch S275 is turned off. Then, a voltage factor of the energy, i.e, reactive power, that does not contribute to the discharge occurring from the panel capacitor Cp is recovered to the capacitor Css, via the second switch S272, the body diode of the fifth switch S275, the second diode D272 and the second inductor L272. PCT/KR01/01915 34 At a time t6, the fourth switch S274 is turned on. Then, the panel capacitor Cp remains at the ground voltage GND. The operation process of an energy efficient method using an 5 energy recovering circuit with boosting voltage-up according to the embodiments of the present inventions is illustrated by steps as in Fig. 30. First of all, when the energy, i.e., reactive power, that does 10 not contribute to the discharge from the display panel, is recovered, the capacitor Css is charged with the voltage by using the recovered reactive power. (S301) The electric charges discharged from the capacitor Css circulates the closed loop, such that the inductor L is charged with the current.(S302) 15 Subsequently, when the current of the inductor L becomes its maximum value by the switching of the current path, the reverse voltage is induced in the inductor L and is added with the voltage of the capacitor Cp to boost the voltage factor of the energy recovered from the panel. (S303) The voltage boosted in 20 this way charges the panel capacitor Cp.(S304) After the voltage of the panel capacitor Cp rises near to the sustaining voltage level, the panel capacitor Cp remains at the sustaining voltage level by the sustaining voltage Vs supplied from the external sustaining voltage source. (305) As described above, an energy recovering circuit with boosting voltage-up and an energy efficient method using the same according to the present invention can increase the energy recovery efficiency, and reduce the charging time of a panel capacitor and improve its energy recovery efficiency in comparison with the conventional energy recovering circuit by charging the panel capacitor in use of the voltage boosted not less than the recovered voltage. 35 Ah energy recovering circuit with boosting voltage-up and an energy efficient method using the same according to the present PCT/KR01/01915 35 invention has the minimum number of devices mounted on the recovery path and charge path of the panel to reduce the number of necessary devices, and can reduce the switching loss energy as much as the decrement of the switching devices in comparison with the conventional energy recovering circuit. It should be understood to the ordinary skilled person in the art that the invention is not limited to the embodiments, but rather that various changes or modifications thereof are possible without departing from the spirit of the invention. Accordingly, the scope of the invention shall be determined only by the appended claims and their equivalents. 15 PCT/KR01/01915 36 ## CLAIMS - 1. An energy recovering circuit, comprising: - a voltage boosting circuit for boosting a voltage factor 5 of an energy recovered from a panel and supplying the boosted energy to the panel. - 10 a switching device for switching a signal path between the voltage boosting circuit and the panel. - 3. The energy recovering circuit according to claim 1, wherein the voltage boosting circuit includes: - a capacitor for accumulating the energy recovered from the panel; - an inductor for accumulating an electric current factor of the energy from the capacitor; and $% \left( 1\right) =\left( 1\right) +\left( 1$ - a switching device for switching a signal path between the $2\sigma$ capacitor and the inductor. - 4. The energy recovering circuit according to claim 3, wherein the capacitor, the inductor and the switching device are connected to form a closed loop. - 5. The energy recovering circuit according to claim 4, wherein the closed loop is formed to be separate from the panel. - 6. The energy recovering circuit according to claim 4, 30 wherein a voltage factor of the energy recovered from the panel is boosted by a reverse voltage induced in the inductor through the switching of the switching device. - 7. The energy recovering circuit according to claim 4, PCT/KR01/01915 37 wherein the closed loop is formed for accumulating an electric current at the inductor. - The energy recovering circuit according to claim 4, wherein the closed loop is opened for boosting the voltage factor of the energy. - The energy recovering circuit according to claim 4, wherein the closed loop is opened to supply the energy accumulated at the capacitor with the voltage factor boosted to the panel. - 10. The energy recovering circuit according to claim 2, wherein the switching device makes the voltage boosting circuit 15 supply the energy including the boosted voltage factor to the panel and recover the energy from the panel. - 11. The energy recovering circuit according to claim 2, further comprising: - 20 a sustaining voltage source for generating a sustaining voltage; and - a second switching device for supplying the sustaining voltage from the sustaining voltage source to the panel. - 25 12. The energy recovering circuit according to claim 2, wherein the signal path keeps its signal progress direction at one direction while the energy with the boosted voltage factor is supplied to the panel and while the energy from the panel is recovered to the voltage boosting circuit. 30 13. The energy recovering circuit according to claim 12, wherein the signal path has its signal progress direction changed in accordance with whether the energy with the boosted voltage factor is supplied to the panel or whether the energy PCT/KR01/01915 38 from the panel is recovered to the voltage boosting circuit. 14. The energy recovering circuit according to claim 2, wherein the signal path includes a bridge diode. 15. The energy recovering circuit according to claim 3, further comprising: a second switching device mounted between the inductor and the switching device for sustaining its turn-on state while 10 a voltage of the panel remains at a ground voltage level and being alternately turned on and off during the other intervals. - 16. The energy recovering circuit according to claim 2, wherein the switching device is a transistor with a body diode built-in. - 17. The energy recovering circuit according to claim 2, further comprising: - $% \left( 1\right) =\left( 1\right) \left( 1\right)$ a ground voltage to 20 $% \left( 1\right) \left( 1\right)$ the panel; and - a second switching device for supplying the ground voltage from the ground voltage source to the panel. $\,$ - 18. The energy recovering circuit according to claim 3, 25 wherein the voltage boosting circuit further includes; - at least one other inductor with an inductance different from that of the inductor, connected in parallel to the inductor. - $30\ \ 19$ . The energy recovering circuit according to claim 18, further comprising: - a first diode having a cathode connected to the inductor with a small inductance value among the inductors, and an anode connected to the capacitor; and PCT/KR01/01915 39 a second diode having a cathode connected to the inductor with a big inductance value among the inductors, and an anode connected to the switching device. - 5 20. The energy recovering circuit according to claim 2, further comprising: - a diode having a cathode connected to the panel and an anode connected to the voltage boosting circuit. - 10 $\,$ 21. The energy recovering circuit according to claim 11, further comprising: - a diode having a cathode connected to the sustaining voltage source and an anode connected to a connection point of the voltage boosting circuit and the first switching device. - 22. The energy recovering circuit according to claim 17, further comprising: - a diode having a cathode connected to the voltage boosting circuit and the first switching device, and an anode connected to the ground voltage ground. - 23. The energy recovering circuit according to claim 11, further comprising: - a third switching device for supplying the sustaining voltage to the panel in a ramp voltage type with a gradient of a predetermined time constant. - 24. An energy recovering circuit of a plasma display panel, wherein a first energy signal is inputted from a panel and a second energy signal bigger than the first energy signal is supplied to the panel. - 25. An energy efficient method, comprising steps of: recovering an energy from a panel to a closed loop; and PCT/KR01/01915 40 controlling the closed loop in order to supplying the energy with its voltage factor boosted to the panel. $\,$ 26. The energy efficient method according to claim 25, 5 further comprising a step of: making the closed loop electrically insulated from the panel after recovering the energy from the panel to the closed loop. - 10 27. The energy efficient method according to claim 25, wherein the step of controlling the closed loop includes a step of inducing a reverse voltage. - 28. The energy efficient method according to claim 27, 15 wherein the step of inducing the reverse voltage includes a step of accumulating an electric current. - 29. The energy efficient method according to claim 25, wherein the closed loop is opened. - 30. The energy efficient method according to any one of claim 25 to 29, further comprising a step of supplying a sustaining voltage to the panel. - 25 31. The energy efficient method according to any one of claim 25 to 29, further comprising a step of supplying a ground voltage to the panel. - 32. The energy efficient method according to any one of claim 30 25 to 29, further comprising a step of supplying a sustaining voltage in a type of a ramp voltage with a required gradient to the panel. - 33. An energy efficient method, comprising steps of: PCT/KR01/01915 41 recovering an energy from a panel; boosting a voltage factor of the recovered energy; and supplying the energy with its voltage factor boosted to the panel. 5 - 34. The energy efficient method according to claim 33, wherein the step of boosting the voltage factor utilizes a closed loop. - $10-35\,.$ The energy efficient method according to claim 34, further comprising a step of: making the closed loop electrically insulated from the panel after recovering the energy from the panel to the closed loop. 15 - 36. The energy efficient method according to claim 33, wherein the step of boosting the voltage factor includes steps of supplying the accumulated electric current factor together with the recovered energy in a type of the voltage factor to the panel. 2.5 FIG.2 RELATED ART PCT/KR01/01915 FIG.3 RELATED ART FIG.6 FIG.7 5/21 FIG.8 FIG.10A FIG.10B PCT/KR01/01915 . 10/21 FIG.14 FIG.15 FIG.16 FIG. 17 FIG.18 13/21 FIG.19 FIG.22 FIG.23 16/21 FIG.24 17/21 FIG.25 FIG.26 FIG. 29 FIG.30 ## 【手続補正書】 【提出日】平成14年12月16日(2002.12.16) ## 【手続補正1】 【補正対象書類名】明細書 【補正対象項目名】請求項1 【補正方法】変更 【補正の内容】 【請求項1】 パネルから回収されたエネルギーの電圧成分を<u>インダクタを含む閉ループ内で</u>昇圧して前記昇圧されたエネルギーを前記パネルに供給するための昇圧回路を具備することを特徴とするエネルギー回収回路。 【手続補正2】 【補正対象書類名】明細書 【補正対象項目名】請求項24 【補正方法】変更 【補正の内容】 【請求項24】 パネルから第1エネルギー信号を<u>インダクターを含む閉ループ内で循環させて</u>前記第1エネルギー信号より大きい<u>第2エネルギー信号を発生して</u>、前記第2エネルギー信号を前記パネルに供給することを特徴とするプラズマディスプレイパネルのエネルギー回収回路。 【手続補正3】 【補正対象書類名】明細書 【補正対象項目名】請求項25 【補正方法】変更 【補正の内容】 【請求項25】 パネルからのエネルギーを<u>インダクターを含む</u>閉ループで回収する段階と、<u>前記閉ループを制御して</u>前記エネルギーの電圧成分を昇圧して、前記昇圧されたエネルギーを前記パネルに供給する段階を含むことを特徴とするエネルギー效率化方法。 ## 【国際調査報告】 | | INTERNATIONAL SEARCH | REPORT | International ap | - | |------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------|-----------------------| | A. CLA | | | PCT/KR01/01 | 915 | | A. CLASSIFICATION OF SUBJECT MATTER IPC7 G09G 3/28 | | | | | | According to International Patent Classification (IPC) or to both national classification and IPC | | | | | | B. FOELDS SEARCHED | | | | | | Minimum documentation searched (classification system followed by classification symbols) | | | | | | IPC7 G09G3, H01J11, H01J17, G02F1 | | | | | | Documentation searched other than minimum documentation to the extent that such documents are included in the fields searched PATROM, KPA SINCE 1975 | | | | | | Electronic data base consulted during the intertnational search (name of data base and, where practicable, search terms used) WPI, PAJ "POWEE" EFFICIENT "DRIVE" AMPLIFIER "VOLTAGE" BOOSTER" | | | | | | C. DOCUMENTS CONSIDERED TO BE RELEVANT | | | | | | Category* | Category* Citation of document, with indication, where appropriate, of the relevant passages | | | Relevant to claim No. | | Y | JP05-265396(FUJITSU LTD) 15 OCTOBER 1993<br>WHOLE DOCUMENT | | | 1-36 | | A | JP07-160215(TOSHIBA CORP) 23 JUNE 1995<br>WHOLE DOCUMENT | | | 1-36 | | A | US 4,866,349(UNIVERSITY OF ILLINOIS) 12 SEPTEMBER 1989<br>WHOLE DOCUMENT | | | 1-36 | | A | JP11-161226(NEC CO) 18 JUNE 1999<br>WHOLE DOCUMENT | | 1-36 | | | | | | | | | | | | | | | ì | | | | | | | | | | | | | | | | | | | | | | | | Further documents are listed in the continuation of Box C. See patent family annex. | | | | | | "A" document to be of pa "E" earlier app filing date "L" document cited to es special re "O" document means | stegories of clied documents:<br>defining the general state of the art which is not considered<br>tritual a relevence<br>liceation or patent but published on or after the international<br>which may throw doubts on priority claim(s) or which is<br>tabilish the publication date of citation or other<br>ason (as specified) referring to an ornal disclosure, use, exhibition or other<br>published prior to the international filing date but letter | *T" later document published after the international filing date or priority date and not in conflict with the application but cited to understand the principle or theory underlying the invention that the principle or theory underlying the invention cannot be considered or novel or cannot be considered invention cannot be considered or novel or cannot be considered invention are they when the document is taken alone "Y" document of particular relevence; the claimed invention cannot be considered to involve an inventive step when the document is combined with one or more other such documents, such combination being obvious to a person skilled in the art "&" document member of the same papant family | | | | than the priority date claimed Date of the actual completion of the international search Date of mailing of the international search | | | | | | | MARCH 2002 (07.03.2002) | 08 MARCH 2002 (08.03.2002) | | | | | ling address of the ISA/KR | Authorized officer | | | | Korem Intellectual Property Office<br>Government Complex-Daejeon, 920 Dunsan-dong, Seo-gu,<br>Daejeon Metropolitan City 302-701, Republic of Korea | | KIM, Joon Han | | | | Facsimile No. 82-42-472-7140 Telephone No. 82-42-481-5675 Form PCT/ISA/210 (second sheet) (July 1998) | | | | | ## フロントページの続き F I テーマコード (参考) G 0 9 G 3/28 B H 0 2 M 3/155 G (81)指定国 AP(GH,GM,KE,LS,MW,MZ,SD,SL,SZ,TZ,UG,ZW),EA(AM,AZ,BY,KG,KZ,MD,RU,TJ,TM),EP(AT,BE,CH,CY,DE,DK,ES,FI,FR,GB,GR,IE,IT,LU,MC,NL,PT,SE,TR),OA(BF,BJ,CF,CG,CI,CM,GA,GN,GQ,GW,ML,MR,NE,SN,TD,TG),AE,AG,AL,AM,AT,AU,AZ,BA,BB,BG,BR,BY,BZ,CA,CH,CN,CO,CR,CU,CZ,DE,DK,DM,DZ,EC,EE,ES,FI,GB,GD,GE,GH,GM,HR,HU,ID,IL,IN,IS,JP,KE,KG,KP,KR,KZ,LC,LK,LR,LS,LT,LU,LV,MA,MD,MG,MK,MN,MW,MX,MZ,NO,NZ,PH,PL,PT,RO,RU,SD,SE,SG,SI,SK,SL,TJ,TM,TR,TT,TZ,UA,UG,US,UZ,VN,YU,ZA,ZW - (72)発明者 イ,ナム キュ大韓民国・730-030・キョンサンブック ド・クミ シ・コンダン ドン・191-1・イメージ 2エヌディ ファクトリー・エルジー エレクトロニクス インコーポレーテッド内 - (72)発明者 キム,チェウル ユ大韓民国・612-082・プサン・ヘウーンデ ク・バンソン 2 ドン・78・サムジュングリーン コア・ナンバー 802 - (72) 発明者 カン , ヒー・スーン 大韓民国・6 1 2 - 0 6 1・プサン・ヘウーンデ - ク・バンヨ 1 - ドン・1 2 9 1 - 2 3 0・ナンバー 18 - 5 - (72)発明者 イ,ウン-クァン 大韓民国・702-040・テグ・ブック-ク・デヒュン-ドン・(番地なし)・ナンバー 24 0-17・エフ4 - (72)発明者 リュ,ジェ-ファ大韓民国・730-022・キョンサンブック-ド・クミ-シ・ドリャン 2-ドン・114・ジュゴン アパートメント 4チャ・ナンバー 402-217 - (72)発明者 カン,スン-ホ 大韓民国・702-260・テグ・ブック-ク・テジュン-ドン・442・ウーバン 3チャ・ナンバー 105-903 - F ターム(参考) 5C080 AA05 BB05 DD26 HH05 JJ03 JJ04 JJ07 5H730 AA10 AA14 AS04 AS08 BB14 BB18 BB26 BB57 DD04 DD17 DD43 EE13 EE19 FG01