

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第5842264号  
(P5842264)

(45) 発行日 平成28年1月13日(2016.1.13)

(24) 登録日 平成27年11月27日(2015.11.27)

(51) Int.Cl.

F 1

G09G 3/30 (2006.01)  
G09G 3/20 (2006.01)G09G 3/30 J  
G09G 3/20 611H  
G09G 3/20 622C  
G09G 3/20 622D  
G09G 3/20 622G

請求項の数 5 (全 47 頁) 最終頁に続く

(21) 出願番号

特願2011-128239 (P2011-128239)

(22) 出願日

平成23年6月8日(2011.6.8)

(65) 公開番号

特開2012-255876 (P2012-255876A)

(43) 公開日

平成24年12月27日(2012.12.27)

審査請求日

平成26年5月21日(2014.5.21)

(73) 特許権者 514188173

株式会社 J O L E D

東京都千代田区神田錦町三丁目23番地

(74) 代理人 110001737

特許業務法人スズエ国際特許事務所

(74) 代理人 110001357

特許業務法人つばさ国際特許事務所

(72) 発明者 豊村 直史

東京都港区港南1丁目7番1号 ソニー株式会社内

(72) 発明者 山下 淳一

東京都港区港南1丁目7番1号 ソニー株式会社内

最終頁に続く

(54) 【発明の名称】表示装置、及び、電子機器

## (57) 【特許請求の範囲】

## 【請求項 1】

行方向と列方向とに2次元マトリクス状に配列され、それぞれが、電流駆動型の発光部と発光部を駆動する駆動回路とを有する表示素子、各行の表示素子に対応して設けられた走査線および電源供給線、各列の表示素子に対応して設けられた映像信号線、並びに、走査線に書き駆動パルスを供給する書き走査部、を少なくとも備えており、各表示素子において、駆動回路は、駆動トランジスタ、書きトランジスタ、及び、保持容量を少なくとも備えており、書きトランジスタにあっては、ゲート電極には走査線から書き駆動パルスが供給され、一方のソース／ドレイン領域には映像信号線から映像信号が供給され、他方のソース／ドレイン領域は、駆動トランジスタのゲート電極と保持容量の一端とに接続されており、駆動トランジスタにあっては、一方のソース／ドレイン領域は保持容量の他端と発光部の一端に接続されていると共に、他方のソース／ドレイン領域は電源供給線に接続され、保持容量に保持される電圧に応じた電流が駆動トランジスタを介して発光部に流れるように構成されており、書き走査部には、第1イネーブルパルスと第2イネーブルパルスとが供給され、書き走査部は、

10

20

第1イネーブルパルスに基づいて生成される第1書込駆動パルスと、  
第2イネーブルパルスと奇数個の論理反転回路が直列接続されて成る遅延部を介した第  
2イネーブルパルスから成る遅延パルスとを入力とする否定論理積回路の出力によって生  
成される、第2イネーブルパルスよりもパルス幅が短い第2書込駆動パルスと、  
から成る書込駆動パルスを走査線に供給する、  
表示装置。

**【請求項2】**

遅延部と表示素子とは、同一の基体上に配置されている、  
請求項1に記載の表示装置。

**【請求項3】**

表示装置は、 10

第1書込駆動パルスが走査線に供給されているときに、導通状態とされた書込トランジ  
スタを介して映像信号線から基準電圧を駆動トランジスタのゲート電極に供給した状態で  
駆動トランジスタのソース領域として働くソース／ドレイン領域の電位を駆動トランジス  
タのゲート電極の電位から駆動トランジスタの閾値電圧を減じた電位に向かって変化させ  
る閾値電圧キャンセル処理を行い、

第2書込駆動パルスが走査線に供給されているときに、電源供給線から所定の駆動電圧  
が駆動トランジスタの他方のソース／ドレイン領域に印加されている状態で、導通状態と  
された書込トランジスタを介して映像信号線から映像信号に基づく電圧が駆動トランジス  
タのゲート電極に印加されることによって駆動トランジスタの他方のソース／ドレイン領 20  
域の電位を上昇させる移動度補正処理を行う、

請求項1または請求項2に記載の表示装置。

**【請求項4】**

発光部は有機エレクトロルミネッセンス発光部から成る、  
請求項1ないし請求項3のいずれか1項に記載の表示装置。

**【請求項5】**

請求項1ないし請求項4のいずれか1項に記載の表示装置を備えた電子機器。

**【発明の詳細な説明】****【技術分野】****【0001】**

本明細書で開示する技術は、表示装置、画素回路、電子機器、及び、表示装置の駆動方法に関する。 30

**【背景技術】****【0002】**

今日、表示素子（電気光学素子とも称される）を具備する画素回路（画素とも称される）を有する表示装置、表示装置を具備する電子機器が広く利用されている。画素の表示素子として、印加される電圧や流れる電流によって輝度が変化する電気光学素子を用いた表示装置がある。例えば、印加される電圧によって輝度が変化する電気光学素子としては液晶表示素子が代表例であり、流れる電流によって輝度が変化する電気光学素子としては、有機エレクトロルミネッセンス（Organic Electro Luminescence, 有機EL, Organic Light Emitting Diode, OLED；以下、有機ELと記す）素子が代表例である。後者の有機EL素子を用いた有機EL表示装置は、画素の表示素子として、自発光素子である電気光学素子を用いたいわゆる自発光型の表示装置である。 40

**【0003】**

ところで、表示素子を用いた表示装置においては、その駆動方式として、単純（パッシブ）マトリクス方式とアクティブマトリクス方式とを探ることができる。但し、単純マトリクス方式の表示装置は、構造が単純であるものの、大型でかつ高精細の表示装置の実現が難しい等の問題がある。

**【0004】**

このため、近年、画素内部の表示素子に供給する画素信号を、同様に画素内部に設けた 50

能動素子、例えば絶縁ゲート型電界効果トランジスタ（一般には、薄膜トランジスタ（Thin Film Transistor ; TFT）等のトランジスタをスイッチングトランジスタとして使用して制御するアクティブマトリクス方式の開発が盛んに行なわれている。

#### 【0005】

従来のアクティブマトリクス方式の表示装置は、プロセス変動により表示素子を駆動するトランジスタの閾値電圧や移動度がばらついてしまう。又、表示素子の特性が経時に変動する。このような駆動用のトランジスタの特性ばらつきや表示素子等の画素回路を構成する素子の特性変動は、発光輝度に影響を与えててしまう。即ち、各画素に全て同一のレベルの映像信号を供給すれば、全画素が同一輝度で発光し、画面の一様性（ユニフォーミティ）が得られるはずであるが、駆動用のトランジスタの特性ばらつきや表示素子の特性変動により、画面のユニフォーミティが損なわれる。そこで、表示装置の画面全体に亘って発光輝度を均一に制御するため、各画素回路内でトランジスタや表示素子等の画素回路を構成する素子の特性ばらつき等に起因する表示むらを補正する技術が、例えば特許第4240059号公報や特許第4240068号公報に提案されている。10

#### 【先行技術文献】

##### 【特許文献】

##### 【0006】

【特許文献1】特許第4240059号公報

【特許文献2】特許第4240068号公報

##### 【発明の概要】

##### 【発明が解決しようとする課題】

##### 【0007】

ここで、画素回路を構成する素子の特性は、環境特性の影響を受ける。しかしながら、特許第4240059号公報や特許第4240068号公報に提案されている技術においては、その対処方法が開示されていない。20

##### 【0008】

したがって本開示の目的は、画素回路を構成する素子の特性がばらつくことに起因する表示むら現象を、環境変化に左右されずに抑制することのできる技術を提供することにある。

##### 【課題を解決するための手段】

##### 【0009】

本開示の第1の態様に係る表示装置は、表示部と、保持容量と、映像信号と対応する駆動電圧を保持容量に書き込む書込トランジスタと、保持容量に書き込まれた駆動電圧に基づいて表示部を駆動する駆動トランジスタと、書込トランジスタと駆動トランジスタの少なくとも一方を駆動するために使用される駆動パルスの元になるパルス信号の幅を環境変化に対応して調整するパルス幅調整部とを備える。本開示の第1の態様に係る表示装置の従属項に記載された各表示装置は、本開示の第1の態様に係る表示装置のさらなる有利な具体例を規定する。

##### 【0010】

本開示の第2の態様に係る画素回路は、表示部と、保持容量と、映像信号と対応する駆動電圧を保持容量に書き込む書込トランジスタと、保持容量に書き込まれた駆動電圧に基づいて表示部を駆動する駆動トランジスタ、とを備え、書込トランジスタと駆動トランジスタの少なくとも一方で使用される駆動パルスは、パルス幅が環境依存性に対応して調整可能に構成されている。第2の態様に係る画素回路は、第1の態様に係る表示装置の従属項に記載された各技術・手法が同様に適用可能であり、それが適用された構成は、第2の態様に係る画素回路のさらなる有利な具体例を規定する。40

##### 【0011】

本開示の第3の態様に係る電子機器は、表示部、保持容量、映像信号と対応する駆動電圧を保持容量に書き込む書込トランジスタ、及び、保持容量に書き込まれた駆動電圧に基づいて表示部を駆動する駆動トランジスタを具備した表示素子が配列された画素部と、50

画素部に供給される映像信号を生成する信号生成部、とを備える。ここで、画素部には所定の方向に配列されている各書込トランジスタと各駆動トランジスタの少なくとも一方を駆動するために駆動パルスを供給する駆動線が配されている。本開示の第3の態様に係る電子機器は、駆動線を選択する選択部と、書込トランジスタと駆動トランジスタの少なくとも一方を駆動するために使用される駆動パルスの元になるパルス信号の幅を環境変化に対応して調整するパルス幅調整部と、パルス幅調整部から出力されたパルス信号に基づいて、駆動パルスの元になるパルス信号を生成するパルス生成部、とを更に備える。選択部は、パルス生成部で生成されたパルス信号に基づいて、駆動線へ駆動パルスを供給する。第3の態様に係る電子機器は、第1の態様に係る表示装置の従属項に記載された各技術・手法が同様に適用可能であり、それが適用された構成は、第3の態様に係る電子機器のさらなる有利な具体例を規定する。

#### 【0012】

本開示の第4の態様に係る表示装置の駆動方法は、表示部、保持容量、映像信号と対応する駆動電圧を保持容量に書き込む書込トランジスタ、及び、保持容量に書き込まれた駆動電圧に基づいて表示部を駆動する駆動トランジスタを具備した表示素子が配列された画素部を備えた表示装置を駆動する方法であって、書込トランジスタと駆動トランジスタの少なくとも一方を駆動するために使用される駆動パルスの元になるパルス信号の幅を環境変化に対応して調整する。第4の態様に係る表示装置の駆動方法は、第1の態様に係る表示装置の従属項に記載された各技術・手法が同様に適用可能であり、それが適用された構成は、第4の態様に係る表示装置の駆動方法のさらなる有利な具体例を規定する。

#### 【0013】

要するに、本明細書で開示する技術では、書込トランジスタと駆動トランジスタの少なくとも一方を駆動するために使用される駆動パルスの元になるパルス信号の幅を環境変化に対応して調整する。画素回路を構成する素子特性の環境依存性を相殺するようにパルス幅が環境変化に応じて自動調整されたパルス信号に基づいて駆動パルスを生成することができる。画素回路を構成する素子の特性が、環境特性の影響を受け、最適な補正期間が環境変化に応じて変化する場合でも、処理期間を規定するパルス幅が環境変化に応じて自動調整されたパルス信号に基づいて駆動パルスを生成することができる。結果的には、画素回路を構成する素子の特性がばらつくことに起因する表示むら現象を、環境変化に左右されずに抑制することができる。

#### 【発明の効果】

#### 【0014】

第1の態様に係る表示装置、第2の態様に係る画素回路、第3の態様に係る電子機器、第4の態様に係る画素回路の駆動方法によれば、画素回路を構成する素子の特性がばらつくことに起因する表示むら現象を、環境変化に左右されずに抑制することができる。

#### 【図面の簡単な説明】

#### 【0015】

【図1】図1は、アクティブマトリクス型表示装置の一構成例の概略を示すブロック図である。

【図2】図2は、カラー画像表示対応のアクティブマトリクス型表示装置の一構成例の概略を示すブロック図である。

#### 【図3】図3は、発光素子（実質的には画素回路）を説明する図である。

#### 【図4】図4は、実施例1の画素回路の一形態を示す図である。

#### 【図5】図5は、実施例1の画素回路を備えた表示装置の全体概要を示す図である。

#### 【図6】図6は、画素回路の駆動方法を説明するタイミングチャートである。

【図7】図7(A)～図7(G)は、図6に示したタイミングチャートの主要な期間における等価回路と動作状態を説明する図である。

【図8】図8(A)～図8(C)は、画素回路の周辺に設けられる周辺回路の比較例を説明する図である。

#### 【図9】図9(A)～図9(B)は、図8(C)における論理回路のタイミング例と、当

10

20

30

40

50

該タイミングを実現する詳細な構成例とを説明する図である。

【図10】図10(A)～図10(C)は、素子特性の環境依存性に対応して補正期間を自動調整する手法の基本概念を説明する図である。

【図11】図11(A)～図11(C)は、素子特性の環境依存性に対応して補正期間を自動調整する手法の具体的な適用例を説明する図である。

【図12】図12(A)～図12(C)は、駆動パルスの元になるパルス信号を生成する論理回路を構成するトランジスタ特性のばらつきに起因する表示むら対策に着目した実施例2の画素回路の駆動方法を説明する図である。

【図13】図13(A)～図13(B)は、駆動パルスの元になるパルス信号を生成する論理回路を構成するトランジスタ特性のばらつきに起因する表示むら対策に着目した実施例3の画素回路の駆動方法を説明する図である。10

【図14】図14(A)～図14(E)は実施例4(電子機器)を説明する図である。

【発明を実施するための形態】

#### 【0016】

以下、図面を参照して、本明細書で開示する技術の実施形態について詳細に説明する。各機能要素について形態別に区別する際にはアルファベット或いは“\_n”(nは数字)或いはこれらの組合せの参照子を付して記載し、特に区別しないで説明する際にはこの参照子を割愛して記載する。図面においても同様である。

#### 【0017】

説明は以下の順序で行なう。20

1. 全体概要
2. 表示装置の概要
3. 発光素子
4. 駆動方法：基本
5. 具体的な適用例：

実施例1：素子特性の環境依存性に対応した補正期間調整

実施例2：実施例1+駆動パルスの形状がばらつくことに起因する表示むら現象の対処(同じパルス信号をスイッチ選択)

実施例3：実施例1+駆動パルスの形状がばらつくことに起因する表示むら現象の対処(パルス生成部で生成されたパルス信号をシフト)30

実施例4：電子機器への適用事例

#### 【0018】

<全体概要>

本実施形態の構成において、画素回路、表示装置、或いは、電子機器は、表示部と、保持容量と、映像信号と対応する駆動電圧を保持容量に書き込む書き込トランジスタと、保持容量に書き込まれた駆動電圧に基づいて表示部を駆動する駆動トランジスタとを備える。又、書き込トランジスタと駆動トランジスタの少なくとも一方を駆動するために使用される駆動パルスの元になるパルス信号の幅を環境変化に対応して調整するパルス幅調整部を備える。画素回路、表示装置、電子機器、及び、表示装置(或いは画素回路)の駆動方法にあっては、パルス幅が調整されたパルス信号に基づいて駆動パルスを生成することができる。環境依存性に対応した処理ができ、結果的には、環境変化に左右されない処理ができる。このため、画素回路を構成する素子の特性が環境特性の影響を受ける場合においても、画素回路を構成する素子の特性がばらつくことに起因する表示むら現象を抑制することができる。40

#### 【0019】

好ましくは、表示部と、保持容量と、書き込トランジスタと、駆動トランジスタとを有する画素回路が所定の方向に配列されている画素部を備えるとよい。画素部には、所定の方向に配列されている各書き込トランジスタと各駆動トランジスタの少なくとも一方に駆動パルスを供給する駆動線が配されている。本実施形態の構成において、画素回路、表示装置、或いは、電子機器は、駆動線を選択する選択部と、パルス幅調整部から出力されたパル50

ス信号に基づいて、駆動パルスの元になるパルス信号を生成するパルス生成部、とを更に備えるとよい。選択部は、パルス生成部で生成されたパルス信号に基づいて、駆動線へ駆動パルスを供給する。

#### 【0020】

好ましくは、パルス幅調整部は、書込トランジスタ又は駆動トランジスタの近傍に配置するとよい。或いは、パルス幅調整部は、画素部外において画素部の近傍に配置するとよい。パルス幅調整を、画素部を構成する素子の環境変動特性とできるだけ揃えるためである。

#### 【0021】

好ましくは、パルス幅調整部は、入力されたパルス信号を遅延する遅延部と、遅延部に入力されたパルス信号及び遅延部から出力されたパルス信号に基づいてパルス信号を生成するゲート回路部とを有するとよい。パルス遅延を利用してパルス幅を調整する構成である。遅延部は、画素回路を構成する素子（例えば駆動トランジスタ）の環境変動特性に応じた遅延量を呈するように構成されればよく、例えば、バッファ或いはインバータ等の論理ゲートを1段又は複数段備えて構成するのが好適である。段数は、画素回路を構成する素子の環境変動特性と、処理期間の設定に必要とされるパルス幅とを考慮して設定すればよい。この際には、画素回路を構成する素子の環境変動特性が相殺されるようにパルス幅が自動調整されるように、個々の論理ゲート自体を構成するトランジスタ回路の構成を工夫するとよい。

#### 【0022】

選択部は、駆動線ごとに設けられたパルス生成部を含む構成にすることができる。つまり、駆動線ごとにパルス生成部を設ける構成である。

#### 【0023】

好ましくは、駆動線の数よりも少ない数のパルス生成部を備え、選択部は、パルス生成部で生成されたパルス信号に基づいて、複数の駆動線へ駆動パルスを供給する構成にするとい。

#### 【0024】

パルス生成部で生成されたパルス信号に基づいて複数の駆動線へ駆動部が駆動パルスを供給するので、パルス生成部の数は駆動線の総数よりも少なくてよい。この場合、全駆動線について1つのパルス生成部を設けることができるし、全駆動線の内の一部の複数の駆動線を一単位として、一単位ごとにパルス生成部を設けることもできる。

#### 【0025】

パルス生成部の配置箇所としては、走査線の最外部に配置することもできるが、好ましくは、走査線の配列方向の中間部に配置する方がよい。パルス生成部から出力されるパルス信号の遅延量の差による弊害を小さくできるからである。因みに、全駆動線の内の一部の複数の駆動線の一単位ごとにパルス生成部を設ける場合には、その一単位ごとに、駆動線の配列方向における中間部にパルス生成部を配置すればよい。

#### 【0026】

パルス生成部は、画素部の内部に設けることもできるし、画素部の外部に設けることもできる。画素部の外部に設けた方が、選択部（走査部）とパルス生成部とを一体的に造り込むことができる利点がある。画素部と選択部（走査部）とが別体とされる場合に好適な構成である。

#### 【0027】

本実施形態の構成において、表示装置、或いは、電子機器は、選択部の駆動線の選択に基づき、パルス生成部で生成されたパルス信号を取り込んで、駆動線に供給するスイッチ回路、を駆動線ごとに有するスイッチ部を更に備える構成にすることができる。スイッチ回路としては、CMOSスイッチ等のトランസファーゲート構造を利用したものであるとい。この場合、画素回路に入力される駆動パルスに関し、パネル内或いはパネル外で一括でパルス信号を生成した後に各CMOSスイッチ等で抜き出して走査線に供給する。「パネル内或いはパネル外で一括」であるので、パルス生成部は、各駆動線について、同じ

10

20

30

40

50

タイミングのパルス信号を生成するのがよい。仮に、各駆動線について異なるタイミングのパルス信号を生成する場合、スイッチ回路にパルスシフト機構等の対処が必要になる。スイッチ回路は、画素部の内部に設けることもできるし、画素部の外部に設けることもできる。画素部の外部に設けた方が、選択部（走査部）とスイッチ回路（更にはパルス生成部も）とを一体的に造り込むことができる利点がある。画素部と選択部（走査部）とが別体とされる場合に好適な構成である。

#### 【0028】

本実施形態の構成において、表示装置、或いは、電子機器は、選択部が、パルス生成部で生成されたパルス信号を一単位期間分ずつシフトして順に駆動線に供給するシフトレジスタ部を有する構成にすることもできる。これにより、一連の処理が一単位期間で完結される場合に限らず、一連の処理が複数の単位期間に亘る場合においても、駆動パルスの形状（幅、変化特性等）が行ごと或いは列ごとにはらつく度合いを緩和できる。論理回路を構成するトランジスタの特性ばらつきに起因する駆動パルスの形状のばらつきによる処理期間のばらつきが輝度むら（カラー表示の場合は色むら）として現れる現象を改善することができる。10

#### 【0029】

駆動パルスは、例えば、書きトランジスタを介して映像信号を保持容量の一端に供給しつつ駆動トランジスタを介して保持容量に電流を供給する処理にも使用される、この処理は、書きトランジスタを介して映像信号を保持容量の一端に供給しつつ駆動トランジスタを介して保持容量に電流を供給する処理は、駆動トランジスタの移動度を補正する移動度補正処理に使用される。20

#### 【0030】

駆動パルスは、例えば、駆動トランジスタの閾値電圧のばらつきを補正するためにも使用される。前述の移動度補正との併用もあり得る。

#### 【0031】

デバイス構成としては、表示部がライン状或いは2次元マトリクス状に配列された画素部を備えるものでもよい。

#### 【0032】

表示部としては、例えば、有機エレクトロルミネッセンス発光部、無機エレクトロルミネッセンス発光部、LED発光部、半導体レーザー発光部等の自発光型の発光部を具備した発光素子（表示素子）を用いることができ、特に、有機エレクトロルミネッセンス発光部であるとよい。30

#### 【0033】

##### <表示装置の概要>

以下の説明においては、対応関係の理解を容易にするため、回路構成部材の抵抗値や容量値（静電容量、キャパシタンス）等は、その部材に付されている符号と同一符号で示すことがある。

#### 【0034】

##### [基本]

先ず、発光素子を備えた表示装置の概要について説明する。以下の回路構成の説明においては、「電気的に接続」を単に「接続」と記載するし、この「電気的に接続」は、特段の明示のない限り、直接に接続されることに限らず、他のトランジスタ（スイッチングトランジスタが典型例である）その他の電気素子（能動素子に限らず受動素子でもよい）を介して接続されることも含む。40

#### 【0035】

表示装置は、複数の画素回路（或いは単に画素とも称することもある）を備えている。各画素回路は、発光部と発光部を駆動する駆動回路とを具備する表示素子（電気光学素子）を有する。表示部としては、例えば、有機エレクトロルミネッセンス発光部、無機エレクトロルミネッセンス発光部、LED発光部、半導体レーザー発光部等の自発光型の発光部を具備した発光素子を用いることができる。尚、表示素子の発光部を駆動する方式とし50

ては定電流駆動型を採用するが、原理的には、定電流駆動型に限らず定電圧駆動型でもよい。

#### 【0036】

以下に説明する例においては、発光素子として、有機エレクトロルミネッセンス発光部を備えている場合で説明する。より詳細には、発光素子は、駆動回路と、駆動回路に接続された有機エレクトロルミネッセンス発光部（発光部E LP）とが積層された構造を有する有機エレクトロルミネッセンス素子（有機EL素子）である。

#### 【0037】

発光部E LPを駆動するための駆動回路として各種の回路があるが、画素回路としては、5Tr / 1C型、4Tr / 1C型、3Tr / 1C型、或いは2Tr / 1C型等の駆動回路を備えた構成にことができる。「Tr / 1C型」における<sup>10</sup>はトランジスタの数を意味し、「1C」は容量部が1つの保持容量C<sub>cs</sub>（キャパシタ）を具備することを意味する。駆動回路を構成する各トランジスタは、好適には、全てがnチャネル型のトランジスタから構成されているのが好ましいが、これには限らず、場合によっては、一部のトランジスタをpチャネル型としてもよい。尚、半導体基板等にトランジスタを形成した構成とすることもできる。駆動回路を構成するトランジスタの構造は、特に限定するものではなく、MOS型FETを代表例とする絶縁ゲート型電界効果トランジスタ（一般には、薄膜トランジスタ（Thin Film Transistor ; TFT））を使用できる。更には、駆動回路を構成するトランジスタはエンハンスマント型とデプレッション型の何れでもよいし、又、シングルゲート型とデュアルゲート型の何れでもよい。<sup>20</sup>

#### 【0038】

何れの構成においても、表示装置は、基本的には、最小の構成要素として2Tr / 1C型と同様に、発光部E LP、駆動トランジスタTR<sub>D</sub>、書きトランジスタTR<sub>W</sub>（サンプリングトランジスタとも称される）、少なくとも書き走査部を具備する垂直走査部、信号出力部の機能を持つ水平駆動部、保持容量C<sub>cs</sub>を備える。各走査部は、駆動線（走査線）を選択する選択部の一例である。好ましくは、ブーストストラップ回路を構成するべく、駆動トランジスタTR<sub>D</sub>の制御入力端（ゲート端）と主電極端（ソース／ドレイン領域）の一方（典型的にはソース端）との間に保持容量C<sub>cs</sub>が接続される。駆動トランジスタTR<sub>D</sub>は、主電極端の一方が発光部E LPと接続され、主電極端の他方は電源線PWLと接続される。電源線PWLには、電源回路或いは電源電圧用の走査回路等から電源電圧（定常電圧或いはパルス状の電圧）が供給される。<sup>30</sup>

#### 【0039】

水平駆動部は、発光部E LPにおける輝度を制御するための映像信号V<sub>sig</sub>や閾値補正等に使用される基準電位（1種とは限らない）を表す広義の映像信号VSを映像信号線DTL（データ線とも称される）に供給する。書きトランジスタTR<sub>W</sub>は、主電極端の一方が映像信号線DTLに接続され、主電極端の他方が駆動トランジスタTR<sub>D</sub>の制御入力端に接続される。書き走査部は書きトランジスタTR<sub>W</sub>をオン／オフ制御する制御パルス（書き駆動パルスWS）を書き走査線WSLを介して書きトランジスタTR<sub>W</sub>の制御入力端に供給する。書きトランジスタTR<sub>W</sub>の主電極端の他端と駆動トランジスタTR<sub>D</sub>の制御入力端と保持容量C<sub>cs</sub>の一端との接続点を第1ノードND<sub>1</sub>と称し、駆動トランジスタTR<sub>D</sub>の主電極端の一方と保持容量C<sub>cs</sub>の他端との接続点を第2ノードND<sub>2</sub>と称する。各走査線は、駆動パルスを画素回路を構成するトランジスタに供給する駆動線の一例である。<sup>40</sup>

#### 【0040】

##### [構成例]

図1及び図2は、本開示に係る表示装置の一実施形態であるアクティブマトリクス型表示装置の一構成例の概略を示すブロック図である。図1は、一般的なアクティブマトリクス型表示装置の構成の概略を示すブロック図であり、図2は、そのカラー画像表示対応の場合の概略を示すブロック図である。

#### 【0041】

図1に示すように、表示装置1は、複数の表示素子としての有機EL素子（図示せず）

10

20

30

40

50

を持った画素回路 10（画素とも称される）が表示アスペクト比である縦横比がX : Y（例えば9 : 16）の有効映像領域を構成するように配置された表示パネル部100と、この表示パネル部100を駆動制御する種々のパルス信号を発するパネル制御部の一例である駆動信号生成部200（いわゆるタイミングジェネレータ）と、映像信号処理部220を備えている。駆動信号生成部200と映像信号処理部220とは、1チップのIC（Integrated Circuit；半導体集積回路）に内蔵され、本例では、表示パネル部100の外部に配置されている。

#### 【0042】

尚、製品形態としては、図示のように、表示パネル部100、駆動信号生成部200、及び映像信号処理部220の全てを備えたモジュール（複合部品）形態の表示装置1として提供されることに限らず、例えば、表示パネル部100のみで表示装置1として提供してもよい。又、表示装置1は、封止された構成のモジュール形状のものをも含む。例えば、画素アレイ部102に透明なガラス等の対向部が貼り付けられて形成された表示モジュールが該当する。透明な対向部には、カラーフィルタ、保護膜、遮光膜等が設けられてもよい。表示モジュールには、外部から画素アレイ部102への映像信号 $V_{sig}$ や各種の駆動パルスを入出力するための回路部やFPC（フレキシブルプリントサーキット）等が設けられていてもよい。

#### 【0043】

このような表示装置1は、様々な電子機器、例えば半導体メモリやミニディスク（MD）やカセットテープ等の記録媒体を利用した携帯型の音楽プレイヤー、デジタルカメラ、ノート型パーソナルコンピュータ、携帯電話等の携帯端末装置、ビデオカメラ等、電子機器に入力された映像信号や電子機器内で生成した映像信号を、静止画像や動画像（映像）として表示するあらゆる分野の電子機器の表示部に利用できる。

#### 【0044】

表示パネル部100は、基板101の上に、画素回路10がM行×N列のマトリクス状に配列された画素アレイ部102と、画素回路10を垂直方向に走査する垂直駆動部103と、画素回路10を水平方向に走査する水平駆動部106（水平セレクタ或いはデータ線駆動部とも称される）と、各駆動部（垂直駆動部103及び水平駆動部106）と外部回路とのインターフェースをとるインターフェース部130（IF）と、外部接続用の端子部108（パッド部）等が集積形成されている。即ち、垂直駆動部103や水平駆動部106やインターフェース部130等の周辺駆動回路が、画素アレイ部102と同一の基板101上に形成された構成となっている。第m行目（m = 1, 2, 3, ..., M）、第n列（n = 1, 2, 3, ..., N）に位置する発光素子（画素回路10）を、図では10\_n, mで示している。

#### 【0045】

インターフェース部130は、垂直駆動部103と外部回路とのインターフェースをとる垂直IF部133と、水平駆動部106と外部回路とのインターフェースをとる水平IF部136を有する。

#### 【0046】

垂直駆動部103と水平駆動部106とで、信号電位の保持容量への書き込みや、閾値補正動作や、移動度補正動作や、ブートストラップ動作を制御する制御部109が構成される。この制御部109とインターフェース部130（垂直IF部133や水平IF部136）を含めて、画素アレイ部102の画素回路10を駆動制御する駆動制御回路を構成している。

#### 【0047】

2Tr / 1C型とする場合であれば、垂直駆動部103は、書き走査部（ライトスキャナWS；Write Scan）や電源供給能力を有する電源スキャナとして機能する駆動走査部（ドライブスキャナDS；Drive Scan）を有する。画素アレイ部102は、一例として、図示する左右方向の一方側もしくは両側から垂直駆動部103で駆動され、かつ図示する上下方向の一方側もしくは両側から水平駆動部106で駆動されるようになっている。

10

20

30

40

50

**【0048】**

端子部108には、表示装置1の外部に配された駆動信号生成部200から、種々のパルス信号が供給される。同様に、映像信号処理部220から映像信号V<sub>sig</sub>が供給される。カラー表示対応の場合には、色別（本例ではR（赤）、G（緑）、B（青）の3原色）の映像信号V<sub>sig\_R</sub>、映像信号V<sub>sig\_G</sub>、映像信号V<sub>sig\_B</sub>が供給される。

**【0049】**

一例としては、垂直駆動用のパルス信号として、垂直方向の走査開始パルスの一例であるシフトスタートパルスSP（図はSPDS、SPWSの2種）や垂直走査クロックCK（図はCKDS、CKWSの2種）、必要に応じて位相反転した垂直走査クロックxCK（図はxCKDS、xCKWSの2種）、並びに特定タイミングのパルス出力を指示するイネーブルパルス等の必要なパルス信号が供給される。水平駆動用のパルス信号として、水平方向の走査開始パルスの一例である水平スタートパルスSPHや水平走査クロックCKH、必要に応じて位相反転した水平走査クロックxCKH、並びに特定タイミングのパルス出力を指示するイネーブルパルス等の必要なパルス信号が供給される。10

**【0050】**

端子部108の各端子は、配線110を介して、垂直駆動部103や水平駆動部106に接続される。例えば、端子部108に供給された各パルスは、必要に応じて図示を割愛したレベルシフタ部で電圧レベルを内部的に調整した後、バッファを介して垂直駆動部103の各部や水平駆動部106に供給される。

**【0051】**

画素アレイ部102は、図示を割愛するが（詳細は後述する）、表示素子としての有機EL素子に対して画素トランジスタが設けられた画素回路10が行列状に2次元配置され、画素配列に対して行ごとに垂直走査線SCLが配線されるとともに、列ごとに映像信号線DTLが配線された構成となっている。つまり、画素回路10は、垂直走査線SCLを介して垂直駆動部103と接続され、又、映像信号線DTLを介して水平駆動部106と接続されている。具体的には、マトリクス状に配列された各画素回路10に対しては、垂直駆動部103によって駆動パルスで駆動されるM行分の垂直走査線SCL\_1~SCL\_Mが画素行ごとに配線される。垂直駆動部103は、論理ゲートの組合せ（ラッチやシフトレジスタ等も含む）によって構成され、画素アレイ部102の各画素回路10を行単位で選択する、即ち、駆動信号生成部200から供給される垂直駆動系のパルス信号に基づき、垂直走査線SCLを介して各画素回路10を順次選択する。水平駆動部106は、論理ゲートの組合せ（ラッチやシフトレジスタ等も含む）によって構成され、画素アレイ部102の各画素回路10を列単位で選択する、即ち、駆動信号生成部200から供給される水平駆動系のパルス信号に基づき、選択された画素回路10に対し映像信号線DTLを介して映像信号V<sub>S</sub>の内の所定電位（例えば映像信号V<sub>sig</sub>レベル）をサンプリングして保持容量C<sub>cs</sub>に書き込ませる。30

**【0052】**

本実施形態の表示装置1は、線順次駆動や点順次駆動が可能になっており、垂直駆動部103の書込走査部104及び駆動走査部105は線順次で（つまり行単位で）で画素アレイ部102を走査するとともに、これに同期して水平駆動部106が、画像信号を、1水平ライン分を同時に（線順次の場合）、或いは画素単位で（点順次の場合）、画素アレイ部102に書き込む。40

**【0053】**

カラー画像表示対応をとるには、画素アレイ部102には、例えば図2に示すように、色別（本例ではR（赤）、G（緑）、B（青）の3原色）のサブピクセルとして画素回路10\_R、画素回路10\_G、画素回路10\_Bを所定の配列順で縦ストライプ状に設ける。1組の色別のサブピクセルによりカラーの1画素が構成される。ここでは、サブピクセルレイアウトの一例として縦ストライプ状に各色のサブピクセルを配置したストライプ構造のものを示しているが、サブピクセルレイアウトはこのような配列例に限定されるものではない。サブピクセルを垂直方向にシフトさせた形態を採用してもよい。50

## 【0054】

尚、図1及び図2では、画素アレイ部102の一方側にのみ垂直駆動部103（詳しくはその構成要素）を配置する構成を示しているが、垂直駆動部103の各要素を画素アレイ部102を挟んで左右両側に配置する構成を探ることもできる。又、垂直駆動部103の各要素の一方と他方を左右の各別に配置する構成を探ることもできる。同様に、図1及び図2では、画素アレイ部102の一方側にのみ水平駆動部106を配置する構成を示しているが、画素アレイ部102を挟んで上下両側に水平駆動部106を配置する構成を探ることもできる。本例では、垂直シフトスタートパルス、垂直走査クロック、水平スタートパルス、水平走査クロック等のパルス信号を表示パネル部100の外部から入力する構成としているが、これらの各種のタイミングパルスを生成する駆動信号生成部200を表示パネル部100上に搭載することもできる。10

## 【0055】

図示した構成は、表示装置の一形態を示したに過ぎず、製品形態としては、その他の形態をとることができる。即ち、表示装置は、画素回路10を構成する素子を行列状に配置した画素アレイ部と、画素アレイ部の周辺に配置され、各画素を駆動するための走査線と接続された走査部を主要部とする制御部と、制御部を動作させるための各種の信号を生成する駆動信号生成部や映像信号処理部を備えて装置の全体が構成されていればよい。製品形態としては、画素アレイ部と制御部とを同一の基体（例えばガラス基板）上に搭載した表示パネル部と駆動信号生成部や映像信号処理部を別体とする図示のような形態（パネル上配置構成と称する）の他に、表示パネル部には画素アレイ部を搭載し、それとは別基板（例えばフレキシブル基板）上に制御部や駆動信号生成部や映像信号処理部等の周辺回路を搭載する形態（周辺回路パネル外配置構成と称する）を探ることができる。又、画素アレイ部と制御部とを同一の基体上に搭載して表示パネル部を構成するパネル上配置構成の場合、画素アレイ部のTFTを生成する工程にて同時に制御部（必要に応じて駆動信号生成部や映像信号処理部も）用の各トランジスタを生成する形態（トランジスタ一体構成と称する）と、COG（Chip On Glass）実装技術により画素アレイ部が搭載された基体上に制御部（必要に応じて駆動信号生成部や映像信号処理部も）用の半導体チップを直接実装する形態（COG搭載構成と称する）を探ることもできる。或いは又、表示パネル部（少なくとも画素アレイ部を備える）のみで表示装置として提供することもできる。20

## 【0056】

<発光素子>

図3は、駆動回路を備えた発光素子11（実質的には画素回路10）を説明する図である。ここで、図3は、発光素子11（画素回路10）の一部分の模式的な一部断面図である。図3では、絶縁ゲート型電界効果トランジスタは薄膜トランジスタ（TFT）であるとする。図示しないが、いわゆるバックゲート型の薄膜トランジスタ或いはMOS型のトランジスタを使用してもよい。

## 【0057】

発光素子11の駆動回路を構成する各トランジスタ及び容量部（保持容量 $C_{cs}$ ）は支持体20上に形成され、発光部ELPは、例えば、層間絶縁層40を介して、駆動回路を構成する各トランジスタ及び保持容量 $C_{cs}$ の上方に形成されている。駆動トランジスタTRDの一方のソース／ドレイン領域は、発光部ELPに備えられたアノード電極に、コンタクトホールを介して接続されている。図3においては、駆動トランジスタTRDのみを図示する。書込トランジスタTRWやその他のトランジスタは隠れて見えない。発光部ELPは、例えば、アノード電極、正孔輸送層、発光層、電子輸送層、カソード電極等の周知の構成、構造を有する。40

## 【0058】

具体的には、駆動トランジスタTRDは、ゲート電極31、ゲート絶縁層32、半導体層33、半導体層33に設けられたソース／ドレイン領域35、及び、ソース／ドレイン領域35の間の半導体層33の部分が該当するチャネル形成領域34から構成されている。保持容量 $C_{cs}$ は、他方の電極36、ゲート絶縁層32の延在部から構成された誘電体層50

、及び、一方の電極 37（第2ノードND<sub>2</sub>に相当する）から成る。ゲート電極31、ゲート絶縁層32の一部、及び、保持容量C<sub>cs</sub>を構成する他方の電極36は、支持体20上に形成されている。駆動トランジスタTR<sub>D</sub>の一方のソース／ドレイン領域35は配線38に接続され、他方のソース／ドレイン領域35は一方の電極37に接続されている。駆動トランジスタTR<sub>D</sub>及び保持容量C<sub>cs</sub>等は、層間絶縁層40で覆われており、層間絶縁層40上に、アノード電極51、正孔輸送層、発光層、電子輸送層、及び、カソード電極53から成る発光部ELPが設けられている。図3においては、正孔輸送層、発光層、及び、電子輸送層を1層52で表した。発光部ELPが設けられていない層間絶縁層40の部分の上には、第2層間絶縁層54が設けられ、第2層間絶縁層54及びカソード電極53上には透明な基板21が配置されており、発光層にて発光した光は、基板21を通過して、外部に出射される。一方の電極37とアノード電極51とは、層間絶縁層40に設けられたコンタクトホールによって接続されている。カソード電極53は、第2層間絶縁層54、層間絶縁層40に設けられたコンタクトホール56、コンタクトホール55を介して、ゲート絶縁層32の延在部上に設けられた配線39に接続されている。10

#### 【0059】

##### [駆動方法]

発光部の駆動方法に関して、以下に説明する。理解を容易にするべく、画素回路10を構成する各トランジスタは、nチャネル型のトランジスタから構成されているとして説明する。又、発光部ELPは、アノード端が第2ノードND<sub>2</sub>に接続され、カソード端はカソード配線cath（その電位をカソード電位V<sub>cath</sub>とする）に接続されるものとする。更には、ドレン電流I<sub>ds</sub>の値の大小によって、発光部ELPにおける発光状態（輝度）が制御される。発光素子の発光状態においては、駆動トランジスタTR<sub>D</sub>の2つの主電極端（ソース／ドレイン領域）は、一方（発光部ELPのアノード側）がソース端（ソース領域）として働き、他方がドレン端（ドレン領域）として働く。表示装置は、カラー表示対応のものであり、（N/3）×M個の2次元マトリクス状に配列された画素回路10から構成され、カラー表示の一単位を成す1つの画素回路は、3つの副画素回路（赤色を発光する赤色発光画素回路10\_R、緑色を発光する緑色発光画素回路10\_G、青色を発光する青色発光画素回路10\_B）から構成されているとする。各画素回路10を構成する発光素子は、線順次駆動されるとし、表示フレームレートをFR（回/秒）とする。即ち、第m行目（但し、m=1、2、3、…、M）に配列された（N/3）個の画素回路10、より具体的には、N個の画素回路10のそれぞれを構成する発光素子が同時に駆動される。換言すれば、1つの行を構成する各発光素子にあっては、その発光／非発光のタイミングは、それらが属する行単位で制御される。尚、1つの行を構成する各画素回路10について映像信号を書き込む処理は、全ての画素回路10について同時に映像信号を書き込む処理（同時書き込み処理とも称する）でもよいし、画素回路10毎に順次映像信号を書き込む処理（順次書き込み処理とも称する）でもよい。何れの書き込み処理とするかは、駆動回路の構成に応じて適宜選択すればよい。30

#### 【0060】

ここで、第m行目、第n列（但し、n=1、2、3、…、N）に位置する発光素子（画素回路10）に関する駆動動作を説明する。因みに、第m行目、第n列に位置する発光素子を、第(n、m)番目の発光素子或いは第(n、m)番目の発光素子画素回路と称する。第m行目に配列された各発光素子の水平走査期間（第m番目の水平走査期間）が終了するまでに、各種の処理（閾値補正処理、書き込み処理、移動度補正処理、等）が行なわれる。尚、書き込み処理や移動度補正処理は、第m番目の水平走査期間内に行なわれる必要がある。一方、駆動回路の種類によっては、閾値補正処理やこれに伴う前処理を第m番目の水平走査期間より先行して行なうことができる。40

#### 【0061】

前述の各種の処理が全て終了した後、第m行目に配列された各発光素子を構成する発光部を発光させる。尚、各種の処理が全て終了した後、直ちに発光部を発光させてもよいし、所定の期間（例えば、所定の行数分の水平走査期間）が経過した後に発光部を発光させ50

てもよい。「所定の期間」は、表示装置の仕様や画素回路10（つまり駆動回路）の構成等に応じて、適宜設定すればよい。以下では説明の便宜のため、各種の処理終了後、直ちに発光部を発光させるものとする。第m行目に配列された各発光素子を構成する発光部の発光は、第(m+m')行目に配列された各発光素子の水平走査期間の開始直前まで継続される。「m'」は、表示装置の設計仕様によって決定すればよい。即ち、或る表示フレームの第m行目に配列された各発光素子を構成する発光部の発光は、第(m+m'-1)番目の水平走査期間まで継続される。一方、第(m+m')番目の水平走査期間の始期から、次の表示フレームにおける第m番目の水平走査期間内において書き込み処理や移動度補正処理が完了するまで、第m行目に配列された各発光素子を構成する発光部は、原則として非発光状態を維持する。非発光状態の期間（非発光期間とも称する）を設けることにより、アクティブマトリクス駆動に伴う残像ボケが低減され、動画品位をより良好にすることができる。但し、各画素回路10（発光素子）の発光状態／非発光状態は、以上に説明した状態には限定されない。水平走査期間の時間長は、(1/FR) × (1/M) 秒未満の時間長である。(m+m')の値がMを越える場合、越えた分の水平走査期間は、次の表示フレームにおいて処理される。

#### 【0062】

トランジスタがオン状態（導通状態）にあるとは、主電極端間（ソース／ドレイン領域間）にチャネルが形成されている状態を意味し、一方の主電極端から他方の主電極端に電流が流れているか否かは問わない。トランジスタがオフ状態（非導通状態）にあるとは、主電極端間にチャネルが形成されていない状態を意味する。或るトランジスタの主電極端が他のトランジスタの主電極端に接続されているとは、或るトランジスタのソース／ドレイン領域と他のトランジスタのソース／ドレイン領域と同じ領域を占めている形態を包含する。更には、ソース／ドレイン領域は、不純物を含有したポリシリコンやアモルファスシリコン等の導電性物質から構成することができるだけでなく、金属、合金、導電性粒子、これらの積層構造、有機材料（導電性高分子）から成る層から構成することができる。又、以下の説明で用いるタイミングチャートにおいて、各期間を示す横軸の長さ（時間長）は模式的なものであり、各期間の時間長の割合を示すものではない。

#### 【0063】

画素回路10の駆動方法においては、前処理工程、閾値補正処理工程、映像信号書き込み処理工程、移動度補正工程、発光工程を有する。前処理工程、閾値補正処理工程、映像信号書き込み処理工程、及び、移動度補正工程を纏めて非発光工程とも称する。画素回路10の構成によっては映像信号書き込み処理工程と移動度補正工程とを同時に行なうこともある。各工程について概説する。

#### 【0064】

因みに、駆動トランジスタTR<sub>D</sub>は、発光素子の発光状態においては、以下の式(1)に従ってドレイン電流I<sub>ds</sub>を流すように駆動される。ドレイン電流I<sub>ds</sub>が発光部ELPを流れることで発光部ELPが発光する。更には、ドレイン電流I<sub>ds</sub>の値の大小によって、発光部ELPにおける発光状態（輝度）が制御される。発光素子の発光状態においては、駆動トランジスタTR<sub>D</sub>の2つの主電極端（ソース／ドレイン領域）は、一方（発光部ELPのアノード端側）がソース端（ソース領域）として働き、他方がドレイン端（ドレイン領域）として働く。説明の便宜のため、以下の説明において、駆動トランジスタTR<sub>D</sub>の一方の主電極端を単にソース端と称し、他方の主電極端を単にドレイン端と呼ぶ場合がある。尚、実効的な移動度μ、チャネル長L、チャネル幅W、制御電極端の電位（ゲート電位V<sub>g</sub>）とソース端の電位（ソース電位V<sub>s</sub>）との電位差（ゲート・ソース間電圧）V<sub>gs</sub>、閾値電圧V<sub>th</sub>、等価容量C<sub>ox</sub>（（ゲート絶縁層の比誘電率）×（真空の誘電率）/（ゲート絶縁層の厚さ））、係数k（1/2）・（W/L）・C<sub>ox</sub>とする。

#### 【0065】

$$I_{ds} = k \cdot \mu \cdot (V_{gs} - V_{th})^2 \quad (1)$$

#### 【0066】

以下の説明では、特段の断りのない限り、発光部ELPの寄生容量の静電容量C<sub>e1</sub>は、

10

20

30

40

50

保持容量  $C_{cs}$  の静電容量  $C_{cs}$  及び駆動トランジスタ  $TR_D$  の寄生容量の一例であるゲート・ソース間の静電容量  $C_{gs}$  と比較して十分に大きな値であるとし、駆動トランジスタ  $TR_D$  のゲート端の電位（ゲート電位  $V_g$ ）の変化に基づく駆動トランジスタ  $TR_D$  のソース領域（第2ノード  $ND_2$ ）の電位（ソース電位  $V_s$ ）の変化を考慮しない。

#### 【0067】

##### 〔前処理工程〕

第1ノード  $ND_1$  と第2ノード  $ND_2$  との間の電位差が、駆動トランジスタ  $TR_D$  の閾値電圧  $V_{th}$  を越え、且つ、第2ノード  $ND_2$  と発光部  $ELP$  に備えられたカソード電極との間の電位差が、発光部  $ELP$  の閾値電圧  $V_{thEL}$  を越えないように、第1ノード  $ND_1$  に第1ノード初期化電圧 ( $V_{ofs}$ ) を印加し、第2ノード  $ND_2$  に第2ノード初期化電圧 ( $V_{in_i}$ ) を印加する。例えば、発光部  $ELP$  における輝度を制御するための映像信号  $V_{sig}$  を0 ~ 10ボルト、電源電圧  $V_{cc}$  を20ボルト、駆動トランジスタ  $TR_D$  の閾値電圧  $V_{th}$  を3V、カソード電位  $V_{cath}$  を0ボルト、発光部  $ELP$  の閾値電圧  $V_{thEL}$  を3ボルトとする。この場合、駆動トランジスタ  $TR_D$  の制御入力端の電位（ゲート電位  $V_g$ 、つまり第1ノード  $ND_1$  の電位）を初期化するための電位  $V_{ofs}$  は0ボルト、駆動トランジスタ  $TR_D$  のソース端の電位（ソース電位  $V_s$  つまり第2ノード  $ND_2$  の電位）を初期化するための電位  $V_{in_i}$  は -10ボルトとする。10

#### 【0068】

##### 〔閾値補正処理工程〕

第1ノード  $ND_1$  の電位を保った状態で、駆動トランジスタ  $TR_D$  にドレイン電流  $I_{ds}$  を流して、第1ノード  $ND_1$  の電位から駆動トランジスタ  $TR_D$  の閾値電圧  $V_{th}$  を減じた電位に向かって第2ノード  $ND_2$  の電位を変化させる。この際には、前処理工程後の第2ノード  $ND_2$  の電位に駆動トランジスタ  $TR_D$  の閾値電圧  $V_{th}$  を加えた電圧を超える電圧（例えば発光時の電源電圧）を、駆動トランジスタ  $TR_D$  の主電極端の他方（第2ノード  $ND_2$  とは反対側）に印加する。この閾値補正処理工程において、第1ノード  $ND_1$  と第2ノード  $ND_2$  との間の電位差（換言すれば、駆動トランジスタ  $TR_D$  のゲート・ソース間電圧  $V_{gs}$ ）が駆動トランジスタ  $TR_D$  の閾値電圧  $V_{th}$  に近づく程度は閾値補正処理の時間により左右される。よって、例えば閾値補正処理の時間を充分長く確保すれば第2ノード  $ND_2$  の電位は第1ノード  $ND_1$  の電位から駆動トランジスタ  $TR_D$  の閾値電圧  $V_{th}$  を減じた電位に達し、駆動トランジスタ  $TR_D$  はオフ状態となる。一方、例えば閾値補正処理の時間を短く設定せざるを得ない場合は、第1ノード  $ND_1$  と第2ノード  $ND_2$  との間の電位差が駆動トランジスタ  $TR_D$  の閾値電圧  $V_{th}$  より大きく、駆動トランジスタ  $TR_D$  はオフ状態とはならない場合がある。閾値補正処理の結果として、必ずしも駆動トランジスタ  $TR_D$  がオフ状態となることを要しない。尚、閾値補正処理工程においては、好ましくは、式(2)を満足するように電位を選択、決定しておくことで、発光部  $ELP$  が発光しないようにする。2030

#### 【0069】

$$(V_{ofs} - V_{th}) < (V_{thEL} + V_{cath}) \quad (2)$$

#### 【0070】

##### 〔映像信号書き込み処理工程〕

書込走査線  $WSL$  からの書込駆動パルス  $WS$  によりオン状態とされた書込トランジスタ  $TR_W$  を介して、映像信号線  $DTL$  から映像信号  $V_{sig}$  を第1ノード  $ND_1$  に印加し、第1ノード  $ND_1$  の電位を  $V_{sig}$  へと上昇させる。この電位第1ノード  $ND_1$  の電位変化分 ( $V_{in_i} = V_{sig} - V_{ofs}$ ) に基づく電荷が、保持容量  $C_{cs}$ 、発光部  $ELP$  の寄生容量  $C_{el}$ 、駆動トランジスタ  $TR_D$  の寄生容量（例えばゲート・ソース間容量  $C_{gs}$  等）に振り分けられる。静電容量  $C_{el}$  が、静電容量  $C_{cs}$  及びゲート・ソース間容量  $C_{gs}$  の静電容量  $C_{gs}$  と比較して十分に大きな値であれば、電位変化分 ( $V_{sig} - V_{ofs}$ ) に基づく第2ノード  $ND_2$  の電位の変化は小さい。一般に、発光部  $ELP$  の寄生容量  $C_{el}$  の静電容量  $C_{el}$  は、保持容量  $C_{cs}$  の静電容量  $C_{cs}$  及びゲート・ソース間容量  $C_{gs}$  の静電容量  $C_{gs}$  よりも大きい。この点を勘案して、特段の必要がある場合を除き、第1ノード  $ND_1$  の電位変化により生ずる第2ノード  $ND_2$  の電位変化を抑制する。4050

ードND<sub>2</sub>の電位変化は考慮しない。この場合、ゲート・ソース間電圧V<sub>gs</sub>は、式(3)で表すことができる。

## 【0071】

$$\begin{aligned} V_g &= V_{sig} \\ V_s &= V_{ofs} - V_{th} \\ V_{gs} &= V_{sig} - (V_{ofs} - V_{th}) \end{aligned} \quad (3)$$

## 【0072】

## 〔移動度補正処理工程〕

書込トランジスタTR<sub>W</sub>を介して映像信号V<sub>sig</sub>を保持容量C<sub>cs</sub>の一端に供給しつつ(つまり映像信号V<sub>sig</sub>と対応する駆動電圧を保持容量C<sub>cs</sub>に書き込みつつ)、駆動トランジスタTR<sub>D</sub>を介して保持容量C<sub>cs</sub>に電流を供給する。例えば、書込走査線WSLからの書込駆動パルスWSによりオン状態とされた書込トランジスタTR<sub>W</sub>を介して映像信号線DTLから映像信号V<sub>sig</sub>を第1ノードND<sub>1</sub>に供給した状態で、駆動トランジスタTR<sub>D</sub>に電源を供給しドレイン電流I<sub>ds</sub>を流して、第2ノードND<sub>2</sub>の電位を変化させ、所定期間経過後、書込トランジスタTR<sub>W</sub>をオフ状態にする。このときの第2ノードND<sub>2</sub>の電位変化分をV(=電位補正值、負帰還量)とする。移動度補正処理を実行するための所定期間は、表示装置の設計の際、設計値として予め決定しておけばよい。尚、この際には、好ましくは、式(2A)を満足するように移動度補正期間を決定する。こうすることで、移動度補正期間に発光部ELPが発光することはない。

## 【0073】

$$(V_{ofs} - V_{th} + V) < (V_{thEL} + V_{cath}) \quad (2A)$$

## 【0074】

駆動トランジスタTR<sub>D</sub>の移動度μの値が大きい場合は電位補正值Vは大きくなり、移動度μの値が小さい場合は電位補正值Vは小さくなる。このときの駆動トランジスタTR<sub>D</sub>のゲート・ソース間電圧V<sub>gs</sub>(つまり第1ノードND<sub>1</sub>と第2ノードND<sub>2</sub>との電位差)は、式(4)で表すことができる。ゲート・ソース間電圧V<sub>gs</sub>は発光時の輝度を規定するが、電位補正值Vは駆動トランジスタTR<sub>D</sub>のドレイン電流I<sub>ds</sub>に比例し、ドレイン電流I<sub>ds</sub>は移動度μに比例するので、結果的には、移動度μが大きいほど電位補正值Vが大きくなるので、画素回路10ごとの移動度μのばらつきを取り除くことができる。

## 【0075】

$$V_{gs} = V_{sig} - (V_{ofs} - V_{th}) - V \quad (4)$$

## 【0076】

## 〔発光工程〕

書込走査線WSLからの書込駆動パルスWSにより書込トランジスタTR<sub>W</sub>をオフ状態とすることにより第1ノードND<sub>1</sub>を浮遊状態とし、駆動トランジスタTR<sub>D</sub>に電源を供給して駆動トランジスタTR<sub>D</sub>を介して、駆動トランジスタTR<sub>D</sub>のゲート・ソース間電圧V<sub>gs</sub>(第1ノードND<sub>1</sub>と第2ノードND<sub>2</sub>との間の電位差)に応じた電流I<sub>ds</sub>を発光部ELPに流すことにより発光部ELPを駆動して発光させる。

## 【0077】

## 〔駆動回路の構成による相違点〕

ここで、それぞれ典型的な、5Tr/1C型、4Tr/1C型、3Tr/1C型、2Tr/1C型での相違点は以下の通りである。5Tr/1C型では、駆動トランジスタTR<sub>D</sub>の電源側の主電極端と電源回路(電源部)との間に接続された第1トランジスタTR<sub>1</sub>(発光制御トランジスタ)と、第2ノード初期化電圧を印加する第2トランジスタTR<sub>2</sub>と、第1ノード初期化電圧を印加する第3トランジスタTR<sub>3</sub>とを設ける。第1トランジスタTR<sub>1</sub>、第2トランジスタTR<sub>2</sub>、第3トランジスタTR<sub>3</sub>は何れもスイッチングトランジスタである。第1トランジスタTR<sub>1</sub>は、発光期間にオン状態としており、オフ状態にして非発光期間に入り、その後の閾値補正期間に一度オン状態にし、更に移動度補正期間以降(次の発光期間も)オン状態とする。第2トランジスタTR<sub>2</sub>は、第2ノードの初期化期間にのみオン状態としそれ以外はオフ状態とする。第3トランジスタTR<sub>3</sub>は、第1

10

20

30

40

50

ノードの初期化期間から閾値補正期間に亘ってのみオン状態とそれ以外はオフ状態とする。書込トランジスタ  $T R_w$  は、映像信号書き込み処理期間から移動度補正期間に亘ってオン状態とされ、それ以外はオフ状態とされる。

#### 【0078】

4 Tr / 1 C 型では、5 Tr / 1 C 型から、第1ノード初期化電圧を印加する第3トランジスタ  $T R_3$  が省略され、第1ノード初期化電圧は映像信号線 D TL から映像信号  $V_{sig}$  と時分割で供給される。第1ノードの初期化期間に第1ノード初期化電圧を映像信号線 D TL から第1ノードに供給するべく、書込トランジスタ  $T R_w$  は第1ノードの初期化期間にもオン状態とされる。典型的には、書込トランジスタ  $T R_w$  は、第1ノードの初期化期間から移動度補正期間に亘ってオン状態とされ、それ以外はオフ状態とされる。 10

#### 【0079】

3 Tr / 1 C 型では、5 Tr / 1 C 型から、第2トランジスタ  $T R_2$  と第3トランジスタ  $T R_3$  が省略され、第1ノード初期化電圧及び第2ノード初期化電圧は映像信号線 D TL から映像信号  $V_{sig}$  と時分割で供給される。映像信号線 D TL の電位は、第2ノードの初期化期間に第2ノードを第2ノード初期化電圧に設定し、その後の第1ノードの初期化期間に第1ノードを第1ノード初期化電圧に設定するべく、第2ノード初期化電圧と対応した電圧  $V_{ofs\_H}$  を供給しその後に第1ノード初期化電圧  $V_{ofs\_L}$  ( $= V_{ofs}$ ) にする。そして、これと対応して、書込トランジスタ  $T R_w$  は第1ノードの初期化期間及び第2ノードの初期化期間にもオン状態とされる。典型的には、書込トランジスタ  $T R_w$  は、第2ノードの初期化期間から移動度補正期間に亘ってオン状態とされ、それ以外はオフ状態とされる。 20

#### 【0080】

因みに、3 Tr / 1 C 型では、映像信号線 D TL を利用して第2ノード  $N D_2$  の電位を変化させる。このため、保持容量  $C_{cs}$  の静電容量  $C_{cs}$  を、設計上、他の駆動回路よりも大きい値（例えば、静電容量  $C_{cs}$  を静電容量  $C_{el}$  の約 1/4 ~ 1/3 程度）に設定する。したがって、他の駆動回路よりも、第1ノード  $N D_1$  の電位変化により生ずる第2ノード  $N D_2$  の電位変化の程度が大きい点を考慮する。

#### 【0081】

2 Tr / 1 C 型では、5 Tr / 1 C 型から、第1トランジスタ  $T R_1$  と第2トランジスタ  $T R_2$  と第3トランジスタ  $T R_3$  が省略され、第1ノード初期化電圧は映像信号線 D TL から映像信号  $V_{sig}$  と時分割で供給され、第2ノード初期化電圧は駆動トランジスタ  $T R_D$  の電源側の主電極端を、第1電位  $V_{cc\_H}$  ( $= 5 Tr / 1 C$  型の  $V_{cc}$ ) と第2電位  $V_{cc\_L}$  ( $= 5 Tr / 1 C$  型の  $V_{ini}$ ) でパルス駆動することで与えられる。駆動トランジスタ  $T R_D$  の電源側の主電極端は、発光期間に第1電位  $V_{cc\_H}$  にされ、第2電位  $V_{cc\_L}$  にされることで非発光期間に入り、その後の閾値補正期間以降（次の発光期間も）に第1電位  $V_{cc\_H}$  にされる。第1ノードの初期化期間に第1ノード初期化電圧を映像信号線 D TL から第1ノードに供給するべく、書込トランジスタ  $T R_w$  は第1ノードの初期化期間にもオン状態とされる。典型的には、書込トランジスタ  $T R_w$  は、第1ノードの初期化期間から移動度補正期間に亘ってオン状態とされ、それ以外はオフ状態とされる。 30

#### 【0082】

尚、ここでは、駆動トランジスタの特性ばらつきとして、閾値電圧及び移動度の双方について補正処理を行なう場合で説明したが、何れか一方のみについて補正処理を行なうようにしてもよい。

#### 【0083】

以上、好ましい例に基づき説明したが、これらの例に限定されるものではない。各例において説明した表示装置、表示素子、駆動回路を構成する各種の構成要素の構成、構造、発光部の駆動方法における工程は例示であり、適宜、変更することができる。

#### 【0084】

又、5 Tr / 1 C 型、4 Tr / 1 C 型、及び、3 Tr / 1 C 型の動作においては、書き込み処理と移動度補正処理を別個に行なってもよいし、2 Tr / 1 C 型と同様に、書き込み処 50

理において移動度補正処理を併せて行なってもよい。具体的には、第1トランジスタTR<sub>1</sub>(発光制御トランジスタ)をオン状態とした状態で、書込トランジスタTR<sub>W</sub>を介して、データ線DTLから映像信号V<sub>sig</sub>を第1ノードに印加すればよい。

#### 【0085】

<具体的な適用例>

以下に、画素回路を構成する素子の特性がばらつくことに起因する表示むら現象を環境変化に左右されずに抑制する本実施形態の技術の具体的な適用例について説明する。尚、アクティブマトリクス型の有機ELパネルを使用する表示装置においては、例えば、パネル両側或いは片側に配置されている垂直走査部によってトランジスタの制御入力端に供給する各種のゲート信号(制御パルス)を作り、画素回路10へ当該信号を印加する。更にはこのような有機ELパネルを使用する表示装置においては、素子数削減及び高精細化のため、2Tr/1C型の画素回路10を用いることがある。この点を勘案して、以下では、代表的に2Tr/1C型の構成への適用例で説明する。

#### 【実施例1】

#### 【0086】

[画素回路]

図4及び図5は、画素回路10と、当該画素回路10を備えた表示装置の一形態を示す図である。図4は基本構成(1画素分)を示し、図5は具体的な構成(表示装置の全体)を示す。尚、表示パネル部100の基板101上において画素回路10の周辺部に設けられた垂直駆動部103と水平駆動部106も合わせて示している。

#### 【0087】

表示装置1は、映像信号V<sub>sig</sub>(詳しくは信号振幅V<sub>in</sub>)に基づいて画素回路10内の電気光学素子(本例では発光部ELPとして有機EL素子127を使用する)を発光させる。このため、表示装置1は、画素アレイ部102に行列状に配される画素回路10内に、少なくとも、駆動電流を生成する駆動トランジスタ121(駆動トランジスタTRD)、駆動トランジスタ121の制御入力端(ゲート端が典型例)と出力端(ソース端が典型例)の間に接続された保持容量120(保持容量C<sub>cs</sub>)、駆動トランジスタ121の出力端に接続された電気光学素子の一例である有機EL素子127(発光部ELP)、及び、保持容量120に信号振幅V<sub>in</sub>に応じた情報を書き込むサンプリングトランジスタ125(書込トランジスタTR<sub>W</sub>)を備える。この画素回路10においては、保持容量120に保持された情報に基づく駆動電流I<sub>ds</sub>を駆動トランジスタ121で生成して電気光学素子の一例である有機EL素子127に流すことで有機EL素子127を発光させる。

#### 【0088】

サンプリングトランジスタ125で保持容量120に信号振幅V<sub>in</sub>に応じた情報を書き込むので、サンプリングトランジスタ125は、その入力端(ソース端もしくはドレイン端の一方)に信号電位(V<sub>ofs</sub>+V<sub>in</sub>)を取り込み、その出力端(ソース端もしくはドレイン端の他方)に接続された保持容量120に信号振幅V<sub>in</sub>に応じた情報を書き込む。もちろん、サンプリングトランジスタ125の出力端は、駆動トランジスタ121の制御入力端にも接続されている。

#### 【0089】

尚、ここで示した画素回路10の接続構成は、最も基本的な構成を示したもので、画素回路10は、少なくとも前述の各構成要素を含むものであればよく、これらの構成要素以外(つまり他の構成要素)が含まれていてもよい。又、「接続」は、直接に接続されている場合に限らず、他の構成要素を介在して接続されている場合でもよい。例えば、接続間には、必要に応じて更に、スイッチング用のトランジスタや、ある機能を持った機能部等を介在させる等の変更が加えられることがある。典型的には、表示期間(換言すれば発光期間)を動的に制御するためにスイッチング用のトランジスタを、駆動トランジスタ121の出力端と電気光学素子(有機EL素子127)と間に、もしくは駆動トランジスタ121の電源供給端(ドレイン端が典型例)と電源供給用の配線である電源線PWL(本例では電源供給線105DSL)との間に配することがある。このような変形態様の画素回路

10

20

30

40

50

であっても、実施例 1（或いはその他の実施例）で説明する構成や作用を実現し得るものである限り、それらの変形態様も、本開示に係る表示装置の一実施形態を実現する画素回路 10 である。

#### 【0090】

又、画素回路 10 を駆動するための周辺部には、例えば、サンプリングトランジスタ 125 を水平周期で順次制御することで画素回路 10 を線順次走査して、1 行分の各保持容量 120 に映像信号  $V_{sig}$  の信号振幅  $V_{in}$  に応じた情報を書き込む書き走査部 104、及び、書き走査部 104 での線順次走査に合わせて 1 行分の各駆動トランジスタ 121 の電源供給端に印加される電源供給を制御するための走査駆動パルス（電源駆動パルス DSL）を出力する駆動走査部 105 を具備する制御部 109 を設ける。又、制御部 109 には、書き走査部 104 での線順次走査に合わせて各水平周期内で基準電位 ( $V_{ofs}$ ) と信号電位 ( $V_{ofs} + V_{in}$ ) で切り替わる映像信号  $V_{sig}$  がサンプリングトランジスタ 125 に供給されるように制御する水平駆動部 106 を設ける。  
10

#### 【0091】

制御部 109 は、好ましくは、保持容量 120 に信号振幅  $V_{in}$  に対応する情報が書き込まれた時点でサンプリングトランジスタ 125 を非導通状態にして駆動トランジスタ 121 の制御入力端への映像信号  $V_{sig}$  の供給を停止させ、駆動トランジスタ 121 の出力端の電位変動に制御入力端の電位が連動するブーストストラップ動作を行なうように制御するのがよい。制御部 109 は、好ましくは、ブーストストラップ動作を、サンプリング動作の終了後の発光開始の初期でも実行するようとする。即ち、信号電位 ( $V_{ofs} + V_{in}$ )  
20 がサンプリングトランジスタ 125 に供給されている状態でサンプリングトランジスタ 125 を導通状態にした後にサンプリングトランジスタ 125 を非導通状態にすることで、駆動トランジスタ 121 の制御入力端と出力端の電位差が一定に維持されるようとする。

#### 【0092】

又、制御部 109 は、好ましくはブーストストラップ動作を、発光期間において電気光学素子（有機 EL 素子 127）の経時変動補正動作を実現するように制御する。このため、制御部 109 は、保持容量 120 に保持された情報に基づく駆動電流  $I_{ds}$  が電気光学素子（有機 EL 素子 127）に流れている期間は継続的にサンプリングトランジスタ 125 を非導通状態にしておくことで、制御入力端と出力端の電位差を一定に維持可能にして電気光学素子の経時変動補正動作を実現するとよい。発光時における保持容量 120 のブーストストラップ動作により有機 EL 素子 127 の電流 - 電圧特性が経時変動しても駆動トランジスタ 121 の制御入力端と出力端の電位差をブーストストラップした保持容量 120 により一定に保つことで、常に一定の発光輝度を保つようとする。又、好ましくは、制御部 109 は、基準電位 (= 第 1 ノード初期化電圧  $V_{ofs}$ ) がサンプリングトランジスタ 125 の入力端（ソース端が典型例）に供給されている時間帯でサンプリングトランジスタ 125 を導通させることで駆動トランジスタ 121 の閾値電圧  $V_{th}$  に対応する電圧を保持容量 120 に保持するための閾値補正動作を行なうように制御する。  
30

#### 【0093】

この閾値補正動作は、必要に応じて、信号振幅  $V_{in}$  に対応する情報の保持容量 120 への書き込みに先行する複数の水平周期で繰り返し実行するとよい。ここで「必要に応じて」とは、1 水平周期内の閾値補正期間では駆動トランジスタ 121 の閾値電圧に相当する電圧を十分に保持容量 120 へ保持させることができない場合を意味する。閾値補正動作の複数回の実行により、確実に駆動トランジスタ 121 の閾値電圧  $V_{th}$  に相当する電圧を保持容量 120 に保持させる。閾値補正を複数回行なう処理を分割閾値補正とも称する。  
40

#### 【0094】

又、更に好ましくは、制御部 109 は、閾値補正動作に先立って、サンプリングトランジスタ 125 の入力端に基準電位 ( $V_{ofs}$ ) が供給されている時間帯でサンプリングトランジスタ 125 を導通させて閾値補正用の準備動作（放電動作や初期化動作）を実行するように制御する。閾値補正動作前に駆動トランジスタ 121 の制御入力端と出力端の電位を初期化しておく。より詳しくは、制御入力端と出力端と間に保持容量 120 を接続して  
50

おくことで、保持容量 120 の両端の電位差が閾値電圧  $V_{th}$  以上になるように設定する。

#### 【0095】

尚、2 Tr / 1 C 駆動構成における閾値補正に当たっては、制御部 109 には、書き走査部 104 での線順次走査に合わせて 1 行分の各画素回路 10 に、駆動電流  $I_{ds}$  を電気光学素子（有機 EL 素子 127）に流すために使用される第 1 電位  $V_{cc\_H}$  と第 1 電位  $V_{cc\_L}$  とは異なる第 2 電位  $V_{cc\_L}$  とを切り替えて出力する駆動走査部 105 を設け、駆動トランジスタ 121 の電源供給端子に第 1 電位  $V_{cc\_H}$  に対応する電圧が供給され、かつサンプリングトランジスタ 125 に基準電位 ( $V_{ofs}$ ) が供給されている時間帯でサンプリングトランジスタ 125 を導通させることで閾値補正動作を行なうように制御するのがよい。又、2 Tr / 1 C 構成における閾値補正の準備動作に当たっては、駆動トランジスタ 121 の電源供給端に第 2 電位  $V_{cc\_L}$  (= 第 2 ノード初期化電圧  $V_{ini}$ ) に対応する電圧が供給され、かつサンプリングトランジスタ 125 に基準電位 ( $V_{ofs}$ ) が供給されている時間帯でサンプリングトランジスタ 125 を導通させて、駆動トランジスタ 121 の制御入力端（つまり第 1 ノード ND<sub>1</sub>）の電位を基準電位 ( $V_{ofs}$ ) に、又出力端（つまり第 2 ノード ND<sub>2</sub>）の電位を第 2 電位  $V_{cc\_L}$  に初期化するのがよい。  
10

#### 【0096】

更に好ましくは、制御部 109 は、閾値補正動作の後、駆動トランジスタ 121 に第 1 電位  $V_{cc\_H}$  に対応する電圧が供給され、サンプリングトランジスタ 125 に信号電位 ( $V_{ofs} + V_{in}$ ) が供給されている時間帯でサンプリングトランジスタ 125 を導通させることで保持容量 120 に信号振幅  $V_{in}$  の情報を書き込む際、駆動トランジスタ 121 の移動度  $\mu$  に対する補正分を保持容量 120 に書き込まれる情報に加えるように制御する。この際には、サンプリングトランジスタ 125 に信号電位 ( $V_{ofs} + V_{in}$ ) が供給されている時間帯内の所定位置で、その時間帯より短い期間だけサンプリングトランジスタ 125 を導通させるとよい。以下 2 Tr / 1 C 駆動構成での画素回路 10 の一例について具体的に説明する。  
20

#### 【0097】

画素回路 10 は、基本的に n チャネル型の薄膜電界効果トランジスタで駆動トランジスタが構成されている。又、有機 EL 素子の経時劣化による当該有機 EL 素子への駆動電流  $I_{ds}$  の変動を抑制するための回路、即ち電気光学素子の一例である有機 EL 素子の電流 - 電圧特性の変化を補正して駆動電流  $I_{ds}$  を一定に維持する駆動信号一定化回路（その 1）を備え、又駆動トランジスタの特性変動（閾値電圧ばらつきや移動度ばらつき）による駆動電流変動を防ぐ閾値補正機能や移動度補正機能を実現して駆動電流  $I_{ds}$  を一定に維持する駆動方式を採用した点に特徴を有する。  
30

#### 【0098】

駆動トランジスタ 121 の特性変動（例えば閾値電圧や移動度等のばらつきや変動）による駆動電流  $I_{ds}$  に与える影響を抑制する方法としては、2 Tr / 1 C 構成の駆動回路をそのまま駆動信号一定化回路（その 1）として採用しつつ、各トランジスタ（駆動トランジスタ 121 及びサンプリングトランジスタ 125）の駆動タイミングを工夫することで対処する。画素回路 10 は、2 Tr / 1 C 構成であり、素子数や配線数が少ないため、高精細化が可能であることに加えて、映像信号  $V_{sig}$  の劣化なくサンプリングできるため、良好な画質を得ることができる。  
40

#### 【0099】

又、画素回路 10 は、保持容量 120 の接続態様に特徴を有し、有機 EL 素子 127 の経時劣化による駆動電流変動を防ぐ回路として、駆動信号一定化回路（その 2）の一例であるブートストラップ回路を構成している。有機 EL 素子の電流 - 電圧特性に経時変化があった場合でも駆動電流を一定にする（駆動電流変動を防ぐ）ブートストラップ機能を実現する駆動信号一定化回路（その 2）を備えた点に特徴を有する。

#### 【0100】

駆動トランジスタを始めとする各トランジスタとしては FET（電界効果トランジスタ）を使用する。この場合、駆動トランジスタについては、ゲート端を制御入力端として取  
50

り扱い、ソース端及びドレン端の何れか一方（ここではソース端とする）を出力端として取り扱い、他方（ここではドレン端とする）を電源供給端として取り扱う。

#### 【0101】

具体的には図4及び図5に示すように、画素回路10は、それぞれnチャネル型の駆動トランジスタ121及びサンプリングトランジスタ125と、電流が流れることで発光する電気光学素子の一例である有機EL素子127とを有する。一般に、有機EL素子127は整流性があるためダイオードの記号で表している。尚、有機EL素子127には、寄生容量 $C_{el}$ が存在する。図では、この寄生容量 $C_{el}$ を有機EL素子127（ダイオード状のもの）と並列に示す。

#### 【0102】

駆動トランジスタ121は、ドレン端Dが第1電位 $V_{cc\_H}$ 或いは第2電位 $V_{cc\_L}$ を供給する電源供給線105DSLに接続され、ソース端Sが、有機EL素子127のアノード端Aに接続され（その接続点は第2ノードND<sub>2</sub>でありノードND122とする）、有機EL素子127のカソード端Kが基準電位を供給する全画素回路10共通のカソード配線cath（電位はカソード電位 $V_{cath}$ 、例えばGND）に接続されている。尚、カソード配線cathは、それ用の単一層の配線（上層配線）のみとしてもよいし、例えばアノード用の配線が形成されるアノード層に、カソード配線用の補助配線を設けてカソード配線の抵抗値を低減するようにしてもよい。この補助配線は、画素アレイ部102（表示エリア）内に格子状又は列又は行状に配線され、上層配線と同電位で固定電位である。

#### 【0103】

サンプリングトランジスタ125は、ゲート端Gが書込走査部104からの書込走査線104WSに接続され、ドレン端Dが映像信号線106HS（映像信号線DTL）に接続され、ソース端Sが駆動トランジスタ121のゲート端Gに接続されている（その接続点は第1ノードND<sub>1</sub>でありノードND121とする）。サンプリングトランジスタ125のゲート端Gには、書込走査部104からアクティブHの書込駆動パルスWSが供給される。サンプリングトランジスタ125は、ソース端Sとドレン端Dとを逆転させた接続様様とすることもできる。

#### 【0104】

駆動トランジスタ121のドレン端Dは、電源スキャナとして機能する駆動走査部105からの電源供給線105DSLに接続されている。電源供給線105DSLは、この電源供給線105DSLそのものが、駆動トランジスタ121に対しての電源供給能力を備える点に特徴を有する。駆動走査部105は、駆動トランジスタ121のドレン端Dに対して、それぞれ電源電圧に相当する高電圧側の第1電位 $V_{cc\_H}$ と閾値補正に先立つ準備動作に利用される低電圧側の第2電位 $V_{cc\_L}$ （初期化電圧もしくはイニシャル電圧とも称される）とを切り替えて供給する。

#### 【0105】

駆動トランジスタ121のドレン端D側（電源回路側）を第1電位 $V_{cc\_H}$ と第2電位 $V_{cc\_L}$ の2値をとる電源駆動パルスDSLで駆動することで、閾値補正に先立つ準備動作を行なうことを可能にしている。第2電位 $V_{cc\_L}$ としては、映像信号線106HSにおける映像信号 $V_{sig}$ の基準電位（ $V_{ofs}$ ）より十分低い電位とする。具体的には、駆動トランジスタ121のゲート・ソース間電圧 $V_{gs}$ （ゲート電位 $V_g$ とソース電位 $V_s$ の差）が駆動トランジスタ121の閾値電圧 $V_{th}$ より大きくなるように、電源供給線105DSLの低電位側の第2電位 $V_{cc\_L}$ を設定する。尚、基準電位（ $V_{ofs}$ ）は、閾値補正動作に先立つ初期化動作に利用するとともに映像信号線106HSを予めプリチャージにしておくためにも利用する。

#### 【0106】

このような画素回路10では、有機EL素子127を駆動するときには、駆動トランジスタ121のドレン端Dに第1電位 $V_{cc\_H}$ が供給され、ソース端Sが有機EL素子127のアノード端A側に接続されることで、全体としてソースフォロワ回路を形成するようになっている。

10

20

30

40

50

**【 0 1 0 7 】**

このような画素回路 10 を採用する場合、駆動トランジスタ 121 の他に走査用に 1 つのスイッチングトランジスタ（サンプリングトランジスタ 125）を使用する 2 Tr / 1 C 構成を探るとともに、各スイッチングトランジスタを制御する電源駆動パルスDSL及び書込駆動パルスWSのオン／オフタイミングの設定により、有機EL素子 127 の経時劣化や駆動トランジスタ 121 の特性変動（例えば閾値電圧や移動度等のばらつきや変動）による駆動電流  $I_{ds}$  に与える影響を防ぐ。

**【 0 1 0 8 】****[ 画素回路の動作 ]**

図 6 は、画素回路 10 に関する駆動タイミングの一例として、線順次方式で信号振幅  $V_{in}$  の情報を保持容量 120 に書き込む際の動作を説明するタイミングチャート（理想状態）である。図 7 は、図 6 に示したタイミングチャートの主要な期間における等価回路と動作状態を説明する図である。図 6 においては、時間軸を共通にして、書込走査線 104WS の電位変化、電源供給線 105DSL の電位変化、映像信号線 106HS の電位変化を表してある。これらの電位変化と並行に、駆動トランジスタ 121 のゲート電位  $V_g$  及びソース電位  $V_s$  の変化も表してある。基本的には、書込走査線 104WS や電源供給線 105DSL の 1 行ごとに、1 水平走査期間だけ遅れて同じような駆動を行なう。

**【 0 1 0 9 】**

図 6 中の信号のように各パルスのタイミングによって有機EL素子 127 に流れる電流値をコントロールする。図 6 のタイミング例では、電源駆動パルスDSLを第 2 電位  $V_{cc\_L}$  とすることで消光及びノード ND122 を初期化した後に、第 1 ノード初期化電圧  $V_{ofs}$  を映像信号線 106HS に印加している際にサンプリングトランジスタ 125 をオン状態としてノード ND121 を初期化し、その状態で電源駆動パルスDSLを第 1 電位  $V_{cc\_H}$  とすることで閾値補正を行なう。その後、サンプリングトランジスタ 125 をオフ状態とし、映像信号線 106HS に映像信号  $V_{sig}$  を印加する。その状態でサンプリングトランジスタ 125 をオン状態とすることにより信号を書き込むと同時に移動度補正を行なう。信号を書き込んだ後、サンプリングトランジスタ 125 をオフ状態にすると発光を開始する。このように移動度補正や閾値補正等、パルスの位相差によって駆動をコントロールする。

**【 0 1 1 0 】**

以下、閾値補正及び移動度補正に着目して動作を詳しく説明する。画素回路 10 において、駆動タイミングとしては、先ず、サンプリングトランジスタ 125 は、書込走査線 104WS から供給された書込駆動パルスWSに応じて導通し、映像信号線 106HS から供給された映像信号  $V_{sig}$  をサンプリングして保持容量 120 に保持する。最初に、以下では、説明や理解を容易にするため、特段の断りのない限り、書き込みゲインが 1（理想値）であると仮定して、保持容量 120 に信号振幅  $V_{in}$  の情報を、書き込む、保持する、あるいはサンプリングする等と簡潔に記して説明する。書き込みゲインが 1 未満の場合、保持容量 120 には信号振幅  $V_{in}$  の大きさそのものではなく、信号振幅  $V_{in}$  の大きさに対応するゲイン倍された情報が保持されることになる。

**【 0 1 1 1 】**

画素回路 10 に対する駆動タイミングは、映像信号  $V_{sig}$  の信号振幅  $V_{in}$  の情報を保持容量 120 に書き込む際に、順次走査の観点からは、1 行分の映像信号を同時に各列の映像信号線 106HS に伝達する線順次駆動を行なう。特に、2 Tr / 1 C 構成の画素回路 10 における駆動タイミングでの閾値補正と移動度補正を行なう際の基本的な考え方においては、先ず、映像信号  $V_{sig}$  を基準電位 ( $V_{ofs}$ ) と信号電位 ( $V_{ofs} + V_{in}$ ) とを 1 H 期間内において時分割で有するものとする。具体的には、映像信号  $V_{sig}$  が非有効期間である基準電位 ( $V_{ofs}$ ) にある期間を 1 水平期間の前半部とし、有効期間である信号電位 ( $V_{sig} = V_{ofs} + V_{in}$ ) にある期間を 1 水平期間の後半部とする。1 水平期間を前半部と後半部に分ける際は、典型的にはほぼ 1 / 2 期間ずつ分けるがこのことは必須でなく、前半部よりも後半部の方をより長くしてもよいし、逆に、前半部よりも後半部の方をより短くしてもよい。

10

20

30

40

50

## 【0112】

信号書き込みに用いる書き駆動パルスWSを閾値補正や移動度補正にも用いることとし、1H期間内に2回、書き駆動パルスWSをアクティブにしてサンプリングトランジスタ125をオンする。そして、1回目のオンタイミングにて閾値補正を行ない、2回目のオンタイミングにて信号電圧書き込みと移動度補正を同時に行なう。その後、駆動トランジスタ121は、第1電位（高電位側）にある電源供給線105DSLから電流の供給を受け保持容量120に保持された信号電位（映像信号 $V_{sig}$ の有効期間の電位に対応する電位）に応じて駆動電流 $I_{ds}$ を有機EL素子127に流す。尚、1H期間内に2回、書き駆動パルスWSをアクティブにするのではなく、サンプリングトランジスタ125のオン状態を維持したまま、映像信号線106HSの電位を、有機EL素子127における輝度を制御するための信号電位（＝ $V_{ofs} + V_{in}$ ）としてもよい。10

## 【0113】

例えば、有機EL素子127の発光状態は、電源供給線105DSLが第1電位 $V_{cc\_H}$ であり、サンプリングトランジスタ125がオフ状態である（図7（A）を参照）。このとき、駆動トランジスタ121は飽和領域で動作するよう設定されているため、有機EL素子127に流れる電流 $I_{ds}$ は駆動トランジスタ121のゲート・ソース間電圧 $V_{gs}$ （ノードND121とノードND122との間の電圧）に応じて決まる式（1）に示される値となる。その後、垂直駆動部103は、電源供給線105DSLが第1電位 $V_{cc\_H}$ にありかつ映像信号線106HSが映像信号 $V_{sig}$ の非有効期間である基準電位（ $V_{ofs}$ ）にある時間帯でサンプリングトランジスタ125を導通させる制御信号として書き駆動パルスWSを出力して、駆動トランジスタ121の閾値電圧 $V_{th}$ に相当する電圧を保持容量120に保持しておく（図7（D）を参照）。この動作が閾値補正機能を実現する。この閾値補正機能により、画素回路10ごとにばらつく駆動トランジスタ121の閾値電圧 $V_{th}$ の影響をキャンセルすることができる。20

## 【0114】

垂直駆動部103は、信号振幅 $V_{in}$ のサンプリングに先行する複数の水平期間で閾値補正動作を繰り返し実行して確実に駆動トランジスタ121の閾値電圧 $V_{th}$ に相当する電圧を保持容量120に保持するようにするのよい。閾値補正動作を複数回実行することで、十分に長い書き込み時間を確保する。こうすることで、駆動トランジスタ121の閾値電圧 $V_{th}$ に相当する電圧を確実に保持容量120に予め保持することができる。30

## 【0115】

保持された閾値電圧 $V_{th}$ に相当する電圧は駆動トランジスタ121の閾値電圧 $V_{th}$ のキャンセルに用いられる。したがって、画素回路10ごとに駆動トランジスタ121の閾値電圧 $V_{th}$ がばらついていても、画素回路10ごとに完全にキャンセルされるため、画像のユニフォーミティすなわち表示装置の画面全体に亘る発光輝度の均一性が高まる。特に信号電位が低階調のときに現れがちな輝度むらを防ぐことができる。

## 【0116】

好ましくは、垂直駆動部103は、閾値補正動作に先立って、電源供給線105DSLが第2電位にありかつ映像信号線106HSが映像信号 $V_{sig}$ の非有効期間である基準電位（ $V_{ofs}$ ）にある時間帯で、書き駆動パルスWSをアクティブ（本例ではHレベル）にしてサンプリングトランジスタ125を導通させ、その後に書き駆動パルスWSをアクティブHにしたままで電源供給線105DSLを第1電位に設定する。40

## 【0117】

こうすることで、ソース端Sを基準電位（ $V_{ofs}$ ）より十分低い第2電位 $V_{cc\_L}$ にセットし（放電期間C＝第2ノード初期化期間）（図7（B）を参照）、且つ、駆動トランジスタ121のゲート端Gを基準電位（ $V_{ofs}$ ）にセットしてから（初期化期間D＝第1ノード初期化期間）（図7（C）を参照）、閾値補正動作を開始する（閾値補正期間E）。このようなゲート電位及びソース電位のリセット動作（初期化動作）により、後続する閾値補正動作を確実に実行することができる。放電期間Cと初期化期間Dとを合わせて、駆動トランジスタ121のゲート電位 $V_g$ とソース電位 $V_s$ を初期化する閾値補正準備期間（50

= 前処理期間)とも称する。因みに、図示した例は、第1ノードであるノードND121への初期化動作(初期化期間D)は3回繰り返しており、放電期間Cの開始から最後の初期化期間Dが完了するまでが閾値補正準備期間となる。

#### 【0118】

閾値補正期間Eでは、電源供給線105DSLの電位が低電位側の第2電位 $V_{cc\_L}$ から高電位側の第1電位 $V_{cc\_H}$ に遷移することで、駆動トランジスタ121のソース電位 $V_s$ が上昇を開始する。即ち、駆動トランジスタ121のゲート端Gは映像信号 $V_{sig}$ の基準電位( $V_{ofs}$ )に保持されており、駆動トランジスタ121のソース端Sの電位 $V_s$ が上昇して駆動トランジスタ121がカットオフするまでドレイン電流が流れようとする。カットオフすると駆動トランジスタ121のソース電位 $V_s$ は“ $V_{ofs} - V_{th}$ ”となる。閾値補正期間Eでは、ドレイン電流が専ら保持容量120側( $C_{cs} << C_{el}$ 時)に流れ、有機EL素子127側には流れないようにするために、有機EL素子127がカットオフとなるように全画素共通の接地配線cathの電位 $V_{cath}$ を設定しておく。

#### 【0119】

有機EL素子127の等価回路はダイオードと寄生容量 $C_{el}$ の並列回路で表されるため、“ $V_{el} = V_{cath} + V_{thEL}$ ”である限り、つまり、有機EL素子127のリーク電流が駆動トランジスタ121に流れる電流よりもかなり小さい限り、駆動トランジスタ121のドレイン電流 $I_{ds}$ は保持容量120と寄生容量 $C_{el}$ を充電するために使われる。この結果、有機EL素子127のアノード端Aの電圧 $V_{el}$ つまりノードND122の電位は、時間とともに上昇してゆく。そして、ノードND122の電位(ソース電位 $V_s$ )とノードND121の電圧(ゲート電位 $V_g$ )との電位差がちょうど閾値電圧 $V_{th}$ となったところで駆動トランジスタ121はオン状態からオフ状態となり、ドレイン電流 $I_{ds}$ は流れなくなり、閾値補正期間が終了する。つまり、一定時間経過後、駆動トランジスタ121のゲート・ソース間電圧 $V_{gs}$ は閾値電圧 $V_{th}$ という値をとる。

#### 【0120】

ここで、閾値補正動作は1回のみ実行するものとすることもできるが、このことは必須ではない。1水平期間を処理サイクルとして、閾値補正動作を複数回(図は4回で示している)繰り返してもよい。例えば、実際には、閾値電圧 $V_{th}$ に相当する電圧が、駆動トランジスタ121のゲート端Gとソース端Sと間に接続された保持容量120に書き込まれることになる。しかしながら、閾値補正期間Eは、書き駆動パルスWSをアクティブHにしたタイミングからインアクティブLに戻すタイミングまでであり、この期間が十分に確保されていないときには、それ以前に終了してしまう。この問題を解消するには、閾値補正動作を複数回繰り返すのがよい。

#### 【0121】

閾値補正動作を複数回実行する場合に、1水平期間が閾値補正動作の処理サイクルとなるのは、閾値補正動作に先立って、1水平期間の前半部で映像信号線106HSを介して基準電位( $V_{ofs}$ )を供給しソース電位を第2電位 $V_{cc\_L}$ にセットする初期化動作を経るからである。必然的に、閾値補正期間は、1水平期間よりも短くなってしまう。したがって、保持容量120の静電容量 $C_{cs}$ や第2電位 $V_{cc\_L}$ の大きさ関係やその他の要因で、この短い1回分の閾値補正動作期間では、閾値電圧 $V_{th}$ に対応する正確な電圧を保持容量120に保持仕切れないケースも起こり得る。閾値補正動作を複数回実行するのが好ましいのは、この対処のためである。即ち、信号振幅 $V_{in}$ の保持容量120へのサンプリング(信号書き込み)に先行する複数の水平周期で、閾値補正動作を繰り返し実行することで確実に駆動トランジスタ121の閾値電圧 $V_{th}$ に相当する電圧を保持容量120に保持させるのが好ましい。

#### 【0122】

例えば、第1閾値補正期間E\_1ではゲート・ソース間電圧 $V_{gs}$ が $V_{x1}$ ( $> V_{th}$ )になつたとき、つまり、駆動トランジスタ121のソース電位 $V_s$ が低電位側の第2電位 $V_{cc\_L}$ から“ $V_{ofs} - V_{x1}$ ”になったときに終わってしまう(図7(D)を参照)。このため、第1閾値補正期間E\_1が完了した時点では、 $V_{x1}$ が保持容量120に書き込まれる。

**【 0 1 2 3 】**

次に、駆動走査部 105 は、1 水平期間の後半部で、書込駆動パルス WS をインアクティブ L に切り替え、さらに水平駆動部 106 は、映像信号線 106 HS の電位を基準電位 ( $V_{ofs}$ ) から映像信号  $V_{sig}$  ( $= V_{ofs} + V_{in}$ ) に切り替える (図 7 (E) を参照)。これにより、映像信号線 106 HS が映像信号  $V_{sig}$  の電位に変化する一方、書込走査線 104 WS の電位 (書込駆動パルス WS) はローレベルになる。

**【 0 1 2 4 】**

このときには、サンプリングトランジスタ 125 は非導通 (オフ) 状態にあり、それ以前に保持容量 120 に保持された  $V_{x1}$  に応じたドレイン電流が有機 EL 素子 127 に流れることで、ソース電位  $V_s$  が僅かに上昇する。この上昇分を  $V_{a1}$  とすると、ソース電位  $V_s$  は “ $V_{ofs} - V_{x1} + V_{a1}$ ” となる。さらに、駆動トランジスタ 121 のゲート端 G とソース端 S との間には保持容量 120 が接続されており、その保持容量 120 による効果によって、駆動トランジスタ 121 のソース電位  $V_s$  の変動にゲート電位  $V_g$  が連動することで、ゲート電位  $V_g$  が “ $V_{ofs} + V_{a1}$ ” となる。

**【 0 1 2 5 】**

次の第 2 閾値補正期間 E\_2 では、第 1 閾値補正期間 E\_1 と同様の動作をする。具体的には、先ず、駆動トランジスタ 121 のゲート端 G は映像信号  $V_{sig}$  の基準電位 ( $V_{ofs}$ ) に保持されることとなり、ゲート電位  $V_g$  が直前の “ $V_g = \text{基準電位} (V_{ofs}) + V_{a1}$ ” から基準電位 ( $V_{ofs}$ ) に瞬時に切り替わる。駆動トランジスタ 121 のゲート端 G とソース端 S との間には保持容量 120 が接続されており、その保持容量 120 による効果によって、駆動トランジスタ 121 のゲート電位  $V_g$  の変動にソース電位  $V_s$  が連動することで、ソース電位  $V_s$  は、直前の “ $V_{ofs} - V_{x1} + V_{a1}$ ” から  $V_{a1}$  だけ低下するので、“ $V_{ofs} - V_{x1}$ ” となる。この後、駆動トランジスタ 121 のソース端 S の電位  $V_s$  が上昇して駆動トランジスタ 121 がカットオフするまでドレイン電流が流れようとする。しかしながら、ゲート・ソース間電圧  $V_{gs}$  が  $V_{x2}$  ( $> V_{th}$ ) になったとき、つまり、駆動トランジスタ 121 のソース電位  $V_s$  が “ $V_{ofs} - V_{x2}$ ” になったときに終わってしまい、第 2 閾値補正期間 E\_2 が完了した時点では  $V_{x2}$  が保持容量 120 に書き込まれる。次の第 3 閾値補正期間 E\_3 の直前では、保持容量 120 に保持された  $V_{x2}$  に応じたドレイン電流が有機 EL 素子 127 に流れることで、ソース電位  $V_s$  は “ $V_{ofs} - V_{x2} + V_{a2}$ ” となり、ゲート電位  $V_g$  は “ $V_{ofs} + V_{a2}$ ” となる。

**【 0 1 2 6 】**

同様にして、次の第 3 閾値補正期間 E\_3 では、ゲート・ソース間電圧  $V_{gs}$  が  $V_{x3}$  ( $> V_{th}$ ) になったとき、つまり、駆動トランジスタ 121 のソース電位  $V_s$  が “ $V_{ofs} - V_{x3}$ ” になったときに終わってしまい、第 3 閾値補正期間 E\_3 が完了した時点では  $V_{x3}$  が保持容量 120 に書き込まれる。次の第 4 閾値補正期間 E\_4 の直前では、保持容量 120 に保持された  $V_{x3}$  に応じたドレイン電流が有機 EL 素子 127 に流れることで、ソース電位  $V_s$  は “ $V_{ofs} - V_{x3} + V_{a3}$ ” となり、ゲート電位  $V_g$  は “ $V_{ofs} + V_{a3}$ ” となる。

**【 0 1 2 7 】**

そして、次の第 4 閾値補正期間 E\_4 では、駆動トランジスタ 121 のソース端 S の電位  $V_s$  が上昇して駆動トランジスタ 121 がカットオフするまでドレイン電流が流れれる。カットオフすると駆動トランジスタ 121 のソース電位  $V_s$  は “ $V_{ofs} - V_{th}$ ” となり、ゲート・ソース間電圧  $V_{gs}$  が閾値電圧  $V_{th}$  と同じ状態になっている。第 4 閾値補正期間 E\_4 が完了した時点で、駆動トランジスタ 121 の閾値電圧  $V_{th}$  が保持容量 120 に保持される。

**【 0 1 2 8 】**

画素回路 10 においては、閾値補正機能に加えて、移動度補正機能を備えている。即ち、垂直駆動部 103 は、映像信号線 106 HS が映像信号  $V_{sig}$  の有効期間である信号電位 ( $V_{ofs} + V_{in}$ ) にある時間帯にサンプリングトランジスタ 125 を導通状態にするため、書込走査線 104 WS に供給する書込駆動パルス WS を、上述の時間帯より短い期間だけアクティブ (本例では H レベル) にする。この期間では、駆動トランジスタ 121 の制御入

10

20

30

40

50

力端に信号電位 ( $V_{ofs} + V_{in}$ ) を供給した状態で駆動トランジスタ 121を介して有機EL素子127の寄生容量  $C_{el}$  及び保持容量 120を充電する(図7(F)を参照)。この書込駆動パルスWSのアクティブ期間(サンプリング期間でもあり移動度補正期間もある)を適切に設定することで、保持容量 120に信号振幅  $V_{in}$  に応じた情報を保持する際、同時に駆動トランジスタ 121の移動度  $\mu$  に対する補正を加えることができる。水平駆動部 106により映像信号線 106HSに信号電位 ( $V_{ofs} + V_{in}$ ) を実際に供給して、書込駆動パルスWSをアクティブHにする期間を、保持容量 120への信号振幅  $V_{in}$  の書き込み期間(サンプリング期間とも称する)とする。

#### 【0129】

特に、画素回路 10における駆動タイミングでは、電源供給線 105DSLが高電位側である第1電位  $V_{cc\_H}$  にあり、かつ、映像信号  $V_{sig}$  が有効期間にある時間帯内(信号振幅  $V_{in}$  の期間)で書込駆動パルスWSをアクティブにしている。つまり、その結果、移動度補正時間(サンプリング期間も)は、映像信号線 106HSの電位が、映像信号  $V_{sig}$  の有効期間の信号電位 ( $V_{ofs} + V_{in}$ ) にある時間幅と書込駆動パルスWSのアクティブ期間の両者が重なった範囲で決まる。特に、映像信号線 106HSが信号電位にある時間幅の中に入るように書込駆動パルスWSのアクティブ期間幅を細めに決めているため、結果的に移動度補正時間は書込駆動パルスWSで決まる。正確には、移動度補正時間(サンプリング期間も)は、書込駆動パルスWS立ち上がってサンプリングトランジスタ 125がオンしてから、同じく書込駆動パルスWSが立ち下がってサンプリングトランジスタ 125がオフするまでの時間となる。因みに、図では、第4閾値補正期間 E\_4の後で書込駆動パルスWSを一端インアクティブLにしているが、このことは必須でなく、アクティブHのままにして、映像信号  $V_{sig}$  を基準電位 ( $V_{ofs}$ ) から有効期間の信号電位 ( $V_{ofs} + V_{in}$ ) に切り替えてよい。

#### 【0130】

具体的には、サンプリング期間においては、駆動トランジスタ 121のゲート電位  $V_g$  が信号電位 ( $V_{ofs} + V_{in}$ ) にある状態でサンプリングトランジスタ 125が導通(オン)状態となる。したがって、書き込み & 移動度補正期間 H では、駆動トランジスタ 121のゲート端 G が信号電位 ( $V_{ofs} + V_{in}$ ) に固定された状態で、駆動トランジスタ 121に駆動電流  $I_{ds}$  が流れる。信号振幅  $V_{in}$  の情報は駆動トランジスタ 121の閾値電圧  $V_{th}$  に足し込む形で保持される。この結果、駆動トランジスタ 121の閾値電圧  $V_{th}$  の変動は常にキャンセルされる形となるので、閾値補正を行なっていることになる。この閾値補正によって、保持容量 120に保持されるゲート・ソース間電圧  $V_{gs}$  は、“ $V_{sig} + V_{th}$ ” = “ $V_{in} + V_{th}$ ”となる。又、同時に、このサンプリング期間で移動度補正を実行するので、サンプリング期間は移動度補正期間を兼ねることとなる(書き込み & 移動度補正期間 H)。

#### 【0131】

ここで、有機EL素子127の閾値電圧を  $V_{thEL}$ としたとき、“ $V_{ofs} - V_{th} < V_{thEL}$ ”と設定しておくことで、有機EL素子127は、逆バイアス状態におかれ、カットオフ状態(ハイインピーダンス状態)にあるため、発光することではなく、又、ダイオード特性ではなく単純な容量特性を示す。よって駆動トランジスタ 121に流れるドレイン電流(駆動電流  $I_{ds}$ )は保持容量 120の静電容量  $C_{cs}$  と有機EL素子127の寄生容量(等価容量)  $C_{el}$  の静電容量  $C_{el}$  の両者を結合した容量“ $C = C_{cs} + C_{el}$ ”に書き込まれていく。これにより、駆動トランジスタ 121のドレイン電流は有機EL素子127の寄生容量  $C_{el}$  に流れ込み充電を開始する。その結果、駆動トランジスタ 121のソース電位  $V_s$  は上昇していく。

#### 【0132】

図6のタイミングチャートでは、この上昇分を  $V$  で表してある。この上昇分、即ち移動度補正パラメータである電位補正値  $V$  は、閾値補正によって保持容量 120に保持されるゲート・ソース間電圧 “ $V_{gs} = V_{in} + V_{th}$ ” から差し引かれることになり、“ $V_{gs} = V_{in} + V_{th} - V$ ”となるので、負帰還をかけたことになる。このとき、駆動トランジス

10

20

30

40

50

タ 1 2 1 のソース電位  $V_s$  は、ゲート電位  $V_g$  ( $= V_{in}$ ) から保持容量に保持される電圧 “ $V_{gs} = V_{in} + V_{th} - V$ ” を差し引いた値 “ $-V_{th} + V$ ” となる。

#### 【 0 1 3 3 】

このようにして、画素回路 1 0 における駆動タイミングでは、書き込み & 移動度補正期間 Hにおいて、信号振幅  $V_{in}$  のサンプリングと移動度  $\mu$  を補正する  $V$  (負帰還量、移動度補正パラメータ) の調整が行なわれる。書き走査部 1 0 4 は、書き込み & 移動度補正期間 H の時間幅を調整可能であり、これにより保持容量 1 2 0 に対する駆動電流  $I_{ds}$  の負帰還量を最適化することができる。

#### 【 0 1 3 4 】

電位補正值  $V$  は  $V = I_{ds} \cdot t / C_{el}$  である。この式から明らかなように、駆動トランジスタ 1 2 1 のドレイン・ソース間電流である駆動電流  $I_{ds}$  が大きい程、電位補正值  $V$  は大きくなる。逆に、駆動トランジスタ 1 2 1 の駆動電流  $I_{ds}$  が小さいとき、電位補正值  $V$  は小さくなる。このように、電位補正值  $V$  は駆動電流  $I_{ds}$  に応じて決まる。信号振幅  $V_{in}$  が大きいほど駆動電流  $I_{ds}$  は大きくなり、電位補正值  $V$  の絶対値も大きくなる。したがって、発光輝度レベルに応じた移動度補正を実現できる。その際、書き込み & 移動度補正期間 H は必ずしも一定である必要はなく、逆に駆動電流  $I_{ds}$  に応じて調整することが好ましい場合がある。例えば、駆動電流  $I_{ds}$  が大きい場合、移動度補正期間  $t$  は短めにし、逆に駆動電流  $I_{ds}$  が小さくなると、書き込み & 移動度補正期間 H は長めに設定するのがよい。

#### 【 0 1 3 5 】

又、電位補正值  $V$  は、 $I_{ds} \cdot t / C_{el}$  であり、画素回路 1 0 ごとに移動度  $\mu$  のばらつきに起因して駆動電流  $I_{ds}$  がばらつく場合でも、それに応じた電位補正值  $V$  となるので、画素回路 1 0 ごとの移動度  $\mu$  のばらつきを補正することができる。つまり、信号振幅  $V_{in}$  を一定とした場合、駆動トランジスタ 1 2 1 の移動度  $\mu$  が大きいほど電位補正值  $V$  の絶対値が大きくなる。換言すると、移動度  $\mu$  が大きいほど電位補正值  $V$  が大きくなるので、画素回路 1 0 ごとの移動度  $\mu$  のばらつきを取り除くことができる。

#### 【 0 1 3 6 】

画素回路 1 0 はブートストラップ機能も備えている。即ち、書き走査部 1 0 4 は、保持容量 1 2 0 に信号振幅  $V_{in}$  の情報が保持された段階で書き走査線 1 0 4 WS に対する書き駆動パルス WS の印加を解除し (即ちインアクティブ L (ロー) にして)、サンプリングトランジスタ 1 2 5 を非導通状態にして駆動トランジスタ 1 2 1 のゲート端 G を映像信号線 1 0 6 HS から電気的に切り離す (発光期間 I : 図 7 (G) を参照)。発光期間 I に進むと、水平駆動部 1 0 6 は、その後の適当な時点で映像信号線 1 0 6 HS の電位を基準電位 ( $V_{of}$ ) に戻す。

#### 【 0 1 3 7 】

有機 E L 素子 1 2 7 の発光状態を第 ( $m + m' - 1$ ) 番目の水平走査期間まで継続する。以上によって、第 ( $n, m$ ) 番目の副画素を構成する有機 E L 素子 1 2 7 の発光の動作が完了する。この後、次のフレーム (もしくはフィールド) に移って、再び、閾値補正準備動作、閾値補正動作、移動度補正動作、及び発光動作が繰り返される。

#### 【 0 1 3 8 】

発光期間 I では、駆動トランジスタ 1 2 1 のゲート端 G は映像信号線 1 0 6 HS から切り離される。駆動トランジスタ 1 2 1 のゲート端 G への信号電位 ( $V_{of} + V_{in}$ ) の印加が解除されるので、駆動トランジスタ 1 2 1 のゲート電位  $V_g$  は上昇可能となる。駆動トランジスタ 1 2 1 のゲート端 G とソース端 S と間には保持容量 1 2 0 が接続されており、その保持容量 1 2 0 による効果によって、ブートストラップ動作が行なわれる。ブートストラップゲインが 1 (理想値) であると仮定した場合、駆動トランジスタ 1 2 1 のソース電位  $V_s$  の変動にゲート電位  $V_g$  が連動するようになり、ゲート・ソース間電圧  $V_{gs}$  を一定に維持することができる。このとき、駆動トランジスタ 1 2 1 に流れる駆動電流  $I_{ds}$  は有機 E L 素子 1 2 7 に流れ、有機 E L 素子 1 2 7 のアノード電位は駆動電流  $I_{ds}$  に応じて上昇する。この上昇分を  $V_{el}$  とする。やがて、ソース電位  $V_s$  の上昇に伴い、有機 E L 素子 1

10

20

30

40

50

27の逆バイアス状態は解消されるので、駆動電流  $I_{ds}$  の流入により有機EL素子127は実際に発光を開始する。

#### 【0139】

ここで、駆動電流  $I_{ds}$  対ゲート・ソース間電圧  $V_{gs}$  の関係は、先のトランジスタ特性を表した式(1)に“ $V_{sig} + V_{th} - V$ ”或いは“ $V_{in} + V_{th} - V$ ”を代入することで、式(5A)或いは式(5B)(両式を纏めて式(5)と記す)のように表すことができる。

#### 【0140】

$$I_{ds} = k \cdot \mu \cdot (V_{sig} - V_{ofs} - V)^2 \quad (5A)$$

$$I_{ds} = k \cdot \mu \cdot (V_{in} - V_{ofs} - V)^2 \quad (5B)$$

10

#### 【0141】

この式(5)から、閾値電圧  $V_{th}$  の項がキャンセルされており、有機EL素子127に供給される駆動電流  $I_{ds}$  は駆動トランジスタ121の閾値電圧  $V_{th}$  に依存しないことが分かる。即ち、有機EL素子127を流れる電流  $I_{ds}$  は、例えば、 $V_{ofs}$  を0ボルトに設定したとした場合、有機EL素子127における輝度を制御するための映像信号  $V_{sig}$  の値から、駆動トランジスタ121の移動度  $\mu$  に起因した第2ノードND<sub>2</sub>(駆動トランジスタ121のソース端)における電位補正值  $V$  の値を減じた値の2乗に比例する。換言すると、有機EL素子127を流れる電流  $I_{ds}$  は、有機EL素子127の閾値電圧  $V_{thEL}$  及び駆動トランジスタ121の閾値電圧  $V_{th}$  には依存しない。即ち、有機EL素子127の発光量(輝度)は、有機EL素子127の閾値電圧  $V_{thEL}$  の影響及び駆動トランジスタ121の閾値電圧  $V_{th}$  の影響を受けない。そして、第(n,m)番目の有機EL素子127の輝度は、電流  $I_{ds}$  に対応した値である。

20

#### 【0142】

しかも、移動度  $\mu$  の大きな駆動トランジスタ121ほど、電位補正值  $V$  が大きくなるので、ゲート・ソース間電圧  $V_{gs}$  の値が小さくなる。したがって、式(5)において、移動度  $\mu$  の値が大きくとも、 $(V_{sig} - V_{ofs} - V)^2$  の値が小さくなる結果、ドレイン電流  $I_{ds}$  を補正することができる。即ち、移動度  $\mu$  の異なる駆動トランジスタ121においても、映像信号  $V_{sig}$  の値が同じであれば、ドレイン電流  $I_{ds}$  が略同じとなる結果、有機EL素子127を流れ、有機EL素子127の輝度を制御する電流  $I_{ds}$  が均一化される。即ち、移動度  $\mu$  のばらつき(更には、 $k$  のばらつき)に起因する有機EL素子127の輝度のばらつきを補正することができる。

30

#### 【0143】

又、駆動トランジスタ121のゲート端Gとソース端Sと間には保持容量120が接続されており、その保持容量120による効果により、発光期間の最初でブートストラップ動作が行なわれ、駆動トランジスタ121のゲート・ソース間電圧“ $V_{gs} = V_{in} + V_{th} - V$ ”を一定に維持したまま、駆動トランジスタ121のゲート電位  $V_g$  及びソース電位  $V_s$  が上昇する。駆動トランジスタ121のソース電位  $V_s$  が“ $-V_{th} + V + V_{el}$ ”となることで、ゲート電位  $V_g$  は“ $V_{in} + V_{el}$ ”となる。このとき、駆動トランジスタ121のゲート・ソース間電圧  $V_{gs}$  は一定であるので、駆動トランジスタ121は、一定電流(駆動電流  $I_{ds}$ )を有機EL素子127に流す。その結果、有機EL素子127のアノード端Aの電位(=ノードND122の電位)は、有機EL素子127に飽和状態での駆動電流  $I_{ds}$  という電流が流れ得る電圧まで上昇する。

40

#### 【0144】

ここで、有機EL素子127は、発光時間が長くなるとそのI-V特性が変化してしまう。そのため、時間の経過とともに、ノードND122の電位も変化する。しかしながら、このような有機EL素子127の経時劣化によりそのアノード電位が変動しても、保持容量120に保持されたゲート・ソース間電圧  $V_{gs}$  は常に“ $V_{in} + V_{th} - V$ ”で一定に維持される。駆動トランジスタ121が定電流源として動作することから、有機EL素子127のI-V特性が経時変化し、これに伴って駆動トランジスタ121のソース電位  $V_s$  が変化したとしても、保持容量120によって駆動トランジスタ121のゲート・ソ-

50

ス間電位  $V_{gs}$  が一定 ( $V_{in} + V_{th} - V$ ) に保たれているため、有機EL素子 127 に流れる電流は変わらず、したがって有機EL素子 127 の発光輝度も一定に保たれる。実際にはブートストラップゲインは「1」よりも小さいので、ゲート・ソース間電位  $V_{gs}$  は  $'V_{in} + V_{th} - V'$  よりも小さくなるが、そのブートストラップゲインに応じたゲート・ソース間電位  $V_{gs}$  に保たれることには変わりがない。

#### 【0145】

以上のように、実施例 1 の画素回路 10 は、駆動タイミングを工夫することで、閾値補正回路や移動度補正回路が自動的に構成され、駆動トランジスタ 121 の特性ばらつき（本例では閾値電圧  $V_{th}$  及び移動度  $\mu$  のばらつき）による駆動電流  $I_{ds}$  に与える影響を防ぐために、閾値電圧  $V_{th}$  及び移動度  $\mu$  による影響を補正して駆動電流を一定に維持する駆動信号一定化回路として機能するようになっている。ブートストラップ動作だけでなく、閾値補正動作と移動度補正動作とを実行しているため、ブートストラップ動作で維持されるゲート・ソース間電圧  $V_{gs}$  は、閾値電圧  $V_{th}$  に相当する電圧と移動度補正用の電位補正值  $V$  によって調整されているため、有機EL素子 127 の発光輝度は駆動トランジスタ 121 の閾値電圧  $V_{th}$  や移動度  $\mu$  のばらつきの影響を受けることがないし、有機EL素子 127 の経時劣化の影響も受けない。入力される映像信号  $V_{sig}$ （信号振幅  $V_{in}$ ）に対応する安定した階調で表示でき、高画質の画像を得ることができる。

#### 【0146】

又、画素回路 10 は、n チャネル型の駆動トランジスタ 121 を用いたソースフォロア回路によって構成することができるために、現状のアノード・カソード電極の有機EL素子をそのまま用いても、有機EL素子 127 の駆動が可能になる。又、駆動トランジスタ 121 及びその周辺部のサンプリングトランジスタ 125 等も含めて n チャネル型のみのトランジスタを用いて画素回路 10 を構成することができ、トランジスタ作製においても低コスト化が図れる。

#### 【0147】

##### [素子特性の環境依存性と補正処理の関係]

前述のように、図 6 に示した駆動タイミングでは、素子の特性むら（前例では駆動トランジスタ 121 の閾値電圧  $V_{th}$  や移動度  $\mu$  のばらつき及び経時変動）に起因する表示むらを改善するべく、書込駆動パルス WS や電源駆動パルス DSL のタイミングによって各トランジスタを制御して表示輝度を制御している。

#### 【0148】

ここで、画素回路 10 を構成する駆動トランジスタ 121 の特性（ここでは閾値電圧  $V_{th}$  や移動度  $\mu$ ）は、環境特性の影響を受け、例えば温度変化に応じて、閾値電圧  $V_{th}$  や移動度  $\mu$  が変化する。このため、環境特性の変化に関わらず一定の書込駆動パルス WS や電源駆動パルス DSL を使用して閾値補正や移動度補正を行なっていたのでは、必ずしも適正な補正を実現できないと云うことが分かった。ある環境条件下では素子特性のばらつきに起因する表示むらを抑制できていたとしても、環境条件が変わると、適正な補正制御ができなくなり、画素回路を構成する素子の特性がばらつくことに起因する表示むら現象が発生する。以下に、この点について説明する。

#### 【0149】

図 8 は、画素回路 10 の周辺に設けられる回路（周辺回路）の比較例を説明する図である。図 8 (A) は、比較例の周辺回路 400Z の汎用的な構成例を示し、図 8 (B) は、その動作を説明するタイミングチャートである。図 8 (C) は、特に、書込駆動パルス WS に関しての周辺回路 400Z の構成例を示す。周辺回路 400 は、画素回路 10 内の各種のトランジスタを駆動する駆動信号を生成する回路の総称であり、図 1 との対応では制御部 109 及びインターフェース部（垂直 IF 部 133 及び水平 IF 部 136）に対応する。周辺回路 400 では、信号を出力するに当たって、例えば、信号系については出力タイミングだけでなくその信号レベルも管理される一方、トランジスタのオン / オフ制御でよいものに関しては出力波形（出力タイミングや立上り或いは立下りの遷移特性等）が管理される。一例として、図 8 では、トランジスタのオン / オフ制御を行なう駆動パルスの生

10

20

30

40

50

成に着目して示している。

#### 【0150】

図8(A)に示すように、周辺回路400Zは、シフトレジスタ部410と、論理回路部420と、レベルシフト部430と、出力バッファ部440とを有する走査部を備える。図示を割愛しているが、シフトレジスタ部410の前段にはインターフェース部が設けられる。この構成は、垂直走査系及び水平走査系の各駆動パルスについて同様に適用可能である。

#### 【0151】

シフトレジスタ部410は、レジスタ412(S/R)が複数段(少なくとも行数分或いは列数分)縦続接続されて設けられており、画素アレイ部102の各画素回路10を行単位或いは列行単位で順次選択する。例えば、図8(B)に示すように、図示しないインターフェース部からスタートパルスSPが初段のレジスタ412に与えられると、そのスタートパルスSPを図示しないインターフェース部からのシフトロックCK\_1(走査クロック)に同期してレジスタ412で順次シフトし、一単位期間幅のアクティブHのシフトパルスSFTPとして各段から出力する(図中の参照子「\_n」は段数を示す)。レジスタ412に入力されるシフトロックCK\_1の1周期は駆動パルスの1周期と同じであり、例えば書込駆動パルスWSについては1水平周期と同じである。

10

#### 【0152】

論理回路部420は、論理回路422(Logc)を段ごとに有しており、各段のレジスタ412からのシフトパルスSFTPが対応する段の論理回路422に供給されるとともに、図示しないインターフェース部からイネーブルパルスENが与えられる。論理回路422は、シフトパルスSFTPとイネーブルパルスENとに基づき、規定されている論理に従って、画素アレイ部102の走査線に与えられる駆動パルスの元となるパルス信号を生成する。場合によっては、シフトパルスSFTPに基づき複数のシフトロックCK\_1に亘るウインドウパルスを生成し、ウインドウパルスとイネーブルパルスENとに基づき、規定されている論理に従って、画素アレイ部102の走査線に与えられる駆動パルスの元となるパルス信号を生成することもある。例えば、図8(B)に示すように、シフトパルスSFTPとイネーブルパルスENとの論理積をとることで、実質的に、駆動パルスの元となるパルス信号が順次シフトされて出力される。

20

#### 【0153】

レベルシフト部430は、レベル変換部432(L/S)を段ごとに有しており、対応する段の論理回路422からの比較的狭振幅(全体的な電圧レベルも低い)のパルス信号を比較的広振幅(全体的な電圧レベルも高い)の出力パルスに増幅する。

30

#### 【0154】

出力バッファ部440は、バッファ442(Buffer)を段ごとに有しており、対応する段のレベル変換部432からの比較的広振幅(全体的な電圧レベルも高い)の出力パルスを、対応する列或いは行の配線(走査線)に出力する。

#### 【0155】

例えば、書込駆動パルスWSに関しては、図8(C)に示すように、シフトレジスタ部410には、周期が1水平走査期間(1H)のシフトロックCK\_1が供給され、論理回路部420の各論理回路422には、閾値補正用のイネーブルパルスWSEN\_1と移動度補正用のイネーブルパルスWSEN\_2とが共通に供給される。閾値補正用のイネーブルパルスWSEN\_1は、初期化期間D及び閾値補正期間Eを規定し、移動度補正用のイネーブルパルスWSEN\_2は書込み&移動度補正期間Hを規定する。

40

#### 【0156】

図9は、図8(C)における論理回路422のタイミング例と、当該タイミングを実現する詳細な構成例とを示す。論理回路部420では、図9(A)に示すように、論理回路422において、イネーブルパルスWSEN\_1とイネーブルパルスWSEN\_2との論理和をとり、更にこの論理和と対応する段のレジスタ412からのシフトパルスSFTPとの論理積をとることで、書込走査線104WSに供給する書込駆動パルスWSの元となるパルス信号を生成す

50

る。当該機能を実現するべく、例えば、図9(B)に示すように、論理回路422は、インバータ462及びインバータ464と、NANDゲート466及びNANDゲート468とを有する。インバータ462とインバータ464とNANDゲート466とによりORゲートが構成される。

#### 【0157】

図8(C)及び図9では、書込駆動パルスWSに関して示しているが、電源駆動パルスDS-Lに関しては、閾値補正用のイネーブルパルスWSEN\_1と移動度補正用のイネーブルパルスWSEN\_2とを、電源供給用のイネーブルパルスDSENに変更すればよい。又、レベルシフト部430や出力バッファ部440に関しては、例えば電源回路に変更し、イネーブルパルスDSENがアクティブのときには第1電位V<sub>cc-H</sub>を出力し、イネーブルパルスDSENがインアクティブのときには第2電位V<sub>cc-L</sub>を出力するように変更すればよい。  
10

#### 【0158】

図9(B)に示すような周辺回路400Zの構成の場合、駆動パルスの元になるパルス信号を生成する論理回路部420(論理回路422)は、閾値補正期間や移動度補正期間を環境変化に応じて変化させ得る構成にはなっていない。一方、図6のタイミングチャートに示すように、例えば移動度補正期間では、信号書き込みを行ないながら移動度補正を行なう駆動となっており、移動度補正動作自体は、補正用のパルス幅に敏感に影響を受ける。例えば、パネル環境温度変化等により画素回路10を構成する駆動トランジスタ121の特性が変動し、最適な移動度補正時間が変化した場合、図9(B)に示す論理回路422では、移動度補正期間を規定する書込駆動パルスWSのパルス幅は環境温度によらず一定であるため、正常な移動度補正動作が行なわれず、ユニフォーミティ劣化の要因になる。  
20

#### 【0159】

##### [素子特性の環境依存性に対応した補正期間調整の手法]

素子特性は環境依存性を持つので、環境によらず補正期間を一定としていたのでは、適正な補正動作とならない可能性があり、表示むらの原因となってしまう。このため、素子特性の環境依存性に対応して補正期間を調整可能な構成の開発要求がある。

#### 【0160】

本実施形態は、この要求に対して、トランジスタの環境依存性を利用して、画素回路10を構成する素子の特性の環境依存性に応じて、補正期間を適正な方向に調整し得る構成にすることで、環境変動が表示むらの原因となってしまう現象を改善する。  
30

#### 【0161】

##### [対策手法の基本]

図10は、素子特性の環境依存性に対応して補正期間を自動調整する手法の基本概念を説明する図である。図10(A)は、構成例を示し、図10(B)及び図10(C)は、動作を説明するタイミングチャートである。

#### 【0162】

素子特性の環境依存性に対応して補正期間を自動調整する手法は、図10(A)に示すように、論理回路部420(論理回路422)に入力されるイネーブルパルスENの経路上に補正期間調整部460を設けること実現される。補正期間調整部460は、駆動トランジスタ121とサンプリングトランジスタ125の少なくとも一方で使用される駆動パルスの元になるパルス信号の幅を環境変化に対応して調整するパルス幅調整部の一例である。因みに、画素回路10を構成する素子の特性の温度や湿度等の環境依存性に応じて、補正期間を適正な方向に調整するべく、補正期間調整部460はできるだけ画素回路10を構成する素子(駆動トランジスタ121やサンプリングトランジスタ125)に近い場所に配置するのがよく、例えば画素アレイ部102外に配置する場合でも画素アレイ部102の近傍に配置するとよい。或いは、画素アレイ部102内に配置してもよい。  
40

#### 【0163】

補正期間調整部460は、遅延部462とゲート回路部466とを有し、遅延部462のパルス遅延の温度や湿度等の環境依存性を利用してパルス幅を調整する。これにより、画素回路を構成する素子特性の温度や湿度等の環境依存性を相殺するように遅延部462  
50

によりパルス幅が環境変化に応じて自動調整されたパルス信号に基づいて駆動パルスを生成することができる。

#### 【0164】

遅延部462は、イネーブルパルスENを遅延させるべく、例えばバッファ或いはインバータを1段又は複数段備えて構成すればよい。ここで、遅延部462を構成するバッファ或いはインバータは、温度や湿度等の環境パラメータが上昇したときには遅延量が小さくなるとする。仮に、遅延部462を構成するバッファ或いはインバータが、温度や湿度等の環境パラメータが上昇したときには遅延量が大きくなるものの場合には、後述の説明における変化方向を逆にして捉えればよい。ゲート回路部466は、遅延されていないイネーブルパルスENと遅延部462により遅延されたイネーブルパルス（遅延イネーブルパルスENDL）とに基づいてパルス信号を生成するものであり、NANDゲート（或いはANDゲート）やNORゲート（或いはORゲート）を使用した構成や、更には、論理反転が必要のときにはインバータを使用した構成とすればよい。10

#### 【0165】

イネーブルパルスENに代えて、ゲート回路部466で生成されたパルス信号が論理回路422に供給される。遅延部462及びゲート回路部466を介して補正期間を規定するイネーブルパルスENを整形し、論理回路422に供給することで、パネル環境温度ごとにパルス幅を自動調節することができる。

#### 【0166】

図10(B)には、環境（例えば温度や湿度等）の変動方向と補正期間の調整方向とが反対の場合の動作例1を説明するタイミングチャートが示されている。「方向が反対の場合」とは例えば、温度や湿度が上昇したときには、それに応じて最適な補正期間が短くなり、逆に、温度や湿度が下降したときには、それに応じて最適な補正期間が長くなる場合を意味する。図示のように、イネーブルパルスENは遅延部462により Tだけ遅延される。ここで、遅延部462を構成するバッファ或いはインバータは、前述のように、温度や湿度等の環境パラメータが上昇したときには遅延量が小さくなると仮定する。20

#### 【0167】

ゲート回路部466には、イネーブルパルスENと遅延イネーブルパルスENDLとが入力される。ゲート回路部466は、イネーブルパルスENと遅延イネーブルパルスENDLとに基づき、環境（例えば温度や湿度等）の変動方向と補正期間の調整方向とが反対となるパルス信号を生成する。図の例では、ゲート回路部466は、イネーブルパルスENの立上りエッジから遅延イネーブルパルスENDLの立上りエッジまでの期間に基づくパルス信号を生成する。イネーブルパルスENの立下りエッジから遅延イネーブルパルスENDLの立下りエッジまでの期間に基づくパルス信号を生成してもよい。30

#### 【0168】

補正期間調整部460によるイネーブルパルスENの成型時に、遅延部462を形成するトランジスタ特性に応じた遅延量で遅延イネーブルパルスENDLが出力される。仮にパネル環境温度が高く最適な補正時間が短時間側にシフトした場合、遅延部462のトランジスタ特性も変動し、遅延イネーブルパルスENDLの遅延量 Tが少なくなる。このため、ゲート回路部466にて生成される、イネーブルパルスENの立上りエッジから遅延イネーブルパルスENDLの立上りエッジまでの期間に基づくパルス信号の幅は狭くなる。これにより、パネル環境温度変化に応じてパルス幅の自動調節が可能となる。40

#### 【0169】

図10(C)には、環境（例えば温度や湿度等）の変動方向と補正期間の調整方向とが同一の場合の動作例2を説明するタイミングチャートが示されている。「方向が同一の場合」とは例えば、温度や湿度が上昇したときには、それに応じて最適な補正期間が長くなり、逆に、温度や湿度が下降したときには、それに応じて最適な補正期間が短くなる場合を意味する。ゲート回路部466には、イネーブルパルスENと遅延イネーブルパルスENDLとが入力される。ゲート回路部466は、イネーブルパルスENと遅延イネーブルパルスENDLとに基づき、環境（例えば温度や湿度等）の変動方向と補正期間の調整方向とが同じと50

なるパルス信号を生成する。図の例では、ゲート回路部 466 は、遅延イネーブルパルス ENDL の立上りエッジからイネーブルパルス EN の立下りエッジまでの期間に基づくパルス信号を生成する。遅延イネーブルパルス ENDL の立下りエッジからイネーブルパルス EN の立上りエッジまでの期間に基づくパルス信号を生成してもよい。

#### 【0170】

補正期間調整部 460 によるイネーブルパルス EN の成型時に、遅延部 462 を形成するトランジスタ特性に応じた遅延量で遅延イネーブルパルス ENDL が出力される。仮にパネル環境温度が高く最適な補正時間が長時間側にシフトした場合、遅延部 462 のトランジスタ特性も変動し、遅延イネーブルパルス ENDL の遅延量  $T$  が少なくなる。このため、ゲート回路部 466 にて生成される、遅延イネーブルパルス ENDL の立上りエッジからイネーブルパルス EN の立下りエッジまでの期間に基づくパルス信号の幅は広くなる。これにより、パネル環境温度変化に応じてパルス幅の自動調節が可能となる。10

#### 【0171】

##### 〔対策手法の適用例〕

図 11 は、素子特性の環境依存性に対応して補正期間を自動調整する手法の具体的な適用例を説明する図である。ここでは、移動度補正期間への適用例で示している。図 11 (A) は、実施例 1 の周辺回路 400A の回路構成例である。図 11 (B) は、周辺回路 400A に設けられた補正期間調整部 460 の詳細構成例である。図 11 (C) は、図 11 (B) に示した補正期間調整部 460 の動作を説明するタイミングチャートである。

#### 【0172】

図 11 (A) に示すように、周辺回路 400A は、移動度補正用のイネーブルパルス WSEN\_2 の経路上に補正期間調整部 460 が設けられている。その他は、図 9 (B) に示した比較例の周辺回路 400Z と同じである。20

#### 【0173】

補正期間調整部 460 の詳細構成例が図 11 (B) に示されている。遅延部 462 は奇数個のインバータ 464 が縦続接続されて構成されている。ゲート回路部 466 は、NAND ゲート 468 と、その後段に設けられたインバータ 469 とで構成されている。

#### 【0174】

補正期間調整部 460 の動作例が図 11 (C) に示されている。遅延部 462 は、奇数個のインバータ 464 が縦続接続されているので、入力された移動度補正用のイネーブルパルス WSEN\_2 ( 波形 A ) が遅延量  $T$  だけ遅延されるとともに論理反転されるので、反転遅延イネーブルパルス NWSENDL\_2 が出力される ( 波形 B )。30

#### 【0175】

NAND ゲート 468 には、イネーブルパルス WSEN\_2 と反転遅延イネーブルパルス NWSENDL\_2 とに基づき、イネーブルパルス WSEN\_2 の立上りエッジから反転遅延イネーブルパルス NWSENDL\_2 の立下りエッジまでの期間に基づくパルス信号を生成する ( 波形 C )。インバータ 469 は、NAND ゲート 468 の出力パルス ( 波形 C ) を論理反転したパルス信号 ( 波形 D ) を論理回路 422 に供給する。波形 D のアクティブ H の期間が移動度補正期間を規定する。

#### 【0176】

補正期間調整部 460 によるイネーブルパルス WSEN\_2 の成型時に、遅延部 462 を形成するトランジスタ特性に応じた遅延量  $T$  で反転遅延イネーブルパルス NWSENDL\_2 が出力される。仮にパネル環境温度が高く最適な補正時間が短時間側にシフトした場合、遅延部 462 のトランジスタ特性も変動し、遅延イネーブルパルス ENDL の遅延量  $T$  が少なくなる。このため、ゲート回路部 466 にて生成される、イネーブルパルス EN の立上りエッジから遅延イネーブルパルス ENDL の立上りエッジまでの期間に基づくパルス信号の幅は狭くなる。これにより、パネル環境温度変化に応じて移動度補正期間を規定するパルス幅の自動調節が可能となる。遅延部 462 によりパルス幅を成型することで、パネル環境温度に応じて自動的に最適なパルス幅を持つ書き駆動パルス WS を書き走査線 104WS に供給することができる。4050

## 【実施例 2】

## 【0177】

前述のように、図6に示した駆動タイミングでは、素子の特性むら（前例では駆動トランジスタ121の閾値電圧 $V_{th}$ や移動度 $\mu$ のばらつき及び経時変動）に起因する表示むらを改善するべく、書込駆動パルスWSや電源駆動パルスDSLのタイミングによって各トランジスタを制御して表示輝度を制御している。このため、駆動パルスの形状（振幅、レベル、幅等）がばらつくと、適正な制御ができなくなり、表示むらの原因となってしまう。

## 【0178】

例えば、移動度補正においては、図6のタイミングチャートに示すように、信号書き込みを行ないながら移動度補正を行なう駆動となっており、移動度補正動作は、書き込み＆移動度補正期間Hを規定する書込駆動パルスWSのパルス幅に敏感に影響を受け、パルス幅の列ごとのばらつきがユニフォミティ劣化に直結する。又、移動度の大きなトランジスタ等の場合、閾値補正を複数回行なう分割閾値補正にあっては、休止期間中におけるブーストトラップが顕著になる。特に、1回目の閾値補正のパルス形状が行ごとにばらつくとブーストトラップの影響で補正に行ごとのばらつきが発生しユニフォミティが損なわれる。10

## 【0179】

例えば、図8(A)や図8(C)に示すような周辺回路400Zの構成の場合、各列あるいは各行の同一種類（同一名称）の信号に関して、列ごと或いは行ごとに駆動パルスを生成し、対応する列或いは行の各配線（走査線）に出力する。このため、駆動パルスの形状（幅、変化特性等）が行ごと或いは列ごとにばらつくと表示むらの原因となってしまう。20  
例えば、図8(C)に示す2Tr/1C構成に使用される書込駆動パルスWSに関しては、閾値補正用のイネーブルパルスWSEN\_1と移動度補正用のイネーブルパルスWSEN\_2の各パルス波形を各段の論理回路422に入力し、書込駆動パルスWSの元になるパルス信号を生成するが、各段の論理回路422を構成する図示しないトランジスタの特性がばらついた場合には、画素回路10に供給する書込駆動パルスWSのパルス形状がばらつき、ヨコスジ（ライン状のノイズ）等の原因となってしまう。論理回路422を構成するトランジスタの特性のばらつきに起因する移動度補正期間のばらつきは輝度むら（ヨコスジ）として現れ、画質劣化に繋がってしまう。

## 【0180】

又、閾値補正に関しては、電源供給用のイネーブルパルスDSENに基づく電源駆動パルスDSLの立上りと閾値補正用のイネーブルパルスWSEN\_1に基づく書込駆動パルスWSの立下りとで最初の閾値補正期間が規定されるが、電源駆動パルスDSLと書込駆動パルスWSのパルス形状がばらつくと、最初の閾値補正期間がばらつき、その後のブーストトラップの影響で補正にばらつきが発生しユニフォミティが損なわれる。30

## 【0181】

図8(C)では、2Tr/1C構成に使用される書込駆動パルスWSに着目して説明したが、その他の5Tr/1C型、4Tr/1C型、3Tr/1C型でも、画素回路10の各トランジスタを制御する駆動パルスのパルス形状が行（或いは列）ごとにばらつくと、表示むらが発生する。例えば、5Tr/1C型における移動度補正では、第1トランジスタTR<sub>1</sub>を駆動する駆動パルス（駆動トランジスタTR<sub>D</sub>に電源電圧を印加するための制御パルス：電源走査パルスDSと記す）と書込トランジスタTR<sub>W</sub>を駆動する書込駆動パルスWSの各アクティブ期間によって移動度補正期間が規定されることがある。この場合、電源走査パルスDSと書込駆動パルスWSのそれぞれについて、パルス形状が行ごとにばらつくと移動度補正期間が行ごとにばらついてしまう。この点は、同様に第1トランジスタTR<sub>1</sub>を具備する4Tr/1C型や3Tr/1C型でも云える。又、閾値補正に関しては、5Tr/1C型、4Tr/1C型、3Tr/1C型の何れも、第1トランジスタTR<sub>1</sub>を駆動する電源走査パルスDSのアクティブ期間によって閾値補正期間が規定されることがある。この場合、電源走査パルスDSのパルス形状が行ごとにばらつくと、最初の閾値補正期間がばらつき、その後のブーストトラップの影響で補正にばらつきが発生しユニフォミティが損なわれる。4050

**【 0 1 8 2 】**

以上のようなことから、各列或いは各行の同一種類（同一名称）の信号に関して、列ごと或いは行ごとに駆動パルスを生成し、対応する列或いは行の各配線（走査線）に出力する構成の周辺回路 4 0 0 Z の場合には、駆動パルスの形状（幅、変化特性等）が行ごと或いは列ごとにばらつく可能性があり、表示むらの原因となってしまう。このため、論理回路 4 2 2 を構成するトランジスタの特性ばらつきによる輝度変化を抑制する方式の開発要求がある。

**【 0 1 8 3 】**

実施例 2 及び後述する実施例 3 では、この要求に対して、実施例 1 を適用しつつ更に、各列或いは各行の同一種類（同一名称）の信号に関して、複数列或いは複数行を一単位として、好適には 1 箇所で、駆動パルスの元になるパルス信号を生成する点に特徴がある。これにより、駆動パルスの形状（幅、変化特性等）が行ごと或いは列ごとにばらつく度合いを緩和し、論理回路 4 2 2 を構成するトランジスタの特性ばらつきに起因する駆動パルスの形状のばらつきによる補正期間のばらつきが輝度むら（カラー表示の場合は色むら）として現れる現象を改善する。

**【 0 1 8 4 】**

図 1 2 は、駆動パルスの元になるパルス信号を生成する論理回路を構成するトランジスタ特性のばらつきに起因する表示むら対策に着目した実施例 2 の画素回路の駆動方法を説明する図である。図 1 2 ( A ) は、実施例 2 の周辺回路 4 0 0 B の汎用的な構成例を示し、図 1 2 ( B ) は、その動作を説明するタイミングチャートである。図 1 2 ( C ) は、特に、書込駆動パルス WS に関する周辺回路 4 0 0 B の構成例を示す。実施例 2 は、論理回路を構成するトランジスタの特性ばらつきに起因する移動度補正期間を規定する駆動パルスの形状（幅、変化特性等）が行ごとにばらつくことを解消する事例である。

**【 0 1 8 5 】**

特に実施例 2 では、一単位ごとに、対応する複数列或いは複数行の各配線（走査線）にスイッチ回路を介して出力する。特に、一連の補正処理が一単位期間（ここでは一水平走査期間）で完結される場合に好適な事例である。「一単位ごとに、対応する複数列或いは複数行の各配線（走査線）にスイッチ回路を介して出力する」とは、他の単位との関係においては走査線への接続を入り組ませない（例えば交互にしない）ことを意味する。これは、パルス信号を一単位ごとに生成したとしても、その出力パルスを他の単位との関係において入り組ませて走査線へ供給したのでは、実質的に、走査線ごとに異なるパルス形状の駆動パルスが供給されることになるからである。「一単位ごとに、対応する複数列或いは複数行の各配線（走査線）にスイッチ回路を介して出力する」と、少なくとも、走査線ごとに異なるパルス形状の駆動パルスが供給されることは防止される。

**【 0 1 8 6 】**

但し、単位ごとのパルス信号のパルス形状のばらつきによる影響が各単位の隣接する部分に現れ得る。この点においては、単位の数はできるだけ少ない方がよい。したがって、好適には、画素アレイ部 1 0 2 の両側で駆動パルスの元になるパルス信号を生成し、更に最も好適には 1 箇所で駆動パルスの元になるパルス信号を生成し、その後に、各列或いは各行の各配線（走査線）にスイッチ回路を介して出力する構成にするのがよい。

**【 0 1 8 7 】**

例えば、実施例 2 では、図 1 2 ( A ) に示すように、周辺回路 4 0 0 B は、先ず、比較例の周辺回路 4 0 0 Z における論理回路部 4 2 0 と出力バッファ部 4 4 0 とを取り外し、レベルシフト部 4 3 0 の後段に行ごと或いは列ごとに設けられたスイッチ回路 4 5 2 を具備するスイッチ部 4 5 0 を備えた構成になっている。シフトレジスタ部 4 1 0 の出力をレベルシフト部 4 3 0 に入力し、レベル変換されたシフトパルスを行ごと或いは列ごとにスイッチ回路 4 5 2 の制御入力端に供給する構成にしている。

**【 0 1 8 8 】**

スイッチ回路 4 5 2 としては、好適にはトランസファーゲート構造のスイッチ回路（CMOS スイッチが典型例）を利用した構成であるとよい。例えば、図示のように、スイッ

10

20

30

40

50

チ回路452は、NMOS454(nチャネル型のMOSFET)とPMOS456(pチャネル型のMOSFET)とが相補接続されており、NMOS454の制御入力端側にはインバータ458が設けられており、更には、走査線をローレベルにするためのNMOS459がスイッチ回路452の出力端及び走査線に接続されている。

#### 【0189】

スイッチ回路452は、PMOS456の制御入力端とインバータ458の入力端がスイッチ回路452の制御入力端であり、当該制御入力端にレベル変換部432からのパルス信号が供給されるが、当該パルス信号がLレベルのときに入力端の信号を取り込んで出力端側の走査線に出力する。このため、図12(B)に示すように、シフトレジスタ部410は、図示しないインタフェース部からスタートパルスSPが与えられると、そのスタートパルスSPを図示しないインタフェース部からのシフトロックCK\_1に同期してレジスタ412で順次シフトし、一単位期間幅のアクティブPLのシフトパルスNSFTPとして各段から出力する。その後、比較的狭振幅(全体的な電圧レベルも低い)のシフトパルスNSFTPがレベル変換部432により比較的広振幅(全体的な電圧レベルも高い)のパルス信号に増幅されてスイッチ回路452の制御入力端に入力される。図示しないが、インバータ458の出力端側をPMOS456とする相補接続にすることもでき、この場合には、シフトレジスタ部410は、アクティブHのシフトパルスSFTPを各段から出力すればよいし、この変更に応じてNMOS459の制御入力端にインバータを設けるとよい。

#### 【0190】

周辺回路400Bは、走査部の他に、画素アレイ部102外(ここでは1箇所)で駆動パルスを生成するべく、レベル変換部482(レベル変換部432と対応)と論理回路484(論理回路422と対応)とバッファ486(バッファ442と対応)とを具備したパルス生成部480を有する。パルス生成部480の前段には実施例1で説明した補正期間調整部460が設けられており、イネーブルパルスENに関して、画素回路10を構成する駆動トランジスタ121の特性の環境依存性に対応した補正期間に調整された調整済イネーブルパルスENZがパルス生成部480に供給される。特に、実施例2の周辺回路400Bは、パルス生成部480を、走査線の最外部に配置している点に特徴がある。論理回路484は、アクティブHのパルス信号を生成しバッファ486を介してスイッチ回路452の入力端に供給する。図示しないが、バッファ486を複数列或いは複数行(全行或いは全列とはならない範囲で)を一単位として、その単位ごとに設けてもよいし、列ごと或いは行ごとに設けてもよい。パルス生成部480においては、補正期間調整部460から入力される比較的狭振幅(全体的な電圧レベルも低い)の調整済イネーブルパルスENZのパルス波形を1箇所のレベル変換部482を通して、比較的広振幅(全体的な電圧レベルも高い)のパルス信号に増幅して、1箇所の論理回路484に入力し、駆動パルスの元になる比較的広振幅(全体的な電圧レベルも高い)のパルス信号を生成する。尚、ここでは、1種(特に明示された自身用)の駆動パルスについての調整済イネーブルパルスENZに基づく最も簡易な構成例で説明しているが、場合によっては、他の駆動パルスについてのイネーブルパルスENを利用して新たな種類の駆動パルスの元となるパルス信号を生成することもある。

#### 【0191】

周辺回路400Bは、論理回路484で生成されたパルス信号を、バッファ442を通して、各行或いは各行に設けられたスイッチ回路452の入力端に入力し、スイッチ回路452の制御入力端を、各行或いは各列のレベル変換部432からのシフトパルスNSFTPにて各々所望のパルスを抜き出す。即ち、シフトパルスNSFTPがインアクティブHのときにはNMOS454とPMOS456とで構成されたCMOSスイッチがオフしNMOS459がオンすることで走査線の電位がローレベルとなる。一方、シフトパルスNSFTPがアクティブPLのときにはNMOS454とPMOS456とで構成されたCMOSスイッチがオンしNMOS459がオフすることで、走査線の電位がバッファ486の出力電位とほぼ同じになり、パルス生成部480で生成されたパルス信号が駆動パルスとして走査線に出力される。パルス生成部480ごとに論理回路484を構成するトランジスタの特

10

20

30

40

50

性ばらつきがあったとしても、その影響は全行或いは全列に同じように現れる。このため、論理回路 484 を構成するトランジスタの特性ばらつきに起因する駆動パルスの波形形状が行ごと或いは列ごとにばらつくことを抑制でき、輝度変化（表示むら）を抑制することができる。

#### 【0192】

図示しないが、レベル変換部 482 と論理回路 484 との配置順を逆にしてもよい。この場合、論理回路 484 の構成を低電圧回路で構成できる利点がある。この場合、パルス生成部 480においては、補正期間調整部 460 から入力される比較的狭振幅（全体的な電圧レベルも低い）の調整済イネーブルパルスENZのパルス波形を 1箇所の論理回路 484 に入力し、駆動パルスの元になる比較的狭振幅（全体的な電圧レベルも低い）のパルス信号を生成する。その後、1箇所のレベル変換部 482 を通して、比較的広振幅（全体的な電圧レベルも高い）のパルス信号に増幅して、バッファ 442 を通して、各列或いは各行に設けられたスイッチ回路 452 の入力端に入力し、スイッチ回路 452 の制御入力端を、各行或いは各列のレベル変換部 432 からのシフトパルスNSFTPにて各々所望のパルスを抜き出す。10

#### 【0193】

例えば、2Tr / 1C 構成に使用される書込駆動パルスWSに関しては、図 12 (C) に示すように、閾値補正用のイネーブルパルスWSEN\_1と移動度補正用のイネーブルパルスWS EN\_2に基づく補正期間調整部 460 にてパルス幅調整された調整済イネーブルパルスWSEN Z\_2 がレベル変換部 482 に供給され、比較的広振幅（全体的な電圧レベルも高い）のパルス信号に増幅されて論理回路 484 に供給される。論理回路 484 では、比較的広振幅（全体的な電圧レベルも高い）のイネーブルパルスWSEN\_1とイネーブルパルスWSEN\_2との論理和をとり、書込走査線 104 WS に供給する書込駆動パルスWSの元となるパルス信号を生成する。20

#### 【0194】

図 12 (C) では、2Tr / 1C 構成において、書込駆動パルスWSに関して示しているが、電源駆動パルスDSLに関しては、閾値補正用のイネーブルパルスWSEN\_1と移動度補正用のイネーブルパルスWSEN\_2とを、電源供給用のイネーブルパルスDSENに変更すればよい。又、レベルシフト部 430 や出力バッファ部 440 に関しては、例えば電源回路に変更し、イネーブルパルスDSENがアクティブのときには第 1 電位  $V_{cc\_H}$  を出力し、イネーブルパルスDSENがインアクティブのときには第 2 電位  $V_{cc\_L}$  を出力するように変更すればよい。この点は、比較例と同様である。30

#### 【0195】

図 12 (A) や図 12 (C) に示すような周辺回路 400B の構成の場合、各列或いは各行の同一種類（同一名称）の信号に関して、画素アレイ部 102 の外部から入力されるイネーブルパルスENのパルス波形を 1箇所の論理回路 422 に入力し、駆動パルスの元になるパルス信号を生成する。その後、バッファ 486 を通して、各列或いは各行に設けられたスイッチ回路 452 の入力端に入力し、スイッチ回路 452 の制御入力端を、各行或いは各列のレベル変換部 432 からのパルス信号にて各々所望のパルスを抜き出す。このような構成により、パネル環境温度変化に応じてパルス幅の自動調節が可能となるし、各行或いは各列に駆動パルスの形状のばらつきのない安定したパルス波形を供給することができ、論理回路 422 を構成するトランジスタの特性のばらつきに起因する補正期間のばらつきによる輝度むらを抑制することができる。図 12 (C) に示す書込駆動パルスWSに関して云えば、各行に閾値補正用のパルスや移動度補正用のパルス形状のばらつきのない安定した波形を供給することができ、環境温度変化に左右されずヨコスジのないユニフォミティの良好なパネルが得られる。40

#### 【0196】

図 12 (C) では、2Tr / 1C 構成に使用される書込駆動パルスWSに着目して説明したが、その他の 5Tr / 1C 型、4Tr / 1C 型、3Tr / 1C 型でも、画素回路 10 の各トランジスタを制御する各行或いは各列の駆動パルスの形状をばらつきのない安定した50

パルス波形とすることができます。例えば、 $5\text{ Tr} / 1\text{ C}$ 型における移動度補正では、第1トランジスタ $\text{TR}_1$ を駆動する電源走査パルスDSと書込トランジスタ $\text{TR}_W$ を駆動する書込駆動パルスWSの各アクティブ期間によって移動度補正期間が規定されることがあるが、電源走査パルスDSと書込駆動パルスWSのそれぞれについて、各行の各駆動パルスの形状をばらつきのない安定したパルス波形とすることができます。移動度補正期間の行ごとのばらつきを抑えることができるので、輝度むらのない良好な画像を表示することができる。この点は、同様に第1トランジスタ $\text{TR}_1$ を具備する $4\text{ Tr} / 1\text{ C}$ 型や $3\text{ Tr} / 1\text{ C}$ 型でも云える。又、閾値補正に関しては、 $5\text{ Tr} / 1\text{ C}$ 型、 $4\text{ Tr} / 1\text{ C}$ 型、 $3\text{ Tr} / 1\text{ C}$ 型の何れも、第1トランジスタ $\text{TR}_1$ を駆動する電源走査パルスDSのアクティブ期間によって閾値補正期間が規定されることがあるが、各行の電源走査パルスDSの形状をばらつきのない安定したパルス波形とすることができます。電源走査パルスDSのパルス形状が行ごとにばらつくことが抑制されるので、最初の閾値補正期間が行ごとにばらつくことを抑えることができるので、輝度むらのない良好な画像を表示することができる。10

### 【0197】

#### [変形例]

実施例2の周辺回路400Bでは、パルス生成部480を、走査線の最外部に配置していたが、これに限らず、例えば、図示しないが、走査線の配列方向の中間部に配置してもよい。中間部で分けた走査線の領域ごと（例えば走査方向の前段側の半分用と後段側の半分用）にバッファ486を設けてもよい。その他の点は実施例2と同様である。こうすることで、バッファ486から出力されるパルス信号の遅延量の差による弊害を小さくできる。或いは、1つのパルス生成部480を走査線の配列方向の丁度真ん中付近に配置することに限らず、複数のパルス生成部480を設ける場合にも、同様の手法を適用できる。例えば、図示しないが、N個（図は2個）のパルス生成部480を設ける場合には、走査線の配列方向をN個の領域に区分し、区分ごとに走査線の配列方向の丁度真ん中付近にパルス生成部480を配置すればよい。区分ごとに中間部で分けた走査線の領域ごと（例えば各区分における走査方向の前段側の半分用と後段側の半分用）にバッファ486を設けてもよい。20

### 【実施例3】

### 【0198】

図13は、駆動パルスの元になるパルス信号を生成する論理回路を構成するトランジスタ特性のばらつきに起因する表示むら対策に着目した実施例3の画素回路の駆動方法を説明する図である。図13（A）は、実施例3の周辺回路400Cの汎用的な構成例を示し、図13（B）は、その動作を説明するタイミングチャートである。30

### 【0199】

実施例3では、各列或いは各行の同一種類（同一名称）の信号に関して、複数列或いは複数行を一単位として、好適には1箇所で、駆動パルスの元になるパルス信号を生成し、このパルス信号を行ごと或いは列ごとに順にシフトして走査線への駆動パルスとして供給する。駆動パルスの形状（幅、変化特性等）が行ごと或いは列ごとにばらつく度合いを緩和し、論理回路を構成するトランジスタの特性ばらつきに起因する駆動パルスの形状のばらつきによる補正期間のばらつきが輝度むら（カラー表示の場合は色むら）として現れる現象を改善する。これにより、一連の補正処理が一単位期間で完結される場合に限らず、一連の補正処理が複数の単位期間に亘る場合においても、駆動パルスの形状（幅、変化特性等）が行ごと或いは列ごとにばらつく度合いを緩和し、論理回路422を構成するトランジスタの特性ばらつきに起因する駆動パルスの形状のばらつきによる補正期間のばらつきが輝度むら（カラー表示の場合は色むら）として現れる現象を改善する。40

### 【0200】

例えば、分割閾値補正と移動度補正とを併用する場合、図6に示したタイミングチャートから理解されるように、書込駆動パルスWSの1サイクルは、初期化期間D、閾値補正期間E、書込み&移動度補正期間Hが存在し、複数の水平走査期間（単位期間の一例）に亘る。書込み&移動度補正を行なうラインと分割閾値補正を行なう他のラインとでは書込駆50

動パルスWSが異なるため、全ラインに対して同じ駆動パルスを1箇所から供給して各ラインではスイッチ選択する実施例1や実施例2の構成では、駆動パルスの波形ばらつきの問題に対する改善ができない。

#### 【0201】

実施例3では、この対策として、処理サイクルの全体が複数の水平走査期間に亘る駆動パルスに関して、その元になるパルス信号を予め生成してから順次シフトして走査線に出力する構成とすることで対処する。実施例1等では、レジスタ412に入力されるシフトロックCK\_1の1周期は駆動パルスの1周期と同じであり、例えば書き駆動パルスWSについては1水平周期と同じであった。これに対して、実施例3では、1水平周期内における初期化期間D、閾値補正期間E、或いは書き込み&移動度補正期間Hの分解能（1水平周期に対してM倍とする）を担保するべく実施例1等のシフトロックCK\_1のH/M倍の周期のシフトロックCK\_3とする。換言すると、シフトロックCK\_3の周波数は、実施例1等のシフトロックCK\_1の周波数に対してM倍である。

10

#### 【0202】

具体的には、実施例3の周辺回路400Cは、シフトレジスタ部410の前段に、論理回路484を具備したパルス生成部480を備え、又、シフトレジスタ部410とレベルシフト部430と出力バッファ部440とを備える。パルス生成部480には、レベル変換部482やバッファ486は不要である。周辺回路400Cは、比較例の周辺回路400Zとの対比では、シフトレジスタ部410とレベルシフト部430との間に設けられていた論理回路部420を取り外し、全段共通の論理回路422をシフトレジスタ部410の前段に備えた構成である。

20

#### 【0203】

パルス生成部480の前段には実施例1で説明した補正期間調整部460が設けられている。図の例では、一の種類の処理期間（例えば初期化期間D、閾値補正期間E）と対応する一のイネーブルパルスEN\_1と他の種類の処理期間（例えば書き込み&移動度補正期間H）と対応する他のイネーブルパルスEN\_2の内のイネーブルパルスEN\_2の系統に補正期間調整部460が配置されている。

#### 【0204】

論理回路484には、イネーブルパルスEN\_1と、イネーブルパルスEN\_2に関して、画素回路10を構成する駆動トランジスタ121の特性の環境依存性に対応した補正期間に調整された調整済イネーブルパルスENZ\_2と、一単位期間を規定するシフトクロックCK\_1と、全行分或いは全列分の基準となるタイミング信号TSと、が供給される。論理回路484は、シフトクロックCK\_1に基づき一のイネーブルパルスEN\_1のゲート処理に使用される一の種類のウインドウパルスWD\_1と調整済イネーブルパルスENZ\_2のゲート処理に使用される他の種類のウインドウパルスWD\_2とを生成する。論理回路484は、イネーブルパルスEN\_1と調整済イネーブルパルスENZ\_2とウインドウパルスWD\_1とウインドウパルスWD\_2とに基づき、複数の単位期間に亘る駆動パルスの元になる複数の単位期間に亘るパルス信号を生成する。

30

#### 【0205】

パルス生成部480は、論理回路484で生成されたパルス信号を初段のレジスタ412にスタートパルスSPとして供給する。シフトレジスタ部410は、例えば、図13（B）に示すように、パルス生成部480で生成されたパルス信号が初段のレジスタ412に与えられると、そのパルス信号をシフトロックCK\_3に同期してシフトロックCK\_1の1周期分ずつレジスタ412で順次シフトし、アクティブHのシフトパルスSFTPとして各段から出力する（図中の参照子「\_n」は段数を示す）。シフトレジスタ部410から出力された比較的狭振幅（全体的な電圧レベルも低い）のシフトパルスSFTPはレベルシフト部430にて比較的広振幅（全体的な電圧レベルも高い）の出力パルスに増幅され、更に出力バッファ部440のバッファ442を介して対応する段の走査線に出力される。

40

#### 【0206】

実施例3の周辺回路400Cを、例えば2Tr/1C構成の画素回路10に適用すれば

50

、パネル環境温度変化に応じてパルス幅の自動調節が可能となるし、分割閾値補正と移動度補正とを併用する場合においても、書込駆動パルスWSの元になるパルス信号を1箇所で生成して、このパルス信号を順次シフトして各書込走査線104WSに供給することができる。そのため、分割閾値補正と移動度補正とを行なう場合に一連の処理サイクルが複数の水平走査期間に亘る場合でも、論理回路484を構成するトランジスタの特性ばらつきに起因する書込駆動パルスWSの波形形状が行ごとにばらつくことを抑制でき、環境温度変化に左右されず、輝度変化（表示むら）を抑制することができる。

#### 【実施例4】

##### 【0207】

図14は実施例4を説明する図である。実施例4は、前述の素子特性の環境依存性に対応した補正期間調整の技術が適用された表示装置を搭載した電子機器についての事例である。本実施形態の表示むら抑制処理は、ゲーム機、電子ブック、電子辞書、携帯電話機等の各種の電子機器に使用される電流駆動型の表示素子を具備した表示装置に適用することができる。

##### 【0208】

例えば、図14（A）は、電子機器700が、画像表示装置の一例である表示モジュール704を利用したテレビジョン受像機702の場合の外観例を示す斜視図である。テレビジョン受像機702は、台座706に支持されたフロントパネル703の正面に表示モジュール704を配置した構造となっており、表示面にはフィルターガラス705が設けられている。図14（B）は、電子機器700がデジタルカメラ712の場合の外観例を示す図である。デジタルカメラ712は、表示モジュール714、コントロールスイッチ716、シャッターボタン717、その他を含んでいる。図14（C）は、電子機器700がビデオカメラ722の場合の外観例を示す図である。ビデオカメラ722は、本体723の前方に被写体を撮像する撮像レンズ725が設けられ、更に、表示モジュール724や撮影のスタート／ストップスイッチ726等が配置されている。図14（D）は、電子機器700がコンピュータ732の場合の外観例を示す図である。コンピュータ732は、下型筐体733a、上側筐体733b、表示モジュール734、Webカメラ735、キーボード736等を含んでいる。図14（E）は、電子機器700が携帯電話機742の場合の外観例を示す図である。携帯電話機742は、折り畳み式であり、上側筐体743a、下側筐体743b、表示モジュール744a、サブディスプレイ744b、カメラ745、連結部746（この例ではヒンジ部）、ピクチャーライト747等を含んでいる。

##### 【0209】

ここで、表示モジュール704、表示モジュール714、表示モジュール724、表示モジュール734、表示モジュール744a、サブディスプレイ744bは、本実施形態による表示装置を用いることにより作製される。これにより、各電子機器700は、駆動トランジスタの閾値電圧や移動度のばらつき（更には、kのばらつき）に起因する輝度ばらつきを補正することができるだけでなく、画素回路10を構成する駆動トランジスタ121の特性ばらつきに起因する表示むらを、環境（例えば温度や湿度）の変化に左右されずに抑制・解消することができ、高画質の表示を行なうことができる。

##### 【0210】

以上、本明細書で開示する技術について実施形態を用いて説明したが、請求項の記載内容の技術的範囲は前記実施形態に記載の範囲には限定されない。本明細書で開示する技術の要旨を逸脱しない範囲で前記実施形態に多様な変更または改良を加えることができ、そのような変更または改良を加えた形態も本明細書で開示する技術の技術的範囲に含まれる。前記の実施形態は、請求項に係る技術を限定するものではなく、実施形態の中で説明されている特徴の組合せの全てが、本明細書で開示する技術が対象とする課題の解決手段に必須であるとは限らない。前述した実施形態には種々の段階の技術が含まれており、開示される複数の構成要件における適宜の組合せにより種々の技術を抽出できる。実施形態に示される全構成要件から幾つかの構成要件が削除されても、本明細書で開示する技術が対

10

20

30

40

50

象とする課題と対応した効果が得られる限りにおいて、この幾つかの構成要件が削除された構成も、本明細書で開示する技術として抽出され得る。

#### 【0211】

例えば実施例1及び実施例2では、画素アレイ部102外の1箇所で駆動パルスの元になるパルス信号を生成し、その後に、各列或いは各行の各配線（走査線）にスイッチ回路を介して出力する構成にしていたが、本実施形態で開示する技術は、これには限定されない。例えば、スイッチ部450やパルス生成部480は、画素アレイ部102外に配置することに限らず、画素アレイ部102内（例えば周縁部）に配置してもよい。

#### 【0212】

論理回路を構成するトランジスタの特性ばらつきに起因する表示むらを抑制するに当たっては、パルス生成部480で生成されたパルス信号をシフトレジスタ部410からのシフトパルスに基づきスイッチ選択して走査線に供給する実施例1或いは実施例2の手法と、パルス生成部480で生成されたパルス信号を順次シフトする実施例3との中間的な構成にすることもできる。この場合先ず、実施例1或いは実施例2の手法によりパルス生成部480にて駆動パルスの元になるパルス信号を生成し、パルス生成部で生成されたパルス信号を一単位期間分ずつシフトレジスタ部（シフトレジスタ部410とは異なる）でシフトしてスイッチ部450に供給する。そして、選択部の駆動線の選択に基づいて（つまりシフトレジスタ部410から出力されるシフトパルスに基づいて）、シフトレジスタ部から出力されたパルス信号をスイッチ部450のスイッチ回路452に取り込んで駆動線に供給する構成とすればよい。このような変形構成では、シフトレジスタ部が2箇所に必要となるので回路規模が増える。

#### 【0213】

トランジスタをnチャネルとpチャネルで入れ替え、それに合わせて、電源や信号の極性を逆転させる等した相補型の構成にできることは云うまでもない。

#### 【0214】

前記実施形態の記載を踏まえれば、特許請求の範囲に記載の請求項に係る技術は一例であり、例えば、以下の技術が抽出される。以下列記する。

##### [付記1]

表示部と、

保持容量と、

映像信号と対応する駆動電圧を保持容量に書き込む書き込トランジスタと、  
保持容量に書き込まれた駆動電圧に基づいて表示部を駆動する駆動トランジスタと、  
書き込トランジスタと駆動トランジスタの少なくとも一方を駆動するために使用される駆動パルスの元になるパルス信号の幅を環境変化に対応して調整するパルス幅調整部、  
とを備えた表示装置。

##### [付記2]

表示部と、保持容量と、書き込トランジスタと、駆動トランジスタとを有する画素回路が所定の方向に配列されている画素部を備え、

画素部には、所定の方向に配列されている各書き込トランジスタと各駆動トランジスタの少なくとも一方に駆動パルスを供給する駆動線が配されており、

駆動線を選択する選択部と、

パルス幅調整部から出力されたパルス信号に基づいて、駆動パルスの元になるパルス信号を生成するパルス生成部、

とを更に備え、

選択部は、パルス生成部で生成されたパルス信号に基づいて、駆動線へ駆動パルスを供給する付記1に記載の表示装置。

##### [付記3]

パルス幅調整部は、書き込トランジスタ又は駆動トランジスタの近傍に配置されている付記1又は付記2に記載の表示装置。

##### [付記4]

10

20

30

40

50

パルス幅調整部は、画素部外において画素部の近傍に配置されている付記 2 に記載の表示装置。

[付記 5]

パルス幅調整部は、入力されたパルス信号を遅延する遅延部と、遅延部に入力されたパルス信号及び遅延部から出力されたパルス信号に基づいてパルス信号を生成するゲート回路部とを有する付記 1 乃至付記 4 の何れか 1 項に記載の表示装置。

[付記 6]

選択部は、駆動線ごとに設けられたパルス生成部を含む付記 1 乃至付記 5 の何れか 1 項に記載の表示装置。

[付記 7]

10

駆動線の数よりも少ない数のパルス生成部を備え、

選択部は、パルス生成部で生成されたパルス信号に基づいて、複数の駆動線へ駆動パルスを供給する付記 1 乃至付記 5 の何れか 1 項に記載の表示装置。

[付記 8]

全駆動線について 1 つのパルス生成部が設けられている付記 7 に記載の表示装置。

[付記 9]

全駆動線の内の一単位ごとに複数の駆動線を一単位として、一単位ごとにパルス生成部が設けられている付記 7 に記載の表示装置。

[付記 10]

20

選択部の駆動線の選択に基づき、パルス生成部で生成されたパルス信号を取り込んで、駆動線に供給するスイッチ回路、を駆動線ごとに有するスイッチ部を更に備えた付記 7 乃至付記 9 の何れか 1 項に記載の表示装置。

[付記 11]

スイッチ回路は、トランジスタゲート構造である付記 10 に記載の表示装置。

[付記 12]

パルス生成部は、各駆動線について、同じタイミングのパルス信号を生成する付記 10 又は付記 11 に記載の表示装置。

[付記 13]

選択部は、パルス生成部で生成されたパルス信号を一単位期間分ずつシフトして順に駆動線に供給するシフトレジスタ部を有する付記 7 乃至付記 9 の何れか 1 項に記載の表示装置。

30

[付記 14]

駆動パルスは、書込トランジスタを介して映像信号を保持容量の一端に供給しつつ駆動トランジスタを介して保持容量に電流を供給する処理にも使用される付記 1 乃至付記 12 の何れか 1 項に記載の表示装置。

[付記 15]

駆動パルスは、駆動トランジスタの閾値電圧のばらつきを補正するためにも使用される付記 1 乃至付記 14 の何れか 1 項に記載の表示装置。

[付記 16]

画素部は、画素回路が 2 次元マトリクス状に配列されている付記 1 乃至付記 15 の何れか 1 項に記載の表示装置。

40

[付記 17]

表示部は自発光型である付記 1 乃至付記 16 の何れか 1 項に記載の表示装置。

[付記 18]

表示部と、

保持容量と、

映像信号と対応する駆動電圧を保持容量に書き込む書込トランジスタと、

保持容量に書き込まれた駆動電圧に基づいて表示部を駆動する駆動トランジスタ、とを備え、

書込トランジスタと駆動トランジスタの少なくとも一方で使用される駆動パルスは、パ

50

ルス幅が環境依存性に対応して調整可能に構成されている画素回路。

[付記 19]

表示部、保持容量、映像信号と対応する駆動電圧を保持容量に書き込む書き込トランジスタ、及び、保持容量に書き込まれた駆動電圧に基づいて表示部を駆動する駆動トランジスタを具備した表示素子が配列された画素部と、

画素部に供給される映像信号を生成する信号生成部、  
とを備え、

画素部には、所定の方向に配列されている各書き込トランジスタと各駆動トランジスタの少なくとも一方を駆動するために駆動パルスを供給する駆動線が配されており、

駆動線を選択する選択部と、

10

書き込トランジスタと駆動トランジスタの少なくとも一方を駆動するために使用される駆動パルスの元になるパルス信号の幅を環境変化に対応して調整するパルス幅調整部と、

パルス幅調整部から出力されたパルス信号に基づいて、駆動パルスの元になるパルス信号を生成するパルス生成部、

とを更に備え、

選択部は、パルス生成部で生成されたパルス信号に基づいて、駆動線へ駆動パルスを供給する電子機器。

[付記 20]

表示部、保持容量、映像信号と対応する駆動電圧を保持容量に書き込む書き込トランジスタ、及び、保持容量に書き込まれた駆動電圧に基づいて表示部を駆動する駆動トランジスタを具備した表示素子が配列された画素部を備えた表示装置を駆動する方法であって、

20

書き込トランジスタと駆動トランジスタの少なくとも一方を駆動するために使用される駆動パルスの元になるパルス信号の幅を環境変化に対応して調整する表示装置の駆動方法。

【符号の説明】

【0215】

1 ... 表示装置、10 ... 画素回路、11 ... 発光素子、100 ... 表示パネル部、101 ... 基板、102 ... 画素アレイ部、103 ... 垂直駆動部、104 ... 書き込走査部、105 ... 駆動走査部、106 ... 水平駆動部、120 ... 保持容量、121 ... 駆動トランジスタ、125 ... サンプリングトランジスタ(書き込トランジスタ)、127 ... 有機EL素子、130 ... インタフェース部、200 ... 駆動信号生成部、220 ... 映像信号処理部、460 ... 補正期間調整部、462 ... 遅延部、466 ... ゲート回路部、480 ... パルス生成部、484 ... 論理回路、700 ... 電子機器

30

【図1】  
[図1]



【 四 3 】



【図2】



【図4】



【図5】

[図5]



【図6】



【図7】



【図8】



【図9】



【図10】



【図11】



【図12】



【図13】

[図13]  
<実施例3>

【図14】

[図14]  
<実施例4・電子機器>

---

フロントページの続き

(51)Int.Cl.

F I

G 0 9 G      3/20      6 4 2 A

(72)発明者 内野 勝秀

東京都港区港南1丁目7番1号 ソニー株式会社内

審査官 武田 悟

(56)参考文献 特開2010-2795 (JP, A)

特開2005-134459 (JP, A)

特開2010-2796 (JP, A)

(58)調査した分野(Int.Cl., DB名)

G 0 9 G      3 / 0 0      -      3 / 3 8