

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第3区分

【発行日】平成22年12月16日(2010.12.16)

【公表番号】特表2008-535396(P2008-535396A)

【公表日】平成20年8月28日(2008.8.28)

【年通号数】公開・登録公報2008-034

【出願番号】特願2008-504332(P2008-504332)

【国際特許分類】

H 04 B 1/16 (2006.01)

H 03 G 3/20 (2006.01)

【F I】

H 04 B 1/16 R

H 03 G 3/20 Z

【誤訳訂正書】

【提出日】平成22年10月27日(2010.10.27)

【誤訳訂正1】

【訂正対象書類名】明細書

【訂正対象項目名】0012

【訂正方法】変更

【訂正の内容】

【0012】

デジタル・ゲイン規格化ループ229は、二つの直交位相チャンネル経路に設けられた乗算器326を含み、乗算器326はフィードバック・ループを利用して、弱信号をビットに昇格させることによりNビット信号のより重要なMビットを抽出し、それによりNビット・デジタル信号をMビット・デジタル信号に動的に規格化する。電力推定ブロック312により判定される、Mビット・デジタル信号の電力レベルを示す信号は閾値レベル比較器314に供給されて、電力信号を所定の閾値レベルと(dB単位で)比較する。結果を表す信号はヒステリシス論理310に供給され、ヒステリシス論理210は所定のヒステリシス範囲信号も(dB単位で)受信して、信号を検査する。ヒステリシス論理310の出力は、フィードバック経路のチャッタを低減するために利用され、K倍器の入力である。Kはデジタル・ゲイン規格化ループ229の安定化速度に応じて選択される。Kの値は開ループ・ゲインを決定する。K倍器316の出力はループ・積分器に提供され、ループ積分器は加算器318、レジスタ322及びその間のフィードバック経路から成る。動的ゲイン規格化ループ229のループ・フィルタはK倍器及びループ積分器を含む。ループ・フィルタは動的ゲイン規格化ループ229のループ・ダイナミクスを制御する。ループ積分器の出力は、乗算器326に給電する前に、ループ線形化器324に供給される。ループ線形化器324は、対数スケールでゲイン規格化乗算器326のスケール変換を実行して、制御ループを線形化する。

【誤訳訂正2】

【訂正対象書類名】明細書

【訂正対象項目名】0013

【訂正方法】変更

【訂正の内容】

【0013】

任意の所与の時刻におけるLNA状態変化は、切替式LNAゲイン変化補償ブロック228により判定され、マルチプレクサ302で受信されたRFゲイン制御ユニット226からのLNA制御信号に応答してLNAゲイン変化値として入力される。マルチプレクサ302へ入力されるLNAゲイン変化値は、無線のファクトリ位相整合(factory

phasing) 中に較正される。これとは別に、LNAゲイン変化が部位毎にあまり多く無い場合、これらの値はLNAの特性データから単に導出されて、このファクトリ位相整合処理を回避する。

【誤訳訂正3】

【訂正対象書類名】明細書

【訂正対象項目名】0014

【訂正方法】変更

【訂正の内容】

【0014】

(現在のLNA状態に依存して正又は負いいずれかのゲイン補償値である)LNAゲイン変化値は、遅延ブロック304における所定の遅延により最初に遅延される。このLNAゲイン変化値は、対数スケールがゲイン規格化乗算器326において適用されて、制御ループを線形化しているので、デシベルの単位である。所定の遅延が、信号がLNAステージ212からデジタル・ゲイン規格化乗算器326まで移動する時間に対応する。LNAステージ変化を有するデジタル・ゲイン補償を固有の時間に調整して指定された遅延期間中の所望されない遷移を回避することが必要である。固定遅延ブロック304に続いて、ゲイン変化検出論理ブロック306が変化検出パルスを生成して、LNAゲイン変化補償値を、デジタル・ゲイン規格化ループのループ積分レジスタ322に動的に取り込むことを可能にする。この負荷パルスの生成と同時に、ループ積分レジスタ322は、LNAゲイン変化補償値をレジスタ322における現在の値と組み合わせた新しい値を利用して動的に更新され、それによりLNAゲイン変化値によりレジスタ322の現在の成分をバイアスする。この補償の効果は、補償を実行しなければデジタル・ゲイン規格化ユニット228の出力で発生するゲイン遷移を最小化することである。このような遷移は、補償を実行しなければ、ユニット228が入力において大きなLNAゲイン変化(例えば16dB以上)を探知しなければならないことに起因して発生する。

【誤訳訂正4】

【訂正対象書類名】明細書

【訂正対象項目名】0015

【訂正方法】変更

【訂正の内容】

【0015】

遅延ブロック304の出力も加算器320に給電されて、故にMUX308に給電されてLNAゲイン変化を減算し、それによりループ積分レジスタ322を、それに加算されるものを減算することにより動的に変化させる。

【誤訳訂正5】

【訂正対象書類名】明細書

【訂正対象項目名】0022

【訂正方法】変更

【訂正の内容】

【0022】

R F受信器は、A/D変換器に接続されたレジスタも含み、デジタル信号を動的に調整する段階は、ゲイン変化値とレジスタの現在の値との組み合わせを、レジスタに動的に取り込む段階を備える。加えて、受信器はゲイン変化検出論理ブロックを含んで、変化検出パルスを生成し、ゲイン変化値と現在の値との組み合わせをレジスタに動的に取り込む段階は、変化検出パルスに応答して組み合わせをレジスタに動的に取り込む段階を備える。また、R F受信器は、ゲイン補償を実行するためのゲイン補償ユニットを含み、ゲイン補償ユニットはレジスタを備え、ゲイン変化値と現在の値との組み合わせをレジスタに動的に取り込む段階は、信号が少なくとも一つのR F/I Fアナログ・ステージからゲイン補償ユニットに移動する期間に対応する所定の遅延の後に、ゲイン変化値と現在の値との組み合わせをレジスタに動的に取り込む段階を備える。

**【誤訳訂正 6】**

【訂正対象書類名】特許請求の範囲

【訂正対象項目名】全文

【訂正方法】変更

【訂正の内容】

【特許請求の範囲】

【請求項 1】

R F ゲイン制御ユニットに接続される少なくとも 1 つの R F / I F アナログ・ステージを含む R F / 中間周波数 ( I F ) 経路を有する無線周波数 ( R F ) 受信器におけるゲイン補償のための方法であって、前記少なくとも 1 つの R F / I F アナログ・ステージは複数の構成要素を含み、前記複数の構成要素の各々は 1 つ以上の状態を有し、前記 R F 受信器はアナログ・デジタル ( A / D ) 変換器を更に含み、前記方法は、

R F 信号を受信する段階と、

前記少なくとも 1 つの R F / I F アナログ・ステージの前記複数の構成要素の 1 つ以上のうちの 1 つ以上の状態を動的に調整する段階と、

前記 A / D 変換器が前記 R F 信号をデジタル化して N ビット・デジタル信号を生成する段階と、

前記 N ビット・デジタル信号を前記 R F ゲイン制御ユニットに供給する段階と、

前記 N ビット・デジタル信号に応答して、前記 R F ゲイン制御ユニットがゲイン制御信号を生成する段階と、

フィードバック・ループを用いて、M < N であるとき、弱信号をビットに昇格させることにより、N ビット信号のより重要な M ビットを抽出して前記 N ビット・デジタル信号を M ビット信号範囲に動的に規格化し、M ビット・デジタル信号を導出する段階であって、前記ゲイン制御信号と少なくとも 1 つの R F / I F アナログ・ステージに関連するゲイン変化値とに応答して、前記少なくとも 1 つの R F / I F アナログ・ステージの複数の構成要素のうちの 1 つ以上の構成要素の前記 1 つ以上の、動的に調整された状態を補償するために前記 M ビット・デジタル信号を動的に調整する段階を含む、前記導出する段階とを備え、前記フィードバック・ループはレジスタを含み、前記 M ビット・デジタル信号を動的に調整する段階は、前記ゲイン変化値と前記レジスタの現在の値との組み合わせを、前記レジスタに動的に取り込む段階を含む、方法。

【請求項 2】

前記少なくとも 1 つの R F / I F アナログ・ステージが少なくとも 1 つの切替式 L N A を備え、前記 M ビット・デジタル信号を動的に調整する段階は、前記ゲイン制御信号に応答して、前記少なくとも 1 つの切替式 L N A の、動的に調整された状態を補償するために前記 M ビット・デジタル信号を動的に調整する段階を含む、請求項 1 に記載の方法。

【請求項 3】

前記少なくとも 1 つの R F / I F アナログ・ステージが少なくとも 1 つのミキサを備え、前記 M ビット・デジタル信号を動的に調整する段階は、前記ゲイン制御信号に応答して、前記少なくとも 1 つのミキサの、動的に調整された状態を補償するために前記 M ビット・デジタル信号を動的に調整する段階を含む、請求項 1 に記載の方法。

【請求項 4】

前記少なくとも 1 つの R F / I F アナログ・ステージが少なくとも 1 つのベースバンド・ゲイン制御ステージを備え、前記 M ビット・デジタル信号を動的に調整する段階は、前記ゲイン制御信号に応答して、前記少なくとも 1 つのベースバンド・ゲイン制御ステージの、動的に調整された状態を補償するために前記 M ビット・デジタル信号を動的に調整する段階を含む、請求項 1 に記載の方法。

【請求項 5】

前記ゲイン変化値は、前記少なくとも 1 つの R F / I F アナログ・ステージの特性データから導出された所定の値である、請求項 1 に記載の方法。

【請求項 6】

前記ゲイン変化値は、前記RF受信器の製造処理の間に較正される所定の値である、請求項1に記載の方法。

【請求項7】

前記受信器は変化検出パルスを生成するゲイン変化検出論理ブロックを備え、前記ゲイン変化値と前記現在の値との前記組み合わせを前記レジスタに動的に取り込む前記段階は、前記変化検出パルスに応答して前記組み合わせを前記レジスタに動的に取り込む段階を備える、請求項1に記載の方法。

【請求項8】

前記RF受信器は、前記ゲイン補償を実行するためのゲイン補償ユニットを更に備え、前記ゲイン補償ユニットは前記レジスタを備え、前記ゲイン変化値と前記現在の値との前記組み合わせをレジスタに動的に取り込む前記段階は、信号が前記少なくとも1つのRF/I.Fアナログ・ステージから前記ゲイン補償ユニットに移動する期間に対応する所定の遅延の後に、前記ゲイン変化値と前記現在の値との前記組み合わせを前記レジスタに動的に取り込む段階を備える、請求項1に記載の方法。

【請求項9】

RFゲイン制御ユニットに接続される少なくとも1つのRF/I.Fアナログ・ステージを含むRF中間周波数経路を有する無線周波数(RF)受信器における位相補償のための方法であって、前記少なくとも1つのRF/I.Fアナログ・ステージは複数の構成要素を含み、前記複数の構成要素の各々は、1つ以上の状態を有し、前記RF受信器は、アナログ・デジタル(A/D)変換器を更に含み、前記方法は、

RF信号を受信する段階と、

前記少なくとも1つのRF/I.Fアナログ・ステージの前記複数の構成要素の1つ以上のうちの1つ以上の状態を動的に調整する段階と、

前記A/D変換器が前記RF信号をデジタル化してNビットのデジタル信号を生成する段階と、

Nビット・デジタル信号を前記RFゲイン制御ユニットに供給する段階と、

前記Nビット・デジタル信号に応答して、前記RFゲイン制御ユニットがゲイン制御信号を生成する段階と、

フィードバック・ループを用いて、M < Nであるとき、弱信号をビットに昇格させることによりNビット信号のより重要なMビットを抽出して前記Nビット・デジタル信号をMビット信号範囲に動的に規格化し、Mビット・デジタル信号を導出する段階であって、前記ゲイン制御信号と少なくとも1つのRF/I.Fアナログ・ステージに関連するゲイン変化値とに応答して、前記少なくとも1つのRF/I.Fアナログ・ステージの複数の構成要素のうちの1つ以上の構成要素の前記1つ以上の、動的に調整された状態を補償するために前記Mビット・デジタル信号を動的に調整する段階を含む、前記導出する段階と、

前記ゲイン制御信号と前記少なくとも1つのRF/I.Fアナログ・ステージに関する位相変化値とに応答して前記少なくとも1つのRF/I.Fアナログ・ステージの前記複数の構成要素の1つ以上の構成要素の、動的に調整された状態を補償するために前記Mビット・デジタル信号を動的に位相調整する段階と

を備え、前記フィードバック・ループはレジスタを含み、前記Mビット・デジタル信号を動的に調整する段階は、前記ゲイン変化値と前記レジスタの現在の値との組み合わせを、前記レジスタに動的に取り込む段階を含む、方法。

【請求項10】

前記位相変化値は少なくとも1つのRF/I.Fアナログ・ステージの特性データから導出される所定の値である、請求項9に記載の方法。

【請求項11】

前記位相変化値は受信器の製造処理中に較正される所定の値である、請求項9に記載の方法。

【請求項12】

前記受信器は前記位相補償を実行するための位相補償ユニットを更に備え、前記Mビット

・デジタル信号を動的に位相調整する前記段階は、前記ゲイン制御信号と、前記少なくとも1つのRF / IFアナログ・ステージ及び所定の期間に関連付けられる位相変化値とに応答して、前記Mビット・デジタル信号を動的に位相調整して、前記少なくとも1つのRF / IFアナログ・ステージの、動的に調整された状態を補償する段階を備え、前記所定の期間は、信号が前記少なくとも1つのRF / IFアナログ・ステージから位相補償ユニットまで移動する、前記ゲイン制御信号が従う時間に対応する、請求項9に記載の方法。

#### 【請求項13】

前記Mビット・デジタル信号を動的に位相調整する前記段階は、デジタル複素位相シフト作用に従って前記Mビット・デジタル信号を動的に位相調整する段階を含む、請求項9に記載の方法。

#### 【請求項14】

無線周波数(RF)受信器であって、

アンテナと

アンテナに接続され、アナログ信号を処理するための少なくとも1つのRF / 中間周波数(IF)アナログ・ステージと、

前記少なくとも1つのRF / IFアナログ・ステージに接続されて前記アナログ信号をデジタル信号に変換するためのアナログ・デジタル(A / D)変換器と、

前記A / D変換器に接続されて、そこから前記デジタル信号を受信して、それに応答してゲイン制御信号を生成するRFゲイン制御ユニットであって、前記RFゲイン制御ユニットも前記少なくとも1つのRF / IFアナログ・ステージに接続されて、前記ゲイン制御信号を、それを制御するためにそこに提供するRFゲイン制御ユニットと、

前記A / D変換器と前記RFゲイン制御ユニットとに接続されて、前記Nビット・デジタル信号を、M < NであるMビット信号範囲に動的に規格化してMビット信号を導出するためのデジタル・ゲイン規格化ループと

を備え、前記デジタル・ゲイン規格化ループは1つ以上のミキサを含み、前記1つ以上のミキサの各々は、前記Nビット・デジタル信号を受信するように結合される第1入力と、前記1つ以上のミキサのうちの1つの出力に接続される第2入力とを有して、フィードバック・ループを形成し、前記フィードバック・ループは、弱信号をビットに昇格させることによりNビット信号のより重要なMビットを抽出して、前記Nビット・デジタル信号をMビット・デジタル信号に動的に規格化し、前記フィードバック・ループは、少なくとも1つのRF / IFアナログ・ステージに関連するゲイン変化値と前記レジスタの現在の値との組み合わせを動的に取り込むレジスタを含み、前記フィードバック・ループは、前記ゲイン制御信号と前記ゲイン変化値とに応答して、前記少なくとも1つのRF / IFアナログ・ステージの複数の構成要素のうちの1つ以上の構成要素の前記1つ以上の、動的に調整された状態を補償するために前記Mビット・デジタル信号を動的に調整する、無線周波数(RF)受信器。

#### 【請求項15】

前記RF受信器は、前記RFゲイン制御ユニットに接続されて、前記ゲイン制御信号に応答して前記Mビット・デジタル信号を動的にゲイン調整して、前記少なくとも1つのRF / IFアナログ・ステージの、動的に調整された状態を補償するためのデジタル・ゲイン補償ユニットを更に備える、請求項14に記載のRF受信器。

#### 【請求項16】

前記RF受信器は、前記デジタル・ゲイン規格化ループと前記RFゲイン制御ユニットとに接続され、前記ゲイン制御信号に応答して前記Mビット・デジタル信号を動的に位相調整して、前記少なくとも1つのRF / IFアナログ・ステージの、動的に調整された状態を補償するデジタル位相補償ユニットを含む、請求項15に記載のRF受信器。