

(19) 日本国特許庁(JP)

## (12) 公開特許公報(A)

(11) 特許出願公開番号

特開2005-168221

(P2005-168221A)

(43) 公開日 平成17年6月23日(2005.6.23)

(51) Int.CI.<sup>7</sup>

H02M 3/155

F 1

H02M 3/155

テーマコード(参考)

P

5 H 7 3 O

審査請求 未請求 請求項の数 1 O L (全 11 頁)

(21) 出願番号

特願2003-405280 (P2003-405280)

(22) 出願日

平成15年12月4日 (2003.12.4)

(71) 出願人 000005821

松下電器産業株式会社

大阪府門真市大字門真1006番地

(74) 代理人 100113859

弁理士 板垣 孝夫

(74) 代理人 100068087

弁理士 森本 義弘

(72) 発明者 西原 恵司

大阪府門真市大字門真1006番地 松下  
電器産業株式会社内

(72) 発明者 衣川 宏樹

大阪府門真市大字門真1006番地 松下  
電器産業株式会社内

最終頁に続く

(54) 【発明の名称】 PWM回路装置

## (57) 【要約】

【課題】 最大デューティーを上げ、かつ、急激な入出力の変動への応答性・電流能力を改善できるPWM回路装置を提供するものである。

【解決手段】 コイル負荷(5)をPWM駆動して出力電圧(E)を出力するPWM回路装置であって、基準電圧(REF1)と前記出力電圧(E)を比較するエラーアンプ(8)と、エラーアンプ(8)の出力(C)と他の入力(B)を比較して両者のうち低い方の電圧を出力する最小値回路(3)と、基準周波数(F)を出力する発振器(1)と、最小値回路(3)の出力と発振器(1)の出力を比較するコンパレータ(2)と、コンパレータ(2)の出力(D)と発振器(1)の出力を用いてコンパレータ(2)の出力を数えるカウンタ(9)と、カウンタ(9)の出力に応じて出力電圧を変える基準電圧源作成回路(14)とを設け、基準電圧源作成回路(14)の出力を最小値回路(3)の前記他の入力として印加し、前記コンパレータ(2)の出力側の信号でコイル負荷(5)を駆動する。

【選択図】 図1



## 【特許請求の範囲】

## 【請求項 1】

コイル負荷を PWM 駆動して出力電圧を出力する PWM 回路装置であって、  
基準電圧と前記出力電圧を比較するエラーアンプと、  
前記エラーアンプの出力と他の入力を比較して両者のうち低い方の電圧を出力する最小  
値回路と、

基準周波数を出力する発振器と、  
前記最小値回路の出力と前記発振器の出力を比較するコンパレータと、  
前記コンパレータの出力と前記発振器の出力を用いて前記コンパレータの出力を数える  
カウンタと、

前記カウンタの出力に応じて出力電圧を変える基準電圧源作成回路と  
を設け、前記基準電圧源作成回路の出力を最小値回路の前記他の入力として印加し、前記  
コンパレータの出力側の信号で前記コイル負荷を駆動する  
PWM 回路装置。

## 【発明の詳細な説明】

## 【技術分野】

## 【0001】

本発明は、 PWM 制御する回路装置に係り、特に、スイッチング電源装置などのコイル  
負荷を駆動する PWM 回路装置に関するものである。

## 【背景技術】

## 【0002】

近年、デジタル回路技術の進歩により、電源装置を PWM 制御することで、装置全体  
の省電力化が図られるようになってきた。

降圧型スイッチング電源の場合、出力電圧  $V_{out}$  は入力電圧  $V_{in}$  と出力デューティー  
-D を用いると式(1)のように表される。

## 【0003】

$$V_{out} = D \times V_{in} \quad (1)$$

出力電圧  $V_{out}$  を大きくするには、入力電圧  $V_{in}$  を大きくするか、出力デューティー  
-D を大きくする必要がある。一般に入力電圧  $V_{in}$  が制限されている場合が多いため、  
出力デューティー- D を可能な限り大きくする。また、出力デューティー- D を大きくする  
ことで、後述するように、過渡応答性の改善が測れる。従って、 PWM 制御する装置では、  
一般に出力デューティーを向上させることが目指されている。

## 【0004】

しかし、このような装置では、コイル負荷を駆動するため、 PWM 制御のデューティー  
を 100% とする（すなわち、DC 出力を印加する）と、駆動するコイル負荷が等価的に  
小さな抵抗値を有する抵抗となる。その結果、大電流が流れ、かかるコイル負荷を破壊し  
てしまう。この問題を防止するため、 PWM の最大デューティーを 100% としないよう  
に制限する方法が一般的に用いられている。

## 【0005】

このような従来装置について、以下にその事例を挙げて説明する。図 5 は従来の PWM  
回路装置である。

図 5において、1 は発振器、2 はコンパレータ、3 は 2 入力の最小値を出力する最小値  
回路、4 は PWM 駆動される出力ドライバ、5 はコイル負荷、6 はコンデンサ、7 は基準  
電圧源、8 は出力電圧 (E) と基準電圧源 7 とを比較してその差を取り出すエラーアンプ  
、11 は基準電圧源である。

## 【0006】

次に、従来の PWM 回路装置の動作について、以下、図 5、図 6 を参照しながら詳しく  
説明する。

はじめに、図 5 の各部ごとの動作について説明する。

## 【0007】

10

20

30

40

50

エラーアンプ 8 は基準電圧源 7 の出力電圧と本回路の出力電圧 (E) とを比較し出力 (C) とする。ここで基準電圧源 7 の出力電圧が出力電圧 (E) より高いとき、エラーアンプ 8 の出力電圧は、基準電圧源 7 の出力電圧と出力電圧 (E) との差に比例した分だけ高い出力電圧 (C) を出力する。逆に、基準電圧源 7 の出力電圧が出力電圧 (E) より低いとき、エラーアンプ 8 の出力電圧は、基準電圧源 7 の出力電圧と出力電圧 (E) との差に比例した分だけ低い出力電圧 (C) を出力する。

#### 【0008】

最小値回路 3 は基準電圧源 11 の出力電圧 (B) と前記エラーアンプ 8 の出力電圧 (C) とを比較し、両者のうち低い方の電圧を出力する。後述するが、本最小値回路の入力となる (B) は本回路における最大デューティーを制限するための制限電圧であり、通常動作時には最小値回路 3 の出力はエラーアンプ 8 の出力 (C) となる。

#### 【0009】

発振器 1 は本回路の PWM 周波数を決定しており、前記発振器 1 から作成された三角波 (A) をコンパレータ 2 へと出力する。

コンパレータ 2 は最小値回路 3 の出力電圧と前記発振器 1 によって作成された三角波 (A) の電圧を比較し、出力電圧 (D) とする。コンパレータ 2 は、発振器 1 から作成された三角波 (A) の電圧が最小値回路 3 の出力電圧より低いときに出力ドライバ 4 をオンする。逆に、発振器 1 から作成された三角波 (A) の電圧が最小値回路 3 の出力電圧より高いときに出力ドライバ 4 をオフする。

#### 【0010】

出力ドライバ 4 では、前記コンパレータ 2 の出力電圧 (D) に従い、オン・オフ動作を繰り返す。出力ドライバ 4 がオンとなる期間には、コイル負荷 5 を介してコンデンサ 6 を充電し、出力電圧 (E) は徐々に増加していく。逆に、前記出力ドライバ 4 がオフとなる期間には、コンデンサ 6 に蓄積された電荷が放電していく、出力電圧 (E) は低下する。

#### 【0011】

図 6 (i) (ii) (iii) は従来回路における各部の動作波形のタイミングチャートを示すものであり、横軸を時間 t として以下に示す各部の動作波形を示している。図 6 (i) にコンパレータ 2 の入力である発振器 1 の出力から作成された三角波 (A)、最小値回路 3 の入力となる最大デューティー制限電圧である基準電圧源 11 の出力電圧 (B)、エラーアンプ 8 の出力電圧 (C) を示している。図 6 (ii) に出力ドライバ 4 のオン・オフ状態 (D) を示している。図 6 (iii) に出力電圧 (E) を示す。

#### 【0012】

次に、この図 6 (i) (ii) (iii) のタイミングチャートを用いて、通常時と電源投入時、あるいは (E) 点での負荷電流が急増した時など出力電圧 (E) が低下した場合に分けて従来回路の動作説明をする。

#### 【0013】

まず通常時の場合について従来回路の動作説明をする。

図 6 での時間 T0 から T1 のときを考える。

図 6 (i)において、この区間では、基準電圧源 11 の出力電圧 (B) よりエラーアンプ 8 の出力電圧 (C) が低いので、最小値回路 3 はエラーアンプ 8 の出力電圧 (C) を出力する。この最小値回路 3 の出力電圧となる (C) と発振器 1 から作成された三角波信号 (A) とをコンパレータ 2 で比較する。この区間 (時間 T0 から T1) では、発振器 1 から作成された三角波 (A) が最小値回路 3 の出力電圧より低いので、コンパレータ 2 の出力電圧 (D) がハイレベルとなることで、出力ドライバ 4 をオンさせる (図 6 (ii) 参照)。そして、出力ドライバ 4 がオンとなるので、出力電圧 (E) が上昇する (図 6 (iii) 参照)。

#### 【0014】

次に時間 T1 から T2 のときを考える。

この区間でも、基準電圧源 11 の出力電圧 (B) よりエラーアンプ 8 の出力電圧 (C) が低いので、最小値回路 3 はエラーアンプ 8 の出力電圧 (C) を出力する。この最小値回路 3 の出力電圧となる (C) と発振器 1 から作成された三角波信号 (A) とをコンパレータ 2 で比較する。この区間 (時間 T1 から T2) では、発振器 1 から作成された三角波 (A) が最小値回路 3 の出力電圧より高いので、コンパレータ 2 の出力電圧 (D) がローレベルとなることで、出力ドライバ 4 をオフさせる (図 6 (ii) 参照)。そして、出力ドライバ 4 がオフとなるので、出力電圧 (E) が下落する (図 6 (iii) 参照)。

10

20

30

40

50

路3の出力電圧となる(C)と発振器1から作成された三角波信号(A)とをコンパレータ2で比較する。発振器1から作成された三角波(A)が最小値回路3の出力電圧より高くなり、コンパレータ2の出力電圧(D)がロー・レベルとなることで、出力ドライバ4をオフさせる(図6(iii)参照)。

#### 【0015】

そして、出力ドライバ4がオフとなるので、出力電圧(E)が低下する(図6(iii)参照)。以後この動作を繰り返す。

次に電源投入時あるいは、(E)点での負荷電流が急増した時など出力電圧(E)が低下した場合について本従来回路の動作説明をする。

#### 【0016】

図6での時間T3からT4のときを考える。

図6(i)において、この区間では、出力電圧(E)が低いため、基準電圧源7との差が大きく、エラーアンプ8の出力電圧(C)が上昇する。エラーアンプ8の出力電圧(C)が基準電圧源11の出力電圧(B)より高くなり、最小値回路3は基準電圧源11の出力電圧(B)を出力する。前述のように、デューティーはこの最小値回路3の出力電圧から決定されるため、本基準電圧源11の出力電圧(B)が本PWM動作での最大デューティーを決定する制限回路の制限電圧となっている。この区間では、発振器1から作成された三角波(A)が基準電圧源11の出力電圧(B)より低くなり、前述のように、出力ドライバ4をオンさせる(図6(ii)参照)ので、出力電圧(E)が上昇する(図6(iii))。

#### 【0017】

次に時間T4からT5の区間では、発振器1から作成された三角波(A)が基準電圧源11の出力電圧(B)より高くなり(図6(i)参照)、基準電圧(B)によって最大デューティーが制限されるので、この区間では出力ドライバ4をオフさせる(図6(iii)参照)。その結果、出力電圧(E)が下降する(図6(iii))。

#### 【発明の開示】

##### 【発明が解決しようとする課題】

#### 【0018】

この従来装置では、デューティーを上げるために最大デューティーを決定する、基準電圧源11の出力である(B)と発振器1から作成された三角波(A)の最大値(デューティー100%に相当)との差(図6(i)中のXに示す)を小さくすれば良いことになる。しかし、発振器1から作成される三角波(A)のピーク電圧のばらつきが考えられるため、前記Xを十分に小さくできない。

#### 【0019】

このばらつきの原因としては、コンパレータ2での遅延、基準電圧のばらつき、その他回路での遅延などが考えられる。そのため、ばらつきがあっても決してデューティーが100%とならないようにするために、前記Xを大きくする必要がある。

#### 【0020】

また、最大デューティーを100%とすることができないため、PWM1周期ごとに前記最大デューティーを制限する電圧(B)と発振器1から作成される三角波(A)で決定される期間にオフとなる。そのため、負荷電流の急増などにより、出力電圧が下がってしまうと、出力ドライバ4がオン・オフを繰り返しながら電圧上昇していく。そのため十分な過渡応答性が得られない、という課題がある。

#### 【0021】

本発明は上記欠点を鑑み、ばらつきに対して安定に、最大デューティーを上げ、かつ、急激な入出力の変動への応答性・電流能力を改善したPWM回路装置を提供することを目的とする。

##### 【課題を解決するための手段】

#### 【0022】

本発明のPWM回路装置は、コイル負荷をPWM駆動して出力電圧を出力するPWM回

路装置であって、基準電圧と前記出力電圧を比較するエラーアンプと、前記エラーアンプの出力と他の入力を比較して両者のうち低い方の電圧を出力する最小値回路と、基準周波数を出力する発振器と、前記最小値回路の出力と前記発振器の出力を比較するコンパレータと、前記コンパレータの出力と前記発振器の出力を用いて前記コンパレータの出力を数えるカウンタと、前記カウンタの出力に応じて出力電圧を変える基準電圧源作成回路とを設け、前記基準電圧源作成回路の出力を最小値回路の前記他の入力として印加し、前記コンパレータの出力側の信号で前記コイル負荷を駆動することを特徴とする。

#### 【発明の効果】

#### 【0023】

本発明は、ばらつきに対して安定に、最大デューティーを上げ、かつ、急激な入出力の変動への応答性・電流能力を改善できる。 10

#### 【発明を実施するための最良の形態】

#### 【0024】

以下、本発明の実施の形態を図1～図4に基づいて説明する。

図1に本発明による回路の一例を示す。

1は発振器、2はコンパレータ、3は2入力の最小値を出力する最小値回路、4はPWM駆動される出力ドライバ、5はコイル負荷、6はコンデンサ、7は基準電圧源、8は出力電圧(E)と基準電圧源7とを比較して、その差を取り出すエラーアンプ、9は発振器1の出力パルス(F)の立ち上がりを計測するカウンタ、10はカウンタ9の出力に従い、オン・オフを繰り返すスイッチ、11は基準電圧源、12は前記基準電圧源11と前記スイッチ10の間に接続された抵抗、13は前記スイッチ10とグラウンドとの間に接続された抵抗、14は基準電圧源作成回路である。 20

#### 【0025】

次に、本発明によるPWM回路装置の動作について、図1～図4を参照しながら詳しく説明する。

はじめに、図1の各部ごとの動作について説明する。ただし、既に図5を用いて従来方式のPWM回路装置の動作として説明した部分と共に通する部分は省略する。 30

#### 【0026】

図5と異なる要素として、最小値回路3に入力する基準電圧源による制限電圧(B)を作成する回路要素について説明する。

図5に示した従来回路では、基準電圧源11の出力のみで決まる1つの電圧値であるが、本発明によるPWM回路装置では図1に示すようにその値を2つとする。それらはスイッチ10をオフとすることで基準電圧源11の出力電圧を抵抗12を介して出力電圧(B)として出力する値と、スイッチ10をオンとし、基準電圧源11の出力電圧を抵抗12と抵抗13によって分圧した値の2通りである。 40

#### 【0027】

ここで基準電圧源11の出力電圧を抵抗12を介して(B)として出力する場合の電圧値を、発振器1から作成された三角波(A)の最大値よりも高くする。一方、基準電圧源11の出力電圧を抵抗12と抵抗13によって分圧した値は発振器1から作成される三角波(A)の最大値より低くする。

#### 【0028】

前記スイッチ10をオン・オフ制御するためカウンタ9を用いる。本カウンタの動作について図4を用いて説明する。

このカウンタ9は、D型フリップフロップFF1～FFnと、各フリップフロップの出力の出力に基づいて設定値になったことを検出するロジック回路15とで構成されている。

#### 【0029】

前記カウンタ9は発振器1の出力パルス(F)の立ち上がりを計測する。ただし、このカウンタ9はコンパレータ2の出力(D)がオフであるとき(電圧がローレベルである)はリセットされるため、コンパレータ2の出力(D)がオンであるときにカウンタ9が動

作し、設定したあるカウント数（これを  $n$  回とする）をカウントした場合にスイッチ 10 をオンする（出力（G））。すなわち、コンパレータ 2 の出力が連続して 100% デューティーを出した回数を数えて、その回数が設定した値（ $n$  回）になると基準電圧源作成回路 14 の出力を低くして、コンパレータの出力を 100% 以下の値にする。

#### 【0030】

図 2 (i) (ii) (iii) は本発明による PWM 回路装置における各部の動作波形のタイミングチャートを示すものであり、横軸を時間  $t$  として以下に示す各部の動作波形を示している。図 2 (i) にコンパレータ 2 の入力である発振器 1 の出力から作成された三角波（A）、最小値回路 3 の入力となる基準電圧源作成回路 14 の出力電圧（B）、エラーアンプ 8 の出力電圧（C）を示している。図 2 (ii) に出力ドライバ 4 のオン・オフ状態（D）を示している。図 2 (iii) に出力電圧（E）を示す。

#### 【0031】

図 2 (i) (ii) 及び (iii) に示すタイミングチャートを用いて、通常時と電源投入時あるいは、（E）点での負荷電流が急増した時など出力電圧（E）が低下した場合に分けて動作を説明をする。

#### 【0032】

まず、通常時の本発明による PWM 回路装置の動作説明をする。

図 2 (i) での時間  $T_0$  から  $T_1$  のときを考える。

カウンタ 9 は設定した回数までカウント・アップされないので、スイッチ 10 はオフである。このため、基準電圧源作成回路 14 の出力電圧（B）は基準電圧源 11 の出力電圧が抵抗 12 を介して、最小値回路 3 へと入力される。基準電圧源作成回路 14 の出力電圧（B）がエラーアンプ 8 の出力電圧（C）より高いので、最小値回路 3 はエラーアンプ 8 の出力電圧（C）を出力する。この最小値回路 3 の出力電圧となる（C）と発振器 1 から作成された三角波信号（A）とをコンパレータ 2 で比較する。このとき、発振器 1 から作成された三角波（A）が最小値回路 3 の出力電圧（C）より低くなり、コンパレータ 2 の出力電圧（D）がハイレベルとなり出力ドライバ 4 をオンさせる（図 2 (ii) 参照）。そして、出力ドライバ 4 がオンするので、出力電圧（E）が上昇する（図 2 (iii) 参照）。

#### 【0033】

次に図 2 (i) での時間  $T_1$  から  $T_2$  のときを考える。

このときでもカウンタ 9 は設定した回数までカウント・アップされず、スイッチ 10 はオフであり、基準電圧源作成回路 14 の出力電圧（B）は基準電圧源 11 の出力電圧が抵抗 12 を介して現われる。このとき、基準電圧源作成回路 14 の出力電圧（B）がエラーアンプ 8 の出力電圧（C）より高いので、最小値回路 3 はエラーアンプ出力電圧（C）を出力する。発振器 1 から作成された三角波（A）が最小値回路 3 の出力電圧より高くなり、コンパレータ 2 の出力電圧（D）がローレベルとなり、出力ドライバ 4 をオフさせる（図 2 (ii) 参照）。そして、出力ドライバ 4 がオフとなるので、出力電圧（E）が低下する（図 2 (iii) 参照）。

#### 【0034】

次に電源投入時あるいは、（E）点での負荷電流が急増した時など出力電圧（E）が低下した場合の動作説明をする。

図 2 (i) での時間  $T_3$  から  $T_4$  のときを考える。

#### 【0035】

このとき、エラーアンプ 8 の出力は最大値まで上昇している。一方、カウンタ 9 はカウント・アップを続けているが、この区間では、カウンタ 9 のカウント値が予め設定したカウント回数にまで達しておらず、スイッチ 10 はオフのままで基準電圧源作成回路 14 の出力電圧（B）は基準電圧源 11 の出力が抵抗 12 を介して出力される。エラーアンプ 8 の出力電圧（C）が基準電圧源作成回路 14 の出力電圧（B）より小さいので、最小値回路 3 はエラーアンプ 8 の出力電圧（C）を出力する。時間  $T_3$  から  $T_4$  の期間では発振器 1 から作成された三角波（A）がエラーアンプ 8 の出力電圧（C）より小さい。前述のよ

うに、この区間では出力ドライバ4をオンさせる(図2(iii)参照)ので、出力電圧(E)が上昇する(図2(ii)参照)。

#### 【0036】

次に時間T4になったときに、前記カウンタ9がカウント・アップし、所望の特性を満たすように予め設定した回数に到達したとする。このとき、スイッチ10がオンとなり、基準電圧源作成回路14の出力電圧(B)は基準電圧源11の出力を抵抗12及び抵抗13にて分圧した電圧となる。このとき、エラーアンプ8の出力電圧(C)が基準電圧源作成回路14の出力電圧(B)より大きくなる。よって時間T5になり、発振器1から作成された三角波(A)が最小値出力回路の出力電圧(C)より大きくなり(図2(i)参照)、出力ドライバ4をオフさせる(図2(ii)参照)ので、出力電圧(E)が下降する(図2(ii)参照)。

#### 【0037】

次に時間T6になり、発振器1から作成された三角波(A)が最小値回路の出力電圧より小さくなり(図2(i)参照)、再び、出力ドライバ4をオンさせ(図2(ii)参照)、コイル負荷5を介してコンデンサ6を充電し、出力電圧(E)が上昇する(図2(ii)参照)。時間T7となり、出力ドライバ4の入力(D)がオフとなり(図2(ii)参照)、再び、カウンタ9がリセットされて、スイッチ10がオフとなり、基準電圧源作成回路14の出力電圧(B)が基準電圧源11の出力を抵抗12を介して出力した値となる(図2(i)参照)。ここから再び、カウンタ9がカウント・アップする。

#### 【0038】

図3を用いてカウンタのカウント回数と抵抗12および抵抗13の値によってスイッチ10がオンとなったときに(B)に出力される電圧を設定することで、任意のデューティーを実現する原理について説明する。

#### 【0039】

図3に示すように発振器1の出力パルスの立ち上がりをn回カウンタ9がカウントすることに、スイッチ10を一度オンさせる。このとき、抵抗12および抵抗13によって決定したこのときのデューティーをm[%]とする、このときのデューティーDは次式(2)にて表現される。

#### 【0040】

$$D = 100\% \times (n - 1) / n + m\% \times 1 / n \quad (2)$$

上記の式(2)の変数、m, nを任意に決定することで、デューティーを調整することが出来る。

#### 【0041】

このように、カウンタ9のカウント回数と基準電圧源作成回路14の出力である、抵抗12および抵抗13の値によってスイッチ10がオンとなったときに(B)に出力される電圧を任意に調整することで、電源投入時あるいは、(E)点での負荷電流が急増した時など出力電圧(E)が低下した場合において、従来方式と比較して、必ず1周期に一度の休止期間を含まないため、出力電圧が早く所望の値となり、かつ抵抗12及び抵抗13の値を決定することで自由に式(2)中のmを決定することができ、また、この値を比較的大きくすることができ、かつ、デューティーが必ず100%とはならない、所望の最大デューティー制御のPWM回路装置を実現できる。

#### 【産業上の利用可能性】

#### 【0042】

本発明は、コイル負荷をPWM駆動するスイッチング電源装置などの性能が向上し、この電源装置を使用した各種電気機器の安定した動作に寄与できる。

#### 【図面の簡単な説明】

#### 【0043】

【図1】本発明の実施の形態にかかるPWM回路装置を示す回路構成図

【図2】タイミングチャート

【図3】同実施の形態を説明するためのチャート

10

20

30

40

50

【図4】同実施の形態のカウンタ9のカウント動作を示す回路構成図

【図5】従来のPWM回路装置を示す回路構成図

【図6】同従来例を説明するためのタイミングチャート

【符号の説明】

【0044】

- 1 発振器
- 2 コンパレータ
- 3 最小値回路
- 4 出力ドライバ
- 5 コイル負荷
- 6 コンデンサ
- 7 基準電圧源
- 8 エラーアンプ
- 9 カウンタ
- 10 スイッチ
- 11 基準電圧源
- 12 抵抗
- 13 抵抗
- 14 基準電圧源作成回路

10

- (A) 発振器1から作成した三角波

20

(B) 基準電圧源2の出力あるいは、スイッチ10を介して抵抗12および13にて分割された出力

- (C) エラーアンプ8の出力
- (D) コンパレータ2の出力
- (E) 出力電圧
- (F) 発振器1の出力パルス
- (G) カウンタ9の出力

【図1】



【図2】



【図5】



【図6】



---

フロントページの続き

(72)発明者 北口 里英  
大阪府門真市大字門真1006番地 松下電器産業株式会社内  
F ターム(参考) 5H730 AS01 BB13 BB57 FD01 FF02 FG05 FG25