

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第5961404号  
(P5961404)

(45) 発行日 平成28年8月2日(2016.8.2)

(24) 登録日 平成28年7月1日(2016.7.1)

(51) Int.Cl.

H01L 29/786 (2006.01)

F 1

|      |       |         |
|------|-------|---------|
| H01L | 29/78 | 6 1 7 K |
| H01L | 29/78 | 6 1 7 L |
| H01L | 29/78 | 6 1 7 M |
| H01L | 29/78 | 6 1 8 B |
| H01L | 29/78 | 6 1 8 C |

請求項の数 6 (全 49 頁)

(21) 出願番号 特願2012-42660 (P2012-42660)  
 (22) 出願日 平成24年2月29日 (2012.2.29)  
 (65) 公開番号 特開2012-199525 (P2012-199525A)  
 (43) 公開日 平成24年10月18日 (2012.10.18)  
 審査請求日 平成27年2月2日 (2015.2.2)  
 (31) 優先権主張番号 特願2011-47759 (P2011-47759)  
 (32) 優先日 平成23年3月4日 (2011.3.4)  
 (33) 優先権主張国 日本国 (JP)

(73) 特許権者 000153878  
 株式会社半導体エネルギー研究所  
 神奈川県厚木市長谷398番地  
 (72) 発明者 遠藤 佑太  
 神奈川県厚木市長谷398番地 株式会社  
 半導体エネルギー研究所内  
 審査官 市川 武宜

最終頁に続く

(54) 【発明の名称】半導体装置

## (57) 【特許請求の範囲】

## 【請求項 1】

一対の第1の突起と、前記一対の第1の突起の間に設けられた第2の突起とを有するゲート電極と、

前記ゲート電極を覆うゲート絶縁膜と、

前記ゲート絶縁膜と接して、且つ前記一対の第1の突起および前記第2の突起に重畳する半導体膜と、

前記半導体膜と接し、且つ前記一対の第1の突起に重畳する一対の電極と、を有し、  
 チャネル幅方向における前記半導体膜の側端は、前記一対の第1の突起の頂面より外側にあり、

前記チャネル幅方向における前記一対の電極の側端は、前記一対の第1の突起の頂面より外側にあり、

前記第2の突起は、前記半導体膜のチャネル長方向において、複数設けられていることを特徴とする半導体装置。

## 【請求項 2】

請求項1において、

前記一対の第1の突起は、前記チャネル幅方向において、複数設けられていることを特徴とする半導体装置。

## 【請求項 3】

請求項1または2において、

10

20

前記ゲート電極は、前記一対の第1の突起および前記第2の突起を有する第1の領域と、前記第1の領域に接する第2の領域と、を有し、

前記第1の領域と前記第2の領域とは、異なる導電材料によって構成されており、

前記第1の領域を構成する導電材料と、前記第2の領域を構成する導電材料との仕事関数の差は、0.6 eV以下であることを特徴とする半導体装置。

【請求項4】

請求項1乃至3のいずれか一において、

前記半導体膜に形成される実効上のチャネル長は、上面から見た前記一対の電極間の距離である見かけ上のチャネル長に対して3倍以上の長さを有することを特徴とする半導体装置。

10

【請求項5】

請求項1乃至4のいずれか一において、

前記半導体膜に形成される実効上のチャネル幅は、上面から見た前記一対の電極の幅である見かけ上のチャネル幅に対して3倍以上の長さを有することを特徴とする半導体装置。

【請求項6】

請求項1乃至5のいずれか一において、

前記半導体膜は、酸化物半導体膜であることを特徴とする半導体装置。

【発明の詳細な説明】

【技術分野】

20

【0001】

本発明は、酸化物半導体膜を用いた半導体装置に関する。

【0002】

なお、本明細書中において半導体装置とは、半導体特性を利用して機能しうる素子および装置全般を指す。例えば、該素子の代表例はトランジスタである。該トランジスタを含む表示装置、半導体回路および電子機器は全て半導体装置に含まれる。

【背景技術】

【0003】

トランジスタはスイッチング特性を有しており、そのスイッチング特性を利用して、液晶表示装置や発光表示装置などの画素におけるスイッチング素子として用いられている。また、トランジスタは液晶表示装置や発光表示装置などだけではなく、スイッチング特性を利用して半導体記憶装置にも用いられている。

30

【0004】

例えば、半導体記憶装置の1つであるDRAM (Dynamic Random Access Memory)は、トランジスタとキャパシタでメモリセルが構成されている。そして、DRAMにおいて、チップサイズの増大を抑えつつ、半導体集積回路の集積度をより高くするためには、メモリセルの面積を縮小する目的としたトランジスタの微細化が必要である。

【0005】

トランジスタの微細化において、極端にチャネル長が短縮されたトランジスタは、しきい値電圧がマイナス方向へ変動するなど電気特性に変動が生じる。この現象は短チャネル効果と呼ばれ、短チャネル効果を抑制することは、トランジスタの微細化において重要な課題である。

40

【0006】

さらに、極端にチャネル長が短縮されたトランジスタは、短チャネル効果により、パンチスルーハイドロゲンによるリーク電流が流れやすくなり、スイッチング特性が機能しなくなることがある。該リーク電流を防ぐには、シリコン基板に高濃度の不純物をドーピングすればよいが、そうするとソースとシリコン基板間またはドレインとシリコン基板間に接合リーク電流が流れやすくなり、結局はメモリの保持特性を低下させてしまう原因となってしまい、この問題の解決策としては適切ではなかった。

50

## 【0007】

このような問題に対して、メモリセルを構成するトランジスタを三次元に形成し、該トランジスタの実効上のチャネル長を短チャネル効果が生じない程度に維持する方法が考えられてきた。例えば、トランジスタのチャネル部が形成される領域にU字状の縦長溝を形成し、該縦長溝の壁面に沿ってゲート絶縁膜を形成し、さらに該縦長溝にゲート電極を埋め込んだ構造である（非特許文献1参照）。

## 【0008】

このような構造をチャネル部に有するトランジスタは、ソースとドレインの間を流れる電流が縦長溝部分を回り込む形で流れるため、上面から見たトランジスタのソース電極およびドレイン電極間の距離である見かけ上のチャネル長に対して、実効上のチャネル長が長くなっている。このため、トランジスタのサイズを縮小しつつ、短チャネル効果を抑制できるといった効果を奏する。

10

## 【先行技術文献】

## 【非特許文献】

## 【0009】

【非特許文献1】Kinam Kim、「Technology for sub-50 nm DRAM and NAND Flash Manufacturing」、International Electron Devices Meeting, 2005. IEDM Technical Digest, 2005年12月、p. 33-336

20

## 【発明の概要】

## 【発明が解決しようとする課題】

## 【0010】

短チャネル効果を抑制するためには、実効上のチャネル長を長くすることが有効であるが、上記のように、U字状の縦長溝を設ける構造とするトランジスタは、該縦長溝を形成する際に溝を掘るためにフォトリソグラフィ工程を余分に行う必要があり、コストや歩留まりの観点で問題があった。

## 【0011】

また、縦長溝に対してゲート絶縁膜などを形成する場合、スパッタリング法やプラズマCVD (Chemical Vapor Deposition) 法では、該縦長溝の入り口付近に膜が堆積し、溝が塞がってしまうことがあった。そのため、被覆性の高い成膜方法を選定する必要があった。具体的には、比較的コスト高となる原子層堆積法 (ALD: Atomic Layer Deposition) 法、またはシリコンウェハなどでしか使用できない熱酸化法などに限られることが問題であった。

30

## 【0012】

そこで、本発明の一態様は、縦長溝を用いずに、トランジスタのサイズを縮小しつつ、実効上のチャネル長を長くすることができるトランジスタを提供することを課題の一とする。

## 【0013】

短チャネル効果を抑制するために、トランジスタのサイズを縮小しつつ、実効上のチャネル長を長くすることによって、トランジスタのオフ電流またはリーク電流を低減させることができるが、このようにすることで、トランジスタのオン電流も低減してしまう。

40

## 【0014】

トランジスタのスイッチング特性、例えばトランジスタのオン・オフ比を向上させることは、トランジスタを半導体記憶装置に用いる際に有用である。例えば、半導体記憶装置に設けられる読み出し回路において、読み出すことが可能な電流値の範囲を大きくすることができる。そのため、短チャネル効果を抑制するために実効上のチャネル長を長くしたトランジスタにおいて、オン電流を増大させて、トランジスタのオン・オフ比を充分に確保することは有意なことである。

## 【0015】

50

そこで、本発明の一態様は、トランジスタのサイズを縮小しつつ、高いオン電流が確保できるトランジスタ、および良好なスイッチング特性を有するトランジスタを提供することを課題とする。

【課題を解決するための手段】

【0016】

トランジスタのサイズを縮小しつつ、実効上のチャネル長を長くするということは、トランジスタを上面から見た場合、ソース電極およびドレイン電極となる一対の電極間の距離に相当する見かけ上のチャネル長に対して、実効上のチャネル長に相当するソースおよびドレイン間を流れるキャリアの経路の距離を長くするということである。

【0017】

そこで、作製するボトムゲート構造のトランジスタにおいて、見かけ上のチャネル長に対して実効上のチャネル長を長くするための手段は、該トランジスタのゲート電極として、半導体膜のチャネル幅方向に延伸した突起が設けられたゲート電極を用いることである。

【0018】

さらに、トランジスタのオン電流を増大させるためには、ソース電極およびドレイン電極として機能する一対の電極幅に相当するチャネル幅を広くすればよいが、トランジスタのサイズを縮小しつつ、該チャネル幅を広くする必要がある。

【0019】

そこで、作製するボトムゲート構造のトランジスタにおいて、該トランジスタのゲート電極として、半導体膜のチャネル幅方向に延伸した突起と、該チャネル幅方向に延伸した突起を介して対向した一対の突起とが設けられたゲート電極を用いることで、実効上のチャネル長を長くさせつつ、さらに、トランジスタを上面から見た場合の該一対の電極幅に相当する見かけ上のチャネル幅より、トランジスタの動作時に機能する実効上のチャネル幅を広くすることができる。

【0020】

なお、トランジスタのチャネル領域は、トランジスタに含まれる半導体膜に形成されることから、「半導体膜のチャネル幅」は、「トランジスタのチャネル幅」と言い換えることができる。そして、「半導体膜のチャネル長」についても「トランジスタのチャネル長」と言い換えることができる。また、「半導体膜のチャネル幅方向」または「トランジスタのチャネル幅方向」を、単に「チャネル幅方向」と記し、「半導体膜のチャネル長方向」または「トランジスタのチャネル長方向」を、単に「チャネル長方向」と記す場合がある。

【0021】

本発明の一態様は、一対の第1の突起と、一対の第1の突起の間に設けられる第2の突起とを有するゲート電極と、ゲート電極を覆うゲート絶縁膜と、ゲート絶縁膜と接して、且つ一対の第1の突起および第2の突起に重畳する半導体膜と、半導体膜と接して、且つ一対の第1の突起と重畳する一対の電極と、を有し、半導体膜の側端は、半導体膜のチャネル幅方向において、一対の第1の突起の頂面より外側であり、一対の電極の側端は、半導体膜のチャネル幅方向において、一対の第1の突起の頂面より外側である、半導体装置である。

【0022】

また、チャネル幅方向に延伸した突起を介して対向する一対の突起は、ゲート電極上に複数設けることで、トランジスタを上面から見た場合の該一対の電極幅に相当する見かけ上のチャネル幅に対して、実効上のチャネル幅をさらに広くすることができる。

【0023】

本発明の他の一態様は、一対の第1の突起が、半導体膜のチャネル幅方向において、複数設けられている半導体装置である。

【0024】

また、一対の突起を複数設けた場合、チャネル幅方向における半導体膜の側端およびチ

10

20

30

40

50

チャネル幅方向における一対の電極の側端は、複数設けられた一対の突起のうち異なる一対の突起の頂面上であってもよい。

【0025】

本発明の他の一態様は、複数の一対の第1の突起と、複数の一対の第1の突起の間に設けられる第2の突起とを有するゲート電極と、ゲート電極を覆うゲート絶縁膜と、ゲート絶縁膜と接して、且つ複数の一対の第1の突起および第2の突起に重畳する半導体膜と、半導体膜と接し、且つ複数の一対の第1の突起に重畳する一対の電極と、を有し、半導体膜の側端は、半導体膜のチャネル幅方向において、複数の一対の第1の突起のうち異なる一対の第1の突起の頂面上にあり、一対の電極の側端は、半導体膜のチャネル幅方向において、複数の一対の第1の突起のうち異なる一対の第1の突起の頂面上にある、半導体装置である。

10

【0026】

また、チャネル幅方向に延伸した突起を一対の突起の間に複数設けることで、見かけ上のチャネル長に対して、トランジスタの動作時に機能する実効上のチャネル長をさらに長くすることができる。

【0027】

本発明の他の一態様は、半導体膜のチャネル長方向において、第2の突起が複数設けられている半導体装置である。

【0028】

また、上記において、ゲート電極は、一対の突起、および該一対の突起の間に設けられてチャネル幅方向に延伸した突起を含む領域と、該領域以外の領域と、で構成されているものとみなすことができる。そこで、2つの領域は、互いに異なる導電材料によって構成されてもよい。その際、互いの領域を構成する導電材料の仕事関数の差は、0.6 eV以下とすることが好ましい。

20

【0029】

そこで、本発明の他の一態様は、ゲート電極は、一対の第1の突起および第2の突起を含む第1の領域と、第1の領域以外の第2の領域とを有し、第1の領域と第2の領域は、異なる導電材料によって構成されており、第1の領域を構成する導電材料と、第2の領域を構成する導電材料との仕事関数の差は、0.6 eV以下であることを特徴とする半導体装置である。

30

【0030】

また、ボトムゲート構造のトランジスタに限らず、半導体膜のチャネル幅方向に延伸した突起と、該チャネル幅方向に延伸した突起を介して対向した一対の突起とが設けられた絶縁表面を有する構造物を形成することで、トップゲート構造のトランジスタにおいても、短チャネル効果を抑制しつつ、該トランジスタのオン電流を増大させることができる。

【0031】

そこで、本発明の他の一態様は、一対の第1の突起と、一対の第1の突起の間に設けられる第2の突起とを有し、且つ絶縁表面を有する構造物と、一対の第1の突起および第2の突起に接する半導体膜と、半導体膜と接して、且つ一対の第1の突起と重畳する一対の電極と、構造物、半導体膜、および一対の電極を覆うゲート絶縁膜と、ゲート絶縁膜に接して、且つ一対の電極の間に設けられるゲート電極と、を有し、半導体膜の側端は、半導体膜のチャネル幅方向において、一対の第1の突起の頂面より外側であり、一対の電極の側端は、半導体膜のチャネル幅方向において、一対の第1の突起の頂面より外側である、半導体装置である。

40

【0032】

上記トップゲート構造のトランジスタにおいても、チャネル幅方向に延伸した突起を介して対向する一対の突起を、絶縁表面を有する構造物上に複数設けることで、トランジスタを上面から見た場合の該一対の電極幅に相当する見かけ上のチャネル幅に対して、トランジスタの動作時に機能する実効上のチャネル幅をさらに広くすることができる。

【0033】

50

絶縁表面を有する構造物上に一対の突起を複数設けた場合、チャネル幅方向における半導体膜の側端およびチャネル幅方向における一対の電極の側端は、複数設けられた一対の突起のうち異なる一対の突起の頂面上であってもよい。

【0034】

また、上記トップゲート構造のトランジスタにおいても、チャネル幅方向に延伸した突起を一対の突起の間に複数設けることで、見かけ上のチャネル長に対して、実効上のチャネル長をさらに長くすることができる。

【0035】

また、トップゲート構造のトランジスタに用いる上記絶縁表面を有する構造物は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウムまたは窒化アルミニウムを含むことが好ましい。

10

【0036】

そして、上記ボトムゲート構造のトランジスタおよび上記トップゲート構造のトランジスタともに、見かけ上のチャネル長およびチャネル幅に対して、実効上のチャネル長および実効上のチャネル幅は3倍以上であることが好ましい。

【0037】

また、本発明の一態様であるボトムゲート構造のトランジスタにおいて、チャネル幅方向に延伸した突起と、該チャネル幅方向に延伸した突起を介して対向した一対の突起とが設けられたゲート電極は、2枚のフォトマスクを用いて、2回のフォトリソグラフィ工程と2回のエッチングを行うことで形成することができる。

20

【0038】

上記方法と異なる方法として、ゲート電極となる導電膜上に、ゲート電極として機能する領域と、チャネル幅方向に延伸した突起が形成される領域と、該チャネル幅方向に延伸した突起を介して対向した一対の突起が形成される領域とに対応させて、厚さの異なる領域を有するレジストマスクを形成し、該レジストマスクを用いてエッチングすることにより、チャネル幅方向に延伸した突起と、該チャネル幅方向に延伸した突起を介して対向した一対の突起とが設けられたゲート電極を形成することができる。厚さの異なる領域を有するレジストマスクは多階調マスクを用いることで形成することができる。それゆえ、ゲート電極を形成する際に、使用するフォトマスクを1枚にすることができ、さらに、フォトリソグラフィ工程の回数を減らせるため、フォトリソグラフィ工程の回数を増やすことなく該ゲート電極を作製することができる。

30

【0039】

さらに、上記トップゲート構造のトランジスタにおいても、チャネル幅方向に延伸した突起と、該チャネル幅方向に延伸した突起を介して対向した一対の突起とが設けられた絶縁表面を有する構造物は、多階調マスクを用いる上記方法で形成することができる。

【0040】

上記におけるトランジスタに用いる半導体膜は、酸化物半導体膜であることが好ましい。酸化物半導体膜は、シリコン半導体膜に比べて大きなバンドギャップを有するため、該酸化物半導体膜をトランジスタに用いることでオフ電流を低減させることができる。それゆえ、トランジスタのオン・オフ比を確保することが容易になる。さらに、半導体記憶装置のメモリセルに該トランジスタを用いる場合、該メモリセルにおいてリーク電流が流れることを抑制することができる。

40

【発明の効果】

【0041】

本発明の一態様によって、従来用いられていた縦長溝を用いずに、トランジスタのサイズを縮小しつつ、実効上のチャネル長を長くしたトランジスタを提供することができる。

【0042】

また、本発明の一態様によって、短チャネル効果を抑制できるため、トランジスタのサイズを縮小しつつ、高いオン電流が確保できるトランジスタ、および良好なスイッチング

50

特性を有するトランジスタを提供することができる。それゆえ、短チャネル効果の影響を低減し、かつ集積度が高い半導体装置を提供することができる。

【図面の簡単な説明】

【0043】

【図1】本発明の一態様である半導体装置の一例を示す上面図および断面図。

【図2】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

【図3】多階調マスクを説明する断面図。

【図4】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

【図5】本発明の一態様である半導体装置の一例を示す断面図。

【図6】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

10

【図7】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

【図8】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

【図9】本発明の一態様である半導体装置の一例を示す上面図および断面図。

【図10】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

【図11】本発明の一態様である半導体装置の一例を示す上面図および断面図。

【図12】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

【図13】本発明の一態様である半導体装置の一例を示す上面図および断面図。

【図14】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

【図15】本発明の一態様である半導体装置の一例を示す上面図および断面図。

【図16】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

20

【図17】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

【図18】本発明の一態様である半導体装置の作製方法の一例を示す断面図。

【図19】本発明の一態様であるトランジスタを用いた半導体記憶装置の一例を示す回路図および断面図、ならびに保持電位の時間変化を示す図。

【図20】本発明の一態様であるトランジスタを用いた半導体記憶装置の一例を示す回路図および容量電位とドレイン電流の関係を示す図。

【図21】本発明の一態様であるトランジスタを用いた半導体記憶装置の一例を示す回路図。

【図22】本発明の一態様であるトランジスタを用いたCPUの具体例を示すブロック図およびその一部の回路図。

30

【図23】本発明の一態様であるトランジスタを用いた表示装置の一例を示す回路図。

【図24】本発明の一態様を用いた電子機器の一例を示す斜視図。

【図25】本発明の一態様である半導体装置の一例を示す上面図。

【発明を実施するための形態】

【0044】

本発明の実施の形態について、図面を用いて詳細に説明する。ただし、本発明は以下の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する本発明の構成において、同一部分または同様な機能を有する部分には、同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。

40

【0045】

なお、本明細書で説明する各図において、各構成の大きさ、膜の厚さ、または領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。

【0046】

本明細書において、「膜」という用語は、CVD法（プラズマCVD法などを含む。）またはスピッタリング法などにより、被形成面の全面に形成されたものと、該被形成面の全面に形成されたものに対して半導体装置の作製工程に係る処理を行った後のものと、に用いる。

50

## 【0047】

本明細書にて用いる第1、第2、第3などの用語は、構成要素の混同を避けるために付したものであり、数的に限定するものではない。そのため、例えば、「第1の」を「第2の」または「第3の」などと適宜置き換えて説明することができる。

## 【0048】

本明細書において、「オン電流」とは、トランジスタが導通状態のときに、ソースとドレインの間に流れる電流をいう。例えば、n型の薄膜トランジスタの場合には、ゲート電圧がトランジスタのしきい値電圧よりも大きいときに、ソースとドレインとの間に流れる電流が、オン電流である。また「オフ電流」とは、トランジスタが非導通状態としたときに、意図せずにソースとドレインの間に流れる電流をいう。例えば、n型の薄膜トランジスタの場合には、ゲート電圧がトランジスタのしきい値電圧よりも小さいときに、ソースとドレインとの間に流れる電流が、オフ電流である。なお、「ゲート電圧」とは、ソースを基準としたゲートとソースの電位差をいう。また、「オン・オフ比」とは、トランジスタのオフ電流に対するオン電流の比をいう。

10

## 【0049】

「ソース」や「ドレイン」の機能は、回路動作において電流の方向が変化する場合には入れ替わることがある。このため、本明細書においては、「ソース」や「ドレイン」の用語は、入れ替えて用いることができるものとする。

## 【0050】

## (実施の形態1)

20

本実施の形態では、本発明の一態様であるトランジスタ100について図1を用いて説明する。

## 【0051】

図1(A)はトランジスタ100の上面図である。

## 【0052】

トランジスタ100は、基板101に一対の第1の突起120a、120bと、一対の第1の突起120a、120bの間に設けられる第2の突起130とを有するゲート電極104と、ゲート電極104を覆うゲート絶縁膜105と、ゲート絶縁膜105と接して、且つ一対の第1の突起120a、120bおよび第2の突起130に重畳する半導体膜108と、半導体膜108と接して、且つ一対の第1の突起120a、120bと重畳する一対の電極109a、109bと、を有するボトムゲート構造のトランジスタである。なお、図1(A)において、ゲート絶縁膜105は、便宜上、図示していない。

30

## 【0053】

ゲート電極104に設けられた一対の第1の突起120a、120bは、チャネル幅方向に延伸して設けられた第2の突起130を挟んで対向して設けられている。

## 【0054】

チャネル幅方向において、半導体膜108の側端は、ゲート電極104に設けられた一対の第1の突起120a、120bの頂面より外側に位置する。

## 【0055】

また、チャネル幅方向において、一対の電極109a、109bの側端は、ゲート電極104に設けられた一対の第1の突起120a、120bの頂面より外側に位置する。

40

## 【0056】

図1(B)は図1(A)に示した一点鎖線A-B間ににおけるトランジスタ100の断面図である。

## 【0057】

半導体膜108は、ゲート電極104に設けられた一対の第1の突起120a、120bおよび第2の突起130の形状に沿って形成される。従って、トランジスタ100は、三次元状のチャネル領域が形成され、トランジスタ100の動作時に機能する実効上のチャネル長Lは、図1(A)の一対の電極109a、109b間の距離に相当する見かけ上のチャネル長に対して、少なくとも一対の第1の突起120a、120bおよび第2の突

50

起 130 の高さ H の分は、長くなる（図 1（B）参照）。

【0058】

「一対の第 1 の突起 120a、120b および第 2 の突起 130 の高さ H」とは、一対の第 1 の突起 120a、120b および第 2 の突起 130 頂面からゲート電極 104 の底面に下ろした垂線において、該頂面から、ゲート電極 104 の一対の突起 120a、120b および第 2 の突起 130 以外の領域における上面までの距離に相当する。

【0059】

図 1（C）は図 1（A）に示した一点鎖線 C - D 間におけるトランジスタ 100 の断面図である。

【0060】

トランジスタ 100 の C - D 断面は、基板 101 と、一対の第 1 の突起 120a、120b のうちの一方である第 1 の突起 120a を有するゲート電極 104 と、ゲート電極 104 を覆うゲート絶縁膜 105 と、ゲート絶縁膜 105 と接して、且つ該第 1 の突起 120a と重畳する半導体膜 108 と、半導体膜 108 と接して、且つ第 1 の突起 120a と重畳する一対の電極 109a、109b のうちの一方である電極 109a と、を有する。

10

【0061】

実効上のチャネル長 L が長くなることによって、トランジスタのオン電流も低減するが、トランジスタ 100 の半導体膜 108 は、ゲート電極 104 に設けられた一対の第 1 の突起 120a、120b の形状に沿って形成される。従って、トランジスタ 100 は、三次元状のチャネル領域が形成され、トランジスタ 100 の動作時に機能する実効上のチャネル幅 W は、図 1（A）の一対の電極 109a、109b の幅に相当する見かけ上のチャネル幅に対して、少なくとも一対の第 1 の突起 120a、120b の高さ H の分は、長くなる（図 1（C）参照）。これにより、トランジスタのサイズを縮小しつつ、トランジスタ 100 のオン電流を増大させることができる。

20

【0062】

また、一対の第 1 の突起 120a、120b および第 2 の突起 130 の高さ H は、見かけ上のチャネル長に対して、実効上のチャネル長 L が 3 倍以上、好ましくは 5 倍以上、さらに好ましくは 10 倍以上の長さとなって、且つ、見かけ上のチャネル幅に対して、実効上のチャネル幅 W が 3 倍以上、好ましくは 5 倍以上、さらに好ましくは 10 倍以上の長さとなることが好ましい。その好ましい長さとなるように、一対の第 1 の突起 120a、120b および第 2 の突起 130 の高さ H を選択する。なお、一対の第 1 の突起 120a、120b および第 2 の突起 130 は、同じ作製工程で形成されることから、一対の第 1 の突起 120a、120b の高さと第 2 の突起 130 の高さは同じになる。

30

【0063】

このように、トランジスタ 100 は、実効上のチャネル長 L が見かけ上のチャネル長に対して長くなっていることから、トランジスタのサイズを縮小しつつ、しきい値電圧のマイナス方向への変動やオフ電流の増大など、短チャネル効果の影響を低減することができる。

【0064】

つまり、トランジスタ 100 は、実効上のチャネル長 L を長くさせて短チャネル効果を抑制することができ、さらに実効上のチャネル幅 W も長くさせてオン電流を増大させることができるために、トランジスタのオン・オフ比を充分に確保された良好なスイッチング特性を有するトランジスタである。

40

【0065】

また、図 1（A）乃至図 1（C）に示した一対の第 1 の突起 120a、120b および第 2 の突起 130 は角錐台状であるが、錐状でもよい。つまり、トランジスタ 100 の見かけ上のチャネル長および見かけ上のチャネル幅に対して、実効上のチャネル長 L および実効上のチャネル幅 W が長くなる形状であれば、特に限定はない。さらに、一対の第 1 の突起 120a、120b および第 2 の突起 130 の高さ方向に垂直な方向の断面形状は円形（楕円形も含む。）でもよく、多角形でもよい。

50

## 【0066】

また、一対の第1の突起120a、120bおよび第2の突起130のA-B断面およびC-D断面は台形状である。このように、一対の第1の突起120a、120bおよび第2の突起130を角錐台状とする場合、トランジスタ100の作製において形成される膜の被覆性を向上させて該膜の断切れを防止するために、一対の第1の突起120a、120bおよび第2の突起130はテーパ形状とすることが好ましい。

## 【0067】

ここで、ゲート電極104においてチャネル幅方向に延伸して設けられている第2の突起130について説明する。

## 【0068】

半導体膜108は以下、2つの領域を有しているとみなせる。該2つの領域とは(1)一対の第1の突起120a、120bおよび第2の突起130の両方の形状に沿って形成されている領域と、(2)第2の突起130のみの形状に沿って形成されている領域と、である。この場合、(1)に形成される実効上のチャネル長よりも(2)に形成される実効上のチャネル長のほうが短くなっている。

## 【0069】

見かけ上のチャネル長に対して実効上のチャネル長を長くすることによる短チャネル効果の抑制は、一対の第1の突起120a、120bの形状に沿って形成されること以上に、第2の突起130の形状に沿って形成されることに起因している。つまり、上記(1)の領域および上記(2)の領域ともに短チャネル効果が抑制される。

## 【0070】

第2の突起130が延伸して設けられていることによって、図1(A)のように、形成する半導体膜108において、チャネル幅方向の長さを一対の第1の突起120a、120bのチャネル幅方向の長さに対して長くした場合でも、半導体膜108全ての領域で、見かけ上のチャネル長に対する実効上のチャネル長を長くすることができ、短チャネル効果を抑制できる。

## 【0071】

言い換えると、第2の突起130が延伸して設けられていることによって、半導体膜108の大きさについて、その選択の範囲を広くすることができる。

## 【0072】

トランジスタ100の構造は、図1に示されたものに限定されない。例えば、トランジスタ100は、以下の構造とすることができます。

## 【0073】

半導体膜108の領域は、一対の第1の突起120a、120bおよび第2の突起130に重畠していればよい。つまり、図1(A)に示すトランジスタ100の半導体膜108の側端は、チャネル長方向において、ゲート電極104の側端より外側に位置し、チャネル幅方向において、第2の突起130の側端より内側に位置しているが、このほかにチャネル長方向において、半導体膜108の側端は、ゲート電極104の側端より内側に位置してもよいし、チャネル幅方向において、半導体膜108の一方の側端は、ゲート電極104の側端および第2の突起130の側端より外側に位置していてもよい(図25(A)参照)。

## 【0074】

また、チャネル長方向において、一対の第1の突起120a、120bの側端は、ゲート電極104の側端より内側に位置しており、チャネル幅方向において、第2の突起130の側端もゲート電極104の側端より内側に位置しているが、一対の第1の突起120a、120bの側端および第2の突起130の側端のそれぞれ一側端がゲート電極104の側端の一側端となるように形成されていてもよい(図25(B)参照)。なお、図1に示したトランジスタ100は、チャネル長方向において、一対の第1の突起120a、120bの側端は、ゲート電極104の側端より内側に位置し、チャネル幅方向において、第2の突起130の側端もゲート電極104の側端より内側に位置している。これは

10

20

30

40

50

、多階調マスクを用いて形成することにより生じることであり、多階調マスクを用いて形成する方法については後述する。

【0075】

また、図1(A)に示すトランジスタ100の一対の電極109a、109bのチャネル幅方向における側端は、半導体膜108の側端より内側である。しかし、チャネル長方向における一対の電極109a、109bの側端が一対の第1の突起120a、120bに重畠し、チャネル幅方向における一対の電極109a、109bの側端が、一対の第1の突起120a、120bの頂面より外側であれば、チャネル幅方向における一対の電極109a、109bの側端は、半導体膜108より外側であってもよい(図25(C)参照)。

10

【0076】

さらに、図1に示したトランジスタ100は、一対の電極109a、109bの下面と半導体膜108の上面とが接するトップコンタクト構造であるが、一対の電極109a、109bの上面と半導体膜108の下面とが接するボトムコンタクト構造であってもよい。

【0077】

トランジスタ100の作製方法について説明する。なお、図2、図4、および図6乃至図8に示した断面図は、図1(A)の一点鎖線A-B間および一点鎖線C-D間の断面に相当する。

【0078】

基板101に大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の耐熱性を有している必要がある。例えば、ガラス基板、セラミック基板、石英基板、サファイア基板などを、基板101として用いてもよい。また、シリコンや炭化シリコンなどの単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基板、SOI(Silicon On Insulator)基板などを適用することも可能であり、これらの基板上に半導体素子が設けられたものを、基板101として用いてもよい。

20

【0079】

また、基板101として、可とう性基板を用いてもよい。その場合は、可とう性基板上に直接的にトランジスタを作製する。なお、可とう性基板上にトランジスタを設ける方法としては、基板101として非可とう性のものを用いて、この上にトランジスタを作製した後、トランジスタを剥離し、可とう性基板に転置する方法もある。その場合には、基板101とトランジスタとの間に剥離層を設けるとよい。

30

【0080】

まず、下記導電材料を用いてスパッタリング法、真空蒸着法またはメッキ法により基板101上に導電膜102を形成する(図2(A)参照)。導電膜102の厚さは、一対の突起120a、120bおよび第2の突起130の高さH、ならびにトランジスタ100の実効上のチャネル長Lを考慮して選択する。例えば、導電膜102の厚さは100nm以上で形成すればよい。

【0081】

導電膜102の導電材料としては、Al、Ti、Cr、Co、Ni、Cu、Y、Zr、Mo、Ag、TaおよびW、それらの窒化物、酸化物ならびに合金から一以上選択し、単層または積層で形成することができる。また、ゲート電極104として該酸化物を用いる場合は、 $5 \times 10^{-9} \text{ cm}^{-3}$ 以上20atomic%以下、好ましくは $1 \times 10^{-8} \text{ cm}^{-3}$ 以上7atomic%以下の窒素を含んでもよい。例えば、 $1 \times 10^{-8} \text{ cm}^{-3}$ 以上7atomic%以下の窒素を含み、かつIn、GaおよびZnを含む酸化物膜を用いるとよい。

40

【0082】

次に、導電膜102を加工して、一対の突起120a、120bおよび第2の突起130が設けられたゲート電極104を形成する。なお、ゲート電極104はトランジスタ100のゲート配線としても機能する。

50

## 【0083】

一対の突起120a、120bおよび第2の突起130が設けられたゲート電極104は、異なるパターンを有する2枚のフォトマスクを用いて、2回のフォトリソグラフィ工程および2回のエッチング工程で形成することができる。フォトリソグラフィ工程の代わりにインクジェット法または印刷法等により異なるパターンを有する2種類のマスクを形成してもよい。ただし、トランジスタの作製工程において、フォトマスクの枚数が増えることは、それだけフォトリソグラフィ工程の回数が増えることになり、歩留まりの低下など生産性を低下させる可能性がある。

## 【0084】

そこで、本実施の形態では、一対の突起120a、120bおよび第2の突起130が設けられたゲート電極104を、厚さの異なる領域を有するレジストマスクを用いて形成する方法を説明する。厚さの異なる領域を有するレジストマスクは、多階調マスクを用いて形成することができる。多階調マスクを用いることは、1枚のフォトマスクでゲート電極104を形成することができ、フォトリソグラフィ工程数を増やすずに一対の突起120a、120bおよび第2の突起130を形成できるため好ましい。

## 【0085】

多階調マスクとは、多段階の光量で露光を行うことが可能なマスクであり、代表的には、露光領域、半露光領域および未露光領域の3段階の光量で露光を行う。多階調マスクを用いることで、一度の露光および現像工程によって、複数（代表的には二種類）の厚さを有するレジストマスクを形成することができる。そのため、多階調マスクを用いることで、フォトマスクの枚数を削減することができる。

## 【0086】

多階調マスクについて図3を用いて説明する。図3(A-1)および図3(B-1)は、代表的な多階調マスクの断面を示す。図3(A-1)には、グレートーンマスク304を示し、図3(B-1)にはハーフトーンマスク314を示す。

## 【0087】

図3(A-1)に示すグレートーンマスク304は、透光性を有する基板301に遮光層により形成された遮光部302、および遮光層のパターンにより設けられた回折格子部303で構成されている。

## 【0088】

回折格子部303は、露光に用いる光の解像度限界以下の間隔で設けられたスリット、ドットまたはメッシュ等を有することで、光の透過率を制御する。なお、回折格子部303に設けられるスリット、ドットまたはメッシュは周期的なものであってもよいし、非周期的なものであってもよい。

## 【0089】

透光性を有する基板301としては、石英等を用いることができる。遮光部302および回折格子部303を構成する遮光層は、金属膜を用いて形成すればよく、好ましくはクロムまたは酸化クロム等により設けられる。

## 【0090】

グレートーンマスク304に露光するための光を照射した場合、図3(A-2)に示すように、遮光部302に重畳する領域における透光率は0%となり、遮光部302も回折格子部303も設けられていない領域における透光率は100%となる。また、回折格子部303における透光率は、概ね10%~70%の範囲であり、回折格子のスリット、ドットまたはメッシュの間隔等により調節可能である。

## 【0091】

図3(B-1)に示すハーフトーンマスク314は、透光性を有する基板311上に半透光層により形成された半透光部312および遮光層により形成された遮光部313で構成されている。

## 【0092】

半透光部312は、MoSiN、MoSi、MoSiO、MoSiON、CrSi等の

10

20

30

40

50

層を用いて形成することができる。遮光部 313 は、グレートーンマスクの遮光層と同様の金属膜を用いて形成すればよく、好ましくはクロムまたは酸化クロム等により設けられる。

【0093】

ハーフトーンマスク 314 に露光するための光を照射した場合、図 3 (B-2) に示すように、遮光部 313 に重畠する領域における透光率は 0 % となり、遮光部 313 も半透光部 312 も設けられていない領域における透光率は 100 % となる。また、半透光部 312 における透光率は、概ね 10 % ~ 70 % の範囲であり、形成する材料の種類または形成する膜厚等により調整可能である。

【0094】

多階調マスクを用いることにより、露光部分、中間露光部分、および未露光部分の 3 つの露光レベルのマスクを形成することができ、一度の露光および現像工程により、複数(代表的には二種類)の厚さの領域を有するレジストマスクを形成することができる。このため、多階調マスクを用いることで、トランジスタ 100 の作製工程におけるフォトマスクの枚数を削減することができる。

【0095】

そこで、導電膜 102 上にハーフトーンマスクを用いたフォトリソグラフィ法により、厚さの異なる領域を有するレジストマスク 150 を形成する。

【0096】

図 2 (B) に示すハーフトーンマスクは、光を透過する基板 140 上に半透過層 141a、および遮光層 141b で構成されている。したがって、レジストマスク 150 は、導電膜 102 において、一対の第 1 の突起 120a、120b および第 2 の突起 130 が形成される領域は厚く、それ以外の領域は薄くなるように形成する(図 2 (B) 参照)。なお、導電膜 102 において、ゲート電極 104 が形成されない領域には、レジストマスク 150 も形成されないようにする。一対の第 1 の突起 120a、120b と第 2 の突起 130 との間の距離を考慮して、レジストマスク 150 の薄く形成される領域の厚さを決定する。

【0097】

次に、レジストマスク 150 を用いて、導電膜 102 の一部を選択的に除去(エッティング)する。このエッティングにより、島状に加工された導電膜 103 を形成する。なお、該エッティングはドライエッティングで行えばよい。

【0098】

次に、レジストマスク 150 を縮小(後退)させて、後に一対の第 1 の突起 120a、120b と第 2 の突起 130 との間隔となる部分において分離されたレジストマスク 151 を形成する(図 4 (A) 参照)。レジストマスク 150 の縮小(後退)には、酸素プラズマによるアッシングを用いればよい。

【0099】

次に、レジストマスク 151 を用いて島状に加工された導電膜 103 をエッティングし、一対の第 1 の突起 120a、120b および第 2 の突起 130 を形成し、ゲート電極 104 を形成する。そして、該エッティングの後にレジストマスク 151 を除去する(図 4 (B) 参照)。該エッティングを行う時間が長くなるほど、一対の第 1 の突起 120a、120b および第 2 の突起 130 の高さ H を高くすることができる。このとき、島状に加工された導電膜 103 において、一対の第 1 の突起 120a、120b および第 2 の突起 130 が形成される以外の領域が消失しないように、導電膜 102 のエッティングレートを考慮して、エッティング時間を調節する必要がある。

【0100】

一対の第 1 の突起 120a、120b および第 2 の突起 130 を形成する際に、レジストマスク 150 を縮小(後退)させて、形成したレジストマスク 151 を用いることにより、一対の第 1 の突起 120a、120b および第 2 の突起 130 のチャネル長方向およびチャネル幅方向における端部は、ゲート電極 104 のチャネル長方向およびチャネル幅

10

20

30

40

50

方向における端部より内側に位置するように形成される(図1(A)参照)。

【0101】

一対の第1の突起120a、120bおよび第2の突起130を、異なるパターンを有する2枚のフォトマスクを用いて、2回のフォトリソグラフィ工程と2回のエッチングを行うことで形成すれば、一対の第1の突起120a、120bの側端および第2の突起130の側端がゲート電極104の側端となるように形成することができる。この場合において、完成したトランジスタ100の上面図は図25(B)であり、図25(B)の一点鎖線A-B間の断面図は図5である。

【0102】

また、ゲート電極104を形成したあと、逆スパッタリング処理などのプラズマ処理を行っても構わない。このような処理を行うことによって、一対の第1の突起120a、120bおよび第2の突起130の角が削られ、曲面形状にでき、以降のトランジスタ100の作製工程において形成する膜の被覆性を高めることができる。

【0103】

次いで、ゲート電極104を覆うようにゲート絶縁膜105を形成する(図6(A)参照)。ゲート絶縁膜105の厚さは、1nm以上300nm以下とすればよい。

【0104】

ゲート絶縁膜105は、例えば酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化ハフニウム、酸化イットリウムまたは酸化ジルコニウムなどを用いればよく、積層または単層で設ければよい。例えば、熱酸化法、プラズマCVD法、スパッタリング法などで形成すればよい。後に形成する半導体膜108に酸化物半導体膜を用いる場合、ゲート絶縁膜105は、加熱処理により酸素を放出する膜を用いると好ましい。加熱処理により酸素を放出する膜を用いることで、後に形成する半導体膜108に生じる欠陥を修復することができ、トランジスタ100の電気特性の劣化を抑制できる。

【0105】

「加熱処理により酸素を放出する」とは、TDS(Thermal Desorption Spectroscopy:昇温脱離ガス分光法)分析にて、酸素原子に換算しての酸素の放出量が $1.0 \times 10^{-8} \text{ cm}^{-3}$ 以上、好ましくは $3.0 \times 10^{-8} \text{ cm}^{-3}$ 以上であることをいう。

【0106】

ここで、TDS分析にて、酸素原子に換算しての酸素の放出量の測定方法について、以下に説明する。

【0107】

TDS分析したときの気体の放出量は、検出したイオン強度の積分値に比例する。このため、当該積分値と、標準試料の基準値に対する比とにより、気体の放出量を計算することができる。標準試料の基準値とは、所定の原子を含む試料において検出したイオン強度の積分値に対する原子の密度の割合である。

【0108】

例えば、標準試料である所定の密度の水素を含むシリコンウェハのTDS分析結果、および絶縁膜のTDS分析結果から、絶縁膜の酸素分子の放出量( $N_{O_2}$ )は、式1で求めることができる。ここで、TDS分析で得られる質量数32で検出されるイオン強度の全てが酸素分子由来と仮定する。質量数32のものとしてほかに $CH_3OH$ があるが、存在する可能性が低いものとしてここでは考慮しない。また、酸素原子の同位体である質量数17の酸素原子および質量数18の酸素原子を含む酸素分子についても、自然界における存在比率が極微量であるため考慮しない。

【0109】

$$N_{O_2} = N_{H_2} / S_{H_2} \times S_{O_2} \times \quad (式1)$$

【0110】

$N_{H_2}$ は、標準試料から脱離した水素分子を密度で換算した値である。 $S_{H_2}$ は、標準

10

20

30

40

50

試料をTDS分析したときのイオン強度の積分値である。ここで、標準試料の基準値を、 $N_{H_2}/S_{H_2}$ とする。 $S_{O_2}$ は、絶縁膜をTDS分析したときのイオン強度の積分値である。 $S_{O_2}$ は、TDS分析におけるイオン強度に影響する係数である。式1の詳細に関しては、特開平6-275697公報を参照する。なお、上記絶縁膜の酸素の放出量は、電子科学株式会社製の昇温脱離分析装置EMD-WA1000S/Wを用い、標準試料として $1 \times 10^{16} \text{ cm}^{-3}$ の水素原子を含むシリコンウェハを用いて測定した。

#### 【0111】

また、TDS分析において、酸素の一部は酸素原子として検出される。酸素分子と酸素原子の比率は、酸素分子のイオン化率から算出することができる。なお、上述の $S_{O_2}$ は酸素分子のイオン化率を含むため、酸素分子の放出量を評価することで、酸素原子の放出量についても見積もることができる。

10

#### 【0112】

なお、 $N_{O_2}$ は酸素分子の放出量である。酸素原子に換算したときの放出量は、酸素分子の放出量の2倍となる。

#### 【0113】

上記構成において、加熱処理により酸素を放出する膜は、酸素が過剰な酸化シリコン( $SiO_x$  ( $X > 2$ ))膜であってもよい。酸素が過剰な酸化シリコン( $SiO_x$  ( $X > 2$ ))膜とは、シリコン原子数の2倍より多い酸素原子を単位体積当たりに含むものである。単位体積当たりのシリコン原子数および酸素原子数は、ラザフォード後方散乱法により測定した値である。

20

#### 【0114】

ゲート絶縁膜105として、加熱により酸素放出される膜を用いることで、後述する酸化物半導体膜107に酸素が供給され、ゲート絶縁膜105および後述する酸化物半導体膜107の界面準位を低減できる。従って、トランジスタ100の動作に起因して生じうる電荷などが、該界面準位に捕獲されることを抑制でき、トランジスタ100を電気特性の劣化の少ないトランジスタとすることができる。

#### 【0115】

次いで、ゲート絶縁膜105上に酸化物半導体膜106を形成する(図6(B)参照)。

#### 【0116】

30

酸化物半導体膜は、シリコン半導体に比べて大きなバンドギャップを有し、該酸化物半導体膜をトランジスタ100に用いることでオフ電流を低減させることができる。それゆえ、トランジスタのオン・オフ比を確保することが容易になる。

#### 【0117】

なお、酸化物半導体膜は、In、Ga、ZnおよびSnから選ばれた2種以上を含む金属酸化物材料を用いればよい。例えば、四元系金属酸化物であるIn-Sn-Ga-Zn-O系の材料や、三元系金属酸化物であるIn-Ga-Zn-O系の材料、In-Sn-Zn-O系の材料、In-Al-Zn-O系の材料、Sn-Ga-Zn-O系の材料、Al-Ga-Zn-O系の材料、Sn-Al-Zn-O系の材料や、二元系金属酸化物であるIn-Zn-O系の材料、Sn-Zn-O系の材料、Al-Zn-O系の材料、Zn-Mg-O系の材料、Sn-Mg-O系の材料、In-Mg-O系の材料、In-Ga-O系の材料や、一元系金属酸化物であるIn-O系の材料、Sn-O系の材料、Zn-O系の材料などを用いればよい。ここで、例えば、In-Ga-Zn-O系の材料とは、インジウム(In)、ガリウム(Ga)、亜鉛(Zn)を有する酸化物、という意味であり、その組成比は特に問わない。また、InとGaとZn以外の元素を含んでいてもよい。このとき、酸化物半導体膜の化学量論比に対し、Oを過剰にすると好ましい。Oを過剰にすることで酸化物半導体膜の酸素欠損に起因するキャリアの生成を抑制することができる。

40

#### 【0118】

なお、一例として、酸化物半導体膜としてIn-Zn-O系の材料を用いる場合、原子数比で、 $In/Zn = 0.5$ 以上50以下、好ましくは $In/Zn = 1$ 以上20以下、さ

50

らに好ましくは  $I_n / Z_n = 3$  以上  $30$  以下とする。  $Z_n$  の原子数比を前述の範囲とすることで、トランジスタ  $100$  の電界効果移動度を向上させることができる。ここで、化合物の原子数比が  $I_n : Z_n : O = X : Y : Z$  のとき、 $Z > 1.5X + Y$  とすると好ましい。

#### 【0119】

酸化物半導体膜として、化学式  $I_n MO_3 (ZnO)_m (m > 0)$  で表記される材料を用いてもよい。ここで、Mは、Ga、Al、MnおよびCoから選ばれた一または複数の金属元素を示す。例えば、Mとして、Ga、GaおよびAl、GaおよびMnまたはGaおよびCoなどを用いてもよい。

#### 【0120】

酸化物半導体膜は、単結晶、多結晶（ポリクリスタルともいう。）または非晶質などの状態をとる。好ましくは、酸化物半導体膜は、CAAC-OS (CAAC-Aligned Crystalline Oxide Semiconductor) 膜とする。

#### 【0121】

CAAC-OS 膜は、完全な単結晶ではなく、完全な非晶質でもない。CAAC-OS 膜は、非晶質相に結晶部および非晶質部を有する結晶-非晶質混相構造の酸化物半導体膜である。なお、当該結晶部は、一辺が  $100\text{ nm}$  未満の立方体内に収まる大きさであることが多い。また、透過型電子顕微鏡（TEM: Transmission Electron Microscope）による観察像では、CAAC-OS 膜に含まれる非晶質部と結晶部との境界は明確ではない。また、TEMによってCAAC-OS 膜には粒界（グレインバウンダリーともいう。）は確認できない。そのため、CAAC-OS 膜は、粒界に起因する電子移動度の低下が抑制される。

#### 【0122】

CAAC-OS 膜に含まれる結晶部は、c 軸が CAAC-OS 膜の被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向に揃い、かつ ab 面に垂直な方向から見て三角形状または六角形状の原子配列を有し、c 軸に垂直な方向から見て金属原子が層状または金属原子と酸素原子とが層状に配列している。なお、異なる結晶部間で、それぞれ a 軸および b 軸の向きが異なっていてもよい。本明細書において、単に垂直と記載する場合、 $85^\circ$  以上  $95^\circ$  以下の範囲も含まれることとする。また、単に平行と記載する場合、 $-5^\circ$  以上  $5^\circ$  以下の範囲も含まれることとする。なお、酸化物半導体膜を構成する酸素の一部は窒素で置換されてもよい。

#### 【0123】

なお、CAAC-OS 膜において、結晶部の分布が一様でなくてもよい。例えば、CAAC-OS 膜の形成過程において、酸化物半導体膜の表面側から結晶成長させる場合、被形成面の近傍に対し表面の近傍では結晶部の占める割合が高くなることがある。また、CAAC-OS 膜へ不純物を添加することにより、当該不純物添加領域において結晶部が非晶質化することもある。

#### 【0124】

CAAC-OS 膜に含まれる結晶部の c 軸は、CAAC-OS 膜の被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向に揃うため、CAAC-OS 膜の形状（被形成面の断面形状または表面の断面形状）によっては互いに異なる方向を向くことがある。なお、結晶部の c 軸の方向は、CAAC-OS 膜が形成されたときの被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向となる。結晶部は、成膜することにより、または成膜後に加熱処理などの結晶化処理を行うことにより形成される。

#### 【0125】

CAAC-OS 膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動を低減することができる。よって、当該トランジスタは、信頼性が高い。

#### 【0126】

ゲート絶縁膜  $105$  上に形成する酸化物半導体膜  $106$  は、スパッタリング法、分子線

10

20

30

40

50

エピタキシー法、原子層堆積法またはパルスレーザー蒸着法により形成する。ここでは、スパッタリング法により形成する。なお、酸化物半導体膜106は、厚さ1nm以上50nm以下で形成すればよい。

【0127】

酸化物半導体膜106をCAC-OSとする際には、基板101を加熱しながら酸化物半導体膜106を形成すればよく、基板101を加熱する温度としては、150以上450以下とすればよく、好ましくは基板温度が200以上350以下とする。なお、酸化物半導体膜の形成時に、基板を加熱する温度を高くすることで、非晶質な部分に対して結晶部分の占める割合の多いCAC-OSとすることができます。

【0128】

スパッタリング法により酸化物半導体膜106を形成する際、できる限り酸化物半導体膜106に含まれる水素濃度を低減させることができが好ましい。水素濃度を低減させるには、スパッタリング装置の処理室内に供給する雰囲気ガスとして、水素、水、水酸基または水素化物などの不純物が除去された高純度の希ガス（代表的にはアルゴン）、酸素、および希ガスと酸素との混合ガスを適宜用いる。さらには、該処理室の排気は、水の排気能力の高いクライオポンプおよび水素の排気能力の高いスパッタイオンポンプを組み合わせて用いればよい。

【0129】

上記のようにすることで、水素の混入が低減された酸化物半導体膜106を形成することができる。なお、上記スパッタリング装置を用いても、酸化物半導体膜106は少なからず窒素を含んで形成される。例えば、二次イオン質量分析法（SIMS：Second array Ion Mass Spectroscopy）で測定される酸化物半導体膜106の窒素濃度は、 $5 \times 10^{-8} \text{ cm}^{-3}$ 未満となる。

【0130】

また、ゲート絶縁膜105および酸化物半導体膜106は、真空下で連続して形成してもよい。例えば、基板101上のゲート電極104の表面に付着した水素を含む不純物を、熱処理またはプラズマ処理で除去した後、大気に暴露することなくゲート絶縁膜105を形成し、続けて大気に暴露することなく酸化物半導体膜106を形成してもよい。このようにすることで、ゲート電極104の表面に付着した水素を含む不純物を低減し、また、ゲート絶縁膜105と酸化物半導体膜106との界面に、大気成分が付着することを抑制できる。その結果、電気特性が良好で、信頼性の高いトランジスタ100を作製することができる。

【0131】

次に、フォトリソグラフィ工程によりレジストマスクを酸化物半導体膜106上に形成し、該レジストマスクを用いて、酸化物半導体膜106を所望の形状にエッチングし、島状の酸化物半導体膜107を形成する（図7（A）参照）。該エッチングは、ドライエッティングまたはウェットエッティングで行えばよい。

【0132】

酸化物半導体膜107には、酸素欠損に起因して電荷が生じている場合がある。これは、酸化物半導体膜106を形成する際、または酸化物半導体膜107を形成する際に生じる。一般に酸化物半導体における酸素欠損は、酸素欠損の一部がドナーとなり、キャリアである電子を生じる。つまり、該電子の生成は、トランジスタ100のしきい値電圧をマイナス方向に変動させる要因となる。そして、酸化物半導体膜107において、該電子の生成は、酸化物半導体膜106（または酸化物半導体膜107）とゲート絶縁膜105との界面近傍で生じる酸素欠損において顕著である。

【0133】

そこで、酸化物半導体膜107に、第1の加熱処理を行い、酸化物半導体膜111を形成する（図7（B）参照）。なお、酸化物半導体膜111は、図1に示したトランジスタ100の半導体膜108に相当する。さらに、半導体膜108は、酸化物半導体膜111のかわりに半導体特性を示す他の材料を適用してもよい。例えば、該材料としては、単結

10

20

30

40

50

晶シリコン膜もしくは多結晶シリコン膜に代表されるように結晶性を有するシリコン半導体膜などがある。

【0134】

第1の加熱処理は、酸化物半導体膜107から水素(水、水酸基または水素化物を含む)を放出させると共に、ゲート絶縁膜105に含まれる酸素の一部を放出し、酸化物半導体膜107中、およびゲート絶縁膜105と酸化物半導体膜107との界面近傍に酸素を拡散させる。さらに、ゲート絶縁膜105と酸化物半導体膜107と界面準位および酸化物半導体膜107の酸素欠損を低減し、完成したトランジスタ100の酸化物半導体膜111とゲート絶縁膜105との界面におけるキャリア捕獲の影響を小さくすることができる。従って、第1の加熱処理は、トランジスタ100のしきい値電圧がマイナス方向へ変動することを抑制することができる。

【0135】

第1の加熱処理の温度は、上記を可能にする温度であり、具体的には、150以上基板歪み点温度未満、好ましくは250以上450以下、さらに好ましくは300以上450以下とし、酸化性雰囲気または不活性雰囲気で行う。ここで、酸化性雰囲気は、酸素、オゾンまたは窒化酸素などの酸化性ガスを10ppm以上含有する雰囲気をいう。また、不活性雰囲気は、前述の酸化性ガスが10ppm未満であり、その他、窒素または希ガスで充填された雰囲気をいう。処理時間は3分~24時間とする。24時間を超える熱処理は生産性の低下を招くため好ましくない。

【0136】

第1の加熱処理に用いる加熱処理装置に特別な限定はなく、抵抗発熱体などの発熱体からの熱伝導または熱輻射によって、被処理物を加熱する装置を備えていてもよい。例えば、電気炉や、G R T A (G a s R a p i d T h e r m a l A n n e a l) 装置、L R T A (L a m p R a p i d T h e r m a l A n n e a l) 装置等のR T A (R a p i d T h e r m a l A n n e a l) 装置を用いることができる。L R T A 装置は、ハロゲンランプ、メタルハライドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である。G R T A 装置は、高温のガスを用いて加熱処理を行う装置である。

【0137】

さらに、酸化物半導体膜107中の水素はドナーとなりキャリアである電子を生じる。第1の加熱処理によって、酸化物半導体膜107は膜中の水素濃度が低減され、高純度化された酸化物半導体膜111となる。酸化物半導体膜111の水素濃度は、 $5 \times 10^{-8}$  cm<sup>-3</sup>以下、好ましくは $1 \times 10^{-8}$  cm<sup>-3</sup>以下、より好ましくは $5 \times 10^{-7}$  cm<sup>-3</sup>未満、さらに好ましくは $1 \times 10^{-6}$  cm<sup>-3</sup>以下である。なお、酸化物半導体膜111中の水素濃度は、二次イオン質量分析法で測定されるものである。

【0138】

第1の加熱処理によって、水素濃度が十分に低減されて高純度化され、且つ十分な酸素を供給されて酸素欠損に起因するエネルギーギャップ中の欠陥準位が低減された酸化物半導体膜111を用いることで、トランジスタ100のオフ電流を低減させることができる。具体的には、室温(25)でのオフ電流(ここでは、チャネル長が3μm、チャネル幅が1μmのトランジスタにおける値)は100zA(1zA(ゼプトアンペア)は $1 \times 10^{-21}$  A)以下、望ましくは10zA以下となる。なお、LiやNaなどのアルカリ金属は、不純物であるため含有量を少なくすることが好ましく、酸化物半導体膜111中に $2 \times 10^{-6}$  cm<sup>-3</sup>以下、好ましくは、 $1 \times 10^{-5}$  cm<sup>-3</sup>以下の濃度とことが好ましい。さらに、アルカリ土類金属も不純物であるため含有量を少なくすることが好ましい。

【0139】

なお、トランジスタ100の作製工程において、第1の加熱処理を行う順番は、酸化物半導体膜107を形成した後だけではなく、酸化物半導体膜106を形成した後であれば

10

20

30

40

50

、いつ行ってもよい。さらに、第1の加熱処理は複数回行ってもよい。例えば、酸化物半導体膜107を形成した後に1回行うだけではなく、酸化物半導体膜106を形成した後と、酸化物半導体膜107を形成した後の2回行ってもよい。

#### 【0140】

まず、ゲート絶縁膜105および酸化物半導体膜111上に導電膜を形成する。該導電膜は、ゲート電極104を形成する際に用いる導電膜102に適用可能な導電材料を用いて、単層または積層して形成する。また、該導電膜の厚さは、特に限定はなく、上記導電材料の電気抵抗や、作製工程にかかる時間を考慮し、適宜決めることができる。例えば、10nm以上500nm以下で形成すればよい。なお、該導電膜を形成する方法は導電膜102と同様とすればよい。

10

#### 【0141】

次いで、形成した導電膜上にフォトリソグラフィ工程によりレジストマスクを形成し、該レジストマスクを用いて該導電膜をエッチングし、一対の電極109a、109bを形成する(図8(A)参照)。該エッチングはドライエッチングまたはウェットエッチングで行えばよい。なお、一対の電極109a、109bはソース電極およびドレイン電極として機能し、ソース配線およびドレイン配線としても機能する。

#### 【0142】

上記工程により、トランジスタ100を形成することができる。なお、ここまで作製工程の後に、保護絶縁膜110を形成してもよい(図8(B)参照)。保護絶縁膜110はゲート絶縁膜105と同様とすればよい。さらに、保護絶縁膜110を形成した後に第2の加熱処理を行ってもよい。第2の加熱処理を行うことで、ゲート絶縁膜105中の酸素の一部および保護絶縁膜110中の酸素の一部を、酸化物半導体膜111中、およびゲート絶縁膜105と酸化物半導体膜111との界面近傍、酸化物半導体膜111と保護絶縁膜110との界面近傍に拡散させることができ、酸化物半導体膜111の酸素欠損を補うことができるため、トランジスタ100の電気特性を向上させることができる。なお、第2の加熱処理における装置および加熱条件は、第1の加熱処理と同様とすればよい。

20

#### 【0143】

以上より、トランジスタ100のゲート電極104には一対の第1の突起120a、120bおよび第2の突起130が設けられていることにより、上面図における一対の電極109a、109b間の距離である見かけ上のチャネル長に対して、実効上のチャネル長Lを3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとすることができます。さらに、上面図における一対の電極109a、109b間の幅である見かけ上のチャネル幅に対して、実効上のチャネル幅Wを3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとすることができます。そのため、トランジスタのサイズを縮小しても短チャネル効果の影響が低減され、半導体装置の集積度を高めることができる。また、コストが低く、歩留まりの高い半導体装置を提供することができる。

30

#### 【0144】

なお、本実施の形態の構成は、他の実施の形態の構成を適宜、組み合わせることができる。

#### 【0145】

40

##### (実施の形態2)

本実施の形態では、実施の形態1に示したトランジスタ100とは異なる構造のトランジスタについて説明する。

#### 【0146】

本発明の一態様は、ゲート電極に設けられる一対の第1の突起が複数であるボトムゲート構造のトランジスタである。そこで、本実施の形態では、ゲート電極104に一対の第1の突起120a、120bが複数設けられている形態について説明する。また、本実施の形態は、実施の形態1と比較して一対の第1の突起120a、120bを設ける数が異なるだけであるため、実施の形態1の説明は、適宜参照することができる。

#### 【0147】

50

本実施の形態は、一対の第1の突起120a、120bがゲート電極104に3組設けられているトランジスタ200を例に説明する。

【0148】

図9(A)はトランジスタ200の上面図である。

【0149】

トランジスタ200は、基板101に、3組設けられた一対の第1の突起120a、120bと、該一対の第1の突起120a、120bの間に設けられた第2の突起130とを有するゲート電極104と、ゲート電極104を覆うゲート絶縁膜105と、ゲート絶縁膜105と接して、且つ該一対の第1の突起120a、120bおよび第2の突起130に重畳する半導体膜108と、半導体膜108と接して、且つ該一対の第1の突起120a、120bと重畳する一対の電極109a、109bと、を有するボトムゲート構造のトランジスタである。なお、図9(A)において、ゲート絶縁膜105は、便宜上、図示していない。

【0150】

さらに、チャネル幅方向において、半導体膜108の側端は、ゲート電極104に3組設けられた一対の第1の突起120a、120bのうち最も外側に配置される一対の第1の突起120a、120bの頂面上に位置している。

【0151】

また、チャネル幅方向において、一対の電極109a、109bの側端は、ゲート電極104に3組設けられた一対の第1の突起120a、120bのうち最も外側に配置される一対の第1の突起120a、120bの頂面上に位置している。

【0152】

ゲート電極104に設けられた3組の一対の第1の突起120a、120bの全ては、チャネル幅方向に延伸して設けられた第2の突起130を挟んで対向して設けられている。図9(B)は図9(A)に示した一点鎖線A-B間におけるトランジスタ200の断面図である。図9(B)に示すように、トランジスタ200のA-B断面は、トランジスタ100と同様である。

【0153】

トランジスタ200の半導体膜108は、ゲート電極104に設けられた3組の一対の第1の突起120a、120bおよび第2の突起130の形状に沿って形成される。従って、トランジスタ200は、三次元状のチャネル領域が形成され、トランジスタ200動作時に機能する実効上のチャネル長Lは、図9(A)の一対の電極109a、109b間の距離に相当する見かけ上のチャネル長に対して、少なくとも一対の第1の突起120a、120bおよび第2の突起130の高さHの分は、長くなる(図9(B)参照)。

【0154】

図9(C)は、図9(A)に示した一点鎖線C-D間におけるトランジスタ200の断面図である。

【0155】

図9(C)に示すように、トランジスタ200のC-D断面は、基板101と、一対の第1の突起120a、120bのうちの一方である第1の突起120aが離間して3つ設けられたゲート電極104と、ゲート電極104を覆うゲート絶縁膜105と、ゲート絶縁膜105と接して、且つゲート電極104およびゲート電極104に設けられた全ての第1の突起120aと重畳する半導体膜108と、半導体膜108と接して、且つゲート電極104に設けられた全ての第1の突起120aと重畳する一対の電極109a、109bのうちの一方である電極109aと、を有する。

【0156】

トランジスタ200の半導体膜108は、ゲート電極104に設けられた3組の一対の第1の突起120a、120bの形状に沿って形成される。従って、トランジスタ200は、三次元状のチャネル領域が形成され、トランジスタ200の動作時に機能する実効上のチャネル幅Wは、図9(A)の一対の電極109a、109bの幅に相当する見かけ上

のチャネル幅に対して、少なくとも形状に沿って形成された一対の第1の突起120a、120bの高さHの分は、長くなる(図9(C)参照)。

【0157】

実施の形態1と同様に、見かけ上のチャネル幅および見かけ上のチャネル長に対して、実効上のチャネル幅Wおよび実効上のチャネル長Lが、3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとなるように、3組の一対の第1の突起120a、120bおよび第2の突起130の高さHを選択する。なお、一対の第1の突起120a、120bおよび第2の突起130は、同じ作製工程で形成されることから、一対の第1の突起120a、120bおよび第2の突起130の高さHは同じである。

【0158】

また、ゲート電極104に設けられる一対の第1の突起の数は、特に限定はなく、作製するトランジスタの大きさに合わせて適宜決めればよい。なお、ゲート電極に設ける一対の第1の突起だけでなく、後述の実施の形態3で説明するように、第2の突起を複数設けてもよい。このように、一対の第1の突起および第2の突起を複数設けることによって、一組一組(一つ一つ)の一対の第1の突起および第2の突起の高さを低くできるため、トランジスタの作製工程において形成される膜の被覆性を高めることができる。

10

【0159】

以上より、トランジスタ200は、トランジスタのサイズを縮小させつつ、実効上のチャネル長Lを長くさせて短チャネル効果を抑制することができ、さらに実効上のチャネル幅Wも長くさせてオン電流を増大させることができるために、トランジスタのオン・オフ比を充分に確保された良好なスイッチング特性を有するトランジスタである。

20

【0160】

ここで、トランジスタ200の作製方法について説明する。

【0161】

基板101に実施の形態1と同様にして導電膜102を形成する(図10(A)参照)。

。

【0162】

次に、ハーフトーンマスクを用いて、3組の一対の第1の突起120a、120bおよび第2の突起130が形成される領域の厚さは厚く、それ以外の領域の厚さは薄くなるようにレジストマスク150を形成する(図10(B)参照)。なお、導電膜102において、ゲート電極104が形成されない領域には、レジストマスク150も形成されないようにする。一対の第1の突起120a、120bと第2の突起130との間の距離を考慮して、レジストマスク150の薄く形成される領域の厚さを決定する。

30

【0163】

なお、ゲート電極104に設ける一対の第1の突起120a、120bの数をさらに増やす場合は、多階調マスクを用いて形成する厚さの異なる領域を有するレジストマスクにおいて、設ける一対の第1の突起120a、120bの数だけ、厚さの厚い領域を形成し、それ以外の領域の厚さは薄くなるように形成すればよい。

【0164】

次に、レジストマスク150を用いて、導電膜102の一部を選択的に除去(エッティング)する。このエッティングにより、島状に加工された導電膜103を形成する。なお、該エッティングはドライエッティングで行えばよい。

40

【0165】

次に、レジストマスク150を縮小(後退)させて、のちに一対の第1の突起120a、120bと第2の突起130との間隔となる部分において分離されたレジストマスク151を形成する(図10(C)参照)。レジストマスク150の縮小(後退)には、酸素プラズマによるアッシングを用いればよい。

【0166】

次に、レジストマスク151を用いて島状に加工された導電膜103をエッティングし、一対の第1の突起120a、120bおよび第2の突起130を形成し、ゲート電極10

50

4を形成する。そして、該エッチングの後にレジストマスク151を除去する(図10(D)参照)。

【0167】

以降の作製工程は、トランジスタ100と同様とすればトランジスタ200を作製することができる(図6乃至図8参照)。

【0168】

以上より、本実施の形態に示すトランジスタ200は、ゲート電極104に複数の一対の第1の突起120a、120bおよび1つの第2の突起130を設けることで、見かけ上のチャネル長に対して、実効上のチャネル長Lを3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとすることができます。さらに、見かけ上のチャネル幅に対して、実効上のチャネル幅Wを3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとすることができます。そのため、トランジスタのサイズを縮小しても短チャネル効果の影響が低減され、半導体装置の集積度を高めることが可能となる。また、コストが低く、歩留まりの高い半導体装置を提供することができる。

10

【0169】

なお、本実施の形態の構成は、他の実施の形態の構成を適宜、組み合わせることができる。

【0170】

(実施の形態3)

本実施の形態では、先の実施の形態に示したトランジスタとは異なる構造のトランジスタについて説明する。

20

【0171】

本発明の一態様は、ゲート電極に設けられる第2の突起が複数であるボトムゲート構造のトランジスタである。そこで、本実施の形態では、ゲート電極104に第2の突起130が複数設けられている形態について説明する。また、本実施の形態は、実施の形態1と比較して第2の突起130を設ける数が異なるだけであるため、実施の形態1の説明を適宜参照することができる。

【0172】

本実施の形態は、第2の突起130がゲート電極104に2つ設けられているトランジスタ300を例に説明する。

30

【0173】

図11(A)はトランジスタ300の上面図である。

【0174】

トランジスタ300は、基板101に、一対の第1の突起120a、120bと、該一対の第1の突起120a、120bの間に2つ設けられた第2の突起130とを有するゲート電極104と、ゲート電極104を覆うゲート絶縁膜105と、ゲート絶縁膜105と接して、且つ一対の第1の突起120a、120bおよび該第2の突起130に重畳する半導体膜108と、半導体膜108と接して、且つ該一対の第1の突起120a、120bと重畳する一対の電極109a、109bと、を有するボトムゲート構造のトランジスタである。なお、図11(A)において、ゲート絶縁膜105は、便宜上、図示していない。

40

【0175】

さらに、チャネル幅方向において、半導体膜108の側端は、ゲート電極104に設けられた一対の第1の突起120a、120bの頂面より外側に位置する。

【0176】

また、チャネル幅方向において、一対の電極109a、109bの側端は、ゲート電極104に設けられた一対の第1の突起120a、120bの頂面より外側に位置する。

【0177】

ゲート電極104に設けられた一対の第1の突起120a、120bは、チャネル幅方向に延伸して2つ設けられた第2の突起130を挟んで対向して設けられている。

50

## 【0178】

図11(B)は図11(A)に示した一点鎖線A-B間に於けるトランジスタ300の断面図である。

## 【0179】

図11(B)に示すように、トランジスタ300のA-B断面は、基板101と、一対の第1の突起120a、120bおよび一対の第1の突起120a、120bの間に設けられた2つの第2の突起130とを有するゲート電極104と、ゲート電極104を覆うゲート絶縁膜105と、ゲート絶縁膜105と接して、且つゲート電極104、一対の第1の突起120a、120b、および全ての第2の突起130に重畳する半導体膜108と、半導体膜108と接して、且つ一対の第1の突起120a、120bと重畳する一対の電極109a、109bとを有する。  
10

## 【0180】

トランジスタ300の半導体膜108は、ゲート電極104に設けられた一対の第1の突起120a、120bおよび2つの第2の突起130の形状に沿って形成される。従って、トランジスタ300は、三次元状のチャネル領域が形成され、トランジスタ300動作時に機能する実効上のチャネル長Lは、図11(A)の一対の電極109a、109b間の距離に相当する見かけ上のチャネル長に対して、少なくとも一対の第1の突起120a、120bおよび第2の突起130の高さHの分は、長くなる(図11(B)参照)。

## 【0181】

図11(C)は、図11(A)に示した一点鎖線C-D間に於けるトランジスタ300の断面図である。なお、図11(C)に示すように、トランジスタ300のC-D断面は、トランジスタ100と同様である。  
20

## 【0182】

トランジスタ300の半導体膜108は、ゲート電極104に設けられた一対の第1の突起120a、120bの形状に沿って形成される。従って、トランジスタ300は、三次元状のチャネル領域が形成され、トランジスタ300の動作時に機能する実効上のチャネル幅Wは、図11(A)の一対の電極109a、109bの幅に相当する見かけ上のチャネル幅に対して、少なくとも一対の第1の突起120a、120bの高さHの分は、長くなる(図11(C)参照)。

## 【0183】

実施の形態1と同様に、見かけ上のチャネル幅および見かけ上のチャネル長に対して、実効上のチャネル幅Wおよび見かけ上のチャネル長Lが、3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとなるように、一対の第1の突起120a、120bおよび2つの第2の突起130の高さHを選択する。なお、一対の第1の突起120a、120bおよび第2の突起130は、同じ作製工程で形成されることから、一対の第1の突起120a、120bおよび第2の突起130の高さは同じである。  
30

## 【0184】

また、ゲート電極に設けられる第2の突起の数は、特に限定はなく、作製するトランジスタの大きさに合わせて適宜決めればよい。なお、ゲート電極に設ける第2の突起だけではなく、実施の形態2で説明したように、一対の第1の突起を複数設けてもよい。このように、一対の第1の突起および第2の突起を複数設けることによって、一組一組(一つ一つ)の一対の第1の突起および第2の突起の高さを低くできるため、トランジスタの作製工程において形成される膜の被覆性を高めることができる。  
40

## 【0185】

以上から、トランジスタ300は、トランジスタのサイズを縮小させつつ、実効上のチャネル長Lを長くさせて短チャネル効果を抑制することができ、さらに実効上のチャネル幅Wも長くさせてオン電流を増大させることができ、トランジスタのオン・オフ比を充分に確保された良好なスイッチング特性を有するトランジスタである。

## 【0186】

ここで、トランジスタ300の作製方法について説明する。なお、トランジスタ300  
50

のC-D断面は、トランジスタ100と同様であるため、トランジスタ300のA-B断面を例に説明する。

【0187】

基板101に実施の形態1と同様にして導電膜102を形成する(図12(A)参照)。

【0188】

次に、ハーフトーンマスクを用いて、一対の第1の突起120a、120bおよび2つの第2の突起130が形成される領域の厚さは厚く、それ以外の領域の厚さは薄くなるようにレジストマスク150を形成する(図12(B)参照)。なお、導電膜102において、ゲート電極104が形成されない領域には、レジストマスク150も形成されないようにする。一対の第1の突起120a、120bと第2の突起130との間の距離を考慮して、レジストマスク150の薄く形成される領域の厚さを決定する。

【0189】

なお、ゲート電極104に設ける第2の突起130の数をさらに増やす場合は、多階調マスクを用いて形成する厚さの異なる領域を有するレジストマスクにおいて、設ける第2の突起130の数だけ、厚さの厚い領域を形成し、それ以外の領域の厚さは薄くなるように形成すればよい。

【0190】

次に、レジストマスク150を用いて、導電膜102の一部を選択的に除去(エッティング)する。このエッティングにより、島状に加工された導電膜103を形成する。なお、該エッティングはドライエッティングで行えばよい。

【0191】

次に、レジストマスク150を縮小(後退)させて、のちに一対の第1の突起120a、120bと第2の突起130との間隔となる部分において分離されたレジストマスク151を形成する(図12(C)参照)。レジストマスク150の縮小(後退)には、酸素プラズマによるアッシングを用いればよい。

【0192】

次に、レジストマスク151を用いて島状に加工された導電膜103をエッティングし、一対の第1の突起120a、120bおよび第2の突起130を形成し、ゲート電極104を形成する。そして、該エッティングの後にレジストマスク151を除去する(図12(D)参照)。

【0193】

以降の作製工程は、トランジスタ100と同様とすればトランジスタ300を作製することができる(図6乃至図8参照)。

【0194】

以上より、本実施の形態に示すトランジスタ300は、ゲート電極104に1つの一対の第1の突起120a、120bおよび複数の第2の突起130を設けることで、見かけ上のチャネル長に対して、実効上のチャネル長Lを3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとすることができます。さらに、見かけ上のチャネル幅に対して、実効上のチャネル幅Wを3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとすることができます。そのため、トランジスタのサイズを縮小しても短チャネル効果の影響が低減され、半導体装置の集積度を高めることができる。また、コストが低く、歩留まりの高い半導体装置を提供することができる。

【0195】

なお、本実施の形態の構成は、他の実施の形態の構成を適宜、組み合わせができる。

【0196】

(実施の形態4)

本実施の形態では、先の実施の形態に示したトランジスタとは異なる構造のトランジスタについて説明する。

10

20

30

40

50

## 【0197】

トランジスタ100において、ゲート電極104は、一対の第1の突起120a、120b、および第2の突起130を含む領域と、一対の第1の突起120a、120b、および第2の突起130以外の領域と、を有しているものとみなすことができる。そこで、本実施の形態では、上記2つの異なる領域において、それぞれの領域が互いに異なる導電材料によって構成される形態について説明する。また、本実施の形態は、実施の形態1と比較して一対の第1の突起120a、120bおよび第2の突起130を構成する導電材料が異なるだけであるため、実施の形態1で説明したことは、本実施の形態に適用することができる。

## 【0198】

10

本実施の形態は、異なる種類の導電材料を用いて、一対の第1の突起120a、120bおよび第2の突起130が形成されたゲート電極104を有するトランジスタ400を例に説明する。

## 【0199】

図13(A)はトランジスタ400の上面図である。

## 【0200】

トランジスタ400は、基板101に、一対の第1の突起120a、120bと、一対の第1の突起120a、120bの間に設けられる第2の突起130とを有するゲート電極104と、ゲート電極104を覆うゲート絶縁膜105と、ゲート絶縁膜105と接して、且つ一対の第1の突起120a、120bおよび第2の突起130に重畳する半導体膜108と、半導体膜108と接して、且つ一対の第1の突起120a、120bと重畳する一対の電極109a、109bと、を有するボトムゲート構造のトランジスタである。なお、図13(A)において、ゲート絶縁膜105は、便宜上、図示していない。

20

## 【0201】

さらに、チャネル幅方向において、半導体膜108の側端は、ゲート電極104に設けられた一対の第1の突起120a、120bの頂面より外側に位置する。

## 【0202】

また、チャネル幅方向において、一対の電極109a、109bの側端は、ゲート電極104に設けられた一対の第1の突起120a、120bの頂面より外側に位置する。

30

## 【0203】

ゲート電極104に設けられた一対の第1の突起120a、120bは、チャネル幅方向に延伸して設けられた第2の突起130を挟んで対向して設けられている。

## 【0204】

図13(B)は図13(A)に示した一点鎖線A-B間ににおけるトランジスタ400の断面図である。

## 【0205】

図13(B)に示すように、トランジスタ400のA-B断面は、基板101と、ゲート電極104と、ゲート電極104を覆うゲート絶縁膜105と、ゲート絶縁膜105と接して、且つゲート電極104、該一対の第1の突起120a、120b、および該第2の突起130に重畳する半導体膜108と、半導体膜108と接して、且つ一対の第1の突起120a、120bと重畳する一対の電極109a、109bと、を有する。

40

## 【0206】

さらにゲート電極104は、領域104aと、領域104aに接して且つ分離して設けられた一対の第1の突起120a、120bおよび第2の突起130を含む領域104bとを有している。そして、領域104aおよび領域104bは互いに異なる導電材料から構成されており、領域104aは第1の導電材料、領域104bは第2の導電材料で構成されている。

## 【0207】

トランジスタ400の半導体膜108は、ゲート電極104のうち、領域104bである一対の第1の突起120a、120bおよび第2の突起130の形状に沿って形成され

50

る。従って、トランジスタ400は、三次元状のチャネル領域が形成され、トランジスタ400動作時に機能する実効上のチャネル長Lは、図13(A)の一対の電極109a、109b間の距離に相当する見かけ上のチャネル長に対して、少なくとも一対の第1の突起120a、120bおよび第2の突起130の高さHの分は、長くなる(図13(B)参照)。

【0208】

図13(C)は図13(A)に示した一点鎖線C-D間ににおけるトランジスタ400の断面図である。

【0209】

図13(C)に示すように、トランジスタ400のC-D断面は、基板101と、ゲート電極104と、ゲート電極104を覆うゲート絶縁膜105と、ゲート絶縁膜105と接して、且つゲート電極104、および該第1の突起120aに重畠する半導体膜108と、半導体膜108と接して、且つ該第1の突起120aと重畠する一対の電極109a、109bのうち一方の電極109aと、を有する。

【0210】

さらにゲート電極104は、第1の導電材料で構成された領域104a上に領域104bの一部であり、第2の導電材料で構成された一対の第1の突起120a、120bのうち一方である第1の突起120aを有している。

【0211】

トランジスタ400の半導体膜108は、ゲート電極104のうち、領域104bの一部である一対の第1の突起120a、120bの形状に沿って形成される。従って、トランジスタ400は、三次元状のチャネル領域が形成され、トランジスタ400の動作時に機能する実効上のチャネル幅Wは、図13(A)の一対の電極109a、109bの幅に相当する見かけ上のチャネル幅に対して、少なくとも一対の第1の突起120a、120bの高さHの分は、長くなる(図13(C)参照。)。

【0212】

実施の形態1と同様に、見かけ上のチャネル幅および見かけ上のチャネル長に対して、実効上のチャネル幅Wおよび見かけ上のチャネル長Lが、3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとなるように、一対の第1の突起120a、120bおよび第2の突起130の高さHを選択する。なお、一対の第1の突起120a、109bおよび第2の突起130は、同じ作製工程で形成されることから、一対の第1の突起120a、120bおよび第2の突起130の高さは同じである。

【0213】

また、ゲート電極に設けられる一対の第1の突起の数および第2の突起の数は、実施の形態2および実施の形態3で説明したように複数にしてもよく、作製するトランジスタの大きさに合わせて適宜決めればよい。一対の第1の突起および第2の突起を複数設けることによって、一組一組(一つ一つ)の一対の第1の突起および第2の突起の高さを低くできるため、トランジスタの作製工程において形成される膜の被覆性を高めることができる。

【0214】

以上から、トランジスタ400は、トランジスタのサイズを縮小させつつ、実効上のチャネル長Lを長くさせて短チャネル効果を抑制することができ、さらに実効上のチャネル幅Wも長くさせてオン電流を増大させることができるため、トランジスタのオン・オフ比を充分に確保された良好なスイッチング特性を有するトランジスタである。

【0215】

ここで、トランジスタ400の作製方法について説明する。なお、トランジスタ400のA-B断面およびC-D断面は、トランジスタ100と同様であるため、トランジスタ400のA-B断面を例に説明する。

【0216】

基板101に第1の導電材料を用いて導電膜102aを形成する。導電膜102aの上

10

20

30

40

50

に第2の導電材料を用いて、導電膜102bを形成する(図14(A)参照)。導電膜102aおよび導電膜102b合わせて、実施の形態1に記載した導電膜102の厚さとなるように形成すればよい。なお、導電膜102aの厚さは、導電膜102bの厚さより薄くてもよい。

【0217】

第1の導電材料および第2の導電材料とともに、実施の形態1で説明した導電膜102に適用可能な導電材料と同様であるが、第1の導電材料に、実施の形態1で説明した金属の酸化物を用いる場合は、該酸化物膜は金属膜と比べて抵抗が高いため、ゲート電極104全体の抵抗を低減するために、第2の導電材料としてシート抵抗が10 / sq以下の低抵抗なものを用いることが好ましい。また、第1の導電材料および第2の導電材料としては、仕事関数差が0.6eV以内、好ましくは0.2eV以内、さらに好ましくは0.1eV以内となるものを用いることが好ましい。

【0218】

図2(B)と同様にして、ハーフトーンマスクを用いて、一対の第1の突起120a、120bおよび第2の突起130が形成される領域の厚さは厚く、それ以外の領域の厚さは薄くなるようにレジストマスク150を形成する(図14(B)参照)。なお、導電膜102において、ゲート電極104が形成されない領域には、レジストマスク150も形成されないようにする。一対の第1の突起120a、120bと第2の突起130との間の距離を考慮して、レジストマスク150の薄く形成される領域の厚さを決定する。

【0219】

なお、ゲート電極104に設ける一対の第1の突起120a、120bおよび第2の突起130の数を複数にする場合は、多階調マスクを用いて形成する厚さの異なる領域を有するレジストマスクにおいて、設ける一対の第1の突起120a、120bおよび第2の突起130の数だけ、厚さの厚い領域を形成し、それ以外の領域の厚さは薄くなるように形成すればよい。

【0220】

次に、レジストマスク150を用いて、導電膜102aおよび導電膜102bの一部を選択的に除去(エッチング)する。このエッチングにより、島状に加工された導電膜103aおよび島状に加工された導電膜103bを形成する。なお、該エッチングは、導電膜102aおよび導電膜102bの両方ともエッチングできるエッチング条件を用いて、ドライエッチングを行えばよい。

【0221】

次に、レジストマスク150を縮小(後退)させて、のちに一対の第1の突起120a、120bと第2の突起130との間隔となる部分において分離されたレジストマスク151を形成する(図14(C)参照)。レジストマスク150の縮小(後退)には、酸素プラズマによるアッシングを用いればよい。

【0222】

次に、レジストマスク151を用いて島状に加工された導電膜103bをエッチングし、一対の第1の突起120a、120bおよび第2の突起130を形成し、領域104aおよび領域104b有するゲート電極104を形成する。そして、該エッチングの後にレジストマスク151を除去する(図14(D)参照)。該エッチングは、島状に加工された導電膜103aに対して島状に加工された導電膜103bの選択比が高いエッチング条件を用いて、ドライエッチングを行う必要がある。

【0223】

以降の作製工程は、トランジスタ100と同様とすればトランジスタ400を作製することができる(図6乃至図8参照)。

【0224】

以上より、本実施の形態に示すトランジスタ400は、ゲート電極104に第1の導電材料で構成された領域104aと、第2の導電材料で構成された一対の第1の突起120a、120bおよび第2の突起130を含む領域104bを設けることで、見かけ上のチ

10

20

30

40

50

ヤネル長に対して、実効上のチャネル長Lを3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとすることができます。さらに、見かけ上のチャネル幅に対して、実効上のチャネル幅Wを3倍以上、好ましくは5倍以上、さらに好ましくは10倍以上の長さとすることができます。そのため、トランジスタを縮小しても短チャネル効果の影響が低減され、半導体装置の集積度を高めることができるとなる。また、コストが低く、歩留まりの高い半導体装置を提供することができる。

【0225】

なお、本実施の形態の構成は、他の実施の形態の構成を適宜、組み合わせることができる。

【0226】

(実施の形態5)

10

本実施の形態では、先の実施の形態に示したトランジスタとは異なる構造のトランジスタについて説明する。

【0227】

本発明の一態様は、ボトムゲート構造のトランジスタに限らず、一対の第1の突起および第2の突起が設けられた絶縁表面を有する構造物を形成するトップゲート構造のトランジスタでもよい。そこで、本実施の形態では、一対の第1の突起120a、120bおよび第2の突起130が設けられた絶縁表面を有する構造物を有するトップゲート構造のトランジスタについて説明する。本実施の形態に示すトランジスタは実施の形態1に示したトランジスタの変形例であるため、実施の形態1の説明は、適宜参照することができる。

20

【0228】

ここでは、1つの一対の第1の突起120a、120b、および1つの第2の突起130が形成された絶縁表面を有する構造物を有するトランジスタ500を例に説明する。

【0229】

図15(A)はトランジスタ500の上面図である。

【0230】

トランジスタ500は、基板101に、一対の第1の突起120a、120bと、一対の第1の突起120a、120bの間に設けられる第2の突起130とを有して且つ絶縁表面を有する構造物504と、一対の第1の突起120a、120bおよび第2の突起130に接する半導体膜108と、半導体膜108と接して、且つ一対の第1の突起120a、120bと重畳する一対の電極109a、109bと、構造物504、半導体膜108、および一対の電極109a、109bを覆うゲート絶縁膜105と、ゲート絶縁膜105に接して、且つ一対の電極109a、109bの間に設けられるゲート電極510と、を有するトップゲート構造のトランジスタである。なお、図15(A)において、ゲート絶縁膜105は、便宜上、図示していない。

30

【0231】

さらに、チャネル幅方向において、半導体膜108の側端は、絶縁表面を有する構造物504に設けられた一対の第1の突起120a、120bの頂面より外側に位置する。

【0232】

また、チャネル幅方向において、一対の電極109a、109bの側端は、絶縁表面を有する構造物504に設けられた一対の第1の突起120a、120bの頂面より外側に位置する。

40

【0233】

絶縁表面を有する構造物504に設けられた一対の第1の突起120a、120bは、チャネル幅方向に延伸して設けられた第2の突起130を挟んで対向して設けられている。

【0234】

図15(B)は図15(A)に示した一点鎖線A-B間におけるトランジスタ500の断面図である。

【0235】

50

半導体膜 108 は、絶縁表面を有する構造物 504 に設けられた一対の第 1 の突起 120a、120b および第 2 の突起 130 の形状に沿って形成される。従って、トランジスタ 500 は、三次元状のチャネル領域が形成され、トランジスタ 500 動作時に機能する実効上のチャネル長 L は、図 15 (A) の一対の電極 109a、109b 間の距離に相当する見かけ上のチャネル長に対して、少なくとも一対の第 1 の突起 120a、120b および第 2 の突起 130 の高さ H の分は、長くなる (図 15 (B) 参照)。

【0236】

「一対の第 1 の突起 120a、120b および第 2 の突起 130 の高さ H」とは、一対の第 1 の突起 120a、120b および第 2 の突起 130 頂面から絶縁表面を有する構造物 504 の底面に下ろした垂線において、該頂面から、絶縁表面を有する構造物 504 の一対の突起 120a、120b および第 2 の突起 130 以外の領域における上面までの距離に相当する。

10

【0237】

図 15 (C) は、図 15 (A) に示した一点鎖線 C - D 間におけるトランジスタ 500 の断面図である。

【0238】

図 15 (C) に示すように、トランジスタ 500 の C - D 断面は、基板 101 と、一対の第 1 の突起 120a、120b のうちの一方である第 1 の突起 120a を有して且つ絶縁表面を有する構造物 504 と、該第 1 の突起 120a を覆う半導体膜 108 と、半導体膜 108 と接して、且つ該第 1 の突起 120a と重畳する一対の電極 109a、109b のうちの一方である電極 109a と、絶縁表面を有する構造物 504、半導体膜 108、電極 109a を覆うゲート絶縁膜 105 を有する。

20

【0239】

半導体膜 108 は、絶縁表面を有する構造物 504 に設けられた一対の第 1 の突起 120a、120b の形状に沿って形成される。従って、トランジスタ 500 は、三次元状のチャネル領域が形成され、トランジスタ 500 の動作時に機能する実効上のチャネル幅 W は、図 15 (A) の一対の電極 109a、109b の幅に相当する見かけ上のチャネル幅に対して、少なくとも一対の第 1 の突起 120a、120b の高さ H の分は、長くなる (図 15 (C) 参照)。これにより、トランジスタのサイズを縮小しつつ、トランジスタ 500 のオン電流を増大させることができる。

30

【0240】

実施の形態 1 と同様に、見かけ上のチャネル幅および見かけ上のチャネル長に対して、実効上のチャネル幅 W および見かけ上のチャネル長 L が、3 倍以上、好ましくは 5 倍以上、さらに好ましくは 10 倍以上の長さとなるように、一対の第 1 の突起 120a、120b および第 2 の突起 130 の高さ H を選択する。

【0241】

また、ゲート電極に設けられる一対の第 1 の突起の数および第 2 の突起の数は、実施の形態 2 および実施の形態 3 で説明したように複数にしてもよく、作製するトランジスタの大きさに合わせて適宜決めればよい。一対の第 1 の突起および第 2 の突起を複数設けることによって、一組一組 (一つ一つ) の一対の第 1 の突起および第 2 の突起の高さを低くできるため、トランジスタの作製工程において形成される膜の被覆性を高めることができる。

40

【0242】

以上から、トランジスタ 500 は、トランジスタのサイズを縮小させつつ、実効上のチャネル長 L を長くさせて短チャネル効果を抑制することができ、さらに実効上のチャネル幅 W も長くさせてオン電流を増大させることができるために、トランジスタのオン・オフ比を充分に確保された良好なスイッチング特性を有するトランジスタである。

【0243】

なお、図 15 に示したトランジスタ 500 において、一対の電極 109a、109b とゲート電極 510 とは重畳していない構成であるが、これに限定されるものではない。例

50

えば、一対の電極 109a、109b とゲート電極 510 とは重畳する構成であってもよい。

【0244】

また、図示していないが、トランジスタ 500 は、半導体膜 108 の一対の電極 109a、109b およびゲート電極 510 と重畳しない領域に、LDD 領域としてドーパントが添加された低抵抗領域を設けてもよい。LDD 領域を設けることによってホットキャリア劣化などのトランジスタ 500 の劣化が抑制され、トランジスタ 500 の信頼性を向上させることができる。また、一対の電極 109a、109b とゲート電極 510 とで形成される寄生容量を低減することができるため、トランジスタ 500 の動作速度を速くすることができる。

10

【0245】

トランジスタ 500 の構造は、図 15 に示されたものに限定されない。例えば、図 15 に示したトランジスタ 500 は、一対の電極 109a、109b の下面と半導体膜 108 の上面とが接するトップコンタクト構造であるが、一対の電極 109a、109b の上面と半導体膜 108 の下面とが接するボトムコンタクト構造であってもよい。また、半導体膜 108、一対の第 1 の突起 120a、120b、第 2 の突起 130、および一対の電極 109a、109b のチャネル方向およびチャネル幅方向における側端の位置は、実施の形態 1 と同様に、適宜選択できる。

【0246】

ここで、トランジスタ 500 の作製方法について説明する。なお、トランジスタ 500 の A - B 断面を例に説明する。

20

【0247】

基板 101 は実施の形態 1 と同様とすればよく、基板 101 に絶縁材料を用いて、絶縁膜 502 を形成する（図 16（A）参照）。絶縁膜 502 の厚さは、実施の形態 1 で説明した導電膜 102 に同様とする。

【0248】

絶縁膜 502 は、後の熱処理に耐える材料であればよく、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウムなどの無機化合物またはポリイミドなどの有機化合物を用いればよい。

30

【0249】

また、トランジスタ 500 の半導体膜 108 として酸化物半導体膜を用いる場合は、絶縁膜 502 として、加熱処理により酸素を放出する膜を用いると好ましい。加熱により酸素放出される膜を用いることで、後に形成される酸化物半導体膜 107 に酸素が供給され、後に形成される絶縁表面を有する構造物 504 と、後に形成される酸化物半導体膜 107 との界面準位を低減できる。従って、トランジスタ 500 の動作に起因して生じうる電荷などが、該界面準位に捕獲されることを抑制でき、トランジスタ 500 を電気特性の劣化の少ないトランジスタとすることができる。

【0250】

なお、基板 101 と絶縁膜 502 との間に下地絶縁膜を形成してもよい。下地絶縁膜は、基板 101 からの不純物（例えば、Li や Na などのアルカリ金属など）の拡散を防止する他に、トランジスタ 500 の作製工程におけるエッチング工程によって、基板 101 がエッチングされることを防ぐ。それゆえ、下地絶縁膜の厚さは特に限定はないが、50 nm 以上とすることが好ましい。

40

【0251】

下地絶縁膜は、ゲート絶縁膜 105 に適用可能な膜種から適宜選択して形成すればよい。アルカリ金属の侵入防止のためには、下地絶縁膜として、窒化物絶縁膜を用いることが好ましい。

【0252】

実施の形態 1 と同様に、ハーフトーンマスクを用いて、厚さの異なる領域を有するレジ

50

ストマスク 150 を形成する。レジストマスク 150 は、一対の第 1 の突起 120a、120b および第 2 の突起 130 が形成される領域の厚さは厚く、それ以外の領域の厚さは薄くなるように形成する(図 16 (B) 参照)。なお、導電膜 102 において、ゲート電極 104 が形成されない領域には、レジストマスク 150 も形成されないようにする。一対の第 1 の突起 120a、120b と第 2 の突起 130 との間の距離を考慮して、レジストマスク 150 の薄く形成される領域の厚さを決定すればよい。なお、ハーフトーンマスクの代わりにグレートーンマスクのように他の多階調マスクを用いてもよい。

#### 【0253】

また、絶縁表面を有する構造物 504 に設けられる一対の第 1 の突起 120a、120b および第 2 の突起 130 の数を複数にする場合は、多階調マスクを用いて形成する厚さの異なる領域を有するレジストマスクにおいて、設けられる一対の第 1 の突起 120a、120b および第 2 の突起 130 の数だけ厚さの厚い領域を形成し、それ以外の領域の厚さは薄くなるように形成すればよい。

#### 【0254】

レジストマスク 150 を用いて、絶縁膜 502 の一部を選択的に除去(エッチング)する。このエッチングにより、島状に加工された絶縁膜 503 を形成する。なお、該エッチングはドライエッチングで行えばよい。

#### 【0255】

レジストマスク 150 を縮小(後退)させて、のちに一対の第 1 の突起 120a、120b と第 2 の突起 130 との間隔となる部分において分離されたレジストマスク 151 を形成する(図 16 (C) 参照)。レジストマスク 150 の縮小(後退)には、酸素プラズマによるアッシングを用いればよい。

#### 【0256】

レジストマスク 151 を用いて島状に加工された絶縁膜 503 の一部をエッチングして、一対の第 1 の突起 120a、120b および第 2 の突起 130 を形成し、絶縁表面を有する構造物 504 を形成する。そして、該エッチングの後にレジストマスク 151 を除去する(図 16 (D) 参照)。

#### 【0257】

また、絶縁表面を有する構造物 504 を形成したあと、逆スパッタリング処理などのプラズマ処理を行ってもよい。このような処理を行うことによって、一対の第 1 の突起 120a、120b および第 2 の突起 130 の上端部の角が削られ、曲面形状にでき、以降のトランジスタ 500 の作製工程において形成する膜の被覆性を高めることができる。

#### 【0258】

絶縁表面を有する構造物 504 を覆って酸化物半導体膜 106 を形成する。酸化物半導体膜 106 は実施の形態 1 と同様にして形成する(図 17 (A) 参照)。

#### 【0259】

フォトリソグラフィ工程によりレジストマスクを酸化物半導体膜 106 上に形成し、該レジストマスクを用いて、酸化物半導体膜 106 を所望の形状にエッチングし、島状の酸化物半導体膜 107 を形成する(図 17 (B) 参照)。該エッチングは、ドライエッチングまたはウェットエッチングで行えばよい。

#### 【0260】

酸化物半導体膜 107 から水素(水、水酸基または水素化物を含む)を放出させると共に、ゲート絶縁膜 105 に含まれる酸素の一部を放出し、酸化物半導体膜 107 中、およびゲート絶縁膜 105 と酸化物半導体膜 107 との界面近傍に酸素を拡散させるために、第 1 の加熱処理を行い、酸化物半導体膜 111 を形成する(図 17 (C) 参照)。なお、酸化物半導体膜 111 は、図 15 に示す半導体膜 108 に相当する。さらに、実施の形態 1 と同様に、半導体膜 108 は、酸化物半導体膜 111 のかわりに半導体特性を示す他の材料を適用してもよい。

#### 【0261】

第 1 の加熱処理によって、ゲート絶縁膜 105 と酸化物半導体膜 107 と界面準位およ

10

20

30

40

50

び酸化物半導体膜 107 の酸素欠損を低減し、完成したトランジスタ 500 の酸化物半導体膜 111 とゲート絶縁膜 105との界面におけるキャリア捕獲の影響を小さくすることができる。

【0262】

第 1 の加熱処理の条件および装置は、実施の形態 1 と同様である。

【0263】

また、第 1 の加熱処理によって形成される酸化物半導体膜 111 の水素濃度は実施の形態 1 と同様である。アルカリ金属およびアルカリ土類金属は酸化物半導体膜 111 にとって不純物であるため、含有量は少ないことが好ましく、酸化物半導体膜 111 中に含まれるアルカリ金属の濃度は実施の形態 1 と同様である。

10

【0264】

なお、トランジスタ 500 の作製工程において、第 1 の加熱処理を行う順番は、酸化物半導体膜 107 を形成した後だけではなく、酸化物半導体膜 106 を形成した後であれば、いつ行ってもよい。さらに、第 1 の加熱処理は複数回行ってもよい。例えば、酸化物半導体膜 107 を形成した後に 1 回行うだけではなく、酸化物半導体膜 106 を形成した後と、酸化物半導体膜 107 を形成した後の 2 回行ってもよい。

【0265】

次いで、酸化物半導体膜 111 上に一対の電極 109a、109b を形成する（図 17 (D) 参照）。一対の電極 109a、109b は実施の形態 1 と同様にして形成すればよい。なお、一対の電極 109a、109b はソース電極およびドレイン電極として機能し、ソース配線およびドレイン配線としても機能する。

20

【0266】

次いで、絶縁表面を有する構造物 504、酸化物半導体膜 111、および一対の電極 109a、109b を覆うゲート絶縁膜 105 を形成する（図 18 (A) 参照）。なお、ゲート絶縁膜 105 は、実施の形態 1 で説明した膜種から適宜選択して形成すればよい。

【0267】

次いで、ゲート絶縁膜 105 と接して、且つ第 2 の突起 130 と重畳するゲート電極 510 を形成する（図 18 (B) 参照）。ゲート電極 510 は、実施の形態 1 で説明したゲート電極 104 に適用可能な導電材料を用いて導電膜を形成し、該導電膜にフォトリソグラフィ工程およびエッティング工程を行ってゲート電極 510 を形成する。ゲート電極 510 の厚さは、一対の電極 109a、109b と同様にすればよい。

30

【0268】

また、酸化物半導体膜 111 の一対の電極 109a、109b およびゲート電極 510 と重畳しない領域に、LDD 領域としてドーパントが添加された低抵抗領域を設ける場合は、一対の電極 109a、109b およびゲート電極 510 をマスクとしてドーパントを添加することにより、セルファアラインに低抵抗領域を形成することができる。なお、ドーパントとしては一導電性を付与できる元素として、イオンドーピング法またはイオンインプランテーション法を用いて添加すればよい。

【0269】

上記工程により、トランジスタ 500 を形成することができる。なお、ここまで作製工程の後に、保護絶縁膜 110 を形成してもよい（図 18 (C) 参照）。保護絶縁膜 110 は、ゲート絶縁膜 105 と同様とすればよい。さらに、保護絶縁膜 110 を形成した後に第 2 の加熱処理を行ってもよい。第 2 の加熱処理を行うことで、下地絶縁膜中の酸素の一部、絶縁表面を有する構造物 504 中の酸素の一部、ゲート絶縁膜 105 中の酸素の一部および保護絶縁膜 110 中の酸素の一部を、酸化物半導体膜 111 中や、下地絶縁膜およびゲート絶縁膜 105 と酸化物半導体膜 111 との界面近傍や、ゲート絶縁膜 105 と保護絶縁膜 110 との界面近傍に拡散させることができため、トランジスタ 500 の電気特性を向上させることができる。なお、第 2 の加熱処理における装置および加熱条件は、第 1 の加熱処理と同様とすればよい。

40

【0270】

50

以上より、絶縁表面を有する構造物 504 には一対の第 1 の突起 120a、120b および第 2 の突起 130 が設けられていることにより、上面図における一対の電極 109a、109b 間の距離である見かけ上のチャネル長に対して、実効上のチャネル長を 3 倍以上、好ましくは 5 倍以上、さらに好ましくは 10 倍以上の長さとすることができます。さらに、上面図における一対の電極 109a、109b 間の幅である見かけ上のチャネル幅に対して、実効上のチャネル幅を 3 倍以上、好ましくは 5 倍以上、さらに好ましくは 10 倍以上の長さとすることができます。そのため、トランジスタのサイズを縮小しても短チャネル効果の影響が低減され、半導体装置の集積度を高めることができるとなる。また、コストが低く、歩留まりの高い半導体装置を提供することができる。

## 【0271】

10

なお、本実施の形態の構成は、他の実施の形態の構成を適宜、組み合わせることができる。

## 【0272】

## (実施の形態 6)

本実施の形態では、実施の形態 1 乃至実施の形態 5 のいずれかに示したトランジスタを用いて、半導体記憶装置を作製する例について説明する。

## 【0273】

20

揮発性半導体記憶装置の代表的な例としては、記憶素子を構成するトランジスタを選択してキャパシタに電荷を蓄積することで、情報を記憶する DRAM、フリップフロップなどの回路を用いて記憶内容を保持する SRAM (Static Random Access Memory) がある。

## 【0274】

不揮発性半導体記憶装置の代表例としては、トランジスタのゲート電極とチャネル形成領域との間にフローティングゲートを有し、当該フローティングゲートに電荷を保持することで記憶を行うフラッシュメモリがある。

## 【0275】

上述した半導体記憶装置に含まれるトランジスタの一部に実施の形態 1 乃至実施の形態 5 のいずれかで示したトランジスタを適用することができる。

## 【0276】

30

まずは、実施の形態 1 乃至実施の形態 5 のいずれかで示したトランジスタを適用した半導体記憶装置であるメモリセルについて図 19 を用いて説明する。

## 【0277】

メモリセルは、ビット線 BL と、ワード線 WL と、センスアンプ S Amp と、トランジスタ Tr と、キャパシタ C と、を有する (図 19 (A) 参照)。

## 【0278】

ここで、半導体記憶装置の集積度を高めていくと、トランジスタ Tr もそれに伴いサイズを縮小していく必要が生じる。ところが、単にトランジスタ Tr のサイズを縮小していくと、ある程度以下のサイズとしたとき、トランジスタ Tr における短チャネル効果が無視できなくなる。これは、短チャネル効果により、パンチスルーハイドロゲンによるリーク電流が流れやすくなり、トランジスタがスイッチング素子として機能しなくなるためである。

40

## 【0279】

本発明の一形態のトランジスタをトランジスタ Tr に適用することで、トランジスタ Tr の占有面積を小さくでき、かつ実効上のチャネル長を長くすることができる。そのため、より半導体記憶装置の集積度を高めることができます。

## 【0280】

なお、キャパシタに保持された電位の時間変化は、トランジスタ Tr のオフ電流によって図 19 (B) に示すように徐々に低減していくことが知られている。当初 V0 から V1 まで充電された電位は、時間が経過すると data1 を読み出す限界点である VA まで低減する。この期間を保持期間 T1 とする。即ち、2 値メモリセルの場合、保持期間 T1 の間にリフレッシュをする必要がある。

50

## 【0281】

ここで、トランジスタTrのチャネル領域を形成する半導体膜に酸化物半導体膜を用いると、酸化物半導体膜を用いたトランジスタはオフ電流が小さいため、保持期間Tr-1を長くすることができる。即ち、リフレッシュ期間を長くとることが可能となるため、消費電力を低減することができる。例えば、実施の形態1で記述したように、オフ電流が $1 \times 10^{-21} A$ 以下、好ましくは $1 \times 10^{-24} A$ 以下となった酸化物半導体膜を用いたトランジスタでメモリセルを構成すると、電力を供給せずに数日間～数十年間に渡ってデータを保持することが可能となる。

## 【0282】

図19(C)および図19(D)に、実施の形態1および実施の形態5で示したトランジスタで構成したメモリセルの断面構造の一例を示す。なお、図19(C)および図19(D)には、実施の形態1乃至実施の形態5で示したいずれのトランジスタも適用することができるが、例として、トランジスタ100およびトランジスタ500を適用した場合を示す。

10

## 【0283】

図19(C)は、基板101上に設けられた半導体膜108を有するトランジスタ100およびキャパシタ190の断面構造である。なお、キャパシタ190は、トランジスタ100のゲート電極104と同一の層かつ同一の導電材料で構成される第1の容量電極と、一対の電極109a、109bの一方である電極109bと接続する第2の容量電極と、第1の容量電極および第2の容量電極の間に設けられたゲート絶縁膜105と同一の層かつ同一材料である誘電体層と、で構成される。トランジスタ100のみならず、キャパシタ190に対しても本発明の一態様を適用することによって、三次元のキャパシタ形状を得ることができるために、キャパシタの占有面積も縮小することができる。

20

## 【0284】

図19(D)は、基板101上に設けられた半導体膜108を有するトランジスタ500およびキャパシタ191の断面構造である。なお、キャパシタ191は、トランジスタ500のゲート電極510と同一の層かつ同一の導電材料で構成される第1の容量電極と、トランジスタ500の一対の電極109a、109bの一方である電極109bと接続する第2の容量電極と、第1の容量電極および第2の容量電極の間に設けられたトランジスタ500のゲート絶縁膜105と同一の層かつ同一の材料である誘電体層と、で構成される。トランジスタ500のみならず、キャパシタ191に対しても本発明の一態様を適用することによって、三次元のキャパシタ形状を得ることができるために、キャパシタの占有面積も縮小することができる。

30

## 【0285】

以上のように、キャパシタに対して本発明の一態様を適用することができる。以後、図示しないが、他の形態に上記キャパシタ構造を適用しても構わない。

## 【0286】

以上のように、本発明の一態様によって、集積度を高めても短チャネル効果が低減され、長期間の信頼性が高く、かつ消費電力の小さい半導体記憶装置を得ることができる。

40

## 【0287】

次に、実施の形態1乃至実施の形態5のいずれかで示したトランジスタを適用した半導体記憶装置であるメモリセルについて図19と異なる例について図20を用いて説明する。

## 【0288】

図20(A)は、メモリセルの回路図である。メモリセルは、トランジスタTr-1と、トランジスタTr-1のゲートと接続するゲート配線GL-1と、トランジスタTr-1のソースと接続するソース配線SL-1と、トランジスタTr-2と、トランジスタTr-2のソースと接続するソース配線SL-2と、トランジスタTr-2のドレインと接続するドレイン配線DL-2と、キャパシタCと、キャパシタCの一端と接続する容量配線CLと、キャパシタCの他端、トランジスタTr-1のドレインおよびトランジスタTr-1

50

$r_2$  のゲートと接続するフローティングゲート FG と、を有する。

【0289】

図19で示す半導体記憶装置と同様、図20で示す半導体記憶装置も集積度を高めていくと、トランジスタ  $T_{r1}$  およびトランジスタ  $T_{r2}$  もそれに伴いサイズを縮小していく必要が生じる。図20で示す半導体記憶装置は図19で示す半導体記憶装置よりも用いるトランジスタの数が多いため、集積度を高めるためにはさらにトランジスタのサイズを縮小することが重要となる。

【0290】

本発明の一形態のトランジスタをトランジスタ  $T_{r1}$  およびトランジスタ  $T_{r2}$  に適用することで、トランジスタの占有面積は小さくでき、かつ実効上のチャネル長を長くすることができる。そのため、より半導体記憶装置の集積度を高めることが可能となる。

10

【0291】

なお、本実施の形態に示す半導体記憶装置は、フローティングゲート FG の電位に応じて、トランジスタ  $T_{r2}$  のしきい値が変動することを利用したものである。例えば、図20(B)は容量配線 CL の電位  $V_{CL}$  と、トランジスタ  $T_{r2}$  を流れるドレイン電流  $I_{ds2}$  との関係を説明する図である。

【0292】

ここで、フローティングゲート FG は、トランジスタ  $T_{r1}$  を介して、電位を調整することができる。例えば、ソース配線 SL\_1 の電位を VDD とする。このとき、ゲート配線 GL\_1 の電位をトランジスタ  $T_{r1}$  のしきい値電圧 Vth に VDD を加えた電位以上とすることで、フローティングゲート FG の電位を HIGH にすることができる。また、ゲート配線 GL\_1 の電位をトランジスタ  $T_{r1}$  のしきい値電圧 Vth 以下とすることで、フローティングゲート FG の電位を LOW にすることができる。

20

【0293】

そのため、 $FG = LOW$  で示した  $V_{CL} - I_{ds2}$  カーブと、 $FG = HIGH$  で示した  $V_{CL} - I_{ds2}$  カーブのいずれかを得ることができる。即ち、 $FG = LOW$  では、 $V_{CL} = 0V$  にて  $I_{ds2}$  が小さいため、データ0となる。また、 $FG = HIGH$  では、 $V_{CL} = 0V$  にて  $I_{ds2}$  が大きいため、データ1となる。このようにして、データを記憶することができる。

【0294】

30

ここで、トランジスタ  $T_{r1}$  として、チャネル領域を形成する半導体膜に酸化物半導体膜を用いたトランジスタを適用すると、該トランジスタはオフ電流を極めて小さくすることができるため、フローティングゲート FG に蓄積された電荷がトランジスタ  $T_{r1}$  を通して意図せずにリークすることを抑制できる。そのため、長期間に渡ってデータを保持することができる。

【0295】

なお、トランジスタ  $T_{r2}$  として、チャネル領域を形成する半導体膜に酸化物半導体膜を用いたトランジスタを適用してもよい。

【0296】

次に、図20に示した半導体記憶装置において、キャパシタを含まない構成について図21を用いて説明する。

40

【0297】

図21は、メモリセルの回路図である。メモリセルは、トランジスタ  $T_{r1}$  と、トランジスタ  $T_{r2}$  のゲートと接続するゲート配線 GL\_1 と、トランジスタ  $T_{r1}$  のソースと接続するソース配線 SL\_1 と、トランジスタ  $T_{r2}$  と、トランジスタ  $T_{r2}$  のソースと接続するソース配線 SL\_2 と、トランジスタ  $T_{r2}$  のドレインと接続するドレイン配線 DL\_2 と、を有し、トランジスタ  $T_{r1}$  のドレインはトランジスタ  $T_{r2}$  のゲートと接続している。

【0298】

なお、トランジスタ  $T_{r1}$  のチャネル領域を形成する半導体膜に酸化物半導体膜を用

50

いると、キャパシタを設けなくても Tr\_1 のドレンと Tr\_2 のゲートの間に電荷を保持できる。キャパシタを設けない構成であるため、小面積化が可能となり、キャパシタを設けた場合と比べ集積度を高めることができる。

【0299】

集積度を高めていくと、トランジスタ Tr\_1 およびトランジスタ Tr\_2 もそれに伴いサイズを縮小していく必要が生じる。キャパシタを設けない構成とすることで、トランジスタのサイズを縮小することがさらに重要となる。

【0300】

本発明の一形態をトランジスタ Tr\_1 およびトランジスタ Tr\_2 の少なくともいずれかに適用することで、トランジスタの占有面積は小さくした際も、実効上のチャネル長を長くすることができる。そのため、より集積度を高めることができる。

10

【0301】

また、本実施の形態では、配線を 4 本または 5 本用いる半導体記憶装置を示したが、これに限定されるものではない。例えば、ソース配線 SL\_1 とドレン配線 DL\_2 を共通にする構成としても構わない。

【0302】

以上のように、本発明の一態様によって、集積度を高めても短チャネル効果が低減され、長期間の信頼性が高く、かつ消費電力の小さい半導体装置を得ることができる。

【0303】

本実施の形態は、他の実施の形態と適宜組み合わせて用いることができる。

20

【0304】

(実施の形態 7)

実施の形態 1 乃至実施の形態 6 のいずれかを一部に適用して、CPU (Central Processing Unit) を構成することができる。

【0305】

図 22 (A) は、CPU の具体的な構成を示すブロック図である。図 22 (A) に示す CPU は、基板 1190 上に、演算回路 (ALU : Arithmetic logic unit) 1191、ALU コントローラ 1192、インストラクションデコーダ 1193、インタラプトコントローラ 1194、タイミングコントローラ 1195、レジスタ 1196、レジスタコントローラ 1197、バスインターフェース (Bus I/F) 1198、書き換え可能な ROM 1199、および ROM インターフェース (ROM I/F) 1189 を有している。基板 1190 は、半導体基板、SOI 基板、ガラス基板などを用いる。ROM 1199 および ROM インターフェース 1189 は、別チップに設けてよい。もちろん、図 22 (A) に示す CPU は、その構成を簡略化して示した一例にすぎず、実際の CPU はその用途によって多種多様な構成を有している。

30

【0306】

バスインターフェース 1198 を介して CPU に入力された命令は、インストラクションデコーダ 1193 に入力され、デコードされた後、ALU コントローラ 1192、インタラプトコントローラ 1194、レジスタコントローラ 1197、タイミングコントローラ 1195 に入力される。

40

【0307】

ALU コントローラ 1192、インタラプトコントローラ 1194、レジスタコントローラ 1197、タイミングコントローラ 1195 は、デコードされた命令に基づき、各種制御を行なう。具体的に ALU コントローラ 1192 は、ALU 1191 の動作を制御するための信号を生成する。また、インタラプトコントローラ 1194 は、CPU のプログラム実行中に、外部の入出力装置や、周辺回路からの割り込み要求を、その優先度やマスク状態から判断し、処理する。レジスタコントローラ 1197 は、レジスタ 1196 のアドレスを生成し、CPU の状態に応じてレジスタ 1196 の読み出しや書き込みを行なう。

【0308】

50

また、タイミングコントローラ 1195 は、ALU1191、ALUコントローラ 1192、インストラクションデコーダ 1193、インタラプトコントローラ 1194、およびレジスタコントローラ 1197 の動作のタイミングを制御する信号を生成する。例えばタイミングコントローラ 1195 は、基準クロック信号 CLK1 を元に、内部クロック信号 CLK2 を生成する内部クロック生成部を備えており、クロック信号 CLK2 を上記各種回路に供給する。

#### 【0309】

図 22 (A) に示す CPU では、レジスタ 1196 に、記憶素子が設けられている。レジスタ 1196 の記憶素子には、実施の形態 6 に記載されているいずれかの記憶素子を用いることができる。

10

#### 【0310】

図 22 (A) に示す CPU において、レジスタコントローラ 1197 は、ALU1191 からの指示に従い、レジスタ 1196 における保持動作の選択を行う。すなわち、レジスタ 1196 が有する記憶素子において、位相反転素子によるデータの保持を行うか、容量素子によるデータの保持を行うかを、選択する。位相反転素子によるデータの保持が選択されている場合、レジスタ 1196 内の記憶素子への、電源電圧の供給が行われる。容量素子におけるデータの保持が選択されている場合、容量素子へのデータの書き換えが行われ、レジスタ 1196 内の記憶素子への電源電圧の供給を停止することができる。

#### 【0311】

電源停止に関しては、図 22 (B) または図 22 (C) に示すように、記憶素子群と、電源電位 VDD または電源電位 VSS の与えられているノード間に、スイッチング素子を設けることにより行うことができる。以下に図 22 (B) および図 22 (C) の回路の説明を行う。

20

#### 【0312】

図 22 (B) および図 22 (C) では、記憶素子への電源電位の供給を制御するスイッチング素子に、酸化物半導体を活性層に用いたトランジスタを含む記憶回路の構成の一例を示す。

#### 【0313】

図 22 (B) に示す記憶装置は、スイッチング素子 1141 と、記憶素子 1142 を複数有する記憶素子群 1143 とを有している。具体的に、各記憶素子 1142 には、実施の形態 4 に記載されている記憶素子を用いることができる。記憶素子群 1143 が有する各記憶素子 1142 には、スイッチング素子 1141 を介して、ハイレベルの電源電位 VDD が供給されている。さらに、記憶素子群 1143 が有する各記憶素子 1142 には、信号 IN の電位と、ローレベルの電源電位 VSS の電位が与えられている。

30

#### 【0314】

図 22 (B) では、スイッチング素子 1141 として、酸化物半導体を活性層に有するトランジスタを用いており、該トランジスタは、そのゲート電極に与えられる信号 Sig A によりスイッチングが制御される。

#### 【0315】

なお、図 22 (B) では、スイッチング素子 1141 がトランジスタを一つだけ有する構成を示しているが、特に限定されず、トランジスタを複数有していてもよい。スイッチング素子 1141 が、スイッチング素子として機能するトランジスタを複数有している場合、上記複数のトランジスタは並列に接続されていてもよいし、直列に接続されていてもよいし、直列と並列が組み合わされて接続されていてもよい。

40

#### 【0316】

また、図 22 (B) では、スイッチング素子 1141 により、記憶素子群 1143 が有する各記憶素子 1142 への、ハイレベルの電源電位 VDD の供給が制御されているが、スイッチング素子 1141 により、ローレベルの電源電位 VSS の供給が制御されていてもよい。

#### 【0317】

50

また、図22(C)には、記憶素子群1143が有する各記憶素子1142に、スイッチング素子1141を介して、ローレベルの電源電位VSSが供給されている、記憶装置の一例を示す。スイッチング素子1141により、記憶素子群1143が有する各記憶素子1142への、ローレベルの電源電位VSSの供給を制御することができる。

【0318】

記憶素子群と、電源電位VDDまたは電源電位VSSの与えられているノード間に、スイッチング素子を設け、一時的にCPUの動作を停止し、電源電圧の供給を停止した場合においてもデータを保持することが可能であり、消費電力の低減を行うことができる。例えば、パーソナルコンピュータのユーザーが、キーボードなどの入力装置への情報の入力を停止している間でも、CPUの動作を停止することができ、それにより消費電力を低減することができる。

10

【0319】

ここでは、CPUを例に挙げて説明したが、DSP(Digital Signal Processor)、カスタムLSI、FPGA(Field Programmable Gate Array)等のLSIにも応用可能である。

【0320】

実施の形態1乃至実施の形態6のいずれかをCPUの一部に適用することにより、CPUの集積度を高めることができるとなる。また、CPUの消費電力を低減することができる。

20

【0321】

本実施の形態は、上記実施の形態と適宜組み合わせて実施することができる。

【0322】

(実施の形態8)

本実施の形態では、実施の形態1乃至実施の形態5のいずれかに示したトランジスタを用いて作製した液晶表示装置について説明する。なお、本実施の形態では液晶表示装置に本発明の一形態を適用した例について説明するが、これに限定されるものではない。例えば、EL(Electro Luminescence)表示装置に本発明の一形態を適用することも、当業者であれば容易に想到しうるものである。

【0323】

図23にアクティブマトリクス駆動方式の液晶表示装置の回路図を示す。液晶表示装置は、ソース線SL\_1乃至SL\_a、ゲート線GL\_1乃至GL\_bおよび複数の画素2000を有する。画素2000は、トランジスタ2030と、キャパシタ2020と、液晶素子2010と、を含む。こうした画素2000が複数集まって液晶表示装置の画素部を構成する。なお、単にソース線またはゲート線を指す場合には、ソース線SLまたはゲート線GLと記載する。

30

【0324】

トランジスタ2030は、実施の形態1乃至実施の形態5のいずれかで示したトランジスタを用いる。本発明の一態様であるトランジスタを用いることで、トランジスタの占有面積が低減するため、開口率の高い表示装置を得ることができる。

【0325】

40

ゲート線GLはトランジスタ2030のゲートと接続し、ソース線SLはトランジスタ2030のソースと接続し、トランジスタ2030のドレインは、キャパシタ2020の一方の容量電極および液晶素子2010の一方の画素電極と接続する。キャパシタ2020の他方の容量電極および液晶素子2010の他方の画素電極は、共通電極と接続する。なお、共通電極はゲート線GLと同一の層かつ同一の導電材料で設けることができる。

【0326】

また、ゲート線GLは、ゲート駆動回路と接続される。ゲート駆動回路は、実施の形態1乃至実施の形態5のいずれかに示したトランジスタを含んでもよい。該トランジスタを適用することで、トランジスタが縮小できるため、表示装置の額縁面積を低減することができる。また、消費電力を低減することができる。

50

## 【0327】

また、ソース線 S L は、ソース駆動回路と接続される。ソース駆動回路は、実施の形態 1 乃至実施の形態 5 のいずれかに示したトランジスタを含んでもよい。該トランジスタを適用することで、トランジスタが縮小できるため、表示装置の額縁面積を縮小することができる。また、消費電力を低減することができる。

## 【0328】

なお、ゲート駆動回路およびソース駆動回路のいずれかまたは両方を、別途用意された基板上に形成し、COG (Chip On Glass)、ワイヤボンディング、または TAB (Tape Automated Bonding)などの方法を用いて接続してもよい。

10

## 【0329】

また、トランジスタは静電気などにより破壊されやすいため、保護回路を設けることが好ましい。保護回路は、非線形素子を用いて構成することが好ましい。

## 【0330】

ゲート線 G L にトランジスタ 2030 のしきい値電圧以上になるように電位を印加すると、ソース線 S L から供給された電荷がトランジスタ 2030 のドレイン電流となってキャパシタ 2020 に電荷が蓄積される。一行分の充電後、該行にあるトランジスタ 2030 はオフ状態となり、ソース線 S L から電圧が掛からなくなるが、キャパシタ 2020 に蓄積された電荷によって必要な電圧を維持することができる。その後、次の行のキャパシタ 2020 の充電を行う。このようにして、1 行 ~ b 行の充電を行う。

20

## 【0331】

なお、トランジスタ 2030 のチャネル領域を形成する半導体膜に酸化物半導体膜を用いる場合、電圧を維持する期間を長くすることができる。この効果によって、動きの少ない画像（静止画を含む。）では、表示の書き換え周波数を低減でき、消費電力の低減が可能となる。また、キャパシタ 2020 の容量をさらに小さくすることが可能となるため、充電に必要な消費電力を低減することができる。

## 【0332】

以上のように、本発明の一態様によって、開口率が高く、信頼性が高く、かつ消費電力の小さい表示装置を得ることができる。

## 【0333】

30

本実施の形態は、他の実施の形態と適宜組み合わせて用いることができる。

## 【0334】

## (実施の形態 9)

本実施の形態では、実施の形態 1 乃至実施の形態 8 のいずれかを適用した電子機器の例について説明する。

## 【0335】

図 24 (A) は携帯型情報端末である。筐体 9300 と、ボタン 9301 と、マイクロフォン 9302 と、表示部 9303 と、スピーカ 9304 と、カメラ 9305 と、を具備し、携帯型電話機としての機能を有する。本発明の一態様は、表示部 9303 およびカメラ 9305 に適用することができる。また、図示しないが、本体内部にある演算装置、無線回路または記憶回路に本発明の一態様を適用することもできる。

40

## 【0336】

図 24 (B) は、ディスプレイである。筐体 9310 と、表示部 9311 と、を具備する。本発明の一態様は、表示部 9311 に適用することができる。本発明の一態様を用いることで、表示部 9311 のサイズを大きくしたときにも消費電力の低いディスプレイとすることができます。

## 【0337】

図 24 (C) は、デジタルスチルカメラである。筐体 9320 と、ボタン 9321 と、マイクロフォン 9322 と、表示部 9323 と、を具備する。本発明の一態様は、表示部 9323 に適用することができる。また、図示しないが、記憶回路またはイメージセンサ

50

に本発明の一態様を適用することもできる。

【0338】

本発明の一態様を用いることで、電子機器のコストを下げることができ、消費電力を低減することができる。

【0339】

本実施の形態は、他の実施の形態と適宜組み合わせて用いることができる。

【符号の説明】

【0340】

|       |           |    |
|-------|-----------|----|
| 100   | トランジスタ    |    |
| 101   | 基板        | 10 |
| 102   | 導電膜       |    |
| 102 a | 導電膜       |    |
| 102 b | 導電膜       |    |
| 103   | 導電膜       |    |
| 103 a | 導電膜       |    |
| 103 b | 導電膜       |    |
| 104   | ゲート電極     |    |
| 104 a | 領域        |    |
| 104 b | 領域        |    |
| 105   | ゲート絶縁膜    | 20 |
| 106   | 酸化物半導体膜   |    |
| 107   | 酸化物半導体膜   |    |
| 108   | 半導体膜      |    |
| 109 a | 電極        |    |
| 109 b | 電極        |    |
| 110   | 保護絶縁膜     |    |
| 111   | 酸化物半導体膜   |    |
| 120 a | 突起        |    |
| 120 b | 突起        |    |
| 130   | 突起        | 30 |
| 140   | 基板        |    |
| 141 a | 半透過層      |    |
| 141 b | 遮光層       |    |
| 150   | レジストマスク   |    |
| 151   | レジストマスク   |    |
| 190   | キャパシタ     |    |
| 191   | キャパシタ     |    |
| 200   | トランジスタ    |    |
| 300   | トランジスタ    |    |
| 301   | 基板        | 40 |
| 302   | 遮光部       |    |
| 303   | 回折格子部     |    |
| 304   | グレートーンマスク |    |
| 311   | 基板        |    |
| 312   | 半透光部      |    |
| 313   | 遮光部       |    |
| 314   | ハーフトーンマスク |    |
| 400   | トランジスタ    |    |
| 500   | トランジスタ    |    |
| 502   | 絶縁膜       | 50 |

|         |               |    |
|---------|---------------|----|
| 5 0 3   | 絶縁膜           |    |
| 5 0 4   | 構造物           |    |
| 5 1 0   | ゲート電極         |    |
| 1 1 4 1 | スイッチング素子      |    |
| 1 1 4 2 | 記憶素子          |    |
| 1 1 4 3 | 記憶素子群         |    |
| 1 1 8 9 | ROMインターフェース   |    |
| 1 1 9 0 | 基板            |    |
| 1 1 9 1 | ALU           |    |
| 1 1 9 2 | ALUコントローラ     | 10 |
| 1 1 9 3 | インストラクションデコーダ |    |
| 1 1 9 4 | インターラプトコントローラ |    |
| 1 1 9 5 | タイミングコントローラ   |    |
| 1 1 9 6 | レジスタ          |    |
| 1 1 9 7 | レジスタコントローラ    |    |
| 1 1 9 8 | バスインターフェース    |    |
| 1 1 9 9 | ROM           |    |
| 2 0 0 0 | 画素            |    |
| 2 0 1 0 | 液晶素子          |    |
| 2 0 2 0 | キャパシタ         | 20 |
| 2 0 3 0 | トランジスタ        |    |
| 9 3 0 0 | 筐体            |    |
| 9 3 0 1 | ボタン           |    |
| 9 3 0 2 | マイクロフォン       |    |
| 9 3 0 3 | 表示部           |    |
| 9 3 0 4 | スピーカ          |    |
| 9 3 0 5 | カメラ           |    |
| 9 3 1 0 | 筐体            |    |
| 9 3 1 1 | 表示部           |    |
| 9 3 2 0 | 筐体            | 30 |
| 9 3 2 1 | ボタン           |    |
| 9 3 2 2 | マイクロフォン       |    |
| 9 3 2 3 | 表示部           |    |

【図1】



【図2】



【図3】



【図4】



【図5】



【図6】



【図7】



【図8】



【図9】



【図10】



【図11】



【図12】



【図13】



【図14】



【図15】



【図16】



【図17】



【図18】



【図19】



【図20】



【図21】



【図22】



【図23】



【図24】



【図25】



---

フロントページの続き

(56)参考文献 特開2006-245371(JP,A)  
特開2010-239131(JP,A)  
特開2007-134546(JP,A)  
特開2010-177466(JP,A)  
特開2009-152487(JP,A)  
特開平05-110098(JP,A)

(58)調査した分野(Int.Cl., DB名)

H01L 21/336  
H01L 29/786