#### (19) **日本国特許庁(JP)**

## (12) 公 開 特 許 公 報(A)

(11)特許出願公開番号

特開2016-208045 (P2016-208045A)

(43) 公開日 平成28年12月8日(2016.12.8)

| (51) Int.Cl. |        |           | FΙ     |        |          | テーマコート    | ぶ (参考) |
|--------------|--------|-----------|--------|--------|----------|-----------|--------|
| HO1L         | 21/336 | (2006.01) | HO1L   | 29/78  | 619A     | 2H192     |        |
| HO1L         | 29/786 | (2006.01) | HO1L   | 29/78  | 618B     | 3 K 1 O 7 |        |
| G02F         | 1/1368 | (2006.01) | HO1L   | 29/78  | 627F     | 5 F 1 1 O |        |
| HO1L         | 51/50  | (2006.01) | GO2F   | 1/1368 |          |           |        |
| H05B         | 33/14  | (2006.01) | но 5 В | 33/14  | A        |           |        |
|              |        |           | 審査請求   | 有 請求」  | 項の数 1 OL | (全 47 頁)  | 最終頁に続く |

(21) 出願番号 特願2016-139263 (P2016-139263) (22) 出願日 平成28年7月14日 (2016.7.14) (62) 分割の表示 特願2014-228666 (P2014-228666) の分割 原出願日 平成22年5月26日 (2010.5.26) (31) 優先権主張番号 特願2009-131187 (P2009-131187) (32) 優先日 平成21年5月29日 (2009.5.29) (33) 優先権主張国 日本国 (JP) (71) 出願人 000153878

株式会社半導体エネルギー研究所 神奈川県厚木市長谷398番地

(72) 発明者 佐々木 俊成

神奈川県厚木市長谷398番地 株式会社

半導体エネルギー研究所内

(72)発明者 大原 宏樹

神奈川県厚木市長谷398番地 株式会社

半導体エネルギー研究所内

(72) 発明者 坂田 淳一郎

神奈川県厚木市長谷398番地 株式会社

半導体エネルギー研究所内

最終頁に続く

## (54) 【発明の名称】半導体装置の作製方法

## (57)【要約】

【課題】安定した電気特性を有する薄膜トランジスタを 有する、信頼性のよい半導体装置

を提供することを課題の一とする。また、高信頼性の半 導体装置を低コストで生産性よく

作製することを課題の一とする。

【解決手段】チャネル形成領域として酸化物半導体層を 用いる薄膜トランジスタを有する

半導体装置の作製方法において、酸化物半導体層を窒素 雰囲気下で加熱して低抵抗化し、

低抵抗な酸化物半導体層を形成する。また、低抵抗な酸 化物半導体層においてゲート電極

層と重なる領域を選択的に高抵抗化して高抵抗な酸化物 半導体領域を形成する。酸化物半

導体層の高抵抗化は、該酸化物半導体層に接して、スパッタ法により酸化珪素を形成する ことによって行う。

【選択図】図1



#### 【特許請求の範囲】

#### 【請求項1】

酸化物半導体層を形成し、

前記酸化物半導体層を窒素雰囲気下で200度以上の温度で加熱し、

前記加熱した後、前記酸化物半導体層と電気的に接続されたソース電極及びドレイン電極を形成し、

前記酸化物半導体層上方、前記ソース電極上方及び前記ドレイン電極上方に、珪素及び酸素を含む絶縁膜を形成し、

前記絶縁膜は、前記酸化物半導体層の一部に接していることを特徴とする半導体装置の作製方法。

【発明の詳細な説明】

【技術分野】

[00001]

酸化物半導体を用いる半導体装置及びその作製方法に関する。

【背景技術】

[0002]

金属酸化物は多様に存在しさまざまな用途に用いられている。酸化インジウムはよく知られた材料であり、液晶ディスプレイなどで必要とされる透明電極材料として用いられている。

[0003]

金属酸化物の中には半導体特性を示すものがある。半導体特性を示す金属酸化物としては、例えば、酸化タングステン、酸化錫、酸化インジウム、酸化亜鉛などがあり、このような半導体特性を示す金属酸化物をチャネル形成領域とする薄膜トランジスタが既に知られている(特許文献1乃至4、非特許文献1参照。)。

[0004]

ところで、金属酸化物は一元系酸化物のみでなく多元系酸化物も知られている。例えば、ホモロガス相を有する  $InGaO_3$ (ZnO)m(m:自然数)は、In、Ga及びZnを有する多元系酸化物半導体として知られている(非特許文献 <math>2 乃至 4 参照。)。

[00005]

そして、上記のような I n - G a - Z n 系酸化物で構成される酸化物半導体を薄膜トランジスタのチャネル層として適用可能であることが確認されている(特許文献 5 、非特許文献 5 及び 6 参照。)。

【先行技術文献】

【特許文献】

[0006]

【特許文献1】特開昭60-198861号公報

【特許文献2】特開平8-264794号公報

【特許文献3】特表平11-505377号公報

【特許文献4】特開2000-150900号公報

【特許文献 5 】特開 2 0 0 4 - 1 0 3 9 5 7 号公報

【非特許文献】

[0007]

【非特許文献1】M. W. Prins, K. O. Grosse-Holz, G. Muller, J. F. M. Cillessen, J. B. Giesbers, R. P. Weening, and R. M. Wolf、「Aferroelectric transparent thin-film transistor」、 Appl. Phys. Lett.、17 June 1996、Vol.68 p.3650-3652

【非特許文献2】M. Nakamura, N. Kimizuka, and T. Mohri、「The Phase Relations in the In2O3

10

20

30

40

-Ga2ZnO4-ZnO System at 1350 , J. Solid State Chem., 1991, Vol. 93, p. 298-315

【非特許文献 3 】 N . Kimizuka, M . Isobe, and M . Nakamura、「Syntheses and Single-Crystal Data of Homologous Compounds, In 2 O 3 (ZnO) m (m = 3,4, and 5), In G a O 3 (ZnO) 3, and G a 2 O 3 (ZnO) m (m = 7,8,9, and 16) in the In 2 O 3 - Zn G a 2 O 4 - ZnO System」、 J . Solid State Chem.、1995、Vol.116, p.170-178

【非特許文献4】中村真佐樹、君塚昇、毛利尚彦、磯部光正、「ホモロガス相、InFeO3(ZnO)m(m:自然数)とその同型化合物の合成および結晶構造」、固体物理、1993年、Vol.28、No.5、p.317-327

【非特許文献 5】K. Nomura, H. Ohta, K. Ueda, T. Kamiya, M. Hirano, and H. Hosono、「Thin-film transistor fabricated in single-crystalline transparent oxide semiconductor」、SCIENCE、2003、Vol.300、p.1269-1272

【非特許文献 6】K. Nomura, H. Ohta, A. Takagi, T. Kamiya, M. Hirano, and H. Hosono、「Room-temperature fabrication of transparent flexible thin-film transistors using amorphous oxide semiconductors」、NATURE、2004、Vol.432 p.488-492

【発明の概要】

【発明が解決しようとする課題】

[0008]

安定した電気特性を有する薄膜トランジスタを有する、信頼性のよい半導体装置を作製し、提供することを課題の一とする。

【課題を解決するための手段】

[0009]

チャネル形成領域を含む半導体層を酸化物半導体層とする薄膜トランジスタを有する半導体装置の作製方法において、酸化物半導体層を形成後、窒素雰囲気下において加熱処理を行い、かつ加熱処理された酸化物半導体層においてゲート電極層と重なる領域に接してスパッタ法による酸化珪素膜を形成する。

[0010]

酸化物半導体層は窒素雰囲気下における加熱処理によって、低抵抗化(電気伝導率が高まる、好ましくは電気伝導率1×10<sup>・1</sup> S / c m以上1×10<sup>2</sup> S / c m以下)し、低抵抗化した酸化物半導体層とすることができる。一方、低抵抗化した酸化物半導体層に接してスパッタ法により酸化珪素膜を形成すると、低抵抗化した酸化物半導体層において少なくとも酸化珪素膜と接する領域を高抵抗化(電気伝導率が低まる)し、高抵抗化酸化物半導体領域とすることができる。

[0011]

本明細書において、成膜した時の酸化物半導体層を第1の酸化物半導体層ともいい、第1の酸化物半導体層を窒素雰囲気下で加熱し低抵抗化した酸化物半導体層を第2の酸化物半導体層ともいい、第2の酸化物半導体層に接してスパッタ法で酸化珪素膜を形成し、第2の酸化物半導体層において酸化珪素膜と接する領域を第2の酸化物半導体層より高抵抗化した領域として有する酸化物半導体層を第3の酸化物半導体層ともいう。本明細書において、第2の酸化物半導体層は第1の酸化物半導体層より抵抗が低く、第3の酸化物半導体層の高抵抗化した領域は第2の酸化物半導体層より抵抗が高い。よって第1の酸化物半導体層と第3の酸化物半導体層の高抵抗化した領域の抵抗はどちらが高くても低くてもよい

10

20

30

40

(どちらの場合もありうる)。

#### [0012]

高抵抗化酸化物半導体領域をチャネル形成領域として用いることによって、薄膜トランジスタの電気特性は安定化し、オフ電流の増加などを防止することができる。

#### [0013]

窒素雰囲気下における酸化物半導体層の加熱処理は温度 2 0 0 度以上で行うことが好ましい。窒素雰囲気下における酸化物半導体層の加熱処理は、ソース電極層及びドレイン電極層の形成後に行ってもよい。

#### [0014]

また、酸化物半導体層は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は 希ガス(代表的にはアルゴン)及び酸素雰囲気下においてスパッタ法により形成すること ができる。

#### [0015]

酸化珪素膜は、薄膜トランジスタの保護絶縁層としても機能する。酸化珪素膜のスパッタ法による成膜は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は希ガス(代表的にはアルゴン)及び酸素雰囲気下において行うことができる。

#### [0016]

保護絶縁層となる酸化珪素膜を形成後、窒素雰囲気下、又は大気雰囲気下(大気中)において薄膜トランジスタに加熱処理(好ましくは温度300度以下)を行ってもよい。該加熱処理を行うと薄膜トランジスタの電気的特性のばらつきを軽減することができる。

#### [ 0 0 1 7 ]

従って、電気特性が良好で信頼性のよい薄膜トランジスタを有する半導体装置を作製し、 提供することが可能となる。

#### [0018]

酸化物半導体層としては、半導体特性を有する酸化物材料を用いればよい。例えば、InMO₃(ZnO)๓(m>0)で表記される構造の酸化物半導体を用いることができ、特に、In-Ga-Zn-O系酸化物半導体を用いるのが好ましい。なお、Mは、ガリウム(Ga)、鉄(Fe)、ニッケル(Ni)、マンガン(Mn)及びコバルト(Co)から選ばれた一の金属元素又は複数の金属元素を示す。例えばMとして、Gaの場合があるとの他、GaとNi又はGaとFeなど、Ga以外の上記金属元素が含まれる場合がある。また、上記酸化物半導体において、Mとして含まれる金属元素の他に、不純物元素としてFe、Niその他の遷移金属元素、又は該遷移金属の酸化物が含まれているものがある。本明細書においては、InMO₃(ZnO)๓(m>0)で表記される構造の酸化物半導体のうち、Mとして少なくともGaを含む構造の酸化物半導体をIn-Ga-Zn-O系非単結晶膜とも呼ぶ。

#### [0019]

また、酸化物半導体層に適用する酸化物半導体として上記の他にも、In-Sn-Zn-O系、In-Al-Zn-O系、Sn-Ga-Zn-O系、Al-Ga-Zn-O系、Sn-Al-Zn-O系、In-Al-Zn-O系、In-O系、Sn-Zn-O系、Al-Zn-O系、In-O系、Sn-O系、Zn-O系の酸化物半導体を適用することができる。また上記酸化物半導体層に酸化珪素を含ませてもよい。

#### [0020]

本明細書で開示する発明の構成の一形態は、絶縁表面を有する基板上にゲート電極層を形成し、ゲート電極層上にゲート絶縁層を形成し、ゲート絶縁層上に酸化物半導体層を形成し、酸化物半導体層を窒素雰囲気下で加熱し、加熱した酸化物半導体層上にソース電極層及びドレイン電極層を形成し、ゲート絶縁層、加熱した酸化物半導体層、ソース電極層、及びドレイン電極層上に加熱した酸化物半導体層の一部と接する酸化珪素膜をスパッタ法により形成する。

#### [ 0 0 2 1 ]

本明細書で開示する発明の構成の他の一形態は、絶縁表面を有する基板上にゲート電極層

10

20

30

40

を形成し、ゲート電極層上にゲート絶縁層を形成し、ゲート絶縁層上に酸化物半導体層を形成し、酸化物半導体層上にソース電極層及びドレイン電極層を形成し、酸化物半導体層及びソース電極層及びドレイン電極層を窒素雰囲気下で加熱し、ゲート絶縁層、加熱した酸化物半導体層、ソース電極層、及びドレイン電極層上に加熱した酸化物半導体層の一部と接する酸化珪素膜をスパッタ法により形成する。

#### [0022]

本明細書で開示する発明の構成の他の一形態は、絶縁表面を有する基板上にゲート電極層を形成し、ゲート電極層上にゲート絶縁層を形成し、ゲート絶縁層上にソース電極層及びドレイン電極層を形成し、ソース電極層及びドレイン電極層上に酸化物半導体層を形成し、酸化物半導体層を窒素雰囲気下で加熱し、ゲート絶縁層、ソース電極層、ドレイン電極層、及び加熱した酸化物半導体層上に加熱した酸化物半導体層と接する酸化珪素膜をスパッタ法により形成する。

#### [0023]

本明細書で開示する発明の構成の他の一形態は、絶縁表面を有する基板上にゲート電極層を形成し、ゲート電極層上にゲート絶縁層を形成し、ゲート絶縁層上に第 1 の酸化物半導体層を窒素雰囲気下で加熱して低抵抗化し、低抵抗化した第 2 の酸化物半導体層上に導電膜を形成し、導電膜を選択的にエッチングして、ゲート電極層と重なる第 2 の酸化物半導体層の一部を露出し、かつソース電極層及びドレイン電極層を形成し、第 2 の酸化物半導体層、ソース電極層、及びドレイン電極層上に酸化珪素膜をスパッタ法により形成して、第 2 の酸化物半導体層の酸化珪素膜と接する領域を第 2 の酸化物半導体層より高抵抗化する。

#### [0024]

本明細書で開示する発明の構成の他の一形態は、絶縁表面を有する基板上にゲート電極層を形成し、ゲート電極層上にゲート絶縁層を形成し、ゲート絶縁層上に第1の酸化物半導体層を形成し、導電膜を選択的にエッチングして、ゲート電極層と重なる第1の酸化物半導体層の一部を露出し、かつソース電極層及びドレイン電極層を形成し、第1の酸化物半導体層、ソース電極層及びドレイン電極層を窒素雰囲気下で加熱して第1の酸化物半導体層を低抵抗化し、低抵抗化した第2の酸化物半導体層、ソース電極層、及びドレイン電極層上に酸化珪素膜をスパッタ法により形成して、第2の酸化物半導体層の酸化珪素膜と接する領域を第2の酸化物半導体層より高抵抗化する。

## [0025]

本明細書で開示する発明の構成の他の一形態は、絶縁表面を有する基板上にゲート電極層を形成し、ゲート電極層上にゲート絶縁層を形成し、ゲート絶縁層上に導電膜を形成し、導電膜を選択的にエッチングしてソース電極層及びドレイン電極層を形成し、ソース電極層及びドレイン電極層上に第1の酸化物半導体層を形成し、第1の酸化物半導体層を窒素雰囲気下で加熱して低抵抗化し、低抵抗化した第2の酸化物半導体層上に酸化珪素膜をスパッタ法により形成して、第2の酸化物半導体層の酸化珪素膜と接する領域を第2の酸化物半導体層より高抵抗化する。

#### [0026]

また、薄膜トランジスタは静電気などにより破壊されやすいため、ゲート線またはソース線に対して、駆動回路保護用の保護回路を同一基板上に設けることが好ましい。保護回路は、酸化物半導体を用いた非線形素子を用いて構成することが好ましい。

## [0027]

なお、第1、第2として付される序数詞は便宜上用いるものであり、工程順又は積層順を示すものではない。また、本明細書において発明を特定するための事項として固有の名称を示すものではない。

## [ 0 0 2 8 ]

また、駆動回路を有する表示装置としては、液晶表示装置の他に、発光素子を用いた発光表示装置や、電気泳動表示素子を用いた電子ペーパーとも称される表示装置が挙げられる

10

20

30

40

#### [0029]

発 光 素 子 を 用 い た 発 光 表 示 装 置 に お い て は 、 画 素 部 に 複 数 の 薄 膜 ト ラ ン ジ ス タ を 有 し 、 画 素 部 に お い て も あ る 薄 膜 ト ラ ン ジ ス タ の ゲ ー ト 電 極 と 他 の ト ラ ン ジ ス タ の ソ ー ス 配 線 、 或 いはドレイン配線を接続させる箇所を有している。また、発光素子を用いた発光表示装置 の駆動回路においては、薄膜トランジスタのゲート電極とその薄膜トランジスタのソース 配線、或いはドレイン配線を接続させる箇所を有している。

#### [0030]

なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置 全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。

10

#### 【発明の効果】

[ 0 0 3 1 ]

安定した電気特性を有する薄膜トランジスタを作製し、提供することができる。よって、 電気特性が良好で信頼性のよい薄膜トランジスタを有する半導体装置を提供することがで きる。

【図面の簡単な説明】

[0032]

- 【図1】半導体装置の作製方法を説明する図。
- 【図2】半導体装置を説明する図。
- 【図3】半導体装置の作製方法を説明する図。
- 【図4】半導体装置を説明する図。
- 【図5】半導体装置の作製方法を説明する図。
- 【図6】半導体装置の作製方法を説明する図。
- 【図7】半導体装置を説明する図。
- 【図8】半導体装置を説明する図。
- 【図9】半導体装置を説明する図。
- 【図10】半導体装置を説明する図。
- 【図11】半導体装置を説明する図。
- 【図12】半導体装置の画素等価回路を説明する図。
- 【図13】半導体装置を説明する図。
- 【図14】半導体装置のブロック図を説明する図。
- 【図15】信号線駆動回路の構成を説明する図。
- 【 図 1 6 】 信 号 線 駆 動 回 路 の 動 作 を 説 明 す る タ イ ミ ン グ チ ャ ー ト 。
- 【図17】信号線駆動回路の動作を説明するタイミングチャート。
- 【図18】シフトレジスタの構成を説明する図。
- 【図19】図18に示すフリップフロップの接続構成を説明する図。
- 【図20】半導体装置を説明する図。
- 【図21】電子ペーパーの使用形態の例を説明する図。
- 【図22】電子書籍の一例を示す外観図。
- 【図23】テレビジョン装置およびデジタルフォトフレームの例を示す外観図。
- 【図24】遊技機の例を示す外観図。
- 【 図 2 5 】 コン ピュータ及び携帯電話機の一例を示す外観図。
- 【図26】薄膜トランジスタの電気特性評価の結果を示す図。
- 【図27】薄膜トランジスタの電気特性評価の結果を示す図。
- 【図28】半導体装置の作製方法を説明する図。

【発明を実施するための形態】

#### [0033]

実施の形態について、図面を用いて詳細に説明する。但し、以下の説明に限定されず、趣 旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者 であれば容易に理解される。従って、以下に示す実施の形態の記載内容に限定して解釈さ

20

30

40

れるものではない。なお、以下に説明する構成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。

#### [0034]

(実施の形態1)

半導体装置及び半導体装置の作製方法を図1、図2及び図28を用いて説明する。

#### [0035]

図 2 ( A )は半導体装置の有する薄膜トランジスタ470の平面図であり、図2( B )は図2( A )の線C 1 - C 2 における断面図である。薄膜トランジスタ470は逆スタガ型の薄膜トランジスタであり、絶縁表面を有する基板である基板400上に、ゲート電極層401、ゲート絶縁層402、半導体層403、ソース電極層又はドレイン電極層405a、405bを含む。また、薄膜トランジスタ470を覆い、半導体層403に接する絶縁膜407が設けられている。

#### [0036]

半導体層403は、少なくとも絶縁膜407と接する領域が高抵抗化酸化物半導体領域であり、該高抵抗化酸化物半導体領域をチャネル形成領域として用いることができる。

#### [0037]

高抵抗化酸化物半導体領域をチャネル形成領域として用いることによって、薄膜トランジスタの電気特性は安定化し、オフ電流の増加などを防止することができる。

#### [0038]

なお、酸化物半導体層である半導体層403と接するソース電極層又はドレイン電極層405a、405bとして、酸素親和性の高い金属を含有する材料を用いていることが好ましい。上記酸素親和性の高い金属は、チタン、アルミニウム、マンガン、マグネシウム、ジルコニウム、ベリリウム、トリウムのいずれか一または複数から選択された材料であることが好ましい。半導体層403と、酸素親和性の高い金属層とを接触させて熱処理を行うと、半導体層403から金属層へと酸素原子が移動し、界面付近においてキャリア密度が増加し低抵抗な領域が形成される。よって、薄膜トランジスタ470において、コンタクト抵抗が低く、オン電流は高くすることができる。該低抵抗な領域は界面を有する膜状であってもよい。

#### [0039]

従って、 電 気 特 性 が 良 好 で 信 頼 性 の よ い 薄 膜 ト ラ ン ジ ス タ 4 7 0 を 有 す る 半 導 体 装 置 を 作 製 し 、 提 供 す る こ と が 可 能 と な る 。

## [0040]

チャネル形成領域を含む半導体層 403 としては、半導体特性を有する酸化物材料を用いればよい。例えば、  $InMO_3$  (ZnO) $_m$  (m>0)で表記される構造の酸化物半導体を用いることができ、特に、 In-Ga-Zn-O系酸化物半導体を用いるのが好ましい。なお、 M は、ガリウム(Ga)、鉄(Fe)、 L=1 、 L=1 、

#### [0041]

また、酸化物半導体層に適用する酸化物半導体として上記の他にも、In-Sn-Zn-O系、In-Al-Zn-O系、Sn-Ga-Zn-O系、Al-Ga-Zn-O系、Sn-Al-Zn-O系、In-Al-Zn-O系、In-O系、Sn-Zn-O系、Al-Zn-O系、In-O系、Sn-O系、Zn-O系の酸化物半導体を適用することができる。また上記酸化物半導体に酸化珪素を含ませてもよい。

10

20

30

[0042]

図2(A)乃至(D)に薄膜トランジスタ470の作製工程の断面図を示す。

[0043]

図 2 ( A )において、絶縁表面を有する基板である基板 4 0 0 上にゲート電極層 4 0 1 を設ける。下地膜となる絶縁膜を基板 4 0 0 とゲート電極層 4 0 1 の間に設けてもよい。下地膜は、基板 4 0 0 からの不純物元素の拡散を防止する機能があり、窒化珪素膜、酸化珪素膜、窒化酸化珪素膜、又は酸化窒化珪素膜から選ばれた一又は複数の膜による積層構造により形成することができる。ゲート電極層 4 0 1 の材料は、モリブデン、チタン、クロム、タンタル、タングステン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とする合金材料を用いて、単層で又は積層して形成することができる

[0044]

例えば、ゲート電極層 4 0 1 の 2 層の積層構造としては、アルミニウム層上にモリブデン層が積層された 2 層の積層構造、または銅層上にモリブデン層を積層した 2 層構造、または銅層上に窒化チタン層若しくは窒化タンタル層を積層した 2 層構造、窒化チタン層とモリブデン層とを積層した 2 層構造とすることが好ましい。 3 層の積層構造としては、タングステン層または窒化タングステン層と、アルミニウムとシリコンの合金層またはアルミニウムとチタンの合金層と、窒化チタン層またはチタン層とを積層した積層とすることが好ましい。

[ 0 0 4 5 ]

ゲート電極層 4 0 1 上にゲート絶縁層 4 0 2 を形成する。

[0046]

[ 0 0 4 7 ]

ゲート絶縁層402上に、酸化物半導体膜を形成する。

[0048]

なお、酸化物半導体膜をスパッタ法により成膜する前に、アルゴンガスを導入してプラズマを発生させる逆スパッタを行い、ゲート絶縁層402の表面に付着しているゴミを除去することが好ましい。逆スパッタとは、ターゲット側に電圧を印加せずに、アルゴン雰囲気下で基板側にRF電源を用いて電圧を印加して基板近傍にプラズマを形成して表面を改質する方法である。なお、アルゴン雰囲気に代えて窒素、ヘリウムなどを用いてもよい。また、アルゴン雰囲気にC1<sub>2</sub>、CF<sub>4</sub>などを加えた雰囲気で行ってもよい。

[0049]

酸化物半導体膜としてIn-Ga-Zn-O系非単結晶膜を用いる。酸化物半導体膜は、In-Ga-Zn-O系酸化物半導体ターゲットを用いてスパッタ法により成膜する。また、酸化物半導体膜は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は希ガス(代表的にはアルゴン)及び酸素雰囲気下においてスパッタ法により形成することができる。

[0050]

20

10

30

40

20

30

40

50

ゲート絶縁層402、及び酸化物半導体膜を大気に触れさせることなく連続的に形成して もよい。大気に触れさせることなく連続成膜することで、界面が、水やハイドロカーボン などの、大気成分や大気中に浮遊する不純物元素に汚染されることなく各積層界面を形成 することができるので、薄膜トランジスタ特性のばらつきを低減することができる。

[ 0 0 5 1 ]

酸化物半導体膜をフォトリソグラフィ工程により島状の酸化物半導体層である酸化物半導体層430(第1の酸化物半導体層)に加工する(図1(A)参照。)。

[0052]

酸化物半導体層430に窒素雰囲気下において加熱処理を行う。酸化物半導体層430は窒素雰囲気下における加熱処理によって、低抵抗化(電気伝導率が高まる、好ましくは電気伝導率1×10<sup>・1</sup>S/cm以上1×10<sup>2</sup>S/cm以下)し、低抵抗化した酸化物半導体層431(第2の酸化物半導体層)とすることができる(図1(B)参照。)。

[ 0 0 5 3 ]

窒素雰囲気下における酸化物半導体層430の加熱処理は温度200度以上で行うことが好ましい。窒素雰囲気下における酸化物半導体層の加熱処理は、島状の酸化物半導体層430に加工する前の酸化物半導体膜に行ってもよい。

[0054]

ゲート絶縁層402、及び酸化物半導体層431上に導電膜を形成する。

[0055]

導電膜の材料としては、Al、Cr、Ta、Ti、Mo、Wから選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜等が挙げられる。

[0056]

また、導電膜の材料としては、酸素親和性の高い金属であるチタン膜を用いると好ましい。また、チタン膜上に上記A1、Cr、Ta、Mo、Wから選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜などを積層してもよい。

[0057]

また、200~600 の熱処理を行う場合には、この熱処理に耐える耐熱性を導電膜に持たせることが好ましい。A1単体では耐熱性が劣り、また腐蝕しやすい等の問題点があるので耐熱性導電性材料と組み合わせて形成する。A1と組み合わせる耐熱性導電性材料としては、チタン(Ti)、タンタル(Ta)、タングステン(W)、モリブデン(Mo)、クロム(Cr)、ネオジム(Nd)、スカンジウム(Sc)から選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜、または上述した元素を成分とする窒化物で形成する。

[0058]

酸化物半導体層431、導電膜をエッチング工程によりエッチングし、酸化物半導体層432、及びソース電極層又はドレイン電極層405a、405bを形成する(図1(C)参照。)。なお、酸化物半導体層431は一部のみがエッチングされ、溝部(凹部)を有する酸化物半導体層432となる。

[0059]

室素雰囲気下における酸化物半導体層の加熱処理は、図28(A)乃至(D)のようにソース電極層又はドレイン電極層405a、405bの形成後に行ってもよい。絶縁表面を有する基板400上にゲート電極層401、ゲート絶縁層402、酸化物半導体層430を形成する(図28(A)参照。)。酸化物半導体層430上にソース電極層又はドレイン電極層405a、405bを形成し、酸化物半導体層430の一部エッチングして酸化物半導体層441を形成する(図28(B)参照。)。次に酸化物半導体層441、及びソース電極層又はドレイン電極層405a、405bに窒素雰囲気下における加熱処理を行う。その加熱処理によって酸化物半導体層441は低抵抗化され、低抵抗化した酸化物半導体層432とすることができる(図28(C)参照。)。

[0060]

酸化物半導体層432に接してスパッタ法による酸化珪素膜を絶縁膜407として形成す

る。低抵抗化した酸化物半導体層 4 3 2 に接してスパッタ法により酸化珪素膜である絶縁膜 4 0 7 を形成すると、低抵抗化した酸化物半導体層 4 3 2 において少なくとも酸化珪素膜である絶縁膜 4 0 7 と接する領域を高抵抗化(電気伝導率が低まる)し、高抵抗化酸化物半導体領域とすることができる。よって酸化物半導体層 4 3 2 は、高抵抗化酸化物半導体領域を有する半導体層 4 0 3 (第 3 の酸化物半導体層)となり、薄膜トランジスタ 4 7 0 を作製することができる(図 1 ( D ) 及び図 2 8 ( D ) 参照。)。

[0061]

絶縁膜407となる酸化珪素膜のスパッタ法による成膜は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は希ガス(代表的にはアルゴン)及び酸素雰囲気下において行うことができる。また、ターゲットとして酸化珪素ターゲットを用いても珪素ターゲットを用いてもよい。例えば珪素ターゲットを用いて、酸素、及び窒素雰囲気下でスパッタ法により酸化珪素膜を形成することができる。

[0062]

また、絶縁膜407となる酸化珪素膜を形成後、窒素雰囲気下、又は大気雰囲気下(大気中)において薄膜トランジスタ470に加熱処理(好ましくは温度300度以下)を行ってもよい。例えば、窒素雰囲気下で350 、1時間の熱処理を行う。該加熱処理を行うと薄膜トランジスタ470の電気的特性のばらつきを軽減することができる。

[0063]

チャネル形成領域の半導体層は高抵抗化領域であるので、薄膜トランジスタの電気特性は 安定化し、オフ電流の増加などを防止することができる。よって、電気特性が良好で信頼 性のよい薄膜トランジスタを有する半導体装置とすることが可能となる。

[0064]

(実施の形態2)

半導体装置及び半導体装置の作製方法を図3及び図4を用いて説明する。実施の形態1と同一部分又は同様な機能を有する部分、及び工程は、実施の形態1と同様に行うことができ、繰り返しの説明は省略する。

[0065]

図4(A)は半導体装置の有する薄膜トランジスタ460の平面図であり、図4(B)は図4(A)の線D1-D2における断面図である。薄膜トランジスタ460はボトムゲート型の薄膜トランジスタであり、絶縁表面を有する基板である基板450上に、ゲート電極層451、ゲート絶縁層452、ソース電極層又はドレイン電極層455a、455b、及び半導体層453を含む。また、薄膜トランジスタ460を覆い、半導体層453に接する絶縁膜457が設けられている。半導体層453は、In-Ga-Zn-O系非単結晶膜を用いる。

[0066]

薄膜トランジスタ460は、薄膜トランジスタ460を含む領域全てにおいてゲート絶縁層452が存在し、ゲート絶縁層452と絶縁表面を有する基板である基板450の間にゲート電極層451が設けられている。ゲート絶縁層452上にはソース電極層又はドレイン電極層455a、455bが設けられている。そして、ゲート絶縁層452、及びソース電極層又はドレイン電極層455a、455b上に半導体層453が設けられている。また、図示しないが、ゲート絶縁層452上にはソース電極層又はドレイン電極層45 5a、455bに加えて配線層を有し、該配線層は半導体層453の外周部より外側に延在している。

[0067]

半導体層453は、少なくとも絶縁膜457と接する領域が高抵抗化酸化物半導体領域であり、該高抵抗化酸化物半導体領域をチャネル形成領域をとして用いることができる。

[0068]

高抵抗化酸化物半導体領域をチャネル形成領域として用いることによって、薄膜トランジスタの電気特性は安定化し、オフ電流の増加などを防止することができる。

[0069]

20

10

30

40

なお、酸化物半導体層である半導体層 4 5 3 と接するソース電極層又はドレイン電極層 4 5 5 5 a 、 4 5 5 b として、酸素親和性の高い金属を含有する材料を用いていることが好ましい。上記酸素親和性の高い金属は、チタン、アルミニウム、マンガン、マグネシウム、ジルコニウム、ベリリウム、トリウムのいずれか一または複数から選択された材料であることが好ましい。半導体層 4 5 3 と、酸素親和性の高い金属層とを接触させて熱処理を行うと、半導体層 4 5 3 から金属層へと酸素原子が移動し、界面付近においてキャリア密度が増加し低抵抗な領域が形成される。よって、薄膜トランジスタ 4 6 0 において、コンタクト抵抗が低く、オン電流は高くすることができる。該低抵抗な領域は界面を有する膜状であってもよい。

[0070]

従って、 電 気 特 性 が 良 好 で 信 頼 性 の よ い 薄 膜 ト ラ ン ジ ス タ 4 6 0 を 有 す る 半 導 体 装 置 を 作 製 し 、 提 供 す る こ と が 可 能 と な る 。

[0071]

図3(A)乃至(D)に薄膜トランジスタ460の作製工程の断面図を示す。

[0072]

絶縁表面を有する基板である基板 4 5 0 上にゲート電極層 4 5 1 を設ける。下地膜となる 絶縁膜を基板 4 5 0 とゲート電極層 4 5 1 の間に設けてもよい。下地膜は、基板 4 5 0 からの不純物元素の拡散を防止する機能があり、窒化珪素膜、酸化珪素膜、窒化酸化珪素膜、又は酸化窒化珪素膜から選ばれた一又は複数の膜による積層構造により形成することができる。ゲート電極層 4 5 1 の材料は、モリブデン、チタン、クロム、タンタル、タングステン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とする合金材料を用いて、単層で又は積層して形成することができる。

[0073]

ゲート電極層 4 5 1 上にゲート絶縁層 4 5 2 を形成する。

[0074]

ゲート絶縁層452は、プラズマCVD法又はスパッタリング法等を用いて、酸化シリコン層、窒化シリコン層、酸化窒化シリコン層又は窒化酸化シリコン層を単層で又は積層して形成することができる。また、また、ゲート絶縁層452として、有機シランガスを用いたCVD法により酸化シリコン層を形成することも可能である。

[0075]

ゲート絶縁層452上に、導電膜を形成し、フォトリソグラフィエ程により島状のソース電極層又はドレイン電極層455a、455bに加工する(図3(A)参照。)。

[0076]

ソース電極層又はドレイン電極層455a、455bの材料としては、A1、Cr、Ta、Ti、Mo、Wから選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜等が挙げられる。

[0077]

また、ソース電極層又はドレイン電極層 4 5 5 a 、 4 5 5 b の材料としては、酸素親和性の高い金属であるチタン膜を用いると好ましい。また、チタン膜上にAl、Cr、Ta、Mo、Wから選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜などを積層してもよい。

[0078]

また、200~600 の熱処理を行う場合には、この熱処理に耐える耐熱性を導電膜に持たせることが好ましい。A1単体では耐熱性が劣り、また腐蝕しやすい等の問題点があるので耐熱性導電性材料と組み合わせて形成する。A1と組み合わせる耐熱性導電性材料としては、チタン(Ti)、タンタル(Ta)、タングステン(W)、モリブデン(Mo)、クロム(Cr)、ネオジム(Nd)、スカンジウム(Sc)から選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜、または上述した元素を成分とする窒化物で形成する。

[0079]

10

20

30

40

20

30

40

50

次に、ゲート絶縁層452、及びソース電極層又はドレイン電極層455a、455b上に酸化物半導体膜を形成し、フォトリソグラフィエ程により島状の酸化物半導体層483 (第1の酸化物半導体層)に加工する(図3(B)参照。)。

[0800]

酸化物半導体層483は、チャネル形成領域となるため、実施の形態1の酸化物半導体膜と同様に形成する。

[0081]

なお、酸化物半導体層483をスパッタ法により成膜する前に、アルゴンガスを導入して プラズマを発生させる逆スパッタを行い、ゲート絶縁層452の表面に付着しているゴミ を除去することが好ましい。

[0082]

酸化物半導体層483に窒素雰囲気下において加熱処理を行う。酸化物半導体層483は窒素雰囲気下における加熱処理によって、低抵抗化(電気伝導率が高まる、好ましくは電気伝導率1×10<sup>・1</sup>S/cm以上1×10<sup>2</sup>S/cm以下)し、低抵抗化した酸化物半導体層484(第2の酸化物半導体層)とすることができる(図3(C)参照。)。

[0083]

窒素雰囲気下における酸化物半導体層 4 8 3 の加熱処理は温度 2 0 0 度以上で行うことが好ましい。

[0084]

酸化物半導体層484に接してスパッタ法による酸化珪素膜を絶縁膜457として形成する。低抵抗化した酸化物半導体層484に接してスパッタ法により酸化珪素膜である絶縁膜457を形成すると、低抵抗化した酸化物半導体層484において少なくとも酸化珪素膜である絶縁膜457と接する領域を高抵抗化(電気伝導率が低まる)し、高抵抗化酸化物半導体領域とすることができる。よって酸化物半導体層484は、高抵抗化酸化物半導体領域を有する半導体層453(第3の酸化物半導体層)となり、薄膜トランジスタ460を作製することができる(図3(D)参照。)。

[0085]

絶縁膜457となる酸化珪素膜のスパッタ法による成膜は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は希ガス(代表的にはアルゴン)及び酸素雰囲気下において行うことができる。また、ターゲットとして酸化珪素ターゲットを用いても珪素ターゲットを用いてもよい。例えば珪素ターゲットを用いて、酸素、及び窒素雰囲気下でスパッタ法により酸化珪素膜を形成することができる。

[0086]

また、絶縁膜457となる酸化珪素膜を形成後、窒素雰囲気下、又は大気雰囲気下(大気中)において薄膜トランジスタ460に加熱処理(好ましくは温度300度以下)を行ってもよい。例えば、窒素雰囲気下で350 、1時間の熱処理を行う。該加熱処理を行うと薄膜トランジスタ460の電気的特性のばらつきを軽減することができる。

[0087]

チャネル形成領域の半導体層は高抵抗化領域であるので、薄膜トランジスタの電気特性は 安定化し、オフ電流の増加などを防止することができる。よって、電気特性が良好で信頼 性のよい薄膜トランジスタを有する半導体装置とすることが可能となる。

[0088]

(実施の形態3)

薄膜トランジスタを含む半導体装置の作製工程について、図5万至図8を用いて説明する

[0089]

図 5 ( A ) において、透光性を有する基板 1 0 0 にはバリウムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラス基板を用いることができる。

[0090]

次いで、導電層を基板100全面に形成した後、第1のフォトリソグラフィエ程を行い、

20

30

40

50

レジストマスクを形成し、エッチングにより不要な部分を除去して配線及び電極(ゲート電極層101を含むゲート配線、容量配線108、及び第1の端子121)を形成する。 このとき少なくともゲート電極層101の端部にテーパー形状が形成されるようにエッチングする。

#### [0091]

ゲート電極層101を含むゲート配線と容量配線108、端子部の第1の端子121は、耐熱性導電性材料としては、チタン(Ti)、タンタル(Ta)、タングステン(W)、モリブデン(Mo)、クロム(Cr)、Nd(ネオジム)、スカンジウム(Sc)から選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜、または上述した元素を成分とする窒化物で形成することが望ましい。また、アルミニウム(A1)や銅(Cu)などの低抵抗導電性材料で形成する場合は、A1単体又はCu単体では耐熱性が劣り、また腐蝕しやすい等の問題点があるので上記耐熱性導電性材料と組み合わせて形成する。

## [0092]

次いで、ゲート電極層101上にゲート絶縁層102を全面に成膜する。ゲート絶縁層1 02はスパッタ法、CVD法などを用い、膜厚を50~250nmとする。

#### [0093]

例えば、ゲート絶縁層102としてスパッタ法により酸化シリコン膜を用い、100nmの厚さで形成する。勿論、ゲート絶縁層102はこのような酸化シリコン膜に限定されるものでなく、酸化窒化シリコン膜、窒化シリコン膜、酸化アルミニウム膜、酸化タンタル膜などの他の絶縁膜を用い、これらの材料から成る単層または積層構造として形成しても良い。

## [0094]

次に、ゲート絶縁層102上に、酸化物半導体膜(In-Ga-Zn-O系非単結晶膜)を成膜する。プラズマ処理後、大気に曝すことなくIn-Ga-Zn-O系非単結晶膜を成膜することは、ゲート絶縁層と半導体膜の界面にゴミや水分を付着させない点で有用である。ここでは、直径8インチのIn、Ga、及びZnを含む酸化物半導体ターゲット(In203:Ga203:Zn01:1:1[mol比]))を用いて、基板とターゲットの間との距離を170mm、圧力0.4Pa、直流(DC)電源0.5kW、酸素のみ、アルゴンのみ、又はアルゴン及び酸素雰囲気下で成膜する。なお、パルス直流(DC)電源を用いると、ごみが軽減でき、膜厚分布も均一となるために好ましい。In-Ga-Zn-O系非単結晶膜の膜厚は、5nm~200nmとする。酸化物半導体膜として、In-Ga-Zn-O系非単結晶膜を成膜する。

#### [0095]

スパッタ法にはスパッタ用電源に高周波電源を用いるRFスパッタ法と、DCスパッタ法があり、さらにパルス的にバイアスを与えるパルスDCスパッタ法もある。RFスパッタ法は主に絶縁膜を成膜する場合に用いられ、DCスパッタ法は主に金属膜を成膜する場合に用いられる。

## [ 0 0 9 6 ]

また、材料の異なるターゲットを複数設置できる多元スパッタ装置もある。多元スパッタ 装置は、同一チャンバーで異なる材料膜を積層成膜することも、同一チャンバーで複数種 類の材料を同時に放電させて成膜することもできる。

#### [0097]

また、チャンバー内部に磁石機構を備えたマグネトロンスパッタ法を用いるスパッタ装置や、グロー放電を使わずマイクロ波を用いて発生させたプラズマを用いるECRスパッタ法を用いるスパッタ装置がある。

#### [0098]

また、スパッタ法を用いる成膜方法として、成膜中にターゲット物質とスパッタガス成分

20

30

40

50

とを化学反応させてそれらの化合物薄膜を形成するリアクティブスパッタ法や、成膜中に 基板にも電圧をかけるバイアススパッタ法もある。

#### [0099]

次に、第2のフォトリソグラフィ工程を行い、レジストマスクを形成し、酸化物半導体膜をエッチングする。例えば燐酸と酢酸と硝酸を混ぜた溶液を用いたウェットエッチングにより、不要な部分を除去して酸化物半導体層133を形成する。なお、ここでのエッチングは、ウェットエッチングに限定されずドライエッチングを用いてもよい。

## [ 0 1 0 0 ]

ドライエッチングに用いるエッチングガスとしては、塩素を含むガス(塩素系ガス、例えば塩素(Cl  $_2$ )、塩化硼素(BCl  $_3$ )、塩化珪素(SiCl  $_4$ )、四塩化炭素(CCl  $_4$ )など)が好ましい。

#### [0101]

また、フッ素を含むガス(フッ素系ガス、例えば四弗化炭素(CF $_4$ )、弗化硫黄(SF $_6$ )、弗化窒素(NF $_3$ )、トリフルオロメタン(CHF $_3$ )など)、臭化水素(HBr)、酸素(O $_2$ )、これらのガスにヘリウム(He)やアルゴン(Ar)などの希ガスを添加したガス、などを用いることができる。

#### [0102]

ドライエッチング法としては、平行平板型RIE(Reactive Ion Etching)法や、ICP(Inductively Coupled Plasma:誘導結合型プラズマ)エッチング法を用いることができる。所望の加工形状にエッチングできるように、エッチング条件(コイル型の電極に印加される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適宜調節する。

#### [0103]

ウエットエッチングに用いるエッチング液としては、燐酸と酢酸と硝酸を混ぜた溶液、アンモニア過水(過酸化水素:アンモニア:水 = 5 : 2 : 2 )などを用いることができる。また、ITO07N(関東化学社製)を用いてもよい。

#### [0104]

また、ウエットエッチング後のエッチング液はエッチングされた材料とともに洗浄によって除去される。その除去された材料を含むエッチング液の廃液を精製し、含まれる材料を再利用してもよい。当該エッチング後の廃液から酸化物半導体層に含まれるインジウム等の材料を回収して再利用することにより、資源を有効活用し低コスト化することができる

#### [0105]

所望の加工形状にエッチングできるように、材料に合わせてエッチング条件(エッチング 液、エッチング時間、温度等)を適宜調節する。

#### [0106]

次に、酸化物半導体層133に窒素雰囲気下で加熱処理を行う。

#### [0107]

加熱処理は、200 以上で行うと良い。例えば、窒素雰囲気下で350 、1時間の熱処理を行う。この窒素雰囲気下の加熱処理により、酸化物半導体層133は、低抵抗化し導電率が高まる。よって低抵抗化した酸化物半導体層134が形成される(図5(B)参照。)。酸化物半導体層134の電気伝導率は1×10<sup>1</sup>S/cm以上1×10<sup>2</sup>S/cm以下が好ましい。なお、この加熱処理は、ソース電極層及びドレイン電極層を形成後に行ってもよい。

#### [ 0 1 0 8 ]

次に、酸化物半導体層134上に金属材料からなる導電膜132をスパッタ法や真空蒸着法で形成する(図5(C)参照。)。

## [0109]

導電膜132の材料としては、Al、Cr、Ta、Ti、Mo、Wから選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜等が挙げられ

る。

#### [0110]

また、200~600 の熱処理を行う場合には、この熱処理に耐える耐熱性を導電膜に持たせることが好ましい。A1単体では耐熱性が劣り、また腐蝕しやすい等の問題点があるので耐熱性導電性材料と組み合わせて形成する。A1と組み合わせる耐熱性導電性材料としては、チタン(Ti)、タンタル(Ta)、タングステン(W)、モリブデン(Mo)、クロム(Cr)、ネオジム(Nd)、スカンジウム(Sc)から選ばれた元素、または上述した元素を成分とする合金か、上述した元素を組み合わせた合金膜、または上述した元素を成分とする窒化物で形成する。

#### [0111]

導電膜132として酸素親和性の高い金属であるチタン膜を用いると好ましい。また、導電膜132は、2層構造としてもよく、アルミニウム膜上にチタン膜を積層してもよい。また、導電膜132としてTi膜と、そのTi膜上に重ねてNdを含むアルミニウム(A1・Nd)膜を積層し、さらにその上にTi膜を成膜する3層構造としてもよい。導電膜132は、シリコンを含むアルミニウム膜の単層構造としてもよい。

#### [0112]

#### [0113]

また、この第3のフォトリソグラフィ工程において、ソース電極層又はドレイン電極層105a、105bと同じ材料である第2の端子122を端子部に残す。なお、第2の端子122はソース配線(ソース電極層又はドレイン電極層105a、105bを含むソース配線)と電気的に接続されている。

#### [0114]

また、多階調マスクにより形成した複数(代表的には二種類)の厚さの領域を有するレジストマスクを用いると、レジストマスクの数を減らすことができるため、工程簡略化、低コスト化が図れる。

#### [0115]

ここで、酸化物半導体層である半導体層135及びソース電極層又はドレイン電極層105a、105bに加熱処理を行ってもよい。ソース電極層又はドレイン電極層105a、105bに酸素親和性の高い金属を用いると、この加熱処理により酸化物半導体層からソース電極層又はドレイン電極層105a、105bへと酸素原子が移動するので、ソース電極層又はドレイン電極層105a、105と、半導体層135との間に形成される低抵抗領域は、界面を有する膜状であってもよい。

## [0116]

次に、ゲート絶縁層102、酸化物半導体層135、ソース電極層又はドレイン電極層105a、105bを覆う保護絶縁層107を形成する。保護絶縁層107はスパッタ法に

10

20

30

40

20

30

40

50

より形成する酸化シリコン膜を用いる。ソース電極層又はドレイン電極層105a、105 b の間に設けられた酸化物半導体層135の露出領域と保護絶縁層107である酸化珪素膜が接して設けられることによって、保護絶縁層107と接する酸化物半導体層135の領域が高抵抗化(電気伝導度が低まる)し、高抵抗化したチャネル形成領域を有する半導体層103を形成することができる(図6(A)参照。)。

#### [ 0 1 1 7 ]

以上の工程で薄膜トランジスタ170が作製できる。

#### [ 0 1 1 8 ]

薄膜トランジスタ170の形成後、加熱処理を行ってもよい。加熱処理は酸素雰囲気下、 又は窒素雰囲気下において、300度以上で行えばよい。この加熱処理により薄膜トラン ジスタの電気特性のばらつきを軽減することができる。

#### [0119]

次に、第4のフォトリソグラフィ工程を行い、レジストマスクを形成し、保護絶縁層107及びゲート絶縁層102のエッチングによりソース電極層又はドレイン電極層105bに達するコンタクトホール125を形成する。また、ここでのエッチングにより第2の端子122に達するコンタクトホール127、第1の端子121に達するコンタクトホール126も形成する。この段階での断面図を図6(B)に示す。

#### [0120]

次いで、レジストマスクを除去した後、透明導電膜を成膜する。透明導電膜の材料としては、酸化インジウム( $In_2O_3$ )や酸化インジウム酸化スズ合金( $In_2O_3$  SnO $_2$ 、ITOと略記する)などをスパッタ法や真空蒸着法などを用いて形成する。このような材料のエッチング処理は塩酸系の溶液により行う。しかし、特にITOのエッチングは残渣が発生しやすいので、エッチング加工性を改善するために酸化インジウム酸化亜鉛合金( $In_2O_3$  ZnO)を用いても良い。

#### [ 0 1 2 1 ]

次に、第 5 のフォトリソグラフィ工程を行い、レジストマスクを形成し、エッチングにより不要な部分を除去して画素電極層 1 1 0 を形成する。

#### [0122]

また、この第5のフォトリソグラフィ工程において、容量部におけるゲート絶縁層102 及び保護絶縁層107を誘電体として、容量配線108と画素電極層110とで保持容量が形成される。

## [0123]

また、この第5のフォトリソグラフィ工程において、第1の端子121及び第2の端子122をレジストマスクで覆い端子部に形成された透明導電膜128、129を残す。透明導電膜128、129はFPCとの接続に用いられる電極または配線となる。第1の端子121上に形成された透明導電膜128は、ゲート配線の入力端子として機能する接続用の端子電極となる。第2の端子122上に形成された透明導電膜129は、ソース配線の入力端子として機能する接続用の端子電極である。

#### [0124]

次いで、レジストマスクを除去し、この段階での断面図を図6(C)に示す。なお、この 段階での平面図が図7に相当する。

#### [ 0 1 2 5 ]

また、図8(A1)、図8(A2)は、この段階でのゲート配線端子部の平面図及び断面図をそれぞれ図示している。図8(A1)は図8(A2)中のE1-E2線に沿った断面図に相当する。図8(A1)において、保護絶縁膜154上に形成される透明導電膜155は、入力端子として機能する接続用の端子電極である。また、図8(A1)において、端子部では、ゲート配線と同じ材料で形成される第1の端子151と、ソース配線と同じ材料で形成される接続電極層153とがゲート絶縁層152を介して重なり、透明導電膜155で導通させている。なお、図6(C)に図示した透明導電膜128と第1の端子121とが接触している部分が、図8(A1)の透明導電膜155と第1の端子151が接

触している部分に対応している。

#### [0126]

また、図8(B1)、及び図8(B2)は、図6(C)に示すソース配線端子部とは異なるソース配線端子部の断面図及び平面図をそれぞれ図示している。また、図8(B1)は図8(B2)中のF1-F2線に沿った断面図に相当する。図8(B1)において、保護絶縁膜154上に形成される透明導電膜155は、入力端子として機能する接続用の端子電極である。また、図8(B1)において、端子部では、ゲート配線と同じ材料で形成される電極層156が、ソース配線と電気的に接続される第2の端子150の下方にゲート絶縁層152を介して重なる。電極層156は第2の端子150とは電気的に接続しておらず、電極層156を第2の端子150と異なる電位、例えばフローティング、GND、0Vなどに設定すれば、ノイズ対策のための容量または静電気対策のための容量を形成することができる。また、第2の端子150は、保護絶縁膜154を介して透明導電膜15と電気的に接続している。

## [0127]

ゲート配線、ソース配線、及び容量配線は画素密度に応じて複数本設けられるものである。また、端子部においては、ゲート配線と同電位の第1の端子、ソース配線と同電位の第 2の端子、容量配線と同電位の第3の端子などが複数並べられて配置される。それぞれの 端子の数は、それぞれ任意な数で設ければ良いものとし、実施者が適宣決定すれば良い。

#### [ 0 1 2 8 ]

こうして 5 回のフォトリソグラフィエ程により、 5 枚のフォトマスクを使用して、ボトムゲート型のスタガ構造の薄膜トランジスタである薄膜トランジスタ 1 7 0 を有する画素薄膜トランジスタ部、保持容量を完成させることができる。そして、これらを個々の画素に対応してマトリクス状に配置して画素部を構成することによりアクティブマトリクス型の表示装置を作製するための一方の基板とすることができる。本明細書では便宜上このような基板をアクティブマトリクス基板と呼ぶ。

#### [0129]

アクティブマトリクス型の液晶表示装置を作製する場合には、アクティブマトリクス基板と、対向電極が設けられた対向基板との間に液晶層を設け、アクティブマトリクス基板と対向基板とを固定する。なお、対向基板に設けられた対向電極と電気的に接続する共通電極をアクティブマトリクス基板上に設け、共通電極と電気的に接続する第4の端子を端子部に設ける。この第4の端子は、共通電極を固定電位、例えばGND、0Vなどに設定するための端子である。

#### [0130]

また、容量配線を設けず、画素電極を隣り合う画素のゲート配線と保護絶縁膜及びゲート 絶縁層を介して重ねて保持容量を形成してもよい。

#### [0131]

アクティブマトリクス型の液晶表示装置においては、マトリクス状に配置された画素電極を駆動することによって、画面上に表示パターンが形成される。詳しくは選択された画素電極と該画素電極に対応する対向電極との間に電圧が印加されることによって、画素電極と対向電極との間に配置された液晶層の光学変調が行われ、この光学変調が表示パターンとして観察者に認識される。

#### [0132]

液晶表示装置の動画表示において、液晶分子自体の応答が遅いため、残像が生じる、または動画のぼけが生じるという問題がある。液晶表示装置の動画特性を改善するため、全面 黒表示を1フレームおきに行う、所謂、黒挿入と呼ばれる駆動技術がある。

## [ 0 1 3 3 ]

また、垂直同期周波数を通常の1.5倍、好ましくは2倍以上にすることで応答速度を改善する、所謂、倍速駆動と呼ばれる駆動技術もある。

#### [0134]

また、液晶表示装置の動画特性を改善するため、バックライトとして複数のLED(発光

10

20

30

40

ダイオード)光源または複数のEL光源などを用いて面光源を構成し、面光源を構成している各光源を独立して1フレーム期間内で間欠点灯駆動する駆動技術もある。面光源として、3種類以上のLEDを用いてもよいし、白色発光のLEDを用いてもよい。独立して複数のLEDを制御できるため、液晶層の光学変調の切り替えタイミングに合わせてLEDの発光タイミングを同期させることもできる。この駆動技術は、LEDを部分的に消灯することができるため、特に一画面を占める黒い表示領域の割合が多い映像表示の場合には、消費電力の低減効果が図れる。

#### [0135]

これらの駆動技術を組み合わせることによって、液晶表示装置の動画特性などの表示特性 を従来よりも改善することができる。

[0136]

本明細書に開示するnチャネル型のトランジスタは、酸化物半導体膜をチャネル形成領域に用いており、良好な動特性を有するため、これらの駆動技術を組み合わせることができる。

[0137]

また、発光表示装置を作製する場合、有機発光素子の一方の電極(カソードとも呼ぶ)は、低電源電位、例えばGND、0Vなどに設定するため、端子部に、カソードを低電源電位、例えばGND、0Vなどに設定するための第4の端子が設けられる。また、発光表示装置を作製する場合には、ソース配線、及びゲート配線に加えて電源供給線を設ける。従って、端子部には、電源供給線と電気的に接続する第5の端子を設ける。

[ 0 1 3 8 ]

酸化物半導体を用いた薄膜トランジスタで形成することにより、製造コストを低減することができる。

[0139]

チャネル形成領域の半導体層は高抵抗化領域であるので、薄膜トランジスタの電気特性は 安定化し、オフ電流の増加などを防止することができる。よって、電気特性が良好で信頼 性のよい薄膜トランジスタを有する半導体装置とすることが可能となる。

[0140]

本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能である。

[0141]

(実施の形態4)

半導体装置の一例である表示装置において、同一基板上に少なくとも駆動回路の一部と、 画素部に配置する薄膜トランジスタを作製する例について以下に説明する。

[0142]

画素部に配置する薄膜トランジスタは、実施の形態1乃至3に従って形成する。また、実施の形態1乃至3に示す薄膜トランジスタはnチャネル型TFTであるため、駆動回路のうち、nチャネル型TFTで構成することができる駆動回路の一部を画素部の薄膜トランジスタと同一基板上に形成する。

[0143]

半導体装置の一例であるアクティブマトリクス型液晶表示装置のブロック図の一例を図14(A)に示す。図14(A)に示す表示装置は、基板5300上に表示素子を備えた画素を複数有する画素部5301と、各画素を選択する走査線駆動回路5302と、選択された画素へのビデオ信号の入力を制御する信号線駆動回路5303とを有する。

[ 0 1 4 4 ]

また、実施の形態 1 乃至 3 に示す薄膜トランジスタは、 n チャネル型 T F T であり、 n チャネル型 T F T で構成する信号線駆動回路について図 1 5 を用いて説明する。

[0145]

 10

20

30

40

20

30

40

50

(19)

2 1 \_\_ 1 ~ 5 6 2 1 \_\_ Mを有する。スイッチ群 5 6 0 2 \_\_ 1 ~ 5 6 0 2 \_\_ M それぞれは、 第 1 の薄膜トランジスタ 5 6 0 3 a 、第 2 の薄膜トランジスタ 5 6 0 3 b 及び第 3 の薄膜 トランジスタ 5 6 0 3 c を有する。

[0146]

ドライバIC5601は第1の配線5611、第2の配線5612、第3の配線5613及び配線5621\_1~5621\_Mに接続される。そして、スイッチ群5602\_1~5602\_Mそれぞれは、第1の配線5611、第2の配線5612、第3の配線5613及びスイッチ群5602\_1~5602\_Mそれぞれに対応した配線5621\_1~5621\_1~5621\_Mに接続される。そして、配線5621\_1~5621\_Mそれぞれは、第1の薄膜トランジスタ5603cを介して、3つの信号線に接続される。例えば、J列目の配線5621\_J(配線5621\_1~配線5621\_Mのうちいずれか一)は、スイッチ群5602\_Jが有する第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603b及び第3の薄膜トランジスタ5603cを介して、信号線Sj・1、信号線Sj、信号線S

[ 0 1 4 7 ]

なお、第1の配線5611、第2の配線5612、第3の配線5613には、それぞれ信号が入力される。

[0148]

なお、ドライバIC5601は、単結晶基板上に形成されていることが望ましい。さらに、スイッチ群5602\_1~5602\_Mは、画素部と同一基板上に形成されていることが望ましい。したがって、ドライバIC5601とスイッチ群5602\_1~5602\_MとはFPCなどを介して接続するとよい。

[0149]

次に、図15に示した信号線駆動回路の動作について、図16のタイミングチャートを参照して説明する。なお、図16のタイミングチャートは、 i 行目の走査線 G i が選択されている場合のタイミングチャートを示している。さらに、 i 行目の走査線 G i の選択期間は、第1のサブ選択期間T1、第2のサブ選択期間T2及び第3のサブ選択期間T3に分割されている。さらに、図15の信号線駆動回路は、他の行の走査線が選択されている場合でも図16と同様の動作をする。

[0150]

なお、図16のタイミングチャートは、J列目の配線5621\_\_Jが第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603b及び第3の薄膜トランジスタ5603cを介して、信号線Sj-1、信号線Sj、信号線Sj+1に接続される場合について示している。

[0151]

なお、図16のタイミングチャートは、 i 行目の走査線 G i が選択されるタイミング、第 1の薄膜トランジスタ5603aのオン・オフのタイミング5703a、第2の薄膜トランジスタ5603bのオン・オフのタイミング5703b、第3の薄膜トランジスタ56 03cのオン・オフのタイミング5703c及びJ列目の配線5621\_Jに入力される 信号5721\_Jを示している。

[0152]

なお、配線 5 6 2 1 \_\_ 1 ~配線 5 6 2 1 \_\_ Mには第 1 のサブ選択期間 T 1、第 2 のサブ選択期間 T 2 及び第 3 のサブ選択期間 T 3 において、それぞれ別のビデオ信号が入力される。例えば、第 1 のサブ選択期間 T 1 において配線 5 6 2 1 \_\_ Jに入力されるビデオ信号は信号線 S j - 1 に入力され、第 2 のサブ選択期間 T 2 において配線 5 6 2 1 \_\_ Jに入力されるビデオ信号は信号線 S j に入力され、第 3 のサブ選択期間 T 3 において配線 5 6 2 1 \_\_ Jに入力されるビデオ信号は信号線 S j + 1 に入力される。さらに、第 1 のサブ選択期間 T 1、第 2 のサブ選択期間 T 2 及び第 3 のサブ選択期間 T 3 において、配線 5 6 2 1 \_\_ Jに入力されるビデオ信号をそれぞれ D a t a \_\_ j - 1、 D a t a \_\_ j 、 D a t a \_\_ j +

1とする。

### [0153]

図16に示すように、第1のサブ選択期間T1において第1の薄膜トランジスタ5603 aがオンし、第2の薄膜トランジスタ5603 b及び第3の薄膜トランジスタ5603 cがオフする。このとき、配線5621\_Jに入力されるData\_j-1が、第1の薄膜トランジスタ5603 aを介して信号線Sj-1に入力される。第2のサブ選択期間T2では、第2の薄膜トランジスタ5603 bがオンし、第1の薄膜トランジスタ5603 c がオフする。このとき、配線5621\_Jに入力されるData\_jが、第2の薄膜トランジスタ5603 bを介して信号線Sjに入力される。第3のサブ選択期間T3では、第3の薄膜トランジスタ5603 c がオフする。このとき、配線5621\_Jに入力されるData\_j+1が、第3の薄膜トランジスタ56

[0154]

以上のことから、図15の信号線駆動回路は、1ゲート選択期間を3つに分割することで、1ゲート選択期間中に1つの配線5621から3つの信号線にビデオ信号を入力することができる。したがって、図15の信号線駆動回路は、ドライバIC5601が形成される基板と、画素部が形成されている基板との接続数を信号線の数に比べて約1/3にすることができる。接続数が約1/3になることによって、図15の信号線駆動回路は、信頼性、歩留まりなどを向上できる。

[ 0 1 5 5 ]

なお、図15のように、1ゲート選択期間を複数のサブ選択期間に分割し、複数のサブ選択期間それぞれにおいて、ある1つの配線から複数の信号線それぞれにビデオ信号を入力することができれば、薄膜トランジスタの配置や数、駆動方法などは限定されない。

[0156]

例えば、3つ以上のサブ選択期間それぞれにおいて1つの配線から3つ以上の信号線それぞれにビデオ信号を入力する場合は、薄膜トランジスタ及び薄膜トランジスタを制御するための配線を追加すればよい。ただし、1ゲート選択期間を4つ以上のサブ選択期間に分割すると、1つのサブ選択期間が短くなる。したがって、1ゲート選択期間は、2つ又は3つのサブ選択期間に分割されることが望ましい。

[0157]

別の例として、図17のタイミングチャートに示すように、1つの選択期間をプリチャー ジ期間Tp、第1のサブ選択期間T1、第2のサブ選択期間T2、第3の選択期間T3に 分割してもよい。さらに、図17のタイミングチャートは、i行目の走査線Giが選択さ れるタイミング、 第 1 の薄膜トランジスタ 5 6 0 3 a のオン・オフのタイミング 5 8 0 3 a、 第 2 の薄膜トランジスタ 5 6 0 3 b のオン・オフのタイミング 5 8 0 3 b 、第 3 の薄 膜 ト ラ ン ジ ス タ 5 6 0 3 c の オ ン ・ オ フ の タ イ ミ ン グ 5 8 0 3 c 及 び J 列 目 の 配 線 5 6 2 1\_Jに入力される信号5821\_Jを示している。図17に示すように、プリチャージ 期間Tpにおいて第1の薄膜トランジスタ5603a、第2の薄膜トランジスタ5603 b 及び第 3 の薄膜トランジスタ 5 6 0 3 c がオンする。このとき、配線 5 6 2 1 \_\_ Jに入 力されるプリチャージ電圧Vpが第1の薄膜トランジスタ5603a、第2の薄膜トラン ジスタ 5 6 0 3 b 及び第 3 の薄膜トランジスタ 5 6 0 3 c を介してそれぞれ信号線 S j -1、信号線Sj、信号線Sj+1に入力される。第1のサブ選択期間T1において第1の 薄 膜 トラン ジ ス 夕 5 6 0 3 a が オ ン し 、 第 2 の 薄 膜 ト ラ ン ジ ス 夕 5 6 0 3 b 及 び 第 3 の 薄 膜トランジスタ5603cがオフする。このとき、配線5621\_Jに入力されるDat a \_ j - 1 が、第 1 の薄膜トランジスタ 5 6 0 3 a を介して信号線 S j - 1 に入力される 。 第 2 の サ ブ 選 択 期 間 T 2 で は 、 第 2 の 薄 膜 ト ラ ン ジ ス タ 5 6 0 3 b が オ ン し 、 第 1 の 薄 膜 ト ラ ン ジ ス タ 5 6 0 3 a 及 び 第 3 の 薄 膜 ト ラ ン ジ ス タ 5 6 0 3 c が オ フ す る 。 こ の と き 、 配 線 5 6 2 1 \_\_ J に 入 力 さ れ る D a t a \_\_ j が 、 第 2 の 薄 膜 トラン ジ ス タ 5 6 0 3 b を 介して信号線Sjに入力される。第3のサブ選択期間T3では、第3の薄膜トランジスタ 10

20

30

40

5 6 0 3 c がオンし、第 1 の薄膜トランジスタ 5 6 0 3 a 及び第 2 の薄膜トランジスタ 5 6 0 3 b がオフする。このとき、配線 5 6 2 1 \_\_ J に入力される D a t a \_\_ j + 1 が、第 3 の薄膜トランジスタ 5 6 0 3 c を介して信号線 S j + 1 に入力される。

#### [0158]

以上のことから、図17のタイミングチャートを適用した図15の信号線駆動回路は、サブ選択期間の前にプリチャージ選択期間を設けることによって、信号線をプリチャージできるため、画素へのビデオ信号の書き込みを高速に行うことができる。なお、図17において、図16と同様なものに関しては共通の符号を用いて示し、同一部分又は同様な機能を有する部分の詳細な説明は省略する。

#### [0159]

また、走査線駆動回路の構成について説明する。走査線駆動回路は、シフトレジスタ、バッファを有している。また場合によってはレベルシフタを有していても良い。走査線駆動回路において、シフトレジスタにクロック信号(CLK)及びスタートパルス信号(SP)が入力されることによって、選択信号が生成される。生成された選択信号はバッファにおいて緩衝増幅され、対応する走査線に供給される。走査線には、1ライン分の画素のトランジスタのゲート電極が接続されている。そして、1ライン分の画素のトランジスタを一斉にONにしなくてはならないので、バッファは大きな電流を流すことが可能なものが用いられる。

#### [0160]

走査線駆動回路の一部に用いるシフトレジスタの一形態について図18及び図19を用いて説明する。

#### [0161]

図 1 8 にシフトレジスタの回路構成を示す。図 1 8 に示すシフトレジスタは、フリップフロップ 5 7 0 1 \_ 1 ~ 5 7 0 1 \_ n という複数のフリップフロップで構成される。また、第 1 のクロック信号、第 2 のクロック信号、スタートパルス信号、リセット信号が入力されて動作する。

#### [0162]

図18のシフトレジスタの接続関係について説明する。図18のシフトレジスタは、 i 段目のフリップフロップ 5 701\_ i (フリップフロップ 5 701\_ 1 ~ 5 701\_ n のうちいずれか一)は、図19に示した第1の配線 5 501が第7の配線 5 717\_ i - 1 に接続され、図19に示した第2の配線 5 502が第7の配線 5 717\_ i + 1 に接続され、図19に示した第3の配線 5 503が第7の配線 5 717\_ i に接続され、図19に示した第6の配線 5 506が第5の配線 5 715に接続される。

## [ 0 1 6 3 ]

また、図19に示した第4の配線5504が奇数段目のフリップフロップでは第2の配線5712に接続され、偶数段目のフリップフロップでは第3の配線5713に接続され、図19に示した第5の配線5505が第4の配線5714に接続される。

#### [0164]

ただし、1段目のフリップフロップ5701\_1の図19に示す第1の配線5501は第 1の配線5711に接続され、n段目のフリップフロップ5701\_nの図19に示す第 2の配線5502は第6の配線5716に接続される。

#### [0165]

なお、第1の配線5711、第2の配線5712、第3の配線5713、第6の配線5716を、それぞれ第1の信号線、第2の信号線、第3の信号線、第4の信号線と呼んでもよい。さらに、第4の配線5714、第5の配線5715を、それぞれ第1の電源線、第2の電源線と呼んでもよい。

#### [0166]

次に、図18に示すフリップフロップの詳細について、図19に示す。図19に示すフリップフロップは、第1の薄膜トランジスタ5571、第2の薄膜トランジスタ5572、第3の薄膜トランジスタ5574、第5の薄膜トラン

10

20

30

40

20

30

40

50

ジスタ5575、第6の薄膜トランジスタ5576、第7の薄膜トランジスタ5577及び第8の薄膜トランジスタ5578を有する。なお、第1の薄膜トランジスタ5571、第2の薄膜トランジスタ5572、第3の薄膜トランジスタ5573、第4の薄膜トランジスタ5576、第7の薄膜トランジスタ5575、第6の薄膜トランジスタ5576、第7の薄膜トランジスタ5578は、nチャネル型トランジスタであり、ゲート・ソース間電圧(Vgs)がしきい値電圧(Vth)を上回ったとき導通状態になるものとする。

#### [0167]

次に、図18に示すフリップフロップの接続構成について、以下に示す。

#### [0168]

第 1 の薄膜トランジスタ 5 5 7 1 の第 1 の電極(ソース電極またはドレイン電極の一方)が第 4 の配線 5 5 0 4 に接続され、第 1 の薄膜トランジスタ 5 5 7 1 の第 2 の電極(ソース電極またはドレイン電極の他方)が第 3 の配線 5 5 0 3 に接続される。

### [0169]

第 2 の薄膜トランジスタ 5 5 7 2 の第 1 の電極が第 6 の配線 5 5 0 6 に接続され、第 2 の薄膜トランジスタ 5 5 7 2 第 2 の電極が第 3 の配線 5 5 0 3 に接続される。

#### [0170]

第3の薄膜トランジスタ5573の第1の電極が第5の配線5505に接続され、第3の薄膜トランジスタ5573の第2の電極が第2の薄膜トランジスタ5572のゲート電極に接続され、第3の薄膜トランジスタ5573のゲート電極が第5の配線5505に接続される。

#### [0171]

第4の薄膜トランジスタ5574の第1の電極が第6の配線5506に接続され、第4の薄膜トランジスタ5574の第2の電極が第2の薄膜トランジスタ5572のゲート電極に接続され、第4の薄膜トランジスタ5574のゲート電極が第1の薄膜トランジスタ5571のゲート電極に接続される。

#### [0172]

第5の薄膜トランジスタ5575の第1の電極が第5の配線5505に接続され、第5の薄膜トランジスタ5575の第2の電極が第1の薄膜トランジスタ5571のゲート電極に接続され、第5の薄膜トランジスタ5575のゲート電極が第1の配線5501に接続される。

## [0173]

第6の薄膜トランジスタ5576の第1の電極が第6の配線5506に接続され、第6の薄膜トランジスタ5576の第2の電極が第1の薄膜トランジスタ5571のゲート電極に接続され、第6の薄膜トランジスタ5576のゲート電極が第2の薄膜トランジスタ5572のゲート電極に接続される。

## [0174]

第7の薄膜トランジスタ5577の第1の電極が第6の配線5506に接続され、第7の薄膜トランジスタ5577の第2の電極が第1の薄膜トランジスタ5571のゲート電極に接続され、第7の薄膜トランジスタ5577のゲート電極が第2の配線5502に接続される。第8の薄膜トランジスタ5578の第1の電極が第6の配線5506に接続され、第8の薄膜トランジスタ5578の第2の電極が第2の薄膜トランジスタ5572のゲート電極に接続され、第8の薄膜トランジスタ5578のゲート電極が第1の配線5501に接続される。

#### [ 0 1 7 5 ]

なお、第 1 の薄膜トランジスタ 5 5 7 1 のゲート電極、第 4 の薄膜トランジスタ 5 5 7 4 のゲート電極、第 5 の薄膜トランジスタ 5 5 7 5 の第 2 の電極、第 6 の薄膜トランジスタ 5 5 7 6 の第 2 の電極及び第 7 の薄膜トランジスタ 5 5 7 7 の第 2 の電極の接続箇所を Jード 5 5 4 3 とする。さらに、第 2 の薄膜トランジスタ 5 5 7 2 のゲート電極、第 3 の薄膜トランジスタ 5 5 7 4 の第 2 の電極、

第 6 の薄膜トランジスタ 5 5 7 6 のゲート電極及び第 8 の薄膜トランジスタ 5 5 7 8 の第 2 の電極の接続箇所をノード 5 5 4 4 とする。

#### [0176]

なお、第1の配線5501、第2の配線5502、第3の配線5503及び第4の配線5504を、それぞれ第1の信号線、第2の信号線、第3の信号線、第4の信号線と呼んで もよい。さらに、第5の配線5505を第1の電源線、第6の配線5506を第2の電源 線と呼んでもよい。

#### [0177]

また、信号線駆動回路及び走査線駆動回路を実施の形態1乃至3に示すnチャネル型TFTのみで作製することも可能である。実施の形態1乃至3に示すnチャネル型TFTはトランジスタの移動度が大きいため、駆動回路の駆動周波数を高くすることが可能となる。また、実施の形態1乃至3に示すnチャネル型TFTは寄生容量が低減されるため、周波数特性(f特性と呼ばれる)が高い。例えば、実施の形態1乃至3に示すnチャネル型TFTを用いた走査線駆動回路は、高速に動作させることができるため、フレーム周波数を高くすること、または、黒画面挿入を実現することなども実現することができる。

#### [ 0 1 7 8 ]

さらに、走査線駆動回路のトランジスタのチャネル幅を大きくすることや、複数の走査線駆動回路を配置することなどによって、さらに高いフレーム周波数を実現することができる。複数の走査線駆動回路を配置する場合は、偶数行の走査線を駆動する為の走査線駆動回路を片側に配置し、奇数行の走査線を駆動するための走査線駆動回路をその反対側に配置することにより、フレーム周波数を高くすることを実現することができる。また、複数の走査線駆動回路により、同じ走査線に信号を出力すると、表示装置の大型化に有利である。

#### [ 0 1 7 9 ]

また、半導体装置の一例であるアクティブマトリクス型発光表示装置を作製する場合、少なくとも一つの画素に複数の薄膜トランジスタを配置するため、走査線駆動回路を複数配置することが好ましい。アクティブマトリクス型発光表示装置のブロック図の一例を図 1 4 (B)に示す。

#### [0180]

図14(B)に示す発光表示装置は、基板5400上に表示素子を備えた画素を複数有する画素部5401と、各画素を選択する第1の走査線駆動回路5402及び第2の走査線駆動回路5404と、選択された画素へのビデオ信号の入力を制御する信号線駆動回路5403とを有する。

## [0181]

図14(B)に示す発光表示装置の画素に入力されるビデオ信号をデジタル形式とする場合、画素はトランジスタのオンとオフの切り替えによって、発光もしくは非発光の状態となる。よって、面積階調法または時間階調法を用いて階調の表示を行うことができる。面積階調法は、1 画素を複数の副画素に分割し、各副画素を独立にビデオ信号に基づいて駆動させることによって、階調表示を行う駆動法である。また時間階調法は、画素が発光する期間を制御することによって、階調表示を行う駆動法である。

## [ 0 1 8 2 ]

発光素子は、液晶素子などに比べて応答速度が高いので、液晶素子よりも時間階調法に適している。具体的に時間階調法で表示を行なう場合、1フレーム期間を複数のサブフレーム期間に分割する。そしてビデオ信号に従い、各サブフレーム期間において画素の発光素子を発光または非発光の状態にする。複数のサブフレーム期間に分割することによって、1フレーム期間中に画素が実際に発光する期間のトータルの長さを、ビデオ信号により制御することができ、階調を表示することができる。

#### [0183]

なお、図14(B)に示す発光表示装置では、一つの画素に2つのスイッチング用TFTを配置する場合、一方のスイッチング用TFTのゲート配線である第1の走査線に入力さ

10

20

30

40

れる信号を第1走査線駆動回路5402で生成し、他方のスイッチング用TFTのゲート配線である第2の走査線に入力される信号を第2の走査線駆動回路5404で生成している例を示しているが、第1の走査線に入力される信号と、第2の走査線に入力される信号とを、共に1つの走査線駆動回路で生成するようにしても良い。また、例えば、1つの画素が有するスイッチング用TFTの数によって、スイッチング素子の動作を制御するのに用いられる走査線が、各画素に複数設けられることもあり得る。この場合、複数の走査線に入力される信号を、全て1つの走査線駆動回路で生成しても良いし、複数の各走査線駆動回路で生成しても良い。

#### [0184]

また、発光表示装置においても、駆動回路のうち、 n チャネル型 T F T で構成することができる駆動回路の一部を画素部の薄膜トランジスタと同一基板上に形成することができる。また、信号線駆動回路及び走査線駆動回路を実施の形態 1 乃至 3 に示す n チャネル型 T F T のみで作製することも可能である。

## [0185]

また、上述した駆動回路は、液晶表示装置や発光表示装置に限らず、スイッチング素子と電気的に接続する素子を利用して電子インクを駆動させる電子ペーパーに用いてもよい。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)も呼ばれており、紙と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能という利点を有している。

## [0186]

電気泳動ディスプレイは、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒子と、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒または溶質に複数分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロカプセル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示するものである。なお、第1の粒子または第2の粒子は染料を含み、電界がない場合において移動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を含む)とする。

#### [0187]

このように、電気泳動ディスプレイは、誘電定数の高い物質が高い電界領域に移動する、 いわゆる誘電泳動的効果を利用したディスプレイである。電気泳動ディスプレイは、液晶 表示装置に必要な偏光板が必要ない。

## [0188]

上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、この電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。

#### [0189]

また、アクティブマトリクス基板上に適宜、二つの電極の間に挟まれるように上記マイクロカプセルを複数配置すればアクティブマトリクス型の表示装置が完成し、マイクロカプセルに電界を印加すれば表示を行うことができる。例えば、実施の形態 1 乃至 3 の薄膜トランジスタによって得られるアクティブマトリクス基板を用いることができる。

## [0190]

なお、マイクロカプセル中の第1の粒子および第2の粒子は、導電体材料、絶縁体材料、 半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレクトロクロミック材料、磁気泳動材料から選ばれた一種の材料、またはこれらの複合材料を 用いればよい。

## [0191]

以上の工程により、半導体装置として信頼性の高い表示装置を作製することができる。

#### [0192]

本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能である。

10

20

30

40

#### [0193]

(実施の形態5)

薄膜トランジスタを作製し、該薄膜トランジスタを画素部、さらには駆動回路に用いて表示機能を有する半導体装置(表示装置ともいう)を作製することができる。また、薄膜トランジスタを駆動回路の一部または全体を、画素部と同じ基板上に一体形成し、システムオンパネルを形成することができる。

[0194]

表示装置は表示素子を含む。表示素子としては液晶素子(液晶表示素子ともいう)、発光素子(発光表示素子ともいう)を用いることができる。発光素子は、電流または電圧によって輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electro Luminescence)、有機EL等が含まれる。また、電子インクなど、電気的作用によりコントラストが変化する表示媒体も適用することができる。

[0195]

また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラを含むIC等を実装した状態にあるモジュールとを含む。さらに、該表示装置を作製する過程における、表示素子が完成する前の一形態に相当する素子基板に関し、該素子基板は、電流を表示素子に供給するための手段を複数の各画素に備える。素子基板は、具体的には、表示素子の画素電極のみが形成された状態であっても良いし、画素電極となる導電膜を成膜した後であって、エッチングして画素電極を形成する前の状態であっても良いし、あらゆる形態があてはまる。

[0196]

なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは光源(照明装置含む)を指す。また、コネクター、例えばFPC(Flexible printed circuit)もしくはTAB(Tape Automated Bonding)テープもしくはTCP(Tape Carrier Package)が取り付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュール、または表示素子にCOG(Chip On Glass)方式によりIC(集積回路)が直接実装されたモジュールも全て表示装置に含むものとする。

[0197]

半導体装置の一形態に相当する液晶表示パネルの外観及び断面について、図10を用いて説明する。図10は、第1の基板4001上に形成された実施の形態3で示した酸化物半導体層を含む信頼性の高い薄膜トランジスタ4010、4011、及び液晶素子4013を、第2の基板4006との間にシール材4005によって封止した、パネルの平面図であり、図10(B)は、図10(A1)(A2)のM-Nにおける断面図に相当する。

[0198]

第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004とを囲むようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回路4004の上に第2の基板4006が設けられている。よって画素部4002と、走査線駆動回路4004とは、第1の基板4001とシール材4005と第2の基板4006とによって、液晶層4008と共に封止されている。また第1の基板4001上のシール材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。

[0199]

なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG方法、ワイヤボンディング方法、或いはTAB方法などを用いることができる。図10(A1)は、COG方法により信号線駆動回路4003を実装する例であり、図10(A2)は、TAB方法により信号線駆動回路4003を実装する例である。

[0200]

また第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004は、 薄膜トランジスタを複数有しており、図10(B)では、画素部4002に含まれる薄膜 10

20

30

40

トランジスタ4010と、走査線駆動回路4004に含まれる薄膜トランジスタ4011 とを例示している。薄膜トランジスタ4010、4011上には絶縁層4020、402 1が設けられている。

#### [ 0 2 0 1 ]

薄膜トランジスタ4010、4011は、実施の形態3で示した酸化物半導体層を含む信頼性の高い薄膜トランジスタを適用することができる。また実施の形態1又は実施の形態 2に示す薄膜トランジスタを適用してもよい。本実施の形態において、薄膜トランジスタ 4010、4011はnチャネル型薄膜トランジスタである。

#### [0202]

また、液晶素子4013が有する画素電極層4030は、薄膜トランジスタ4010と電気的に接続されている。そして液晶素子4013の対向電極層4031は第2の基板4006上に形成されている。画素電極層4030と対向電極層4031と液晶層4008とが重なっている部分が、液晶素子4013に相当する。なお、画素電極層4030、対向電極層4031はそれぞれ配向膜として機能する絶縁層4032、4033が設けられ、絶縁層4032、4033を介して液晶層4008を挟持している。

#### [0203]

なお、第1の基板4001、第2の基板4006としては、ガラス、金属(代表的にはステンレス)、セラミックス、プラスチックを用いることができる。プラスチックとしては、FRP(Fiberglass-Reinforced Plastics)板、PVF(ポリビニルフルオライド)フィルム、ポリエステルフィルム、またはアクリル樹脂フィルムを用いることができる。また、アルミニウムホイルをPVFフィルムやポリエステルフィルムで挟んだ構造のシートを用いることもできる。

#### [0204]

また 4 0 3 5 は絶縁膜を選択的にエッチングすることで得られる柱状のスペーサであり、画素電極層 4 0 3 0 と対向電極層 4 0 3 1 との間の距離(セルギャップ)を制御するために設けられている。なお球状のスペーサを用いていても良い。また、対向電極層 4 0 3 1 は、薄膜トランジスタ 4 0 1 0 と同一基板上に設けられる共通電位線と電気的に接続される。共通接続部を用いて、一対の基板間に配置される導電性粒子を介して対向電極層 4 0 3 1 と共通電位線とを電気的に接続することができる。なお、導電性粒子はシール材 4 0 0 5 に含有させる。

#### [0205]

また、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善するために 5 重量%以上のカイラル剤を混合させた液晶組成物を用いて液晶層 4 0 0 8 に用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が 1 msec以下と短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい。

#### [0206]

なお透過型液晶表示装置の他に、反射型液晶表示装置でも半透過型液晶表示装置でも適用できる。

## [ 0 2 0 7 ]

また、液晶表示装置では、基板の外側(視認側)に偏光板を設け、内側に着色層、表示素子に用いる電極層という順に設ける例を示すが、偏光板は基板の内側に設けてもよい。また、偏光板と着色層の積層構造も本実施の形態に限定されず、偏光板及び着色層の材料や作製工程条件によって適宜設定すればよい。また、ブラックマトリクスとして機能する遮光膜を設けてもよい。

#### [0208]

また、薄膜トランジスタの表面凹凸を低減するため、及び薄膜トランジスタの信頼性を向上させるため、上記実施の形態で得られた薄膜トランジスタを保護膜や平坦化絶縁膜として機能する絶縁層(絶縁層4020、絶縁層4021)で覆う構成となっている。なお、

10

20

30

40

保護膜は、大気中に浮遊する有機物や金属物、水蒸気などの汚染不純物の侵入を防ぐためのものであり、緻密な膜が好ましい。保護膜は、スパッタ法を用いて、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜、窒化酸化珪素膜、酸化アルミニウム膜、窒化アルミニウム膜、酸化窒化アルミニウム膜、又は窒化酸化アルミニウム膜の単層、又は積層で形成すればよい。保護膜をスパッタ法で形成する例を示すが、特に限定されず種々の方法で形成すればよい。

#### [0209]

ここでは、保護膜として積層構造の絶縁層4020を形成する。ここでは、絶縁層402 0の一層目として、スパッタ法を用いて酸化珪素膜を形成する。保護膜として酸化珪素膜 を用いると、ソース電極層及びドレイン電極層として用いるアルミニウム膜のヒロック防 止に効果がある。

[0210]

また、保護膜の二層目として絶縁層を形成する。ここでは、絶縁層4020の二層目として、スパッタ法を用いて窒化珪素膜を形成する。保護膜として窒化珪素膜を用いると、ナトリウム等の可動イオンが半導体領域中に侵入して、TFTの電気特性を変化させることを抑制することができる。

#### [0211]

また、保護膜を形成した後に、窒素雰囲気下、又は大気雰囲気下で加熱処理(300 以下)を行ってもよい。

## [0212]

また、平坦化絶縁膜として絶縁層4021を形成する。絶縁層4021としては、ポリイミド、アクリル、ベンゾシクロブテン、ポリアミド、エポキシ等の、耐熱性を有する有機材料を用いることができる。また上記有機材料の他に、低誘電率材料(1ow-k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロンガラス)等を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層させることで、絶縁層4021を形成してもよい。

#### [ 0 2 1 3 ]

なおシロキサン系樹脂とは、シロキサン系材料を出発材料として形成されたSi-O-S i 結合を含む樹脂に相当する。シロキサン系樹脂は置換基としては有機基(例えばアルキ ル基やアリール基)やフルオロ基を用いても良い。また、有機基はフルオロ基を有してい ても良い。

[ 0 2 1 4 ]

絶縁層4021の形成法は、特に限定されず、その材料に応じて、スパッタ法、SOG法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリーン印刷、オフセット印刷等)、ドクターナイフ、ロールコーター、カーテンコーター、ナイフコーター等を用いることができる。絶縁層4021の焼成工程と半導体層のアニールを兼ねることで効率よく半導体装置を作製することが可能となる。

[0215]

画素電極層 4 0 3 0、対向電極層 4 0 3 1 は、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下、ITOと示す。)、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの透光性を有する導電性材料を用いることができる。

[0216]

また、画素電極層 4 0 3 0、対向電極層 4 0 3 1 として、導電性高分子(導電性ポリマーともいう)を含む導電性組成物を用いて形成することができる。導電性組成物を用いて形成した画素電極は、シート抵抗が 1 0 0 0 0 0 / 以下、波長 5 5 0 n m における透光率が 7 0 %以上であることが好ましい。また、導電性組成物に含まれる導電性高分子の抵抗率が 0 . 1 ・ c m 以下であることが好ましい。

## [0217]

50

10

20

30

20

30

40

50

導電性高分子としては、いわゆる 電子共役系導電性高分子が用いることができる。例えば、ポリアニリンまたはその誘導体、ポリピロールまたはその誘導体、ポリチオフェンまたはその誘導体、若しくはこれらの 2 種以上の共重合体などがあげられる。

[0218]

また別途形成された信号線駆動回路4003と、走査線駆動回路4004または画素部4 002に与えられる各種信号及び電位は、FPC4018から供給されている。

[0219]

接続端子電極4015が、液晶素子4013が有する画素電極層4030と同じ導電膜から形成され、端子電極4016は、薄膜トランジスタ4010、4011のソース電極層及びドレイン電極層と同じ導電膜で形成されている。

[0220]

接続端子電極 4 0 1 5 は、 F P C 4 0 1 8 が有する端子と、異方性導電膜 4 0 1 9 を介して電気的に接続されている。

[ 0 2 2 1 ]

また図10においては、信号線駆動回路4003を別途形成し、第1の基板4001に実装している例を示しているがこの構成に限定されない。走査線駆動回路を別途形成して実装しても良いし、信号線駆動回路の一部または走査線駆動回路の一部のみを別途形成して実装しても良い。

[0222]

図20は、本明細書に開示する作製方法により作製されるTFT基板2600を用いて半導体装置として液晶表示モジュールを構成する一例を示している。

[0223]

図20は液晶表示モジュールの一例であり、TFT基板2600と対向基板2601がシール材2602により固着され、その間にTFT等を含む画素部2603、液晶層を含む表示素子2604、着色層2605が設けられ表示領域を形成している。着色層2605はカラー表示を行う場合に必要であり、RGB方式の場合は、赤、緑、青の各色に対応した着色層が各画素に対応して設けられている。TFT基板2600と対向基板2601の外側には偏光板2606、偏光板2607、拡散板2613が配設されている。光源は冷陰極管2610と反射板2611により構成され、回路基板2612は、フレキシブル配線基板2609によりTFT基板2600の配線回路部2608と接続され、コントロール回路や電源回路などの外部回路が組みこまれている。また偏光板と、液晶層との間に位相差板を有した状態で積層してもよい。

[0224]

液晶表示モジュールには、TN(Twisted Nematic)モード、IPS(In-Plane‐Switching)モード、FFS(Fringe Field Switching)モード、MVA(Multi‐domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)モード、ASM(Axially Symmetric aligned Micro‐cell)モード、OCB(Optical Соmpensated Birefringence)モード、FLC(Ferroelectric Liuuid Crystal)モード、AFLC(AntiFerroelectric Liuuid Crystal)モードなどを用いることができる。

[ 0 2 2 5 ]

以上の工程により、半導体装置として信頼性の高い液晶表示パネルを作製することができる。

[0226]

本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能 である。

[ 0 2 2 7 ]

(実施の形態6)

#### [ 0 2 2 8 ]

半導体装置として電子ペーパーの例を示す。

#### [0229]

スイッチング素子と電気的に接続する素子を利用して電子インクを駆動させる電子ペーパーに用いてもよい。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)も呼ばれており、紙と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能という利点を有している。

#### [0230]

電気泳動ディスプレイは、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒子と、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒または溶質に複数分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロカプセル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示するものである。なお、第1の粒子または第2の粒子は染料を含み、電界がない場合において移動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を含む)とする。

#### [ 0 2 3 1 ]

このように、電気泳動ディスプレイは、誘電定数の高い物質が高い電界領域に移動する、 いわゆる誘電泳動的効果を利用したディスプレイである。電気泳動ディスプレイは、液晶 表示装置に必要な偏光板が必要ない。

## [0232]

上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、この電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。

#### [ 0 2 3 3 ]

また、アクティブマトリクス基板上に適宜、二つの電極の間に挟まれるように上記マイクロカプセルを複数配置すればアクティブマトリクス型の表示装置が完成し、マイクロカプセルに電界を印加すれば表示を行うことができる。例えば、実施の形態 1 乃至 3 の薄膜トランジスタによって得られるアクティブマトリクス基板を用いることができる。

#### [0234]

なお、マイクロカプセル中の第1の粒子および第2の粒子は、導電体材料、絶縁体材料、 半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレクトロクロミック材料、磁気泳動材料から選ばれた一種の材料、またはこれらの複合材料を 用いればよい。

## [0235]

図9は、半導体装置の例としてアクティブマトリクス型の電子ペーパーを示す。半導体装置に用いられる薄膜トランジスタ581としては、実施の形態1で示す薄膜トランジスタと同様に作製でき、酸化物半導体層を含む信頼性の高い薄膜トランジスタである。また、実施の形態2又は実施の形態3で示す薄膜トランジスタも本実施の薄膜トランジスタ581として適用することもできる。

#### [0236]

図9の電子ペーパーは、ツイストボール表示方式を用いた表示装置の例である。ツイストボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用いる電極層である第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の電極層に電位差を生じさせての球形粒子の向きを制御することにより、表示を行う方法である。

#### [ 0 2 3 7 ]

基板 5 8 0 と基板 5 9 6 との間に封止される薄膜トランジスタ 5 8 1 はボトムゲート構造の薄膜トランジスタであり、半導体層と接する絶縁膜 5 8 3 に覆われている。薄膜トランジスタ 5 8 1 のソース電極層又はドレイン電極層によって第 1 の電極層 5 8 7 と、絶縁層 5 8 5 に形成する開口で接しており電気的に接続している。第 1 の電極層 5 8 7 と第 2 の電極層 5 8 8 との間には黒色領域 5 9 0 a 及び白色領域 5 9 0 b を有し、周りに液体で満

10

20

30

40

たされているキャビティ594を含む球形粒子589が設けられており、球形粒子589の周囲は樹脂等の充填材595で充填されている(図9参照。)。第1の電極層587が画素電極に相当し、第2の電極層588が共通電極に相当する。第2の電極層588は、薄膜トランジスタ581と同一基板上に設けられる共通電位線と電気的に接続される。共通接続部を用いて、一対の基板間に配置される導電性粒子を介して第2の電極層588と共通電位線とを電気的に接続することができる。

#### [ 0 2 3 8 ]

また、ツイストボールの代わりに、電気泳動素子を用いることも可能である。透明な液体と、正に帯電した白い微粒子と負に帯電した黒い微粒子とを封入した直径10μm~200μm程度のマイクロカプセルを用いる。第1の電極層と第2の電極層との間に設けられるマイクロカプセルは、第1の電極層と第2の電極層によって、電場が与えられると、い微粒子と、黒い微粒子が逆の方向に移動し、白または黒を表示することができる。この原理を応用した表示素子が電気泳動表示素子であり、一般的に電子ペーパーとよばれての原理を応用した表示素子は、液晶表示素子に比べて反射率が高いため、補助ライトは不要でる。電気泳動表示素子は、液晶表示素子に比べて反射率が高いため、補助ライトは不要であり、また消費電力が小さく、薄暗い場所でも表示部を認識することが可能である。またであっても、東京とは表示装置を具備する半導体装置ともいう)を遠ざけた場合であっても、表示された像を保存しておくことが可能となる。

## [ 0 2 3 9 ]

以上の工程により、半導体装置として信頼性の高い電子ペーパーを作製することができる

## [0240]

本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能である。

## [0241]

## (実施の形態7)

半導体装置として発光表示装置の例を示す。表示装置の有する表示素子としては、ここではエレクトロルミネッセンスを利用する発光素子を用いて示す。エレクトロルミネッセンスを利用する発光素子は、発光材料が有機化合物であるか、無機化合物であるかによって区別され、一般的に、前者は有機 E L 素子、後者は無機 E L 素子と呼ばれている。

## [0242]

有機 E L 素子は、発光素子に電圧を印加することにより、一対の電極から電子および正孔がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャリア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形成し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このような発光素子は、電流励起型の発光素子と呼ばれる。

#### [0243]

無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー・アクセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明する。

## [0244]

図12は、半導体装置の例としてデジタル時間階調駆動を適用可能な画素構成の一例を示す図である。

#### [ 0 2 4 5 ]

デジタル時間階調駆動を適用可能な画素の構成及び画素の動作について説明する。ここで

10

20

30

40

は酸化物半導体層をチャネル形成領域に用いる n チャネル型のトランジスタを 1 つの画素に 2 つ用いる例を示す。

#### [0246]

画素6400は、スイッチング用トランジスタ6401、駆動用トランジスタ6402、発光素子6404及び容量素子6403を有している。スイッチング用トランジスタ6401はゲートが走査線6406に接続され、第1電極(ソース電極及びドレイン電極の一方)が信号線6405に接続され、第2電極(ソース電極及びドレイン電極の他方)が駆動用トランジスタ6402は、ゲートが容量素子6403を介して電源線6407に接続され、第1電極が電源線6407に接続され、第2電極が発光素子6404の第1電極(画素電極)に接続されている。発光素子6404の第2電極は共通電極6408に相当する。共通電極6408は、同一基板上に形成される共通電位線と電気的に接続される。

#### [ 0 2 4 7 ]

なお、発光素子6404の第2電極(共通電極6408)には低電源電位が設定されている。なお、低電源電位とは、電源線6407に設定される高電源電位を基準にして低電源電位<高電源電位を満たす電位であり、低電源電位としては例えばGND、0Vなどが設定されていても良い。この高電源電位と低電源電位との電位差を発光素子6404に印加して、発光素子6404に電流を流して発光素子6404を発光させるため、高電源電位と低電源電位との電位差が発光素子6404の順方向しきい値電圧以上となるようにそれぞれの電位を設定する。

#### [ 0 2 4 8 ]

なお、容量素子6403は駆動用トランジスタ6402のゲート容量を代用して省略することも可能である。駆動用トランジスタ6402のゲート容量については、チャネル領域とゲート電極との間で容量が形成されていてもよい。

#### [0249]

ここで、電圧入力電圧駆動方式の場合には、駆動用トランジスタ6402のゲートには、駆動用トランジスタ6402が十分にオンするか、オフするかの二つの状態となるようなビデオ信号を入力する。つまり、駆動用トランジスタ6402は線形領域で動作させる。駆動用トランジスタ6402は線形領域で動作させるため、電源線6407の電圧よりも高い電圧を駆動用トランジスタ6402のゲートにかける。なお、信号線6405には、(電源線電圧+駆動用トランジスタ6402のVth)以上の電圧をかける。

## [0250]

また、デジタル時間階調駆動に代えて、アナログ階調駆動を行う場合、信号の入力を異ならせることで、図12と同じ画素構成を用いることができる。

## [0251]

アナログ階調駆動を行う場合、駆動用トランジスタ6402のゲートに発光素子6404の順方向電圧+駆動用トランジスタ6402のVth以上の電圧をかける。発光素子6404の順方向電圧とは、所望の輝度とする場合の電圧を指しており、少なくとも順方向しきい値電圧を含む。なお、駆動用トランジスタ6402が飽和領域で動作するようなビデオ信号を入力することで、発光素子6404に電流を流すことができる。駆動用トランジスタ6402を飽和領域で動作させるため、電源線6407の電位は、駆動用トランジスタ6402のゲート電位よりも高くする。ビデオ信号をアナログとすることで、発光素子6404にビデオ信号に応じた電流を流し、アナログ階調駆動を行うことができる。

## [0252]

なお、図12に示す画素構成は、これに限定されない。例えば、図12に示す画素に新たにスイッチ、抵抗素子、容量素子、トランジスタ又は論理回路などを追加してもよい。

#### [ 0 2 5 3 ]

次に、発光素子の構成について、図13を用いて説明する。ここでは、駆動用TFTがn型の場合を例に挙げて、画素の断面構造について説明する。図13(A)(B)(C)の半導体装置に用いられる駆動用TFTであるTFT7001、7011、7021は、実

10

20

30

40

施の形態 1 で示す薄膜トランジスタと同様に作製でき、酸化物半導体層を含む信頼性の高い薄膜トランジスタである。また、実施の形態 2 又は実施の形態 3 で示す薄膜トランジスタをTFT7001、7011、7021として適用することもできる。

#### [0254]

発光素子は発光を取り出すために少なくとも陽極又は陰極の一方が透明であればよい。そして、基板上に薄膜トランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取り出す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対側の面から発光を取り出す両面射出構造の発光素子があり、画素構成はどの射出構造の発光素子にも適用することができる。

## [0255]

上面射出構造の発光素子について図13(A)を用いて説明する。

#### [ 0 2 5 6 ]

## [ 0 2 5 7 ]

陰極7003及び陽極7005で発光層7004を挟んでいる領域が発光素子7002に相当する。図13(A)に示した画素の場合、発光素子7002から発せられる光は、矢印で示すように陽極7005側に射出する。

#### [0258]

次に、下面射出構造の発光素子について図13(B)を用いて説明する。駆動用TFT7011が n型で、発光素子7012から発せられる光が陰極7013側に射出する場合れた。画素の断面図を示す。図13(B)では、駆動用TFT7011と電気的に接続されたり、画素の断面図を示す。図13(B)では、駆動用TFT7011と電気的に接続されたり、陰極7013上に発光層7014、陽極7015が順に積層されている。なお、陽極7015が透光性を有する場合、陽極上を覆うように、光を反射または遮蔽するためのに膜7015が成膜されていてもよい。陰極7013は、図13(A)の場合と同様にの関7016が成膜電性材料であれば様々な材料を用いることができる。例えば20nm層7014は、図13(A)と同様に、単数の層で構成されていても、複数の層が積層の7014は、図13(A)と同様に、単数の層で構成されていても、複数の層が積層の13に構成されていてもどちらでも良い。陽極7015は光を透過する必必要はない、図13(A)と同様に、透光性を有する導電性材料を用いて形成することができる。では、個えば光を反射する金属等を用いることもできる。例えば黒の顔料を添加した樹脂等を用いることもできる。

#### [0259]

陰極 7 0 1 3 及び陽極 7 0 1 5 で、発光層 7 0 1 4 を挟んでいる領域が発光素子 7 0 1 2 に相当する。図 1 3 ( B )に示した画素の場合、発光素子 7 0 1 2 から発せられる光は、矢印で示すように陰極 7 0 1 3 側に射出する。

10

20

30

40

#### [ 0 2 6 0 ]

次に、両面射出構造の発光素子について、図13(C)を用いて説明する。図13(C)では、駆動用TFT7021と電気的に接続された透光性を有する導電膜7027上に、発光素子7022の陰極7023が成膜されており、陰極7023上に発光層7024、陽極7025が順に積層されている。陰極7023は、図13(A)の場合と同様に、仕事関数が小さい導電性材料であれば様々な材料を用いることができる。ただしその膜厚は、光を透過する程度とする。例えば20nmの膜厚を有するA1を、陰極7023として用いることができる。そして発光層7024は、図13(A)と同様に、単数の層で構成されていても、複数の層が積層されるように構成されていてもどちらでも良い。陽極7025は、図13(A)と同様に、光を透過する透光性を有する導電性材料を用いて形成することができる。

10

#### [0261]

陰極 7 0 2 3 と、発光層 7 0 2 4 と、陽極 7 0 2 5 とが重なっている部分が発光素子 7 0 2 2 に相当する。図 1 3 ( C )に示した画素の場合、発光素子 7 0 2 2 から発せられる光は、矢印で示すように陽極 7 0 2 5 側と陰極 7 0 2 3 側の両方に射出する。

## [0262]

なお、ここでは、発光素子として有機 EL素子について述べたが、発光素子として無機 EL素子を設けることも可能である。

#### [ 0 2 6 3 ]

なお、発光素子の駆動を制御する薄膜トランジスタ(駆動用TFT)と発光素子が電気的に接続されている例を示したが、駆動用TFTと発光素子との間に電流制御用TFTが接続されている構成であってもよい。

20

#### [0264]

なお半導体装置は、図13に示した構成に限定されるものではなく、本明細書に開示する 技術的思想に基づく各種の変形が可能である。

#### [0265]

次に、半導体装置の一形態に相当する発光表示パネル(発光パネルともいう)の外観及び断面について、図11を用いて説明する。図11(A)は、第1の基板上に形成された薄膜トランジスタ及び発光素子を、第2の基板との間にシール材によって封止した、パネルの平面図であり、図11(B)は、図11(A)のH-Iにおける断面図に相当する。

30

#### [0266]

第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路4504a、4504bを囲むようにして、シール材4505が設けられている。また画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路4501c第2の基板4506が設けられている。よって画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路4501とシール材4505と第2の基板4506とによって、充填材4507と共に密封されている。このように外気に曝されないように気密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィルム等)やカバー材でパッケージング(封入)することが好ましい。

40

## [0267]

また第1の基板4501上に設けられた画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路4504a、4504bは、薄膜トランジスタを複数有しており、図11(B)では、画素部4502に含まれる薄膜トランジスタ4510と、信号線駆動回路4503aに含まれる薄膜トランジスタ4509とを例示している。

## [0268]

薄膜トランジスタ4509、4510は、実施の形態3で示した酸化物半導体層を含む信頼性の高い薄膜トランジスタを適用することができる。また実施の形態1又は実施の形態2に示す薄膜トランジスタを適用してもよい。薄膜トランジスタ4509、4510はnチャネル型薄膜トランジスタである。

#### [0269]

また 4 5 1 1 は発光素子に相当し、発光素子 4 5 1 1 が有する画素電極である第 1 の電極層 4 5 1 7 は、薄膜トランジスタ 4 5 1 0 のソース電極層またはドレイン電極層と電気的に接続されている。なお発光素子 4 5 1 1 の構成は、第 1 の電極層 4 5 1 7、電界発光層 4 5 1 2、第 2 の電極層 4 5 1 3 の積層構造であるが、示した構成に限定されない。発光素子 4 5 1 1 から取り出す光の方向などに合わせて、発光素子 4 5 1 1 の構成は適宜変えることができる。

#### [0270]

隔壁 4 5 2 0 は、有機樹脂膜、無機絶縁膜または有機ポリシロキサンを用いて形成する。特に感光性の材料を用い、第 1 の電極層 4 5 1 7 上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面となるように形成することが好ましい。

[0271]

電界発光層 4 5 1 2 は、単数の層で構成されていても、複数の層が積層されるように構成されていてもどちらでも良い。

#### [0272]

発光素子4511に酸素、水素、水分、二酸化炭素等が侵入しないように、第2の電極層4513及び隔壁4520上に保護膜を形成してもよい。保護膜としては、窒化珪素膜、窒化酸化珪素膜、DLC膜等を形成することができる。

#### [0273]

また、信号線駆動回路4503a、4503b、走査線駆動回路4504a、4504b 、または画素部4502に与えられる各種信号及び電位は、FPC4518a、4518 bから供給されている。

[0274]

接続端子電極4515が、発光素子4511が有する第1の電極層4517と同じ導電膜から形成され、端子電極4516は、薄膜トランジスタ4509、4510が有するソース電極層及びドレイン電極層と同じ導電膜から形成されている。

#### [0275]

接続端子電極 4 5 1 5 は、 F P C 4 5 1 8 a が有する端子と、異方性導電膜 4 5 1 9 を介して電気的に接続されている。

[0276]

発光素子4511からの光の取り出し方向に位置する基板には、第2の基板は透光性でなければならない。その場合には、ガラス板、プラスチック板、ポリエステルフィルムまたはアクリルフィルムのような透光性を有する材料を用いる。

#### [ 0 2 7 7 ]

また、充填材 4 5 0 7 としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹脂または熱硬化樹脂を用いることができ、 P V C (ポリビニルクロライド)、アクリル、ポリイミド、エポキシ樹脂、シリコーン樹脂、 P V B (ポリビニルブチラル)または E V A (エチレンビニルアセテート)を用いることができる。例えば充填材として窒素を用いればよい。

[0278]

また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、位相差板( / 4 板、 / 2 板)、カラーフィルタなどの光学フィルムを適宜設けてもよい。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。

#### [0279]

信号線駆動回路4503a、4503b、及び走査線駆動回路4504a、4504bは、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜によって形成された駆動回路で実装されていてもよい。また、信号線駆動回路のみ、或いは一部、又は走査線駆動回路のみ、或いは一部のみを別途形成して実装しても良く、図11の構成に限定されない。

## [0280]

40

30

10

20

以上の工程により、半導体装置として信頼性の高い発光表示装置(表示パネル)を作製することができる。

## [0281]

本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能である。

#### [0282]

(実施の形態8)

本明細書に開示する半導体装置は、電子ペーパーとして適用することができる。電子ペーパーは、情報を表示するものであればあらゆる分野の電子機器に用いることが可能である。例えば、電子ペーパーを用いて、電子書籍(電子ブック)、ポスター、電車などの乗り物の車内広告、クレジットカード等の各種カードにおける表示等に適用することができる。電子機器の一例を図21、図22に示す。

#### [ 0 2 8 3 ]

図 2 1 (A)は、電子ペーパーで作られたポスター 2 6 3 1 を示している。広告媒体が紙の印刷物である場合には、広告の交換は人手によって行われるが、本明細書に開示する電子ペーパーを用いれば短時間で広告の表示を変えることができる。また、表示も崩れることなく安定した画像が得られる。なお、ポスターは無線で情報を送受信できる構成としてもよい。

#### [0284]

また、図21(B)は、電車などの乗り物の車内広告2632を示している。広告媒体が紙の印刷物である場合には、広告の交換は人手によって行われるが、本明細書に開示する電子ペーパーを用いれば人手を多くかけることなく短時間で広告の表示を変えることができる。また表示も崩れることなく安定した画像が得られる。なお、広告は無線で情報を送受信できる構成としてもよい。

#### [ 0 2 8 5 ]

また、図22は、電子書籍2700の一例を示している。例えば、電子書籍2700は、 筐体2701および筐体2703の2つの筐体で構成されている。筐体2701および筐体2703は、軸部2711により一体とされており、該軸部2711を軸として開閉動作を行うことができる。このような構成により、紙の書籍のような動作を行うことが可能となる。

#### [0286]

筐体 2 7 0 1 には表示部 2 7 0 5 が組み込まれ、筐体 2 7 0 3 には表示部 2 7 0 7 が組み込まれている。表示部 2 7 0 5 および表示部 2 7 0 7 は、続き画面を表示する構成としてもよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とすることで、例えば右側の表示部(図 2 2 では表示部 2 7 0 5 ) に文章を表示し、左側の表示部(図 2 2 では表示部 2 7 0 7 ) に画像を表示することができる。

## [0287]

また、図22では、筐体2701に操作部などを備えた例を示している。例えば、筐体2701において、電源2721、操作キー2723、スピーカ2725などを備えている。操作キー2723により、頁を送ることができる。なお、筐体の表示部と同一面にキーボードやポインティングディバイスなどを備える構成としてもよい。また、筐体の裏面や側面に、外部接続用端子(イヤホン端子、USB端子、またはACアダプタおよびUSBケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成としてもよい。さらに、電子書籍2700は、電子辞書としての機能を持たせた構成としてもよい。

## [0288]

また、電子書籍2700は、無線で情報を送受信できる構成としてもよい。無線により、電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすることも可能である。

## [0289]

50

10

20

30

#### (実施の形態9)

本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用することができる。電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョン受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメラ等のカメラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともいう)、携帯型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機などが挙げられる。

#### [0290]

図 2 3 ( A ) は、テレビジョン装置 9 6 0 0 の一例を示している。テレビジョン装置 9 6 0 0 は、筐体 9 6 0 1 に表示部 9 6 0 3 が組み込まれている。表示部 9 6 0 3 により、映像を表示することが可能である。また、ここでは、スタンド 9 6 0 5 により筐体 9 6 0 1 を支持した構成を示している。

#### [0291]

テレビジョン装置9600の操作は、筐体9601が備える操作スイッチや、別体のリモコン操作機9610により行うことができる。リモコン操作機9610が備える操作キー9609により、チャンネルや音量の操作を行うことができ、表示部9603に表示される映像を操作することができる。また、リモコン操作機9610に、当該リモコン操作機9610から出力する情報を表示する表示部9607を設ける構成としてもよい。

#### [0292]

なお、テレビジョン装置9600は、受信機やモデムなどを備えた構成とする。受信機により一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線による通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。

#### [0293]

図 2 3 ( B ) は、デジタルフォトフレーム 9 7 0 0 の一例を示している。例えば、デジタルフォトフレーム 9 7 0 0 は、筐体 9 7 0 1 に表示部 9 7 0 3 が組み込まれている。表示部 9 7 0 3 は、各種画像を表示することが可能であり、例えばデジタルカメラなどで撮影した画像データを表示させることで、通常の写真立てと同様に機能させることができる。

#### [0294]

なお、デジタルフォトフレーム9700は、操作部、外部接続用端子(USB端子、USBケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成とする。これらの構成は、表示部と同一面に組み込まれていてもよいが、側面や裏面に備えるとデザイン性が向上するため好ましい。例えば、デジタルフォトフレームの記録媒体挿入部に、デジタルカメラで撮影した画像データを記憶したメモリを挿入して画像データを取り込み、取り込んだ画像データを表示部9703に表示させることができる。

#### [0295]

また、デジタルフォトフレーム9700は、無線で情報を送受信できる構成としてもよい 。無線により、所望の画像データを取り込み、表示させる構成とすることもできる。

## [0296]

図24(A)は携帯型遊技機であり、筐体9881と筐体9891の2つの筐体で構成されており、連結部9893により、開閉可能に連結されている。筐体9881には表示部9882が組み込まれ、筐体9891には表示部9883が組み込まれている。また、図24(A)に示す携帯型遊技機は、その他、スピーカ部9884、記録媒体挿入部9886、LEDランプ9890、入力手段(操作キー9885、接続端子9887、センサ9888(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電圧、電力、放射線、流量、湿度、傾度、振動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9889)等を備えている。もちろん、携帯型遊技機の構成は上述のものに限定されず、少なくとも本明細書に開示する半導体装置を備えた構成であればよく、その他付属設備が適宜設けられた構成とすることができる。図24(A)に示す携帯型遊技機は、記録媒体に記録されているプ

10

20

30

40

ログラム又はデータを読み出して表示部に表示する機能や、他の携帯型遊技機と無線通信を行って情報を共有する機能を有する。なお、図 2 4 ( A )に示す携帯型遊技機が有する機能はこれに限定されず、様々な機能を有することができる。

[0297]

図24(B)は大型遊技機であるスロットマシン9900の一例を示している。スロットマシン9900は、筐体9901に表示部9903が組み込まれている。また、スロットマシン9900は、その他、スタートレバーやストップスイッチなどの操作手段、コイン投入口、スピーカなどを備えている。もちろん、スロットマシン9900の構成は上述のものに限定されず、少なくとも本明細書に開示する半導体装置を備えた構成であればよく、その他付属設備が適宜設けられた構成とすることができる。

10

20

[0298]

図 2 5 ( A ) は携帯型のコンピュータの一例を示す斜視図である。

[0299]

図25(A)の携帯型のコンピュータは、上部筐体9301と下部筐体9302とを接続するヒンジユニットを閉状態として表示部9303を有する上部筐体9301と、キーボード9304を有する下部筐体9302とを重ねた状態とすることができ、持ち運ぶことが便利であるとともに、使用者がキーボード入力する場合には、ヒンジユニットを開状態として、表示部9303を見て入力操作を行うことができる。

[0300]

また、下部筐体 9 3 0 2 はキーボード 9 3 0 4 の他に入力操作を行うポインティングデバイス 9 3 0 6 を有する。また、表示部 9 3 0 3 を タッチ入力パネルとすれば、表示部の一部に触れることで入力操作を行うこともできる。また、下部筐体 9 3 0 2 は C P U やハードディスク等の演算機能部を有している。また、下部筐体 9 3 0 2 は他の機器、例えば U S B の通信規格に準拠した通信ケーブルが差し込まれる外部接続ポート 9 3 0 5 を有している。

[0301]

上部筐体 9 3 0 1 には更に上部筐体 9 3 0 1 内部にスライドさせて収納可能な表示部 9 3 0 7 を有しており、広い表示画面を実現することができる。また、収納可能な表示部 9 3 0 7 をタッチ入力パネルとすれば、収納可能な表示部の一部に触れることで入力操作を行うこともできる。

30

[0302]

表示部 9 3 0 3 または収納可能な表示部 9 3 0 7 は、液晶表示パネル、有機発光素子または無機発光素子などの発光表示パネルなどの映像表示装置を用いる。

[ 0 3 0 3 ]

また、図25(A)の携帯型のコンピュータは、受信機などを備えた構成として、テレビ放送を受信して映像を表示部に表示することができる。また、上部筐体9301と下部筐体9302とを接続するヒンジユニットを閉状態としたまま、表示部9307をスライドさせて画面全面を露出させ、画面角度を調節して使用者がテレビ放送を見ることもできる。この場合には、ヒンジユニットを開状態として表示部9303を表示させず、さらにテレビ放送を表示するだけの回路の起動のみを行うため、最小限の消費電力とすることができ、バッテリー容量の限られている携帯型のコンピュータにおいて有用である。

40

[0304]

また、図25(B)は、腕時計のように使用者の腕に装着可能な形態を有している携帯電話の一例を示す斜視図である。

[0305]

この携帯電話は、少なくとも電話機能を有する通信装置及びバッテリーを有する本体、本体を腕に装着するためのバンド部、腕に対するバンド部の固定状態を調節する調節部9205、表示部9201、スピーカ9207、及びマイク9208から構成されている。

[0306]

また、本体は、操作スイッチ9203を有し、電源入力スイッチや、表示切り替えスイッ

チや、撮像開始指示スイッチの他、例えばスイッチを押すとインタネット用のプログラムが起動されるなど、各ファンクションを対応づけることができる。

#### [0307]

この携帯電話の入力操作は、表示部9201に指や入力ペンなどで触れること、又は操作スイッチ9203の操作、またはマイク9208への音声入力により行われる。なお、図25(B)では、表示部9201に表示された表示ボタン9202を図示しており、指などで触れることにより入力を行うことができる。

#### [0308]

また、本体は、撮影レンズを通して結像される被写体像を電子画像信号に変換する撮像手段を有するカメラ部9206を有する。なお、特にカメラ部は設けなくともよい。

[0309]

また、図25(B)に示す携帯電話は、テレビ放送の受信機などを備えた構成として、テレビ放送を受信して映像を表示部9201に表示することができ、さらにメモリーなどの記憶装置などを備えた構成として、テレビ放送をメモリーに録画できる。また、図25(B)に示す携帯電話は、GPSなどの位置情報を収集できる機能を有していてもよい。

[0310]

表示部 9 2 0 1 は、液晶表示パネル、有機発光素子または無機発光素子などの発光表示パネルなどの映像表示装置を用いる。図 2 5 (B)に示す携帯電話は、小型、且つ、軽量であるため、バッテリー容量の限られており、表示部 9 2 0 1 に用いる表示装置は低消費電力で駆動できるパネルを用いることが好ましい。

[0311]

なお、図25(B)では "腕 "に装着するタイプの電子機器を図示したが、特に限定されず、携行できる形状を有しているものであればよい。

【実施例1】

[0312]

本実施例では、発明の一形態である薄膜トランジスタを作製し、その電気特性を評価した 結果を示す。

[0313]

本実施例では工程の異なる4種類の薄膜トランジスタ(A ~ D)を作製した。薄膜トランジスタの作製方法を説明する。ガラス基板上に下地膜として、C V D 法により膜厚100 n m の酸化窒化珪素膜を形成し、酸化窒化珪素膜上にゲート電極層としてスパッタ法により膜厚150 n m の タングステン膜を形成し、ゲート電極層上にゲート絶縁層として C V D 法により膜厚200 n m の酸化窒化珪素膜を形成した。

[0314]

ゲート絶縁層上に、In-Ga-Zn-O系酸化物半導体ターゲット(In<sub>2</sub> О  $_3$  :Ga  $_2$  О  $_3$  :ZnO=1:1:1)を用いて、基板とターゲットの間との距離を60mm、圧力0.4Pa、直流(DC)電源0.5kW、アルゴン及び酸素(アルゴン:酸素=30sccm:15sccm)雰囲気下で成膜し、半導体層を形成した。

[0315]

半導体層上にソース電極層及びドレイン電極層としてチタン膜(膜厚50nm)、アルミニウム膜(膜厚200nm)、及びチタン膜(膜厚50nm)の積層を、スパッタ法により形成した。

[0316]

次に、薄膜トランジスタA及びBにおいては、半導体層を大気雰囲気下、350 で1時間加熱し、薄膜トランジスタC及びDにおいては、半導体層を窒素雰囲気下、350 で1時間加熱した。この加熱処理を第1の加熱処理とする。

[0317]

薄膜トランジスタ(A~D)において、半導体層に接するように絶縁膜としてスパッタ法により膜厚300nmの酸化珪素膜を形成した。さらに絶縁膜上に配線層としてチタン膜(膜厚50nm)、及びチタン膜(膜厚50nm)

10

20

30

40

の積層を、スパッタ法により形成した。

#### [0318]

次に、薄膜トランジスタA及びCにおいては、大気雰囲気下、250 で1時間加熱し、薄膜トランジスタB及びDにおいては、半導体層を窒素雰囲気下、250 で1時間加熱した。この加熱処理を第2の加熱処理とする。

#### [0319]

以上の工程で、第1の加熱処理が大気雰囲気下350 で1時間、第2の加熱処理が大気雰囲気下250 で1時間の薄膜トランジスタA、第1の加熱処理が大気雰囲気下350 で1時間、第2の加熱処理が窒素雰囲気下250 で1時間の薄膜トランジスタB、第1の加熱処理が窒素雰囲気下350 で1時間、第2の加熱処理が大気雰囲気下250 で1時間の薄膜トランジスタC、第1の加熱処理が窒素雰囲気下350 で1時間、第2の加熱処理が窒素雰囲気下250 で1時間の薄膜トランジスタDを作製した。薄膜トランジスタA~Dの半導体層のチャネル長(L)は20μm、チャネル幅(W)は20μmであった。

#### [0320]

薄膜トランジスタA~DにそれぞれBTストレス試験(バイアス・温度ストレス試験)を行い、電気特性を評価した。BTストレス試験における測定条件は、温度150 、時間1時間、ゲート電圧(Vg)+20V、ドレイン電圧(Vd)1Vと10Vである。

#### [ 0 3 2 1 ]

図26はプラスゲートBTストレス試験、図27はマイナスゲートBTストレス試験の結果(Vg(ゲート電圧)- Id(ドレイン電流)、Vg(ゲート電圧)- Ig(ゲート電流)、Vg(ゲート電圧)- μ F E (移動度))であり、図26(A)図27(A)に薄膜トランジスタA、図26(B)図27(B)に薄膜トランジスタB、図26(C)図27(C)に薄膜トランジスタC、図26(D)図27(D)に薄膜トランジスタDの評価結果を示す。なお図26中の矢印は試験前と試験後のVg(ゲート電圧)- Id(ドレイン電流)曲線のシフトを示している。

## [0322]

図 2 7(A)乃至(D)に示すように、マイナスゲートBTストレス試験においては、薄膜トランジスタA~Dにおいてしきい値電圧のシフト(動き)はほとんど見られなかった

#### [0323]

しかし、図26(A)乃至(D)に示すように、プラスゲートBTストレス試験においては、第1の加熱処理を大気雰囲気下で行った薄膜トランジスタA(図26(A))及び薄膜トランジスタB(図26(B))はプラスゲートBTストレス試験前と試験後とではそのしきい値電圧が大きくシフトしており、+15V以上の動きがあった。一方、第1の加熱処理を窒素雰囲気下で行った薄膜トランジスタC(図26(C))及び薄膜トランジスタD(図26(D))はプラスゲートBTストレス試験前と試験後とではそのしきい値電圧にほとんどシフトがなく動きは+5V以下であった。よって、第1の加熱処理を窒素雰囲気下で行って作製した薄膜トランジスタC及び薄膜トランジスタDにおいては、安定した電気特性を有することが確認できた。

## [ 0 3 2 4 ]

以上のことから、本明細書で開示する発明のように、半導体層形成後、絶縁膜形成前に行う第1の加熱処理を窒素雰囲気下で行って薄膜トランジスタを作製すると、安定した電気特性の薄膜トランジスタとすることができ、該薄膜トランジスタを有する半導体装置に高い信頼性を付与できることが確認できた。

10

20

30

## 【図1】









【図2】





【図3】









## 【図4】





【図5】



【図6】



【図7】



【図8】





【図9】



【図10】



【図11】



【図12】



【図13】



【図14】





【図15】



【図16】



【図17】



【図18】



【図19】



【図21】

(A)



【図20】







## 【図22】

(A)



## 【図23】

(A)



(B)



(B)



## 【図24】

(A)



【図25】



(B)





試験後

## 【図26】

# 

## 【図27】











## 【図28】









## フロントページの続き

| (51) Int.CI.    |      |        |      | FΙ   |         |      |      |      |      |      | テーマコード (参考) |
|-----------------|------|--------|------|------|---------|------|------|------|------|------|-------------|
| H 0 5 B 33/10   | (20  | 06.01) |      | ŀ    | H 0 5 E | 33   | /14  |      | Z    |      |             |
|                 |      |        |      | ŀ    | 105 E   | 33   | /10  |      |      |      |             |
| F ターム(参考) 2H192 | AA24 | BC31   | CB05 | CB37 | CB45    | CB83 | CC04 | CC32 | EA67 | EA74 |             |
|                 | FA65 | FA73   | FB03 | FB22 | FB27    | FB33 | FB34 | FB46 | HA13 | HA44 |             |
|                 | HA90 | JA06   | JA13 | JA17 | JA24    | JA25 | JA32 | JA64 |      |      |             |
| 3K107           | AA01 | AA05   | BB01 | CC21 | CC45    | EE04 | FF17 | HH05 |      |      |             |
| 5F110           | AA30 | BB02   | CC03 | CC07 | DD01    | DD02 | DD13 | DD14 | DD15 | DD17 |             |
|                 | EE02 | EE03   | EE04 | EE06 | EE14    | EE15 | EE23 | FF01 | FF02 | FF03 |             |
|                 | FF04 | FF09   | FF28 | FF30 | GG01    | GG06 | GG22 | GG25 | GG28 | GG29 |             |
|                 | GG43 | GG57   | GG58 | HJ30 | HK01    | HK02 | HK03 | HK04 | HK06 | HK21 |             |
|                 | HK22 | HK32   | HK33 | HK42 | HL01    | HL07 | HL09 | HL22 | HL23 | HM04 |             |
|                 | HM12 | NN03   | NN22 | NN23 | NN24    | NN25 | NN27 | NN33 | NN34 | NN36 |             |
|                 | NN40 | NN73   | QQ02 | QQ09 |         |      |      |      |      |      |             |