

(19) 日本国特許庁(JP)

## (12) 公開特許公報(A)

(11) 特許出願公開番号

特開2006-11573

(P2006-11573A)

(43) 公開日 平成18年1月12日(2006.1.12)

| (51) Int.C1.                | F 1        | テーマコード (参考) |
|-----------------------------|------------|-------------|
| <b>G06F 17/50</b> (2006.01) | G06F 17/50 | 658C        |
| <b>H05K 1/02</b> (2006.01)  | H05K 1/02  | R           |
| <b>H05K 3/00</b> (2006.01)  | H05K 3/00  | D           |

審査請求 未請求 請求項の数 4 O L (全 11 頁)

|           |                              |            |                                                        |
|-----------|------------------------------|------------|--------------------------------------------------------|
| (21) 出願番号 | 特願2004-184397 (P2004-184397) | (71) 出願人   | 390001959<br>オリオン電機株式会社<br>福井県越前市家久町41号1番地             |
| (22) 出願日  | 平成16年6月23日 (2004.6.23)       | (74) 代理人   | 100091694<br>弁理士 中村 守                                  |
|           |                              | (72) 発明者   | 岡山 尚文<br>福井県武生市家久町41号1番地 オリオン電機株式会社内                   |
|           |                              | F ターム (参考) | 5B046 AA08 BA04 HA03<br>5E338 CC01 DD22 DD40 EE23 EE42 |
|           |                              |            |                                                        |

(54) 【発明の名称】配線基板設計における条件表示方法及び配線基板

## (57) 【要約】

【課題】 C A D 装置を用いて P C カードコネクターなどの電子部品を配線基板上に設計配置するときに、前記カードコネクターの下部に位置する配線基板との間に生ずる隙間領域に、前記隙間の高さより低い他の電子部品を効率よく配置できる実用性に優れた配線基板設計における条件表示方法を提供することを目的とする。

【解決手段】 下部に隙間を生ずる P C カードコネクターなどの電子部品カタログから形状寸法データを読み取り、隙間領域データと、当該隙間領域における隙間高さ寸法を許容する高さ制限値を配線基板設計 C A D 装置の C A D メニューに入力することにより、配線基板の図面上に高さ制限付き実装可能領域を示す線で区画表示すると共に、当該実装可能領域に配置可能な電子部品の高さ制限値を表示させる。

【選択図】 図 1



**【特許請求の範囲】****【請求項 1】**

配線基板設計 C A D 装置により回路形成された配線基板の実装面に電子部品などを配置する配線基板の形成方法において、前記配線基板上に配置される電子部品などの寸法データと、電子部品の下部に高さ制限付きで他の電子部品の実装を許容する実装可能領域データと、下部に隙間を生ずる電子部品の隙間の高さ寸法に応じた実装部品の高さ制限値データと、電子部品などの実装禁止領域データと、回路配線禁止 / 実装禁止領域データとを基に、少なくとも高さ制限値データ内で電子部品が実装可能な高さ制限付き実装可能領域と、電子部品などの実装禁止領域と、回路配線禁止 / 実装禁止領域とを視認可能に区画表示されたことを特徴とする配線基板設計における条件表示方法。

10

**【請求項 2】**

前記隙間領域において、前記高さ制限付き実装可能領域は所定の高さ制限値ごとに区画されると共に、高さ制限値を表わす数値を付して表示することを特徴とする請求項 1 記載の配線基板設計における条件表示方法。

**【請求項 3】**

回路形成された配線基板の実装面に電子部品などが配置された配線基板において、高さ制限値内で電子部品が実装可能な高さ制限付き実装可能領域と、電子部品などの実装禁止領域と、回路配線禁止 / 実装禁止領域とを配線基板上にシルク印刷等により視認可能に区画表示したことを特徴とする配線基板。

20

**【請求項 4】**

前記隙間領域において、前記高さ制限付き実装可能領域は所定の高さ制限値ごとに区画されると共に、高さ制限値を表わす数値を付して配線基板上にシルク印刷等により表示されたことを特徴とする請求項 3 記載の配線基板。

**【発明の詳細な説明】****【技術分野】****【0001】**

本発明は、C A D 装置などを使用して配線基板を形成する設計方法に関して、特に配線基板上に配置される P C カードコネクターなどの電子部品の下部に生ずる隙間を有効利用して隙間高さに応じた電子部品を適正配置することを容易にするための技術分野に関する。

30

**【背景技術】****【0002】**

従来から複数の電子部品類を配置する配線基板の設計においては、限られた配線基板スペースの中に効率よく電子部品類を配置する目的で配線基板設計 C A D 装置が広く利用され普及している。こうした中で、前記配線基板上に P C カードコネクターなどの電子部品が配置される場合においては、その下部に位置する配線基板との間にいくらかの隙間が生じていることがある。しかし、これら下部に生ずる電子部品と配線基板との隙間に隙間高さより低い他の電子部品を配置しようとする場合には、設計者が実際の電子部品を手に持ち、当該隙間を生ずる電子部品裏の段差寸法を実測して隙間高さ寸法に換算し、当該隙間に実装可能な隙間高さより低い他の電子部品を選択しながら配置するといった煩雑な作業を必要としていた。

40

**【0003】**

このような C A D 装置による配線基板設計方法については、例えば次のような従来技術が知られている。特許文献 1 には、一方表面を部品面とし、他方表面を半田面とするプリント基板 1 0 に部品面側からリード線を半田面側に突出させて折曲げ及び半田付けを行う挿入型部品と、半田面側に装着される表面実装型部品 3 4 とを配置するための設計を支援する装置として、次のように紹介されている。図 5 において、半田面側に配置される表面実装型部品 3 4 の周囲に、該表面実装型部品の外形 3 5 に対する予め定める関係に基づいて、表面実装工程禁止領域 3 6 および挿入工程禁止領域 3 7 をそれぞれ設定する禁止領域設定手段と、禁止領域設定手段によって設定される表面実装工程禁止領域 3 6 または挿入工

50

程禁止領域 37 を、他の表面実装型部品 34 の外形 35 または挿入型部品のリード線位置が侵害するか否かをそれぞれ判断し、判断結果を画像として表示する表示手段とを含むプリント基板用部品配置設計支援装置であり、半田面側に装着する表面実装型部品 34 の周囲には、部品外形等に基づいて、他の表面実装型部品 34 の装着を禁止する表面実装工程禁止領域 36 を設定する。また、挿入工程禁止領域 37 は、挿入部品のリード線の処理を行う挿入機工具の動作が表面実装部品 34 と干渉しないように設定し、表面実装型部品 34 の高さに応じて禁止領域の広さを変えるようにされている。また、挿入型部品に対しては、リード線の処理を行う挿入機工具に対応して挿入工程禁止領域 37 を設定し、動作に関連して、表面実装工程禁止領域 36 を表面実装型部品 34 の高さに応じて設定すると共に、各禁止領域同士で侵害の有無をチェックし、違反箇所を色と強調線で表示している。これにより、プリント基板に異なる工程で部品を実装する場合でも、C A D 装置等による侵害有無のチェックを可能にする。しかし、前記特許文献 1 に紹介された内容は、プリント基板 10 上に配置された電子部品の下に生ずる隙間に、隙間高さより低い他の電子部品を配置するための設計支援手段を保有した装置とはいえない。

10

#### 【 0 0 0 4 】

また、特許文献 2 には、実装基板の板面に、電子部品の搭載許容高さを表示するマークを実装基板の板面に設け、前記高さ表示マークが、所定高さ以内の電子部品を搭載する領域として実装基板の板面を区画するラインで表されると共に、当該高さ表示マークが、電子部品の搭載許容高さを表示する数値で表された。また、高さ表示マークが、所定高さ以内の電子部品を搭載する領域として実装基板の板面を区画するラインで表わすに加え、電子部品の搭載許容高さを表示する数値で各領域内に表す方法が紹介されているが、当該特許文献 2 の方法は実装段階において表示された高さ制限を確認しながら電子部品を実装する工程のためのものであり、設計段階において設計者を支援するための方法とはいえない。

20

#### 【 0 0 0 5 】

【特許文献 1】特開 2000-331060 号公報

【特許文献 2】実開昭 64-48065 号公報

#### 【発明の開示】

#### 【発明が解決しようとする課題】

#### 【 0 0 0 6 】

前記従来技術によれば、前記配線基板上に P C カードコネクターなどの電子部品が配置される場合においては、その下部に位置する配線基板との間にいくらかの隙間が生じていることがあり、これら下部に隙間を生ずる電子部品との隙間に隙間高さより低い他の電子部品を配置しようとする場合には、設計者が実際の電子部品を手に持ち、当該隙間を生ずる電子部品裏の段差寸法を実測して隙間高さ寸法に換算し、当該隙間に実装可能な隙間高さより低い他の電子部品を選択しながら配置するといった煩雑な作業を必要としていた。また、配線基板設計 C A D 装置を利用してこれら実装される電子部品の高さを制限される領域に、制限された高さに応じた電子部品を選択して配置するためには、前記配線基板設計 C A D 装置のプログラムの一部を変更して行うことが一般的であり、前記プログラム変更はコストを引き上げる要因のひとつでもあった。更に、配線基板上には少なくとも、回路配線も実装も禁止する領域と、実装を禁止する領域と、高さ制限付きで実装が可能な領域と、があり、配線基板を設計する段階ではこれらの区画を視認可能に表示する必要があると共に、前記高さ制限付き実装可能領域には当該高さ制限値を表示する必要がある。本明細書では前記回路配線も実装も禁止する領域を回路配線禁止 / 実装禁止領域として記載する。

30

#### 【 0 0 0 7 】

本発明は、配線基板設計 C A D 装置などにより配線基板の回路設計を行うにあたり、既存の配線基板設計 C A D 装置の設計支援機能を活用することにより、特に配線基板上に配置される P C カードコネクターなどの電子部品の下部に生ずる隙間を有効利用して、前記隙間高さに応じた電子部品を適正配置することを容易にすることが出来る実用性に優れた

40

50

配線基板の設計支援方法を提供すると共に、当該配線基板の設計方法を利用して配線基板の高密度実装を実現した電子機器を提供することを目的とする。

【課題を解決するための手段】

【0008】

請求項1に係る配線基板設計における条件表示方法は、配線基板設計CAD装置により回路形成された配線基板の実装面に電子部品などを配置する配線基板の形成方法において、前記配線基板上に配置される電子部品などの寸法データと、電子部品の下部に高さ制限付きで他の電子部品の実装を許容する実装可能領域データと、下部に隙間を生ずる電子部品の隙間の高さ寸法に応じた実装部品の高さ制限値データと、電子部品などの実装禁止領域データと、回路配線禁止/実装禁止領域データとを基に、少なくとも高さ制限値データ内で電子部品が実装可能な高さ制限付き実装可能領域と、電子部品などの実装禁止領域と、回路配線禁止/実装禁止領域とを視認可能に区画表示されたことを特徴とする。

【0009】

請求項1の構成によれば、この配線基板設計における条件表示方法は、前記配線基板上に配置される電子部品などの寸法データと、電子部品の下部に高さ制限付きで他の電子部品の実装を許容する実装可能領域データと、下部に隙間を生ずる電子部品の隙間の高さ寸法に応じた実装部品の高さ制限値データと、電子部品などの実装禁止領域データと、回路配線禁止/実装禁止領域データとを基に、少なくとも高さ制限値データ内で電子部品が実装可能な高さ制限付き実装可能領域と、電子部品などの実装禁止領域と、回路配線禁止/実装禁止領域とを視認可能に区画表示されたことにより、設計者は表示された当該作成途中の図面を見ながら当該隙間領域には高さ制限内の電子部品が実装可能な高さ制限付き実装可能領域と、実装禁止領域と、回路配線禁止/実装禁止領域とがあることを認識することが出来る。

【0010】

本発明の請求項2記載の配線基板設計における条件表示方法は、前記隙間領域において、前記高さ制限付き実装可能領域は所定の高さ制限値ごとに区画されると共に、高さ制限値を表わす数値を付して表示することを特徴とする。

【0011】

請求項2の構成によれば、前記隙間領域において、前記高さ制限付き実装可能領域は所定の高さ制限値ごとに区画されると共に、高さ制限値を表わす数値を付して表示することにより、前記配線基板設計CAD装置に表示される作成途中の図面上において、設計者は当該高さ制限付き実装可能領域に表示される高さ制限値を表わす数値を見ながら実際に配置が可能な高さ制限値以内の電子部品を選択して適正配置することが出来る。

【0012】

本発明の請求項3記載の配線基板は、回路形成された配線基板の実装面に電子部品などが配置された配線基板において、高さ制限値内で電子部品が実装可能な高さ制限付き実装可能領域と、電子部品などの実装禁止領域と、回路配線禁止/実装禁止領域とを配線基板上にシルク印刷等により視認可能に区画表示したことを特徴とする。

【0013】

請求項3の構成によれば、高さ制限値内で電子部品が実装可能な高さ制限付き実装可能領域と、電子部品などの実装禁止領域と、回路配線禁止/実装禁止領域とを配線基板上にシルク印刷等により視認可能に区画表示したことにより、前記配線基板に実装する工程においても当該配線基板の当該隙間領域には高さ制限内の電子部品が実装可能な高さ制限付き実装可能領域と、実装禁止領域と、回路配線禁止/実装禁止領域とがあることを確認することが出来る。

【0014】

本発明の請求項4記載の配線基板は、前記隙間領域において、前記高さ制限付き実装可能領域は所定の高さ制限値ごとに区画されると共に、高さ制限値を表わす数値を付して配線基板上にシルク印刷等により表示されたことを特徴とする。

【0015】

10

20

30

40

50

請求項 4 の構成によれば、前記高さ制限付き実装可能領域は所定の高さ制限値ごとに区画されると共に、高さ制限値を表わす数値を付して配線基板上にシルク印刷等により表示されたことにより、前記線基板に実装する工程においても当該配線基板を見て当該高さ制限付き実装可能領域の高さ制限値を確認することが出来る。

【発明の効果】

【0016】

請求項 1 に係る配線基板設計における条件表示方法の発明によれば、前記配線基板上に配置される電子部品などの寸法データと、電子部品の下部に高さ制限付きで他の電子部品の実装を許容する実装可能領域データと、下部に隙間を生ずる電子部品の隙間の高さ寸法に応じた実装部品の高さ制限値データと、電子部品などの実装禁止領域データと、回路配線禁止 / 実装禁止領域データとを基に、少なくとも高さ制限値データ内で電子部品が実装可能な高さ制限付き実装可能領域と、電子部品などの実装禁止領域と、回路配線禁止 / 実装禁止領域とを視認可能に区画表示されたことにより、設計者は表示された当該作成中の図面を見ながら、当該隙間領域には高さ制限内の電子部品が実装可能な高さ制限付き実装可能領域と、実装禁止領域と、回路配線禁止 / 実装禁止領域とがあることを認識した上で前記隙間領域に表示された制限と禁止条件に基づき当該制限高さ内の電子部品を選択して配置し、回路配線を行うことが出来ることから、効率よく適正な配線基板の設計を行うことができると共に、下部に隙間を生ずる電子部品と当該配線基板との隙間領域を有効に利用することにより配線基板の高密度実装が成される。

【0017】

請求項 2 に係る配線基板設計における条件表示方法の発明によれば、前記隙間領域において、前記高さ制限付き実装可能領域は所定の高さ制限値ごとに区画されると共に、高さ制限値を表わす数値を付して表示することにより、前記配線基板設計 CAD 装置に表示される作成中の図面上において、設計者は当該高さ制限付き実装可能領域に表示される高さ制限値を表わす数値を見ながら実際に配置が可能な高さ制限値以内の電子部品を選択して適正配置することが出来る。これにより、従来例のように設計者が前記配線基板設計 CAD 装置に表示された製作途中の図面上に配置した前記下部に隙間を生ずる電子部品を前に、当該隙間を生ずる電子部品の段差寸法を実測して隙間高さ寸法に換算し、当該隙間に実装可能な隙間高さより低い他の電子部品を選択しながら配置するといった煩雑な作業は必要がなくなると共に、これら実装される電子部品の高さを制限される領域に、配線基板設計 CAD 装置を利用して制限された高さに応じた電子部品を選択して配置するためには、前記配線基板設計 CAD 装置のプログラムの一部を変更して行うことも必要はなくなり、前記プログラム変更によるコストアップも回避される。

【0018】

請求項 3 に係る配線基板の発明によれば、高さ制限値内で電子部品が実装可能な高さ制限付き実装可能領域と、電子部品などの実装禁止領域と、回路配線禁止 / 実装禁止領域とを配線基板上にシルク印刷等により視認可能に区画表示したことにより、前記配線基板に実装する工程においても当該配線基板の当該隙間領域には高さ制限内の電子部品が実装可能な高さ制限付き実装可能領域と、実装禁止領域と、回路配線禁止 / 実装禁止領域とがあることを確認することが出来ることにより、当該高さ制限付き実装可能領域には高さ制限値を満たす電子部品が先に実装され、続いて下部に隙間を生ずる電子部品を実装するなどと実装工程の段取りを明確にすることが出来る。

【0019】

請求項 4 に係る配線基板の発明によれば、前記高さ制限付き実装可能領域は所定の高さ制限値ごとに区画されると共に、高さ制限値を表わす数値を付して配線基板上にシルク印刷等により表示されたことにより、前記線基板に実装する工程においても当該配線基板を見て当該高さ制限付き実装可能領域の高さ制限値を確認することが出来ると共に、当該領域に実装するために用意された電子部品類の高さなどを確認することが出来る。

【発明を実施するための最良の形態】

【0020】

10

20

30

40

50

以下、本発明を実施するための最良の形態としての実施例を図1～図4により以下に説明する。もちろん、本発明は、その発明の趣旨に反さない範囲で、実施例において説明した以外のものに対しても容易に適用可能なことは説明を要するまでもない。

【0021】

図1は本発明の一実施例を示す配線基板上に配置された電子部品の下部に生じた隙間領域を示す側面説明図であり、図2は本発明の一実施例を示す下部に隙間を生ずる電子部品を上から見た平面説明図である。また、図3は本発明の一実施例を示す配線基板設計CAD装置に表示された高さ制限付き実装可能領域と高さ制限値を表わす数値の表示例であり、図4は本発明の一実施例を示す高さ制限付き実装可能領域の区画表示により部品配置した配線基板10上のシルク印刷の説明図である。

10

【0022】

まず、下部に隙間を生ずる電子部品20の一例である、PCカードコネクター20について図2を参照しながら以下に説明する。

【0023】

図2に示すPCカードコネクター20は略コの字型をしており、略コの字の大きな凹み部はPCカード15が装填される領域である。また、そのコネクター基部20(A)の両縁には配線基板10に固定するための支持体部20(B)が左右一対に形成され、それぞれにナット28がハウジング部29により装着されている。また、前記コネクター基部20(A)には複数のコンタクト端子21が整列配置されており、その片端側にはPCカード15のソケット(図示略)と当該カードコネクター20が接続されると共に、前記複数のコンタクト端子21は配線基板10方向にL字形に折れ曲がり前記コネクター基部20(A)に支持固定されたロケータ部22の貫通孔を介して配線基板10と接続される。また、当該カードコネクター20にはコネクター基部20(A)の両端からPCカード15を装填したときにその両側面を支持するためのガイドバー部23が左右一対を成すように突出して形成されており、金属製のフレーム25によって前記コネクター基部20(A)と前記ガイドバー部23は接続固定されている。さらに、前記一対のガイドバー部23の先端側にナット付きハトメ27が取り付けられており、前記配線基板10とビスで固定可能な構造となっている。更に、前記ガイドバー部23の片方の側面には、装填されたPCカード15を取り出すためのブッシュバー24が備えられており、前記金属製のフレーム25と首振り自在に固定された回転アーム26の一端とが連結されることによりブッシュバー24を押すと回転アーム26が回転方向に動いてPCカード15を取り出せるように構成されている。

20

【0024】

こうしたPCカードコネクター20を取り付けた場合、配線基板10と直接接する部分である前記カードコネクター20の支持体部20(B)とロケータ部22、及びガイドバー部23に配置されたナット付きハトメ27は配線基板10と接する面があり、当該接する面は他の電子部品を実装することが出来ない実装禁止領域32となる。特に、前記ナット付きハトメ部27は金属であり配線基板10に直接接触してビス止めされるため回路配線が出来ない回路配線禁止領域となる。したがって、前記コネクター20の支持体部20(B)とロケータ部22とが接する配線基板10面は実装禁止領域32であり、前記ナット付きハトメ27と接する配線基板10面は回路配線禁止/実装禁止領域33となる。また、前記2種類の禁止領域を除き、PCカード15が実装されたときを想定したPCカードコネクター20の下部となる残りの領域は、概ねPCカード15の挿入口側の総幅(6.83センチ)×PCカードの奥行き(8.29センチ)=56.6平方センチで、この領域には配線基板10と当該PCカードコネクター20との隙間が確保されており、前記隙間高さ寸法40以内の電子部品であれば実装が可能な高さ制限付き実装可能領域31となる。

30

【0025】

続いて、配線基板10上に配置されたPCカードコネクター20における配線基板10とPCカードコネクター20との間に生ずる隙間領域30について図1に示すPCカード

40

50

コネクターを配線基板に実装したときの側面図と、図2のPCカードコネクターの平面図を参照しながら以下に説明する。

【0026】

図1、図2に示すように、前記PCカードコネクター20にPCカード15を装填したとき、それらの下部となる領域において、前記カードコネクター20の支持体部20(B)とロケータ部22とが接する配線基板10面は実装禁止領域32であり、ガイドバー23に備えられたナット付きハトメ27と接する配線基板10面は回路配線禁止/実装禁止領域33となる。また、前記2種類の禁止領域を除き、PCカード15が装填されたときにPCカードコネクター20の下部となる残りの領域は図1に示すように配線基板10との間に隙間領域30が確保されており、前記隙間高さ以内の電子部品50であれば実装が可能な高さ制限付き実装可能領域31となる。このときの隙間高さ寸法40に対して、若干の余裕度を持たせた高さ制限値41を設定することで、この高さ制限値41と同等以下で高さ制限値を満たす電子部品50が配置可能となり、この隙間領域30に配置する当該電子部品50が前記PCカードコネクター20やPCカードに接触することは避けることが出来る。これは次のような関係式で表わされ、隙間高さ寸法40 > 高さ制限値41 高さ制限値を満たす電子部品50の高さ、となる。更に図1を参照しながら詳細に説明を加えれば、前記制限付き実装可能領域31において、前記PCカードコネクター20のガイドバー23にはPCカード15が装填するためのガイドレールが前記PCカード15の厚さに対応して溝状に設けてあり、ここに装填されたPCカード15の底面と配線基板10とのB隙間高さ寸法40(B)は6ミリとガイドレールの肉厚に相当する分だけ高い位置となる。従って、前記PCカードコネクター20のガイドバー23やプッシュバー24の下部となるA隙間高さ寸法40(A)が5ミリと前記B隙間高さ寸法40(B)より低く、PCカードコネクター20の下部となる領域と、PCカード15の下部となる領域とで隙間高さが異なる2つの領域に分けて活用することが出来る。図1には装填されたPCカード15の底面と配線基板10においては、若干の余裕度を持たせてB隙間高さ40(B)の6ミリに対応したB高さ制限値41(B)は4ミリとし、前記PCカードコネクター20のガイドバー23やプッシュバー24の下部となるA隙間高さ寸法40(A)が5ミリであるのでA高さ制限値41(A)は3ミリと設定してある。

【0027】

次に、配線基板設計CAD装置に前記下部に隙間を生ずる電子部品であるPCカードコネクター20のデータを入力し、表示された高さ制限付き実装可能領域31と、高さ制限値41を表わす数値の表示例について、図3を参照しながら以下に説明する。

【0028】

設計者が、前記配線基板10上に配置されるPCカードコネクター20下部の隙間領域30に配置可能な高さ制限値を満たす電子部品50を配置しようとするには、まず当該カードコネクター20のカタログに掲載された形状寸法図と、当該カードコネクター20にPCカード15が装填された場合を想定した形状寸法図を参照しながら平面配置に関する当該形状寸法データを入力して、作成中の配線基板10を表示した図面上の所定の位置に前記カードコネクター20の輪郭線を配置して表示させる。このとき、PCカードコネクター20の一部であるプッシュバー24の先端は電子機器の筐体外部に突き出す領域であり、前記配線基板10から前記輪郭線の一部が外部に食み出して描かれている。

【0029】

次に、前記カードコネクター20の下部となる領域のうち、前記カードコネクター20の支持体部20(B)とロケータ部22とが接する配線基板10面、及び配線基板10の外周縁部は電子部品類の実装を禁止する実装禁止領域32であり、ナット付きハトメ27と接する配線基板10面の回路配線禁止/実装禁止領域33と共に作成中の図面に区画を表わす線と網掛けなどにより表示させる。この時点では、前記2種類の禁止領域を除き、PCカード15が装填されたときを想定したPCカードコネクター20の下部となる残りの領域は、配線基板10と当該PCカードコネクター20との間に隙間領域30が確保されており、前記隙間高さ以内の高さ制限を満たす電子部品50であれば実装が可能な高さ

10

20

30

40

50

制限付き実装可能領域 3 1 である。この領域は、P C カード 1 5 の下部と、P C カードコネクター 2 0 の下部とで若干の隙間高さが異なる。前記 P C カードコネクター 2 0 の下部の隙間高さは 5 ミリであるが、全体の領域において前記 P C カード 1 5 の下部は 6 ミリの隙間高さが確保されている。本実施例において、設計者はこの隙間高さの差により 2 種類の実装が可能な高さ制限付き実装可能領域 3 1 を設け、当該高さ制限付き実装可能領域 3 1 を示す区画線を通常と異なる線種で表示することにより視認可能に区画表示させた。

#### 【 0 0 3 0 】

続いて、前記 2 種類の高さ制限付き実装可能領域 3 1 には、図 1 に示す配線基板 1 0 に取り付けるときの取り付け基準面 5 1 に対する当該カードコネクター 2 0 裏面の段差寸法 5 ミリを A 隙間高さ寸法 4 0 ( A ) とし、続いて P C カード 1 5 装填時の当該 P C カード 1 5 裏面と前記取り付け基準面 5 1 との段差寸法 6 ミリを B 隙間高さ 4 0 ( B ) として当該 P C カードコネクター 2 0 のカタログに掲載された形状寸法図から読み出して、前記段差寸法、即ち前記 A 隙間高さ寸法 4 0 ( A ) 、及び B 隙間高さ寸法 4 0 ( B ) より若干低く設定した A 高さ制限値 4 1 ( A ) を 3 ミリ、及び B 高さ寸法 4 1 ( B ) を 4 ミリとして前記配線基板設計 C A D 装置の C A D メニューに入力し、A 高さ制限付き実装可能領域 3 1 ( A ) 、及び B 高さ制限付き実装可能領域 3 1 ( B ) の領域内に、それぞれ A 高さ制限値 4 1 ( A ) は 3 ミリ、及び B 高さ制限値 4 1 ( B ) は 4 ミリとして表示させる。これにより、従来においては、下部にどのような隙間を生じているかを表示する手段がなく、設計者が配線基板設計 C A D 装置に表示された製作途中の図面上に配置した前記下部に隙間を生ずる部品を手に持ち、当該隙間を生ずる電子部品裏の段差寸法を実測して隙間高さ寸法 4 0 に換算し、当該隙間に実装可能な隙間高さより低い他の電子部品を選択しながら配置するといった煩雑な作業を回避することが出来る。

#### 【 0 0 3 1 】

以上の手順により、既存の配線基板設計 C A D 装置の設計支援機能を活用しながら複数の高さ制限付き実装可能領域 3 1 ( A ) 、 3 1 ( B ) は異なる線種で区画表示され、各々の高さ制限値を表示することが出来たことにより、設計者は表示された当該作成途中の図面を見ながら当該隙間領域 3 0 は高さ制限値 4 1 ( A ) 、 4 1 ( B ) に応じて異なる高さ制限内の電子部品 5 0 ( A ) 、 5 0 ( B ) が実装可能な所定の高さ制限付き実装可能領域 3 1 ( A ) 、 3 1 ( B ) であることを認識した上で前記隙間領域 3 0 に当該制限高さ以内の電子部品 5 0 ( A ) 、 5 0 ( B ) を選択して配置し、回路配線を行うことが出来ることから、当該隙間高さ寸法 4 0 に応じた電子部品 5 0 を適正に選択して配置した配線基板 1 0 を効率よく設計することができると共に、電子部品 2 0 の下部に生ずる隙間を有効に活用して他の電子部品 5 0 を配置することが出来ることから、当該配線基板 1 0 上には、より一層の高密度実装を実現することが出来ると共に、既存の配線基板設計 C A D 装置の設計支援機能を活用して電子部品 2 0 の下部に生ずる隙間に他の電子部品 5 0 を配置することが出来ることから、従来のように、配線基板設計 C A D 装置のプログラムの一部を変更する必要もなく、プログラム変更に要するコストと労力は不要となる。

#### 【 0 0 3 2 】

続いて、前記表示された高さ制限付き実装可能領域の区画表示により部品配置した配線基板 1 0 上のシルク印刷の実施例について図 4 を参照しながら説明する。

#### 【 0 0 3 3 】

本実施例における図 4 はシルク印刷の表示だけでは P C カードコネクター 2 0 の下部にどんな電子部品が配置されているかが解り辛いため、敢えて当該高さ制限付き実装可能領域には電子部品が実装されたように記載してある。配線基板 1 0 の表面にはシルク印刷により P C カードコネクター 2 0 の下部に生ずる隙間領域の高さ制限付き実装可能領域を表示する区画線と、各々の実装可能領域 3 1 に対応した高さ制限値 4 1 が印刷表示されていると共に、配線基板の外周縁部と前記カードコネクター 2 0 の支持体部 2 0 ( B ) とロケット部 2 2 とが接する配線基板 1 0 面の 2 箇所の実装禁止領域 3 2 が網掛けなどで印刷表示されており、回路配線禁止 / 実装禁止領域 3 3 が塗りつぶしで印刷表示されている。更に、P C カードコネクター 2 0 裏面の A 高さ制限付き実装可能領域 3 1 ( A ) には、A 高

10

20

30

40

50

さ制限値 41 (A) の 3ミリを満たすチップ抵抗器などが配置され、当該部品の種類を示す図形などがシルク印刷されている。また、PCカード 15 の裏面となる B 高さ制限付き実装可能領域 (B) には、B 高さ制限値 41 (B) の 4ミリを満たす IC など複数の電子部品 50 が効率よく配置されていると共に当該部品の種類を示す図形などがシルク印刷されている。

#### 【0034】

以上のように本実施例によれば、本発明の配線基板設計における条件表示方法は、電子部品 20 の下部に生ずる隙間領域 30 における配線基板 10 との取り付け基準面 51 に対する段差寸法を当該電子部品 20 のカタログに掲載された形状寸法図から読み出して、前記隙間領域 30 と、前記段差寸法を前記隙間高さ寸法 40 に対応した高さ制限に換算した当該高さ制限値 41 とを前記配線基板設計 CAD 装置の CAD メニューに入力することにより、既存の配線基板設計 CAD 装置の設計支援機能を活用して、前記隙間領域 30 の前記隙間高さ寸法 40 を許容する高さ制限値 41 内の電子部品 50 が実装可能な高さ制限付き実装可能領域 31 を視認可能に区画表示することができると共に、当該高さ制限値 41 を前記区画表示された高さ制限付き実装可能領域 31 に数値で表示することにより、設計者は配線基板設計 CAD 装置に表示された当該作成途中の図面を見ながら、当該隙間領域 30 は高さ制限内の電子部品 50 が実装可能な高さ制限付き実装可能領域 31 であることを認識した上で前記隙間領域 30 に当該制限高さ内の電子部品 50 を選択して配置し、回路配線を行うことが出来ることから、効率よく適正な配線基板 10 の設計を行うことができると共に、下部に隙間を生ずる電子部品 20 と当該配線基板 10 との隙間領域 30 を有効に利用することにより配線基板 10 の高密度実装が成される。また、従来例のように、前記電子部品 20 の下部にどのような隙間が生じているかが解らないため、設計者が前記配線基板設計 CAD 装置に表示された製作途中の図面上に配置した前記下部に隙間を生ずる電子部品 20 を前に、当該隙間を生ずる電子部品 20 の段差寸法を実測して隙間高さ寸法 40 に換算し、当該隙間に実装可能な隙間高さより低い他の電子部品 50 を選択しながら配置するといった煩雑な作業は解消されることから、本発明は実用性に優れた配線基板 10 の設計支援方法といえると共に、既存の配線基板設計 CAD 装置の設計支援機能を活用することにより配線基板設計 CAD 装置のプログラムの一部を変更することも必要がなく、プログラム変更に要するコストと労力は不要となる。また、前記禁止領域や高さ制限付き実装可能領域、高さ制限値を配線基板にシルク印刷表示することにより、電子部品の実装工程においても工程の段取りが容易になると共に電子部品の確認が可能となり、不要な品質トラブルも未然に回避することが出来る。

#### 【0035】

以上、本実施例を詳述したが、本発明は、前記実施例に限定されるものではなく、本発明の要旨の範囲内で種々の変形実施が可能である。例えば、下部に隙間を生ずる電子部品 20 は PC コネクターのようなものに限らず、電子機器内部に配置される DVD 装置や HDD 装置等と配線基板 10 上に配置される電子装置のように配線基板 10 上において、その下部に隙間を生ずる装置類でもよく、また、高さ制限付き実装可能領域を区画表示する手段としては異なる線種の他、当該領域に網掛けをするなどにより視認を容易にするなど、設計者が配線基板 10 の設計時における使い易さを配慮して変更するなど前記実施例に限定されるものではなく、適宜選定すればよい。

#### 【図面の簡単な説明】

#### 【0036】

【図 1】本発明の一実施例を示す配線基板上に配置された電子部品の下部に生じた隙間領域を示す側面説明図である。

【図 2】本発明の一実施例を示す下部に隙間を生ずる電子部品を上から見た平面説明図である。

【図 3】本発明の一実施例を示す配線基板設計 CAD 装置に表示された高さ制限付き実装可能領域と高さ制限値を表わす数値の表示例である。

【図 4】本発明の一実施例を示す高さ制限付き実装可能領域の区画表示により部品配置し

10

20

30

40

50

た配線基板 10 上のシルク印刷の説明図である。

【図5】従来の基本的な禁止領域の設定状態を示す説明図である。

【符号の説明】

【0037】

- |     |                              |
|-----|------------------------------|
| 1 0 | 配線基板                         |
| 2 0 | 下部に隙間を生ずる電子部品 (P C カードコネクター) |
| 3 0 | 隙間領域                         |
| 3 1 | 高さ制限付き実装可能領域                 |
| 4 0 | 隙間高さ寸法                       |
| 4 1 | 高さ制限値                        |
| 5 0 | 高さ制限値を満たす電子部品                |

10



【図3】



【図4】



【図5】

