

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第2区分

【発行日】平成18年8月24日(2006.8.24)

【公開番号】特開2001-36090(P2001-36090A)

【公開日】平成13年2月9日(2001.2.9)

【出願番号】特願平11-202681

【国際特許分類】

|        |        |           |
|--------|--------|-----------|
| H 01 L | 29/786 | (2006.01) |
| G 09 F | 9/30   | (2006.01) |
| G 02 F | 1/1368 | (2006.01) |
| H 01 L | 21/336 | (2006.01) |
| H 01 L | 31/02  | (2006.01) |

【F I】

|        |        |         |
|--------|--------|---------|
| H 01 L | 29/78  | 6 1 2 B |
| G 09 F | 9/30   | C       |
| G 09 F | 9/30   | 3 3 8   |
| G 02 F | 1/1368 |         |
| H 01 L | 29/78  | 6 1 6 N |
| H 01 L | 31/02  | A       |

【手続補正書】

【提出日】平成18年7月4日(2006.7.4)

【手続補正1】

【補正対象書類名】明細書

【補正対象項目名】特許請求の範囲

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

基板上に遮光膜を形成し、

前記遮光膜の上に珪素を含む絶縁膜を形成し、

前記珪素を含む絶縁膜の上に半導体膜を形成し、

前記遮光膜をマスクとした裏面露光により前記半導体膜の上に前記遮光膜と同じ大きさの第1のレジストを形成し、

前記第1のレジストをマスクとして、前記半導体膜のnチャネル型TFTのソース領域及びドレイン領域となる領域に不純物元素を添加し、

前記半導体膜の上に保護膜を形成し、

前記遮光膜をマスクとした裏面露光により前記保護膜上に前記第1のレジストよりも小さい第2のレジストを形成し、

前記nチャネル型TFTのチャネル形成領域及び低濃度不純物領域を形成するために、前記第2のレジストをマスクとして前記保護膜の一部を残存させるようにエッチングし、

前記第2のレジスト及び前記残存させた保護膜をマスクとして、前記半導体膜の前記nチャネル型TFTの低濃度不純物領域となる領域に不純物元素を添加し、

前記残存させた保護膜を除去し、

前記半導体膜をパターニングして複数の活性層を形成し、

前記活性層に接してゲート絶縁膜を形成し、

前記ゲート絶縁膜の上に所定の波長の光を透過する導電膜を形成し、

前記遮光膜をマスクとした裏面露光により前記導電膜の上に前記第2のレジストよりも大きい第3のレジストを形成し、

前記第3のレジストをマスクとして前記導電膜をエッチングして前記nチャネル型TFTのゲート配線を形成し、

pチャネル型TFTのソース領域及びドレイン領域となる領域以外を第4のレジストで覆い、前記導電膜をエッチングして前記pチャネル型TFTのゲート配線を形成し、

前記第4のレジストをマスクとして前記複数の活性層の前記pチャネル型TFTのソース領域及びドレイン領域となる領域に不純物元素を添加することを特徴とする電気光学装置の作製方法。

【請求項2】

基板上に遮光膜を形成し、

前記遮光膜の上に珪素を含む絶縁膜を形成し、

前記珪素を含む絶縁膜の上に半導体膜を形成し、

前記遮光膜をマスクとした裏面露光により前記半導体膜の上に前記遮光膜と同じ大きさの第1のレジストを形成し、

前記第1のレジストをマスクとして、前記半導体膜のnチャネル型TFTのソース領域及びドレイン領域となる領域に不純物元素を添加し、

前記半導体膜の上に保護膜を形成し、

前記遮光膜をマスクとした裏面露光により前記保護膜上に前記第1のレジストよりも小さい第2のレジストを形成し、

前記nチャネル型TFTのチャネル形成領域及び低濃度不純物領域を形成するために、前記第2のレジストをマスクとして前記保護膜の一部を残存させるようにエッチングし、

前記第2のレジスト及び前記残存させた保護膜をマスクとして、前記半導体膜の前記nチャネル型TFTの低濃度不純物領域となる領域に不純物元素を添加し、

前記残存させた保護膜を除去し、

前記半導体膜をパターニングして複数の活性層を形成し、

前記活性層に接してゲート絶縁膜を形成し、

前記ゲート絶縁膜の上に所定の波長の光を透過する導電膜を形成し、

前記遮光膜をマスクとした裏面露光により前記導電膜の上に前記第2のレジストよりも大きい第3のレジストを形成し、

前記第3のレジストをマスクとして前記導電膜をエッチングして前記nチャネル型TFTのゲート配線を形成し、

pチャネル型TFTのソース領域及びドレイン領域となる領域以外を第4のレジストで覆い、前記導電膜をエッチングして前記pチャネル型TFTのゲート配線を形成し、

前記第4のレジストをマスクとして前記複数の活性層の前記pチャネル型TFTのソース領域及びドレイン領域となる領域に不純物元素を添加し、

前記nチャネル型TFT及びpチャネル型TFTのゲート配線の上方に樹脂材料である絶縁膜を形成し、

前記樹脂材料である絶縁膜の上に透明導電膜である画素電極を形成し、

前記樹脂材料である絶縁膜にコンタクトホールを形成し、

ソース配線、及び画素部において画素電極に一部が重なるようにドレイン配線を形成することを特徴とする電気光学装置の作製方法。

【請求項3】

基板上に遮光膜を形成し、

前記遮光膜の上に珪素を含む絶縁膜を形成し、

前記珪素を含む絶縁膜の上に半導体膜を形成し、

前記遮光膜をマスクとした裏面露光により前記半導体膜の上に前記遮光膜と同じ大きさの第1のレジストを形成し、

前記第1のレジストをマスクとして、前記半導体膜のnチャネル型TFTのソース領域及びドレイン領域となる領域に不純物元素を添加し、

前記半導体膜の上に保護膜を形成し、

前記遮光膜をマスクとした裏面露光により前記保護膜上に前記第1のレジストよりも小

さい第2のレジストを形成し、

前記nチャネル型TFTのチャネル形成領域及び低濃度不純物領域を形成するために、  
前記第2のレジストをマスクとして前記保護膜の一部を残存させるようにエッチングし、

前記第2のレジスト及び前記残存させた保護膜をマスクとして、前記半導体膜の前記n  
チャネル型TFTの低濃度不純物領域となる領域に不純物元素を添加し、

前記残存させた保護膜を除去し、

前記半導体膜をパターニングして複数の活性層を形成し、

前記活性層に接してゲート絶縁膜を形成し、

前記ゲート絶縁膜の上に所定の波長の光を透過する導電膜を形成し、

前記遮光膜をマスクとした裏面露光により前記導電膜の上に前記第2のレジストよりも  
大きい第3のレジストを形成し、

前記第3のレジストをマスクとして前記導電膜をエッチングして前記nチャネル型TFT  
のゲート配線を形成し、

pチャネル型TFTのソース領域及びドレイン領域となる領域以外を第4のレジストで  
覆い、前記導電膜をエッチングして前記pチャネル型TFTのゲート配線を形成し、

前記第4のレジストをマスクとして前記複数の活性層の前記pチャネル型TFTのソー  
ス領域及びドレイン領域となる領域に不純物元素を添加し、

前記nチャネル型TFT及びpチャネル型TFTのゲート配線の上方に樹脂材料である  
絶縁膜を形成し、

前記樹脂材料でなる絶縁膜にコンタクトホールを形成し、

ソース配線及びドレイン配線を形成し、

前記ドレイン配線に一部が重なるようにして透明導電膜である画素電極を形成すること  
を特徴とする電気光学装置の作製方法。

#### 【請求項4】

基板上に遮光膜を形成し、

前記遮光膜の上に珪素を含む絶縁膜を形成し、

前記珪素を含む絶縁膜の上に半導体膜を形成し、

前記遮光膜をマスクとした裏面露光により前記半導体膜の上に前記遮光膜と同じ大きさ  
の第1のレジストを形成し、

前記第1のレジストをマスクとして、前記半導体膜のnチャネル型TFTのソース領域  
及びドレイン領域となる領域に不純物元素を添加し、

前記半導体膜の上に保護膜を形成し、

前記遮光膜をマスクとした裏面露光により前記保護膜上に前記第1のレジストよりも小  
さい第2のレジストを形成し、

前記nチャネル型TFTのチャネル形成領域及び低濃度不純物領域を形成するために、  
前記第2のレジストをマスクとして前記保護膜の一部を残存させるようにエッチングし、

前記第2のレジスト及び前記残存させた保護膜をマスクとして、前記半導体膜の前記n  
チャネル型TFTの低濃度不純物領域となる領域に不純物元素を添加し、

前記残存させた保護膜を除去し、

前記半導体膜をパターニングして複数の活性層を形成し、

前記活性層に接してゲート絶縁膜を形成し、

前記ゲート絶縁膜の上に所定の波長の光を透過する導電膜を形成し、

前記遮光膜をマスクとした裏面露光により前記導電膜の上に前記第2のレジストよりも  
大きい第3のレジストを形成し、

前記第3のレジストをマスクとして前記導電膜をエッチングして前記nチャネル型TFT  
のゲート配線を形成し、

pチャネル型TFTのソース領域及びドレイン領域となる領域以外を第4のレジストで  
覆い、前記導電膜をエッチングして前記pチャネル型TFTのゲート配線を形成し、

前記第4のレジストをマスクとして前記複数の活性層の前記pチャネル型TFTのソー  
ス領域及びドレイン領域となる領域に不純物元素を添加し、

前記 n チャネル型 TFT 及び p チャネル型 TFT のゲート配線の上方に樹脂材料でなる絶縁膜を形成し、

前記樹脂材料でなる絶縁膜にコンタクトホールを形成し、ソース配線及びドレイン配線を形成する電気光学装置の作製方法であって、

画素部に形成されたドレイン配線は、前記ソース配線及び前記ゲート配線で囲まれた画素内に形成され、且つ、前記画素が有する面積の 70 ~ 95 % を占めることを特徴とする電気光学装置の作製方法。

【請求項 5】

請求項 1 乃至 請求項 4 において、前記保護膜は珪素を含む絶縁膜と、樹脂材料でなる絶縁膜と、を有する積層膜であることを特徴とする電気光学装置の作製方法。

【請求項 6】

請求項 1 乃至 請求項 4 において、前記所定の波長とは、前記裏面露光によって前記 n チャネル型 TFT のゲート配線を形成する際に用いる光の波長であることを特徴とする電気光学装置の作製方法。