## (19) **日本国特許庁(JP)**

# 再 公 表 特 許(A1)

(11) 国際公開番号

W02003/071553

発行日 平成17年6月16日 (2005.6.16)

(43) 国際公開日 平成15年8月28日 (2003.8.28)

(51) Int.C1.<sup>7</sup> F I

G11C 17/18 G11C 17/00 306A HO1L 21/822 HO1L 27/04 U HO1L 21/8246 HO1L 27/10 433

HO1L 27/04 HO1L 27/112

審査請求 有 予備審査請求 有 (全 23 頁)

出願番号 特願2003-570363 (P2003-570363)

(21) 国際出願番号 PCT/JP2002/001466

 (22) 国際出願日
 平成14年2月20日 (2002. 2. 20)

 (81) 指定国
 EP (AT, BE, CH, CY, DE, DK, ES, F1, FR,

GB, GR, IE, IT, LU, MC, NL, PT, SE, TR), CN, JP, KR, SG, US

(71) 出願人 503121103

株式会社ルネサステクノロジ

東京都千代田区丸の内二丁目4番1号

(71)出願人 000233169

株式会社日立超エル・エス・アイ・システ

ムズ

東京都小平市上水本町5丁目22番1号

(74)代理人 100089071

弁理士 玉村 静世

(72) 発明者 宮崎 晋也

東京都小平市上水本町5丁目22番1号 株式会社日立超エル・エス・アイ・システ

ムズ内

最終頁に続く

#### (54) 【発明の名称】半導体集積回路

## (57)【要約】

半導体集積回路は、不揮発性メモリと前記不揮発性メモ リの記憶情報を利用して論理演算処理を行なうロジック 回路とを1個の半導体基板に有する。不揮発性メモリは 、ビット線(bl,blb)、ワード線(wl\_n)、 及びメモリセル(20)を有する。メモリセルは、ゲー ト電極がワード線に接続されたMOSトランジスタ(M 1, M2)を有し、前記MOSトランジスタの一方のソ ース・ドレイン電極がソース線 ( c s ) に接続された状 態又はフローティングにされた状態に応じて情報記憶が 行われている。前記メモリセルに対するアクセス動作の 所定期間以外ではメモリセルを構成する前記MOSトラ ンジスタのソース・ドレイン電極間の電位差をゼロとす るから、スタンバイ時にメモリセルにはサブスレッショ ルドリーク電流が流れない。アクセス動作の所定期間で は前記MOSトランジスタのソース・ドレイン電極間に 電位差を形成するから、ワード線選択によるビット線電 位の変化が可能になる。



#### 【特許請求の範囲】

### 【請求項1】

不揮発性メモリと前記不揮発性メモリの記憶情報を利用して論理演算処理を行なうロジッ ク回路とを1個の半導体基板に有する半導体集積回路であって、

前記不揮発性メモリは、ビット線、ワード線、及びメモリセルを有し、

前 記 メ モ リ セ ル は ゲ ー ト 電 極 が ワ ー ド 線 に 接 続 さ れ た M O S ト ラ ン ジ ス タ を 有 し 、 前 記 M OSトランジスタの一方のソース・ドレイン電極が電流経路に接続された状態又はフロー ティングにされた状態に応じて情報記憶が行われており、

前記メモリセルに対するアクセス動作の所定期間で前記MOSトランジスタのソース・ド レイン 電 極 間 に 電 位 差 を 形 成 し 、 前 記 所 定 期 間 以 外 で は 前 記 M O S ト ラ ン ジ ス タ の ソ ー ス ・ドレイン電極間の電位差をゼロとする制御回路を有することを特徴とする半導体集積回 路。

#### 【請求項2】

前記MOSトランジスタのソース・ドレイン電極間に電位差を形成するタイミングはワー ド 線 選 択 タ イ ミ ン グ と 同 時 又 は そ れ 以 降 で あ る こ と を 特 徴 と す る 請 求 の 範 囲 第 1 項 記 載 の 半導体集積回路。

#### 【請求項3】

前記不揮発性メモリとロジック回路は共通の電源電圧を動作電源電圧とすることを特徴と する請求の範囲第1項記載の半導体集積回路。

### 【請求項4】

前 記 電 流 経 路 へ の 接 続 状 態 又 は フ ロ ー テ ィ ン グ 状 態 は 、 ビ ッ ト 線 と 反 対 側 の 一 方 の ソ ー ス ・ドレイン 電 極 が 所 定 の 信 号 線 に 接 続 す る こ と の 有 無 に よ り 決 定 さ れ る こ と を 特 徴 と す る 請求の範囲第1項記載の半導体集積回路。

#### 【請求項5】

前 記 ビ ッ ト 線 に 沿 っ て 配 置 さ れ る 複 数 の メ モ リ セ ル の 夫 々 に 含 ま れ る M O S ト ラ ン ジ ス タ は、共通ウェルに形成され、オフ電位がゲート電極に与えられるダミーMOSトランジス タで電気的に分離されることを特徴とする請求の範囲第1項又は第4項記載の半導体集積 回路。

## 【請求項6】

1 個 の メ モ リ セ ル は 2 個 の M O S ト ラ ン ジ ス タ を 有 し 、 2 個 の M O S ト ラ ン ジ ス タ の 他 方 のソース・ドレイン電極は相補ビット線を成す別々のビット線に接続され、2個のMOS トランジスタのゲート電極は共通のワード線に接続されることを特徴とする請求の範囲第 4項記載の半導体集積回路。

## 【請求項7】

1 個のメモリセルは 2 個のMOSトランジスタを有し、 2 個のMOSトランジスタの他方 のソース・ドレイン電極は相補ビット線を成す別々のビット線に接続され、2個のMOS ト ラ ン ジ ス タ の ゲ ー ト 電 極 は 共 通 の ワ ー ド 線 に 接 続 さ れ る こ と を 特 徴 と す る 請 求 の 範 囲 第 5 項記載の半導体集積回路。

## 【請求項8】

前 記 相 補 ビット 線 の 電 位 差 を 増 幅 す る ア ン プ を 有 す る こ と を 特 徴 と す る 請 求 の 範 囲 第 6 項 記載の半導体集積回路。

#### 【請求項9】

前 記 相 補 ビット 線 の 電 位 差 を 増 幅 す る ア ン プ を 有 す る こ と を 特 徴 と す る 請 求 の 範 囲 第 7 項 記載の半導体集積回路。

#### 【請求項10】

不揮発性メモリと前記不揮発性メモリの記憶情報を利用して論理演算処理を行なうロジッ ク回路とを1個の半導体基板に有する半導体集積回路であって、

前 記 不 揮 発 性 メ モ リ は 、 メ モ リ セ ル 、 ワ ー ド 線 、 相 補 ビ ッ ト 線 、 及 び 前 記 相 補 ビ ッ ト 線 に 接続する差動アンプを有し、

前記メモリセルはゲート電極が夫々同じワード線に接続された一対のMOSトランジスタ

10

20

30

40

を有し、夫々のMOSトランジスタの一方のソース・ドレイン電極は相補ビット線の対応するビット線に別々に接続され、一方のMOSトランジスタの他方のソース・ドレイン電極は所定の電圧が与えられる電圧信号線に接続され、他方のMOSトランジスタの他方のソース・ドレイン電極はフローティング状態にされることを特徴とする半導体集積回路。

#### 【請求項11】

前記不揮発性メモリとロジック回路は共通の電源電圧を動作電源電圧とすることを特徴とする請求の範囲第 1 0 項記載の半導体集積回路。

## 【請求項12】

不揮発性メモリと前記不揮発性メモリの記憶情報を利用して論理演算処理を行なうロジック回路とを 1 個の半導体基板に有する半導体集積回路であって、

前記不揮発性メモリは、メモリセル、ワード線、相補ビット線、及び前記相補ビット線に接続する差動アンプを有し、

前記メモリセルはゲート電極が夫々同じワード線に接続された一対のMOSトランジスタを有し、一方のMOSトランジスタのソース・ドレイン電極はビット線と所定の電圧が与えられる電圧信号線に接続され、他方のMOSトランジスタのソース・ドレイン電極はビット線又は前記電圧信号線に対してフローティング状態にされ、

前記電圧信号線には、前記メモリセルに対するアクセス動作の所定期間で前記ビット線との間に電位差を形成する電圧が印加され、前記所定期間以外では前記ビット線との間の電位差をゼロとする電圧が印加されることを特徴とする半導体集積回路。

#### 【請求項13】

前記不揮発性メモリとロジック回路は共通の電源電圧を動作電源電圧とすることを特徴とする請求の範囲第 1 2 項記載の半導体集積回路。

### 【請求項14】

前記アクセス動作の所定期間以外において前記電圧信号線及び相補ビット線は電源電圧にされ、前記所定期間において前記電圧信号線は回路の接地電圧にディスチャージされることを特徴とする請求の範囲第12項記載の半導体集積回路。

## 【請求項15】

前記所定期間において前記電圧信号を回路の接地電圧にディスチャージするタイミングは ワード線によるメモリセルの選択タイミングと同時又はそれよりも遅いことを特徴とする 請求の範囲第14項記載の半導体集積回路。

#### 【請求項16】

不揮発性メモリと前記不揮発性メモリの記憶情報を利用して論理演算処理を行なうロジック回路とを 1 個の半導体基板に有する半導体集積回路であって、

前記不揮発性メモリとロジック回路は共通の電源電圧を動作電源電圧とし、

前記不揮発性メモリは、メモリセル、ワード線、相補ビット線、及び前記相補ビット線に接続する差動アンプを有し、

前記メモリセルはゲート電極が夫々同じワード線に接続された一対のMOSトランジスタを有し、一方のMOSトランジスタのソース・ドレイン電極はビット線と所定の電圧が与えられる電圧信号線に接続され、他方のMOSトランジスタのソース・ドレイン電極はビット線又は前記電圧信号線に対してフローティング状態にされ、

前記ビット線に沿って配置される複数のメモリセルの夫々に含まれる前記MOSトランジスタは共通ウェルに形成され、それらMOSトランジスタはオフ電位がゲート電極に与えられるダミーMOSトランジスタで電気的に分離されることを特徴とする半導体集積回路

## 【請求項17】

不揮発性メモリと前記不揮発性メモリの記憶情報を利用して論理演算処理を行なうロジック回路とを 1 個の半導体基板に有する半導体集積回路であって、

前記不揮発性メモリとロジック回路は共通の電源電圧を動作電源電圧とし、

前記不揮発性メモリは、ビット線、ワード線、及びメモリセルを有し、

前記メモリセルはゲート電極がワード線に接続されたMOSトランジスタを有し、前記M

20

10

30

40

OSトランジスタの一方のソース・ドレイン電極が電流経路に接続された状態又はフロー ティングにされた状態に応じて情報記憶が行われており、

前 記 電 流 経 路 へ の 接 続 状 態 又 は フ ロ ー テ ィ ン グ 状 態 は 、 ビ ッ ト 線 と 反 対 側 の 一 方 の ソ ー ス ・ドレイン電極が所定の信号線に接続することの有無により決定され、

前 記 ビット 線 に 沿 っ て 配 置 さ れ る 複 数 の メ モ リ セ ル の 夫 々 に 含 ま れ る M O S ト ラ ン ジ ス タ は、共通ウェルに形成され、オフ電位がゲート電極に与えられるダミーMOSトランジス タで電気的に分離されることを特徴とする半導体集積回路。

## 【請求項18】

不揮発性メモリを有する半導体集積回路であって、

前 記 不 揮 発 性 メ モ リ は 、 相 補 ビ ッ ト 線 と 、 ワ ー ド 線 と 、 前 記 相 補 ビ ッ ト 線 と 前 記 ワ ー ド 線 に接続されたメモリセルと、前記相補ビット線に接続された差動アンプと、を含み、 前記メモリセルは、前記相補ビット線のうちの一方のビット線に接続された一方のソース ・ドレイン電極と前記ワード線に接続されたゲート電極とを有する第1MOSトランジス

タと、前記相補ビット線のうちの他方のビット線に接続された一方のソース・ドレイン電 極と前記ワード線に接続されたゲート電極とを有する第2MOSトランジスタとを含み、 前 記 第 1 M O S ト ラ ン ジ ス タ の 他 方 の ソ - ス ・ ド レ イ ン 電 極 は 所 定 の 電 圧 が 与 え ら れ る 電 圧信号線に接続され、

前記第2MOSトランジスタの他方のソース・ドレイン電極はフローティング状態にされ ることを特徴とする半導体集積回路。

#### 【請求項19】

不揮発性メモリを有する半導体集積回路であって、

前 記 不 揮 発 性 メ モ リ は 、 相 補 ビ ッ ト 線 と 、 ワ ー ド 線 と 、 前 記 相 補 ビ ッ ト 線 と 前 記 ワ ー ド 線 に接続されたメモリセルと、前記相補ビット線に接続された差動アンプと、を含み、

前記メモリセルは、前記相補ビット線のうちの一方のビット線に接続された一方のソース ・ドレイン電極と前記ワード線に接続されたゲート電極とを有する第1MOSトランジス タと、前記相補ビット線のうちの他方のビット線に接続された一方のソース・ドレイン電 極と前記ワード線に接続されたゲート電極とを有する第2MOSトランジスタとを含み、 前 記 第 1 M O S ト ラ ン ジ ス タ の 他 方 の ソ ー ス ・ ド レ イ ン 電 極 は 所 定 の 電 圧 が 与 え ら れ る 電 圧信号線に接続され、

前 記 電 圧 信 号 線 に は 、 メ モ リ セ ル の ア ク セ ス 動 作 の 所 定 期 間 以 外 に お い て 一 方 の ソ ー ス ・ ドレイン電極との間の電位差をゼロにするための電圧が印加されることを特徴とする半導 体集積回路。

#### 【請求項20】

前 記 メ モ リ セ ル の ア ク セ ス 動 作 の 所 定 期 間 以 外 に お い て 前 記 電 圧 信 号 線 と ビ ッ ト 線 は 電 源 電圧にされることを特徴とする請求の範囲第19項記載の半導体集積回路。

前 記 メ モ リ セ ル の ア ク セ ス 動 作 の 所 定 期 間 に お い て 前 記 電 圧 信 号 線 は 回 路 の 接 地 電 圧 に デ ィ ス チ ャ ー ジ さ れ る こ と を 特 徴 と す る 請 求 の 範 囲 第 1 9 項 記 載 の 半 導 体 集 積 回 路 。

## 【請求項22】

前 記 所 定 期 間 に お い て 前 記 電 圧 信 号 を 回 路 の 接 地 電 圧 に デ ィ ス チ ャ ー ジ す る タ イ ミ ン グ は ワード線によるメモリセルの選択タイミングと同時又はそれよりも遅いことを特徴とする 請求の範囲第21項記載の半導体集積回路。

## 【請求項23】

不揮発性メモリを有する半導体集積回路であって、

前 記 不 揮 発 性 メ モ リ は 、 相 補 ビ ッ ト 線 と 、 ワ ー ド 線 と 、 前 記 相 補 ビ ッ ト 線 と 前 記 ワ ー ド 線 に接続されたメモリセルと、前記相補ビット線に接続された差動アンプと、を含み、

前記メモリセルは、前記相補ビット線のうちの一方のビット線に接続された一方のソース ・ドレイン 電 極 と 前 記 ワ ー ド 線 に 接 続 さ れ た ゲ ー ト 電 極 と を 有 す る 第 1 M O S ト ラン ジ ス タ と 、 前 記 相 補 ビ ッ ト 線 の う ち の 他 方 の ビ ッ ト 線 に 接 続 さ れ た 一 方 の ソ ー ス ・ ド レ イ ン 電 極と前記ワード線に接続されたゲート電極とを有する第2MOSトランジスタとを含み、

20

10

30

40

20

30

40

50

個々のメモリセルにおいて前記第1MOSトランジスタ又は第2MOSトランジスタの何れか一方のトランジスタの他方のソース・ドレイン電極は所定の電圧が与えられる電圧信号線に接続され、

ビット線を共有して隣接する第1MOSトランジスタの夫々の他方のソース・ドレイン電極の間に第3トランジスタが形成され、第3トランジスタはオフ状態に制御されることを特徴とする半導体集積回路。

#### 【請求項24】

不揮発性メモリを有する半導体集積回路であって、

前記不揮発性メモリは、相補ビット線と、第1ワード線と、第2ワード線と、前記相補ビット線と前記第1ワード線に接続された第1メモリセルと、前記相補ビット線と前記第2ワード線に接続された第2メモリセルと、前記相補ビット線に接続された差動アンプと、を含み、

前記第1メモリセルは、所定の電圧が与えられる電圧信号線と前記相補ビット線のうちの一方のビット線との間に接続されるソース・ドレイン経路と前記第1ワード線に接続されたゲート電極とを有する第1MOSトランジスタと、その一方がフローティングとされるソース・ドレイン電極と前記第1ワード線に接続されたゲート電極とを有する第2MOSトランジスタとを含み、

前記第2メモリセルは、前記電圧信号線と前記相補ビット線のうちの前記一方のビット線との間に接続されるソース・ドレイン経路と前記第2ワード線に接続されたゲート電極とを有する第3MOSトランジスタと、その一方がフローティングとされるソース・ドレイン電極と前記第2ワード線に接続されたゲート電極とを有する第4MOSトランジスタとを含み、

前記第1MOSトランジスタのソース・ドレイン電極の一方と前記第3MOSトランジスタのトランジスタのソース・ドレイン電極の一方とに接続されたソース・ドレイン電極を有しオフ状態に制御される第5トランジスタを含み、

前記第2MOSトランジスタのソース・ドレイン電極の一方と前記第4MOSトランジスタのトランジスタのソース・ドレイン電極の一方とに接続されたソース・ドレイン電極を有しオフ状態に制御される第6トランジスタを含むことを特徴とする半導体集積回路。

## 【請求項25】

前記第2MOSトランジスタの前記ソース・ドレイン電極の他方は前記相補ビット線の他方に接続され、

前記第4MOSトランジスタの前記ソース・ドレイン電極の他方は前記相補ビット線の他方に接続される請求の範囲第24項記載の半導体集積回路。

## 【請求項26】

前記電圧信号線には、前記不揮発性メモリのアクセス動作の所定期間以外において前記第1及び第3MOSトランジスタのソース・ドレイン電極間の電位差を実質的にゼロにするための電圧が印加されることを特徴とする請求の範囲第25項記載の半導体集積回路。

#### 【請求項27】

前記不揮発性メモリのアクセス動作の第1期間において前記第1MOSトランジスタのソース・ドレイン電極間の電位差及び前記第3MOSトランジスタのソース・ドレイン電極間の電位差を実質的にゼロにし、前記不揮発性メモリのアクセス動作の第2期間において前記第1MOSトランジスタのソース・ドレイン電極間及び前記第3MOSトランジスタのソース・ドレイン電極間に所定の電位差を与える回路を含むことを特徴とする請求の範囲第25項記載の半導体集積回路。

#### 【請求項28】

前記不揮発性メモリのアクセス動作の第 1 期間において前記第 1 M O S トランジスタのソース・ドレイン電極間の電位差及び前記第 3 M O S トランジスタのソース・ドレイン電極間の電位差を実質的にゼロにし、前記不揮発性メモリのアクセス動作の第 2 期間において前記第 1 M O S トランジスタのソース・ドレイン電極間及び前記第 3 M O S トランジスタのソース・ドレイン電極間に所定の電位差を与える回路を含むことを特徴とする請求の範

囲第24項記載の半導体集積回路。

### 【請求項29】

不揮発性メモリを有する半導体集積回路であって、

前記不揮発性メモリは、ビット線と、第1ワード線と、第2ワード線と、前記ビット線と前記第1ワード線に接続された第1メモリセルと、前記ビット線と前記第2ワード線に接続されたアンプと、を含み、

前記第1メモリセルは、所定の電圧が与えられる電圧信号線と前記ビット線とに接続されるソース・ドレイン電極と前記第1ワード線に接続されたゲート電極とを有する第1MOSトランジスタを含み、

前記第2メモリセルは、その一方がフローティングとされその他方が前記ビット線に接続されるソース・ドレイン電極と前記第2ワード線に接続されたゲート電極とを有する第2 MOSトランジスタを含み、

前記不揮発性メモリのアクセス動作の第1期間において前記第1MOSトランジスタのソース・ドレイン電極間の電位差を実質的にゼロにし、前記不揮発性メモリのアクセス動作の第2期間において前記第1MOSトランジスタのソース・ドレイン電極間に所定の電位差を与える回路を含むことを特徴とする半導体集積回路。

## 【請求項30】

前記第1MOSトランジスタのソース・ドレイン電極の一方と前記第2MOSトランジスタのトランジスタのソース・ドレイン電極の一方とに接続されたソース・ドレイン電極を有しオフ状態に制御される第3トランジスタを含むことを特徴とする請求の範囲第29項記載の半導体集積回路。

#### 【請求項31】

不揮発性メモリを有する半導体集積回路であって、

前記不揮発性メモリは、ビット線と、第1ワード線と、第2ワード線と、前記ビット線と前記第1ワード線に接続された第1メモリセルと、前記ビット線と前記第2ワード線に接続されたアンプと、を含み、

前記第1メモリセルは、所定の電圧が与えられる電圧信号線と前記ビット線とに接続されるソース・ドレイン電極と前記第1ワード線に接続されたゲート電極とを有する第1MOSトランジスタを含み、

前記第2メモリセルは、その一方がフローティングとされその他方が前記ビット線に接続されるソース・ドレイン電極と前記第2ワード線に接続されたゲート電極とを有する第2 MOSトランジスタを含み、

前記第1MOSトランジスタのソース・ドレイン電極の一方と前記第2MOSトランジスタのトランジスタのソース・ドレイン電極の一方とに接続されたソース・ドレイン電極を有しオフ状態に制御される第3トランジスタを含むことを特徴とする半導体集積回路。

## 【発明の詳細な説明】

#### 技術分野

本発明は、不揮発性メモリを有する半導体集積回路、特にその不揮発性メモリの高速化と低消費電力化のための改良に関し、例えばマイクロコンピュータもしくはシステムLSI等に適用して有効な技術に関する。

## 背景技術

特開平1-100797号、特開平2-14495号、特開平10-320993号の各公報にはビット線間に2トランジスタ構成のメモリセルを設け、相補出力を相補ビット線に読み出すROM(Read Only Memory)について記載される。

特開平10-64292号公報には初期状態(スタンバイ状態)でビット線対を回路の接地電圧とするROMについて記載される。特開平11-16384号公報にはメモリセルトランジスタのソース電極を回路の接地電圧に接続し、メモリセルトランジスタのビット線にプルダウン回路を設けたマスクROMが記載される。

特開平7-78489号公報にはメモリセルトランジスタとのコンタクト(ROMの目) をソース線との間で形成するマスクROMについて記載される。 20

30

40

30

40

50

特開2000-012707公報には、記憶素子間のデータを隔離する為に記憶素子のドレイン間の(フィールド酸化膜)領域に、ゲート電極に記憶素子のソース電位(回路の接地電圧)を受けるMOS型半導体素子で構成して、記憶素子の高密度化を図ったROMについて記載がある。

本発明者は、ROMと前記ROMの記憶情報を利用するCPUなどのロジック回路などを備えたマイクロコンピュータ又はシステムLSIなどの半導体集積回路の性能につい動作を良に見た。これによれば、上記半導体集積回路の動作性能を向上させるには、CPUの動作速度に見合うアクセス速度をROMに実現し、また、半導体集積回路全体で消費できるとの方用性について見出した。また、ロジック回路の高速化と高集積化により動作電圧が低電圧化される傾向に有り、これに伴って、オンチップROMもロジック回路と同じ低電圧で動作させることがコスト面等から要求される。動作電源の低電圧化によりサブスく、メモリアクセス時に非選択の多くのメモリセルに流れるサブスレッショルドリーク電流による無駄な電力消費の増大が問題になる。そればかりではマッとリアクセス時に非選択の多くのメモリセルに流れるサブスレッショルドリーク電流とのメモリセルに流れるであり、メモリ動作のにはそれを利用するデータ処理動作の信頼性も失われてしまう。

本発明の目的は、オンチップの不揮発性メモリの動作電源が低電圧化されても、不揮発性 メモリに対する読み出し動作の安定化、高速化、低消費電力を実現できる半導体集積回路 を提供することにある。

本発明の別の目的は、オンチップのロジック回路と共にオンチップの不揮発性メモリの動作電源が低電圧化されても、ロジック回路の動作速度に見合うアクセス速度をROMに実現することができ、また、半導体集積回路全体で消費できる電力の多くをロジック回路に割当てられるようにROMを低消費電力化することができる半導体集積回路を提供することにある。

本発明の上記並びにその他の目的と新規な特徴は本明細書の以下の記述と添付図面から明らかにされるであろう。

## 発明の開示

尚、本明細書においてMOSトランジスタとは絶縁ゲート型の電界効果トランジスタを総称する。この種のトランジスタにおいてソース電極とドレイン電極はそこに印加される電圧の高低によって決まる相対的な概念であり、夫々を総称する場合にはソース・ドレイン電極と記す。

望ましい一つの態様として、前記MOSトランジスタのソース・ドレイン電極間に電位差を形成するタイミングを、ワード線選択タイミングと同時又はそれ以降とする。前記MOSトランジスタのソース・ドレイン電極間に電位差を形成すると、全てのメモリセルでMOSトランジスタにサプスレッショルド電流が流れようとする。この場合に、前記電位差

30

40

50

形成タイミングをワード線選択タイミングと同時又はそれ以降とすれば、電位差形成によって流れるサブスレッショルドリーク電流と選択メモリセルに流れる電流との差が比較的大きくなり、アクセス非選択の多数のメモリセルに流れるサブスレッショルドリーク電流とアクセス選択メモリセルに流れる情報電流との区別が困難になる虞を未然に防止することができる。このことが、半導体集積回路における不揮発性メモリのメモリ動作、さらにはそれを利用するロジック回路によるデータ処理動作の信頼性を保証する。

前記不揮発性メモリとロジック回路は、例えば共通の電源電圧を動作電源電圧とする。ロジック回路の高速化と素子の微細化により動作電源電圧が低電圧化されるとき、オンチップ不揮発性メモリもロジック回路と同じ低電圧電源で動作させることが要求される。これを考慮したとき、上記より、低電圧電源によって不揮発性メモリで顕在化されるサブスレッショルドリークによる無駄な電力消費が低減されるので、半導体集積回路全体で消費できる電力の多くをロジック回路に割当てることが可能になる。ロジック回路で消費可能な電力量という観点においてロジック回路の処理能力を向上させることが可能になる。例えば本発明に係る半導体集積回路を電池電源を用いるデータ処理処理システムに適用するような場合に効果的である。

《ビット線負荷の均一化》本発明の望ましい別の態様では、上記手段に加えて、前記電流経路への接続状態又はフローティング状態を、ビット線と反対側の一方のソース・ドレイン電極が所定の信号線に接続することの有無により決定する構造を採用してもよい。これにより、どのメモリセルのMOSトランジスタもビット線に対しては接続状態にされる。これにより、ビット線から見える負荷(ビット線負荷)を各ビット線間で均一化するのに役立つ。これは、読み出し動作の安定化と高速化に役立つ。

《相補ビット線構造》本発明の望ましい別の態様では、上記手段に加えて、1個のメモリセルに2個のMOSトランジスタを用意し、2個のMOSトランジスタの夫々の他方のソース・ドレイン電極を相補ビット線を成す別々のビット線に接続し、ゲート電極を共通のワード線に接続する、メモリセル構造を採用してもよい。読み出し系に相補ビット線構造を採用することにより、低電圧動作により信号振幅が小さくなっても、差動増幅などによって記憶情報の読み出し及びその論理値判定を安定化させ、また、高速化することが可能である。差動増幅には、例えば前記相補ビット線の電位差を増幅するアンプを利用すればよい。

[2]《相補ビット線構造とビット線負荷の均一化》前記相補ビット線構造とビット線負荷の均一化の観点による本発明の半導体集積回路は、不揮発性メモリと前記不揮発性メモリの記憶情報を利用して論理演算処理を行なうロジック回路とを1個の半導体基板に有する。前記不揮発性メモリは、メモリセル、ワード線、相補ビット線、及び前記相補ビット線に接続する差動アンプを有する。前記メモリセルはゲート電極が夫々同じワード線に接続された一対のMOSトランジスタを有し、夫々のMOSトランジスタの一方のソース・

30

40

50

ドレイン電極は相補ビット線の対応するビット線に別々に接続され、一方のMOSトランジスタの他方のソース・ドレイン電極は所定の電圧が与えられる電圧信号線に接続され、他方のMOSトランジスタの他方のソース・ドレイン電極はフローティング状態にされる

前記不揮発性メモリとロジック回路は共通の電源電圧を動作電源電圧とするものであってよい。

[3]《相補ビット線構造とサブスレッショルドリーク低減》相補ビット線構造とサブスレッショルドリーク低減の観点による本発明の半導体集積回路は、不揮発性メモリと前記不揮発性メモリの記憶情報を利用して論理演算処理を行なうロジック回路とを1個の半導体基板に有する。前記不揮発性メモリは、メモリセル、ワード線、相補ビット線、及び前記相補ビット線に接続する差動アンプを有する。前記メモリセルはゲート電極が夫々同じワード線に接続された一対のMOSトランジスタを有し、一方のMOSトランジスタのソース・ドレイン電極はビット線と所定の電圧が与えられる電圧信号線に接続され、他方のMOSトランジスタのソース・ドレイン電極はビット線又は前記電圧信号線に対してフローティング状態にされる。前記電圧信号線には、前記メモリセルに対するアクセス動作の所定期間で前記ビット線との間に電位差を形成する電圧が印加され、前記所定期間以外では前記ビット線との間の電位差をゼロとする電圧が印加される。

本発明の望ましい一つの態様として、前記不揮発性メモリとロジック回路は共通の電源電圧を動作電源電圧とするものであってよい。

本発明の望ましい別の態様では、前記アクセス動作の所定期間以外において前記電圧信号線及び相補ビット線が電源電圧にされ、前記所定期間において前記電圧信号線が回路の接地電圧にディスチャージされるようにしてよい。これとは逆に、所定期間以外において前記電圧信号線及び相補ビット線をディスチャージし、前記所定期間にビット線を電源電圧にチャージしてもよいが、動作可能になるまでのビット線充電に比較的内外時間を要することになる。

本発明の望ましい別の態様では、前記所定期間において前記電圧信号を回路の接地電圧に ディスチャージするタイミングはワード線によるメモリセルの選択タイミングと同時又は それよりも遅いのがよい。

[4]《相補ビット線構造とダミーMOS分離構造》相補ビット線構造とダミーMOS分離構造の観点による本発明の半導体集積回路は、不揮発性メモリと前記不揮発性メモリの記憶情報を利用して論理演算処理を行なうロジック回路とを1個の半導体基板に有する。前記不揮発性メモリとロジック回路は共通の電源電圧を動作電源電圧とする。前記不揮発性メモリセル、ワード線、相補ビット線、及び前記相補ビット線に接続された一対のMOSトランジスタを有し、一方のMOSトランジスタのソース・ドレイン電極はビット線と所定の電圧が与えられる電圧信号線に対してフローティング状態にされるいと所定の電圧が与えられる電圧信号線に対してフローティング状態にされる前記ビット線に沿って配置される複数のメモリセルの夫々に含まれる前記MOSトランジスタは共通ウェルに形成され、それらMOSトランジスタはオフ電位がゲート電極に与えられるダミーMOSトランジスタで電気的に分離される。

[5] 《ビット線負荷均一化とダミーMOS分離構造》ビット線負荷均一化とダミーMOS分離構造の観点による本発明の半導体集積回路は、不揮発性メモリと前記不揮発性メモリの記憶情報を利用して論理演算処理を行なうロジック回路とを1個の半導体基板に有する。前記不揮発性メモリとロジック回路は共通の電源電圧を動作電源電圧とする。前記メモリセルはゲート電極がワード線に接続されたMOSトランジスタを有し、前記MOSトランジスタの一方のソース・ドレイン電極が電流経路への接続状態又はフローティングにされた状態に応じて情報記憶が行われている。前記電流経路への接続状態又はフローティング状態は、ビット線と反対側の一方のソース・ドレイン電極が所定の信号線に接続することの有無により決定される。前記ビット線に沿って配置される複数のメモリセルの夫々に含まれる

20

30

40

50

MOSトランジスタは、共通ウェルに形成され、オフ電位がゲート電極に与えられるダミーMOSトランジスタで電気的に分離される。

[6]《相補ビット線構造とビット線負荷の均一化》相補ビット線構造とビット線負荷均一化の観点による本発明の更に別の半導体集積回路は不揮発性メモリを有し、この前記不揮発性メモリは、相補ビット線と、ワード線と、前記相補ビット線と前記ワード線に接続された差動アンプと、を含む。前記メモリセルは、前記相補ビット線のうちの一方のビット線に接続された一方のソース・ドレイン電極と前記ワード線に接続されたゲート電極とを有する第1MOSトランジスタと、前記相補ビット線のうちの他方のビット線に接続された一方のソース・ドレイン電極と前記ワード線に接続されたゲート電極とを有する第2MOSトランジスタとを含む。前記第1MOSトランジスタの他方のソース・ドレイン電極は所定の電圧が与えられる電圧信号線に接続される。前記第2MOSトランジスタの他方のソース・ドレイン電極はフローティング状態にされる。

[7] 《相補ビット線構造とサブスレッショルドリーク低減》相補ビット線構造とサブスレッショルドリーク低減の観点による本発明の更に別の半導体集積回路は不揮発性メモリを有し、前記不揮発性メモリセルと、前記相補ビット線と、前記相補ビット線に接続された差動アンプと、をりむ。前記メモリセルは、前記相補ビット線のうちの一方のビット線に接続された一方のソース・ドレイン電極と前記ワード線に接続されたゲート電極とを有する第1 MOSトランジスタと、前記相補ビット線のうちの他方のビット線に接続された一方のソース・ドレイン電極と前記ワード線に接続されたゲート電極とを有する第2 MOSトランジスタとを含む。前記第1 MOSトランジスタの他方のソース・ドレイン電極は所定の電圧が与えられる電圧信号線に接続される。前記電圧信号線には、メモリセルのアクセス動作の所定期間以外において一方のソース・ドレイン電極との間の電位差をゼロにするための電圧が印加される。

[8] 《相補ビット線構造とダミーMOS分離構造》相補ビット線構造とダミーMOS分離構造の観点による本発明の更に別の半導体集積回路は不揮発性メモリを有し、前記接に接れたメモリセルと、前記相補ビット線と、前記相補ビット線に接続された差動アンプと、を含む。前記メートに接続されたが一下電極とを有する第1MOSトランジスタと前記ワード線に接続されたゲート電極とを有する第1MOS・ドレイン電極と前記ワード線に接続されたゲート電極とを有する第1MOS・ドレイン電極との一方のビット線に接続されたゲート電極とを有する第2MOSトランジスタの何れか一日において前記第1MOSトランジスタの何れからではいる。ビット線を共有して隣接する第1MOSトランジスタの他方のソース・ドレイン電極は所定の電圧が与えられる電圧信号線に接による。ビット線を共有して隣接する第1MOSトランジスタの地方のソースが形成され、第3トランジスタがダミーMOSトランジスタを構成する。

発明を実施するための最良の形態

第2図には本発明に係る半導体集積回路が例示される。同図に示される半導体集積回路1はマイクロコンピュータ又はシステムLSIとして構成される。半導体集積回路1は、特に制限されないが、1個の半導体チップに、中央処理装置(CPU)2、RAM3、ROM4、バスコントローラ(BSC)5及び周辺回路6が例えば公知のCMOS集積して路費がでは、カーカーのでは、CPU2の演算制御処理に際してワーク領域もしくは、演算制御処理を行なう。RAM3はCPU2の動作プログラムやパラメータデータなどを保有し、その記憶情報はCPU2の動作プログラムやパラメータデータなどを保有し、その記憶情報はCPU2又は周辺回路6などで利用される。周辺回路6は、A/Dコンバータ、D/Aコンバータ、タイマ・カウンタ、入出力ポート回路で、ディジタルシグナルプロセッサ(DSP)やECC回路などに代表されるCPU2のアクセラレータ、及びその他のカスタムロジック回路などを含んでいる。バスコントローラ

30

40

50

5 は C P U 2 の デ ー タ フ ェ ッ チ や 命 令 フ ェ ッ チ に 必 要 な 外 部 バ ス ア ク セ ス 制 御 な ど を 行 な う 。

ここで、半導体集積回路の動作電源はCPU2、RAM3、ROM4、BCS5の間で同一とされ、例えば1.2Vの動作電源電圧を持つ。周辺回路もそれと同一の動作電源で動作されても良いが、フラッシュメモリなどのように特定の動作に高電圧を必要とする回路モジュールが含まれる場合には、そのような高圧動作電源を要する回路モジュールには外部からの高電圧或は内部昇圧した高電圧を動作電源として供給すればよい。CPU2もROM4も同じ低電圧電源で動作され、CPU2がクロック信号に同期して高速動作されるとき、後述するように、ROM4もそれに見合う高速動作が可能にされる。更に、ROM4は、低電圧電源故にメモリセルから読み出される記憶情報の信号振幅は小さいが、読み出し動作は安定化され、消費電力も小さくされ、CPU2のデータ処理能力の向上に資する構成を備えている。以下、ROM4についてその詳細を説明する。

第 3 図にはROM4のブロックダイアグラムが例示される。ROM4はメモリアレイ11 、ロウデコーダ12、カラムスイッチ回路13、カラムデコーダ14、センスアンプ部1 5、及びタイミングコントローラ16を有する。メモリアレイ11はマトリクス配置され た複数のメモリセルなどを有する。メモリセルの選択端子はワード線に接続され、メモリ セルのデータ端子はビット線に接続される。ロウデコーダ12はアドレスバスABUSか ら供給されるロウアドレス信号をデコードしてワード線選択信号を生成する。カラムデコ ーダ 1 4 はアドレスバスABUSから供給されるカラムアドレス信号をデコードしてカラ ム選択信号を生成する。カラムスイッチ回路13はカラム選択信号を入力してカラムアド レス信号が指定する相補ビット線を選択する。ワード線選択信号で選択されたメモリセル の記憶情報はカラム選択信号で選択された相補ビット線から相補グローバスビット線に伝 達される。センスアンプ部15は相補グローバルビット線に伝達された読み出し情報を増 幅して、データバスDBUSに出力する。タイミングコントローラ16はコントロールバ スCBUSから供給されるメモリイネーブル信号、リード信号、ライト信号などを入力し て、デコーダ12,14及びセンスアンプ部15の活性化タイミング信号などの内部アク セスタイミング信号を生成する。前記アドレスバスABUS、データバスDBUS及びコ ントロールバスCBUSはCPU2などに接続する内部バスとされる。

第1図には前記ROM4の要部が例示される。メモリアレイ11は横方向に複数組の相補ビット線 b 1 , b 1 b を有し、縦方向に複数のワード線w1 \_\_ n ~ w 1 \_\_ n + 3 を有する。メモリセル20はゲート電極が対応するワード線に共通接続された第1MOSトランジスタM1と第2MOSトランジスタM2を有する。双方のMOSトランジスタM1,M2のドレイン電極は相補ビット線 b 1 , b 1 b に結合され、MOSトランジスタM1又はM2の何れか一方のソース電極がコモンソース線csに、他方のMOSトランジスタのソース電極がフローティングにされる。どちらのソース電極をコモンソース線csに接続のす無で情報にじて要素では、どのメモリセルのMOSトランジスタM1,M2もビット線 b 1 , b 1 b に対して接続状態にされる。したがって、ビット線から見える負荷(ビット線負荷)を各ビット線間で均一化するのに役立つ。これは、読み出し動作の安定化と高速化に役立つ。

第1図の表記においてMOSトランジスタM1,M2のソース・ドレインが接続するラインLは当該MOSトランジスタM1,M2が形成される拡散領域のような不純物領域を意味している。この拡散層Lがコンタクトを介して相補ビット線b1,b1bに接続される様子を回路図的に示している。このような表記を行なうのは、横方向に隣接するMOSトランジスタ間を分離するダミーMOSトランジスタとしての分離MOSトランジスタ(単にダミーMOSトランジスタとも記す)M3を拡散層Lに形成する様子を回路図的に表す為である。その詳細は後述する。

前記コモンソース線 c s は C M O S インバータドライバ 2 1 を介して選択的にプリチャージとディスチャージが可能にされる。相補ビット線 b l , b l b はプリチャージM O S トランジスタ M 6 を介して選択的にプリチャージ可能にされる。プリチャージの到達レベル

30

40

50

は回路の電源電圧、ディスチャージの到達レベルは回路の接地電圧Vssである。前記プリチャージ及びディスチャージの制御は対応するカラム選択信号ciで行われる。カラム非選択状態(ci=ローレベル)でプリチャージMOSトランジスタM6及びCMOSインバータドライバ21はプリチャージ動作を行ない、ビット線b1,b1bとコモンソース線csの間の電位差をゼロとするように制御し、この間に多数のメモリセル20のMOSトランジスタM1,M2にサブスレッショルドリーク電流が流れないようにする。カラム選択状態(ci=ハイレベル)ではプリチャージMOSトランジスタM6はカットオフ、CMOSインバータドライバ21はディスチャージ動作を行ない、ビット線b1,b1bとコモンソース線csの間に電位差を形成し、メモリセル20の情報記憶状態(MOSトランジスタM1,M2の何れがコモンソース線csに接続されているか)に応じてビット線b1又はb1bがディスチャージ可能にされる。

ビット線 b 1 , b 1 b の電位状態はカラムスイッチ回路 1 3 を構成する M O S トランジスタ M 4 を介して相補グローバルビット線 g b 1 , g b 1 b に伝達される。グローバルビット線 g b 1 , g b 1 b には差動センスアンプ 2 2 はパワースイッチ M O S トランガスタ M 5 によって動作電源が供給可能にされた C M O S スタティックラッチ回路 2 4 が接続される。差動センスアンプ 2 2 はパワースイッチ M O S トランガスタ M 5 によって動作電源が供給可能にされた C M O S スタティックラッチ回路 2 7 によって構成される。 s a e は差動センスアンプ 2 2 の活性化制御信号である。差動センスアンプ 2 2 は相補ビット線 b 1 , b 1 b から相補グローバルビット線 g b 1 , g b 1 b 1 c を差動増幅する。メモリセル 2 0 からの読み出し信号を差動増幅する。メモリセル 2 0 からの読み出し信号を差動増幅する。プリチャージ及の記録をである。プリチャージ及びの記録をできる。プリチャージ及びの記録をできる。プリチャージ及びイコライズ回路 2 3 の動作制御信号である。カラッチ回路 2 4 は例えば 2 入力ナンドゲートを用いたスタティックラッチで構成され、差動センスアンプ 2 3 の出力を保持する。

第4図にはROM4の読み出し動作タイミングが例示される。クロック信号CLKはROM4のアクセスサイクルを規定する。クロック信号CLKはCPU2の動作基準クク信号と同一又は数分の一の周波数を有する高速クロックである。wlはワード線線を総称する。アクセスサイクルはクロック信号CLKの1周期で規定され、時刻t1~tiまでとされる。アクセスサイクルの最初にアドレス信号が有効(V)にされる。時刻t2にカラム選択動作が開始される。相補ビット線 b 1 ,b 1 b 及びコース線 c s はワード線選択タイミングになるまで或はその直後まで電源電圧Vdddにプブスチャージ動作が停止され、それより後れる時刻t3以降にコモンソース線 c s ディスチャージ動作が開始される。ビット線プリチャージ動作の停止からコモンソース線で、ディスチャージ動作を開始するまでの遅延時間は、特に制限されないが、図1の構成に従えば、インバータ25による動作遅延によって得られる。

ビット線プリチャージ動作が停止されコモンソース線csがディスチャージされることにより、ワード線で選択されたメモリセルの情報記憶状態、即ちMOSトランジスタM1,M2のどちらがコモンソース線csに接続しているかに応じて、相補ビット線b1,b1bの何れか一方がディスチャージされる。時刻t4で活性化される差動センスアンプ22がその変化を検出して、相補グローバルビット線gb1,gb1bを相補的に駆動する。この相補グローバルビット線gb1bに現れた相補信号が出力ラッチ回路24にラッチされて、読み出しデータqmが確定する。

カラム選択動作は差動センスアンプ 2 2 による増幅動作が確定した以降の時刻 t 5 に終了する。これに同期して、再び相補ビット線 b 1 , b 1 b 及びコモンソース線 c s が電源電圧 V d d にプリチャージされ、メモリセルを構成する M O S トランジスタ M 1 , M 2 にサ

30

40

50

ブスレッショルドリーク電流が流れないようにされる。第4図の例では、ワード線選択タイミング(t3)からカラム選択終了タイミング(t5)までが、相補ビット線bl,blbのプリチャージ停止及びコモンソース線csのディスチャージを行なうアクセス動作所定期間Tacsとされる。この所定期間以外の期間Tstbではメモリセルを構成するMOSトランジスタM1,M2にサブスレッショルドリーク電流が流れない。これにより、スタンバイ電流の大半を占めるメモリアレイ部分でのサブスレッショルドリーク電流を大幅に削減することができる。

また、前記コモンソース線 c s を所定期間 T a c s だけディスチャージするコモンソース制御の利点は、上記スタンバイ電流の削減以外に、低電圧動作時にも利点がある。即ち、低電圧動作仕様および微細プロセスでのデバイス性能は閾値電圧(V t h )が低く、それによってオフリーク電流(サブスレッショルドリーク電流)が大きい。その為ROMのデータ読み出し時に非選択メモリセルによるオフリーク電流の影響を全く無視することはできないが、コモンソース制御方式によるコモンソース線 c s のディスチャージタイミングをワード線選択と同時若しくはそれより後にすることで、非選択メモリセルによるオフリーク電流の影響を少なくすることができる。この点にいて第5図乃至第8図を参照しながら説明する。

第 5 図にはメモリセルのデータ読み出し電流(Iread)とリーク電流(Ilk)の関係が示される。選択されたワード線(wl\_ 2 5 5 )のメモリセルを介して一方のビット線(bl)からコモンソース線 c s に読み出し電流Ireadが流れ、非選択ワード線(wl\_ 0 ~wl\_ 2 5 4 )のメモリセルを介して他方のビット線(blb)からコモンソース線にリーク電流Ilkが流れる。

低閾値電圧のMOSトランジスタでメモリセルを構成した場合を一例に、読み出し電流Ireadに対する非選択メモリによるオフリーク電流I1kの影響を説明する。低閾値電圧のMOSトランジスタは、例えばドレイン・ソース間電流が10nA以下になるときの閾値電圧が例えば・130mVのような負電圧になるMOSトランジスタである。このような低閾値電圧のMOSトランジスタによってメモリセルを構成した場合、読み出し動作中における非選択メモリセルによるオフリーク電流の影響は無視できないが、読み出し時に選択メモリセルのトランジスタM1,M2をVgs 0、非選択メモリセルのトランジスタM1,M2をVgs 1、1モンソース線csの選択タイミングを設定することでオフリーク電流の影響を少なくすることができる。

第 6 図には読み出し時に選択されたメモリセルと非選択のメモリセルの等価回路が例示される。選択メモリセルにはワード線選択によりνgが印加され、非選択メモリセル(2 5 5 個のメモリセル)のゲート電位は 0 Vとなる。この例では、電源電圧νddは1.2 Vとされる。選択MOSトランジスタはゲート長が 0.1 μm、ゲート幅が 0.3 2 μm、閾値電圧は・130mVとされる。 がート幅が 0.32 x 2 5 5 μm、閾値電圧は・130 m Vとされる。

第7図に読み出し電流Ireadとオフリーク電流Ilkの特性におけるVcsノード電圧(Vds)対電流(Ids)特性を示す。Vsはトランジスタのソース電圧である。読み出し時のビット線振幅は"Iread‐Ilk"に比例する為,読み出し電流Ireadとオフフリーク電流Ilkとの差が大きい程、動作マージンが大きくなる。第7図よりvg=1.2vの時の動作マージンが最大となり、vg=0.3vではIreadよりもIlkの方が多くなり、この状態ではビット線振幅は得られず、読み出し動作は不可能になる。要するに、オフフリーク電流が流れる状態になる前にワード線電位を立ち上げておいた方がビット線振幅が大きくなる。

図8には図7の結果を考慮したときのワード線選タイミングに対するコモンソース線csのディスチャージタイミングが例示される。(A)はワード線選択タイミング(tj)に対してコモンソース線csのディスチャージタイミング(ti)が早い場合を示し、(B)はその逆でワード線選択タイミング(tj)に対してコモンソース線csのディスチャージタイミング(tk)を遅くした場合を示しを示している。ビット線間の電位差は(B)の方が(A)に比べて大きく且つ早く変化する( a< b)。(B)のようにコモン

30

40

50

ソース線 c s のディスチャージタイミング ( t k ) を遅くすることで、低閾値電圧のM O S トランジスタを使用した時でも、非選択メモリセルによるオフリーク電流の影響が小さくなり、安定した読み出し動作を行なうことが可能になる。

第9図及び第10図にはメモリセルの平面レイアウトが例示される。第9図はポリシリコン配線から成るワード線に着目したレイアウトを示し、第10図は金属配線から成る相補ビット線及びコモンソース線に着目したレイアウトを示す。第11図には第9図及び第10図の平面レイアウトに対応されるメモリセルの回路接続を示す。第9図及び第10のレイアウトパターンはX・X軸に対して左右対称のパターンを有し、図示の1点鎖線で囲まれた領域を単位領域Puntとし、この領域Puntが繰り返し多数配置されてメモリアレイが形成される。第9図及び第10の1点鎖線で囲まれた領域に対応される。

第9図において、LはMOSトランジスタのソース・ドレイン・チャンネルが形成される不純物領域としての拡散領域、FGはMOSトランジスタのゲート電極を構成するポリシリコン配線、MLは最下層の金属配線層であるタングステン層、MLCTはタングステン層MLと拡散層Lとを接続するためのコンタクト、RMは拡散層Lとタングステン層MLとを接続して所謂ROMの目を形成するためのコンタクトである。図ではRMが4個図示されているが、実際にはMOSトランジスタM1,M2のソースをコモンソース線csに接続する場合にだけ形成される。第9図においてGm3は分離MOSトランジスタM3を構成するポリシリコンゲート電極である。

第10図においてMLは最下層の金属配線層であるタングステン層、MLCTはタングステン層MLと拡散層Lと接続するためのコンタクト、RMは拡散層Lとタングステン層MLとを接続する所謂ROMの目を形成するためのコンタクトである。MT1は第1層目のアルミニウム配線層(又はCu配線層)、MT2は第2層目のアルミニウム配線層(又はCu配線層)である。V0は前記タングステン層MLを配線層M1に接続するコンタクトであり、MOSトランジスタM1,M2のドレインをビット線b1bに、ソースをコモンソース線csに接続するために用いる。ワード線はポリシリコンゲートFGに第2層目アルミニウム配線層(又はCu配線層)MT2が接続されて構成されるが、そのコンタクト部については図示が省略されている。

メモリセルを構成するMOSトランジスタM1,M2はビット線に沿って多数配置され、 それらは共通ウェルに形成される。このとき、メモリセの単位領域Punt同士でMOS トランジスタM1とM1(MOSトランジスタM2とM2)が直接隣合う場合には拡散層 をその部分で切断して電気的な分離を行なわなければならない。第9図で説明した構造で は、そのような拡散層の分断を必要としない。即ち、オフ電位(Vss)がゲート電極G m 3 に与えられるダミーMOSトランジスタM 3 で前記MOSトランジスタM 1 とM 1 の 間及びMOSトランジスタM2とM2の間を電気的に分離する構造を採用する。メモリセ ルのMOSトランジスタ間を電気的に分離するのに、拡散層のような半導体領域を分離す る構造を採用する場合にはメモリセル間に分離領域を確保しなければならず、その分チッ プ占有面積が増えてしまう。更に分離領域を情報記憶MOSトランジスタM1(M2)の 複数 個 置 き に 配 置 す る こ と に な る 場 合 に は 、 複 数 の 情 報 記 憶 M OS ト ラ ン ジ ス タ M 1 ( M 2)の配列に対してワード線ピッチが同一にならない。最小配線ピッチが光の波長よりも 短くされるときマスクパターンの作製に位相シフト技術を利用するが、この場合には、パ ターンに規則性を持たせることがパターン形状の均一化に役立つ。これを考慮すると、情 報 記 憶 M O S ト ラ ン ジ ス タ M 1 , M 2 の ゲ ー ト 電 極 の レ イ ア ウ ト ピ ッ チ が 不 規 則 で あ れ ば そ の パ タ ー ン 形 状 を 均 一 化 し 難 く 、 素 子 の 微 細 化 即 ち パ タ ー ン の 微 細 化 を 阻 む 結 果 と な る 。ダミーMOSトランジスタM3を用いる構成では、情報記憶を行なうMOSトランジス タ M 1 ( M 2 )のゲート電極とダミー M O S トランジスタ M 3のゲート電極 G m 3とを構 成するポリシリコン層LGを規則的にレイアウトすることが可能であるから、そのパター ン形状の均一化に役立つ。

第 1 2 図は本発明に係る半導体集積回路を適用したデータ処理システムを例示するブロック図である。同図に示されるデータ処理システムは、特に制限されないが、携帯電話など

30

40

50

移動体通信システムとされる。移動体通信システムは、アンテナ30、高周波部(RF)31、アナログフロントエンド部(AFE)32、操作部33及び前記半導体集積回路1は、移動体通信のためのプロトコル制御、送受信データに対する符号化復号処理、エラー訂正処理、アナログフロントエンド部32や操作部33との間のインタフェース制御などを行なう。移動体通信システムの動作電源はバッテリ電源34とされ、それ故に低消費電力の要請が強い。半導体集積回路1は前述の如く、オンチップのROM4もCPU2などのロジック回路と同じ低電圧電源によってROM4で顕在化されるサブスレッショルドリークによる無駄な電力消費が低減されるので、半導体集積回路1全体で消費できる電力による無駄な電力消費が低減されるので、半導体集積回路1全体で消費できる電力ック回路で消費可能な電力量という観点においてCPU2などのロジック回路の処理能力を実現することができる。

第13図には前記ROMの別の例が示される。第1図との相違点は一つのメモリマットにおいて前記コモンソース線csを分割した点である。CMOSインバータドライバ21がコモンソース線cs毎に設けられ、夫々別々に駆動制御される。プリチャージとディスチャージの駆動タイミングは第1図の場合と同じである。ロウアドレス信号で選択されるワード線のメモリセルに対応するコモンソース線csをディスチャージ動作させるように、ロウアドレス信号の上位側数ビットのデコード結果を用いて複数のCMOSインバータドライバ21の動作を制御する。その制御信号としてdcs1,dcs2が代表的に図示されている。この構成を採用すれば、一つのメモリマットを大きくして高速、高集積、大容量を企図しようとするとき、更に読み出し動作の高速化が可能になる。細かくマット分割すると、マット毎のカラム選択動作の段数が増えて、高速化とは逆の結果をもたらすことになる。

以上本発明者によってなされた発明を実施例に基づいて具体的に説明したが本発明はそれに限定されるものではなく、その要旨を逸脱しない範囲において種々変更可能である。例えば、差動アンプを用いない場合にはビット線は相補であることを要さず、メモリセルは 1 個のメモリセルトランジスタでよい。また、上記説明ではビット線を電源電圧、コモンソース線を接地電圧にして読み出しを行なう場合に限定されない。スタンバイ時にビット線及びコモンソース線を接地電圧とし、読み出し動作時にビット線を電源電圧にチャージする構成を採用してもよい。

ロジック回路は C P U に代表される第 2 図で説明の回路モジュールに限定されず、適宜変更可能である。

また、上記説明では、メモリセル20に対するアクセス動作の所定期間TacsでMOSトランジスタM1,M2のソース・ドレイン電極間に電位差を形成し、前記所定期間以外の期間Tstbでは前記MOSトランジスタM1,M2のソース・ドレイン電極間の電位差をゼロとする制御回路は、前記チャージ・ディスチャージドライバ21、遅延素子としてのインバータ25、Ci,cjなどのカラム選択信号を生成するカラムデコーダ14、及びカラムでコーダ14によるカラムアドレスのデコード動作タイミングを決定するタイミングコントローラ16によって構成される。本発明はそれに限定されず、タイミングコントローラ16がワード線選択タイミングを考慮して直接コモンソース線をディスチャージするタイミング信号を生成し、この信号とカラム選択信号との論理積信号などによってチャージ・ディスチャージドライバ21によるディスチャージタイミングを決定してもよい。

産業上の利用可能性

本発明は、不揮発性メモリを有する半導体集積回路、例えばマイクロコンピュータもしくはシステムLSIなどに広く適用することができる。

【図面の簡単な説明】

第 1 図は本発明に係る半導体集積回路が保有するROMの要部を例示する回路図である。 第 2 図は本発明に係る半導体集積回路を例示するブロック図である。

第3図はROMの全体的な構成を例示するブロック図である。

第4図はROMの読み出し動作タイミングを例示するタイミングチャートである。

第 5 図はメモリセルのデータ読み出し電流(Iread)とリーク電流(Ilk)の関係を示す説明図である。

第 6 図は読み出し時に選択されたメモリセルと非選択のメモリセルの等価回路を例示する 説明図である。

第 7 図は読み出し電流 I r e a d とオフリーク電流 I l k の特性における V c s ノード電圧と電流の関係を示す特性図である。

第8図はワード線選択タイミングに対するコモンソース線のディスチャージタイミングを 例示するタイミングチャートである。

第9図はポリシリコン配線層に着目したメモリセルの平面レイアウト図である。

第10図は金属配線層に着目したメモリセルの平面レイアウト図である。

第 1 1 図は第 9 図及び第 1 0 図の平面レイアウトに対応されるメモリセルの回路接続を示す回路図である。

第 1 2 図は本発明に係る半導体集積回路を適用したデータ処理システムを例示するブロック図である。

第 1 3 図は本発明に係る半導体集積回路が保有する R O M の別の例を要部で示す回路図である。

【図2】

【図1】













【図9】





AFE



### 【国際調査報告】

#### International application No. INTERNATIONAL SEARCH REPORT PCT/JP02/01466 A. CLASSIFICATION OF SUBJECT MATTER G11C17/14, H01L27/10 Int.Cl According to International Patent Classification (IPC) or to both national classification and IPC Minimum documentation searched (classification system followed by classification symbols) G11C17/00-17/18, H01L27/10-27/115 Documentation searched other than minimum documentation to the extent that such documents are included in the fields searched Jitsuyo Shinan Koho Jitsuyo Shinan Toroku Koho 1996-2002 1922-1996 Kokai Jitsuyo Shinan Koho 1971-2002 Toroku Jitsuyo Shinan Koho 1994-2002 Electronic data base consulted during the international search (name of data base and, where practicable, search terms used) C. DOCUMENTS CONSIDERED TO BE RELEVANT Category\* Citation of document, with indication, where appropriate, of the relevant passages Relevant to claim No. Ά JP 10-209304 A (Samsung Electronics Co., Ltd.), 1-31 07 August, 1998 (07.08.98), Full text; all drawings & EP 851433 A & KR 240418 B & TW 409254 B & CN 1193799 A & US 5886937 A JP 9-106691 A (NEC Corp.), 22 April, 1997 (22.04.97), Α 1 - 31Full text; all drawings & KR 215350 B & US 5790450 A A JP 62-249478 A (Hitachi, Ltd.), 1-31 30 October, 1987 (30.10.87), Full text; all drawings & KR 9508675 B & US 4805143 A & US 4912674 A Further documents are listed in the continuation of Box C. See patent family annex. later document published after the international filing date or Special categories of cited documents: document defining the general state of the art which is not priority date and not in conflict with the application but cited to understand the principle or theory underlying the invention document of particular relevance; the claimed invention cannot be considered to be of particular relevance "E" earlier document but published on or after the international filing considered novel or cannot be considered to involve an inventive step when the document is taken alone "L" document which may throw doubts on priority claim(s) or which is document of particular relevance; the claimed invention cannot be considered to involve an inventive step when the document is cited to establish the publication date of another citation or other special reason (as specified) "O" document referring to an oral disclosure, use, exhibition or other combined with one or more other such documents, such combination being obvious to a person skilled in the art document published prior to the international filing date but later than the priority date claimed document member of the same patent family Date of the actual completion of the international search 02 April, 2002 (02.04.02) Date of mailing of the international search report 16 April, 2002 (16.04.02) Name and mailing address of the ISA/ Authorized officer Japanese Patent Office Telephone No. Facsimile No.

Form PCT/ISA/210 (second sheet) (July 1998)

## INTERNATIONAL SEARCH REPORT

International application No.
PCT/JP02/01466

|          |                                                                                                         |              | P02/01466                  |
|----------|---------------------------------------------------------------------------------------------------------|--------------|----------------------------|
|          | ion). DOCUMENTS CONSIDERED TO BE RELEVANT                                                               |              | <del> </del>               |
| ategory* | Citation of document, with indication, where appropriate, of the relevant                               | ant passages | Relevant to claim No       |
| A        | JP 5-190807 A (Yamaha Corp.),<br>30 July, 1993 (30.07.93),<br>Full text; all drawings<br>(Family: none) |              | 5,16,17,23,<br>24-28,30,31 |
| į        |                                                                                                         |              |                            |
| į        |                                                                                                         |              |                            |
|          |                                                                                                         |              |                            |
|          |                                                                                                         |              |                            |
|          |                                                                                                         |              |                            |
|          |                                                                                                         |              |                            |
|          | ISA/210 (continuation of second sheet) (July 1998)                                                      |              |                            |

Form PCT/ISA/210 (continuation of second sheet) (July 1998)

|                                                                                                                                                                                                                                                                                                                                                                                                                            | 国際調査報告                                                                                                  | 国際出願番号                           | PCT/JP0                               | 2/01466          |  |  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|----------------------------------|---------------------------------------|------------------|--|--|
| Int                                                                                                                                                                                                                                                                                                                                                                                                                        | はする分野の分類(国際特許分類(IPC))<br>: Cl <sup>7</sup> G11C17/14<br>: Cl <sup>7</sup> H01L27/10                     |                                  |                                       |                  |  |  |
| 調査を行った最<br>【 n t                                                                                                                                                                                                                                                                                                                                                                                                           | Fった分野<br>大小限資料 (国際特許分類(IPC))<br>. Cl <sup>7</sup> G11C17/00-17/18<br>. Cl <sup>7</sup> H01L27/10-27/115 |                                  |                                       |                  |  |  |
| 最小限資料以外の資料で調査を行った分野に含まれるもの<br>日本国実用新案公報 1922-1996年<br>日本国公開実用新案公報 1971-2002年<br>日本国実用新 <del>案登録</del> 公報 1996-2002年<br>日本国登録実用新案公報 1994-2002年                                                                                                                                                                                                                                                                              |                                                                                                         |                                  |                                       |                  |  |  |
| 国際調査で使用した電子データベース(データベースの名称、調査に使用した用語)                                                                                                                                                                                                                                                                                                                                                                                     |                                                                                                         |                                  |                                       |                  |  |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                            | と認められる文献                                                                                                |                                  |                                       | HEINER, 1- w     |  |  |
| 引用文献の<br>カテゴリー*                                                                                                                                                                                                                                                                                                                                                                                                            | 引用文献名 及び一部の箇所が関連すると                                                                                     | さは、その関連する質                       | 所の表示                                  | 関連する<br>請求の範囲の番号 |  |  |
| A                                                                                                                                                                                                                                                                                                                                                                                                                          | JP 10-209304 A (三型1998.08.07, 全文, 全図 & KR 240418 B & CN 1193799 A & US                                  | & EP 851<br>TW 40925             | 54 B &                                | 1-31             |  |  |
| A                                                                                                                                                                                                                                                                                                                                                                                                                          | JP 9-106691 A (日本情<br>1997.04.22, 全文, 全図<br>& US 5790450 A                                              |                                  | 5350 B                                | 1-31             |  |  |
| X C欄の続き                                                                                                                                                                                                                                                                                                                                                                                                                    | にも文献が列挙されている。                                                                                           | パテントファ                           | ミリーに関する別                              | 紙を参照。            |  |  |
| * 引用文献のカテゴリー  「A」特に関連のある文献ではなく、一般的技術水準を示す。 もの  「E」国際出願日前の出願または特許であるが、国際出願日 以後に公表されたもの 「L」優先権主張に疑義を提起する文献又は他の文献の発行 日若しくは他の特別な理由を確立するために引用する 文献(理由を付す) 「O」口頭による開示、使用、展示等に言及する文献 「P」国際出願日前で、かつ優先権の主張の基礎となる出願  の目の後に公表された文献 「T」国際出願日又は優先日後に公表された文献であって 出願と矛盾するものではなく、発明の原理又は理論の選解のために引用するもの 「X」特に関連のある文献であって、当該文献のみで発明の新規性又は進歩性がないと考えられるもの 「Y」特に関連のある文献であって、当該文献と他の1以上の文献との、当業者にとって自明である組合せによって進歩性がないと考えられるもの 「8」同一パテントファミリー文献 |                                                                                                         |                                  |                                       |                  |  |  |
| 国際調査を完了                                                                                                                                                                                                                                                                                                                                                                                                                    | した日 02.04.02                                                                                            | 国際調査報告の発送日                       | 16.04                                 | . 02             |  |  |
| 日本国<br>理                                                                                                                                                                                                                                                                                                                                                                                                                   | 2名称及びあて先<br>3特許庁 (ISA/JP)<br>3便番号100-8915<br>3千代田区鏡が関三丁目4番3号                                            | 特許庁審查官(権限の<br>飯田 清<br>電話番号 03-35 | 间 (印                                  | ,                |  |  |
| <b>不</b> 从不                                                                                                                                                                                                                                                                                                                                                                                                                | >1   以四位限が第二   日4省3万                                                                                    | 电前衡方 ひょー35                       | $\circ$ $\tau = \tau$ $\circ$ $\circ$ | 内線 6842          |  |  |

様式PCT/ISA/210(第2ページ)(1998年7月)

| 国際調査報告               |                                                                      | 国際出願番号 PCT/JP02/01466 |                                       |  |  |
|----------------------|----------------------------------------------------------------------|-----------------------|---------------------------------------|--|--|
| C (続き). 関連すると認められる文献 |                                                                      |                       |                                       |  |  |
| 引用文献の<br>カテゴリー*      | 関連する<br>引用文献名 及び一部の箇所が関連するときは、その関連する箇所の表示 請求の範囲の番号                   |                       |                                       |  |  |
| A                    | JP 62-249478 A(株式会社<br>1987.10.30,全文,全図 &<br>B & US 4805143 A &<br>A | KR 9508675            | 1 – 3 1                               |  |  |
| A                    | JP 5-190807 A (ヤマハ株:<br>1993.07.30,全文,全図(ファ                          |                       | 5, 16,<br>17, 23,<br>24-28,<br>30, 31 |  |  |
|                      |                                                                      |                       |                                       |  |  |
|                      |                                                                      |                       |                                       |  |  |
|                      |                                                                      |                       |                                       |  |  |
|                      |                                                                      |                       |                                       |  |  |

様式PCT/ISA/210 (第2ページの続き) (1998年7月)

## フロントページの続き

(72)発明者 加藤 圭

東京都小平市上水本町五丁目20番1号 株式会社日立製作所 半導体グループ内

(72)発明者 山内 宏道

東京都小平市上水本町5丁目22番1号 株式会社日立超エル・エス・アイ・システムズ内

(注)この公表は、国際事務局(WIPO)により国際公開された公報を基に作成したものである。なおこの公表に係る日本語特許出願(日本語実用新案登録出願)の国際公開の効果は、特許法第184条の10第1項(実用新案法第48条の13第2項)により生ずるものであり、本掲載とは関係ありません。