

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第5295105号  
(P5295105)

(45) 発行日 平成25年9月18日(2013.9.18)

(24) 登録日 平成25年6月21日(2013.6.21)

(51) Int.Cl.

H01L 27/146 (2006.01)

F 1

H01L 27/14

A

請求項の数 3 (全 11 頁)

(21) 出願番号 特願2009-516479 (P2009-516479)  
 (86) (22) 出願日 平成19年3月23日 (2007.3.23)  
 (65) 公表番号 特表2009-541992 (P2009-541992A)  
 (43) 公表日 平成21年11月26日 (2009.11.26)  
 (86) 國際出願番号 PCT/US2007/007388  
 (87) 國際公開番号 WO2007/149137  
 (87) 國際公開日 平成19年12月27日 (2007.12.27)  
 審査請求日 平成22年3月17日 (2010.3.17)  
 (31) 優先権主張番号 11/455,985  
 (32) 優先日 平成18年6月20日 (2006.6.20)  
 (33) 優先権主張国 米国(US)

(73) 特許権者 510215606  
 オムニヴィジョン テクノロジーズ イン  
 コーポレイテッド  
 アメリカ合衆国 カリフォルニア州 95  
 054 サンタ クララ バートン ドラ  
 イヴ 4275  
 (74) 代理人 110001210  
 特許業務法人 YK1 国際特許事務所  
 (72) 発明者 スティーブンス エリック ゴードン  
 アメリカ合衆国 ニューヨーク ウエブス  
 ター クリーク ベンド レーン 125  
 3  
 (72) 発明者 小森 寛文  
 日本国神奈川県横浜市都筑区中川3-1-18

最終頁に続く

(54) 【発明の名称】低クロストークPMOSピクセル構造

## (57) 【特許請求の範囲】

## 【請求項1】

電荷キャリアとして正孔を使用するp伝導型の光検出器をそれぞれが有する複数のピクセルを有する画像エリアを伴う画像センサであって、

(a) 接地され、p型エピタキシャル層を有するp伝導型の基板、  
 (b) 前記画像エリアに広がるとともに、過剰な電荷キャリアを前記基板内に追いやつてクロストークを低減するため、前記p伝導型光検出器側の濃度が相対的に高く、前記基板側の濃度が相対的に低くなるように、層内の厚さ方向に沿って濃度勾配を持つようにドーピングされた、前記基板のp型エピタキシャル層と前記p伝導型光検出器の間の、n伝導型の第1の層、

(c) 各ピクセル内の前記第1の層内に配置される1つまたは複数の隣接する能動電子素子、および

(d) 前記画像エリア外の基板内であって、前記基板のp型エピタキシャル層上に直接配置され、前記画像エリアと電気的に接続されるCMOS電子サポート回路、を包含する画像センサ。

## 【請求項2】

請求項1に記載の画像センサであって、さらに、前記基板と前記第1の層の間に配置される前記p型エピタキシャル層はp-エピタキシャル層であって、それにおいて前記基板は、p+型であり、前記第1の層はn型である、画像センサ。

## 【請求項3】

10

20

電荷キャリアとして正孔を使用する p 伝導型の光検出器をそれぞれが有する複数のピクセルを有する画像エリアを伴う画像センサを包含するカメラであって、前記画像センサが、

( a ) 接地され、p型エピタキシャル層を有する p 伝導型の基板、  
 ( b ) 前記画像エリアに広がるとともに、過剰な電荷キャリアを前記基板内に追いやつてクロストークを低減するため、前記 p 伝導型光検出器側の濃度が相対的に高く、前記基板側の濃度が相対的に低くなるように、層内の厚さ方向に沿って濃度勾配を持つようにドーピングされた、前記基板のp型エピタキシャル層と前記 p 伝導型光検出器の間の、n 伝導型の第 1 の層、

( c ) 各ピクセル内の前記第 1 の層内に配置される 1 つまたは複数の隣接する能動電子素子、および

( d ) 前記画像エリア外の基板内であって、前記基板のp型エピタキシャル層上に直接配置され、前記画像エリアと電気的に接続される C M O S 電子サポート回路、を包含するカメラ。

### 【発明の詳細な説明】

#### 【技術分野】

#### 【0001】

本発明は、概して画像センサの分野に関し、特に、クロストークを低減するために n 型ピンニング層および p 型蓄積領域を n 型井戸内に有する增幅型画像センサに関する。

#### 【背景技術】

#### 【0002】

今日の增幅型画像センサは、通常、p 型または n 型いずれかの基板上で構築される。增幅型画像センサは、各ピクセル内に、またはそれに関連付けされて增幅器等の能動回路要素を有するセンサを言う。C M O S は、『相補型金属酸化膜シリコン』トランジスタを言い、対立するドーパント（1つは p 型、1つは n 型）から構成される 2 つのトランジスタが相補態様で互いに結線される。增幅型画像センサはまた、一般に C M O S トランジスタも使用し、したがって相互交換可能に使用される。

#### 【0003】

p 型基板上に構築される C M O S センサは、通常、すでに完全に開発され、高レベルの集積をサポートする必要なすべてのデバイスおよび回路ライブラリを含む標準 C M O S からプロセスが導かれるという事実に起因して、より高いレベルの回路集積をチップ上に含む。残念ながらそれらのセンサは、それらが構築される p 型基板内の少数キャリアの横方向の拡散に帰するピクセルからピクセルへの高レベルのクロストークを欠点として有する。これに対し、代表的なライン間 C C D 画像センサ（焦点面が n 型基板上の p 井戸内に構築される）から誘導されるプロセスを使用して構築される C M O S 画像センサは、垂直オーバーフロー・ドレイン（V O D）構造の結果としてのキャリアの横方向の拡散の排除に起因して、はるかにクロストークが低い。これらのデバイスの場合、カラークロストークが、主として、層上の C F A の透過によって制限されるところの光学的なものとなる。

#### 【0004】

p 型基板上に構築された C M O S センサのためにシリコン基板内の電気的クロストークを低減する最近の提案がいくつかあるが（米国特許出願第 6 0 / 7 2 1 , 1 6 8 号および 6 0 / 7 2 1 , 1 7 5 号、ともに 2 0 0 5 年 9 月 2 8 日出願）、特定の応用のためにこれらのテクニックを使用してクロストークを充分に低く低減することは不可能である。また、C M O S プロセスを n 型基板上で開発することは可能であったが、それは、すべてのサポート回路およびデバイスの完全なリエンジニアリングを必要とすることになった。またそれは、A C グラウンド面、すなわちこの場合は基板が、V D D 供給電圧にバイアスされることを必要とし、ノイズの観点からそれは望ましくない。n 型基板はまた、p 型基板よりゲッタリングが難しく、それが、より高いレベルの暗電流欠陥に帰することになり得る。

10

20

30

40

50

## 【0005】

【特許文献1】国際公開第2007/038107号パンフレット

【特許文献2】米国特許出願公開第2007/0069260号明細書

## 【発明の開示】

## 【発明が解決しようとする課題】

## 【0006】

したがって、この分野には、既存の主流のCMOSプロセスのすべての現在の利点および開発レベルを維持しつつ、クロストークが低減されたCMOS画像センサを提供する必要性が存在する。

## 【課題を解決するための手段】

10

## 【0007】

本発明は、上に示した問題のうちの1つまたは複数を克服することに指向される。簡単に要約すると、本発明の1つの態様によれば、本発明は、第1の伝導型の光検出器をそれぞれが有する複数のピクセルを有する画像エリアを伴う画像センサに帰し、当該画像センサは、第1の伝導型の基板、過剰なキャリアを基板内に追いやってクロストークを低減するための、画像エリアに広がり、基板に関してあらかじめ定められた電位にバイアスされる、基板と光検出器の間の第2の伝導型の第1の層、各ピクセル内の第1の層内に配置される1つまたは複数の隣接する能動電子素子、および画像エリア外の基板内に配置される電子回路を包含する。

## 【0008】

20

本発明のこれらの、およびこのほかの態様、目的、特徴、および利点は、以下の好ましい実施態様の詳細な説明および付随する特許請求の範囲の検討から、また添付図面を参照することによって、より明確に理解され、かつ認識されることとなろう。

## 【発明の効果】

## 【0009】

本発明は、p型基板上に集積される主流の標準CMOSを使用することのすべての利点を保持しつつ、クロストークおよび暗電流のバルク拡散成分を低減するという利点を有する。

## 【発明を実施するための最良の形態】

## 【0010】

30

歴史的に、電荷結合デバイス(CCD)ベースの画像センサは、より高い電子のモビリティを利用して高いデータ・レートにおける良好な伝達効率を維持するべく、信号電荷キャリアとして電子を使用してきた。クロストークおよびスミアを低減するため、およびブルーミング保護を提供するため、CCD撮像素子はまた、一般に井戸の中に、または垂直オーバーフロー・ドレイン(VOD)構造(たとえば米国特許第4,527,182号参照)の中に構築される。したがって、VOD構造をnチャンネルのための要件とともに構築することは、p井戸がn型基板内に形成されることを必要とする。

## 【0011】

CMOSベースの画像センサは、以来、より容易に利用可能となった。今日のCMOS画像センサは、通常、p型またはn型いずれかのシリコン基板上に構築される。主流のCMOSプロセスを使用してp型基板上に構築されたものは、高レベルの回路集積を有するが、高レベルのカラークロストークを欠点として持つ。代表的なCCD類似プロセスを使用してn型基板上に構築されたものは(S.イノウエ(S. Inoue)ほかの『3.25MピクセルAPS CサイズCMOSイメージ・センサ(A 3.25 M pixel APS C size CMOS Image Sensor)』、映像情報メディア学会技術報告(テクノロジ・レポート,ジ・インスティトゥート・オブ・イメージ・インフォメーション・アンド・テレビジョン・エンジニアズ(Technology Report, The Institute of Image Information and Television Engineers)、エイジョガクギホウ(Eijogakugihō)、第25巻、第28号、p 37 41、2001年3月、IS 40

50

S N 1 3 4 2 6 8 9 3 ) カラークロストークは低いが、前述したように、ほかの欠点を有する。

【 0 0 1 2 】

C C D 画像センサとは異なり、C M O S 画像センサは、転送を 1 つだけ、すなわちフォトダイオードからフローティング・ディフュージョンへの転送を有する。したがって、C M O S 画像センサは、それほど高い電荷キャリアモビリティを要求しない。そのため、より低い正孔のモビリティが、C M O S 画像センサのために不足とならない。したがって本発明の 1 つの目的は、信号電荷キャリアとして正孔を使用するP M O S ( p チャンネル ) ピクセル構造を採用したC M O S 画像センサを開示することである。この本発明のP M O S 構造は、ピクセルが p 型エピ上の n 井戸内に構築されることを可能にし、ピクセルからピクセルへのクロストークを低減する。しかしながら、典型的なC C D ベースの画像センサとは異なり、この井戸は、センサの撮像セクションの下側 ( またはスパニング ) に使用されるだけである。チップ上に集積されるすべてのデジタルおよびアナログC M O S サポート回路は、 p 型エピ内に形成される ( 図 4 b 、すなわちアナログまたはデジタル回路 8 0 、デジタル・ロジック 9 0 、行デコーダ 1 0 0 、および列デコーダ 1 1 0 を参照されたい ) 。このことは、チップの標準C M O S 回路部分内のデバイスのすべての物理的側面が維持されることを意味する。加えて、井戸内に構築されるC C D 画像センサは、この井戸がグラウンドに、基板がいくらかの正電位にバイアスされるが、それとは異なり、本発明の構造の n 井戸をV D D にバイアスすることによって、C M O S 回路用のグラウンド面 ( すなわち、 p 型のエピタキシャル基板 ) を 0 V に維持することが可能である。このことは、チップの標準C M O S 回路部分のすべての電気的側面もまた維持されることを意味する。デジタルおよびアナログ・セクション内のいくつかのロジック・パルスの方向および信号スイング ( 1 つまたは複数 ) だけが、適宜反転される必要があるが、これは当業者によって容易に達成される。したがって、「背景技術」のセクションの中で前述した p 型基板のすべての利点が維持される。また井戸型構造は、基板から拡散成分を排除することによって暗電流も低減する。

【 0 0 1 3 】

代表的な従来技術のC M O S 画像センサのピクセルの平面図が図 1 に示されている。代表的なピクセルは、フォトダイオード ( P D ) 、フォトダイオードから電荷を読み出すためのトランスファ・ゲート ( T G ) 、信号電荷を電圧信号に変換するためのフローティング・ディフュージョン ( F D ) 、ゲートが F D に電気的に接続された信号バッファとして作用するソース フォロワ・トランジスタ ( S F ) 、ソース フォロワ・トランジスタの出力を列出力回路 ( 図 1 には図示せず ) に選択的に接続する行選択トランジスタ ( R S ) 、およびフローティング・ディフュージョンの電位をリセットするためのリセット・ゲート ( R G ) からなる。電源電圧 ( V D D ) は、ソース フォロワへの電力供給およびフローティング・ディフュージョンのリセット動作の間にそこから信号電荷を排出させるために使用される。

【 0 0 1 4 】

代表的な従来技術のC M O S 画像センサのピクセルは、図 2 a ~ 2 c 内の例によって図解されるとおり、 p + 型のピンニング層を伴うピンニングされたフォトダイオードおよび p / p + + エピタキシャル・シリコン・ウェファ上に構築された n 型ストレージ領域を含む。空乏領域の深さ ( 図 2 a ~ 2 c 内に示す ) がフォトダイオードの収集境界を定義する。従来技術のフォトダイオードの中心を通って下に向かう一例のドーピング・プロファイルが図 2 b に示されている。収集領域 ( すなわち、空乏領域の境界 ) 内において作られた、より短い波長の光から生成される電荷キャリア ( 電子 ) が捕獲され、信号電荷としてストアされる。この空乏層の深さを通過して作られた、より長い波長から生成される電荷キャリアは、熱拡散を介して任意の方向に自由に拡散する。横方向に拡散し、隣接するピクセルによって収集される電荷が、電気的クロストークと呼ばれる。

【 0 0 1 5 】

クロストークは、照明なし対照明ありのピクセル ( 1 つまたは複数 ) 内信号の比として

10

20

30

40

50

それを定義することによって定量化可能であり、また分数比またはパーセンテージとして表すことができる。したがって、クロストークは、ピクセルによって生成された信号中のそのピクセルによって収集されない信号の相対的な量を表す。例示の従来技術のピクセルについて、空乏層の深さに対するクロストークの依存度が図3に図解されている。当該クロストークの計算は、ラインに沿った1つおきのピクセルが照明されること（および交番する一つおきのピクセルは照明されないこと）を前提とする。波長が長いほど光の吸収率が低くなる（すなわち、光子がより深いところで吸収される）ため、より長い波長においてクロストークがより問題となることから、650nmの波長が仮定される。この図から、空乏層の深さの増加がクロストークを低減することは可能であるが、650nmにおけるシリコンの吸収係数のおおむね逆数である3umに至る空乏層の深さについてさえゼロにならないことが理解できる。

#### 【0016】

本発明のPMOSピクセル・アーキテクチャの断面図が図4aに示されている。このピクセル構造を含む一例のCMOS画像センサの平面図が図4bに示されている。フォトダイオードの中心を通って下に向かう一例のドーピング・プロファイルが図4cに示されている。空のフォトダイオードの中心を通って下に向かう一例の電位プロファイルが図4dに示されている。図4aおよび4cによって理解できるとおり、本発明のピンニングされたフォトダイオード10は、p+/p++エピタキシャル基板50上のn型井戸40内に構築されるn+ピンニング層20およびp型埋め込みストレージ領域30を具体化する。

本発明のフォトダイオードの表面ピンニング層20がn型であることから、ヒ素を使用することが可能である。これは、ホウ素と比較されるヒ素のより短い注入レンジに起因して、浅いピンニング層を作ることをより容易にする。（従来技術の構造は、通常はホウ素が使用されるp型ピンニング層を有する）。また、フォトダイオードのストレージ領域30が、ここではなくn型であることから、ホウ素（従来技術の構造のストレージ領域に要求されるところのリンまたはヒ素より長い注入レンジを有する）を使用することが可能であり、それによってこのインプラントを深くすることがより容易になる。n+ピンニング層20は、図4a内に観察できるとおり、典型的な浅溝素子分離（STI）領域周囲のn+型の分離インプラント60を介してn井戸40と電気的に接続される。このピンニング層20は、ダイオードの表面に（電子の）蓄積を持続させる。信号電荷は、正孔の形で、ピンニングされたフォトダイオード10のp型埋め込みストレージ領域30内に蓄積される。n型井戸40は、図4b内に示される平面図によって図解されるとおり、複数のピクセルを有する画像エリア70内だけに形成される。この井戸40を画像エリア70内だけに形成することによって、画像センサ75は、p型基板のすべての恩典を維持しつつ、標準の主流のCMOSデバイスおよび回路を、アナログまたはディジタル回路80、ディジタル・ロジック90、行デコーダ100、および列デコーダ110内において使用する。このn型井戸40をプロセスの初めに形成し、その形成がほかのデバイス構造に影響しないようにすることが好ましい。たとえばそれが、インプラントおよび熱駆動を介して形成される場合、これを標準CMOSプロセスに先行して行うことによって、熱駆動ステップが、画像エリアを取り囲むCMOSサポート回路内に使用されるデバイスによって

要求されるシャローフィンクション領域における拡散を生じさせることがなくなる。このn井戸40内における形成時には、ピクセルのトランスファ・ゲート（TG）、リセット・ゲート（RG）、およびソース・フォロワ（SF）トランジスタがすべて好ましくp型金属酸化膜シリコン（ゲートが通常は金属ではなく、ポリシリコンであり、しばしば誘電体が酸化物だけでなくことに注意されたい）電界効果トランジスタ（PMOS FET）になる。ソース・フォロワ増幅器（SF）の出力と直列の行選択トランジスタ（RS、図示せず）もまた、PMOSデバイスとなる。周辺のサポートCMOS回路80、90、100、および110のすべては、p+/p++エピタキシャル基板内に形成される。この基板はグラウンドされ、n型井戸40は、好都合な正のバイアス、たとえばVDDにバイアスされる。画像の積分後（またはその間）にフローティング・ディフュージョン（FD）が、フォトダイオードからの信号転送に先行してリセット・ゲート（RG）上の負に向か

10

20

30

40

50

うパルスを用いてリセットされる。好都合な F D リセット電圧レベルはグラウンドである。フローティング・ディフュージョンがリセットされた後（すなわち R G パルスの後）、フォトダイオードからフローティング・ディフュージョンへの電荷（正孔）の転送が、トランスファ・ゲート T G 上の負に向かうパルスによって起動される。これらのパルスに使用される好都合なクロック電圧（V D D）の例が図 4 a 内に示されている。本発明の範囲から逸脱することなくこのほかの電圧も可能であると見られる。信号電荷が、本発明の構造については正孔であることから、フローティング・ディフュージョンおよびソース フォロワ（S F）出力上の信号スイングが正に向かうことになる。フォトダイオードの収集領域 3 0 下側の n 型井戸 4 0 内で生成されたあらゆる光信号（正孔）は、隣接するピンニングされたフォトダイオード 1 0 にそれが拡散可能となる前に、基板 5 0 内に一掃され、それによって電気的クロストークが排除される。信号は、当業者は知ることになろうが、通常の態様でチップから読み出されることになる。この構造から結果としてもたらされる基板とフォトダイオードの間の電位障壁もまた、基板（パルク）からフォトダイオードへの暗電流の拡散成分を排除する。

#### 【0017】

p 型基板上の n 井戸内に構築されるピンニングされたフォトダイオードを伴う本発明のピクセル構造についての電気的クロストークは、図 5 に示されるとおり、大きく低減される。クロストークは、多様な空乏層の深さごとに、シンク層の深さ（基板に排出されるキャリアが通過する深さ）に対して示されている。この計算は、E . G . Stevens および J . P . Lavine (E . G . Stevens, J . P . Lavine) により IEEE Trans . on Electron Devices (IEEE Trans. on Electron Devices)、第 41 卷、第 10 号の 1753 ページ (1994 年 10 月) に記述された方法によって行われている。このサンプルの計算については、一定の n 井戸ドーピング濃度対深さが仮定された。イオン・インプランテーションを介して n 井戸が好ましく形成されることになる実際のデバイスについては、結果の（図 4 c に示されているような）ドーピングの勾配が電位の勾配（図 4 d に示されているとおり）を作り出し、その結果、n 井戸内の少数キャリア（正孔）が基板内に追いやられ、それによって電気的クロストークおよび基板の暗電流成分の実質的な排除が結果としてもたらされることになる。

#### 【0018】

図 6 を参照すると、本発明の画像センサ 7 5 が中に配置されたデジタル・カメラ 1 2 0 が、通常の消費者が見慣れた典型的な商的実施態様を図解するために示されている。

#### 【0019】

ここに示された本発明の好ましい実施態様は、p 型エビ基板上の n 井戸内の p 型埋め込み収集領域および n + ピンニング（トップ表面）層からなるピンニングされたフォトダイオードを組み込んでいるが、当業者であれば、本発明の範囲から逸脱することなしにこのほかの構造が使用可能であることを理解されよう。たとえば、望ましい場合には、n 型井戸内に形成される単純なピンニングなしの p 型ダイオードを使用することができる。また、単純な非共有型のピクセル・アーキテクチャが示されているが、共有アーキテクチャ（たとえば、米国特許第 6,107,655 号等）を本発明の範囲から逸脱することなしに使用することも可能である。

#### 【図面の簡単な説明】

#### 【0020】

【図 1】典型的な従来技術の C M O S 画像センサ内に使用される画像エリアのピクセルの平面図である。

【図 2 a】典型的な従来技術のピンニングされたフォトダイオード検出器のトランスファ・ゲートおよびフローティング・ディフュージョンを通る断面から得られた 2 次元ドーピング構造の概略図である。

【図 2 b】従来技術のフォトダイオードの中央を通るシリコン内部への深さに対する 1 D のドーピング・プロファイルを示した説明図である。

10

20

30

40

50

【図2c】従来技術のフォトダイオードの中央を通るシリコン内部への深さに対する1Dの電位プロファイルを示した説明図である。

【図3】従来技術のCMOS増幅型画像センサのピクセルの、空乏層の深さに対するピクセルからピクセルへのクロストークの2D計算の例示的な結果を図解した説明図である。

【図4a】本発明のPMOSピクセル構造について、トランスマ・ゲート、フローティング・ディフュージョン、およびリセット・ゲートを通る断面から得られた2次元ドーピング構造の概略図である。

【図4b】図4aの画像センサについて例示的なレイアウトを示した平面図である。

【図4c】本発明のPMOSピクセル構造の中央を通るシリコン内部への深さに対する1Dのドーピング・プロファイルを示した説明図である。

【図4d】本発明のPMOSピクセル構造の中央を通るシリコン内部への深さに対する1Dの電位プロファイルを示した説明図である。

【図5】井戸内に構築される本発明のPMOSピクセル構造について、多様なフォトダイオードの空乏層の深さごとにシンク層の深さに対するピクセルからピクセルへのクロストークの2D計算の結果を図解した説明図である。

【図6】本発明の典型的な商的実施態様を図解するため、通常の消費者が見慣れたデジタル・カメラを図解した説明図である。

【符号の説明】

【0021】

10 ピンニングされたフォトダイオード、20 n+ピンニング層、30 p型埋め込みストレージ領域、40 n型井戸、50 p+/p++エピタキシャル基板、60 n+型分離インプラント、70 画像エリア、75 画像センサ、80 アナログまたはデジタル回路、90 デジタル・ロジック、100 行デコーダ、110 列デコーダ、120 デジタル・カメラ。

【図1】

【図2a】



従来技術



従来技術

【図2b】



【 図 2 c 】



【 义 3 】



【 図 4 a 】



【図 4 b】



【図 4 c】



【図 4 d】



【図 5】



【図6】



FIG. 6

---

フロントページの続き

審査官 穴 哲次

(56)参考文献 特開2004-259733(JP,A)

特開2005-109439(JP,A)

特開平11-307753(JP,A)

特開2004-241578(JP,A)

特開2005-159150(JP,A)

(58)調査した分野(Int.Cl., DB名)

H01L 27/146