

(19)日本国特許庁(JP)

**(12)特許公報(B2)**

(11)特許番号  
**特許第7654136号**  
**(P7654136)**

(45)発行日 令和7年3月31日(2025.3.31)

(24)登録日 令和7年3月21日(2025.3.21)

(51)国際特許分類

|         |                 |     |         |        |       |
|---------|-----------------|-----|---------|--------|-------|
| G 0 9 F | 9/30 (2006.01)  | F I | G 0 9 F | 9/30   | 3 3 8 |
| G 0 2 F | 1/1368(2006.01) |     | G 0 2 F | 1/1368 |       |
| H 1 0 K | 59/121(2023.01) |     | H 1 0 K | 59/121 | 2 1 3 |
| H 1 0 K | 59/123(2023.01) |     | H 1 0 K | 59/121 | 2 1 6 |
| H 1 0 K | 59/80 (2023.01) |     | H 1 0 K | 59/123 |       |

請求項の数 3 (全50頁) 最終頁に続く

|                   |                                    |
|-------------------|------------------------------------|
| (21)出願番号          | 特願2024-60188(P2024-60188)          |
| (22)出願日           | 令和6年4月3日(2024.4.3)                 |
| (62)分割の表示         | 特願2022-191117(P2022-191117)<br>の分割 |
| 原出願日              | 平成24年10月18日(2012.10.18)            |
| (65)公開番号          | 特開2024-96126(P2024-96126A)         |
| (43)公開日           | 令和6年7月12日(2024.7.12)               |
| 審査請求日             | 令和6年4月30日(2024.4.30)               |
| (31)優先権主張番号       | 特願2011-230126(P2011-230126)        |
| (32)優先日           | 平成23年10月19日(2011.10.19)            |
| (33)優先権主張国・地域又は機関 | 日本国(JP)                            |

|          |                                                |
|----------|------------------------------------------------|
| (73)特許権者 | 000153878<br>株式会社半導体エネルギー研究所<br>神奈川県厚木市長谷398番地 |
| (72)発明者  | 山崎 舜平<br>神奈川県厚木市長谷398番地 株式会社半導体エネルギー研究所内       |
| (72)発明者  | 早川 昌彦<br>神奈川県厚木市長谷398番地 株式会社半導体エネルギー研究所内       |
| (72)発明者  | 本田 達也<br>神奈川県厚木市長谷398番地 株式会社半導体エネルギー研究所内       |
| 審査官      | 小野 博之                                          |

最終頁に続く

(54)【発明の名称】 表示装置

**(57)【特許請求の範囲】****【請求項 1】**

一画素に、トランジスタと、前記トランジスタと電気的に接続された容量素子とを有する表示装置であって、

前記一画素の平面視において、

前記トランジスタのゲート電極としての機能を有する第1の導電層と、

前記第1の導電層と同じ材料を有し、且つ前記容量素子の一方の電極としての機能を有する第2の導電層と、

前記第1の導電層の上面と接する領域と、前記第2の導電層の上面と接する領域とを有する第1の絶縁層と、

前記第1の導電層と重なる領域を有し、且つ前記トランジスタのチャネル形成領域を有する酸化物半導体層と、

前記酸化物半導体層上に位置する領域を有し、且つ前記トランジスタのソース電極及びドレイン電極の一方としての機能を有する第3の導電層と、

前記酸化物半導体層上に位置する領域を有し、且つ前記トランジスタのソース電極及びドレイン電極の他方としての機能を有する第4の導電層と、

前記第3の導電層及び前記第4の導電層と同じ材料を有し、且つ前記第2の導電層との重なりを有する第5の導電層と、

前記第3の導電層及び前記第4の導電層と同じ材料を有し、且つ前記第1の導電層と交差する領域を有する第6の導電層と、

10

20

前記第3の導電層の上面と接する領域と、前記第4の導電層の上面と接する領域と、前記第5の導電層の上面と接する領域と、前記第6の導電層の上面と接する領域と、を有する第2の絶縁層と、

前記第2の絶縁層上に位置する領域を有し、且つ画素電極としての機能を有する第7の導電層と、を有し、

前記第5の導電層は、前記容量素子の他方の電極としての機能を有し、

平面視において、前記第2の導電層は、第1の方向に延在する領域を有し、且つ前記第6の導電層は、前記第1の方向に延在する領域を有する、表示装置。

#### 【請求項2】

一画素に、トランジスタと、前記トランジスタと電気的に接続された容量素子とを有する表示装置であって、

前記一画素の平面視において、

前記トランジスタのゲート電極としての機能を有する第1の導電層と、

前記第1の導電層と同じ材料を有し、且つ前記容量素子の一方の電極としての機能を有する第2の導電層と、

前記第1の導電層の上面と接する領域と、前記第2の導電層の上面と接する領域とを有する第1の絶縁層と、

前記第1の導電層と重なる領域を有し、且つ前記トランジスタのチャネル形成領域を有する第1の酸化物半導体層と、

前記第2の導電層と重なる領域を有し、且つ前記第1の酸化物半導体層と同じ材料を有する第2の酸化物半導体層と、

前記第1の酸化物半導体層上に位置する領域を有し、且つ前記トランジスタのソース電極及びドレイン電極の一方としての機能を有する第3の導電層と、

前記第1の酸化物半導体層上に位置する領域を有し、且つ前記トランジスタのソース電極及びドレイン電極の他方としての機能を有する第4の導電層と、

前記第3の導電層及び前記第4の導電層と同じ材料を有し、且つ前記第2の酸化物半導体層の上方に位置する領域を有する第5の導電層と、

前記第3の導電層及び前記第4の導電層と同じ材料を有し、且つ前記第1の導電層と交差する領域を有する第6の導電層と、

前記第3の導電層の上面と接する領域と、前記第4の導電層の上面と接する領域と、前記第5の導電層の上面と接する領域と、前記第6の導電層の上面と接する領域と、を有する第2の絶縁層と、

前記第2の絶縁層上に位置する領域を有し、且つ画素電極としての機能を有する第7の導電層と、を有し、

前記第5の導電層は、前記容量素子の他方の電極としての機能を有し、

平面視において、前記第2の導電層は、第1の方向に延在する領域を有し、且つ前記第6の導電層は、前記第1の方向に延在する領域を有する、表示装置。

#### 【請求項3】

請求項1又は2において、

平面視において、前記第1の導電層は、前記第1の方向と交差する第2の方向に延在する領域を有する、表示装置。

#### 【発明の詳細な説明】

##### 【技術分野】

##### 【0001】

半導体装置及び半導体装置の作製方法に関する。

##### 【0002】

なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。

##### 【背景技術】

##### 【0003】

10

20

30

40

50

絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタ（薄膜トランジスタ（TFT）ともいう）を構成する技術が注目されている。該トランジスタは集積回路（IC）や画像表示装置（表示装置）のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。

#### 【0004】

例えば、インジウム（In）、ガリウム（Ga）、及び亜鉛（Zn）を含む非晶質（アモルファス）酸化物（In-Ga-Zn-O系アモルファス酸化物）からなる半導体層を用いたトランジスタが開示されている（特許文献1参照）。

#### 【先行技術文献】

10

#### 【特許文献】

#### 【0005】

#### 【文献】特開2011-181801号公報

#### 【発明の概要】

#### 【発明が解決しようとする課題】

#### 【0006】

ところで、酸化物半導体を用いたトランジスタを有する半導体装置において、高信頼性の達成は、製品化にむけて重要事項である。

#### 【0007】

しかし、半導体装置は複雑な構造の複数の薄膜で構成されており、多種の材料、方法及び工程で作製される。よって、作製工程に起因して、得られる半導体装置の形状不良や電気特性の劣化が生じる恐れがある。

20

#### 【0008】

このような問題に鑑み、酸化物半導体を用いたトランジスタを有する信頼性の高い半導体装置を提供することを課題の一とする。

#### 【0009】

また、信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させることを課題の一とする。

#### 【課題を解決するための手段】

#### 【0010】

30

ボトムゲート構造の逆スタガ型トランジスタを有する半導体装置において、金属層（ゲート電極層、又はソース電極層及びドレイン電極層）を形成するエッチング工程の残留物により酸化物半導体膜、又はゲート電極層表面及び該近傍が汚染されることを防止する。

#### 【0011】

ゲート電極層、又はソース電極層及びドレイン電極層などの金属層を形成するエッチング工程において、金属層表面、又は酸化物半導体膜表面及び該近傍に、エッティング材（エッティングガス、又はエッティング溶液）による残留物が生じてしまう。このような残留物は、ゲート絶縁膜の電圧に対する耐性の低下やリーク電流などトランジスタの電気特性の低下や変動を招く要因となる。

#### 【0012】

40

残留物には、エッティング材（エッティングガス、又はエッティング溶液）、加工される金属層、エッティング材にさらされる酸化物半導体膜に含まれる元素、及び該元素の化合物が含まれる。例えば、ゲート電極層、又はソース電極層及びドレイン電極層などの金属層を形成するエッティング工程ではハロゲンを含むガスを好適に用いるが、この場合、残留物は、ハロゲン系不純物（ハロゲン、又はハロゲン化物）となる。

#### 【0013】

残留物としては、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、または炭素などが挙げられる。また、残留物には、酸化物半導体膜に含まれる金属元素（例えば、インジウム、ガリウム、又は亜鉛）などが含まれる場合がある。

#### 【0014】

50

本明細書で開示する発明の構成の一形態は、ソース電極層及びドレイン電極層を形成後、酸化物半導体膜表面及び該近傍におけるソース電極層及びドレイン電極層の間に存在する残留物を除去する工程（残留物除去工程）を行う。

【0015】

本明細書で開示する発明の構成の他の一形態は、ゲート電極層を形成後、ゲート電極層表面に存在する残留物を除去する工程（残留物除去工程）を行う。

【0016】

上記残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。具体的には、水、又はTMAH ( Tetra Methyl Ammonium Hydroxide ) 溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス（代表的にはアルゴン）を用いたプラズマ処理を好適に用いることができる。また希フッ酸（フッ化水素酸）を用いた処理を行ってもよい。10

【0017】

酸化物半導体膜又はゲート電極層表面及び該近傍が残留物により汚染されるのを防止できるため、ボトムゲート構造の逆スタガ型トランジスタを有する半導体装置は、酸化物半導体膜（又はゲート電極層）表面における残留物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の面密度を  $1 \times 10^{13} \text{ atoms / cm}^2$  以下（好ましくは  $1 \times 10^{12} \text{ atoms / cm}^2$  以下）とすることができます。また、酸化物半導体膜（又はゲート電極層）表面における残留物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の濃度を  $5 \times 10^{18} \text{ atoms / cm}^3$  以下（好ましくは  $1 \times 10^{18} \text{ atoms / cm}^3$  以下）とすることができます。20

【0018】

従って、酸化物半導体膜を用いた安定した電気特性を有するトランジスタを含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させることができる。

【0019】

本明細書で開示する発明の構成の一形態は、絶縁表面上にゲート電極層と、ゲート電極層上にゲート絶縁膜と、ゲート絶縁膜上に酸化物半導体膜と、酸化物半導体膜上にソース電極層及びドレイン電極層と、酸化物半導体膜のゲート電極層と重畳する領域に接し、かつソース電極層、及びドレイン電極層を覆う絶縁膜とを有し、酸化物半導体膜において絶縁膜と接する面のハロゲンの面密度は  $1 \times 10^{13} \text{ atoms / cm}^2$  以下である半導体装置である。30

【0020】

本明細書で開示する発明の構成の一形態は、絶縁表面上にゲート電極層と、ゲート電極層上にゲート絶縁膜と、ゲート絶縁膜上に酸化物半導体膜と、酸化物半導体膜上にソース電極層及びドレイン電極層と、酸化物半導体膜のゲート電極層と重畳する領域に接し、かつソース電極層、及びドレイン電極層を覆う絶縁膜とを有し、ゲート電極層表面のハロゲンの面密度は  $1 \times 10^{13} \text{ atoms / cm}^2$  以下である半導体装置である。

【0021】

本明細書で開示する発明の構成の一形態は、絶縁表面上にゲート電極層と、ゲート電極層上にゲート絶縁膜と、ゲート絶縁膜上に酸化物半導体膜と、酸化物半導体膜上にソース電極層及びドレイン電極層と、酸化物半導体膜のゲート電極層と重畳する領域に接し、かつソース電極層、及びドレイン電極層を覆う絶縁膜とを有し、酸化物半導体膜において絶縁膜と接する面のハロゲンの面密度は  $1 \times 10^{13} \text{ atoms / cm}^2$  以下であり、ゲート電極層表面のハロゲンの面密度は  $1 \times 10^{13} \text{ atoms / cm}^2$  以下である半導体装置である。40

【0022】

本明細書で開示する発明の構成の一形態は、絶縁表面上にゲート電極層を形成し、ゲート電極層上にゲート絶縁膜を形成し、ゲート絶縁膜上に酸化物半導体膜を形成し、酸化物半50

導体膜上に導電膜を形成し、導電膜を、ハロゲンを含むガスによりエッティングすることでソース電極層及びドレイン電極層を形成し、酸化物半導体膜に残留物除去工程を行う半導体装置の作製方法である。

#### 【0023】

本明細書で開示する発明の構成の一形態は、絶縁表面上に導電膜を形成し、導電膜を、ハロゲンを含むガスによりエッティングすることでゲート電極層を形成し、ゲート電極層に残留物除去工程を行い、残留物除去工程を行ったゲート電極層上にゲート絶縁膜を形成し、ゲート絶縁膜上に酸化物半導体膜を形成し、酸化物半導体膜上にソース電極層及びドレイン電極層を形成する半導体装置の作製方法である。

#### 【0024】

本明細書で開示する発明の構成の一形態は、絶縁表面上に第1の導電膜を形成し、第1の導電膜を、ハロゲンを含むガスによりエッティングすることでゲート電極層を形成し、ゲート電極層に残留物除去工程を行い、残留物除去工程を行ったゲート電極層上にゲート絶縁膜を形成し、ゲート絶縁膜上に酸化物半導体膜を形成し、酸化物半導体膜上に第2の導電膜を形成し、第2の導電膜を、ハロゲンを含むガスによりエッティングすることでソース電極層及びドレイン電極層を形成し、酸化物半導体膜に残留物除去工程を行う半導体装置の作製方法である。

10

#### 【0025】

本発明の一形態は、トランジスタ又はトランジスタを含んで構成される回路を有する半導体装置に関する。例えば、酸化物半導体でチャネル形成領域が形成される、トランジスタ又はトランジスタを含んで構成される回路を有する半導体装置に関する。例えば、LSIや、CPUや、電源回路に搭載されるパワーデバイスや、メモリ、サイリスタ、コンバータ、イメージセンサなどを含む半導体集積回路、液晶表示パネルに代表される電気光学装置や発光素子を有する発光表示装置を部品として搭載した電子機器に関する。

20

#### 【発明の効果】

#### 【0026】

酸化物半導体を用いたトランジスタを有する信頼性の高い半導体装置を提供する。

#### 【0027】

また、信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させる。

30

#### 【図面の簡単な説明】

#### 【0028】

【図1】半導体装置、及び半導体装置の作製方法の一形態を説明する断面図。

【図2】半導体装置、及び半導体装置の作製方法の一形態を説明する断面図。

【図3】半導体装置、及び半導体装置の作製方法の一形態を説明する断面図。

【図4】半導体装置の一形態を説明する平面図。

【図5】半導体装置の一形態を説明する平面図及び断面図。

【図6】半導体装置の一形態を示す断面図。

【図7】半導体装置の一形態を示す回路図及び断面図。

【図8】電子機器を示す図。

【図9】電子機器を示す図。

40

#### 【発明を実施するための形態】

#### 【0029】

以下では、本明細書に開示する発明の実施の形態について図面を用いて詳細に説明する。ただし、本明細書に開示する発明は以下の説明に限定されず、その形態および詳細を様々に変更し得ることは、当業者であれば容易に理解される。また、本明細書に開示する発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、第1、第2として付される序数詞は便宜上用いるものであり、工程順又は積層順を示すものではない。また、本明細書において発明を特定するための事項として固有の名称を示すものではない。

#### 【0030】

50

(実施の形態 1 )

本実施の形態では、半導体装置及び半導体装置の作製方法の一形態を、図 1 を用いて説明する。本実施の形態では、半導体装置の一例として酸化物半導体膜を有するトランジスタを含む半導体装置を示す。

【 0 0 3 1 】

トランジスタはチャネル形成領域が 1 つ形成されるシングルゲート構造でも、 2 つ形成されるダブルゲート構造もしくは 3 つ形成されるトリプルゲート構造であってもよい。また、チャネル形成領域の上下にゲート絶縁膜を介して配置された 2 つのゲート電極層を有する、デュアルゲート型でもよい。

【 0 0 3 2 】

図 1 ( E ) に示すトランジスタ 440 は、ボトムゲート構造の一つであり逆スタガ型トランジスタともいうトランジスタの一例である。なお、図 1 は、トランジスタ 440 のチャネル長方向の断面図である。

【 0 0 3 3 】

図 1 ( E ) に示すように、トランジスタ 440 を含む半導体装置は、絶縁表面を有する基板 400 上に、ゲート電極層 401 、ゲート絶縁膜 402 、酸化物半導体膜 403 、ソース電極層 405a 、ドレイン電極層 405b を有する。また、トランジスタ 440 を覆う絶縁膜 407 が設けられている。

【 0 0 3 4 】

酸化物半導体膜 403 に用いる酸化物半導体としては、少なくともインジウム ( In ) を含む。特に In と亜鉛 ( Zn ) を含むことが好ましい。また、該酸化物半導体膜を用いたトランジスタの電気特性のばらつきを減らすためのスタビライザーとして、それらに加えてガリウム ( Ga ) を有することが好ましい。また、スタビライザーとしてスズ ( Sn ) を有することが好ましい。また、スタビライザーとしてハフニウム ( Hf ) を有することが好ましい。また、スタビライザーとしてアルミニウム ( Al ) を有することが好ましい。また、スタビライザーとしてジルコニウム ( Zr ) を有することが好ましい。

【 0 0 3 5 】

また、他のスタビライザーとして、ランタノイドである、ランタン ( La ) 、セリウム ( Ce ) 、プラセオジム ( Pr ) 、ネオジム ( Nd ) 、サマリウム ( Sm ) 、ユウロピウム ( Eu ) 、ガドリニウム ( Gd ) 、テルビウム ( Tb ) 、ジスプロシウム ( Dy ) 、ホルミウム ( Ho ) 、エルビウム ( Er ) 、ツリウム ( Tm ) 、イッテルビウム ( Yb ) 、ルテチウム ( Lu ) のいずれか一種あるいは複数種を有してもよい。

【 0 0 3 6 】

例えば、酸化物半導体として、酸化インジウム、酸化スズ、酸化亜鉛、 In - Zn 系酸化物、 In - Mg 系酸化物、 In - Ga 系酸化物、 In - Ga - Zn 系酸化物 ( I G Z O とも表記する ) 、 In - Al - Zn 系酸化物、 In - Sn - Zn 系酸化物、 In - Hf - Zn 系酸化物、 In - La - Zn 系酸化物、 In - Ce - Zn 系酸化物、 In - Pr - Zn 系酸化物、 In - Nd - Zn 系酸化物、 In - Sm - Zn 系酸化物、 In - Eu - Zn 系酸化物、 In - Gd - Zn 系酸化物、 In - Tb - Zn 系酸化物、 In - Dy - Zn 系酸化物、 In - Ho - Zn 系酸化物、 In - Er - Zn 系酸化物、 In - Tm - Zn 系酸化物、 In - Yb - Zn 系酸化物、 In - Lu - Zn 系酸化物、 In - Sn - Ga - Zn 系酸化物、 In - Hf - Ga - Zn 系酸化物、 In - Al - Ga - Zn 系酸化物、 In - Sn - Al - Zn 系酸化物、 In - Sn - Hf - Zn 系酸化物、 In - Hf - Al - Zn 系酸化物を用いることができる。

【 0 0 3 7 】

なお、ここで、例えば、 In - Ga - Zn 系酸化物とは、 In と Ga と Zn を主成分として有する酸化物という意味であり、 In と Ga と Zn の比率は問わない。また、 In と Ga と Zn 以外の金属元素が入っていてもよい。

【 0 0 3 8 】

また、酸化物半導体として、 InMO<sub>3</sub> ( ZnO )<sub>m</sub> ( m > 0 、且つ、 m は整数でない )

10

20

30

40

50

で表記される材料を用いてもよい。なお、Mは、Ga、Fe、Mn及びCoから選ばれた一の金属元素または複数の金属元素を示す。また、酸化物半導体として、In<sub>2</sub>SnO<sub>5</sub>(ZnO)<sub>n</sub>(n>0、且つ、nは整数)で表記される材料を用いてもよい。

#### 【0039】

例えば、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)、In:Ga:Zn=2:2:1(=2/5:2/5:1/5)、あるいはIn:Ga:Zn=3:1:2(=1/2:1/6:1/3)の原子数比のIn-Ga-Zn系酸化物やその組成の近傍の酸化物を用いることができる。あるいは、In:Sn:Zn=1:1:1(=1/3:1/3:1/3)、In:Sn:Zn=2:1:3(=1/3:1/6:1/2)あるいはIn:Sn:Zn=2:1:5(=1/4:1/8:5/8)の原子数比のIn-Sn-Zn系酸化物やその組成の近傍の酸化物を用いるとよい。10

#### 【0040】

しかし、インジウムを含む酸化物半導体は、これらに限らず、必要とする電気特性(移動度、しきい値、ばらつき等)に応じて適切な組成のものを用いればよい。また、必要とする電気特性を得るために、キャリア濃度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間距離、密度等を適切なものとすることが好ましい。

#### 【0041】

例えば、In-Sn-Zn系酸化物では比較的容易に高い移動度が得られる。しかしながら、In-Ga-Zn系酸化物でも、バルク内欠陥密度を低くすることにより移動度を上げることができる。20

#### 【0042】

なお、例えば、In、Ga、Znの原子数比がIn:Ga:Zn=a:b:c(a+b+c=1)である酸化物の組成が、原子数比がIn:Ga:Zn=A:B:C(A+B+C=1)の酸化物の組成の近傍であるとは、a、b、cが、(a-A)<sup>2</sup>+(b-B)<sup>2</sup>+(c-C)<sup>2</sup>=r<sup>2</sup>を満たすことをいう。rとしては、例えば、0.05とすればよい。他の酸化物でも同様である。

#### 【0043】

酸化物半導体膜403は、単結晶、多結晶(ポリクリスタルともいう。)または非晶質などの状態をとる。

#### 【0044】

好ましくは、酸化物半導体膜403は、CAAC-OS(C Axis Aligned Crystalline Oxide Semiconductor)膜とする。30

#### 【0045】

CAAC-OS膜は、完全な単結晶ではなく、完全な非晶質でもない。CAAC-OS膜は、非晶質相に結晶部及び非晶質部を有する結晶-非晶質混相構造の酸化物半導体膜である。なお、当該結晶部は、一辺が100nm未満の立方体内に収まる大きさが多い。透過型電子顕微鏡(TEM:Transmission Electron Microscope)による観察像では、CAAC-OS膜に含まれる非晶質部と結晶部との境界は必ずしも明確ではない。また、TEMによってCAAC-OS膜には粒界(グレインバウンダリーともいう。)は確認できない。そのため、CAAC-OS膜は、粒界に起因する電子移動度の低下が抑制される。40

#### 【0046】

CAAC-OS膜に含まれる結晶部は、c軸がCAAC-OS膜の被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向に揃い、かつa b面に垂直な方向から見て三角形状または六角形状の原子配列を有し、c軸に垂直な方向から見て金属原子が層状または金属原子と酸素原子とが層状に配列している。なお、異なる結晶部間で、それぞれa軸及びb軸の向きが異なっていてもよい。本明細書において、単に垂直と記載する場合、85°以上95°以下の範囲も含まれることとする。また、単に平行と記載する場合、-5°以上5°以下の範囲も含まれることとする。なお、酸化物半導体膜を構成する酸素の一部は窒素で置換されてもよい。

10

20

30

40

50

**【 0 0 4 7 】**

なお、 C A A C - O S 膜において、結晶部の分布が一様でなくてもよい。例えば、 C A A C - O S 膜の形成過程において、酸化物半導体膜の表面側から結晶成長させる場合、被形成面の近傍に対し表面の近傍では結晶部の占める割合が高くなることがある。また、 C A A C - O S 膜へ不純物を添加することにより、当該不純物添加領域において結晶部が非晶質化することもある。

**【 0 0 4 8 】**

C A A C - O S 膜に含まれる結晶部の c 軸は、 C A A C - O S 膜の被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向に揃うため、 C A A C - O S 膜の形状（被形成面の断面形状または表面の断面形状）によっては互いに異なる方向を向くことがある。なお、結晶部の c 軸の方向は、 C A A C - O S 膜が形成されたときの被形成面の法線ベクトルまたは表面の法線ベクトルに平行な方向となる。結晶部は、成膜することにより、または成膜後に加熱処理などの結晶化処理を行うことにより形成される。

10

**【 0 0 4 9 】**

C A A C - O S 膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動が小さい。よって、当該トランジスタは、信頼性が高い。

**【 0 0 5 0 】**

なお、酸化物半導体膜を構成する酸素の一部は窒素で置換されてもよい。

**【 0 0 5 1 】**

また、 C A A C - O S 膜のように結晶部を有する酸化物半導体では、よりバルク内欠陥を低減することができ、表面の平坦性を高めれば非晶質状態の酸化物半導体以上の移動度を得ることができる。表面の平坦性を高めるためには、平坦な表面上に酸化物半導体を形成することが好ましく、具体的には、平均面粗さ（ R a ）が 1 nm 以下、好ましくは 0.3 nm 以下、より好ましくは 0.1 nm 以下の表面上に形成するとよい。

20

**【 0 0 5 2 】**

なお、 R a は、 J I S B 6 0 1 : 2 0 0 1 ( I S O 4 2 8 7 : 1 9 9 7 ) で定義されている算術平均粗さを曲面に対して適用できるよう三次元に拡張したものであり、「基準面から指定面までの偏差の絶対値を平均した値」と表現でき、以下の式にて定義される。

**【 0 0 5 3 】****【 数 1 】**

$$R_a = \frac{1}{S_0} \int_{y_1}^{y_2} \int_{x_1}^{x_2} |f(x, y) - Z_0| dx dy$$

30

**【 0 0 5 4 】**

ここで、指定面とは、粗さ計測の対象となる面であり、座標 ( ( x\_1 , y\_1 , f ( x\_1 , y\_1 ) ) ( x\_1 , y\_2 , f ( x\_1 , y\_2 ) ) ( x\_2 , y\_1 , f ( x\_2 , y\_1 ) ) ( x\_2 , y\_2 , f ( x\_2 , y\_2 ) ) の 4 点で表される四角形の領域とし、指定面を x y 平面に投影した長方形の面積を S\_0 、基準面の高さ（指定面の平均の高さ）を Z\_0 とする。 R a は原子間力顕微鏡（ A F M : A t o m i c F o r c e M i c r o s c o p e ）にて測定可能である。

40

**【 0 0 5 5 】**

また、基準面は、指定面の平均の高さにおける、 X Y 平面と平行な面である。つまり、指定面の高さの平均値を Z\_0 とするとき、基準面の高さも Z\_0 で表される。

**【 0 0 5 6 】**

ただし、本実施の形態で説明するトランジスタ 440 は、ボトムゲート型であるため、酸化物半導体膜の下方には基板 400 とゲート電極層 401 とゲート絶縁膜 402 が存在している。従って、上記平坦な表面を得るためにゲート電極層 401 及びゲート絶縁膜 402 を形成した後、化学的機械的研磨（ C M P : C h e m i c a l M e c h a n i c a l P o l i s h i n g ）処理などの平坦化処理を行ってもよい。

50

**【 0 0 5 7 】**

酸化物半導体膜403の膜厚は、1nm以上30nm以下（好ましくは5nm以上10nm以下）とし、スパッタリング法、MBE（Molecular Beam Epitaxy）法、CVD法、パルスレーザ堆積法、ALD（Atomic Layer Deposition）法等を適宜用いることができる。また、酸化物半導体膜403は、スパッタリングターゲット表面に対し、概略垂直に複数の基板表面がセットされた状態で成膜を行うスパッタリング装置を用いて成膜してもよい。

**【 0 0 5 8 】**

図1(A)乃至(E)にトランジスタ440を有する半導体装置の作製方法の一例を示す。

10

**【 0 0 5 9 】**

絶縁表面を有する基板400に使用することができる基板に大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の耐熱性を有していることが必要となる。例えば、バリウムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラス基板、セラミック基板、石英基板、サファイア基板などを用いることができる。また、シリコンや炭化シリコンなどの単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基板、SOI基板などを適用することもでき、これらの基板上に半導体素子が設けられたものを、基板400として用いてもよい。

**【 0 0 6 0 】**

また、基板400として、可撓性基板を用いて半導体装置を作製してもよい。可撓性を有する半導体装置を作製するには、可撓性基板上に酸化物半導体膜403を含むトランジスタ440を直接作製してもよいし、他の作製基板に酸化物半導体膜403を含むトランジスタ440を作製し、その後可撓性基板に剥離、転置してもよい。なお、作製基板から可撓性基板に剥離、転置するために、作製基板と酸化物半導体膜を含むトランジスタ440との間に剥離層を設けるとよい。

20

**【 0 0 6 1 】**

基板400上に下地膜として絶縁膜を設けてもよい。絶縁膜としては、プラズマCVD法又はスパッタリング法等により、酸化シリコン、酸化窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、酸化ハフニウム、酸化ガリウムなどの酸化物絶縁膜、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウムなどの窒化物絶縁膜、又はこれらの混合材料を用いて形成することができる。

30

**【 0 0 6 2 】**

基板400（又は基板400及び絶縁膜）に加熱処理を行ってもよい。例えば、高温のガスを用いて加熱処理を行うGRTA（Gas Rapid Thermal Annealing）装置により、650℃、1分～5分間、加熱処理を行えばよい。なお、GRTAにおける高温のガスには、アルゴンなどの希ガス、または窒素のような、加熱処理によって被処理物と反応しない不活性気体が用いられる。また、電気炉により、500℃、30分～1時間、加熱処理を行ってもよい。

**【 0 0 6 3 】**

次に基板400上に導電膜を形成し、該導電膜をエッチングすることで、ゲート電極層401を形成する。導電膜のエッチングは、ドライエッチングでもウェットエッチングでもよく、両方を用いてもよい。

40

**【 0 0 6 4 】**

ゲート電極層401の材料は、モリブデン、チタン、タンタル、タングステン、アルミニウム、銅、クロム、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合金材料を用いて形成することができる。また、ゲート電極層401としてリン等の不純物元素をドーピングした多結晶シリコン膜に代表される半導体膜、ニッケルシリサイドなどのシリサイド膜を用いてもよい。ゲート電極層401は、単層構造としてもよいし、積層構造としてもよい。

**【 0 0 6 5 】**

50

また、ゲート電極層401の材料は、酸化タンゲステンを含むインジウム酸化物、酸化チタンを含むインジウム酸化物、インジウムスズ酸化物、酸化チタンを含むインジウムスズ酸化物、酸化ケイ素を添加したインジウムスズ酸化物、インジウム亜鉛酸化物、酸化タンゲステンを含むインジウム亜鉛酸化物、などの導電性材料を適用することもできる。また、上記導電性材料と、上記金属材料の積層構造とすることもできる。

#### 【0066】

また、ゲート絶縁膜402と接するゲート電極層401として、窒素を含む金属酸化物、具体的には、窒素を含むIn-Ga-Zn系酸化物膜や、窒素を含むIn-Sn系酸化物膜や、窒素を含むIn-Ga系酸化物膜や、窒素を含むIn-Zn系酸化物膜や、窒素を含む酸化スズ膜や、窒素を含む酸化インジウム膜や、金属窒化物膜( InN、SnNなど)を用いることができる。これらの膜は5eV(電子ボルト)、好ましくは5.5eV(電子ボルト)以上の仕事関数を有し、ゲート電極層として用いた場合、トランジスタの電気特性のしきい値電圧をプラスにすることができる。10

#### 【0067】

本実施の形態では、スパッタリング法により膜厚100nmのタンゲステン膜を形成する。。

#### 【0068】

また、ゲート電極層401形成後に、基板400、及びゲート電極層401に加熱処理を行ってもよい。例えば、GRTA装置により、650、1分～5分間、加熱処理を行えばよい。また、電気炉により、500、30分～1時間、加熱処理を行ってもよい。20

#### 【0069】

次いで、ゲート電極層401上にゲート絶縁膜402を形成する。

#### 【0070】

なお、ゲート絶縁膜402の被覆性を向上させるために、ゲート電極層401表面に平坦化処理を行ってもよい。特にゲート絶縁膜402として膜厚の薄い絶縁膜を用いる場合、ゲート電極層401表面の平坦性が良好であることが好ましい。

#### 【0071】

ゲート絶縁膜402の膜厚は、1nm以上20nm以下とし、スパッタリング法、MBE法、CVD法、パルスレーザ堆積法、ALD法等を適宜用いることができる。また、ゲート絶縁膜402は、スパッタリングターゲット表面に対し、概略垂直に複数の基板表面がセットされた状態で成膜を行うスパッタリング装置を用いて成膜してもよい。30

#### 【0072】

ゲート絶縁膜402の材料としては、酸化シリコン膜、酸化ガリウム膜、酸化アルミニウム膜、窒化シリコン膜、酸化窒化シリコン膜、酸化窒化アルミニウム膜、または窒化酸化シリコン膜を用いて形成することができる。

#### 【0073】

また、ゲート絶縁膜402の材料として酸化ハフニウム、酸化イットリウム、ハフニウムシリケート(HfSi<sub>x</sub>O<sub>y</sub>(x>0, y>0))、窒素が添加されたハフニウムシリケート(HfSiO<sub>x</sub>N<sub>y</sub>(x>0, y>0))、ハフニウムアルミネート(HfAl<sub>x</sub>O<sub>y</sub>(x>0, y>0))、酸化ランタンなどのhigh-k材料を用いることでゲートリーアク電流を低減できる。さらに、ゲート絶縁膜402は、単層構造としても良いし、積層構造としても良い。40

#### 【0074】

ゲート絶縁膜402は、酸化物半導体膜403と接する部分において酸素を含むことが好ましい。特に、ゲート絶縁膜402は、膜中(バルク中)に少なくとも化学量論的組成における含有量を超える量の酸素が存在することが好ましく、例えば、ゲート絶縁膜402として、酸化シリコン膜を用いる場合には、SiO<sub>2+</sub>(ただし、>0)とする。

#### 【0075】

酸素の供給源となる、酸素を多く(過剰に)含むゲート絶縁膜402を酸化物半導体膜403と接して設けることによって、該ゲート絶縁膜402から酸化物半導体膜403へ酸

10

20

30

40

50

素を供給することができる。酸化物半導体膜403及びゲート絶縁膜402を少なくとも一部が接した状態で加熱処理を行うことによって酸化物半導体膜403への酸素の供給を行ってもよい。

【0076】

酸化物半導体膜403へ酸素を供給することにより、膜中の酸素欠損を補填することができる。さらに、ゲート絶縁膜402は、作製するトランジスタのサイズやゲート絶縁膜402の段差被覆性を考慮して形成することが好ましい。

【0077】

本実施の形態では、高密度プラズマCVD法により膜厚200nmの酸化窒化シリコン膜を形成する。

10

【0078】

また、ゲート絶縁膜402形成後に、基板400、ゲート電極層401、及びゲート絶縁膜402に加熱処理を行ってもよい。例えば、GRTA装置により、650、1分～5分間、加熱処理を行えばよい。また、電気炉により、500、30分～1時間、加熱処理を行ってもよい。

【0079】

次に、ゲート絶縁膜402上に酸化物半導体膜403を形成する(図1(A)参照)。

【0080】

酸化物半導体膜403の形成工程において、酸化物半導体膜403に水素、又は水がなるべく含まれないようにするために、酸化物半導体膜403の成膜の前処理として、スパッタリング装置の予備加熱室でゲート絶縁膜402が形成された基板を予備加熱し、基板及びゲート絶縁膜402に吸着した水素、水分などの不純物を脱離し排気することが好ましい。なお、予備加熱室に設ける排気手段はクライオポンプが好ましい。

20

【0081】

ゲート絶縁膜402において酸化物半導体膜403が接して形成される領域に、平坦化処理を行ってもよい。平坦化処理としては、特に限定されないが、研磨処理(例えば、CMP処理)、ドライエッティング処理、プラズマ処理を用いることができる。

【0082】

プラズマ処理としては、例えば、アルゴンガスを導入してプラズマを発生させる逆スパッタリングを行うことができる。逆スパッタリングとは、アルゴン雰囲気下で基板側にRF電源を用いて電圧を印加して基板近傍にプラズマを形成して表面を改質する方法である。なお、アルゴン雰囲気に代えて窒素、ヘリウム、酸素などを用いてもよい。逆スパッタリングを行うと、ゲート絶縁膜402の表面に付着している粉状物質(パーティクル、ごみともいう)を除去することができる。

30

【0083】

平坦化処理として、研磨処理、ドライエッティング処理、プラズマ処理は複数回行ってもよく、それらを組み合わせて行ってもよい。また、組み合わせて行う場合、工程順も特に限定されず、ゲート絶縁膜402表面の凹凸状態に合わせて適宜設定すればよい。

【0084】

なお、酸化物半導体膜403は、成膜時に酸素が多く含まれるような条件(例えば、酸素100%の雰囲気下でスパッタリング法により成膜を行うなど)で成膜して、酸素を多く含む(好ましくは酸化物半導体が結晶状態における化学量論的組成に対し、酸素の含有量が過剰な領域が含まれている)膜とすることが好ましい。

40

【0085】

なお、本実施の形態において、酸化物半導体膜403として、AC電源装置を有するスパッタリング装置を用いたスパッタリング法を用い、膜厚35nmのIn-Ga-Zn系酸化物膜(IGZO膜)を成膜する。本実施の形態において、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)の原子比のIn-Ga-Zn系酸化物ターゲットを用いる。なお、成膜条件は、酸素及びアルゴン雰囲気下(酸素流量比率50%)、圧力0.6Pa、電源電力5kW、基板温度170°とする。この成膜条件での成膜速度は、16n

50

m / min である。

**【 0 0 8 6 】**

酸化物半導体膜 403 を、成膜する際に用いるスパッタリングガスは水素、水、水酸基又は水素化物などの不純物が除去された高純度ガスを用いることが好ましい。

**【 0 0 8 7 】**

減圧状態に保持された成膜室内に基板を保持する。そして、成膜室内の残留水分を除去しつつ水素及び水分が除去されたスパッタリングガスを導入し、上記ターゲットを用いて基板 400 上に酸化物半導体膜 403 を成膜する。成膜室内の残留水分を除去するためには、吸着型の真空ポンプ、例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが好ましい。また、排気手段としては、ターボ分子ポンプにコールドトラップを加えたものであってもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子、水 (H<sub>2</sub>O) など水素原子を含む化合物（より好ましくは炭素原子を含む化合物も）等が排気されるため、当該成膜室で成膜した酸化物半導体膜 403 に含まれる不純物の濃度を低減できる。

10

**【 0 0 8 8 】**

また、ゲート絶縁膜 402 を大気に解放せずにゲート絶縁膜 402 と酸化物半導体膜 403 を連続的に形成することが好ましい。ゲート絶縁膜 402 を大気に曝露せずにゲート絶縁膜 402 と酸化物半導体膜 403 を連続して形成すると、ゲート絶縁膜 402 表面に水素や水分などの不純物が吸着することを防止することができる。

20

**【 0 0 8 9 】**

酸化物半導体膜 403 は、膜状の酸化物半導体膜をフォトリソグラフィ工程により島状の酸化物半導体膜に加工して形成することができる。

**【 0 0 9 0 】**

また、島状の酸化物半導体膜 403 を形成するためのレジストマスクをインクジェット法で形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用しないため、製造コストを低減できる。

**【 0 0 9 1 】**

なお、酸化物半導体膜のエッチングは、ドライエッチングでもウェットエッチングでもよく、両方を用いてもよい。例えば、酸化物半導体膜のウェットエッチングに用いるエッチング液としては、磷酸と酢酸と硝酸を混ぜた溶液などを用いることができる。また、 I T O - 0 7 N (関東化学社製) を用いてもよい。また、 I C P (Inductive Coupled Plasma : 誘導結合型プラズマ) エッチング法によるドライエッチングによってエッチング加工してもよい。

30

**【 0 0 9 2 】**

また、酸化物半導体膜 403 に、過剰な水素（水や水酸基を含む）を除去（脱水化または脱水素化）するための加熱処理を行ってもよい。加熱処理の温度は、300 以上 700 以下、または基板の歪み点未満とする。加熱処理は減圧下又は窒素雰囲気下などで行うことができる。

**【 0 0 9 3 】**

また、酸化物半導体膜 403 として結晶性酸化物半導体膜を用いる場合、結晶化のための加熱処理を行ってもよい。

40

**【 0 0 9 4 】**

本実施の形態では、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜 403 に対して窒素雰囲気下 450 において 1 時間、さらに窒素及び酸素を含む雰囲気下 450 において 1 時間の加熱処理を行う。

**【 0 0 9 5 】**

なお、加熱処理装置は電気炉に限られず、抵抗発熱体などの発熱体からの熱伝導または熱輻射によって、被処理物を加熱する装置を用いてもよい。例えば、G R T A 装置、L R T A (Lamp Rapid Thermal Anneal) 装置等の R T A (Rapid Thermal Anneal) 装置を用いることができる。L R T A 装置は、ハロ

50

ゲンランプ、メタルハライドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ランプなどのランプから発する光（電磁波）の輻射により、被処理物を加熱する装置である。G R T A 装置は、高温のガスを用いて加熱処理を行う装置である。高温のガスには、アルゴンなどの希ガス、または窒素のような、加熱処理によって被処理物と反応しない不活性気体が用いられる。

#### 【 0 0 9 6 】

例えば、加熱処理として、650 ~ 700 の高温に加熱した不活性ガス中に基板を入れ、数分間加熱した後、基板を不活性ガス中から出すG R T A を行ってもよい。

#### 【 0 0 9 7 】

なお、加熱処理においては、窒素、またはヘリウム、ネオン、アルゴン等の希ガスに、水、水素などが含まれないことが好ましい。または、熱処理装置に導入する窒素、またはヘリウム、ネオン、アルゴン等の希ガスの純度を、6 N ( 9 9 . 9 9 9 9 % ) 以上好ましくは7 N ( 9 9 . 9 9 9 9 9 % ) 以上（即ち不純物濃度を1 p p m 以下、好ましくは0 . 1 p p m 以下）とすることが好ましい。

10

#### 【 0 0 9 8 】

また、加熱処理で酸化物半導体膜403を加熱した後、同じ炉に高純度の酸素ガス、高純度の一酸化二窒素ガス、又は超乾燥エア（C R D S（キャビティリングダウンレーザー分光法）方式の露点計を用いて測定した場合の水分量が20 p p m（露点換算で - 55 ）以下、好ましくは1 p p m 以下、より好ましくは10 p p b 以下の空気）を導入してもよい。酸素ガスまたは一酸化二窒素ガスに、水、水素などが含まれないことが好ましい。または、熱処理装置に導入する酸素ガスまたは一酸化二窒素ガスの純度を、6 N 以上好ましくは7 N 以上（即ち、酸素ガスまたは一酸化二窒素ガス中の不純物濃度を1 p p m 以下、好ましくは0 . 1 p p m 以下）とすることが好ましい。酸素ガス又は一酸化二窒素ガスの作用により、脱水化または脱水素化処理による不純物の排除工程によって同時に減少してしまった酸化物半導体を構成する主成分材料である酸素を供給することによって、酸化物半導体膜403を高純度化及びI型（真性）化することができる。

20

#### 【 0 0 9 9 】

なお、脱水化又は脱水素化のための加熱処理を行うタイミングは、膜状の酸化物半導体膜の形成後でも、島状の酸化物半導体膜403形成後でもよい。

30

#### 【 0 1 0 0 】

また、脱水化又は脱水素化のための加熱処理は、複数回行ってもよく、他の加熱処理と兼ねてもよい。

#### 【 0 1 0 1 】

脱水化又は脱水素化のための加熱処理を、酸化物半導体膜403として島状に加工される前、膜状の酸化物半導体膜がゲート絶縁膜402を覆った状態で行うと、ゲート絶縁膜402に含まれる酸素が加熱処理によって放出されるのを防止することができるため好ましい。

#### 【 0 1 0 2 】

また、脱水化又は脱水素化処理を行った酸化物半導体膜403に、酸素（少なくとも、酸素ラジカル、酸素原子、酸素イオン、のいずれかを含む）を導入して膜中に酸素を供給してもよい。

40

#### 【 0 1 0 3 】

また、脱水化又は脱水素化処理によって、酸化物半導体を構成する主成分材料である酸素が同時に脱離して減少してしまうおそれがある。酸化物半導体膜において、酸素が脱離した箇所では酸素欠損が存在し、該酸素欠損に起因してトランジスタの電気的特性変動を招くドナー準位が生じてしまう。

#### 【 0 1 0 4 】

よって、脱水化又は脱水素化処理を行った酸化物半導体膜に、酸素（少なくとも、酸素ラジカル、酸素原子、酸素イオン、のいずれかを含む）を供給することが好ましい。酸化物半導体膜へ酸素を供給することにより、膜中の酸素欠損を補填することができる。

50

**【 0 1 0 5 】**

脱水化又は脱水素化処理を行った酸化物半導体膜403に、酸素を導入して膜中に酸素を供給することによって、酸化物半導体膜403を高純度化、及び*i*型(真性)化することができる。高純度化し、*i*型(真性)化した酸化物半導体膜403を有するトランジスタは、電気特性変動が抑制されており、電気的に安定である。

**【 0 1 0 6 】**

酸素の導入方法としては、イオン注入法、イオンドーピング法、プラズマイマージョンイオンインプランテーション法、プラズマ処理などを用いることができる。

**【 0 1 0 7 】**

酸素の導入工程は、酸化物半導体膜403に酸素導入する場合、酸化物半導体膜403に直接導入してもよいし、絶縁膜407などの他の膜を通過して酸化物半導体膜403へ導入してもよい。酸素を他の膜を通過して導入する場合は、イオン注入法、イオンドーピング法、プラズマイマージョンイオンインプランテーション法などを用いればよいが、酸素を露出された酸化物半導体膜403へ直接導入する場合は、プラズマ処理なども用いることができる。

10

**【 0 1 0 8 】**

酸化物半導体膜403への酸素の導入は、脱水化又は脱水素化処理を行った後が好ましいが、特に限定されない。また、上記脱水化又は脱水素化処理を行った酸化物半導体膜403への酸素の導入は複数回行ってもよい。

**【 0 1 0 9 】**

好ましくはトランジスタに設けられる酸化物半導体膜は、酸化物半導体が結晶状態における化学量論的組成に対し、酸素の含有量が過剰な領域が含まれている膜とするとよい。この場合、酸素の含有量は、酸化物半導体の化学量論的組成を超える程度とする。あるいは、酸素の含有量は、単結晶の場合の酸素の量を超える程度とする。酸化物半導体の格子間に酸素が存在する場合もある。

20

**【 0 1 1 0 】**

水素若しくは水分を酸化物半導体から除去し、不純物が極力含まれないように高純度化し、酸素を供給して酸素欠損を補填することにより*i*型(真性)の酸化物半導体、又は*i*型(真性)に限りなく近い酸化物半導体とすることができます。そうすることにより、酸化物半導体のフェルミ準位( $E_f$ )を真性フェルミ準位( $E_i$ )と同じレベルにまですることができます。よって、該酸化物半導体膜をトランジスタに用いることで、酸素欠損に起因するトランジスタのしきい値電圧 $V_{th}$ のばらつき、しきい値電圧のシフト $\Delta V_{th}$ を低減することができる。

30

**【 0 1 1 1 】**

次いで、ゲート電極層401、ゲート絶縁膜402、及び酸化物半導体膜403上に、ソース電極層及びドレイン電極層(これと同じ層で形成される配線を含む)となる導電膜445を形成する(図1(B)参照)。

**【 0 1 1 2 】**

導電膜445は後の加熱処理に耐えられる材料を用いる。ソース電極層、及びドレイン電極層に用いる導電膜445としては、例えば、Al、Cr、Cu、Ta、Ti、Mo、Wから選ばれた元素を含む金属膜、または上述した元素を成分とする金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タンゲステン膜)等を用いることができる。また、Al、Cuなどの金属膜の下側又は上側の一方または双方にTi、Mo、Wなどの高融点金属膜またはそれらの金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タンゲステン膜)を積層させた構成としても良い。また、ソース電極層、及びドレイン電極層に用いる導電膜445としては、導電性の金属酸化物で形成しても良い。導電性の金属酸化物としては酸化インジウム( $In_2O_3$ )、酸化スズ( $SnO_2$ )、酸化亜鉛( $ZnO$ )、インジウムスズ酸化物( $In_2O_3-SnO_2$ 、ITOと略記する)、インジウム亜鉛酸化物( $In_2O_3-ZnO$ )またはこれらの金属酸化物材料に酸化シリコンを含ませたものを用いることができる。

40

50

### 【0113】

フォトリソグラフィ工程により導電膜445上にレジストマスク448a、448bを形成し、ハロゲンを含むガス447を用いた選択的なエッティングを行ってソース電極層405a、ドレイン電極層405bを形成する(図1(C)参照)。ソース電極層405a、ドレイン電極層405bを形成した後、レジストマスク448a、448bを除去する。

### 【0114】

レジストマスク448a、448b形成時の露光には、紫外線やKrFレーザ光やArFレーザ光を用いるとよい。酸化物半導体膜403上で隣り合うソース電極層405aの下端部とドレイン電極層405bの下端部との間隔幅によって後に形成されるトランジスタ440のチャネル長Lが決定される。なお、チャネル長L=25nm未満の露光を行う場合には、数nm～数10nmと極めて波長が短い超紫外線(Extreme Ultraviolet)を用いてレジストマスク448a、448b形成時の露光を行うとよい。超紫外線による露光は、解像度が高く焦点深度も大きい。従って、後に形成されるトランジスタのチャネル長Lを10nm以上1000nm以下とすることも可能であり、回路の動作速度を高速化できる。

10

### 【0115】

また、フォトリソグラフィ工程で用いるフォトマスク数及び工程数を削減するため、透過した光が複数の強度となる露光マスクである多階調マスクによって形成されたレジストマスクを用いてエッティング工程を行ってもよい。多階調マスクを用いて形成したレジストマスクは複数の膜厚を有する形状となり、エッティングを行うことでさらに形状を変形することができるため、異なるパターンに加工する複数のエッティング工程に用いることができる。よって、一枚の多階調マスクによって、少なくとも二種類以上の異なるパターンに対応するレジストマスクを形成することができる。よってフォトマスク数を削減することができ、対応するフォトリソグラフィ工程も削減できるため、工程の簡略化が可能となる。

20

### 【0116】

本実施の形態では、導電膜445のエッティングには、ハロゲンを含むガス447を用いる。ハロゲンを含むガス447としては、塩素を含むガス、例えば、塩素(Cl<sub>2</sub>)、三塩化ホウ素(BCl<sub>3</sub>)、四塩化ケイ素(SiCl<sub>4</sub>)、四塩化炭素(CC<sub>4</sub>)などを含むガスを用いることができる。また、ハロゲンを含むガス447として、フッ素を含むガス、例えば、四フッ化炭素(CF<sub>4</sub>)、フッ化硫黄(SF<sub>6</sub>)、フッ化窒素(NF<sub>3</sub>)、トリフルオロメタン(CHF<sub>3</sub>)などを含むガスを用いることができる。また、これらのガスにヘリウム(He)やアルゴン(Argon)などの希ガスを添加したガス、などを用いることができる。

30

### 【0117】

エッティング法としては、平行平板型RIE(Reactive Ion Etching)法や、ICPエッティング法を用いることができる。所望の加工形状にエッティングできるように、エッティング条件(コイル型の電極に印加される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適宜調節する。

### 【0118】

本実施の形態では、導電膜445としてスパッタリング法により膜厚100nmのチタン膜、膜厚400nmのアルミニウム膜、膜厚100nmのチタン膜の積層を用いる。導電膜445のエッティングは、ドライエッティング法により、チタン膜、アルミニウム膜、チタン膜の積層をエッティングすることで、ソース電極層405a、ドレイン電極層405bを形成する。

40

### 【0119】

本実施の形態では、第1のエッティング条件でチタン膜とアルミニウム膜の2層をエッティングした後、第2のエッティング条件で残りのチタン膜単層を除去する。なお、第1のエッティング条件は、エッティングガス(BCl<sub>3</sub>:Cl<sub>2</sub>=750sccm:150sccm)を用い、バイアス電力を1500Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。第2のエッティング条件は、エッティングガス(BCl<sub>3</sub>:Cl<sub>2</sub>=700sccm:

50

100sccm)を用い、バイアス電力を750Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。

#### 【0120】

ソース電極層405a及びドレイン電極層405bを形成するエッチング工程において、酸化物半導体膜表面及び該近傍に、エッチング材(エッチングガス、又はエッチング溶液)による残留物が生じてしまう。このような残留物は、リーク電流などトランジスタの電気特性の低下や変動を招く要因となる。また、エッチング材に含まれる元素が酸化物半導体膜403中に混入、又は付着し、トランジスタ特性に悪影響を与える恐れがある。

#### 【0121】

10  
残留物には、エッチング材(エッチングガス、又はエッチング溶液)、加工される導電膜445、エッチング材にさらされる酸化物半導体膜403に含まれる元素、及び該元素の化合物が含まれる。例えば、ソース電極層及びドレイン電極層を形成するエッチング工程ではハロゲンを含むガスを好適に用いるが、この場合、残留物には、ハロゲン系不純物(ハロゲン、又はハロゲン化物)が含まれる。

#### 【0122】

20  
残留物としては、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、又は炭素などが挙げられる。また、残留物に、導電膜445、エッチング材にさらされる酸化物半導体膜403に含まれる金属元素(例えば、インジウム、ガリウム、又は亜鉛)、金属元素のハロゲン化物、金属元素の酸化物なども含まれる場合がある。また、残留物としてレジストマスク448a、448bに含まれる元素も含まれる場合もある。

#### 【0123】

本実施の形態ではソース電極層405a及びドレイン電極層405bを形成するエッチング工程に、ハロゲンを含むガス447を用いるので、生じる残留物はハロゲン(本実施の形態では塩素)系不純物(ハロゲン、又はハロゲン化物)となる。また、本実施の形態のようにハロゲンを含むガス447にホウ素も用いる場合は、生じる残留物としてはホウ素、又はホウ素を含む化合物も含まれる。なお、エッチング材として、リン酸と酢酸と硝酸を混ぜた溶液を用いる場合には、残留物にリンなどが含まれる。

#### 【0124】

よって、ソース電極層405a及びドレイン電極層405bを形成後、酸化物半導体膜403表面及び該近傍における、ソース電極層405a及びドレイン電極層405bの間に存在する残留物を除去する工程を行う(図1(D)参照)。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば、水、又はTMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス(代表的にはアルゴン)を用いたプラズマ処理などを好適に用いることができる。また、希フッ酸を用いた処理を行ってもよい。なお、残留物を除去する工程により、酸化物半導体膜403表面に付着した、残留物(本実施の形態では主にハロゲン、又はハロゲン化物)を除去する効果がある。

#### 【0125】

40  
なお、導電膜445のエッチング工程、及び残留物除去工程の際に、酸化物半導体膜403がエッチングされ、分断することのないようエッチング条件を最適化することが望まれる。しかしながら、導電膜445のみをエッチングし、酸化物半導体膜403を全くエッチングしないという条件を得ることは難しく、導電膜445のエッチングの際に酸化物半導体膜403は一部のみがエッチングされ、溝部(凹部)を有する酸化物半導体膜となることもある。

#### 【0126】

以上の工程で、本実施の形態のトランジスタ440が作製される。

#### 【0127】

本実施の形態では、ソース電極層405a、ドレイン電極層405b上に、酸化物半導体膜403と接して、保護絶縁膜となる絶縁膜407を形成する(図1(E)参照)。

#### 【0128】

10

20

30

40

50

絶縁膜 407 は、少なくとも 1 nm 以上の膜厚とし、スパッタリング法など、絶縁膜 407 に水、水素等の不純物を混入させない方法を適宜用いて形成することができる。絶縁膜 407 に水素が含まれると、その水素の酸化物半導体膜 403 への入り込み、又は水素による酸化物半導体膜中の酸素の引き抜きが生じ酸化物半導体膜 403 のバックチャネルが低抵抗化 (n 型化) してしまい、寄生チャネルが形成されるおそれがある。よって、絶縁膜 407 はできるだけ水素を含まない膜になるように、成膜方法に水素を用いないことが重要である。

#### 【 0129 】

絶縁膜 407 としては、代表的には酸化シリコン膜、酸化窒化シリコン膜、酸化アルミニウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、又は酸化ガリウム膜、窒化シリコン膜、窒化アルミニウム膜、窒化酸化シリコン膜、または窒化酸化アルミニウム膜などの無機絶縁膜の単層又は積層を用いることができる。

10

#### 【 0130 】

脱水化又は脱水素化処理として加熱工程を行った場合、酸化物半導体膜 403 に、酸素を供給することが好ましい。酸化物半導体膜 403 へ酸素を供給することにより、膜中の酸素欠損を補填することができる。

#### 【 0131 】

本実施の形態では、酸化物半導体膜 403 への酸素の供給を、絶縁膜 407 を供給源として行うので、絶縁膜 407 は酸素を含む酸化物絶縁膜（例えば酸化シリコン膜、酸化窒化シリコン膜）を用いる例を示す。絶縁膜 407 を酸素の供給源とする場合、絶縁膜 407 は酸素を多く（過剰）含む膜（好ましくは結晶状態における化学量論的組成に対し、酸素の含有量が過剰な領域が含まれている膜）とすると酸素の供給源として好適に機能させることができる。

20

#### 【 0132 】

本実施の形態では、絶縁膜 407 として膜厚 300 nm の酸化シリコン膜を、スパッタリング法を用いて成膜する。成膜時の基板温度は、室温以上 300 以下とすればよく、本実施の形態では 100 とする。酸化シリコン膜のスパッタリング法による成膜は、希ガス（代表的にはアルゴン）雰囲気下、酸素雰囲気下、または希ガスと酸素の混合雰囲気下において行うことができる。また、ターゲットとして酸化シリコンターゲットまたはシリコンターゲットを用いることができる。例えば、シリコンターゲットを用いて、酸素を含む雰囲気下でスパッタリング法により酸化シリコン膜を形成することができる。

30

#### 【 0133 】

酸化物半導体膜 403 の成膜時と同様に、絶縁膜 407 の成膜室内の残留水分を除去するためには、吸着型の真空ポンプ（クライオポンプなど）を用いることが好ましい。クライオポンプを用いて排気した成膜室で成膜した絶縁膜 407 に含まれる不純物の濃度を低減できる。また、絶縁膜 407 の成膜室内の残留水分を除去するための排気手段としては、ターボ分子ポンプにコールドトラップを加えたものであってもよい。

#### 【 0134 】

絶縁膜 407 を、成膜する際に用いるスパッタガスとしては、水素、水などの不純物が除去された高純度ガスを用いることが好ましい。

40

#### 【 0135 】

次に酸化物半導体膜 403 に、一部（チャネル形成領域）が絶縁膜 407 と接した状態で加熱工程を行う。

#### 【 0136 】

加熱工程の温度は、250 以上 700 以下、または 400 以上 700 以下、または基板の歪み点未満とする。例えば、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜に対して窒素雰囲気下 250 において 1 時間の加熱工程を行う。

#### 【 0137 】

この加熱工程は脱水化又は脱水素化処理を行う加熱工程と同様の加熱方法及び加熱装置を用いることができる。

50

## 【0138】

加熱工程は、減圧下、又は窒素、酸素、超乾燥エア（C R D S（キャビティリングダウンレーザー分光法）方式の露点計を用いて測定した場合の水分量が20 ppm（露点換算で-55以下）、好ましくは1 ppm以下、好ましくは10 ppb以下の空気）、若しくは希ガス（アルゴン、ヘリウムなど）の雰囲気下で行えばよいが、上記窒素、酸素、超乾燥エア、または希ガス等の雰囲気に水、水素などが含まれないことが好ましい。また、加熱処理装置に導入する窒素、酸素、または希ガスの純度を、6N（99.9999%）以上好ましくは7N（99.99999%）以上（即ち不純物濃度を1 ppm以下、好ましくは0.1 ppm以下）とすることが好ましい。

## 【0139】

また、酸化物半導体膜403と酸素を含む絶縁膜407とを接した状態で加熱工程を行うため、不純物の排除工程によって同時に減少してしまう酸化物半導体膜403を構成する主成分材料の一つである酸素を、酸素を含む絶縁膜407より酸化物半導体膜403へ供給することができる。

## 【0140】

また、さらに絶縁膜407上に緻密性の高い無機絶縁膜を設けてもよい。例えば、絶縁膜407上にスパッタリング法により酸化アルミニウム膜を形成する。酸化アルミニウム膜を高密度（膜密度3.2 g/cm<sup>3</sup>以上、好ましくは3.6 g/cm<sup>3</sup>以上）とすることによって、トランジスタ440に安定な電気特性を付与することができる。膜密度はラザフォード後方散乱法（RBS：Rutherford Backscattering Spectrometry）や、X線反射率測定法（XRR：X-Ray Reflection）によって測定することができる。

## 【0141】

トランジスタ440上に設けられる保護絶縁膜として用いることのできる酸化アルミニウム膜は、水素、水分などの不純物、及び酸素の両方に対して膜を通過させない遮断効果（ブロック効果）が高い。

## 【0142】

従って、酸化アルミニウム膜は、作製工程中及び作製後において、変動要因となる水素、水分などの不純物の酸化物半導体膜403への混入、及び酸化物半導体を構成する主成分材料である酸素の酸化物半導体膜403からの放出を防止する保護膜として機能する。

## 【0143】

また、トランジスタ440起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよい。平坦化絶縁膜としては、ポリイミド、アクリル樹脂、ベンゾシクロブテン系樹脂、等の有機材料を用いることができる。また上記有機材料の他に、低誘電率材料（low-k材料）等を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層することで、平坦化絶縁膜を形成してもよい。

## 【0144】

例えば、平坦化絶縁膜として、膜厚1500 nmのアクリル樹脂膜を形成すればよい。アクリル樹脂膜は塗布法による塗布後、焼成（例えば窒素雰囲気下250℃で1時間）して形成することができる。

## 【0145】

平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250℃で1時間加熱処理を行う。

## 【0146】

このように、トランジスタ440形成後、加熱処理を行ってもよい。また、加熱処理は複数回行ってもよい。

## 【0147】

以上のように、残留物を除去する工程を行うことによって、酸化物半導体膜403の表面及び該近傍が残留物により汚染されることを防止できるため、ボトムゲート構造の逆スタガ型トランジスタであるトランジスタ440を有する半導体装置は、酸化物半導体膜40

10

20

30

40

50

3表面におけるエッティング工程起因の不純物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の面密度を $1 \times 10^{13}$ atoms/cm<sup>2</sup>以下（好ましくは $1 \times 10^{12}$ atoms/cm<sup>2</sup>以下）とすることができます。

また、酸化物半導体膜403表面におけるエッティング工程起因の不純物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の濃度を $5 \times 10^{18}$ atoms/cm<sup>3</sup>以下（好ましくは $1 \times 10^{18}$ atoms/cm<sup>3</sup>以下）とすることができます。

#### 【0148】

なお、エッティング工程起因の不純物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の濃度は、SIMS（Secondary Ion Mass Spectrometry）などの方法を用いて、見積もることができます。10

#### 【0149】

従って、酸化物半導体膜403を用いた安定した電気特性を有するトランジスタ440を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させることができる。

#### 【0150】

##### （実施の形態2）

本実施の形態では、半導体装置及び半導体装置の作製方法の他の一形態を、図2を用いて説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明は省略する。20

#### 【0151】

図2(E)に示すトランジスタ430は、ボトムゲート構造の一つであり逆スタガ型トランジスタともいうトランジスタの一例である。なお、図2は、トランジスタ430のチャネル長方向の断面図である。

#### 【0152】

図2(E)に示すように、トランジスタ430を含む半導体装置は、絶縁表面を有する基板400上に、ゲート電極層401、ゲート絶縁膜402、酸化物半導体膜403、ソース電極層405a、ドレイン電極層405bを有する。また、トランジスタ430を覆う絶縁膜407が設けられている。30

#### 【0153】

図2(A)乃至(E)にトランジスタ430を有する半導体装置の作製方法の一例を示す。

#### 【0154】

基板400上に導電膜441を形成する（図2(A)参照）。導電膜441の材料は、モリブデン、チタン、タンタル、タングステン、アルミニウム、銅、クロム、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合金材料を用いて形成することができる。また、導電膜441としてリン等の不純物元素をドーピングした多結晶シリコン膜に代表される半導体膜、ニッケルシリサイドなどのシリサイド膜を用いてもよい。導電膜441は、単層構造としてもよいし、積層構造としてもよい。40

#### 【0155】

また、導電膜441の材料は、酸化タングステンを含むインジウム酸化物、酸化チタンを含むインジウム酸化物、インジウムスズ酸化物、酸化チタンを含むインジウムスズ酸化物、酸化ケイ素を添加したインジウムスズ酸化物、インジウム亜鉛酸化物、酸化タングステンを含むインジウム亜鉛酸化物、などの導電性材料を適用することもできる。また、上記導電性材料と、上記金属材料の積層構造とすることもできる。

#### 【0156】

本実施の形態では、導電膜441としてスパッタリング法により膜厚100nmのタングステン膜を形成する。

**【0157】**

フォトリソグラフィ工程により導電膜441上にレジストマスク442を形成し、選択的にエッティングを行ってゲート電極層401を形成する（図2（B）参照）。ゲート電極層401を形成した後、レジストマスク442を除去する。導電膜441のエッティングは、ドライエッティングでもウェットエッティングでもよく、両方を用いてもよい。

**【0158】**

本実施の形態では、導電膜441のエッティングには、ハロゲンを含むガス443を用いる。ハロゲンを含むガス443としては、塩素を含むガス、例えば、塩素（C<sub>1</sub><sub>2</sub>）、三塩化ホウ素（BCl<sub>3</sub>）、四塩化ケイ素（SiCl<sub>4</sub>）、四塩化炭素（CCl<sub>4</sub>）などを含むガスを用いることができる。また、ハロゲンを含むガス443として、フッ素を含むガス、例えば、四フッ化炭素（CF<sub>4</sub>）、六フッ化硫黄（SF<sub>6</sub>）、三フッ化窒素（NF<sub>3</sub>）、トリフルオロメタン（CHF<sub>3</sub>）などを含むガスを用いることができる。また、これらのガスにヘリウム（He）やアルゴン（Ar）などの希ガスを添加したガス、などを用いることができる。

10

**【0159】**

エッティング法としては、平行平板型RIE法や、ICPエッティング法を用いることができる。所望の加工形状にエッティングできるように、エッティング条件（コイル型の電極に印加される電力量、基板側の電極に印加される電力量、基板側の電極温度等）を適宜調節する。

20

**【0160】**

本実施の形態では、導電膜441のエッティング工程にドライエッティングを用い、ハロゲンを含むガス443としては、四フッ化炭素、塩素、及び酸素を含むガス（CF<sub>4</sub> : C<sub>1</sub><sub>2</sub> : O<sub>2</sub> = 25 sccm : 25 sccm : 10 sccm）を用い、バイアス電力を150Wとし、ICP電源電力を500Wとし、圧力を1.0Paとする。

30

**【0161】**

ゲート電極層401を形成するエッティング工程において、ゲート電極層401表面及び該近傍に、エッティング材（エッティングガス、又はエッティング溶液）による残留物が生じてしまう。このような残留物に含まれる不純物が、ゲート電極層表面に存在すると、ゲート絶縁膜402の電圧に対する耐性劣化を招き（耐圧が低下し）、ゲート電極層401とソース電極層405a又はドレイン電極層405bとの間にリーク電流を生じてしまう。よって、トランジスタの電気特性の変動及び低下を招く要因となる。

30

**【0162】**

残留物には、エッティング材（エッティングガス、又はエッティング溶液）、加工される導電膜441に含まれる元素、及び該元素の化合物が含まれる。例えば、ゲート電極層401を形成するエッティング工程ではハロゲンを含むガスを好適に用いるが、この場合、残留物には、ハロゲン系不純物（ハロゲン、又はハロゲン化物）が含まれる。

40

**【0163】**

残留物としては、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、又は炭素などが挙げられる。また、残留物に、導電膜441に含まれる金属元素、金属元素のハロゲン化物、金属元素の酸化物なども含まれる場合がある。また、残留物としてレジストマスク442に含まれる元素も含まれる場合もある。

**【0164】**

本実施の形態ではゲート電極層401を形成するエッティング工程に、ハロゲンを含むガス443を用いるので、生じる残留物はハロゲン（本実施の形態では塩素）系不純物（ハロゲン、又はハロゲン化物）となる。また、エッティング材として、リン酸と酢酸と硝酸を混ぜた溶液を用いる場合には、残留物にリンなどが含まれる。

40

**【0165】**

よって、ゲート電極層401の形成後、ゲート電極層401表面及び該近傍に存在する残留物を除去する工程を行う（図2（C）参照）。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば、水、又は

50

TMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス（代表的にはアルゴン）を用いたプラズマ処理などを好適に用いることができる。また、希フッ酸を用いた処理を行ってもよい。

#### 【0166】

次に、ゲート電極層401上にゲート絶縁膜402を形成する。本実施の形態では、高密度プラズマCVD法により膜厚200nmの酸化窒化シリコン膜を形成する。

#### 【0167】

ゲート絶縁膜402上に酸化物半導体膜403を形成する（図2（D）参照）。本実施の形態において、酸化物半導体膜403として、AC電源装置を有するスパッタリング装置を用いたスパッタリング法を行い、膜厚35nmのIn-Ga-Zn系酸化物膜（IGZO膜）を成膜する。本実施の形態において、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)の原子比のIn-Ga-Zn系酸化物ターゲットを用いる。なお、成膜条件は、酸素及びアルゴン雰囲気下（酸素流量比率50%）、圧力0.6Pa、電源電力5kW、基板温度170°とする。この成膜条件での成膜速度は、16nm/minである。

10

#### 【0168】

酸化物半導体膜403に、過剰な水素（水や水酸基を含む）を除去（脱水化または脱水素化）するための加熱処理を行ってもよい。本実施の形態では、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜403に対して窒素雰囲気下450°において1時間、さらに窒素及び酸素雰囲気下450°において1時間の加熱処理を行う。

20

#### 【0169】

次いで、ゲート電極層401、ゲート絶縁膜402、酸化物半導体膜403上に、導電膜を形成し、該導電膜をエッチングすることで、ソース電極層405a及びドレイン電極層405bを形成する。導電膜のエッチングは、ドライエッチングでもウェットエッチングでもよく、両方を用いてもよい。

#### 【0170】

本実施の形態では、スパッタリング法により膜厚100nmのチタン膜、膜厚400nmのアルミニウム膜、膜厚100nmのチタン膜を積層し、ドライエッチング法により、チタン膜、アルミニウム膜、チタン膜の積層をエッチングすることで、ソース電極層405a、ドレイン電極層405bを形成する。

30

#### 【0171】

以上の工程で、本実施の形態のトランジスタ430が作製される。

#### 【0172】

本実施の形態では、ソース電極層405a、ドレイン電極層405b上に、酸化物半導体膜403と接して、保護絶縁膜となる絶縁膜407を形成する（図2（E）参照）。例えば、CVD法により形成した酸化窒化シリコン膜を400nm形成する。また、保護絶縁膜の形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下300°で1時間加熱処理を行う。

#### 【0173】

また、トランジスタ430起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよい。

40

#### 【0174】

例えば、保護絶縁膜上に平坦化絶縁膜として、膜厚1500nmのアクリル樹脂膜を形成すればよい。アクリル樹脂膜は塗布法による塗布後、焼成（例えば窒素雰囲気下250°1時間）して形成することができる。

#### 【0175】

平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250°で1時間加熱処理を行う。

#### 【0176】

以上のように、ゲート電極層401表面及び該近傍が残留物により汚染されるのを防止で

50

きるため、ボトムゲート構造の逆スタガ型トランジスタであるトランジスタ420を有する半導体装置は、ゲート電極層401表面におけるエッティング工程起因の不純物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の面密度を $1 \times 10^{13}$ atoms/cm<sup>2</sup>以下（好ましくは $1 \times 10^{12}$ atoms/cm<sup>2</sup>以下）とする。また、ゲート電極層401表面におけるエッティング工程起因の不純物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の濃度を $5 \times 10^{18}$ atoms/cm<sup>3</sup>以下（好ましくは $1 \times 10^{18}$ atoms/cm<sup>3</sup>以下）とすることができます。

#### 【0177】

従って、酸化物半導体膜403を用いた安定した電気特性を有するトランジスタ430を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させることができる。

10

#### 【0178】

##### （実施の形態3）

本実施の形態では、半導体装置及び半導体装置の作製方法の他の一形態を、図3を用いて説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説明は省略する。

#### 【0179】

図3(F)に示すトランジスタ420は、ボトムゲート構造の一つであり逆スタガ型トランジスタともいうトランジスタの一例である。なお、図3は、トランジスタ420のチャネル長方向の断面図である。

20

#### 【0180】

図3(F)に示すように、トランジスタ420を含む半導体装置は、絶縁表面を有する基板400上に、ゲート電極層401、ゲート絶縁膜402、酸化物半導体膜403、ソース電極層405a、ドレイン電極層405bを有する。また、トランジスタ420を覆う絶縁膜407が設けられている。

#### 【0181】

図3(A)乃至(F)にトランジスタ420を有する半導体装置の作製方法の一例を示す。

30

#### 【0182】

絶縁表面を有する基板400上に導電膜を形成する。導電膜の材料は、モリブデン、チタン、タンタル、タングステン、アルミニウム、銅、クロム、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合金材料を用いて形成することができる。また、導電膜としてリン等の不純物元素をドーピングした多結晶シリコン膜に代表される半導体膜、ニッケルシリサイドなどのシリサイド膜を用いてもよい。導電膜は、単層構造としてもよいし、積層構造としてもよい。

#### 【0183】

また、導電膜の材料は、酸化タングステンを含むインジウム酸化物、酸化チタンを含むインジウム酸化物、インジウムスズ酸化物、酸化チタンを含むインジウムスズ酸化物、酸化ケイ素を添加したインジウムスズ酸化物、インジウム亜鉛酸化物、酸化タングステンを含むインジウム亜鉛酸化物、などの導電性材料を適用することもできる。また、上記導電性材料と、上記金属材料の積層構造とすることもできる。

40

#### 【0184】

本実施の形態では、導電膜としてスパッタリング法により膜厚100nmのタングステン膜を形成する。

#### 【0185】

フォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッティングを行ってゲート電極層401を形成する（図3(A)参照）。ゲート電極層401を形成した後、レジストマスクを除去する。導電膜のエッティングは、ドライエッティングでもウェ

50

ットエッティングでもよく、両方を用いてもよい。

【0186】

本実施の形態では、導電膜のエッティングには、ハロゲンを含むガスを用いる。ハロゲンを含むガスとしては、塩素を含むガス、例えば、塩素( $\text{Cl}_2$ )、三塩化ホウ素( $\text{BCl}_3$ )、四塩化ケイ素( $\text{SiCl}_4$ )、四塩化炭素( $\text{CCl}_4$ )などを含むガスを用いることができる。また、ハロゲンを含むガスとして、フッ素を含むガス、例えば、四フッ化炭素( $\text{CF}_4$ )、六フッ化硫黄( $\text{SF}_6$ )、三フッ化窒素( $\text{NF}_3$ )、トリフルオロメタン( $\text{CHF}_3$ )などを含むガスを用いることができる。また、これらのガスにヘリウム( $\text{He}$ )やアルゴン( $\text{Ar}$ )などの希ガスを添加したガス、などを用いることができる。

【0187】

エッティング法としては、平行平板型RIE法や、ICPエッティング法を用いることができる。所望の加工形状にエッティングできるように、エッティング条件(コイル型の電極に印加される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適宜調節する。

【0188】

本実施の形態では、導電膜のエッティング工程にドライエッティングを用い、エッティング条件は、ハロゲンを含むガスとしては、四フッ化炭素、塩素、及び酸素を含むガス( $\text{CF}_4 : \text{Cl}_2 : \text{O}_2 = 25 \text{ sccm} : 25 \text{ sccm} : 10 \text{ sccm}$ )を用い、バイアス電力を150Wとし、ICP電源電力を500Wとし、圧力を1.0Paとする。

【0189】

ゲート電極層401を形成するエッティング工程において、ゲート電極層401表面及び該近傍に、エッティング材(エッティングガス、又はエッティング溶液)による残留物が生じてしまう。このような残留物に含まれる不純物が、ゲート電極層表面に存在すると、ゲート絶縁膜402の耐圧低下を招き、ゲート電極層401とソース電極層405a又はドレイン電極層405bとの間にリーク電流を生じてしまう。よって、トランジスタの電気特性の変動及び低下を招く要因となる。

【0190】

残留物には、エッティング材(エッティングガス、又はエッティング溶液)、加工される導電膜に含まれる元素、及び該元素の化合物が含まれる。例えば、ゲート電極層401を形成するエッティング工程ではハロゲンを含むガスを好適に用いるが、この場合、残留物には、ハロゲン系不純物(ハロゲン、又はハロゲン化物)が含まれる。

【0191】

残留物は、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、又は炭素などが挙げられる。また、残留物に、導電膜に含まれる金属元素、金属元素のハロゲン化物、金属元素の酸化物なども含まれる場合がある。また、残留物としてレジストマスクに含まれる元素も含まれる場合もある。

【0192】

本実施の形態ではゲート電極層401を形成するエッティング工程に、ハロゲンを含むガスを用いるので、生じる残留物はハロゲン(本実施の形態では塩素)系不純物(ハロゲン、又はハロゲン化物)となる。また、エッティング材として、磷酸と酢酸と硝酸を混ぜた溶液を用いる場合には、残留物にリンなどが含まれる。

【0193】

よって、ゲート電極層401を形成後、ゲート電極層401表面及び該近傍に存在する残留物を除去する工程を行う(図3(B)参照)。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば、水、又はTMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス(代表的にはアルゴン)を用いたプラズマ処理などを好適に用いることができる。また、希フッ酸を用いた処理を行ってもよい。

【0194】

次に、ゲート電極層401上にゲート絶縁膜402を形成する。本実施の形態では、高密

10

20

30

40

50

度プラズマCVD法により膜厚200nmの酸化窒化シリコン膜を形成する。

【0195】

ゲート絶縁膜402上に酸化物半導体膜403を形成する(図3(C)参照)。本実施の形態において、酸化物半導体膜403として、AC電源装置を有するスパッタリング装置を用いたスパッタリング法を行い、膜厚35nmのIn-Ga-Zn系酸化物膜(IGZO膜)を成膜する。本実施の形態において、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)の原子比のIn-Ga-Zn系酸化物ターゲットを用いる。なお、成膜条件は、酸素及びアルゴン雰囲気下(酸素流量比率50%)、圧力0.6Pa、電源電力5kW、基板温度170°とする。この成膜条件での成膜速度は、16nm/minである。

10

【0196】

酸化物半導体膜403に、過剰な水素(水や水酸基を含む)を除去(脱水化または脱水素化)するための加熱処理を行ってもよい。本実施の形態では、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜403に対して窒素雰囲気下450°において1時間、さらに窒素及び酸素雰囲気か450°において1時間の加熱処理を行う。

【0197】

次いで、ゲート電極層401、ゲート絶縁膜402、及び酸化物半導体膜403上に、ソース電極層及びドレイン電極層となる導電膜を形成する。

【0198】

導電膜は後の加熱処理に耐えられる材料を用いる。ソース電極層、及びドレイン電極層に用いる導電膜としては、例えば、Al、Cr、Cu、Ta、Ti、Mo、Wから選ばれた元素を含む金属膜、または上述した元素を成分とする金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タンクスステン膜)等を用いることができる。また、Al、Cuなどの金属膜の下側又は上側の一方または双方にTi、Mo、Wなどの高融点金属膜またはこれらの金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タンクスステン膜)を積層させた構成としても良い。また、ソース電極層、及びドレイン電極層に用いる導電膜としては、導電性の金属酸化物で形成しても良い。導電性の金属酸化物としては酸化インジウム(In<sub>2</sub>O<sub>3</sub>)、酸化スズ(SnO<sub>2</sub>)、酸化亜鉛(ZnO)、インジウムスズ酸化物(In<sub>2</sub>O<sub>3</sub>-SnO<sub>2</sub>、ITOと略記する)、インジウム亜鉛酸化物(In<sub>2</sub>O<sub>3</sub>-ZnO)またはこれらの金属酸化物材料に酸化シリコンを含ませたものを用いることができる。

20

【0199】

フォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッチングを行ってソース電極層405a、ドレイン電極層405bを形成する(図3(D)参照)。ソース電極層405a、ドレイン電極層405bを形成した後、レジストマスクを除去する。

【0200】

本実施の形態では、導電膜のエッチングには、ハロゲンを含むガスを用いる。ハロゲンを含むガスとしては、塩素を含むガス、例えば、塩素(Cl<sub>2</sub>)、三塩化ホウ素(BCl<sub>3</sub>)、四塩化ケイ素(SiCl<sub>4</sub>)、四塩化炭素(CC<sub>4</sub>)などを含むガスを用いることができる。また、ハロゲンを含むガスとして、フッ素を含むガス、例えば、四フッ化炭素(CF<sub>4</sub>)、フッ化硫黄(SF<sub>6</sub>)、フッ化窒素(NF<sub>3</sub>)、トリフルオロメタン(CHF<sub>3</sub>)などを含むガスを用いることができる。また、これらのガスにヘリウム(He)やアルゴン(Ar)などの希ガスを添加したガス、などを用いることができる。

40

【0201】

エッチング法としては、平行平板型RIE法や、ICPエッチング法を用いることができる。所望の加工形状にエッチングできるように、エッチング条件(コイル型の電極に印加される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適宜調節する。

【0202】

本実施の形態では、導電膜としてスパッタリング法により膜厚100nmのチタン膜、膜

50

厚400nmのアルミニウム膜、膜厚100nmのチタン膜の積層を用いる。導電膜のエッチングは、ドライエッティング法により、チタン膜、アルミニウム膜、チタン膜の積層をエッティングすることで、ソース電極層405a、ドレイン電極層405bを形成する。

#### 【0203】

本実施の形態では、第1のエッティング条件でチタン膜とアルミニウム膜の2層をエッティングした後、第2のエッティング条件で残りのチタン膜単層を除去する。なお、第1のエッティング条件は、エッティングガス( $\text{BCl}_3 : \text{Cl}_2 = 750 \text{ sccm} : 150 \text{ sccm}$ )を用い、バイアス電力を1500Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。第2のエッティング条件は、エッティングガス( $\text{BCl}_3 : \text{Cl}_2 = 700 \text{ sccm} : 100 \text{ sccm}$ )を用い、バイアス電力を750Wとし、ICP電源電力を0Wとし、圧力を2.0Paとする。

10

#### 【0204】

ソース電極層405a及びドレイン電極層405bを形成するエッティング工程において、酸化物半導体膜表面及び該近傍に、エッティング材(エッティングガス、又はエッティング溶液)による残留物が生じてしまう。このような残留物は、リーク電流などトランジスタの電気特性の低下や変動を招く要因となる。また、エッティング材に含まれる元素が酸化物半導体膜403中に混入、又は付着し、トランジスタ特性に悪影響を与える恐れがある。

#### 【0205】

残留物には、エッティング材(エッティングガス、又はエッティング溶液)、加工される導電膜、エッティング材にさらされる酸化物半導体膜403に含まれる元素、及び該元素の化合物が含まれる。例えば、ソース電極層及びドレイン電極層を形成するエッティング工程ではハロゲンを含むガスを好適に用いるが、この場合、残留物には、ハロゲン系不純物(ハロゲン、又はハロゲン化物)が含まれる。

20

#### 【0206】

残留物としては、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、又は炭素などが挙げられる。また、残留物に、導電膜、エッティング材にさらされる酸化物半導体膜403に含まれる金属元素(例えば、インジウム、ガリウム、又は亜鉛)、金属元素のハロゲン化物、金属元素の酸化物なども含まれる場合がある。また、残留物としてレジストマスクに含まれる元素も含まれる場合もある。

30

#### 【0207】

本実施の形態ではソース電極層405a及びドレイン電極層405bを形成するエッティング工程に、ハロゲンを含むガスを用いるので、生じる残留物はハロゲン(本実施の形態では塩素)系不純物(ハロゲン、又はハロゲン化物)となる。また、本実施の形態のようにハロゲンを含むガスにホウ素も用いる場合は、生じる残留物としてはホウ素、又はホウ素を含む化合物も含まれる。また、エッティング材として、磷酸と酢酸と硝酸を混ぜた溶液を用いる場合には、残留物にリンなどが含まれる。

#### 【0208】

よって、ソース電極層405a及びドレイン電極層405bを形成後、酸化物半導体膜403表面及び該近傍における、ソース電極層405a及びドレイン電極層405bの間に存在する残留物を除去する工程を行う(図3(E)参照)。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば、水、又はTMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス(代表的にはアルゴン)を用いたプラズマ処理などを好適に用いることができる。また、希フッ酸を用いた処理を行ってもよい。なお、残留物を除去する工程は、酸化物半導体膜403の表面に付着した、残留物(本実施の形態では主にハロゲン、又はハロゲン化物)を除去する効果がある。

40

#### 【0209】

以上の工程で、本実施の形態のトランジスタ420が作製される。

#### 【0210】

本実施の形態では、ソース電極層405a、ドレイン電極層405b上に、酸化物半導体

50

膜403と接して、保護絶縁膜となる絶縁膜407を形成する(図3(F)参照)。例えば、CVD法により形成した酸化窒化シリコン膜を400nm形成する。また、保護絶縁膜の形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下300で1時間加熱処理を行う。

#### 【0211】

また、トランジスタ430起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよい。

#### 【0212】

例えば、保護絶縁膜上に平坦化絶縁膜として、膜厚1500nmのアクリル樹脂膜を形成すればよい。アクリル樹脂膜は塗布法による塗布後、焼成(例えば窒素雰囲気下250、1時間)して形成することができる。

10

#### 【0213】

平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250で1時間加熱処理を行う。

#### 【0214】

以上のように、ゲート電極層401、並びに酸化物半導体膜403表面及び該近傍が残留物により汚染されるのを防止できるため、ボトムゲート構造の逆スタガ型トランジスタであるトランジスタ420を有する半導体装置は、酸化物半導体膜403表面におけるエッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の面密度を $1 \times 10^{13}$ atoms/cm<sup>2</sup>以下(好ましくは $1 \times 10^{12}$ atoms/cm<sup>2</sup>以下)とすることができます。また、ゲート電極層401表面におけるエッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の面密度を $1 \times 10^{13}$ atoms/cm<sup>2</sup>以下(好ましくは $1 \times 10^{12}$ atoms/cm<sup>2</sup>以下)とする。

20

#### 【0215】

なお、酸化物半導体膜403表面におけるエッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の濃度を $5 \times 10^{18}$ atoms/cm<sup>3</sup>以下(好ましくは $1 \times 10^{18}$ atoms/cm<sup>3</sup>以下)とすることができます。ゲート電極層401表面におけるエッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の濃度を $5 \times 10^{18}$ atoms/cm<sup>3</sup>以下(好ましくは $1 \times 10^{18}$ atoms/cm<sup>3</sup>以下)とすることができます。

30

#### 【0216】

従って、酸化物半導体膜403を用いた安定した電気特性を有するトランジスタ420を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させることができる。

#### 【0217】

##### (実施の形態4)

実施の形態1乃至3のいずれかに示したトランジスタを用いて表示機能を有する半導体装置(表示装置ともいう)を作製することができる。また、トランジスタを含む駆動回路の一部又は全体を、画素部と同じ基板上に一体形成し、システムオンパネルを形成することができる。

40

#### 【0218】

図4(A)において、第1の基板4001上に設けられた画素部4002を囲むようにして、シール材4005が設けられ、第2の基板4006によって封止されている。図4(A)においては、第1の基板4001上のシール材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜で形成された走査線駆動回路4004、信号線駆動回路4003が実装されている。また別途形成された信号線駆動回路4003と、走査線駆動回路4004又は画素部4002に与えられる各種信号及び電位は、FPC(Flexible printed circuit)

50

4018a、FPC4018bから供給されている。

【0219】

図4(B)、及び図4(C)において、第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004とを囲むようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回路4004の上に第2の基板4006が設けられている。よって画素部4002と、走査線駆動回路4004とは、第1の基板4001とシール材4005と第2の基板4006とによって、表示素子と共に封止されている。図4(B)、及び図4(C)においては、第1の基板4001上のシール材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。図4(B)、及び図4(C)においては、別途形成された信号線駆動回路4003と、走査線駆動回路4004又は画素部4002に与えられる各種信号及び電位は、FPC4018から供給されている。

10

【0220】

また図4(B)、及び図4(C)においては、信号線駆動回路4003を別途形成し、第1の基板4001に実装している例を示しているが、この構成に限定されない。走査線駆動回路を別途形成して実装してもよいし、信号線駆動回路の一部又は走査線駆動回路の一部のみを別途形成して実装してもよい。

【0221】

なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG(Chip On Glass)方法、ワイヤボンディング方法、或いはTAB(Tape Automated Bonding)方法などを用いることができる。図4(A)は、COG方法により信号線駆動回路4003、走査線駆動回路4004を実装する例であり、図4(B)は、COG方法により信号線駆動回路4003を実装する例であり、図4(C)は、TAB方法により信号線駆動回路4003を実装する例である。

20

【0222】

また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラを含むIC等を実装した状態にあるモジュールとを含む。

【0223】

なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは光源(照明装置含む)を指す。

30

【0224】

また、コネクター、例えばFPCもしくはTABテープもしくはTCPが取り付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュール、又は表示素子にCOG方式によりIC(集積回路)が直接実装されたモジュールも全て表示装置に含むものとする。

【0225】

また第1の基板上に設けられた画素部及び走査線駆動回路は、トランジスタを複数有しており、実施の形態1乃至3のいずれかに示したトランジスタを適用することができる。

【0226】

表示装置に設けられる表示素子としては液晶素子(液晶表示素子ともいう)、発光素子(発光表示素子ともいう)、を用いることができる。発光素子は、電流又は電圧によって輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electro Luminescence)、有機EL等が含まれる。また、電子インクなど、電気的作用によりコントラストが変化する表示媒体も適用することができる。

40

【0227】

また、半導体装置の一形態について、図4乃至図6を用いて説明する。図6は、図4(B)のM-Nにおける断面図に相当する。

【0228】

図4及び図6で示すように、半導体装置は接続端子電極4015及び端子電極4016を

50

有しており、接続端子電極 4015 及び端子電極 4016 は FPC4018 (FPC4018a、4018b) が有する端子と異方性導電膜 4019 を介して、電気的に接続されている。

#### 【0229】

接続端子電極 4015 は、第1の電極層 4030 と同じ導電膜から形成され、端子電極 4016 は、トランジスタ 4010、4011 のゲート電極層と同じ導電膜で形成されている。

#### 【0230】

また第1の基板 4001 上に設けられた画素部 4002 と、走査線駆動回路 4004 は、トランジスタを複数有しており、図6では、画素部 4002 に含まれるトランジスタ 4010 と、走査線駆動回路 4004 に含まれるトランジスタ 4011 とを例示している。図6(A)では、トランジスタ 4010、4011 上には絶縁膜 4020 が設けられ、図6(B)では、さらに、絶縁膜 4021 が設けられている。

10

#### 【0231】

トランジスタ 4010、4011 としては、実施の形態1乃至3のいずれかで示したトランジスタを適用することができる。本実施の形態では、実施の形態1で示したトランジスタ 440 と同様な構造及び作製方法で得られるトランジスタを適用する例を示す。

#### 【0232】

実施の形態1で示したトランジスタ 440 と同様な構造及び作製方法で得られるトランジスタ 4010、4011 は、ソース電極層及びドレイン電極層を形成後、酸化物半導体膜表面及び該近傍における、ソース電極層及びドレイン電極層の間に存在する残留物を除去する工程を行う。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば、水、又はTMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス(代表的にはアルゴン)を用いたプラズマ処理などを好適に用いることができる。また、希フッ酸を用いた処理を行ってもよい。

20

#### 【0233】

また、実施の形態2で示したようにゲート電極層形成後、ゲート電極層表面及び近傍におけるエッチング工程起因による残留物を除去する工程を行ってもよい。また、実施の形態3で示したようにゲート電極層形成後、ゲート電極層表面及び該近傍における残留物を除去する工程を行い、さらにソース電極層及びドレイン電極層形成後、酸化物半導体膜表面及び該近傍における残留物を除去する工程を行ってもよい。

30

#### 【0234】

酸化物半導体膜表面及び該近傍が残留物により汚染されるのを防止できるため、トランジスタ 4010、4011 は、酸化物半導体膜表面におけるエッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の面密度を  $1 \times 10^{13} \text{ atoms/cm}^2$  以下(好ましくは  $1 \times 10^{12} \text{ atoms/cm}^2$  以下)とすることができます。なお、酸化物半導体膜表面におけるエッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の濃度を  $5 \times 10^{18} \text{ atoms/cm}^3$  以下(好ましくは  $1 \times 10^{18} \text{ atoms/cm}^3$  以下)とすることができます。

40

#### 【0235】

従って、図4及び図6で示す本実施の形態の酸化物半導体膜を用いた安定した電気特性を有するトランジスタ 4010、4011 を含む半導体装置として信頼性の高い半導体装置を提供することができる。また、そのような信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させることができる。

#### 【0236】

また、駆動回路用のトランジスタ 4011 の酸化物半導体膜のチャネル形成領域と重なる位置にさらに導電層を設けてもよい。導電層を酸化物半導体膜のチャネル形成領域と重なる位置に設けることによって、バイアス-熱ストレス試験(BT試験)前後におけるトランジスタ 4011 のしきい値電圧の変化量をさらに低減することができる。また、導電層

50

は、電位がトランジスタ 4011 のゲート電極層と同じでもよいし、異なっていても良く、第 2 のゲート電極層として機能させることもできる。また、導電層の電位が GND、0 V、或いはフローティング状態であってもよい。

#### 【0237】

また、該導電層は外部の電場を遮蔽する、すなわち外部の電場が内部（トランジスタを含む回路部）に作用しないようにする機能（特に静電気に対する静電遮蔽機能）も有する。導電層の遮蔽機能により、静電気などの外部の電場の影響によりトランジスタの電気的な特性が変動することを防止することができる。

#### 【0238】

画素部 4002 に設けられたトランジスタ 4010 は表示素子と電気的に接続し、表示パネルを構成する。表示素子は表示を行うことができれば特に限定されず、様々な表示素子を用いることができる。

10

#### 【0239】

図 6 (A) に表示素子として液晶素子を用いた液晶表示装置の例を示す。図 6 (A) において、表示素子である液晶素子 4013 は、第 1 の電極層 4030、第 2 の電極層 4031、及び液晶層 4008 を含む。なお、液晶層 4008 を挟持するように配向膜として機能する絶縁膜 4032、4033 が設けられている。第 2 の電極層 4031 は第 2 の基板 4006 側に設けられ、第 1 の電極層 4030 と第 2 の電極層 4031 とは液晶層 4008 を介して積層する構成となっている。

#### 【0240】

またスペーサ 4035 は絶縁膜を選択的にエッティングすることで得られる柱状のスペーサであり、液晶層 4008 の膜厚（セルギャップ）を制御するために設けられている。なお球状のスペーサを用いていてもよい。

20

#### 【0241】

表示素子として、液晶素子を用いる場合、サーモトロピック液晶、低分子液晶、高分子液晶、高分子分散型液晶、強誘電性液晶、反強誘電性液晶等を用いることができる。これらの液晶材料（液晶組成物）は、条件により、コレステリック相、スメクチック相、キュービック相、カイラルネマチック相、等方相等を示す。

#### 【0242】

また、液晶層 4008 に、配向膜を用いないブルー相を発現する液晶組成物を用いてもよい。この場合、液晶層 4008 と、第 1 の電極層 4030 及び第 2 の電極層 4031 とは接する構造となる。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直前に発現する相である。ブルー相は、液晶及びカイラル剤を混合させた液晶組成物を用いて発現させることができる。また、ブルー相が発現する温度範囲を広げるために、ブルー相を発現する液晶組成物に重合性モノマー及び重合開始剤などを添加し、高分子安定化させる処理を行って液晶層を形成することができる。ブルー相を発現する液晶組成物は、応答速度が短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい。また配向膜を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によって引き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損を軽減することができる。よって液晶表示装置の生産性を向上させることができるとなる。酸化物半導体膜を用いるトランジスタは、静電気の影響によりトランジスタの電気的な特性が著しく変動して設計範囲を逸脱する恐れがある。よって酸化物半導体膜を用いるトランジスタを有する液晶表示装置にブルー相を発現する液晶組成物を用いることはより効果的である。

30

#### 【0243】

また、液晶材料の固有抵抗は、 $1 \times 10^9 \text{ } \cdot \text{cm}$  以上であり、好ましくは $1 \times 10^{11} \text{ } \cdot \text{cm}$  以上であり、さらに好ましくは $1 \times 10^{12} \text{ } \cdot \text{cm}$  以上である。なお、本明細書における固有抵抗の値は、20 で測定した値とする。

40

#### 【0244】

液晶表示装置に設けられる保持容量の大きさは、画素部に配置されるトランジスタのリー

50

ク電流等を考慮して、所定の期間の間電荷を保持できるように設定される。保持容量の大きさは、トランジスタのオフ電流等を考慮して設定すればよい。本明細書に開示する酸化物半導体膜を有するトランジスタを用いることにより、各画素における液晶容量に対して1/3以下、好ましくは1/5以下の容量の大きさを有する保持容量を設ければ充分である。

#### 【0245】

本明細書に開示する酸化物半導体膜を用いたトランジスタは、オフ状態における電流値（オフ電流値）を低く制御することができる。よって、画像信号等の電気信号の保持時間bru長くすることができ、電源オン状態では書き込み間隔も長く設定できる。よって、リフレッシュ動作の頻度を少なくすることができるため、消費電力を抑制する効果を奏する。

10

#### 【0246】

また、本明細書に開示する酸化物半導体膜を用いたトランジスタは、比較的高い電界効果移動度が得られるため、高速駆動が可能である。例えば、このような高速駆動が可能なトランジスタを液晶表示装置に用いることで、画素部のスイッチングトランジスタと、駆動回路部に使用するドライバートランジスタを同一基板上に形成することができる。すなわち、別途駆動回路として、シリコンウェハ等により形成された半導体装置を用いる必要がないため、半導体装置の部品点数を削減することができる。また、画素部においても、高速駆動が可能なトランジスタを用いることで、高画質な画像を提供することができる。

#### 【0247】

液晶表示装置には、TN (Twisted Nematic) モード、IPS (In-Plane Switching) モード、FFS (Fringe Field Switching) モード、ASM (Axially Symmetric aligned Micro-cell) モード、OCB (Optical Compensated Birefringence) モード、FLC (Ferroelectric Liquid Crystal) モード、AFLC (AntiFerroelectric Liquid Crystal) モードなどを用いることができる。

20

#### 【0248】

また、ノーマリーブラック型の液晶表示装置、例えば垂直配向（VA）モードを採用した透過型の液晶表示装置としてもよい。垂直配向モードとしては、いくつか挙げられるが、例えば、MVA (Multi-Domain Vertical Alignment) モード、PVA (Patterned Vertical Alignment) モード、ASV (Advanced Super View) モードなどを用いることができる。また、VA型の液晶表示装置にも適用することができる。VA型の液晶表示装置とは、液晶表示パネルの液晶分子の配列を制御する方式の一種である。VA型の液晶表示装置は、電圧が印加されていないときにパネル面に対して液晶分子が垂直方向を向く方式である。また、画素（ピクセル）をいくつかの領域（サブピクセル）に分け、それぞれ別の方向に分子を倒すよう工夫されているマルチドメイン化あるいはマルチドメイン設計といわれる方法を用いることができる。

30

#### 【0249】

また、表示装置において、ブラックマトリクス（遮光層）、偏光部材、位相差部材、反射防止部材などの光学部材（光学基板）などは適宜設ける。例えば、偏光基板及び位相差基板による円偏光を用いてもよい。また、光源としてバックライト、サイドライトなどを用いてもよい。

40

#### 【0250】

また、画素部における表示方式は、プログレッシブ方式やインターレース方式等を用いることができる。また、カラー表示する際に画素で制御する色要素としては、RGB（Rは赤、Gは緑、Bは青を表す）の三色に限定されない。例えば、RGBW（Wは白を表す）、又はRGBに、イエロー、シアン、マゼンタ等を一色以上追加したものがある。なお、色要素のドット毎にその表示領域の大きさが異なっていてもよい。ただし、開示する発明はカラー表示の表示装置に限定されるものではなく、モノクロ表示の表示装置に適用する

50

こともできる。

#### 【0251】

また、表示装置に含まれる表示素子として、エレクトロルミネッセンスを利用する発光素子を適用することができる。エレクトロルミネッセンスを利用する発光素子は、発光材料が有機化合物であるか、無機化合物であるかによって区別され、一般的に、前者は有機EL素子、後者は無機EL素子と呼ばれている。

#### 【0252】

有機EL素子は、発光素子に電圧を印加することにより、一対の電極から電子および正孔がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャリア（電子および正孔）が再結合することにより、発光性の有機化合物が励起状態を形成し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このような発光素子は、電流励起型の発光素子と呼ばれる。本実施の形態では、発光素子として有機EL素子を用いる例を示す。

10

#### 【0253】

無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー-アクセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明する。

20

#### 【0254】

発光素子は発光を取り出すために少なくとも一対の電極の一方が透光性であればよい。そして、基板上にトランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取り出す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対側の面から発光を取り出す両面射出構造の発光素子があり、どの射出構造の発光素子も適用することができる。

#### 【0255】

図5(A)(B)及び図6(B)に表示素子として発光素子を用いた発光装置の例を示す。

30

#### 【0256】

図5(A)は発光装置の平面図であり、図5(A)中の一点鎖線V1-W1、V2-W2、及びV3-W3で切断した断面が図5(B)に相当する。なお、図5(A)の平面図においては、電界発光層542及び第2の電極層543は省略してあり図示していない。

#### 【0257】

図5に示す発光装置は、基板500上に、トランジスタ510、容量素子520、配線層交差部530を有しており、トランジスタ510は発光素子540と電気的に接続している。なお、図5は基板500を通過して発光素子540からの光を取り出す、下面射出型構造の発光装置である。

40

#### 【0258】

トランジスタ510としては、実施の形態1乃至3のいずれかで示したトランジスタを適用することができる。本実施の形態では、実施の形態1で示したトランジスタ440と同様な構造及び作製方法で得られるトランジスタを適用する例を示す。

#### 【0259】

トランジスタ510はゲート電極層511a、511b、ゲート絶縁膜502、酸化物半導体膜512、ソース電極層又はドレイン電極層として機能する導電層513a、513bを含む。

#### 【0260】

実施の形態1で示したトランジスタ440と同様な構造及び作製方法で得られるトランジスタ510は、ソース電極層及びドレイン電極層として機能する導電層513a、513bを含む。

50

bを形成後、酸化物半導体膜512表面及び該近傍におけるソース電極層及びドレイン電極層として機能する導電層513a、513bの間に存在する残留物を除去する工程を行う。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば、水、又はTMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス（代表的にはアルゴン）を用いたプラズマ処理などを好適に用いることができる。また、希フッ酸を用いた処理を行ってもよい。

#### 【0261】

また、実施の形態2で示したようにゲート電極層511a、511b形成後、ゲート電極層511a、511b表面及び近傍におけるエッチング工程起因による残留物を除去する工程を行ってもよい。また、実施の形態3で示したようにゲート電極層511a、511b形成後、ゲート電極層511a、511b表面及び該近傍における残留物を除去する工程を行い、さらに導電層513a、513b形成後、酸化物半導体膜512表面及び該近傍における残留物を除去する工程を行ってもよい。10

#### 【0262】

酸化物半導体膜512表面及び該近傍が残留物により汚染されるのを防止できるため、トランジスタ510は、酸化物半導体膜512表面におけるエッチング工程起因の不純物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の面密度を $1 \times 10^{13} \text{ atoms/cm}^2$ 以下（好ましくは $1 \times 10^{12} \text{ atoms/cm}^2$ 以下）とすることができます。なお、酸化物半導体膜512表面におけるエッチング工程起因の不純物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の濃度を $5 \times 10^{18} \text{ atoms/cm}^3$ 以下（好ましくは $1 \times 10^{18} \text{ atoms/cm}^3$ 以下）とすることができます。20

#### 【0263】

従って、図5で示す本実施の形態の酸化物半導体膜512を用いた安定した電気特性を有するトランジスタ510を含む半導体装置として信頼性の高い半導体装置を提供することができる。また、そのような信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させることができる。

#### 【0264】

容量素子520は、導電層521a、521b、ゲート絶縁膜502、酸化物半導体膜522、導電層523を含み、導電層521a、521bと導電層523とで、ゲート絶縁膜502及び酸化物半導体膜522を挟む構成とすることで容量を形成する。30

#### 【0265】

配線層交差部530は、ゲート電極層511a、511bと、導電層533との交差部であり、ゲート電極層511a、511bと、導電層533とは、間にゲート絶縁膜502を介して交差する。

#### 【0266】

本実施の形態においては、ゲート電極層511a及び導電層521aとして膜厚30nmのチタン膜を用い、ゲート電極層511b及び導電層521bとして膜厚200nmの銅薄膜を用いる。よって、ゲート電極層はチタン膜と銅薄膜との積層構造となる。

#### 【0267】

酸化物半導体膜512、522としては膜厚25nmのIGZO膜を用いる。40

#### 【0268】

トランジスタ510、容量素子520、及び配線層交差部530上には層間絶縁膜504が形成され、層間絶縁膜504上において発光素子540と重畠する領域にカラーフィルタ層505が設けられている。層間絶縁膜504及びカラーフィルタ層505上には平坦化絶縁膜として機能する絶縁膜506が設けられている。

#### 【0269】

絶縁膜506上に第1の電極層541、電界発光層542、第2の電極層543の順に積層した積層構造を含む発光素子540が設けられている。発光素子540とトランジスタ510とは、導電層513aに達する絶縁膜506及び層間絶縁膜504に形成された開

10

20

30

40

50

口において、第1の電極層541及び導電層513aとは接することによって電気的に接続されている。なお、第1の電極層541の一部及び該開口を覆うように隔壁507が設けられている。

#### 【0270】

層間絶縁膜504には、プラズマCVD法による膜厚200nm以上600nm以下の酸化窒化シリコン膜を用いることができる。また、絶縁膜506には膜厚1500nmの感光性のアクリル膜、隔壁507には膜厚1500nmの感光性のポリイミド膜を用いることができる。

#### 【0271】

カラーフィルタ層505としては、例えば有彩色の透光性樹脂を用いることができる。有彩色の透光性樹脂としては、感光性、非感光性の有機樹脂を用いることができるが、感光性の有機樹脂層を用いるとレジストマスク数を削減することができるため、工程が簡略化し好ましい。

10

#### 【0272】

有彩色は、黒、灰、白などの無彩色を除く色であり、カラーフィルタ層は、着色された有彩色の光のみを透過する材料で形成される。有彩色としては、赤色、緑色、青色などを用いることができる。また、シアン、マゼンダ、イエロー（黄）などを用いてもよい。着色された有彩色の光のみを透過するとは、カラーフィルタ層における透過光は、その有彩色の光の波長にピークを有するということである。カラーフィルタ層は、含ませる着色材料の濃度と光の透過率の関係に考慮して、最適な膜厚を適宜制御するとよい。例えば、カラーフィルタ層505の膜厚は1500nm以上2000nm以下とすればよい。

20

#### 【0273】

図6(B)に示す発光装置においては、表示素子である発光素子4513は、画素部4002に設けられたトランジスタ4010と電気的に接続している。なお発光素子4513の構成は、第1の電極層4030、電界発光層4511、第2の電極層4031の積層構造であるが、示した構成に限定されない。発光素子4513から取り出す光の方向などに合わせて、発光素子4513の構成は適宜変えることができる。

30

#### 【0274】

隔壁4510、507は、有機絶縁材料、又は無機絶縁材料を用いて形成する。特に感光性の樹脂材料を用い、第1の電極層4030、541上に開口部を形成し、その開口部の側壁が連続した曲率を持って形成される傾斜面となるように形成することが好ましい。

#### 【0275】

電界発光層4511、542は、単数の層で構成されていても、複数の層が積層されるように構成されていてもどちらでもよい。

#### 【0276】

発光素子4513、540に酸素、水素、水分、二酸化炭素等が入り込まないように、第2の電極層4031、543及び隔壁4510、507上に保護膜を形成してもよい。保護膜としては、窒化シリコン膜、窒化酸化シリコン膜、DLC膜等を形成することができる。

40

#### 【0277】

また、発光素子4513、540に酸素、水素、水分、二酸化炭素等が入り込まないように、発光素子4513、540を覆う有機化合物を含む層を蒸着法により形成してもよい。

#### 【0278】

また、第1の基板4001、第2の基板4006、及びシール材4005によって封止された空間には充填材4514が設けられ密封されている。このように外気に曝されないように気密性が高く、脱ガスの少ない保護フィルム（貼り合わせフィルム、紫外線硬化樹脂フィルム等）やカバー材でパッケージング（封入）することが好ましい。

#### 【0279】

充填材4514としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹脂又は

50

熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、ポリイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)又はEVA(エチレンビニルアセテート)を用いることができる。例えば充填材として窒素を用いればよい。

#### 【0280】

また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、位相差板(1/4板、1/2板)、カラーフィルタなどの光学フィルムを適宜設けてもよい。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。

#### 【0281】

また、表示装置として、電子インクを駆動させる電子ペーパーを提供することも可能である。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)とも呼ばれており、紙と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能という利点を有している。

10

#### 【0282】

電気泳動表示装置は、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒子と、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒又は溶質に複数分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロカプセル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示するものである。なお、第1の粒子又は第2の粒子は染料を含み、電界がない場合において移動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を含む)とする。

20

#### 【0283】

このように、電気泳動表示装置は、誘電定数の高い物質が高い電界領域に移動する、いわゆる誘電泳動的効果を利用したディスプレイである。

#### 【0284】

上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、この電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。

#### 【0285】

なお、マイクロカプセル中の第1の粒子および第2の粒子は、導電体材料、絶縁体材料、半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレクトロクロミック材料、磁気泳動材料から選ばれた一種の材料、又はこれらの複合材料を用いればよい。

30

#### 【0286】

また、電子ペーパーとして、ツイストボール表示方式を用いる表示装置も適用することができる。ツイストボール表示方式とは、白と黒に塗り分けられた球形粒子を、表示素子に用いる電極層である第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の電極層に電位差を生じさせて球形粒子の向きを制御することにより、表示を行う方法である。

40

#### 【0287】

なお、図4乃至図6において、第1の基板4001、500、第2の基板4006としては、ガラス基板の他、可撓性を有する基板も用いることができ、例えば透光性を有するプラスチック基板などを用いることができる。プラスチックとしては、FRP(Fiber glass-Reinforced Plastics)板、PVF(ポリビニルフルオライド)フィルム、ポリエステルフィルム又はアクリル樹脂フィルムを用いることができる。また、透光性が必要でなければ、アルミニウムやステンレスなどの金属基板(金属フィルム)を用いてもよい。例えば、アルミニウムホイルをPVFフィルムやポリエステルフィルムで挟んだ構造のシートを用いることもできる。

#### 【0288】

本実施の形態では、絶縁膜4020として酸化アルミニウム膜を用いる。絶縁膜4020

50

はスパッタリング法やプラズマCVD法によって形成することができる。

**【0289】**

酸化物半導体膜上に絶縁膜4020として設けられた酸化アルミニウム膜は、水素、水分などの不純物、及び酸素の両方に対して膜を透過させない遮断効果（ブロック効果）が高い。

**【0290】**

従って、酸化アルミニウム膜は、作製工程中及び作製後において、変動要因となる水素、水分などの不純物の酸化物半導体膜への混入、及び酸化物半導体を構成する主成分材料である酸素の酸化物半導体膜からの放出を防止する保護膜として機能する。

**【0291】**

また、平坦化絶縁膜として機能する絶縁膜4021、506は、アクリル樹脂、ポリイミド、ベンゾシクロブテン系樹脂、ポリアミド樹脂、エポキシ等の、耐熱性を有する有機材料を用いることができる。また上記有機材料の他に、低誘電率材料（low-k材料）、シリコサン系樹脂、PSG（リンシリケートガラス）、BPSG（リンボロンガラス）等を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層させることで、絶縁膜を形成してもよい。

10

**【0292】**

絶縁膜4021、506の形成法は、特に限定されず、その材料に応じて、スパッタリング法、SOG法、スピンドルコート、ディップ、スプレー塗布、液滴吐出法（インクジェット法等）、印刷法（スクリーン印刷、オフセット印刷等）、ドクターナイフ、ロールコーティング、カーテンコーティング、ナイフコーティング等を用いることができる。

20

**【0293】**

表示装置は光源又は表示素子からの光を透過させて表示を行う。よって光が透過する画素部に設けられる基板、絶縁膜、導電膜などの薄膜はすべて可視光の波長領域の光に対して透光性とする。

**【0294】**

表示素子に電圧を印加する第1の電極層及び第2の電極層（画素電極層、共通電極層、対向電極層などともいう）においては、取り出す光の方向、電極層が設けられる場所、及び電極層のパターン構造によって透光性、反射性を選択すればよい。

30

**【0295】**

第1の電極層4030、541、第2の電極層4031、543は、酸化タンゲステンを含むインジウム酸化物、酸化タンゲステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物（以下、ITOと示す。）、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物、グラフェンなどの透光性を有する導電性材料を用いることができる。

**【0296】**

また、第1の電極層4030、541、第2の電極層4031、543はタンゲステン（W）、モリブデン（Mo）、ジルコニウム（Zr）、ハフニウム（Hf）、バナジウム（V）、ニオブ（Nb）、タンタル（Ta）、クロム（Cr）、コバルト（Co）、ニッケル（Ni）、チタン（Ti）、白金（Pt）、アルミニウム（Al）、銅（Cu）、銀（Ag）等の金属、又はその合金、若しくはその金属窒化物から一つ、又は複数種を用いて形成することができる。

40

**【0297】**

本実施の形態においては、図5に示す発光装置は下面射出型なので、第1の電極層541は透光性、第2の電極層543は反射性を有する。よって、第1の電極層541に金属膜を用いる場合は透光性を保てる程度膜厚を薄く、第2の電極層543に透光性を有する導電膜を用いる場合は、反射性を有する導電膜を積層するとよい。

**【0298】**

また、第1の電極層4030、541、第2の電極層4031、543として、導電性高分子（導電性ポリマーともいう）を含む導電性組成物を用いて形成することができる。導

50

電性高分子としては、いわゆる 電子共役系導電性高分子が用いることができる。例えば、ポリアニリン又はその誘導体、ポリピロール又はその誘導体、ポリチオフェン又はその誘導体、若しくはアニリン、ピロールおよびチオフェンの2種以上からなる共重合体若しくはその誘導体などがあげられる。

【0299】

また、トランジスタは静電気などにより破壊されやすいため、駆動回路保護用の保護回路を設けることが好ましい。保護回路は、非線形素子を用いて構成することが好ましい。

【0300】

以上のように実施の形態1乃至3のいずれかで示したトランジスタを適用することで、様々な機能を有する半導体装置を提供することができる。

10

【0301】

本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。

【0302】

(実施の形態5)

実施の形態1乃至3のいずれかに示したトランジスタを用いて、対象物の情報を読み取るイメージセンサ機能を有する半導体装置を作製することができる。

【0303】

図7(A)に、イメージセンサ機能を有する半導体装置の一例を示す。図7(A)はフォトセンサの等価回路であり、図7(B)はフォトセンサの一部を示す断面図である。

20

【0304】

フォトダイオード602は、一方の電極がフォトダイオードリセット信号線658に、他方の電極がトランジスタ640のゲートに電気的に接続されている。トランジスタ640は、ソース又はドレインの一方がフォトセンサ基準信号線672に、ソース又はドレインの他方がトランジスタ656のソース又はドレインの一方に電気的に接続されている。トランジスタ656は、ゲートがゲート信号線659に、ソース又はドレインの他方がフォトセンサ出力信号線671に電気的に接続されている。

【0305】

なお、本明細書における回路図において、酸化物半導体膜を用いるトランジスタと明確に判明できるように、酸化物半導体膜を用いるトランジスタの記号には「OS」と記載している。図7(A)において、トランジスタ640、トランジスタ656は実施の形態1乃至3のいずれかに示したトランジスタが適用でき、酸化物半導体膜を用いるトランジスタである。本実施の形態では、実施の形態1で示したトランジスタ440と同様な構造及び作製方法で得られるトランジスタを適用する例を示す。

30

【0306】

図7(B)は、フォトセンサにおけるフォトダイオード602及びトランジスタ640に示す断面図であり、絶縁表面を有する基板601(TFT基板)上に、センサとして機能するフォトダイオード602及びトランジスタ640が設けられている。フォトダイオード602、トランジスタ640の上には接着層608を用いて基板613が設けられている。

40

【0307】

トランジスタ640上には絶縁膜631、層間絶縁膜633、層間絶縁膜634が設けられている。フォトダイオード602は、層間絶縁膜633上に設けられ、層間絶縁膜633上に形成した電極層641a、641bと、層間絶縁膜634上に設けられた電極層642との間に、層間絶縁膜633側から順に第1半導体膜606a、第2半導体膜606b、及び第3半導体膜606cを積層した構造を有している。

【0308】

電極層641bは、層間絶縁膜634に形成された導電層643と電気的に接続し、電極層642は電極層641aを介して導電層645と電気的に接続している。導電層645は、トランジスタ640のゲート電極層と電気的に接続しており、フォトダイオード60

50

2はトランジスタ640と電気的に接続している。

#### 【0309】

ここでは、第1半導体膜606aとしてp型の導電型を有する半導体膜と、第2半導体膜606bとして高抵抗な半導体膜(i型半導体膜)、第3半導体膜606cとしてn型の導電型を有する半導体膜を積層するpin型のフォトダイオードを例示している。

#### 【0310】

第1半導体膜606aはp型半導体膜であり、p型を付与する不純物元素を含む非晶質シリコン膜により形成することができる。第1半導体膜606aの形成には13族の不純物元素(例えばホウ素(B))を含む半導体材料ガスを用いて、プラズマCVD法により形成する。半導体材料ガスとしてはシラン(SiH<sub>4</sub>)を用いればよい。または、Si<sub>2</sub>H<sub>6</sub>、SiH<sub>2</sub>C<sub>1</sub><sub>2</sub>、SiHC<sub>1</sub><sub>3</sub>、SiC<sub>1</sub><sub>4</sub>、SiF<sub>4</sub>等を用いてもよい。また、不純物元素を含まない非晶質シリコン膜を形成した後に、拡散法やイオン注入法を用いて該非晶質シリコン膜に不純物元素を導入してもよい。イオン注入法等により不純物元素を導入した後に加熱等を行うことで、不純物元素を拡散させるとよい。この場合に非晶質シリコン膜を形成する方法としては、LPCVD法、気相成長法、又はスパッタリング法等を用いればよい。第1半導体膜606aの膜厚は10nm以上50nm以下となるよう形成することが好ましい。10

#### 【0311】

第2半導体膜606bは、i型半導体膜(真性半導体膜)であり、非晶質シリコン膜により形成する。第2半導体膜606bの形成には、半導体材料ガスを用いて、非晶質シリコン膜をプラズマCVD法により形成する。半導体材料ガスとしては、シラン(SiH<sub>4</sub>)を用いればよい。または、Si<sub>2</sub>H<sub>6</sub>、SiH<sub>2</sub>C<sub>1</sub><sub>2</sub>、SiHC<sub>1</sub><sub>3</sub>、SiC<sub>1</sub><sub>4</sub>、SiF<sub>4</sub>等を用いてもよい。第2半導体膜606bの形成は、LPCVD法、気相成長法、スパッタリング法等により行ってもよい。第2半導体膜606bの膜厚は200nm以上1000nm以下となるように形成することが好ましい。20

#### 【0312】

第3半導体膜606cは、n型半導体膜であり、n型を付与する不純物元素を含む非晶質シリコン膜により形成する。第3半導体膜606cの形成には、15族の不純物元素(例えばリン(P))を含む半導体材料ガスを用いて、プラズマCVD法により形成する。半導体材料ガスとしてはシラン(SiH<sub>4</sub>)を用いればよい。または、Si<sub>2</sub>H<sub>6</sub>、SiH<sub>2</sub>C<sub>1</sub><sub>2</sub>、SiHC<sub>1</sub><sub>3</sub>、SiC<sub>1</sub><sub>4</sub>、SiF<sub>4</sub>等を用いてもよい。また、不純物元素を含まない非晶質シリコン膜を形成した後に、拡散法やイオン注入法を用いて該非晶質シリコン膜に不純物元素を導入してもよい。イオン注入法等により不純物元素を導入した後に加熱等を行うことで、不純物元素を拡散させるとよい。この場合に非晶質シリコン膜を形成する方法としては、LPCVD法、気相成長法、又はスパッタリング法等を用いればよい。第3半導体膜606cの膜厚は20nm以上200nm以下となるよう形成することが好ましい。30

#### 【0313】

また、第1半導体膜606a、第2半導体膜606b、及び第3半導体膜606cは、非晶質半導体ではなく、多結晶半導体を用いて形成してもよいし、微結晶(セミアモルファス(Semi Amorphous Semiconductor:SAS))半導体を用いて形成してもよい。40

#### 【0314】

また、光電効果で発生した正孔の移動度は電子の移動度に比べて小さいため、pin型のフォトダイオードはp型の半導体膜側を受光面とする方がよい特性を示す。ここでは、pin型のフォトダイオードが形成されている基板601の面からフォトダイオード602が受ける光を電気信号に変換する例を示す。また、受光面とした半導体膜側とは逆の導電型を有する半導体膜側からの光は外乱光となるため、電極層は遮光性を有する導電膜を用いるとよい。また、n型の半導体膜側を受光面として用いることもできる。

#### 【0315】

50

絶縁膜 631、層間絶縁膜 633、層間絶縁膜 634としては、絶縁性材料を用いて、その材料に応じて、スパッタリング法、プラズマ CVD 法、SOG 法、スピンドルコート、ディップ、スプレー塗布、液滴吐出法（インクジェット法等）、印刷法（スクリーン印刷、オフセット印刷等）等を用いて形成することができる。

#### 【0316】

絶縁膜 631としては、無機絶縁材料としては、酸化シリコン層、酸化窒化シリコン層、酸化アルミニウム層、又は酸化窒化アルミニウム層などの酸化物絶縁膜、窒化シリコン層、窒化酸化シリコン層、窒化アルミニウム層、又は窒化酸化アルミニウム層などの窒化物絶縁膜の単層、又は積層を用いることができる。

#### 【0317】

本実施の形態では、絶縁膜 631として酸化アルミニウム膜を用いる。絶縁膜 631はスパッタリング法やプラズマ CVD 法によって形成することができる。

10

#### 【0318】

酸化物半導体膜上に絶縁膜 631として設けられた酸化アルミニウム膜は、水素、水分などの不純物、及び酸素の両方に対して膜を透過させない遮断効果（ブロック効果）が高い。

#### 【0319】

従って、酸化アルミニウム膜は、作製工程中及び作製後において、変動要因となる水素、水分などの不純物の酸化物半導体膜への混入、及び酸化物半導体を構成する主成分材料である酸素の酸化物半導体膜からの放出を防止する保護膜として機能する。

20

#### 【0320】

層間絶縁膜 633、634としては、表面凹凸を低減するため平坦化絶縁膜として機能する絶縁膜が好ましい。層間絶縁膜 633、634としては、例えばポリイミド、アクリル樹脂、ベンゾシクロブテン系樹脂、ポリアミド、エポキシ樹脂等の、耐熱性を有する有機絶縁材料を用いることができる。また上記有機絶縁材料の他に、低誘電率材料（low-k 材料）、シロキサン系樹脂、PSG（リンシリケートガラス）、BPSG（リンホウ素シリケートガラス）等の単層、又は積層を用いることができる。

#### 【0321】

フォトダイオード 602に入射する光を検出することによって、被検出物の情報を読み取ることができる。なお、被検出物の情報を読み取る際にバックライトなどの光源を用いることができる。

30

#### 【0322】

実施の形態 1で示したトランジスタ 440と同様な構造及び作製方法で得られるトランジスタ 640は、ソース電極層及びドレイン電極層を形成後、酸化物半導体膜表面及び該近傍におけるソース電極層及びドレイン電極層の間に存在する残留物を除去する工程を行う。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば、水、又はTMAH 溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス（代表的にはアルゴン）を用いたプラズマ処理などを好適に用いることができる。また、希フッ酸を用いた処理を行ってもよい。

#### 【0323】

また、実施の形態 2で示したようにゲート電極層形成後、ゲート電極層表面及び近傍におけるエッチング工程起因による残留物を除去する工程を行ってもよい。また、実施の形態 3で示したようにゲート電極層形成後、ゲート電極層表面及び該近傍における残留物を除去する工程を行い、さらにソース電極層及びドレイン電極層形成後、酸化物半導体膜表面及び該近傍における残留物を除去する工程を行ってもよい。

40

#### 【0324】

酸化物半導体膜表面及び該近傍が残留物により汚染されるのを防止できるため、トランジスタ 640は、酸化物半導体膜表面におけるエッチング工程起因の不純物（代表的には、ハロゲン（例えば塩素、フッ素）、ホウ素、リン、アルミニウム、鉄、又は炭素）の面密度を  $1 \times 10^{13} \text{ atoms/cm}^2$  以下（好ましくは  $1 \times 10^{12} \text{ atoms/cm}^2$  以下）

50

以下)とすることができます。なお、酸化物半導体膜表面におけるエッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の濃度を $5 \times 10^{18}$  atoms/cm<sup>3</sup>以下(好ましくは $1 \times 10^{18}$  atoms/cm<sup>3</sup>以下)とすることができます。

#### 【0325】

従って、本実施の形態の酸化物半導体膜を用いた安定した電気特性を有するトランジスタ640を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させることができる。

#### 【0326】

本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。

10

#### 【0327】

##### (実施の形態6)

本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用することができる。電子機器としては、テレビジョン装置(テレビ、又はテレビジョン受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、遊技機(パチンコ機、スロットマシン等)、ゲーム筐体が挙げられる。これらの電子機器の具体例を図8に示す。

#### 【0328】

図8(A)は、表示部を有するテーブル9000を示している。テーブル9000は、筐体9001に表示部9003が組み込まれており、表示部9003により映像を表示することが可能である。なお、4本の脚部9002により筐体9001を支持した構成を示している。また、電力供給のための電源コード9005を筐体9001に有している。

20

#### 【0329】

実施の形態1乃至5のいずれかに示す半導体装置は、表示部9003に用いることが可能であり、電子機器に高い信頼性を付与することができる。

#### 【0330】

表示部9003は、タッチ入力機能を有しており、テーブル9000の表示部9003に表示された表示ボタン9004を指などで触れることで、画面操作や、情報を入力することができ、また他の家電製品との通信を可能とする、又は制御を可能とすることで、画面操作により他の家電製品をコントロールする制御装置としてもよい。例えば、実施の形態5に示したイメージセンサ機能を有する半導体装置を用いれば、表示部9003にタッチ入力機能を持たせることができる。

30

#### 【0331】

また、筐体9001に設けられたヒンジによって、表示部9003の画面を床に対して垂直に立てることもでき、テレビジョン装置としても利用できる。狭い部屋においては、大きな画面のテレビジョン装置は設置すると自由な空間が狭くなってしまうが、テーブルに表示部が内蔵されていれば、部屋の空間を有效地に利用することができる。

#### 【0332】

図8(B)は、テレビジョン装置9100を示している。テレビジョン装置9100は、筐体9101に表示部9103が組み込まれており、表示部9103により映像を表示することが可能である。なお、ここではスタンド9105により筐体9101を支持した構成を示している。

40

#### 【0333】

テレビジョン装置9100の操作は、筐体9101が備える操作スイッチや、別体のリモコン操作機9110により行うことができる。リモコン操作機9110が備える操作キー9109により、チャンネルや音量の操作を行ふことができ、表示部9103に表示される映像を操作することができる。また、リモコン操作機9110に、当該リモコン操作機9110から出力する情報を表示する表示部9107を設ける構成としてもよい。

50

**【0334】**

図8(B)に示すテレビジョン装置9100は、受信機やモデムなどを備えている。テレビジョン装置9100は、受信機により一般的なテレビ放送の受信を行うことができ、さらにモデムを介して有線又は無線による通信ネットワークに接続することにより、一方向(送信者から受信者)又は双方向(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。

**【0335】**

実施の形態1乃至5のいずれかに示す半導体装置は、表示部9103、9107に用いることが可能であり、テレビジョン装置、及びリモコン操作機に高い信頼性を付与することができる。

10

**【0336】**

図8(C)はコンピュータであり、本体9201、筐体9202、表示部9203、キーボード9204、外部接続ポート9205、ポインティングデバイス9206等を含む。

**【0337】**

実施の形態1乃至5のいずれかに示す半導体装置は、表示部9203に用いることが可能であり、信頼性の高いコンピュータとすることが可能となる。

**【0338】**

図9(A)及び図9(B)は2つ折り可能なタブレット型端末である。図9(A)は、開いた状態であり、タブレット型端末は、筐体9630、表示部9631a、表示部9631b、表示モード切り替えスイッチ9034、電源スイッチ9035、省電力モード切り替えスイッチ9036、留め具9033、操作スイッチ9038、を有する。

20

**【0339】**

実施の形態1乃至5のいずれかに示す半導体装置は、表示部9631a、表示部9631bに用いることが可能であり、信頼性の高いタブレット型端末とすることが可能となる。

**【0340】**

表示部9631aは、一部をタッチパネルの領域9632aとすることができます、表示された操作キー9638にふれることでデータ入力をすることができる。なお、表示部9631aにおいては、一例として半分の領域が表示のみの機能を有する構成、もう半分の領域がタッチパネルの機能を有する構成を示しているが該構成に限定されない。表示部9631aの全ての領域がタッチパネルの機能を有する構成としても良い。例えば、表示部9631aの全面をキーボードボタン表示させてタッチパネルとし、表示部9631bを表示画面として用いることができる。

30

**【0341】**

また、表示部9631bにおいても表示部9631aと同様に、表示部9631bの一部をタッチパネルの領域9632bとすることができます。また、タッチパネルのキーボード表示切り替えボタン9639が表示されている位置に指やスタイルスなどでふれることで表示部9631bにキーボードボタン表示することができる。

**【0342】**

また、タッチパネルの領域9632aとタッチパネルの領域9632bに対して同時にタッチ入力することもできる。

40

**【0343】**

また、表示モード切り替えスイッチ9034は、縦表示又は横表示などの表示の向きを切り替え、白黒表示やカラー表示の切り替えなどを選択できる。省電力モード切り替えスイッチ9036は、タブレット型端末に内蔵している光センサで検出される使用時の外光の光量に応じて表示の輝度を最適なものとすることができる。タブレット型端末は光センサだけでなく、ジャイロ、加速度センサ等の傾きを検出するセンサなどの他の検出装置を内蔵させてもよい。

**【0344】**

また、図9(A)では表示部9631bと表示部9631aの表示面積が同じ例を示しているが特に限定されず、一方のサイズともう一方のサイズが異なっていてもよく、表示の

50

品質も異なっていてもよい。例えば一方が他方よりも高精細な表示を行える表示パネルとしてもよい。

#### 【0345】

図9(B)は、閉じた状態であり、タブレット型端末は、筐体9630、太陽電池9633、充放電制御回路9634、バッテリー9635、DCDCコンバータ9636を有する。なお、図9(B)では充放電制御回路9634の一例としてバッテリー9635、DCDCコンバータ9636を有する構成について示している。

#### 【0346】

なお、タブレット型端末は2つ折り可能なため、未使用時に筐体9630を閉じた状態にすることができる。従って、表示部9631a、表示部9631bを保護できるため、耐久性に優れ、長期使用の観点からも信頼性の優れたタブレット型端末を提供できる。

10

#### 【0347】

また、この他にも図9(A)及び図9(B)に示したタブレット型端末は、様々な情報(静止画、動画、テキスト画像など)を表示する機能、カレンダー、日付又は時刻などを表示部に表示する機能、表示部に表示した情報をタッチ入力操作又は編集するタッチ入力機能、様々なソフトウェア(プログラム)によって処理を制御する機能、等を有することができる。

#### 【0348】

タブレット型端末の表面に装着された太陽電池9633によって、電力をタッチパネル、表示部、又は映像信号処理部等に供給することができる。なお、太陽電池9633は、筐体9630の片面または両面に設けることができ、バッテリー9635の充電を効率的に行う構成とすることができます。なおバッテリー9635としては、リチウムイオン電池を用いると、小型化を図れる等の利点がある。

20

#### 【0349】

また、図9(B)に示す充放電制御回路9634の構成、及び動作について図9(C)にプロック図を示し説明する。図9(C)には、太陽電池9633、バッテリー9635、DCDCコンバータ9636、コンバータ9637、スイッチSW1乃至SW3、表示部9631について示しており、バッテリー9635、DCDCコンバータ9636、コンバータ9637、スイッチSW1乃至SW3が、図9(B)に示す充放電制御回路9634に対応する箇所となる。

30

#### 【0350】

まず外光により太陽電池9633により発電がされる場合の動作の例について説明する。太陽電池で発電した電力は、バッテリー9635を充電するための電圧となるようDCDCコンバータ9636で昇圧又は降圧がなされる。そして、表示部9631の動作に太陽電池9633からの電力が用いられる際にはスイッチSW1をオンにし、コンバータ9637で表示部9631に必要な電圧に昇圧又は降圧をすることとなる。また、表示部9631での表示を行わない際には、SW1をオフにし、SW2をオンにしてバッテリー9635の充電を行う構成とすればよい。

#### 【0351】

なお太陽電池9633については、発電手段の一例として示したが、特に限定されず、圧電素子(ピエゾ素子)や熱電変換素子(ペルティ工素子)などの他の発電手段によるバッテリー9635の充電を行う構成であってもよい。例えば、無線(非接触)で電力を送受信して充電する無接点電力伝送モジュールや、また他の充電手段を組み合わせて行う構成としてもよい。

40

#### 【0352】

本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。

#### 【実施例1】

#### 【0353】

本実施例では、金属膜表面及び酸化物半導体膜表面の残留物除去工程を行った結果を示す

50

。

## 【0354】

試料として、シリコン基板上に酸化物半導体膜として In : Ga : Zn = 3 : 1 : 2 [原子数比] の酸化物ターゲットを用いたスパッタリング法により、膜厚 50 nm の IGZO 膜を形成した。成膜条件は、アルゴン及び酸素（アルゴン：酸素 = 30 sccm : 15 sccm）雰囲気下、圧力 0.4 Pa、電源電力 0.5 kW、基板温度 200 とした。

## 【0355】

次にドライエッティング法により、酸化物半導体膜にエッティング処理（エッティング条件：エッティングガス（BCl<sub>3</sub> : Cl<sub>2</sub> = 60 sccm : 20 sccm）、ICP 電源電力 450 W、バイアス電力 100 W、圧力 1.9 Pa）を行い、試料 A - 1 を作製した。

10

## 【0356】

エッティング処理後、さらに水処理を行い、試料 A - 2 を作製した。

## 【0357】

水処理後の IGZO 膜に、酸素を用いたプラズマ処理（条件：ガス（O<sub>2</sub> = 300 sccm）、電源電力 1800 W、圧力 66.5 Pa、3 分）を行い試料 B - 1 を作製した。水処理後の IGZO 膜に、一酸化二窒素を用いたプラズマ処理（条件：ガス（N<sub>2</sub>O = 200 sccm）、電源電力 1000 W、電源周波数 27 MHz、圧力 40 Pa、基板温度 350、25 分）を行い試料 B - 2 を作製した。水処理後の IGZO 膜に、TMAH 溶液による処理（条件：50、60 秒）を行い試料 B - 3 を作製した。水処理後の IGZO 膜に、アンモニア過水（H<sub>2</sub>O : アンモニア : 過酸化水素水 = 2 : 2 : 5）による処理（室温、10 秒）を行い試料 B - 4 を作製した。水処理後の IGZO 膜に、酸素を用いたプラズマ処理（条件：ガス（O<sub>2</sub> = 200 sccm）、電源電力 1000 W、電源周波数 27 MHz、圧力 40 Pa、基板温度 350、2 分）を行い試料 B - 5 を作製した。なお、試料 B - 1 と試料 B - 5 は処理条件の異なる酸素を用いたプラズマ処理である。

20

## 【0358】

全反射蛍光 X 線（Total Reflection X-ray Fluorescence）分析により、A - 1、A - 2、B - 1 乃至 B - 5 の試料の膜表面の塩素の面密度を測定した結果を表 1 及び表 2 に示す。

## 【0359】

## 【表 1】

30

| 試料名 | 測定膜  | 処理                | 塩素の面密度(atoms/cm <sup>2</sup> ) |         |
|-----|------|-------------------|--------------------------------|---------|
|     |      |                   | 成膜後                            | 処理後     |
| A-1 | IGZO | ドライエッティング処理       | 5.3E+11                        | 8.1E+13 |
| A-2 | IGZO | ドライエッティング処理 + 水処理 | 8.8E+11                        | 5.9E+12 |

## 【0360】

## 【表 2】

40

| 試料名 | 測定膜  | 残留物除去工程                 | 塩素の面密度(atoms/cm <sup>2</sup> ) |                    |          |
|-----|------|-------------------------|--------------------------------|--------------------|----------|
|     |      |                         | 成膜後                            | ドライエッティング処理 + 水処理後 | 残留物除去工程後 |
| B-1 | IGZO | O <sub>2</sub> プラズマ処理   | 8.8E+11                        | 5.9E+12            | 1.3E+12  |
| B-2 | IGZO | N <sub>2</sub> O プラズマ処理 | 5.4E+11                        | 5.2E+12            | 9.1E+11  |
| B-3 | IGZO | TMAH 溶液処理               | 2.1E+11                        | 4.9E+12            | 2.5E+11  |
| B-4 | IGZO | アンモニア過水処理               | 2.8E+11                        | 4.6E+12            | 4.4E+11  |
| B-5 | IGZO | O <sub>2</sub> プラズマ処理   | 4.7E+11                        | 3.7E+12            | 1.2E+12  |

## 【0361】

ドライエッティング後に残留物除去工程を行わなかった A - 1 においては、ドライエッティング後に、IGZO 膜の表面における塩素の面密度が大きく増加しているが、ドライエッティング後に水処理を行った A - 2 においては、IGZO 膜の表面における塩素の面密度の増

50

加が軽減されていることが確認できる。

【0362】

さらに、一酸化二窒素を用いたプラズマ処理、TMAH溶液による処理、アンモニア過水による処理、又は酸素を用いたプラズマ処理を残留物除去工程として行ったB-1乃至B-5においては、残留物除去工程後、IGZO膜の表面における塩素の面密度が $1 \times 10^{13}$  atoms/cm<sup>2</sup>以下であり、より塩素が除去されて塩素の面密度の増加が抑制されたことが確認できる。

【0363】

次に、試料として、ガラス基板上に金属膜としてスパッタリング法により膜厚200nmのタンゲステン(W)膜(成膜条件：アルゴン(80sccm)雰囲気下、圧力0.8Pa、電源電力1kW、基板温度230℃)を成膜した。

10

【0364】

次にドライエッチング法により、タンゲステン膜にエッチング処理(エッチング条件：エッチングガス(CF<sub>4</sub>:Cl<sub>2</sub>:O<sub>2</sub>=25sccm:25sccm:10sccm)、ICP電源電力500W、バイアス電力100W、圧力1.0Pa)を行い、膜厚約50nmをエッチングした。

【0365】

エッチング処理後、水処理を行った。

【0366】

水処理後のタンゲステン膜に、酸素を用いたプラズマ処理(条件：ガス(O<sub>2</sub>=300sccm)、電源電力1800W、圧力66.5Pa、3分)を行い試料C-1を作製した。水処理後のタンゲステン膜に、一酸化二窒素を用いたプラズマ処理(条件：ガス(N<sub>2</sub>O=200sccm)、電源電力100W、電源周波数27MHz、圧力40Pa、基板温度350℃、25分)を行い試料C-2を作製した。水処理後のタンゲステン膜に、TMAH溶液による処理(条件：50℃、60秒)を行い試料C-3を作製した。水処理後のタンゲステン膜に、アンモニア過水(H<sub>2</sub>O:アンモニア:過酸化水素水=2:2:5)による処理(室温、10秒)を行い試料C-4を作製した。水処理後のタンゲステン膜に、酸素を用いたプラズマ処理(条件：ガス(O<sub>2</sub>=200sccm)、電源電力100W、電源周波数27MHz、圧力40Pa、基板温度350℃、2分)を行い試料C-5を作製した。なお、試料C-1と試料C-5は処理条件の異なる酸素を用いたプラズマ処理である。

20

【0367】

全反射蛍光X線分析により、C-1乃至C-5の試料の膜表面の塩素の面密度を測定した結果を表3に示す。

【0368】

【表3】

| 試料名 | 測定膜 | 残留物除去工程                | 塩素の面密度(atoms/cm <sup>2</sup> ) |                 |          |
|-----|-----|------------------------|--------------------------------|-----------------|----------|
|     |     |                        | 成膜後                            | ドライエッチング処理+水処理後 | 残留物除去工程後 |
| C-1 | W   | O <sub>2</sub> プラズマ処理  | 4.0E+11                        | 5.2E+12         | 1.3E+12  |
| C-2 | W   | N <sub>2</sub> Oプラズマ処理 | 6.8E+11                        | 5.7E+12         | 6.5E+11  |
| C-3 | W   | TMAH溶液処理               | 5.2E+11                        | 4.3E+12         | 2.2E+12  |
| C-4 | W   | アンモニア過水処理              | 6.8E+11                        | 5.2E+12         | 2.3E+12  |
| C-5 | W   | O <sub>2</sub> プラズマ処理  | 6.9E+11                        | 5.2E+12         | 1.0E+12  |

40

【0369】

ドライエッチング、水処理後に、一酸化二窒素を用いたプラズマ処理、TMAH溶液による処理、アンモニア過水による処理、又は酸素を用いたプラズマ処理を残留物除去工程として行ったC-1乃至C-5においては、残留物除去工程後、タンゲステン膜の表面における塩素の面密度は $1 \times 10^{13}$  atoms/cm<sup>2</sup>以下であり、塩素が除去されて塩素

50

の面密度の増加が抑制されたことが確認できる。

【0370】

以上の結果から、水処理、一酸化二窒素を用いたプラズマ処理、TMAH溶液による処理、アンモニア過水による処理、又は酸素を用いたプラズマ処理などの残留物除去工程は、エッチング工程に起因する膜表面の不純物濃度を低減できる効果があることが確認できた。

【符号の説明】

【0371】

|         |          |    |
|---------|----------|----|
| 4 0 0   | 基板       | 10 |
| 4 0 1   | ゲート電極層   |    |
| 4 0 2   | ゲート絶縁膜   |    |
| 4 0 3   | 酸化物半導体膜  |    |
| 4 0 5 a | ソース電極層   |    |
| 4 0 5 b | ドレイン電極層  |    |
| 4 0 7   | 絶縁膜      |    |
| 4 2 0   | トランジスタ   |    |
| 4 3 0   | トランジスタ   |    |
| 4 4 0   | トランジスタ   |    |
| 4 4 1   | 導電膜      |    |
| 4 4 2   | レジストマスク  | 20 |
| 4 4 3   | ガス       |    |
| 4 4 5   | 導電膜      |    |
| 4 4 7   | ガス       |    |
| 4 4 8 a | レジストマスク  |    |
| 4 4 8 b | レジストマスク  |    |
| 5 0 0   | 基板       |    |
| 5 0 2   | ゲート絶縁膜   |    |
| 5 0 4   | 層間絶縁膜    |    |
| 5 0 5   | カラーフィルタ層 |    |
| 5 0 6   | 絶縁膜      | 30 |
| 5 0 7   | 隔壁       |    |
| 5 1 0   | トランジスタ   |    |
| 5 1 1 a | ゲート電極層   |    |
| 5 1 1 b | ゲート電極層   |    |
| 5 1 2   | 酸化物半導体膜  |    |
| 5 1 3 a | 導電層      |    |
| 5 1 3 b | 導電層      |    |
| 5 2 0   | 容量素子     |    |
| 5 2 1 a | 導電層      |    |
| 5 2 1 b | 導電層      | 40 |
| 5 2 2   | 酸化物半導体膜  |    |
| 5 2 3   | 導電層      |    |
| 5 3 0   | 配線層交差部   |    |
| 5 3 3   | 導電層      |    |
| 5 4 0   | 発光素子     |    |
| 5 4 1   | 電極層      |    |
| 5 4 2   | 電界発光層    |    |
| 5 4 3   | 電極層      |    |
| 6 0 1   | 基板       |    |
| 6 0 2   | フォトダイオード | 50 |

|           |                 |    |
|-----------|-----------------|----|
| 6 0 6 a   | 半導体膜            |    |
| 6 0 6 b   | 半導体膜            |    |
| 6 0 6 c   | 半導体膜            |    |
| 6 0 8     | 接着層             |    |
| 6 1 3     | 基板              |    |
| 6 3 1     | 絶縁膜             |    |
| 6 3 3     | 層間絶縁膜           |    |
| 6 3 4     | 層間絶縁膜           |    |
| 6 4 0     | トランジスタ          | 10 |
| 6 4 1 a   | 電極層             |    |
| 6 4 1 b   | 電極層             |    |
| 6 4 2     | 電極層             |    |
| 6 4 3     | 導電層             |    |
| 6 4 5     | 導電層             |    |
| 6 5 6     | トランジスタ          |    |
| 6 5 8     | フォトダイオードリセット信号線 |    |
| 6 5 9     | ゲート信号線          |    |
| 6 7 1     | フォトセンサ出力信号線     |    |
| 6 7 2     | フォトセンサ基準信号線     |    |
| 4 0 0 1   | 基板              | 20 |
| 4 0 0 2   | 画素部             |    |
| 4 0 0 3   | 信号線駆動回路         |    |
| 4 0 0 4   | 走査線駆動回路         |    |
| 4 0 0 5   | シール材            |    |
| 4 0 0 6   | 基板              |    |
| 4 0 0 8   | 液晶層             |    |
| 4 0 1 0   | トランジスタ          |    |
| 4 0 1 1   | トランジスタ          |    |
| 4 0 1 3   | 液晶素子            |    |
| 4 0 1 5   | 接続端子電極          | 30 |
| 4 0 1 6   | 端子電極            |    |
| 4 0 1 8   | F P C           |    |
| 4 0 1 8 a | F P C           |    |
| 4 0 1 8 b | F P C           |    |
| 4 0 1 9   | 異方性導電膜          |    |
| 4 0 2 0   | 絶縁膜             |    |
| 4 0 2 1   | 絶縁膜             |    |
| 4 0 3 0   | 電極層             |    |
| 4 0 3 1   | 電極層             |    |
| 4 0 3 2   | 絶縁膜             | 40 |
| 4 0 3 3   | 絶縁膜             |    |
| 4 0 3 5   | スペーサ            |    |
| 4 5 1 0   | 隔壁              |    |
| 4 5 1 1   | 電界発光層           |    |
| 4 5 1 3   | 発光素子            |    |
| 4 5 1 4   | 充填材             |    |
| 9 0 0 0   | テーブル            |    |
| 9 0 0 1   | 筐体              |    |
| 9 0 0 2   | 脚部              |    |
| 9 0 0 3   | 表示部             | 50 |

|           |               |    |
|-----------|---------------|----|
| 9 0 0 4   | 表示ボタン         |    |
| 9 0 0 5   | 電源コード         |    |
| 9 0 3 3   | 留め具           |    |
| 9 0 3 4   | スイッチ          |    |
| 9 0 3 5   | 電源スイッチ        |    |
| 9 0 3 6   | スイッチ          |    |
| 9 0 3 8   | 操作スイッチ        |    |
| 9 1 0 0   | テレビジョン装置      |    |
| 9 1 0 1   | 筐体            | 10 |
| 9 1 0 3   | 表示部           |    |
| 9 1 0 5   | スタンド          |    |
| 9 1 0 7   | 表示部           |    |
| 9 1 0 9   | 操作キー          |    |
| 9 1 1 0   | リモコン操作機       |    |
| 9 2 0 1   | 本体            |    |
| 9 2 0 2   | 筐体            |    |
| 9 2 0 3   | 表示部           |    |
| 9 2 0 4   | キー ボード        |    |
| 9 2 0 5   | 外部接続ポート       |    |
| 9 2 0 6   | ポインティングデバイス   | 20 |
| 9 6 3 0   | 筐体            |    |
| 9 6 3 1   | 表示部           |    |
| 9 6 3 1 a | 表示部           |    |
| 9 6 3 1 b | 表示部           |    |
| 9 6 3 2 a | 領域            |    |
| 9 6 3 2 b | 領域            |    |
| 9 6 3 3   | 太陽電池          |    |
| 9 6 3 4   | 充放電制御回路       |    |
| 9 6 3 5   | バッテリー         |    |
| 9 6 3 6   | D C D C コンバータ | 30 |
| 9 6 3 7   | コンバータ         |    |
| 9 6 3 8   | 操作キー          |    |
| 9 6 3 9   | ボタン           |    |

40

50

50

## 【図面】

## 【図 1】



## 【図 2】



10

20

## 【図 3】



## 【図 4】



30

40

50

【図5】



【図6】



10

20

30

40

【図7】



【図8】



50

【図9】



10



20

30

40

50

---

フロントページの続き

## (51)国際特許分類

|         |                  |                     |
|---------|------------------|---------------------|
| H 1 0 K | 59/124 (2023.01) | F I                 |
| H 1 0 F | 39/18 (2025.01)  | H 1 0 K      59/80  |
|         |                  | H 1 0 K      59/124 |
|         |                  | H 1 0 F      39/18  |

C

## (56)参考文献

特開2013-102154 (JP, A)  
特開2011-076079 (JP, A)  
特開2011-035388 (JP, A)  
特開2007-108733 (JP, A)  
米国特許出願公開第2009/0233404 (US, A1)  
中国特許出願公開第101894760 (CN, A)

## (58)調査した分野 (Int.Cl., DB名)

G 0 9 F      9 / 0 0 - 9 / 4 6  
G 0 2 F      1 / 1 3 - 1 / 1 4 1  
1 / 1 5 - 1 / 1 9  
H 0 5 B      3 3 / 0 0 - 3 3 / 2 8  
4 4 / 0 0  
4 5 / 6 0  
H 1 0 K      5 0 / 0 0 - 9 9 / 0 0  
H 1 0 F      3 9 / 0 0 - 3 9 / 1 8