



(19) 대한민국특허청(KR)

(12) 등록특허공보(B1)

(45) 공고일자 2018년10월10일

(11) 등록번호 10-1905397

(24) 등록일자 2018년10월01일

(51) 국제특허분류(Int. Cl.)

H01L 29/786 (2006.01) H01L 21/336 (2006.01)

(21) 출원번호 10-2011-0104469

(22) 출원일자 2011년10월13일

심사청구일자 2016년10월05일

(65) 공개번호 10-2012-0038899

(43) 공개일자 2012년04월24일

(30) 우선권주장

JP-P-2010-231372 2010년10월14일 일본(JP)

(56) 선행기술조사문현

US20090149030 A1\*

KR1019990029678 A\*

US20090212296 A1\*

KR1020020033954 A\*

\*는 심사관에 의하여 인용된 문현

(73) 특허권자

가부시키가이샤 한도오따이 에네루기 켄큐쇼

일본국 가나가와Ken 아쓰기시 하세 398

(72) 발명자

미조구치 다카후미

일본 243-0036 가나가와Ken 아쓰기시 하세 398 가부시키가이샤 한도오따이 에네루기 켄큐쇼 내 시라이시 코지로

일본 243-0036 가나가와Ken 아쓰기시 하세 398 가부시키가이샤 한도오따이 에네루기 켄큐쇼 내

(74) 대리인

장훈

전체 청구항 수 : 총 15 항

심사관 : 이홍민

(54) 발명의 명칭 반도체 장치의 제작 방법

**(57) 요약**

본 발명은 반도체층이 되는 부분이 수분 등에 노출되지 않고 마스크 수를 줄임하는 반도체 장치의 제작 방법을 제공한다.

예를 들어, 제 1 도전막, 제 1 절연막, 반도체막, 제 2 도전막 및 마스크막을 형성하고, 마스크막을 가공하여 제 1 마스크층을 형성하고, 제 1 마스크층을 이용하여 제 1 절연막, 반도체막 및 제 2 도전막에 드라이 에칭을 실시하여 박막 적층체를 형성하면서 제 1 도전막의 적어도 표면을 노출시키고, 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하고, 제 1 도전막을 사이드 에칭하여 제 1 전극층을 형성하고, 제 2 마스크층을 형성하고, 제 2 마스크층을 이용하여 제 2 전극층을 형성한다. 제 1 마스크층 및 제 2 마스크층은 레지스트 마스크를 이용하여 형성한다.

**대 표 도 - 도2**

## 명세서

### 청구범위

#### 청구항 1

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

상기 제 1 마스크층 및 상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막을 에칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

상기 제 1 도전막의 측면부에 웨트 에칭 또는 드라이 에칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

상기 제 1 마스크층 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 1 마스크층에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 에칭을 실시함으로써 제 2 전극층 및 반도체층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

#### 청구항 2

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

드라이 에칭에 의해 상기 제 1 마스크층을 제거하는 단계와;

상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막을 에칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

상기 제 1 도전막의 측면부에 웨트 에칭 또는 드라이 에칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

적어도 상기 박막 적층체 위에 제 2 마스크막을 형성하는 단계와;

상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 에칭을 실시함으로써 제 2 전극층 및 반도체 층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

### 청구항 3

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

상기 제 1 마스크층 및 상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막 및 상기 제 1 마스크층을 에칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

상기 제 1 도전막의 측면부에 웨트 에칭 또는 드라이 에칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

적어도 상기 제 2 도전막 위에 제 2 마스크막을 형성하는 단계와;

상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 에칭을 실시함으로써 제 2 전극층 및 반도체 층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

### 청구항 4

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

상기 제 1 마스크층 및 상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막을 에칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

상기 제 1 마스크층 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 1 도전막의 측면부에 웨트 에칭 또는 드라이 에칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 1 마스크층에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 에칭을 실시함으로써 제 2 전극층 및 반도체층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

## 청구항 5

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

드라이 에칭에 의해 상기 제 1 마스크층을 제거하는 단계와;

상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막을 에칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

적어도 상기 박막 적층체 위에 제 2 마스크막을 형성하는 단계와;

상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 1 도전막의 측면부에 웨트 에칭 또는 드라이 에칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 2

마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 에칭을 실시함으로써 제 2 전극층 및 반도체층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

## 청구항 6

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

상기 제 1 마스크층 및 상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막 및 상기 제 1 마스크층을 에칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

적어도 상기 제 2 도전막 위에 제 2 마스크막을 형성하는 단계와;

상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 1 도전막의 측면부에 웨트 에칭 또는 드라이 에칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 에칭을 실시함으로써 제 2 전극층 및 반도체층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

## 청구항 7

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시

함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;  
 상기 제 1 마스크층 및 상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;  
 상기 제 2 절연막을 예칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;  
 상기 제 1 마스크층 위에 제 2 레지스트 마스크를 형성하는 단계와;  
 상기 제 2 레지스트 마스크를 이용하여 상기 제 1 마스크층에 드라이 예칭 또는 웨트 예칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;  
 상기 제 1 도전막의 측면부에 웨트 예칭 또는 드라이 예칭을 실시함으로써 제 1 전극층을 형성하는 단계와;  
 레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;  
 상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 예칭을 실시함으로써 제 2 전극층 및 반도체 층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

#### 청구항 8

기판 위에 제 1 도전막을 형성하는 단계와;  
 상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;  
 상기 제 1 절연막 위에 반도체막을 형성하는 단계와;  
 상기 반도체막 위에 제 2 도전막을 형성하는 단계와;  
 상기 제 2 도전막 위에 마스크막을 형성하는 단계와;  
 상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;  
 상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 예칭 또는 웨트 예칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;  
 레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;  
 상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 예칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;  
 드라이 예칭에 의해 상기 제 1 마스크층을 제거하는 단계와;  
 상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;  
 상기 제 2 절연막을 예칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;  
 적어도 상기 박막 적층체 위에 제 2 마스크막을 형성하는 단계와;  
 상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하는 단계와;  
 상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막에 드라이 예칭 또는 웨트 예칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;  
 상기 제 1 도전막의 측면부에 웨트 예칭 또는 드라이 예칭을 실시함으로써 제 1 전극층을 형성하는 단계와;  
 레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;  
 상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 예칭을 실시함으로써 제 2 전극층 및 반도체 층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

#### 청구항 9

기판 위에 제 1 도전막을 형성하는 단계와;  
 상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;  
 상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

상기 제 1 마스크층 및 상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막 및 상기 제 1 마스크층을 에칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

적어도 상기 제 2 도전막 위에 제 2 마스크막을 형성하는 단계와;

상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;

상기 제 1 도전막의 측면부에 웨트 에칭 또는 드라이 에칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 에칭을 실시함으로써 제 2 전극층 및 반도체층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

## 청구항 10

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

상기 제 1 마스크층 및 상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막을 에칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

상기 제 1 마스크층 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 1 마스크층에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 1 도전막의 측면부에 웨트 에칭 또는 드라이 에칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 에칭을 실시함으로써 제 2 전극층 및 반도체층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

### 청구항 11

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

드라이 에칭에 의해 상기 제 1 마스크층을 제거하는 단계와;

상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막을 에칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

적어도 상기 박막 적층체 위에 제 2 마스크막을 형성하는 단계와;

상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 1 도전막의 측면부에 웨트 에칭 또는 드라이 에칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 에칭을 실시함으로써 제 2 전극층 및 반도체층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

### 청구항 12

기판 위에 제 1 도전막을 형성하는 단계와;

상기 제 1 도전막 위에 제 1 절연막을 형성하는 단계와;

상기 제 1 절연막 위에 반도체막을 형성하는 단계와;

상기 반도체막 위에 제 2 도전막을 형성하는 단계와;

상기 제 2 도전막 위에 마스크막을 형성하는 단계와;

상기 마스크막 위에 제 1 레지스트 마스크를 형성하는 단계와;

상기 제 1 레지스트 마스크를 이용하여 상기 마스크막에 드라이 에칭 또는 웨트 에칭을 실시함으로써 제 1 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 1 레지스트 마스크를 제거하는 단계와;

상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막, 및 상기 제 2 도전막에 드라이 에칭을 실시함으로써 박막 적층체를 형성하여, 적어도 상기 제 1 도전막의 표면이 노출되는 단계와;

상기 제 1 마스크층 및 상기 박막 적층체 위에 제 2 절연막을 형성하는 단계와;

상기 제 2 절연막 및 상기 제 1 마스크층을 예칭하여 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하는 단계와;

적어도 상기 제 2 도전막 위에 제 2 마스크막을 형성하는 단계와;

상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하는 단계와;

상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막에 드라이 예칭 또는 웨트 예칭을 실시함으로써 제 2 마스크층을 형성하는 단계와;

레지스트 박리액을 사용하여 상기 제 2 레지스트 마스크를 제거하는 단계와;

상기 제 1 도전막의 측면부에 웨트 예칭 또는 드라이 예칭을 실시함으로써 제 1 전극층을 형성하는 단계와;

상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부에 드라이 예칭을 실시함으로써 제 2 전극층 및 반도체 층을 형성하는 단계를 포함하는, 반도체 장치의 제작 방법.

### 청구항 13

제 2 항 내지 제 12 항 중 어느 한 항에 있어서,

상기 제 2 전극층 위에 화소 전극층을 형성하는 단계를 더 포함하고,

상기 화소 전극층은 상기 제 2 전극층에 접속되는, 반도체 장치의 제작 방법.

### 청구항 14

제 2 항 내지 제 12 항 중 어느 한 항에 있어서,

상기 제 2 전극층 위에 보호 절연막을 형성하는 단계와;

상기 제 2 전극층이 노출되도록 상기 보호 절연막 내에 개구부를 형성하는 단계와;

상기 보호 절연막 및 상기 보호 절연막 내의 상기 개구부 위에 화소 전극층을 형성하는 단계를 더 포함하고,

상기 화소 전극층은 상기 보호 절연막의 개구부를 통하여 상기 제 2 전극층에 접속되는, 반도체 장치의 제작 방법.

### 청구항 15

제 1 항 내지 제 12 항 중 어느 한 항에 있어서,

상기 반도체막은 In-Ga-Zn-O계 산화물 반도체막이고,

상기 제 2 도전막은 티타늄막이고,

상기 마스크막은 산화알루미늄막인, 반도체 장치의 제작 방법.

### 청구항 16

삭제

### 청구항 17

삭제

### 청구항 18

삭제

### 청구항 19

삭제

청구항 20

삭제

청구항 21

삭제

청구항 22

삭제

청구항 23

삭제

청구항 24

삭제

청구항 25

삭제

청구항 26

삭제

청구항 27

삭제

청구항 28

삭제

청구항 29

삭제

청구항 30

삭제

청구항 31

삭제

청구항 32

삭제

청구항 33

삭제

청구항 34

삭제

청구항 35

삭제

청구항 36

삭제

청구항 37

삭제

청구항 38

삭제

청구항 39

삭제

청구항 40

삭제

청구항 41

삭제

청구항 42

삭제

청구항 43

삭제

청구항 44

삭제

청구항 45

삭제

청구항 46

삭제

청구항 47

삭제

청구항 48

삭제

### 발명의 설명

### 기술 분야

[0001] 본 발명은 반도체 장치와 그 제작 방법에 관한 것이다. 또한, 본 명세서에 있어서, 반도체 장치란 반도체 소자 자체 또는 반도체 소자를 포함하는 것을 가리키며, 이러한 반도체 소자로서, 예를 들어 트랜지스터(박막 트랜지스터 등)를 들 수 있다. 또한, 액정 표시 장치 등의 표시 장치도 반도체 장치에 포함된다.

### 배경 기술

[0002] 최근에는 반도체 장치는 사람의 생활에 필수 불가결한 것이다. 이러한 반도체 장치에 포함되는 박막 트랜지스

터 등의 반도체 소자는 기판 위에 반도체막 등의 박막을 형성하고, 상기 박막을 포토리소그래피법 등에 의해 원하는 형상으로 가공함으로써 제작된다. 이러한 제작 방법은 예를 들어 액티브 매트릭스형 액정 표시 장치(예를 들어 액정 텔레비전)에 적용된다.

[0003] 액티브 매트릭스형 액정 표시 장치로 대표되는 반도체 장치를 제작하기에는 포토리소그래피법을 이용하는 것이 일반적이다. 포토리소그래피법에서는 생산성 관점에서 포토 마스크 수를 삭감할 필요가 있다. 예를 들어 특허 문헌 1 내지 특허 문헌 4에서는 포토 마스크 수를 삭감할 수 있는 기술이 개시되어 있다.

[0004] 그런데, 박막 트랜지스터에 형성되는 반도체층의 재료로서는 실리콘이 널리 사용되고 있다. 그러나, 최근에는 반도체층의 재료로서 산화물 반도체를 사용한 박막 트랜지스터에 대해서도 활발히 연구되고 있다. 그렇지만, 산화물 반도체를 사용한 박막 트랜지스터에서는, 반도체층에 수분이 들어가면 캐리어 농도가 크게 변화되는 것이 알려져 있다(예를 들어, 특허 문헌 5 및 특허 문헌 6 참조). 또한, 산화물 반도체 이외의 재료를 사용한 박막 트랜지스터에 대해서도 반도체층에 수분이 들어감으로써 특성이 변화되는 것이 알려져 있다(예를 들어, 특허 문헌 7 참조).

## 선행기술문헌

### 특허문헌

- [0005] (특허문헌 0001) 일본국 특개2009-158941호 공보
- (특허문헌 0002) 일본국 특개2009-239272호 공보
- (특허문헌 0003) 일본국 특개2009-239276호 공보
- (특허문헌 0004) 일본국 특개2010-199570호 공보
- (특허문헌 0005) 일본국 특개2010-182818호 공보
- (특허문헌 0006) 일본국 특개2010-182819호 공보
- (특허문헌 0007) 일본국 특개2005-55660호 공보

## 발명의 내용

### 해결하려는 과제

[0006] 상기 특허 문헌 1 내지 특허 문헌 4에 개시된 기술에 따르면, 포토 마스크 수를 삭감할 수 있다. 그러나, 예를 들어 소스 전극 및 드레인 전극을 형성할 때 레지스트 마스크를 이용하기 때문에 소스 전극 및 드레인 전극을 형성한 후에 레지스트 마스크를 제거할 필요가 있다. 레지스트 마스크는 일반적으로 레지스트 박리액을 이용하여 제거되지만, 가공되어 노출된 층이 레지스트 박리액에 노출되어 벼린다. 한편, 레지스트 마스크는 예를 들어 산소 플라즈마를 이용한 드라이 공정에 의해 제거할 수도 있지만, 레지스트가 잔존하는 경우가 있다.

[0007] 만약 반도체층에 수분이 들어온다면, 이것을 제거하는 것은 용이하지 않다. 들어온 수분을 제거하는 수단의 일례로서, 수분이 들어온 반도체층에 대해서 열처리하는 것을 들 수 있다. 그러나, 예를 들어 유리 기판 위에 반도체층을 형성한 경우, 가열할 수 있는 온도에 제약이 있어서 열처리에는 오랜 시간이 소요되기 때문에 스루풋을 저하시키는 원인의 하나가 된다.

[0008] 본 발명의 일 형태는 반도체층이 되는 부분의 전체면이 수분 등에 노출되지 않으며, 포토리소그래피법에 사용하는 포토 마스크 수를 삭감할 수 있는 반도체 장치의 제작 방법을 제공하는 것을 과제로 한다. 특히, 반도체층이 되는 부분의 전체면이 레지스트 마스크를 박리할 때 박리액에 노출되지 않으며, 포토리소그래피법에 사용하는 포토 마스크 수를 삭감할 수 있는 반도체 장치의 제작 방법을 제공하는 것을 과제로 한다.

### 과제의 해결 수단

[0009] 본 발명의 일 형태는 반도체층이 되는 부분을 밀폐함으로써, 반도체층이 되는 부분이 약액(예를 들어 레지스트 박리액)에 접촉하지 않고 제작할 수 있으며, 마스크 수를 삭감할 수 있는 반도체 장치의 제작 방법을 제공한다.

[0010] 본 발명의 일 형태는 제 1 도전막, 제 1 절연막, 반도체막, 제 2 도전막 및 마스크막을 이 순서로 형성하고, 상

기 마스크막 위에 제 1 레지스트 마스크를 형성하고, 상기 제 1 레지스트 마스크를 이용하여 상기 마스크막을 가공하여 제 1 마스크층을 형성하고, 상기 제 1 레지스트 마스크를 약액(예를 들어 레지스트 박리액)에 의해 제거하고, 상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막 및 상기 제 2 도전막을 드라이 에칭하여 박막 적층체를 형성하면서 상기 제 1 도전막의 적어도 표면을 노출시키고, 상기 박막 적층체의 측면을 덮는 사이드월 절연층을 형성하고, 상기 제 1 도전막을 사이드 에칭하여 제 1 전극층을 형성하고, 상기 박막 적층체 위의 상기 제 1 마스크층(또는 상기 제 1 마스크층을 제거하여 형성된 상기 박막 적층체 위의 또 다른 마스크막) 위에 제 2 레지스트 마스크를 형성하고, 상기 제 2 레지스트 마스크를 이용하여 상기 제 1 마스크층 또는 상기 또 다른 마스크막을 가공하여 제 2 마스크층을 형성하고, 상기 제 2 레지스트 마스크를 약액(예를 들어 레지스트 박리액)에 의해 제거하고, 상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부를 가공하여 제 2 전극층을 형성하고, 상기 반도체막이 노출되는 공정은 상기 제 1 레지스트 마스크 또는 상기 제 2 레지스트 마스크가 제거된 후에 실시되는 것을 특징으로 하는 반도체 장치의 제작 방법이다.

[0011] 또한, 본 명세서에 있어서, 제 1 전극층은 적어도 게이트 전극을 구성하고, 게이트 배선을 구성하여도 좋다. 그리고, 제 2 전극층은 소스 전극 및 드레인 전극을 구성하고, 소스 배선을 구성하여도 좋다.

[0012] 또한, 본 명세서에 있어서, 막이란 나중에 가공되는 것을 전제로 하는 것이며, 피(被)형성면 위에 대략 균일하게 형성된 것을 말한다. 층이란 막을 가공한 것, 또는 피형성면 위에 대략 균일하게 형성되고 나중에 가공될 필요가 없는 것을 말한다.

[0013] 또한, 본 명세서에 있어서, 에치백 처리란 전체면에 형성된 막에 대해서 이방성이 높은 에칭(예를 들어 드라이 에칭)을 실시함으로써, 상기 전체면에 형성된 막의 피형성면의 일부가 노출될 때까지 에칭하는 공정을 말한다.

[0014] 또한, 상기 구성을 갖는 본 발명의 일 형태에 있어서, 제 1 레지스트 마스크와 제 2 레지스트 마스크는 드라이 공정에 의해 제거하여도 좋고, 드라이 공정에 의해 제거하는 경우에는 세척 공정을 실시하는 것이 바람직하다.

[0015] 또한, 상기 구성을 갖는 본 발명의 일 형태에 있어서, 제 1 레지스트 마스크와 제 2 레지스트 마스크 중 어느 하나가 약액에 의해 제거되고, 다른 하나가 드라이 공정에 의해 제거되어도 좋다.

### 발명의 효과

[0016] 본 발명의 일 형태에 따르면, 반도체층이 되는 부분의 전체면이 수분 등에 노출되지 않으며, 포토리소그래피법에 사용하는 포토 마스크 수를 삭감하여 반도체 장치를 제작할 수 있다. 특히, 반도체층이 되는 부분의 전체면이 레지스트 마스크를 박리할 때 박리액에 노출되지 않으며, 포토리소그래피법에 사용하는 포토 마스크 수를 삭감하여 반도체 장치를 제작할 수 있다.

[0017] 본 발명의 일 형태에 따르면, 레지스트를 잔존시키지 않고 반도체층이 되는 부분의 전체면이 수분 등에 노출되지 않으며, 포토리소그래피법에 사용하는 포토 마스크 수를 삭감하여 반도체 장치를 제작할 수 있다.

### 도면의 간단한 설명

[0018] 도 1a 내지 도 1d는 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 단면도.

도 2a 내지 도 2d는 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 단면도.

도 3a 내지 도 3d는 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 단면도.

도 4a 내지 도 4d는 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 단면도.

도 5a 내지 도 5c는 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 단면도.

도 6은 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 상면도.

도 7은 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 상면도.

도 8은 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 상면도.

도 9는 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 상면도.

도 10은 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 상면도.

도 11은 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 상면도.

도 12는 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 상면도.

도 13은 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 상면도.

도 14는 본 발명의 일 형태인 반도체 장치의 제작 방법을 설명하는 상면도.

도 15는 본 발명의 일 형태인 반도체 장치를 설명하는 도면.

도 16a 및 도 16b는 본 발명의 일 형태인 반도체 장치를 설명하는 도면.

도 17은 본 발명의 일 형태인 반도체 장치를 설명하는 도면.

### 발명을 실시하기 위한 구체적인 내용

[0019]

이하에서는, 본 발명의 실시형태에 대해서 도면을 사용하여 상세하게 설명한다. 다만, 본 발명은 이하의 설명에 한정되지 않고, 본 발명의 취지 및 그 범위에서 벗어남이 없이 그 형태 및 상세한 사항을 다양하게 변경할 수 있는 것은 당업자라면 용이하게 이해된다. 따라서, 본 발명은 이하에 개시하는 실시형태의 기재내용에 한정하여 해석되는 것이 아니다. 또한, 상면도에 있어서, 절연막 및 절연층은 도시하지 않는 경우가 있다.

[0020]

(실시형태 1)

[0021]

본 실시형태에서는, 본 발명의 일 형태인 반도체 장치의 제작 방법에 대해서 도면을 참조하여 설명하기로 한다.

[0022]

본 실시형태에서 설명하는 본 발명의 일 형태인 반도체 장치의 제작 방법의 하나는 제 1 도전막, 제 1 절연막, 반도체막, 제 2 도전막 및 마스크막을 이 순서로 적층하여 형성하고, 상기 마스크막 위에 제 1 레지스트 마스크를 형성하고, 상기 제 1 레지스트 마스크를 이용하여 상기 마스크막을 드라이 에칭 또는 웨트 에칭함으로써 제 1 마스크층을 형성하고, 상기 제 1 레지스트 마스크를 레지스트 박리액에 의해 제거하고, 상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막 및 상기 제 2 도전막을 드라이 에칭하여 박막 적층체를 형성하면서 상기 제 1 도전막의 적어도 표면을 노출시키고, 상기 제 1 마스크층과 상기 박막 적층체를 덮어 제 2 절연막을 형성하고, 상기 제 2 절연막을 에치백 처리함으로써 적어도 상기 박막 적층체가 갖는 반도체 영역의 측면 모두를 덮어 사이드월 절연층을 형성하고, 상기 제 1 도전막의 일부에 사이드 에칭을 수반하는 웨트 에칭 또는 드라이 에칭을 실시하여 제 1 전극층을 형성하고, 상기 제 1 마스크층 위에 제 2 레지스트 마스크를 형성하고, 상기 제 2 레지스트 마스크를 이용하여 상기 제 1 마스크층을 드라이 에칭 또는 웨트 에칭함으로써 제 2 마스크층을 형성하고, 상기 제 2 레지스트 마스크를 레지스트 박리액에 의해 제거하고, 상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부를 드라이 에칭함으로써 제 2 전극층과 반도체층을 형성하는 것을 특징으로 한다.

[0023]

또는, 본 발명의 일 형태인 반도체 장치의 제작 방법에서는 상기 제 2 마스크층은 상기 제 1 마스크층을 가공하여 형성된 것이 아니라도 좋다. 이 때, 상기 제 1 마스크층은 상기 박막 적층체의 형성 후에 제거되고, 상기 사이드월 절연층을 형성한 후에 제 2 마스크막이 형성되고, 상기 제 2 마스크막을 가공하여 제 2 마스크층이 형성되어도 좋다. 따라서, 본 실시형태에서 설명하는 본 발명의 일 형태인 반도체 장치의 제작 방법의 하나는 제 1 도전막, 제 1 절연막, 반도체막, 제 2 도전막 및 제 1 마스크막을 이 순서로 적층하여 형성하고, 상기 제 1 마스크막 위에 제 1 레지스트 마스크를 형성하고, 상기 제 1 레지스트 마스크를 이용하여 상기 제 1 마스크막을 드라이 에칭 또는 웨트 에칭함으로써 제 1 마스크층을 형성하고, 상기 제 1 레지스트 마스크를 레지스트 박리액에 의해 제거하고, 상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막 및 상기 제 2 도전막을 드라이 에칭하여 박막 적층체를 형성하면서 상기 제 1 도전막의 적어도 표면을 노출시키고, 상기 제 1 마스크층을 드라이 에칭에 의해 제거하고, 상기 박막 적층체를 덮어 제 2 절연막을 형성하고, 상기 제 2 절연막을 에치백 처리함으로써 적어도 상기 박막 적층체가 갖는 반도체 영역의 측면 모두를 덮어 사이드월 절연층을 형성하고, 상기 제 1 도전막의 일부에 사이드 에칭을 수반하는 웨트 에칭 또는 드라이 에칭을 실시하여 제 1 전극층을 형성하고, 적어도 상기 박막 적층체 위에 제 2 마스크막을 형성하고, 상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하고, 상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막을 드라이 에칭 또는 웨트 에칭함으로써 제 2 마스크층을 형성하고, 상기 제 2 레지스트 마스크를 레지스트 박리액에 의해 제거하고, 상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부를 드라이 에칭함으로써 제 2 전극층과 반도체층을 형성하는 것을 특징으로 한다.

[0024]

또는, 본 발명의 일 형태인 반도체 장치의 제작 방법에서는 상기 사이드월 절연층을 형성할 때 상기 제 1 마스크층이 제거되어도 좋다. 따라서, 본 실시형태에서 설명하는 본 발명의 일 형태인 반도체 장치의 제작 방법의 하나는 제 1 도전막, 제 1 절연막, 반도체막, 제 2 도전막 및 제 1 마스크막을 이 순서로 적층하여 형성하고,

상기 제 1 마스크막 위에 제 1 레지스트 마스크를 형성하고, 상기 제 1 레지스트 마스크를 이용하여 상기 제 1 마스크막을 드라이 에칭 또는 웨트 에칭함으로써 제 1 마스크층을 형성하고, 상기 제 1 레지스트 마스크를 레지스트 박리액에 의해 제거하고, 상기 제 1 마스크층을 이용하여 상기 제 1 절연막, 상기 반도체막 및 상기 제 2 도전막을 드라이 에칭하여 박막 적층체를 형성하면서 상기 제 1 도전막의 적어도 표면을 노출시키고, 상기 제 1 마스크층과 상기 박막 적층체를 덮어 제 2 절연막을 형성하고, 상기 제 2 절연막을 에치백 처리함으로써 적어도 상기 박막 적층체가 갖는 반도체 영역의 측면 모두를 덮어 사이드월 절연층을 형성하면서 제 1 마스크층을 제거하고, 상기 제 1 도전막의 일부에 사이드 에칭을 수반하는 웨트 에칭 또는 드라이 에칭을 실시하여 제 1 전극층을 형성하고, 적어도 상기 제 2 도전층 위에 제 2 마스크막을 형성하고, 상기 제 2 마스크막 위에 제 2 레지스트 마스크를 형성하고, 상기 제 2 레지스트 마스크를 이용하여 상기 제 2 마스크막을 드라이 에칭 또는 웨트 에칭함으로써 제 2 마스크층을 형성하고, 상기 제 2 레지스트 마스크를 레지스트 박리액에 의해 제거하고, 상기 제 2 마스크층을 이용하여 상기 박막 적층체의 상부를 드라이 에칭함으로써 제 2 전극층과 반도체층을 형성하는 것을 특징으로 한다.

[0025] 또한, 상기 구성을 갖는 반도체 장치의 제작 방법에 있어서, 제 1 전극층의 형성은 제 2 레지스트 마스크를 형성한 후, 제 2 마스크층을 형성하기 전에 실시하여도 좋다. 또는, 제 2 마스크층을 형성한 후, 제 2 레지스트 마스크를 박리액에 의해 제거하기 전에 실시하여도 좋다. 또는, 제 2 레지스트 마스크를 박리액에 의해 제거한 후에 실시하여도 좋다.

[0026] 우선, 기판(100) 위에 하지 절연층(102), 제 1 도전막(104), 제 1 절연막(106), 반도체막(108), 제 2 도전막(110), 마스크막(112)을 형성한다. 이들 막은 단층으로 형성하여도 좋고, 복수의 막들을 적층한 적층막이라도 좋다. 그리고, 마스크막(112) 위에는 제 1 레지스트 마스크(114)를 형성한다(도 1a 및 도 6 참조).

[0027] 기판(100)은 절연성 기판이다. 기판(100)으로서는 예를 들어 유리 기판, 석영 기판, 세라믹 기판, 또는 본 제작 공정의 처리 온도에 견딜 수 있을 만큼 내열성을 갖는 플라스틱 기판 등을 사용할 수 있다. 기판(100)이 유리 기판인 경우에는 제 1 세대(예를 들어 320mm×400mm) 내지 제 10 세대(예를 들어, 2950mm×3400mm) 기판을 사용하면 좋지만, 이것에 한정되지 않는다.

[0028] 하지 절연층(102)은 기판(100)이 에칭되는 것을 방지하기 위해서 및 기판(100)에 알칼리 금속 등이 포함되는 경우에 이것이 반도체막으로 들어가는 것을 방지하기 위해서 형성되는 것이며, 예를 들어 질화실리콘으로 형성하면 좋다. 또한, 하지 절연층(102)은 필요없는 경우에는 형성하지 않아도 좋다.

[0029] 제 1 도전막(104)은 예를 들어 스퍼터링법 또는 CVD법(플라즈마 CVD법 또는 열 CVD법 등을 포함함) 등을 이용하여 형성하면 좋다. 제 1 도전막(104)의 재료로서는 예를 들어 금속막, 또는 일 도전형의 불순물 원소가 첨가된 반도체막 등을 예시할 수 있다. 또는, 잉크젯법 등을 이용하여 형성하여도 좋다. 또한, 제 1 도전막(104)은 단층으로 형성하여도 좋고, 복수의 층들을 적층하여 형성하여도 좋다. 예를 들어 Ti층 또는 Mo층에 의해 Al층을 협지한 3층 적층 구조로 하면 좋다.

[0030] 제 1 절연막(106)은 예를 들어 스퍼터링법 또는 CVD법(플라즈마 CVD법 또는 열 CVD법 등을 포함함) 등을 이용하여 절연성 재료(예를 들어 질화실리콘, 질화산화실리콘, 산화질화실리콘 또는 산화실리콘 등)로 형성하면 좋다. 또한, 제 1 절연막(106)은 단층으로 형성하여도 좋고 복수의 층들을 적층하여 형성하여도 좋다.

[0031] 또한, ‘질화산화실리콘’ 이란 그 조성으로서, 산소보다 질소의 함유량이 많은 것으로서, 바람직하게는 러더포드 후방 산란법(RBS: Rutherford Backscattering Spectrometry) 및 수소 전방 산란법(HFS: Hydrogen Forward Scattering)을 이용하여 측정한 경우에, 조성 범위로서 산소가 5 atomic% 내지 30 atomic%, 질소가 20 atomic% 내지 55 atomic%, 실리콘 25 atomic% 내지 35 atomic%, 수소가 10 atomic% 내지 30 atomic%의 범위로 함유되는 것을 말한다.

[0032] 또한, ‘산화질화실리콘’ 이란 그 조성으로서, 질소보다 산소의 함유량이 많은 것으로서, 바람직하게는 RBS 및 HFS를 이용하여 측정한 경우에, 조성 범위로서 산소가 50 atomic% 내지 70 atomic%, 질소가 0.5 atomic% 내지 15 atomic%, 실리콘 25 atomic% 내지 35 atomic%, 수소가 0.1 atomic% 내지 10 atomic%의 범위로 함유되는 것을 말한다.

[0033] 다만, 산화질화실리콘 또는 질화산화실리콘을 구성하는 원자의 합계를 100 atomic%로 한 경우에, 질소, 산소, 실리콘 및 수소의 함유 비율이 상기 범위 내에 포함되는 것으로 한다.

[0034] 반도체막(108)은 반도체막이라면 좋고 단층이든 복수의 층들이 적층된 적층 구조든 상관없다. 반도체막(108)으

로서, 예를 들어 산화물 반도체막 또는 실리콘막을 들 수 있다.

[0035] 반도체막(108)이 산화물 반도체막인 경우에는, 4원계 금속 산화물인 In-Sn-Ga-Zn-O계 산화물 반도체나, 3원계 금속 산화물인 In-Ga-Zn-O계 산화물 반도체, In-Sn-Zn-O계 산화물 반도체, In-Al-Zn-O계 산화물 반도체, Sn-Ga-Zn-O계 산화물 반도체, Al-Ga-Zn-O계 산화물 반도체, Sn-Al-Zn-O계 산화물 반도체나, 2원계 금속 산화물인 In-Zn-O계 산화물 반도체, Sn-Zn-O계 산화물 반도체, Al-Zn-O계 산화물 반도체, Zn-Mg-O계 산화물 반도체, Sn-Mg-O계 산화물 반도체, In-Mg-O계 산화물 반도체나, In-O계 산화물 반도체, Sn-O계 산화물 반도체, Zn-O계 산화물 반도체 등을 사용할 수 있다. 또한, 산화물 반도체막이  $\text{SiO}_2$ 를 함유하여도 좋다. 여기서, 예를 들어 In-Ga-Zn-O계 산화물 반도체막이란, In, Ga 또는 Zn을 갖는 산화물 반도체막이라는 의미이며, 그 화학양론비는 특별히 불문한다. 또한, In, Ga, Zn 이외의 원소를 함유하여도 좋다.

[0036] 반도체막(108)이 산화물 반도체막인 경우에는, 예를 들어 화학식  $\text{InMO}_3(\text{ZnO})_m (m>0)$ 으로 표기되는 것을 사용할 수도 있다. 여기서, M은 Ga, Al, Mn 및 Co 중에서 선택된 하나 또는 복수의 금속 원소를 나타낸다. 예를 들어, M으로서 Ga, Ga 및 Al, Ga 및 Mn, 또는 Ga 및 Co 등을 들 수 있다. 또는, 산화물 반도체막은 산화실리콘을 함유하여도 좋다.

[0037] 또한, 산화물 반도체막을 스퍼터링법으로 형성하기 위해서 사용되는 타깃으로서는, 예를 들어 조성비가  $\text{In}_2\text{O}_3: \text{Ga}_2\text{O}_3: \text{ZnO}=1: 1: 1$  [mol수 비율]인 산화물 타깃을 사용한다. 또한, 이 타깃의 재료 및 조성에 한정되지 않고, 예를 들어  $\text{In}_2\text{O}_3: \text{Ga}_2\text{O}_3: \text{ZnO}=1: 1: 2$  [mol수 비율]의 산화물 타깃을 사용하여도 좋다.

[0038] 여기서는 반도체막(108)이 산화물 반도체막이며, 스퍼터링법에 의해 형성되는 경우에는 희가스(예를 들어 Ar) 분위기하, 산소 분위기하, 또는 희가스와 산소의 혼합 분위기하에서 스퍼터링법에 의해 형성할 수 있다.

[0039] 또한, 산화물 타깃의 충전율은 90% 이상 100% 이하, 바람직하게는 95% 이상 99.9% 이하이다. 이와 같이 충전율이 높은 산화물 타깃을 사용함으로써, 형성될 산화물 반도체막을 치밀한 막으로 할 수 있다.

[0040] 반도체막(108)이 산화물 반도체막인 경우에는 반도체막(108)에 접하는 제 1 절연막(106)을 산화실리콘으로 형성하고, 나중에 형성할 사이드월 절연층(122)도 산화실리콘으로 형성하고, 산화물 반도체막을 탈수화하거나 탈수소화할 수 있는 조건으로 열처리하면 좋다. 이와 같이 열처리를 하는 경우라도 산화물 반도체막이 수분에 노출되지 않기 때문에 열처리 시간은 종래보다 짧아도 좋다.

[0041] 또는, 반도체막(108)으로서 실리콘막을 사용하여도 좋다. 실리콘막으로서는 비정질 실리콘막을 사용하면 좋다. 또는, 캐리어 이동도가 높은 실리콘막 위에 캐리어 이동도가 낮은 실리콘막이 형성된 적층 실리콘막이라도 좋다.

[0042] 캐리어 이동도가 높은 실리콘막으로서는 결정성 실리콘막을 들 수 있다. 결정성 실리콘으로서는, 예를 들어 미결정 실리콘을 들 수 있다. 여기서, 미결정 실리콘이란 비정질과 결정 구조(단결정, 다결정을 포함함)의 중간적인 구조를 갖는 실리콘을 말한다. 미결정 실리콘은 자유 에너지적으로 안정된 제 3 상태를 갖고, 단거리 질서와 격자 변형을 갖는 결정질 실리콘으로서, 결정 입경이 2nm 이상 200nm 이하, 바람직하게는 10nm 이상 80nm 이하, 더 바람직하게는 20nm 이상 50nm 이하의 주상(柱狀) 또는 침상(針狀)의 결정립이 기판 표면에 대해서 법선(法線) 방향으로 성장한 실리콘이다. 따라서, 주상 또는 침상의 결정립의 계면에는 입계가 형성될 수도 있다. 또한, 여기서 말하는 결정 입경이란 기판 표면과 평행한 면에서의 결정립의 최대 직경을 가리킨다. 또한, 결정립은 비정질 실리콘 영역과, 단결정으로 간주되는 미소 결정인 결정자를 갖는다. 또한, 결정립은 쌍정(twin crystal)을 갖는 경우도 있다.

[0043] 미결정 실리콘에서는, 그 라만 스펙트럼의 피크가 단결정 실리콘을 나타내는  $520\text{cm}^{-1}$ 보다 저파수측으로 시프트하고 있다. 즉, 단결정 실리콘을 나타내는  $520\text{cm}^{-1}$ 과 비정질 실리콘을 나타내는  $480\text{cm}^{-1}$  사이에 미결정 실리콘의 라만 스펙트럼의 피크가 위치한다. 또한, 불포화 결합(啷글링 본드)을 종단시키기 위해서 수소 또는 할로겐을 적어도 1 atomic% 또는 그 이상 함유시키면 좋다. 또한, He, Ar, Kr, 또는 Ne 등의 희가스 원소를 함유시켜 격자 변형을 더 촉진시킴으로써, 안정성이 높아지면서 양호한 미결정 실리콘을 얻을 수 있다.

[0044] 캐리어 이동도가 낮은 실리콘막으로서는 비정질 실리콘막을 사용하면 좋지만, 바람직하게는 비정질 실리콘과 미소 실리콘 결정립을 갖고, 종래의 비정질 실리콘막과 비교하여 일정 광전류법(CPM: Constant Photocurrent Method)이나 포토루미네센스 분광 측정으로 측정되는 Urbach 에지의 에너지가 작고, 결함 흡수 스펙트럼량이 적은 실리콘막이라면 좋다. 이러한 실리콘막은 종래의 비정질 실리콘막과 비교하여 결함이 적고 가전자 대역의

밴드 에지(이동도 끝)에서의 준위의 테일(아래쪽 부분)의 기울기가 급준하며 질서성이 높다.

[0045] 캐리어 이동도가 낮은 실리콘막에는 할로겐 또는 질소가 함유되어도 좋다. 질소가 함유되는 경우에는 NH<sub>3</sub>기 또는 NH<sub>2</sub>기로서 함유되어도 좋다.

[0046] 또한, 여기서 캐리어 이동도가 높은 실리콘막과 캐리어 이동도가 낮은 실리콘막의 계면 영역은 미결정 반도체 영역, 및 상기 미결정 반도체 영역 사이에 충전되는 비정질 반도체 영역을 갖는다. 구체적으로는 캐리어 이동도가 높은 실리콘막으로부터 뿔형상으로 연장된 미결정 반도체 영역과, 캐리어 이동도가 낮은 실리콘막과 같은 ‘비정질 반도체를 포함한 영역’으로 구성된다.

[0047] 캐리어 이동도가 낮은 실리콘막이 소스 전극 및 드레인 전극과 캐리어 이동도가 높은 실리콘막 사이에 형성되면, 트랜지스터의 오프 전류를 작게 할 수 있다. 또한, 상기 계면 영역에서 뿔형상으로 연장된 미결정 실리콘 영역을 갖기 때문에 세로 방향(막의 성장 방향)의 저항을 낮게 할 수 있어서 트랜지스터의 온 전류를 높일 수 있다. 즉, 종래의 비정질 실리콘을 적용한 경우와 비교하면 오프 전류를 충분히 저감시키면서 온 전류의 저하를 억제할 수도 있으며 트랜지스터의 스위칭 특성을 높게 할 수 있다.

[0048] 또한, 미결정 실리콘 영역은 캐리어 이동도가 높은 실리콘막의 표면으로부터 두께 방향으로 성장하지만, 원료 가스에 있어서 퇴적성 가스(예를 들어 실란)에 대한 수소의 유량이 적은 경우(즉, 희석률이 낮은 경우), 또는 질소를 함유한 원료 가스의 농도가 높은 경우에는 미결정 실리콘 영역에서의 결정 성장이 억제되어 결정립이 뿔형상이 되며, 퇴적되어 형성되는 실리콘은 대부분이 비정질 실리콘이 된다.

[0049] 제 2 도전막(110)은 예를 들어 스퍼터링법 또는 CVD법(플라즈마 CVD법 또는 열 CVD법 등을 포함함) 등을 이용하여 형성하면 좋다. 또는, 잉크젯법 등을 이용하여 형성하여도 좋다. 또한, 제 2 도전막(110)은 단층으로 형성하여도 좋고 복수의 층들을 적층하여 형성하여도 좋다. 예를 들어 Ti층 위에 Al층이 형성된 2층 적층 구조로 하면 좋다.

[0050] 마스크막(112)은 나중의 제 1 에칭 공정 및 제 3 에칭 공정에서 에칭되지 않는(에칭되기 어려운) 재료로 형성하면 좋다. 마스크막(112)으로서 예를 들어 산화실리콘막 또는 질화실리콘막 등의 절연막을 사용할 수 있다. 또는, 마스크막(112)으로서 예를 들어 금속막을 사용할 수 있다. 금속막을 사용한 경우에는 전극층의 일부로서 사용할 수 있다.

[0051] 제 1 레지스트 마스크(114)는 레지스트 재료를 마스크막(112) 위에 도포 등을 함으로써 형성한 후에 포토리소그래피법에 의해 가공하여 형성한다.

[0052] 다음에 제 1 레지스트 마스크(114)를 이용하여 마스크막(112)을 드라이 에칭 또는 웨트 에칭함으로써 제 1 마스크층(116)을 형성한다(도 1b 참조). 본 실시형태에 있어서, 이 공정을 제 1 에칭 공정이라고 부른다.

[0053] 여기서, 제 1 에칭 공정은 제 2 도전막(110)의 에칭 레이트가 작고 마스크막(112)의 에칭 레이트가 큰 조건으로 실시하면 좋다. 즉, 제 1 에칭 공정은 제 2 도전막(110)에 대한 마스크막(112)의 에칭 선택비가 높은 조건으로 실시하면 좋다.

[0054] 다음에, 제 1 레지스트 마스크(114)를 레지스트 박리액에 의해 제거한다(도 1c 및 도 7 참조).

[0055] 다음에, 제 1 마스크층(116)을 이용하여 제 2 도전막(110), 반도체막(108) 및 제 1 절연막(106)을 드라이 에칭 함으로써 박막 적층체(118)를 형성한다(도 1d 및 도 8 참조). 본 실시형태에서는 이 공정을 제 2 에칭 공정이라고 부른다.

[0056] 여기서, 제 2 에칭 공정은 제 1 마스크층(116)의 에칭 레이트가 작고, 제 2 도전막(110), 반도체막(108) 및 제 1 절연막(106)의 에칭 레이트가 큰 조건으로 실시하면 좋다. 즉, 제 2 에칭 공정은 제 1 마스크층(116)에 대한 제 2 도전막(110), 반도체막(108) 및 제 1 절연막(106)의 에칭 선택비가 높은 조건으로 실시하면 좋다. 또한, 제 2 에칭 공정은 복수 종류의 막을 에칭하기 위해서 복수회의 공정(예를 들어 2단계 또는 3단계)으로 실시하는 것이 바람직하다.

[0057] 예를 들어 제 2 에칭 공정은 우선 Cl<sub>2</sub> 가스와 CF<sub>4</sub> 가스와 O<sub>2</sub> 가스의 혼합 가스에 의해 에칭하는 제 1 공정과, Cl<sub>2</sub> 가스에 의해 에칭하는 제 2 공정과, CHF<sub>3</sub> 가스에 의해 에칭하는 제 3 공정으로 실시하면 좋다.

[0058] 여기서 제 1 마스크층(116)을 제거하여도 좋다. 제 1 마스크층(116)을 제거하기에는 박막 적층체(118)가 갖는 반도체 영역에 수분이 접촉하지 않는 수단(예를 들어 드라이 에칭 처리)을 적용한다.

[0059] 다음에, 박막 적층체(118)를 덮어 사이드월 절연막(120)을 스퍼터링법 또는 CVD법(플라즈마 CVD법 또는 열 CVD법 등을 포함함) 등으로 형성한다(도 2a 참조).

[0060] 또한, 사이드월 절연막(120)은 제 1 절연막(106)과 같은 재료로 형성하는 것이 바람직하다. 이것은 박막 적층체(118)와 나중에 형성될 사이드월 절연층(122)의 밀착성을 높이기 위해서다.

[0061] 또는, 사이드월 절연막(120)을 형성한 후에 열처리를 하여도 좋다. 이것은 박막 적층체(118)와 나중에 형성될 사이드월 절연층(122)의 밀착성을 높이기 위해서다.

[0062] 다음에, 사이드월 절연막(120)을 에치백 처리함으로써 적어도 박막 적층체(118)가 갖는 반도체 영역의 측면 모두를 덮어 사이드월 절연층(122)을 형성한다(도 2b 참조). 여기서 에치백 처리는 제 1 마스크층(116) 또는 박막 적층체(118)가 갖는 도전 영역이 노출될 때까지 실시한다.

[0063] 다음에, 제 1 도전막(104)의 일부에 사이드 에칭을 수반하는 웨트 에칭 또는 드라이 에칭을 실시하여 제 1 전극층(124)을 형성한다(도 2c 및 도 9 참조).

[0064] 제 1 전극층(124)을 형성하는 에칭 공정에서는 하지 절연층(102) 및 사이드월 절연층(122)이 에칭되지 않고, 박막 적층체(118)의 도전 영역(제 2 도전막(110)으로 형성되는 영역)이 노출되는 경우에는 상기 영역이 에칭되지 않고 제 1 도전막(104)이 사이드 에칭될 필요가 있다. 따라서, 예를 들어 제 1 도전막(104)으로서 Al막 또는 Mo막을 형성하고, 제 2 도전막(110)으로서 Ti막 또는 W막을 형성하고, 에천트로서는 질산, 아세트산 및 인산을 포함하는 약액을 사용하면 좋다. 또는, 제 1 도전막(104)으로서 Mo막을 형성하고, 제 2 도전막(110)으로서 Ti막, Al막 또는 W막을 형성하고, 에천트로서 과산화수소수를 포함하는 약액을 사용하면 좋다.

[0065] 다음에, 제 1 마스크층(116) 위에 제 2 레지스트 마스크(126)를 형성한다(도 2d 및 도 10 참조).

[0066] 제 2 레지스트 마스크(126)는 레지스트 재료를 제 1 마스크층(116) 위에 도포 등을 함으로써 형성한 후에 포토리소그래피법에 의해 가공하여 형성한다.

[0067] 또는, 여기까지의 공정으로 제 1 마스크층(116)이 제거된 경우에는 적어도 박막 적층체(118) 위에 제 2 마스크막(도시하지 않음)을 형성하고, 상기 제 2 마스크막 위에 제 2 레지스트 마스크(126)를 형성한다.

[0068] 다음에, 제 2 레지스트 마스크(126)를 이용하여 제 1 마스크층(116) 또는 제 2 마스크막(도시하지 않음)을 드라이 에칭 또는 웨트 에칭함으로써, 제 2 마스크층(128)을 형성한다. 본 실시형태에서는 이 공정을 제 3 에칭 공정이라고 부른다(도 3a 및 도 11 참조).

[0069] 여기서, 제 3 에칭 공정은 적어도 제 2 도전막(110), 사이드월 절연층(122) 및 제 1 절연막(106)의 에칭 레이트가 작고 마스크막(112)의 에칭 레이트가 큰 조건으로 실시하면 좋다. 즉, 제 3 에칭 공정은 제 2 도전막(110), 사이드월 절연층(122) 및 제 1 절연막(106)에 대한 마스크막(112)의 에칭 선택비가 높은 조건으로 실시하면 좋다.

[0070] 다음에, 제 2 레지스트 마스크(126)를 레지스트 박리액에 의해 제거한다(도 3b 및 도 12 참조).

[0071] 다음에, 제 2 마스크층(128)을 이용하여 박막 적층체(118)가 갖는 도전 영역을 드라이 에칭함으로써, 제 2 전극층(130)을 형성한다. 본 실시형태에 있어서 이 공정을 제 4 에칭 공정이라고 부른다(도 3c 및 도 13 참조). 또한, 이 공정에 의해 박막 적층체(118)의 제 2 전극층(130)과 중첩되지 않는 부분의 반도체 영역의 상부가 에칭되어 반도체층(132)이 형성된다.

[0072] 여기서, 제 4 에칭 공정은 반도체막(108)의 에칭 레이트가 작고 제 2 도전막(110)의 에칭 레이트가 큰 조건으로 실시하면 좋다. 즉, 제 4 에칭 공정은 반도체막(108)에 대한 제 2 도전막(110)의 에칭 선택비가 높은 조건으로 실시하면 좋다.

[0073] 또한, 도시하지 않지만 이후에 제 2 마스크층(128)을 제거하여도 좋다. 제 2 마스크층(128)을 제거하기 위해서는 박막 적층체(118)가 갖는 반도체 영역에 수분이 접촉하지 않는 수단(예를 들어 드라이 에칭 처리)을 적용한다.

[0074] 상술한 반도체 장치의 제작 방법에서는 각종 박막 재료와 에칭 공정에 사용하는 가스 또는 에천트의 조합에 조심해야 한다.

[0075] 예를 들어 반도체막(108)이 In-Ga-Zn-O계 산화물 반도체막이고 제 2 도전막(110)이 Ti막이고 마스크막(112)이 산화알루미늄막인 경우에는, 제 1 에칭 공정 및 제 3 에칭 공정에는 에천트로서 인산, 아세트산, 질산, 순수(純

水)를 혼합시킨 약액(일례로서 85:5:5:5의 체적비)을 사용하면 좋고, 제 2 에칭 공정에는 C1계 가스를 사용하면 좋고, 제 4 에칭 공정에는 F계 가스를 사용하면 좋다. 또는, 제 4 에칭 공정은 C1계 가스에 의한 에칭과 F계 가스에 의한 에칭의 2단계 공정으로 실시하여도 좋다.

[0076] 또는, 반도체막(108)이 In-Ga-Zn-O계 산화물 반도체막이고 제 2 도전막(110)이 Ti막이고 마스크막(112)이 산화 실리콘막인 경우에는, 제 1 에칭 공정 및 제 3 에칭 공정에는 에천트로서 불산을 사용하면 좋다. 이 때, 제 2 에칭 공정에는 C1계 가스를 사용하면 좋고, 제 4 에칭 공정에는 F계 가스를 사용하면 좋다. 또는, 제 4 에칭 공정은 C1계 가스에 의한 에칭과 F계 가스에 의한 에칭의 2단계 공정으로 실시하여도 좋다.

[0077] 또한, C1계 가스로서는  $\text{CCl}_4$  가스,  $\text{SiCl}_4$  가스,  $\text{BCl}_3$  가스 및  $\text{Cl}_2$  가스를 들 수 있다. 특히 바람직하게는  $\text{BCl}_3$  가스와  $\text{Cl}_2$  가스의 혼합 가스를 사용한다.

[0078] 또한, F계 가스로서는  $\text{CF}_4$  가스,  $\text{SF}_6$  가스,  $\text{NF}_3$  가스,  $\text{CBrF}_3$  가스,  $\text{CF}_3\text{SO}_3\text{H}$  가스 및  $\text{C}_3\text{F}_8$  가스를 들 수 있다. 특히 바람직하게는  $\text{SF}_6$  가스를 사용한다.

[0079] 또한, 사이드월 절연층(122)은 적층 구조라도 좋다. 이 때, 박막 적층체(118)의 측면에 접하는 안쪽의 사이드 월 절연층으로서 예를 들어 산화실리콘층, 산화질화실리콘층, 질화산화실리콘층 또는 질화실리콘층을 스퍼터링 법 또는 CVD법(플라즈마 CVD법 또는 열 CVD법 등을 포함함)에 의해 형성하고, 바깥쪽의 사이드월 절연층으로서 예를 들어 산화실리콘층, 산화질화실리콘층, 질화산화실리콘층 또는 질화실리콘층을 스퍼터링 법 또는 CVD법(플라즈마 CVD법 또는 열 CVD법 등을 포함함)에 의해 형성하면 좋다. 바람직하게는 안쪽의 사이드월 절연층으로서 산화실리콘층을 스퍼터링 법으로 형성하고, 바깥쪽의 사이드월 절연층으로서 예를 들어 질화실리콘층을 플라즈마 CVD법으로 형성하면 박막 적층체(118)의 반도체 영역으로 들어가는 수소의 양을 적게 할 수 있고, 박막 적층체(118)의 반도체 영역으로 수소 및 수분이 들어가기 어렵고 차단성이 높은 사이드월 절연층을 형성할 수 있다. 더구나, 반도체막(108)을 산화물 반도체막으로 한 경우에는 산화물 반도체층에 접하는 부분을 산화실리콘층으로 함으로써, 산화물 반도체층에 산소를 공급할 수 있다.

[0080] 다음에, 상술한 바와 같이 하여 제작한 반도체 장치를 덮어 보호 절연막(134)을 형성한다(도 3d 참조).

[0081] 보호 절연막(134)은 제 1 절연막(106)과 마찬가지로 절연성 재료로 형성하면 좋다. 또한, 단층으로 형성하여도 좋고 복수의 층들을 적층하여 형성하여도 좋다. 여기서는 예를 들어 질화실리콘 또는 산화알루미늄으로 형성하면 좋다.

[0082] 다음에, 보호 절연막(134) 위에 제 3 레지스트 마스크(136)를 형성하고(도 4a 참조), 보호 절연막(134) 중 제 2 전극층(130)과 중첩되는 부분에 개구부(138)를 형성한다(도 4b 참조). 그 후, 제 3 레지스트 마스크(136)를 제거한다(도 4c 참조). 또한, 도시하지 않지만, 제 2 마스크층(128)이 도전성 재료로 형성되는 경우에는 개구부(138)를 형성할 때 제 2 마스크층(128)을 제거하지 않아도 좋다.

[0083] 또한, 보호 절연막(134)을 형성하기 전에 제 2 마스크층(128)이 제거된 경우에는, 개구부(138)를 형성할 때 에칭 양을 적게 할 수 있다.

[0084] 다음에, 개구부(138)를 통하여 제 2 전극층(130)과 접속되도록 보호 절연막(134) 위에 화소 전극층(144)을 선택적으로 형성한다(도 5c 참조). 본 실시형태에서는 일례로서 보호 절연막(134) 위에 제 3 도전막(140)을 형성하고(도 4d 참조), 제 3 도전막(140) 위에 제 4 레지스트 마스크(142)를 형성한다(도 5a 참조). 그리고, 제 3 도전막(140)을 에칭함으로써 화소 전극층(144)이 형성된다(도 5b 참조). 그 후, 제 4 레지스트 마스크(142)를 제거한다(도 5c 및 도 14 참조).

[0085] 다만, 이것에 한정되지 않고 개구부(138)를 통하여 제 2 전극층(130)과 접속되도록 보호 절연막(134) 위에 잉크젯법에 의해 화소 전극층(144)을 선택적으로 형성하여도 좋다.

[0086] 제 3 도전막(140)은 투명 도전막으로 할 수 있다. 투명 도전막은 투광성을 갖는 도전성 고분자(도전성 폴리미라고도 함)를 포함한 도전성 조성물을 사용하여 형성할 수 있다. 도전성 조성물을 사용하여 형성한 투명 도전막은 시트 저항이  $10000\Omega/\text{square}$  이하, 및 파장  $550\text{nm}$ 에서의 투광률이 70% 이상인 것이 바람직하다. 또한, 도전성 조성물에 포함되는 도전성 고분자의 저항률이  $0.1\Omega \cdot \text{cm}$  이하인 것이 바람직하다.

[0087] 또한, 도전성 고분자로서는 소위  $\pi$  전자 공액계 도전성 고분자를 사용할 수 있다. 예를 들어, 폴리아닐린 또는 그 유도체, 폴리피롤 또는 그 유도체, 폴리티오펜 또는 그 유도체, 또는 아닐린, 피롤 및 티오펜 중 2종류

이상으로 이루어진 공중합체 또는 그 유도체 등을 들 수 있다.

[0088] 투명 도전막은 예를 들어, 산화텅스텐을 함유한 인듐산화물, 산화텅스텐을 함유한 인듐아연산화물, 산화티타늄을 함유한 인듐산화물, 산화티타늄을 함유한 인듐주석산화물, 인듐주석산화물(이하, ITO라고 함), 인듐아연산화물, 산화실리콘을 첨가한 인듐주석산화물 등을 사용하여 형성할 수도 있다.

[0089] 상술한 바와 같이 본 실시형태에서 설명한 반도체 장치는 예를 들어 액정 표시 장치의 화소 트랜지스터에 적용할 수 있다. 다만, 이것에 한정되지 않고 본 실시형태의 제작 방법을 EL 표시 장치에 적용하여도 좋다.

[0090] (실시형태 2)

[0091] 본 발명의 일 형태인 반도체 장치로서 전자 종이를 들 수 있다. 전자 종이는 정보를 표시하는 것이라면 모든 분야의 전자 기기에 사용할 수 있다. 예를 들어, 전자 종이를 사용하여 전자 서적(전자 책), 포스터, 전자 간판(Digital Signage), PID(Public Information Display), 전철 등의 탈 것의 차내 광고, 신용 카드 등의 각종 카드에 있어서의 표시 등에 적용할 수 있다. 전자 기기의 일례를 도 15에 도시한다.

[0092] 도 15는 전자 서적의 일례를 도시한다. 예를 들어, 전자 서적(200)은 하우징(201) 및 하우징(203)의 2개의 하우징으로 구성된다. 하우징(201) 및 하우징(203)은 축부(211)에 의해 일체로 되어 있고, 상기 축부(211)를 축으로 하여 개폐 동작을 할 수 있다. 이러한 구성에 의해 종이 서적과 같이 취급할 수 있다.

[0093] 하우징(201)에는 표시부(205) 및 광전 변환 장치(206)가 내장되고, 하우징(203)에는 표시부(207) 및 광전 변환 장치(208)가 내장된다. 표시부(205) 및 표시부(207)는 하나의 연속 화면을 표시하는 구성으로 하여도 좋고, 다른 화면을 표시하는 구성으로 하여도 좋다. 다른 화면을 표시하는 구성으로 함으로써, 예를 들어 오른쪽 표시부(도 15에서는 표시부(205))에 글을 표시하고, 왼쪽 표시부(도 15에서는 표시부(207))에 화상을 표시할 수 있다.

[0094] 또한, 도 15에서는 하우징(201)에 조작부 등을 구비한 예를 도시한다. 예를 들어 하우징(201)에 있어서, 전원(221), 조작키(223), 스피커(225) 등을 구비한다. 조작키(223)에 의해 페이지를 넘길 수 있다. 또한, 하우징의 표시부와 동일면에 키보드나 포인팅 디바이스 등을 구비하는 구성으로 하여도 좋다. 또한, 케이스의 이면이나 축면에 외부 접속용 단자(이어폰 단자, USB 단자, 또는 AC 어댑터 및 USB 케이블 등의 각종 케이블과 접속할 수 있는 단자 등), 기록 매체 삽입부 등을 구비하는 구성으로 하여도 좋다. 또한, 전자 서적(200)은 전자 사전으로서의 기능을 갖는 구성으로 하여도 좋다.

[0095] 또한, 전자 서적(200)은 무선으로 정보를 송수신할 수 있는 구성으로 하여도 좋다. 무선에 의해 전자 서적 서버로부터 원하는 서적 데이터 등을 구입하고 다운로드하는 구성으로 할 수도 있다.

[0096] 실시형태 1에서 설명한 반도체 장치의 제작 방법을 적용함으로써, 반도체 장치에 형성되는 반도체층이 되는 부분의 전체면이 수분 등에 노출되지 않고 간단한 공정으로 본 실시형태의 반도체 장치를 제작할 수 있다.

[0097] (실시형태 3)

[0098] 본 발명의 일 형태인 반도체 장치로서 전자 종이 이외에도 다양한 전자 기기(게임기도 포함함)를 들 수 있다. 전자 기기로서는, 예를 들어 텔레비전 장치(텔레비전, 또는 텔레비전 수신기라고도 함), 컴퓨터용 등의 모니터, 디지털 카메라, 디지털 비디오 카메라, 디지털 포토 프레임, 휴대 전화기(휴대 전화, 휴대 전화 장치라고도 함), 휴대형 게임기, 휴대 정보 단말, 음향 재생 장치, 패친코(pachinko)기 등의 대형 게임기 등을 들 수 있다.

[0099] 도 16a는 텔레비전 장치의 일례를 도시한다. 텔레비전 장치(300)는 하우징(301)에 표시부(303)가 내장된다. 표시부(303)에 의해 영상을 표시할 수 있다. 또한, 여기서는 스탠드(305)에 의해 하우징(301)을 지지한 구성을 도시한다.

[0100] 텔레비전 장치(300)는 하우징(301)이 구비하는 조작 스위치나 별도로 구비하는 리모트 컨트롤러(310)에 의해 조작할 수 있다. 리모트 컨트롤러(310)가 구비하는 조작키(309)에 의해 채널이나 음량을 조작할 수 있고, 표시부(303)에 표시되는 영상을 조작할 수 있다. 또한, 리모트 컨트롤러(310)에 상기 리모트 컨트롤러(310)로부터 출력되는 정보를 표시하는 표시부(307)를 형성하는 구성으로 하여도 좋다.

[0101] 또한, 텔레비전 장치(300)는 수신기나 모뎀 등을 구비한 구성으로 한다. 수신기에 의해 일반적인 텔레비전 방송을 수신할 수 있고, 또 모뎀을 통하여 유선 또는 무선에 의한 통신 네트워크에 접속함으로써, 한 방향(송신자로부터 수신자) 또는 쌍방향(송신자와 수신자간, 또는 수신자들간 등)의 정보 통신을 할 수도 있다.

[0102] 도 16b는 디지털 포토 프레임의 일례를 도시한다. 예를 들어, 디지털 포토 프레임(320)은 하우징(321)에 표시부(323)가 내장된다. 표시부(323)는 각종 화상을 표시할 수 있고, 예를 들어 디지털 카메라 등으로 촬영한 화상 데이터를 표시시킴으로써, 일반적인 사진들과 같이 기능시킬 수 있다.

[0103] 또한, 디지털 포토 프레임(320)은 조작부, 외부 접속용 단자(USB 단자, USB 케이블 등의 각종 케이블과 접속할 수 있는 단자 등), 기록 매체 삽입부 등을 구비한 구성으로 한다. 이를 구성은 표시부와 동일면에 조합되어도 좋지만, 측면이나 이면에 구비되면 디자인성이 향상되기 때문에 바람직하다. 예를 들어, 디지털 포토 프레임의 기록 매체 삽입부에, 디지털 카메라로 촬영한 화상 데이터를 기억한 메모리를 삽입하여 화상 데이터를 취득하고, 취득한 화상 데이터를 표시부(323)에 표시시킬 수 있다.

[0104] 또한, 디지털 포토 프레임(320)은 무선으로 정보를 송수신할 수 있는 구성으로 하여도 좋다. 무선에 의해 원하는 화상 데이터를 취득하고 표시시키는 구성으로 할 수도 있다.

[0105] 도 17은 휴대형 컴퓨터의 일례를 도시하는 사시도이다.

[0106] 도 17의 휴대형 컴퓨터는 상부 하우징(341)과 하부 하우징(342)을 접속하는 헌지 유닛을 닫은 상태로 하여 표시부(343)를 갖는 상부 하우징(341)과, 키보드(344)를 갖는 하부 하우징(342)을 중첩한 상태로 할 수 있고, 운반이 편리함과 함께 사용자가 키보드 입력하는 경우에는 헌지 유닛을 열린 상태로 하여, 표시부(343)를 보면서 입력 조작을 행할 수 있다.

[0107] 또한, 하부 하우징(342)은 키보드(344) 이외에 입력 조작을 행하는 포인팅 디바이스(346)를 갖는다. 또한, 표시부(343)를 터치 입력 패널로 하면, 표시부의 일부에 터치함으로써 입력 조작을 행할 수도 있다. 또한, 하부 하우징(342)은 CPU나 하드 디스크 등의 연산 기능부를 갖는다. 또한, 하부 하우징(342)은 다른 기기, 예를 들어 USB의 통신 규격에 준거한 통신 케이블이 삽입되는 외부 접속 포트(345)를 갖는다.

[0108] 상부 하우징(341)에는 상부 하우징(341) 내부에 슬라이드시켜 수납 가능한 표시부(347)를 추가로 갖고 넓은 표시 화면을 실현할 수 있다. 또한, 수납 가능한 표시부(347)의 화면의 방향을 사용자가 조절할 수 있다. 또한, 수납 가능한 표시부(347)를 터치 입력 패널로 하면, 수납 가능한 표시부의 일부에 터치함으로써 입력 조작을 행할 수도 있다.

[0109] 표시부(343) 또는 수납 가능한 표시부(347)는 액정 표시 패널, 유기 발광 소자 또는 무기 발광 소자 등의 발광 표시 패널 등의 영상 표시 장치를 사용한다.

[0110] 또한, 도 17에 도시한 휴대형 컴퓨터는 수신기 등을 구비한 구성으로서, 텔레비전 방송을 수신하여 영상을 표시부에 표시할 수 있다. 또한, 상부 하우징(341)과 하부 하우징(342)을 접속하는 헌지 유닛을 닫은 상태로 한 채, 표시부(347)를 슬라이드시켜 화면 전체면을 노출시키고, 화면 각도를 조절하여 사용자가 텔레비전 방송을 볼 수도 있다. 이 경우에는, 헌지 유닛을 닫은 상태로 하여 표시부(343)를 표시시키지 않으면서 텔레비전 방송을 표시하기 위한 회로만을 기동시키기 때문에, 소비 전력을 최소한으로 억제할 수 있어, 배터리 용량이 한정된 휴대형 컴퓨터에 유용하다.

[0111] 실시형태 1에서 설명한 반도체 장치의 제작 방법을 적용함으로써, 반도체 장치에 형성되는 반도체층이 되는 부분의 전체면이 수분 등에 노출되지 않고 간단한 공정으로 본 실시형태의 반도체 장치를 제작할 수 있다.

### 부호의 설명

|               |                   |
|---------------|-------------------|
| 100: 기판       | 102: 하지 절연막       |
| 104: 제 1 도전막  | 106: 제 1 절연막      |
| 108: 반도체막     | 110: 제 2 도전막      |
| 112: 마스크막     | 114: 제 1 레지스트 마스크 |
| 116: 제 1 마스크층 | 118: 박막 적층체       |
| 120: 사이드월 절연막 | 122: 사이드월 절연층     |
| 124: 제 1 전극층  | 126: 제 2 레지스트 마스크 |
| 128: 제 2 마스크층 | 130: 제 2 전극층      |

|                   |                   |
|-------------------|-------------------|
| 132: 반도체층         | 134: 보호 절연막       |
| 136: 제 3 레지스트 마스크 | 138: 개구부          |
| 140: 제 3 도전막      | 142: 제 4 레지스트 마스크 |
| 144: 화소 전극층       | 200: 전자 서적        |
| 201: 하우징          | 203: 하우징          |
| 205: 표시부          | 206: 광전 변환 장치     |
| 207: 표시부          | 208: 광전 변환 장치     |
| 211: 축부           | 221: 전원           |
| 223: 조작키          | 225: 스피커          |
| 300: 텔레비전 장치      | 301: 하우징          |
| 303: 표시부          | 305: 스탠드          |
| 307: 표시부          | 309: 조작키          |
| 310: 리모트 컨트롤러     | 320: 디지털 포토 프레임   |
| 321: 하우징          | 323: 표시부          |
| 341: 상부 하우징       | 342: 하부 하우징       |
| 343: 표시부          | 344: 키보드          |
| 345: 외부 접속 포트     | 346: 포인팅 디바이스     |
| 347: 표시부          |                   |

도면

도면1

(a)



(b)



(c)



(d)



## 도면2

(a)



(b)



(c)



(d)



도면3

(a)



(b)



(c)



(d)



## 도면4

(a)



(b)



(c)



(d)



도면5

(a)



(b)



(c)



도면6



도면7



도면8



## 도면9



도면10



도면11



도면12



도면13



도면14



도면15

200



도면16

(a)



(b)



도면17

