

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第6274904号  
(P6274904)

(45) 発行日 平成30年2月7日(2018.2.7)

(24) 登録日 平成30年1月19日(2018.1.19)

(51) Int.Cl.

H04N 5/3745 (2011.01)

F 1

H04N 5/3745

請求項の数 11 (全 11 頁)

(21) 出願番号 特願2014-33925 (P2014-33925)  
 (22) 出願日 平成26年2月25日 (2014.2.25)  
 (65) 公開番号 特開2015-159463 (P2015-159463A)  
 (43) 公開日 平成27年9月3日 (2015.9.3)  
 審査請求日 平成29年2月17日 (2017.2.17)

(73) 特許権者 000001007  
 キヤノン株式会社  
 東京都大田区下丸子3丁目30番2号  
 (74) 代理人 100090273  
 弁理士 國分 孝悦  
 (72) 発明者 荒岡 愉喜男  
 東京都大田区下丸子3丁目30番2号 キ  
 ャノン株式会社内  
 (72) 発明者 飯田 洋一郎  
 東京都大田区下丸子3丁目30番2号 キ  
 ャノン株式会社内  
 審査官 鈴木 明

最終頁に続く

(54) 【発明の名称】 固体撮像装置及び撮像システム

## (57) 【特許請求の範囲】

## 【請求項 1】

光電変換部と前記光電変換部で生成した電荷に応じた信号を出力するソースフォロワ回路とを有する画素が各々に設けられた複数の単位画素領域が行列状に配置された画素領域と、

各々が、同じ画素列の複数の前記画素の各々が有する前記ソースフォロワ回路に接続され前記画素からの画素信号を出力する複数の第1の出力線と、

各々が、前記複数の第1の出力線のそれぞれに対応して設けられた複数の選択回路と、前記複数の選択回路を介して前記複数の第1の出力線に接続される第2の出力線とを有し、

前記選択回路は、一部の前記単位画素領域内に設けられたことを特徴とする固体撮像装置。

## 【請求項 2】

前記複数の画素の各々は、前記画素領域内の単位画素領域に設けられ、前記選択回路が、前記単位画素領域に設けられたことを特徴とする請求項1記載の固体撮像装置。

## 【請求項 3】

前記選択回路が設けられた前記単位画素領域には、光電変換素子が設けられていないことを特徴とする請求項2記載の固体撮像装置。

## 【請求項 4】

前記選択回路が設けられていない前記単位画素領域内に、前記第1の出力線と前記第2の出力線とを接続していないダミーの選択回路が設けられたことを特徴とする請求項2記載の固体撮像装置。

【請求項5】

前記選択回路が設けられた複数の前記単位画素領域は、前記画素の列に沿った方向において、離散的に配置されたことを特徴とする請求項1～4の何れか1項に記載の固体撮像装置。

【請求項6】

隣接する画素列における前記選択回路が、互いに異なる行の前記単位画素領域に設けられたことを特徴とする請求項1～5の何れか1項に記載の固体撮像装置。

10

【請求項7】

前記複数の第1の出力線の各々に設けられた複数の第1電流源と、

前記第2の出力線に設けられた第2電流源とを有することを特徴とする請求項1～6の何れか1項に記載の固体撮像装置。

【請求項8】

1つの前記選択回路に、異なる画素列に対応する複数の前記第1の出力線がさらに接続されたことを特徴とする請求項7記載の固体撮像装置。

【請求項9】

前記選択回路は、スイッチ回路又はバッファ回路を含むことを特徴とする請求項1～8の何れか1項に記載の固体撮像装置。

20

【請求項10】

前記複数の画素の各々は、リセット部をさらに備え、

前記ソースフォロワ回路は、前記光電変換部で生成した電荷を受ける制御ノードを備え、前記リセット部により前記制御ノードの電位を設定することにより、前記画素を選択状態又は非選択状態に切り替えることを特徴とする請求項1～9の何れか1項に記載の固体撮像装置。

【請求項11】

請求項1～10の何れか1項に記載の固体撮像装置と、

前記画素に光を集光させる光学部と、

前記固体撮像装置から出力された信号を処理する映像信号処理部とを有することを特徴とする撮像システム。

30

【発明の詳細な説明】

【技術分野】

【0001】

本発明は、固体撮像装置、及びそれを用いた撮像システムに関する。

【背景技術】

【0002】

固体撮像装置における画素信号の読み出しの高速化を阻害する要因として、垂直出力線につながっている多数の画素選択トランジスタの寄生容量により垂直出力線の負荷が大きくなっていることが挙げられる。この課題に対して、垂直出力線を階層化して駆動する手法が提案されている（特許文献1参照）。例えば、特許文献1では、垂直出力線を主垂直出力線（第1の垂直出力線）及び副垂直出力線（第2の垂直出力線）に分割してスイッチを介して接続し、画素出力を副垂直出力線及びスイッチを介して主垂直出力線に出力する構成としている。

40

【先行技術文献】

【特許文献】

【0003】

【特許文献1】特開昭63-185281号公報

【発明の概要】

【発明が解決しようとする課題】

50

## 【0004】

しかしながら、特許文献1には、等価回路図のみが記載されており、具体的な実現方法が開示されていない。本発明は、このような課題に鑑みてなされたものであり、固体撮像装置の垂直出力線を階層化する好適な手法を提供することを目的とする。

## 【課題を解決するための手段】

## 【0005】

本発明に係る固体撮像装置は、光電変換部と前記光電変換部で生成した電荷に応じた信号を出力するソースフォロワ回路とを有する画素が各々に設けられた複数の単位画素領域が行列状に配置された画素領域と、各々が、同じ画素列の複数の前記画素の各々が有する前記ソースフォロワ回路に接続され前記画素からの画素信号を出力する複数の第1の出力線と、各々が、前記複数の第1の出力線のそれぞれに対応して設けられた複数の選択回路と、前記複数の選択回路を介して前記複数の第1の出力線に接続される第2の出力線とを有し、前記選択回路は、一部の前記単位画素領域内に設けられたことを特徴とする。

10

## 【発明の効果】

## 【0006】

本発明によれば、固体撮像装置における垂直出力線の階層化を好適に実現することができ、垂直出力線の高速駆動が実現可能になる。

## 【図面の簡単な説明】

## 【0007】

【図1】第1の実施形態による固体撮像装置の構成例を示す図である。

20

【図2】第1の実施形態における駆動タイミングを示す図である。

【図3】第2の実施形態による固体撮像装置の構成例を示す図である。

【図4】第3の実施形態による固体撮像装置の構成例を示す図である。

【図5】第4の実施形態による固体撮像装置を説明するための図である。

【図6】第4の実施形態における画素アレイのレイアウト及び回路構成を示す図である。

【図7】第5の実施形態による固体撮像装置を説明するための図である。

【図8】第5の実施形態におけるブロック選択回路の構成を示す図である。

【図9】第6の実施形態による固体撮像装置の構成例を示す図である。

【図10】第7の実施形態による固体撮像装置の構成例を示す図である。

【図11】撮像システムの構成例を示す図である。

30

## 【発明を実施するための形態】

## 【0008】

以下、本発明の実施形態を図面に基づいて説明する。

## 【0009】

## (第1の実施形態)

本発明の第1の実施形態について説明する。

図1は、第1の実施形態による固体撮像装置の構成例を示す図である。固体撮像装置の画素アレイ(画素領域)1は、複数の画素回路2が2次元アレイ状(行列状)に配列されている。各画素回路2が設けられている領域を、単位画素領域とも称する。画素回路2は、例えはフォトダイオード(光電変換素子)PD、転送トランジスタTX、フローティングディフュージョン容量FD、ソースフォロワトランジスタ(増幅トランジスタ)SF、画素選択トランジスタSEL、及びリセットトランジスタRESを含む。

40

## 【0010】

垂直方向の複数の画素回路2(同じ列の複数の画素回路2)は、副垂直出力線(第1の垂直出力線)4に接続されることでブロック化されている。それぞれの画素回路2の出力は、副垂直出力線4及び画素回路2内に設けられたブロック選択回路5を介して主垂直出力線(第2の垂直出力線)3に出力され、出力回路12の増幅器6へ出力される。ブロック選択回路5は、自ブロックが選択されているときに、副垂直出力線4と主垂直出力線3とを接続する。本実施形態では、複数の画素回路2をブロック化したので、一部の画素回路2にはブロック選択回路5を有している。図1では、一部の画素回路を除き、画素選択

50

トランジスタ S E L とブロック選択回路 5 のみを示している。

【 0 0 1 1 】

垂直走査回路 1 1 は、画素アレイ 1 の画素回路 2 から画素信号を垂直方向に順番に読み出すための制御を行う。出力回路 1 2 は、画素アレイ 1 の画素回路 2 から画素信号を読み出して増幅する増幅器 6 が、画素アレイ 1 の各列に対応して配置されている。水平走査回路 1 3 は、読み出した画素信号を出力回路 1 2 から画像処理回路 1 4 に順次出力させる。画像処理回路 1 4 は、入力される画素信号に画像処理を施す。タイミングジェネレータ ( T G ) 1 5 は、制御信号を出力し、垂直走査回路 1 1 、出力回路 1 2 、水平走査回路 1 3 、及び画像処理回路 1 4 を制御する。

【 0 0 1 2 】

10

図 1 に示すように、複数の画素回路 2 を副垂直出力線 4 に接続することでブロック化し、主垂直出力線 3 と副垂直出力線 4 がブロック選択回路 5 を介して接続されるように構成する。このように構成することで、従来技術では垂直出力線に接続されていたすべての画素の画素選択トランジスタの寄生容量が、ブロック選択回路 5 のトランジスタの寄生容量のみに軽減される。したがって、主垂直出力線 3 の負荷容量が軽減されることになり、高速な画素信号の読み出しが可能となる。

【 0 0 1 3 】

なお、本実施形態では、ブロック選択回路 5 が 1 段の場合のみを示しているが、階層化の段数及び階層化ブロックの分割数は、特に限定されない。また、ブロック選択回路 5 は、図 1 に示した例ではトランジスタを用いたスイッチ回路を示しているが、ソースフォロワ回路、差動増幅器を用いたバッファ回路等であっても良い。

20

【 0 0 1 4 】

図 1 に示したそれぞれの画素回路 2 の駆動方法は、一般的な C M O S 型の固体撮像素子での駆動方法と同様であるため説明を省略する。図 2 に、画素選択トランジスタ S E L 及びブロック選択回路 5 を制御する制御信号の駆動タイミングを示す。図 2 において、 V S R \_ i は、それぞれ図 1 に示した i 番目の画素行を選択する制御信号に対応し、 B L K \_ S E L \_ j は j 番目のブロック選択回路 5 を選択する制御信号を示す。なお、 i 、 j は添え字であり、 i = 1 ~ n + m の整数、 j = 1 ~ n の整数である ( n 、 m は自然数 ) 。

【 0 0 1 5 】

30

各画素回路 2 からの画素信号の読み出し時には、画素信号を読み出すブロックのブロック選択回路 5 の制御信号 B L K \_ S E L \_ j を立ち上げる。そして、制御信号 B L K \_ S E L \_ j によって選択されたブロック内の画素信号を読み出す画素回路 2 に対応する制御信号 V S R \_ i を 1 つずつ順に立ち上げる。このように制御信号 V S R \_ i 、 B L K \_ S E L \_ j を駆動することで、該当するブロックの副垂直出力線 4 のみ主垂直出力線 3 に接続して、画素回路 2 の光電変換部で生成された電荷に基づく画素信号が読み出される。このとき、垂直方向の他のブロックは、主垂直出力線 3 と電気的に切断しておく。

以上で説明したように、本実施例によれば、主垂直出力線 3 に接続される負荷容量を低減することが可能となり、高速な画素信号の読み出しが可能となる。

【 0 0 1 6 】

( 第 2 の実施形態 )

40

次に、本発明の第 2 の実施形態について説明する。

図 3 は、第 2 の実施形態による固体撮像装置の構成例を示す図である。図 3 において、図 1 に示した構成要素に対応する構成要素には同一の符号を付し、重複する説明は省略する。また、第 2 の実施形態による固体撮像装置の画素回路 2 及びブロック選択回路 5 の駆動方法は、第 1 の実施形態と同様であるので説明を省略する。

【 0 0 1 7 】

前述した第 1 の実施形態では、ブロック化した複数の画素回路 2 の内の一部の画素回路 2 が設けられた単位画素領域内にブロック選択回路 5 を設けていたが、第 2 の実施形態では、すべての画素回路 2 が設けられた単位画素領域内にブロック選択回路 5 を設ける。ただし、実際の主垂直出力線 3 と副垂直出力線 4 との電気的な接続は、ブロック化した複数

50

の画素回路 2 の内の一画素回路 2 が設けられた単位画素領域内のブロック選択回路 5 のみを用い、未使用のブロック選択回路はダミー回路 7 として扱う。

【0018】

これにより、垂直出力線に接続される寄生容量が、ブロック選択回路 5 のトランジスタの寄生容量のみに軽減されるので、主垂直出力線 3 の負荷容量が軽減されることになり、高速な画素信号の読み出しが可能となる。また、画素回路 2 が設けられた単位画素領域内にブロック選択回路 5 を設けた場合でも、回路レイアウトに起因する画素出力の不均一性が発生しにくい。なお、本実施形態においても、ブロック選択回路 5 は、スイッチ回路の他、ソースフォロワ回路、差動増幅器を用いたバッファ回路等であっても良い。

【0019】

(第3の実施形態)

次に、本発明の第3の実施形態について説明する。

図4は、第3の実施形態による固体撮像装置の構成例を示す図である。図4において、図1に示した構成要素に対応する構成要素には同一の符号を付し、重複する説明は省略する。

【0020】

第3の実施形態においては、各ブロックにつき、本来は画素回路 2 が配置される単位画素領域の1つに、主垂直出力線 3 と副垂直出力線 4 とを接続するブロック選択回路 5 を配置する。この場合にも、垂直出力線に接続される寄生容量は、ブロック選択回路 5 のトランジスタの寄生容量のみに軽減されるので、主垂直出力線 3 の負荷容量が軽減されることになり、高速な画素信号の読み出しが可能となる。また、この場合にはブロック選択回路 5 がある単位画素領域では画素信号を出力できないため、ブロック選択回路 5 が配置された単位画素領域の画素信号は、隣接する(あるいは近傍の)画素回路 2 からの画素信号を用いて画像処理回路 1~4 により補完する。

【0021】

(第4の実施形態)

次に、本発明の第4の実施形態について説明する。

図5は、第4の実施形態による固体撮像装置を説明するための図である。なお、図5においては、画像アレイ1内の主垂直出力線3、副垂直出力線4、及びブロック選択回路5と、垂直走査回路1~1のみを図示しているが、図示していない他の構成は第1の実施形態と同様である。

【0022】

第4の実施形態では、ブロック選択回路5の垂直方向の駆動アドレスが一定ではなくばらつかせている。図5には、ブロック選択回路5の垂直方向のアドレスを1~mに対して $\pm n$ 画素分ばらつかせている場合を一例として示している。このように、ブロック選択回路5を離散的に配置し、垂直出力線のブロック選択回路5を選択するアドレスを分散させることで、ブロック選択回路5の配置に起因する固定パターンノイズを視認しにくくさせることができるようになる。

【0023】

第4の実施形態における画素アレイのレイアウト図及び回路構成図の一例をそれぞれ図6(a)、(b)に示す。この図6に示す例では、ブロック選択回路5は画素回路2と置き換えてスイッチ構成とし、ブロック選択回路5の垂直方向のアドレスを1画素分離散させている。なお、この場合にはブロック選択回路5がある単位画素領域では画素信号が出力できないため、第3の実施形態と同様にして画像処理回路1~4により補完する。

【0024】

なお、第1又は第2の実施形態と同様に、画素信号も出力可能な構成にしても良い。また、ブロック選択回路5は、一部の単位画素領域内に設けるようにしても良いし、或いは第2の実施形態のようにすべての単位画素領域内に回路パターンを設けるようにしても良い。また、ブロック化の段数とブロック選択回路の垂直方向のアドレスは、特に一定値には限定されず、またブロック選択回路の種類もスイッチ回路、バッファ回路の何れかに限

定されるものではない。

【0025】

(第5の実施形態)

次に、本発明の第5の実施形態について説明する。

図7は、第5の実施形態による固体撮像装置を説明するための図である。なお、図7においては、画素アレイ1内の画素回路2、主垂直出力線3、副垂直出力線4、及びブロック選択回路5と、出力回路12を示している。また、第5の実施形態におけるブロック選択回路5の構成例を図8に示している。

【0026】

第5の実施形態において、ブロック選択回路5には、異なる画素列に対応する複数の副垂直出力線4が接続されている。したがって、主垂直出力線3は、複数列で共有されることになり、画素回路2の有効面積を大きくすることが可能となる。図8に示したブロック選択回路5は、画素回路間にバッファ回路 $21_p \sim 21_q$ を設け、また、主垂直出力線間にバッファ回路を設けている。また、複数の副垂直出力線4の内の主垂直出力線3に接続する副垂直出力線4の選択は、制御信号 $HSR_p \sim HSR_q$ により制御されるスイッチ回路 $22_p \sim 22_q$ を用いて行う。

【0027】

ここで、固体撮像装置が大面積である場合、画素回路2から出力回路12までの垂直出力線の経路が長くなり、配線の抵抗及び寄生容量がより大きくなることから、高速に垂直出力線を駆動するためには駆動電流量を増やす必要がある。しかし、すべての垂直出力線に対して駆動電流を増やすと消費電力の増大を招く。そこで、本実施形態では主垂直出力線3のみ大きな駆動電流を流して(一例として第2の電流源により0.8mA)、副垂直出力線4は駆動電流を抑える(一例として第1の電流源により9uA)。そして、複数の副垂直出力線4を制御信号 $VSR_n$ 及び制御信号 $HSR_p \sim HSR_q$ で切り替えて駆動する。これにより、垂直出力線の駆動高速化と消費電力の低減を両立させている。

【0028】

(第6の実施形態)

次に、本発明の第6の実施形態について説明する。

図9は、第6の実施形態による固体撮像装置の構成例を示す図である。図9において、図1に示した構成要素に対応する構成要素には同一の符号を付し、重複する説明は省略する。

【0029】

第6の実施形態による固体撮像装置は、ブロック選択回路5としてソースフォロアトランジスタSFを用いる点を除き、第1の実施形態による固体撮像装置と同様である。垂直方向の複数の画素回路2(同じ列の複数の画素回路2)は、ブロック選択回路5としてのソースフォロワトランジスタSFによりブロック化されている。

【0030】

このように、複数の画素回路をソースフォロア回路によりブロック化することで、第1の実施形態と同様に、垂直出力線3に接続する容量が軽減される。さらに、ブロック選択回路5としてソースフォロア回路を用いているため、垂直出力線3に対しては選択トランジスタを用いる場合のオン抵抗も軽減される。そのため、高速な画像信号の読み出しが可能となる。なお、本実施形態においても、ブロック選択回路5が1段の場合を例として示しているが、階層化の段数及び階層化ブロックの分割数は、特に限定されない。

【0031】

選択回路を構成するソースフォロワ回路は、そのゲートノード(制御ノード)の電位をリセット部RESによって設定することで、選択状態又は非選択状態に切り替える。選択回路を構成するソースフォロワ回路は、そのゲートノードの電位をリセット部RESによって、ソースフォロワ回路として動作する電位に設定することで選択され、ソースフォロワ回路として動作しない電位に設定することで非選択状態になる。

【0032】

10

20

30

40

50

また、ここでは、選択回路をソースフォロワ回路として構成したが、転送トランジスタ  $T_X$  を介して光電変換素子  $P_D$  と接続されたソースフォロワトランジスタと、選択回路との間の選択トランジスタ  $S_E L$  を省略しても良い。この場合も、選択回路と同様に、ソースフォロワトランジスタ  $S_F$  のゲートノード（制御ノード）の電位をリセットトランジスタ  $R_E S$  によって設定することで、選択または非選択状態に切り替えても良い。

#### 【0033】

##### （第7の実施形態）

次に、本発明の第7の実施形態について説明する。

図10は、第7の実施形態による固体撮像装置の構成例を示す図である。図10において、図1、図9に示した構成要素に対応する構成要素には同一の符号を付し、重複する説明は省略する。  
10

#### 【0034】

第7の実施形態による固体撮像装置は、画素回路2の構成が、共有する2画素毎に配置される画素選択トランジスタを用いていない点と、ブロック選択回路としてソースフォロアトランジスタ  $S_F$  を用いる点を除き、第1の実施形態による固体撮像装置と同様である。垂直方向の複数の画素回路2（同じ列の複数の画素回路2）は、第6の実施形態と同様に、ブロック選択回路5としてのソースフォロワトランジスタ  $S_F$  によりブロック化されている。

#### 【0035】

このように、複数の画素回路をソースフォロア回路によりブロック化することで、第1及び第6の実施形態と同様に、垂直出力線3に接続する容量が軽減される。さらに、ブロック選択回路5だけでなく、各画素回路2の選択にもソースフォロア回路を用いているため、垂直出力線3、4には選択トランジスタを用いる場合のオン抵抗も軽減される。そのため、高速な画像信号の読み出しが可能となる。なお、本実施形態においても、ブロック選択回路5が1段の場合を例として示しているが、階層化の段数及び階層化ブロックの分割数は、特に限定されない。  
20

#### 【0036】

##### （第8の実施形態）

図11は、本発明の第8の実施形態による撮像システムの構成例を示す図である。撮像システム800は、例えば、光学部810、撮像素子100、映像信号処理回路部830、記録・通信部840、タイミング制御回路部850、システム制御部860、及び再生・表示部870を含む。撮像装置820は、撮像素子100及び映像信号処理回路部830を有する。撮像素子100は、前述の各実施形態で説明した撮像素子が用いられる。  
30

#### 【0037】

レンズ等の光学系である光学部810は、被写体からの光を撮像素子100の、複数の画素が2次元状に配列された画素部1に結像（集光）させ、被写体の像を形成する。撮像素子100は、タイミング制御回路部850からの信号に基づくタイミングで、画素部1に結像された光に応じた信号を出力する。撮像素子100から出力された信号は、映像信号処理部である映像信号処理回路部830に入力され、映像信号処理回路部830が、プログラム等によって定められた方法に従って信号処理を行う。映像信号処理回路部830での処理によって得られた信号は画像データとして記録・通信部840に送られる。記録・通信部840は、画像を形成するための信号を再生・表示部870に送り、再生・表示部870に動画や静止画像を再生・表示させる。記録・通信部840は、また、映像信号処理回路部830からの信号を受けて、システム制御部860と通信を行うほか、不図示の記録媒体に、画像を形成するための信号を記録する動作も行う。  
40

#### 【0038】

システム制御部860は、撮像システムの動作を統括的に制御するものであり、光学部810、タイミング制御回路部850、記録・通信部840、及び再生・表示部870の駆動を制御する。また、システム制御部860は、例えば記録媒体である不図示の記憶装置を備え、ここに撮像システムの動作を制御するのに必要なプログラム等が記録される。  
50

また、システム制御部 860 は、例えばユーザの操作に応じて駆動モードを切り替える信号を撮像システム内に供給する。具体的な例としては、読み出す行やリセットする行の変更、電子ズームに伴う画角の変更や、電子防振に伴う画角のずらし等である。タイミング制御回路部 850 は、システム制御部 860 による制御に基づいて撮像素子 100 及び映像信号処理回路部 830 の駆動タイミングを制御する。

〔 0 0 3 9 〕

なお、前記実施形態は、何れも本発明を実施するにあたっての具体化のほんの一例を示したものに過ぎず、これらによって本発明の技術的範囲が限定的に解釈されなければならないものである。すなわち、本発明はその技術思想、又はその主要な特徴から逸脱することなく、様々な形で実施することができる。

10

### 【符号の説明】

[ 0 0 4 0 ]

1 : 画素アレイ 2 : 画素回路 3 : 主垂直出力線 4 : 副垂直出力線 5 : ブロック選択回路 6 : 増幅器 7 : ダミー回路 11 : 垂直走査回路 12 : 出力回路 13 : 水平走査回路 14 : 画像処理回路 15 : タイミングジェネレータ 100 : 撮像素子 800 : 撮像システム 810 : 光学部 820 : 撮像装置 830 : 映像信号処理回路部

〔 1 〕



〔 2 〕



【図3】



【図4】



【図5】



【図6】



(a) レイヤー

(b) 回路図

【図7】



【図9】



【図8】



【図10】



【図11】



---

フロントページの続き

(56)参考文献 特開2006-279718(JP,A)  
特開2008-054246(JP,A)  
特開2005-354567(JP,A)  
特開2000-101058(JP,A)  
特開2013-130568(JP,A)  
特開2010-252118(JP,A)

(58)調査した分野(Int.Cl., DB名)

H04N 5/30 - 5/378