

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第2区分

【発行日】令和2年10月8日(2020.10.8)

【公表番号】特表2018-515904(P2018-515904A)

【公表日】平成30年6月14日(2018.6.14)

【年通号数】公開・登録公報2018-022

【出願番号】特願2016-557040(P2016-557040)

【国際特許分類】

H 01 L 21/205 (2006.01)

H 01 L 21/306 (2006.01)

【F I】

H 01 L 21/205

H 01 L 21/306 Z

【誤訳訂正書】

【提出日】令和2年8月26日(2020.8.26)

【誤訳訂正1】

【訂正対象書類名】明細書

【訂正対象項目名】0071

【訂正方法】変更

【訂正の内容】

【0071】

いくつかの実施形態では、方法700は、第1グループの一つ又は複数の半導体構造の上で一つ又は複数の保護層が形成される前には、第2グループの複数の半導体構造の少なくとも一部分のエッチングを差し控えることを含む(724)。例えば、いくつかの実施形態では、一つ又は複数の半導体構造をエッチングプロセスから保護するために一つ又は複数の半導体構造の上で一つ又は複数の保護層が形成された後でないと、第2グループの複数の半導体構造はエッチングされない。

【誤訳訂正2】

【訂正対象書類名】明細書

【訂正対象項目名】0072

【訂正方法】変更

【訂正の内容】

【0072】

いくつかの実施形態では、方法700は、基板の上で第1グループの一つ又は複数の半導体構造のエピタキシャル成長を開始した後に、第1グループの一つ又は複数の半導体構造の上で一つ又は複数の保護層が形成されるまで、第2グループの複数の半導体構造の少なくとも一部分のエッチングを差し控えることを含む(726)。例えば、第2グループの複数の半導体構造の少なくとも一部分のエッチングが、第1グループの一つ又は複数の半導体構造のエピタキシャル成長中には、差し控えられる。いくつかの実施形態では、複数の半導体構造の少なくとも一部分のエッチングは、基板の上で第1グループの一つ又は複数の半導体構造のエピタキシャル成長を開始した後に、且つ一つ又は複数の半導体構造の上で一つ又は複数の保護層を形成する前には、差し控えられる。

【誤訳訂正3】

【訂正対象書類名】明細書

【訂正対象項目名】0087

【訂正方法】変更

【訂正の内容】

【0087】

いくつかの実施形態では、第2グループの複数の半導体構造の少なくとも一部分をエッチングすることは、一つ又は複数のマスク層のエッチングを差し控えることを含む。

【誤訳訂正4】

【訂正対象書類名】図面

【訂正対象項目名】図7B

【訂正方法】変更

【訂正の内容】

【図 7 B】



Figure 7B

【誤訳訂正 5】

【訂正対象書類名】特許請求の範囲

【訂正対象項目名】全文

【訂正方法】変更

【訂正の内容】

【特許請求の範囲】

【請求項 1】

選択エピタキシャル成長プロセス中に形成された核を除去するための方法であって、一つ又は複数のマスク層が付いた基板の上で第1グループの一つ又は複数の半導体構造をエピタキシャル成長させ、前記一つ又は複数のマスク層の上に第2グループの複数の半導体構造が形成され、

前記第1グループの一つ又は複数の半導体構造の上で一つ又は複数の保護層を形成し、前記第2グループの複数の半導体構造の少なくとも一部分が前記一つ又は複数の保護層から露出され、

前記第1グループの一つ又は複数の半導体構造の上で前記一つ又は複数の保護層を形成した後に、前記第2グループの複数の半導体構造の少なくとも前記一部分をエッチングし、

前記一つ又は複数の保護層を形成する前に、少なくとも前記第1グループの一つ又は複数の半導体構造の上で一つ又は複数の接着層を堆積し、

前記第2グループの複数の半導体構造の少なくとも前記一部分をエッチングした後に、前記一つ又は複数の接着層を除去し、

前記一つ又は複数の保護層は、前記一つ又は複数の接着層の少なくとも一部が除去された後に除去される、

方法。

【請求項 2】

前記第1グループの一つ又は複数の半導体構造の上で前記一つ又は複数の保護層が形成される前には、前記第2グループの複数の半導体構造の少なくとも前記一部分のエッチングを差し控える、請求項1に記載の方法。

方法。

【請求項 3】

前記基板の上で前記第1グループの一つ又は複数の半導体構造の前記エピタキシャル成長を開始した後に、前記第1グループの一つ又は複数の半導体構造の上で前記一つ又は複数の保護層が形成されるまで、前記第2グループの複数の半導体構造の少なくとも前記一部分のエッチングを差し控える、請求項1又は2記載の方法。

【請求項 4】

前記第1グループの前記一つ又は複数の半導体構造は、单一のエピタキシャル成長プロセスにおいて形成される、請求項1から3のいずれか一項に記載の方法。

【請求項 5】

前記一つ又は複数の保護層は、一つ又は複数のフォトレジスト層を含む、請求項1から4のいずれか一項に記載の方法。

【請求項 6】

前記一つ又は複数の接着層は、ヘキサメチルジシラザン及び/又は低温熱酸化物を含む、請求項1から5のいずれか一項に記載の方法。

【請求項 7】

前記第2グループの複数の半導体構造の少なくとも前記一部分をエッチングした後に、前記一つ又は複数の保護層を除去する、請求項1から6のいずれか一項に記載の方法。

【請求項 8】

前記第2グループの複数の半導体構造の少なくとも前記一部分をエッチングした後に、前記第1グループの一つ又は複数の半導体構造の少なくとも一部分を平坦化する、請求項1から7のいずれか一項に記載の方法。

【請求項 9】

前記一つ又は複数のマスク層が付いた基板の上に前記第1グループの一つ又は複数の半

導体構造をエピタキシャル成長させながら、前記一つ又は複数のマスク層の上に複数の半導体粒子を形成する、請求項 1 から 8 のいずれか一項に記載の方法。

【請求項 1 0】

前記第 2 グループの複数の半導体構造は、前記一つ又は複数のマスク層の上の一つ又は複数の半導体膜を含む、請求項 1 から 9 のいずれか一項に記載の方法。

【請求項 1 1】

前記第 1 グループの一つ又は複数の半導体構造は、Ⅳ族材料を含む、請求項 1 から 1 0 のいずれか一項に記載の方法。

【請求項 1 2】

前記第 1 グループの一つ又は複数の半導体構造は、ゲルマニウムを含む、請求項 1 から 1 1 のいずれか一項に記載の方法。

【請求項 1 3】

前記基板の、前記一つ又は複数のマスク層から露出されている一つ又は複数の領域の上に、前記第 1 グループの一つ又は複数の半導体構造が形成される、請求項 1 から 1 2 のいずれか一項に記載の方法。

【請求項 1 4】

前記第 1 グループの一つ又は複数の半導体構造は結晶構造を有し、前記第 2 グループの複数の半導体構造はアモルファス及び / 又は多結晶構造を有する、請求項 1 から 1 3 のいずれか一項に記載の方法。

【請求項 1 5】

前記一つ又は複数のマスク層は、絶縁体材料を含む、請求項 1 から 1 4 のいずれか一項に記載の方法。

【請求項 1 6】

前記一つ又は複数のマスク層は、二酸化ケイ素を含む、請求項 1 から 1 5 のいずれか一項に記載の方法。

【請求項 1 7】

前記第 2 グループの複数の半導体構造の少なくとも前記一部分をエッチングすることは、前記第 2 グループの複数の半導体構造の少なくとも前記一部分を第 1 の速度でエッチングすることと、前記一つ又は複数のマスク層を前記第 1 の速度より低い第 2 の速度でエッチングすることと、を含む、請求項 1 から 1 6 のいずれか一項に記載の方法。

【請求項 1 8】

前記第 2 グループの複数の半導体構造の少なくとも前記一部分をエッチングすることは、前記一つ又は複数のマスク層のエッチングを差し控えることを含む、請求項 1 から 1 7 のいずれか一項に記載の方法。

【請求項 1 9】

前記基板は、その上に複数の半導体デバイスを含む、請求項 1 から 1 8 のいずれか一項に記載の方法。

【請求項 2 0】

前記複数の半導体デバイスは、前記基板の上で前記一つ又は複数のマスク層の下に位置する、請求項 1 9 に記載の方法。

【請求項 2 1】

前記基板はその上に複数のトランジスタを含み、前記第 1 グループの一つ又は複数の半導体構造のうちの一つの半導体構造が、前記複数のトランジスタのうちの一つのトランジスタのソース又はドレインに電気的に結合される、請求項 1 9 又は 2 0 に記載の方法。

【請求項 2 2】

前記基板は、その上に p 型金属酸化物半導体トランジスタ及び n 型金属酸化物半導体トランジスタを含む複数の相補型金属酸化物半導体デバイスを含む、請求項 2 1 に記載の方法。

【請求項 2 3】

前記第 1 グループの一つ又は複数の半導体構造のうちの第 1 の半導体構造を、前記 p 型

金属酸化物半導体トランジスタ及び前記 n 型金属酸化物半導体トランジスタのうちの一つのソース又はドレインに電気的に結合する、請求項 2\_2 に記載の方法。

【請求項 2\_4】

前記第 1 グループの一つ又は複数の半導体構造及び前記第 2 グループの複数の半導体構造は、同時に形成される、請求項 1 から 2\_3 のいずれか一項に記載の方法。

【請求項 2\_5】

前記第 1 グループの一つ又は複数の半導体構造のうちの第 1 の半導体構造は、前記第 2 グループの複数の半導体構造のうちの第 2 の半導体構造よりも大きい、請求項 1 から 2\_4 のいずれか一項に記載の方法。

【請求項 2\_6】

前記第 2 グループの複数の半導体構造の一部であって前記一つ又は複数の保護層から露出されている部分の全てをエッチングする、請求項 1 から 2\_5 のいずれか一項に記載の方法。