

(19)日本国特許庁(JP)

**(12)特許公報(B2)**

(11)特許番号  
**特許第7633781号**  
**(P7633781)**

(45)発行日 令和7年2月20日(2025.2.20)

(24)登録日 令和7年2月12日(2025.2.12)

(51)国際特許分類

A 6 3 F 5/04 (2006.01)

F I

A 6 3 F

5/04

6 1 1 B

請求項の数 1 (全33頁)

(21)出願番号 特願2020-143120(P2020-143120)  
 (22)出願日 令和2年8月27日(2020.8.27)  
 (65)公開番号 特開2022-38549(P2022-38549A)  
 (43)公開日 令和4年3月10日(2022.3.10)  
 審査請求日 令和5年7月18日(2023.7.18)

(73)特許権者 000144153  
 株式会社三共  
 東京都渋谷区渋谷三丁目 29番14号  
 (72)発明者 小倉 敏男  
 東京都渋谷区渋谷三丁目 29番14号  
 株式会社三共内  
 審査官 佐藤 洋允

最終頁に続く

(54)【発明の名称】 遊技機

**(57)【特許請求の範囲】****【請求項 1】**

遊技を行う遊技機において、

複数のレジスタを使用してプログラムを実行するプログラム実行手段と、

データを退避するスタック領域と、

を備え、

前記プログラムは、基本プログラムと、前記基本プログラムの実行中に割り込んで実行される割込プログラムと、を含み、

前記基本プログラムは、第1基本プログラムと、第1基本プログラムから呼び出されて実行される第2基本プログラムと、を含み、

前記割込プログラムは、第1割込プログラムと、第1割込プログラムから呼び出されて実行される第2割込プログラムと、第1割込プログラムから呼び出されて実行される第3割込プログラムと、を含み、

前記スタック領域は、第1スタック領域と、第2スタック領域と、を含み、

前記第2基本プログラムを実行するときにデータの退避アドレスを示すスタックポインタを前記第1スタック領域から前記第2スタック領域に切り替え、前記第2基本プログラムを終了するときに前記スタックポインタを前記第1スタック領域に戻し、

前記第2基本プログラムを終了するまでに、前記第2基本プログラムの実行中に前記第2スタック領域に退避したデータを全て復帰させ、

前記第2割込プログラムを実行するときに前記スタックポインタを前記第1スタック領

域から前記第2スタック領域に切り替え、前記第2割込プログラムを終了するときに前記スタックポインタを前記第1スタック領域に戻し、

前記第2割込プログラムを終了するまでに、前記第2割込プログラムの実行中に前記第2スタック領域に退避したデータを全て復帰させ、

前記複数のレジスタは、複数種類のレジスタからなる第1レジスタグループのレジスタと、前記第1レジスタグループに含まれる複数種類のレジスタと同一の複数種類のレジスタが含まれる第2レジスタグループと、を含み、

前記第1基本プログラムおよび第1割込プログラムを実行するときは、前記第1レジスタグループに属するレジスタを使用し、

前記第2基本プログラムおよび第2割込プログラムを実行するときは、前記第2レジスタグループに属するレジスタを使用し、

前記第1基本プログラムを実行するときは前記第1レジスタグループに含まれる第1種類のレジスタと第2種類のレジスタのうち両方を使用する一方、前記第2基本プログラムを実行するときは前記第2レジスタグループに含まれる前記第1種類のレジスタと前記第2種類のレジスタのうち前記第1種類のレジスタのみを使用し、

前記第1割込プログラムを実行するときは前記第1レジスタグループに含まれる第3種類のレジスタと第4種類のレジスタのうち両方を使用する一方、前記第2割込プログラムを実行するときは前記第2レジスタグループに含まれる前記第3種類のレジスタと前記第4種類のレジスタのうち前記第3種類のレジスタのみを使用し、

前記第3割込プログラムを実行するときは前記第1レジスタグループに含まれるレジスタを使用し、

前記第1レジスタグループに含まれる共用レジスタは、前記第1割込プログラムと前記第3割込プログラムのいずれでも使用され、

前記第1レジスタグループに含まれる特定レジスタは、前記第1割込プログラムで使用され、前記第3割込プログラムで使用されない、遊技機。

【発明の詳細な説明】

【技術分野】

【0001】

本発明は、パチンコ遊技機やスロットマシン等の遊技機に関する。

【背景技術】

【0002】

この種の遊技機としては、一単位の遊技毎に繰り返し実行される基本処理と、当該基本処理に一定時間間隔毎に割り込んで処理を行う割込処理を実行可能なものが提案されている（例えば、特許文献1参照）。

【先行技術文献】

【特許文献】

【0003】

【文献】特開2020-39538号公報

【発明の概要】

【発明が解決しようとする課題】

【0004】

特許文献1に記載された遊技機のように、実行されるプログラムが切り替わる制御においてデータ混同の観点から改良の余地がある。

【0005】

本発明は、実行されるプログラムが切り替わる制御において改良を施した遊技機を提供することを目的とする。

【課題を解決するための手段】

【0006】

請求項1の遊技機は、

遊技を行う遊技機において、

10

20

30

40

50

複数のレジスタを使用してプログラムを実行するプログラム実行手段と、  
データを退避するスタック領域と、  
を備え、

前記プログラムは、基本プログラムと、前記基本プログラムの実行中に割り込んで実行  
される割込プログラムと、を含み、

前記基本プログラムは、第1基本プログラムと、第1基本プログラムから呼び出されて  
実行される第2基本プログラムと、を含み、

前記割込プログラムは、第1割込プログラムと、第1割込プログラムから呼び出されて  
実行される第2割込プログラムと、第1割込プログラムから呼び出されて実行される第3  
割込プログラムと、を含み、

前記スタック領域は、第1スタック領域と、第2スタック領域と、を含み、

前記第2基本プログラムを実行するときにデータの退避アドレスを示すスタックポイン  
タを前記第1スタック領域から前記第2スタック領域に切り替え、前記第2基本プログラ  
ムを終了するときに前記スタックポインタを前記第1スタック領域に戻し、

前記第2基本プログラムを終了するまでに、前記第2基本プログラムの実行中に前記第  
2スタック領域に退避したデータを全て復帰させ、

前記第2割込プログラムを実行するときに前記スタックポインタを前記第1スタック領域  
から前記第2スタック領域に切り替え、前記第2割込プログラムを終了するときに前記  
スタックポインタを前記第1スタック領域に戻し、

前記第2割込プログラムを終了するまでに、前記第2割込プログラムの実行中に前記第  
2スタック領域に退避したデータを全て復帰させ、

前記複数のレジスタは、複数種類のレジスタからなる第1レジスタグループのレジスタ  
と、前記第1レジスタグループに含まれる複数種類のレジスタと同一の複数種類のレジ  
スタが含まれる第2レジスタグループと、を含み、

前記第1基本プログラムおよび第1割込プログラムを実行するときは、前記第1レジ  
スタグループに属するレジスタを使用し、

前記第2基本プログラムおよび第2割込プログラムを実行するときは、前記第2レジ  
スタグループに属するレジスタを使用し、

前記第1基本プログラムを実行するときは前記第1レジスタグループに含まれる第1種  
類のレジスタと第2種類のレジスタのうち両方を使用する一方、前記第2基本プログラ  
ムを実行するときは前記第2レジスタグループに含まれる前記第1種類のレジスタと前記第  
2種類のレジスタのうち前記第1種類のレジスタのみを使用し、

前記第1割込プログラムを実行するときは前記第1レジスタグループに含まれる第3種  
類のレジスタと第4種類のレジスタのうち両方を使用する一方、前記第2割込プログラ  
ムを実行するときは前記第2レジスタグループに含まれる前記第3種類のレジスタと前記第  
4種類のレジスタのうち前記第3種類のレジスタのみを使用し、

前記第3割込プログラムを実行するときは前記第1レジスタグループに含まれるレジ  
スタを使用し、

前記第1レジスタグループに含まれる共用レジスタは、前記第1割込プログラムと前記  
第3割込プログラムのいずれでも使用され、

前記第1レジスタグループに含まれる特定レジスタは、前記第1割込プログラムで使用  
され、前記第3割込プログラムで使用されない、

ことを特徴としている。

### 【0007】

尚、本発明は、本発明の請求項に記載された発明特定事項のみを有するものであって良  
いし、本発明の請求項に記載された発明特定事項とともに該発明特定事項以外の構成を有  
するものであっても良い。

### 【図面の簡単な説明】

### 【0008】

【図1】本発明が適用された実施例のスロットマシンの正面図である。

10

20

30

40

50

【図2】スロットマシンの構成を示すブロック図である。  
 【図3】メイン制御部のROM及びRAMのメモリマップを示す図である。  
 【図4】容量内領域と容量外領域との関係を示す図である。  
 【図5】レジスタについて説明するための図である。  
 【図6】各種処理と各レジスタとの対応関係について説明するための図である。  
 【図7】基本処理と各レジスタとの対応関係について説明するための図である。  
 【図8】割込処理と各レジスタとの対応関係について説明するための図である。  
 【図9】レジスタの変形例について説明するための図である。  
 【図10】レジスタの変形例における容量内処理及び容量外処理と共にレジスタとの対応関係について説明するための図である。

10

【発明を実施するための形態】

【0009】

本発明に係る遊技機を実施するための形態を実施例に基づいて以下に説明する。

【0010】

[形態1]

形態1-1の遊技機は、

遊技を行う遊技機（スロットマシン1）において、

複数のレジスタを使用してプログラムを実行するプログラム実行手段（メイン制御部41）を備え、

前記プログラムのうち特定プログラム（割込処理）は、メインプログラム（メインルーチン（割込））と、前記メインプログラムから呼び出されて実行されるサブプログラム（サブルーチン（割込））と、から構成され、

前記複数のレジスタのうち所定レジスタ（IYレジスタ）は、前記サブプログラム（サブルーチン（割込））で使用され、前記メインプログラム（メインルーチン（割込））で使用されない

ことを特徴としている。

この特徴によれば、特定プログラムは、メインプログラムと、メインプログラムから呼び出されて実行されるサブプログラムと、から構成されるとともに、複数のレジスタのうち所定レジスタは、サブプログラムで使用され、メインプログラムで使用されないため、メインプログラムとサブプログラムの間で所定レジスタに格納されるデータが混同してしまうことを防止できる。

【0011】

形態1-2の遊技機は、形態1-1に記載の遊技機であって、

前記サブプログラム（サブルーチン（割込））は、複数種類のサブプログラムを含み、

前記所定レジスタ（IYレジスタ）は、前記複数種類のサブプログラムのうちいずれかの種類のサブプログラムで使用される

ことを特徴としている。

この特徴によれば、メインプログラムと複数種類のサブプログラムのうち所定レジスタが使用されるサブプログラムとの間で所定レジスタに格納されるデータが混同してしまうことを防止できる。

【0012】

形態1-3の遊技機は、

遊技を行う遊技機（スロットマシン1）において、

複数のレジスタを使用してプログラムを実行するプログラム実行手段（メイン制御部41）を備え、

前記プログラムのうち特定プログラム（割込処理）は、メインプログラム（emainルーチン（割込））と、前記メインプログラムから呼び出されて実行されるサブプログラム（サブルーチン（割込））と、から構成され、

前記複数のレジスタのうち特定レジスタ（D'E'レジスタ）は、前記メインプログラム（emainルーチン（割込））で使用され、前記サブプログラム（サブルーチン（割込））

20

30

40

50

で使用されない

ことを特徴としている。

この特徴によれば、特定プログラムは、メインプログラムと、メインプログラムから呼び出されて実行されるサブプログラムと、から構成されるとともに、複数のレジスタのうち特定レジスタは、メインプログラムで使用され、サブプログラムで使用されないため、メインプログラムとサブプログラムの間で特定レジスタに格納されるデータが混同してしまうことを防止できる。

#### 【 0 0 1 3 】

形態 1 - 4 の遊技機は、形態 1 - 3 に記載の遊技機であって、

前記サブプログラム（サブルーチン（割込））は、複数種類のサブプログラムを含み、

前記特定レジスタ（D' E' レジスタ）は、前記複数種類のサブプログラムのうちいずれの種類のサブプログラムにおいても使用されない

ことを特徴としている。

この特徴によれば、メインプログラムといずれの種類のサブプログラムとの間においても特定レジスタに格納されるデータが混同してしまうことを防止できる。

#### 【 0 0 1 4 】

形態 1 - 5 の遊技機は、形態 1 - 1 ~ 1 - 4 のいずれかに記載の遊技機であって、

前記特定プログラムは、割込の発生により実行する割込プログラム（割込処理）であることを特徴としている。

この特徴によれば、割込プログラムの実行中にメインプログラムとサブプログラムとの間でレジスタに格納されるデータが混同してしまうことを防止できる。

#### 【 0 0 1 5 】

##### [ 形態 2 ]

形態 2 - 1 の遊技機は、

遊技を行う遊技機（スロットマシン 1）において、

複数のレジスタを使用してプログラムを実行するプログラム実行手段（メイン制御部 4 1）を備え、

前記プログラムは、基本プログラム（基本処理）と、前記基本プログラムの実行中に割り込んで実行される割込プログラム（割込処理）と、を含み、

前記基本プログラム（基本処理）を実行するときに第 1 レジスタ（表レジスタ）を使用し、

前記割込プログラム（割込処理）を実行するときに使用するレジスタを前記第 1 レジスタ（表レジスタ）から第 2 レジスタ（裏レジスタ）に切り替え、

前記割込プログラム（割込処理）を終了するときに使用するレジスタを前記第 2 レジスタ（裏レジスタ）から前記第 1 レジスタ（表レジスタ）に戻し、

前記複数のレジスタは、前記第 1 レジスタ（表レジスタ）及び前記第 2 レジスタ（裏レジスタ）とは別に前記基本プログラム（基本処理）を実行するときにも前記割込プログラム（割込処理）を実行するときにも使用可能な特別レジスタ（IX レジスタ）を含み、

前記特別レジスタ（IX レジスタ）は、前記基本プログラム（基本処理）で使用され、前記割込プログラム（割込処理）で使用されない

ことを特徴としている。

この特徴によれば、基本プログラムでは、第 1 レジスタを使用する一方、基本プログラムに割り込んで実行される割込プログラムの実行中は、使用するレジスタが第 1 レジスタから第 2 レジスタに切り替わるとともに、複数のレジスタは、第 1 レジスタ及び第 2 レジスタとは別に基本プログラムを実行するときにも割込プログラムを実行するときにも使用可能な特別レジスタを含むが、特別レジスタは、基本プログラムで使用され、割込プログラムでは使用されないので、基本プログラムと割込プログラムとの間において特別レジスタに格納されるデータが混同してしまうことを防止できる。

#### 【 0 0 1 6 】

形態 2 - 2 遊技機は、形態 2 - 1 に記載の遊技機であって、

10

20

30

40

50

前記複数のレジスタは、前記第1レジスタ（表レジスタ）及び前記第2レジスタ（裏レジスタ）とは別に前記基本プログラム（基本処理）を実行するときにも前記割込プログラム（割込処理）を実行するときにも使用可能な複数の共用レジスタ（IXレジスタ、IYレジスタ）を含み、

前記複数の共用レジスタ（IXレジスタ、IYレジスタ）のうち前記特別レジスタ（IXレジスタ）を含むいずれの共用レジスタも、前記割込プログラム（割込処理）では使用されない

ことを特徴としている。

この特徴によれば、複数のレジスタは、第1レジスタ及び第2レジスタとは別に基本プログラムを実行するときにも割込プログラムを実行するときにも使用可能な複数の共用レジスタを含むが、複数の共用レジスタのうち特別レジスタを含むいずれの共用レジスタも、割込プログラムでは使用されないので、基本プログラムと割込プログラムとの間において特別レジスタを含む共用レジスタに格納されるデータが混同してしまうことを防止できる。

#### 【0017】

形態2-3遊技機は、形態2-1に記載の遊技機であって、

前記複数のレジスタは、前記第1レジスタ（表レジスタ）及び前記第2レジスタ（裏レジスタ）とは別に前記基本プログラム（基本処理）を実行するときにも前記割込プログラム（割込処理）を実行するときにも使用可能な複数の共用レジスタ（IXレジスタ、IYレジスタ）を含み、

前記複数の共用レジスタ（IXレジスタ、IYレジスタ）のうち少なくとも前記特別レジスタ（IXレジスタ）は、前記第2プログラム（割込処理）では使用されないことを特徴としている。

この特徴によれば、複数のレジスタは、第1レジスタ及び第2レジスタとは別に基本プログラムを実行するときにも割込プログラムを実行するときにも使用可能な複数の共用レジスタを含むが、複数の共用レジスタのうち少なくとも特別レジスタは、割込プログラムでは使用されないので、基本プログラムと割込プログラムとの間において少なくとも特別レジスタに格納されるデータが混同してしまうことを防止できる。

#### 【0018】

形態2-4の遊技機は、

遊技を行う遊技機（スロットマシン1）において、

複数のレジスタを使用してプログラムを実行するプログラム実行手段（メイン制御部41）を備え、

前記プログラムは、基本プログラム（基本処理）と、前記基本プログラムの実行中に割り込んで実行される割込プログラム（割込処理）と、を含み、

前記基本プログラム（基本処理）を実行するときに第1レジスタ（表レジスタ）を使用し、

前記割込プログラム（割込処理）を実行するときに使用するレジスタを前記第1レジスタ（表レジスタ）から第2レジスタ（裏レジスタ）に切り替え、

前記割込プログラム（割込処理）を終了するときに使用するレジスタを前記第2レジスタ（裏レジスタ）から前記第1レジスタ（表レジスタ）に戻し、

前記複数のレジスタは、前記第1レジスタ（表レジスタ）及び前記第2レジスタ（裏レジスタ）とは別に前記基本プログラム（基本処理）を実行するときにも前記割込プログラム（割込処理）を実行するときにも使用可能な特殊レジスタ（IYレジスタ）を含み、

前記特殊レジスタ（IYレジスタ）は、前記割込プログラム（割込処理）で使用され、前記基本プログラム（基本処理）で使用されない

ことを特徴としている。

この特徴によれば、基本プログラムでは、第1レジスタを使用する一方、基本プログラムに割り込んで実行される割込プログラムの実行中は、使用するレジスタが第1レジスタから第2レジスタに切り替わるとともに、複数のレジスタは、第1レジスタ及び第2レジ

10

20

30

40

50

スタとは別に基本プログラムを実行するときにも割込プログラムを実行するときにも使用可能な特殊レジスタを含むが、特殊レジスタは、割込プログラムで使用され、基本プログラムでは使用されないので、基本プログラムと割込プログラムとの間において特殊レジスタに格納されるデータが混同してしまうことを防止できる。

【0019】

形態2-5遊技機は、形態2-4に記載の遊技機であって、

前記複数のレジスタは、前記第1レジスタ（表レジスタ）及び前記第2レジスタ（裏レジスタ）とは別に前記基本プログラム（基本処理）を実行するときにも前記割込プログラム（割込処理）を実行するときにも使用可能な複数の共用レジスタ（IXレジスタ、IYレジスタ）を含み、

前記複数の共用レジスタ（IXレジスタ、IYレジスタ）のうち前記特殊レジスタ（IYレジスタ）を含むいずれの共用レジスタも、前記基本プログラム（基本処理）では使用されない

ことを特徴としている。

この特徴によれば、複数のレジスタは、第1レジスタ及び第2レジスタとは別に基本プログラムを実行するときにも割込プログラムを実行するときにも使用可能な複数の共用レジスタを含むが、複数の共用レジスタのうち特殊レジスタを含むいずれの共用レジスタも、基本プログラムでは使用されないので、基本プログラムと割込プログラムとの間において特殊レジスタを含む共用レジスタに格納されるデータが混同してしまうことを防止できる。

【0020】

形態2-6遊技機は、形態2-4に記載の遊技機であって、

前記複数のレジスタは、前記第1レジスタ（表レジスタ）及び前記第2レジスタ（裏レジスタ）とは別に前記基本プログラム（基本処理）を実行するときにも前記割込プログラム（割込処理）を実行するときにも使用可能な複数の共用レジスタ（IXレジスタ、IYレジスタ）を含み、

前記複数の共用レジスタ（IXレジスタ、IYレジスタ）のうち少なくとも前記特殊レジスタ（IYレジスタ）は、前記基本プログラム（基本処理）では使用されない

ことを特徴としている。

この特徴によれば、複数のレジスタは、第1レジスタ及び第2レジスタとは別に基本プログラムを実行するときにも割込プログラムを実行するときにも使用可能な複数の共用レジスタを含むが、複数の共用レジスタのうち少なくとも特殊レジスタは、基本プログラムでは使用されないので、基本プログラムと割込プログラムとの間において少なくとも特殊レジスタに格納されるデータが混同してしまうことを防止できる。

【0021】

形態2-7遊技機は、形態2-1~2-6のいずれかに記載の遊技機であって、

前記割込プログラム（割込処理）を実行するときに前記第2レジスタ（裏レジスタ）に値を設定する

ことを特徴としている。

この特徴によれば、割込プログラムを実行するときに、もともと第2レジスタに格納されていた値ではなく、改めて値を設定するので、意図しない値で割込プログラムが実行されてしまうことを防止できる。

【0022】

[形態3]

形態3-1の遊技機は、

遊技を行う遊技機（スロットマシン1）において、

複数のレジスタを使用してプログラムを実行するプログラム実行手段（メイン制御部41）を備え、

前記プログラムは、第1プログラム（容量内プログラム（容量内処理））と、第2プログラムから呼び出されて実行される第2プログラム（容量外プログラム（容量外処理））

10

20

30

40

50

と、を含み、

前記第2プログラム(容量外プログラム(容量外処理))を実行するときに前記複数のレジスタのデータを退避させ、前記第2プログラム(容量外プログラム(容量外処理))を終了するときに、退避した前記複数のレジスタのデータを復帰させ、

前記第1プログラム(容量内プログラム(容量内処理))を実行するときは、前記複数のレジスタのうち特定数のレジスタが使用され、

前記第2プログラム(容量外プログラム(容量外処理))を実行するときには、前記複数のレジスタのうち前記特定数よりも少ない数のレジスタ(容量内プログラム(容量内処理))が用いるレジスタのうちの一部のレジスタ)が使用される

ことを特徴としている。

この特徴によれば、第2プログラムを実行するときに複数のレジスタのデータを退避させ、第2プログラムを終了するときに、退避した複数のレジスタのデータを復帰させるとともに、第2プログラムを実行するときには、第1プログラムを実行するときよりも使用されるレジスタの数が少ないので、第2プログラムによる誤ったデータの使用を防止できる。

#### 【0023】

形態3-2の遊技機は、形態3-1に記載の遊技機であって、

前記第1プログラム(容量内プログラム(容量内処理))は、第1特定プログラム(容量内処理(基本処理))と、第1所定プログラム(容量内処理(割込処理))と、を含み、

前記第2プログラム(容量外プログラム(容量外処理))は、前記第1特定プログラム(容量内処理(基本処理))から呼び出されて実行される第2特定プログラム(容量外処理(基本処理))と、前記第1所定プログラム(容量内処理(割込処理))から呼び出されて実行される第2所定プログラム(容量外処理(割込処理))と、を含み、

前記第1特定プログラム(容量内処理(基本処理))を実行するときは、前記複数のレジスタのうち第1特定数のレジスタが使用され、

前記第2特定プログラム(容量外処理(基本処理))を実行するときには、前記複数のレジスタのうち前記第1特定数よりも少ない数のレジスタ(容量外処理(基本処理))が用いるレジスタのうちの一部のレジスタ)が使用され、

前記第1所定プログラム(容量内処理(割込処理))を実行するときは、前記複数のレジスタのうち第2特定数のレジスタが使用され、

前記第2所定プログラム(容量外処理(割込処理))を実行するときには、前記複数のレジスタのうち前記第2特定数よりも少ない数のレジスタ(容量外処理(割込処理))が用いるレジスタのうちの一部のレジスタ)が使用される

ことを特徴としている。

この特徴によれば、第2特定プログラムを実行するときには、第1特定プログラムを実行するときよりも使用されるレジスタの数が少なく、第2所定プログラムを実行するときには、第1所定プログラムを実行するときよりも使用されるレジスタの数が少ないので、第2特定プログラム及び第2所定プログラムによる誤ったデータの使用を防止できる。

#### 【0024】

##### [形態4]

形態4-1の遊技機は、

遊技を行う遊技機(スロットマシン1)において、

プログラムを実行するプログラム実行手段(メイン制御部41)と、

データを退避するスタック領域と、

を備え、

前記プログラムは、第1プログラム(容量内プログラム(容量内処理))と、第1プログラムから呼び出されて実行される第2プログラム(容量外プログラム(容量外処理))と、を含み、

前記スタック領域は、前記第1プログラム(容量内プログラム(容量内処理))によりデータを退避する第1スタック領域(容量内スタック領域)と、前記第2プログラム(容

10

20

30

40

50

量外プログラム（容量外処理））によりデータを退避する第2スタック領域（容量外スタック領域）と、を含み、

前記第2プログラム（容量外プログラム（容量外処理））を実行するときにデータの退避アドレスを示すスタックポインタを前記第1スタック領域（容量内スタック領域）から前記第2スタック領域（容量外スタック領域）に切り替え、前記第2プログラム（容量外プログラム（容量外処理））を終了するときに前記スタックポインタを前記第1スタック領域（容量内スタック領域）に戻し、

前記第2プログラム（容量外プログラム（容量外処理））を終了するときに、前記第2プログラムの実行中に前記第2スタック領域（容量外スタック領域）に退避したデータを全て復帰させる

ことを特徴としている。

この特徴によれば、第2プログラムを実行するときにスタックポインタを第1スタック領域から第2スタック領域に切り替え、第2プログラムを終了するときにスタックポインタを第1スタック領域に戻すとともに、第2プログラムを終了するときに、第2プログラムの実行中に第2スタック領域に退避したデータを全て復帰させてから、スタックポインタを第1スタック領域に戻すので、前回実行した第2プログラムで使用されていたデータが退避したまま、さらに第2プログラムが実行されることがなく、前回実行した第2プログラムで使用されていたデータと、今回実行する第2プログラムで使用されるデータと、が混同してしまうことを防止できる。

#### 【0025】

形態4-2の遊技機は、形態4-1に記載の遊技機であって、

前記第2プログラム（容量外プログラム（容量外処理））は、複数種類の第2プログラムを含み、

前記第2プログラムを終了するときに、いずれの種類の前記第2プログラムであっても、前記第2プログラムの実行中に前記第2スタック領域（容量外スタック領域）に退避したデータを全て復帰させる

ことを特徴としている。

この特徴によれば、第2プログラムを終了するときには、いずれの種類の第2プログラムであっても、第2プログラムの実行中に第2スタック領域に退避したデータを全て復帰させてから、スタックポインタを第1スタック領域に戻すので、第2プログラムの種類に関わらず、前回実行した第2プログラムで使用されていたデータと、今回実行する第2プログラムで使用されるデータと、が混同してしまうことを防止できる。

#### 【実施例】

#### 【0026】

本発明が適用されたスロットマシンの実施例について図面に基づいて説明する。本実施例のスロットマシン1は、図1に示すように、前面が開口する筐体1aと、この筐体1aの側端に回動自在に枢支された前面扉1bと、から構成されている。スロットマシン1の内部には、互いに識別可能な複数種類の図柄が所定の順序で、それぞれ同数ずつ配列されたリール2L、2C、2Rが水平方向に並設されており、図1に示すように、これらリール2L、2C、2Rに配列された図柄のうち連続する3つの図柄が、スロットマシン1の正面の略中央に設けられた透視窓3において各々上中下三段に表示されて遊技者側から見えるように配置されている。

#### 【0027】

尚、本実施例では、3つのリールを用いた構成を例示しているが、リールを1つのみ用いた構成、2つのリールを用いた構成、4つ以上のリールを用いた構成としても良い。また、本実施例では、リール2L、2C、2Rにより図柄を可変表示させる可変表示部を構成しているが、可変表示部は、リール以外であっても良く、例えば、外周面に複数の図柄が配置されたベルトを移動させることで図柄を変動表示させることが可能な構成でも良い。また、本実施例では、物理的なリールにて可変表示部を構成しているが、液晶表示器などの画像表示装置にて可変表示部を構成しても良い。

10

20

30

40

50

## 【0028】

スロットマシン1の正面には、図1に示すように、メダルを投入可能なメダル投入部4、メダルが払い出されるメダル払出口9、クレジット（遊技者所有の遊技用価値として記憶されているメダル数）を用いて、その範囲内において遊技状態に応じて定められた規定数の賭数のうち最大の賭数を設定する際に操作されるMAXBETスイッチ6、クレジットとして記憶されているメダル及び賭数の設定に用いたメダルを精算する（クレジット及び賭数の設定に用いた分のメダルを返却させる）際に操作される精算スイッチ10、ゲームを開始する際に操作されるスタートスイッチ7、リール2L、2C、2Rの回転を各々停止する際に操作されるストップスイッチ8L、8C、8R、演出に用いられる演出用スイッチ56が遊技者により操作可能にそれぞれ設けられている。

10

## 【0029】

スロットマシン1の正面には、図1に示すように、クレジットとして記憶されているメダル枚数が表示されるクレジット表示器11、入賞の発生により払い出されたメダル枚数やエラー発生時にその内容を示すエラーコードや、ストップスイッチ8L、8C、8Rの操作態様に対応する操作情報（ナビ報知）等が表示される遊技補助表示器12、賭数が1設定されている旨を点灯により報知する1BED14、賭数が2設定されている旨を点灯により報知する2BED15、賭数が3設定されている旨を点灯により報知する3BED16、スタートスイッチ7の操作によるゲームのスタート操作が有効である旨を点灯により報知するスタート有効LED18、遊技区間が有利区間に制御されている旨を点灯により報知する区間表示LED19、リプレイゲーム中である旨を点灯により報知するリプレイ中LED20、が設けられた遊技用表示部13が設けられている。

20

## 【0030】

MAXBETスイッチ6の内部には、MAXBETスイッチ6の操作による賭数の設定操作が有効である旨を点灯により報知するBEDスイッチ有効LED21（図2参照）が設けられており、ストップスイッチ8L、8C、8Rの内部には、該当するストップスイッチ8L、8C、8Rによるリールを停止させる操作が有効である旨を点灯により報知する左、中、右停止有効LED22L、22C、22R（図2参照）がそれぞれ設けられている。

## 【0031】

また、スロットマシン1の正面には、画像を表示可能な液晶表示器51が設けられている。液晶表示器51は、液晶素子に対して電圧が印加されていない状態で透過性を有する液晶パネルを有しており、前面扉1bの各リール2L、2C、2Rの手前側（遊技者側）に表示領域が配置されるように設けられている。液晶表示器51の背面側の各リール2L、2C、2Rは、液晶表示器51の表示領域のうち透視窓3に対応する透過領域及び透視窓3を介して遊技者側から視認可能である。

30

## 【0032】

スロットマシン1の前面扉1bの内側には、所定キー操作によりスロットマシン1の外部からのエラー状態を解除するためのリセット操作を検出するリセットスイッチ23、設定値の変更中や設定値の確認中にその時点の設定値が表示される設定値表示器24、前面扉1bの開放状態を検出するドア開放検出スイッチ25、メダル投入部4から投入されたメダルの流路を、スロットマシン1の内部に設けられたホッパータンク側またはメダル払出口9側のいずれか一方に選択的に切り替えるための流路切替ソレノイド30、メダル投入部4から投入されてホッパータンク側に流下したメダルを検出する投入メダルセンサ31a～31cを有するメダルセレクタ29が設けられている。

40

## 【0033】

また、スロットマシン1の内部には、メイン制御部41からの制御信号に応じて前述のリール2L、2C、2Rを回転させたり停止させたりするためのリールユニット34、メイン制御部41からの制御信号に応じてメダルをメダル払出口9より払い出すためのホッパーユニット35が設けられている。

## 【0034】

50

また、スロットマシン 1 の内部には、設定変更状態または設定確認状態に切り替えるための設定キースイッチ 37、通常時においてはエラー状態を解除するためのリセットスイッチとして機能し、設定変更状態においては後述する内部抽選の当選確率（出玉率）の設定値を変更するための設定スイッチとして機能するリセット／設定スイッチ 38、電源を on / off する際に操作される電源スイッチ 39 が設けられている。

#### 【 0 0 3 5 】

スロットマシン 1 の内部には、遊技制御基板 40 が筐体 1a の内部の所定位置に取り付けられた状態において、遊技制御基板 40 の正面側（遊技者側）の下部には 4 行の 7 セグメント表示器で構成される遊技機情報表示器 50 が配置されている（図示略）。遊技機情報表示器 50 は、遊技制御基板 40 が基板ケースに封入されている状態で、当該基板ケースの外部から表示内容を視認可能となっており、メイン制御部 41 により集計されて遊技機情報表示器 50 に表示されるスロットマシン 1 における遊技の履歴に基づく遊技機情報を、店員等が認識できるようになっている。

10

#### 【 0 0 3 6 】

図 2 に示すように、スロットマシン 1 には、遊技制御基板 40、演出制御基板 90 が設けられており、遊技制御基板 40 によって遊技（ゲーム）の制御が行われ、演出制御基板 90 によって遊技状態に応じた演出の制御が行われる。

#### 【 0 0 3 7 】

遊技制御基板 40 には、前述の MAX BET スイッチ 6、スタートスイッチ 7、ストップスイッチ 8L、8C、8R、精算スイッチ 10、リセットスイッチ 23、投入メダルセンサ 31a～31c、リールユニット 34 のリールセンサ（図示略）、ホッパーユニット 35 の払出センサ及び満タンセンサ（図示略）、設定キースイッチ 37、リセット／設定スイッチ 38 が接続されており、これら接続されたスイッチ類等の検出信号が入力されるようになっている。

20

#### 【 0 0 3 8 】

また、遊技制御基板 40 には、前述のクレジット表示器 11、遊技補助表示器 12、1～3 BET LED 14～16、スタート有効 LED 18、区間表示 LED 19、リプレイ中 LED 20、BET スイッチ有効 LED 21、左、中、右停止有効 LED 22L、22C、22R、設定値表示器 24、流路切替ソレノイド 30、リールユニット 34、ホッパーユニット 35 が接続されており、これら電気部品と、遊技制御基板 40 に搭載された遊技機情報表示器 50 は、遊技制御基板 40 に搭載された後述のメイン制御部 41 の制御に基づいて駆動されるようになっている。

30

#### 【 0 0 3 9 】

また、遊技制御基板 40 には、遊技の制御を行うメイン制御部 41 が搭載されている。メイン制御部 41 は、演算を行うための CPU 41a、プログラム等が記憶される ROM 41b、ワークデータが一時的に記憶される RAM 41c を備え、ROM 41b に記憶されたプログラムに従って各種の制御を行う。

#### 【 0 0 4 0 】

CPU 41a は、ROM 41b に記憶されたプログラムのうちプログラムカウンタが指定するアドレスの命令を実行する。プログラムカウンタは、命令が完了する毎に加算更新されるため、ROM 41b に記憶されたプログラムのうち小さい値のアドレスに規定された命令から順に実行されることとなる。

40

#### 【 0 0 4 1 】

メイン制御部 41 は、CPU 41a が演算を行うために用いられる複数のレジスタを備える。当該複数のレジスタには、アキュムレータレジスタ（A レジスタ）、フラグレジスタ（F レジスタ）、汎用レジスタ（B レジスタ、C レジスタ、D レジスタ、E レジスタ、H レジスタ、L レジスタ）、インデックスレジスタ（IX レジスタ、IY レジスタ）、インタラプトレジスタ（I レジスタ）、リフレッシュレジスタ（R レジスタ）、スタックポインタレジスタ（SP レジスタ）、プログラムカウンタレジスタ（PC レジスタ）、送信レジスタなどのレジスタが含まれる。また、これらのレジスタのうちアキュムレータレジ

50

スタ、フラグレジスタ、汎用レジスタには、それぞれ対になるように構成された表レジスタ及び裏レジスタが含まれる（以下、表レジスタ及び裏レジスタを単にレジスタと呼ぶ場合がある）。C P U 4 1 a は、プログラムに含まれる演算命令や読み出命令等の各種の命令を実行することにより、所定のレジスタの値を更新することや、所定のレジスタの値（アドレス）により指定されるR A M 4 1 c の記憶領域に記憶した値（データ）を更新することが可能である。

#### 【 0 0 4 2 】

また、メイン制御部4 1 が備えるレジスタのうちフラグレジスタは、その状態が、C P U 4 1 a により実行された命令による演算結果を示すように変化するように構成されており、フラグレジスタの状態の変化を利用して、先の命令による演算結果に応じた処理をC P U 4 1 a に行わせることができるようになっている。

10

#### 【 0 0 4 3 】

また、フラグレジスタは、複数のビット（本実施例では、8 ビット）で構成されており、複数のビットには、C P U 4 1 a の処理の負担を減らすために、C P U 4 1 a が実行する演算命令の演算結果に応じて状態が変化可能に構成された第1ビット（以下、ゼロフラグと呼ぶ場合がある。）や第2ビット（以下、キャリーフラグと呼ぶ場合がある。）などが含まれる。

#### 【 0 0 4 4 】

また、メイン制御部4 1 は、サブ制御部9 1 に各種のコマンドを送信する。メイン制御部4 1 からサブ制御部9 1 へ送信されるコマンドは一方向のみで送られ、サブ制御部9 1 からメイン制御部4 1 へ向けてコマンドが送られることはない。

20

#### 【 0 0 4 5 】

また、メイン制御部4 1 は、遊技制御基板4 0 に接続された各種スイッチ類の検出状態が変化するまでは制御状態に応じた処理を繰り返しループし、各種スイッチ類の検出状態の変化に応じて段階的に移行する基本処理を実行する。また、メイン制御部4 1 は、タイマ割込が発生する毎（本実施例では、約0.56ミリ秒）毎に基本処理に割り込んで割込処理を実行する。尚、割込処理の実行間隔は、基本処理において制御状態に応じて繰り返す処理が一巡する時間と割込処理の実行時間とを合わせた時間よりも長い時間に設定されており、今回と次回の割込処理との間で必ず制御状態に応じて繰り返す処理が最低でも一巡することとなる。

30

#### 【 0 0 4 6 】

また、メイン制御部4 1 は、メイン制御部4 1 の備えるレジスタの値を、スタックポインタS P が示すR A M 4 1 c のスタック領域に所定の順序で記憶させることで退避させることができあり、R A M 4 1 c のスタック領域に退避させていたレジスタの値を、退避させるときと逆の順序で当該スタック領域から順次読み出して、当該順序に対応するレジスタに設定することで、該当するレジスタの状態を退避させたときの状態に復帰させることができる。

#### 【 0 0 4 7 】

演出制御基板9 0 には、前述の演出用スイッチ5 6 が接続されており、その検出信号が入力されるようになっている。また、演出制御基板9 0 には、前述の液晶表示器5 1 、音声を出力可能なスピーカ、演出に用いられ遊技者側から視認可能な演出用L E D 5 7 等の演出装置が接続されており、これら演出装置の出力状態は、演出制御基板9 0 に搭載されたサブ制御部9 1 により制御可能となっている。サブ制御部9 1 は、メイン制御部4 1 から送信されるコマンドや演出用スイッチ5 6 の検出信号を受けて、演出を行うための各種の制御等を行うようになっている。

40

#### 【 0 0 4 8 】

本実施例のスロットマシン1 は、設定値に応じてメダルの払出率が変わる構成である。詳しくは、内部抽選やA T 抽選等の遊技者に対する有利度に影響する抽選において設定値に応じた当選確率を用いることにより、メダルの払出率が変わるようになっている。設定値は1 ~ 6 の6段階からなり、6 が最も払出率が高く、5 、4 、3 、2 、1 の順に値が小

50

さくなるほど払出率が低くなる。すなわち設定値として 6 が設定されている場合には、遊技者にとって最も有利度が高く、5、4、3、2、1 の順に値が小さくなるほど有利度が段階的に低くなる。

#### 【 0 0 4 9 】

設定値を変更するためには、設定キースイッチ 37 を ON 状態としてからスロットマシン 1 の電源スイッチ 39 を ON にする必要がある。設定キースイッチ 37 を ON 状態として電源を ON にすると、設定値表示器 24 に RAM 41c から読み出された設定値が表示値として表示され、リセット / 設定スイッチ 38 の操作による設定値の変更が可能な設定変更状態に移行する。設定変更状態において、リセット / 設定スイッチ 38 が操作されると、設定値表示器 24 に表示された表示値が 1 ずつ更新されていく（設定値 6 からさらに操作されたときは、設定値 1 に戻る）。そして、スタートスイッチ 7 が操作されると表示値を設定値として確定する。そして、設定キースイッチ 37 が OFF にされると、確定した表示値（設定値）がメイン制御部 41 の RAM 41c に格納され、遊技の進行が可能な状態に移行する。

10

#### 【 0 0 5 0 】

尚、設定キースイッチ 37、リセット / 設定スイッチ 38 は、スロットマシン 1 の内部に設けられ、所定のキー操作により開放可能な前面扉 1b を開放しない限り操作不可能とされており、スロットマシン 1 が設置される遊技店の店員のうち所定のキーを所持する店員のみが操作可能となる。特に、設定キースイッチ 37 は、さらにキー操作を要することから、遊技店の店員の中でも、設定キースイッチ 37 の操作を行うためのキーを所持する店員のみが操作可能とされている。また、リセットスイッチ 23 は、前面扉 1b を開放する必要はないが、所定のキーを用いたキー操作を必要とするため、所定のキーを所持する店員のみが操作可能となる。また、リセット / 設定スイッチ 38 は、通常時においてはエラー状態を解除するためのリセットスイッチとしても機能するようになっている。

20

#### 【 0 0 5 1 】

本実施例のスロットマシン 1 においては、メイン制御部 41 は、割込処理において電圧低下が検出されているか否かを判定する停電判定処理を行い、停電判定処理において電圧低下が検出されていると判定した場合に、次回復帰時に RAM 41c のデータが正常か否かを判定するためのデータを設定する電断処理（メイン）を実行する。

30

#### 【 0 0 5 2 】

そして、メイン制御部 41 は、その起動時において RAM 41c のデータが正常であることを条件に、RAM 41c に記憶されているデータに基づいてメイン制御部 41 の処理状態を電断前の状態に復帰させることができるとされている。一方、起動時に RAM 41c のデータが正常でない場合には、RAM 異常と判定し、RAM 異常を示すエラーフラグを RAM 41c に設定するとともに、RAM 異常エラー状態に制御し、遊技の進行を不能化させるようになっている。RAM 異常エラー状態は、設定変更状態に移行し、新たに設定値が設定されることで解除され、遊技の進行が可能となる。

#### 【 0 0 5 3 】

本実施例のスロットマシン 1 においては、メイン制御部 41 は、遊技の進行に応じて異常を検出した場合に、検出した異常の種類を示すエラーフラグを RAM 41c に設定するとともに、一般エラー状態に制御し、遊技の進行を不能化させようになっている。一般エラー状態は、リセットスイッチ 23 またはリセット / 設定スイッチ 38 によるリセット操作により解除され、遊技の進行が可能となる。尚、以下では、RAM 異常エラー状態と、一般エラー状態と、を区別する必要がない場合に、単にエラー状態と呼ぶ。

40

#### 【 0 0 5 4 】

本実施例のスロットマシン 1 においてゲームを行う場合には、まず、メダルをメダル投入部 4 から投入するか、あるいは MAX BET スイッチ 6 を操作してクレジットを使用して賭数を設定する。遊技状態に応じて定められた規定数の賭数が設定されると、予め定められた入賞ライン LN（図 1 参照、本実施例では、リール 2L、2C、2R の中段、すなわち中段に水平方向に並んだ図柄に跨がって設定されている）が有効となり、スタートス

50

イッチ 7 の操作が有効な状態、すなわち、ゲームが開始可能な状態となる。尚、遊技状態に対応する規定数のうち最大数を超えてメダルが投入された場合には、その分はクレジットに加算される。また、本実施例では、1 本の入賞ラインのみを適用しているが、複数の入賞ラインを適用しても良い。

#### 【 0 0 5 5 】

また、本実施例では、入賞ライン L N に入賞を構成する図柄の組合せが揃ったことを認識しやすくするために、入賞ライン L N とは別に、無効ライン L M 1 ~ 6 を設定している。無効ライン L M 1 ~ 6 は、これら無効ライン L M 1 ~ 6 に揃った図柄の組合せによって入賞が判定されるものではなく、入賞ライン L N に入賞を構成する図柄の組合せが揃った際に、無効ライン L M 1 ~ 6 のいずれかに入賞を示唆する示唆図柄の組合せ（例えば、ベル a - ベル a - ベル a ）が揃う構成とすることで、入賞ライン L N に入賞を構成する図柄の組合せが揃ったことを認識しやすくするものである。本実施例では、図 1 に示すように、リール 2 L、2 C、2 R の上段、すなわち上段に水平方向に並んだ図柄に跨がって設定された無効ライン L M 1、リール 2 L、2 C、2 R の下段、すなわち下段に水平方向に並んだ図柄に跨って設定された無効ライン L M 2、リール 2 L の上段、リール 2 C の中段、リール 2 R の下段、すなわち右下がりに並んだ図柄に跨って設定された無効ライン L M 3、リール 2 L の下段、リール 2 C の中段、リール 2 R の上段、すなわち右上がりに並んだ図柄に跨って設定された無効ライン L M 4、リール 2 L の上段、リール 2 C の中段、リール 2 R の上段、すなわち小 V 字状に並んだ図柄に跨って設定された無効ライン L M 5、リール 2 L の下段、リール 2 C の中段、リール 2 R の下段、すなわち小山状に並んだ図柄に跨って設定された無効ライン L M 6 の 6 種類が無効ラインとして定められている。

10

20

#### 【 0 0 5 6 】

ゲームが開始可能な状態でスタートスイッチ 7 を操作すると、各リール 2 L、2 C、2 R が回転され、各リール 2 L、2 C、2 R の図柄が連続的に変動される。リール 2 L、2 C、2 R が回転されている状態で、いずれかのストップスイッチ 8 L、8 C、8 R を操作すると、対応するリール 2 L、2 C、2 R に対して停止制御が行われ、当該リールの回転が停止され、当該リールの図柄が透視窓 3 に表示結果として導出表示される。

#### 【 0 0 5 7 】

停止制御では、各ストップスイッチについて操作が行われたときから最大停止遅延時間（本実施例では、190 ms（ミリ秒））以内に、操作に対応するリール 2 L、2 C、2 R の回転を停止させる制御が行われ、最大停止遅延時間（190 ms）が経過するまでの間では、最大で 4 コマ分の図柄を引き込むことができるようになる。つまり、停止制御では、ストップスイッチ 8 L、8 C、8 R が操作されたときに表示されている図柄と、そこから 4 コマ先までにある図柄、合計 5 コマ分（引込範囲）の図柄から一の図柄を選択して、リール 2 L、2 C、2 R に導出させることができる。

30

#### 【 0 0 5 8 】

これにより、停止制御では、各リール 2 L、2 C、2 R について対応するストップスイッチ 8 L、8 C、8 R が操作されることで回転を停止させる際に、後述する内部抽選にて当選している入賞役を構成する図柄が、ストップスイッチが操作されたときの図柄から 4 コマ先までの引込範囲内にある場合には、当該図柄を入賞ライン L N 上に引き込んで、ストップスイッチが操作されたリールの回転を停止させる一方で、内部抽選にて当選している入賞役を構成する図柄が、当該引込範囲内にない場合には、内部抽選にて当選していない入賞役を構成する図柄が、入賞ライン L N 上に停止しないように、いずれの入賞役も構成しない図柄を入賞ライン L N 上に引き込んで、ストップスイッチが操作されたリールの回転を停止させるように制御することができる。

40

#### 【 0 0 5 9 】

[ メイン制御部のメモリ領域とプログラムについて ]

メイン制御部 4 1 は、所定のプログラムやデータを記憶するメモリ領域を有する ROM 4 1 b 及びデータを一時的に記憶する RAM 4 1 c を備える。

#### 【 0 0 6 0 】

50

図3は、ROM41bにおけるプログラム/データ領域及びRAM41cにおける使用可能領域のアドレスマップである。図3(a)に示すように、ROM41bにおけるプログラム/データ領域は、遊技の進行に係わる制御を行うための容量内プログラムが記憶される容量内プログラム領域と、容量内プログラムが用いる容量内データが記憶される容量内データ領域と、未使用領域1と、エラーの検出や試験信号の作成、払出率等の遊技機の情報の表示等、遊技の進行に直接係わらない制御を行うための容量外プログラムが記憶される容量外プログラム領域と、容量外プログラムが用いる容量外データが記憶される容量外データ領域と、未使用領域2と、を含む。

#### 【0061】

尚、遊技の進行とは、ゲームを構成する一連のプロセスを進行させることであり、スロットマシンであれば、賭数を設定してゲームを開始可能とする段階、ゲームを開始してリールを回転させる段階、リールを停止させて表示結果を導出させる段階、表示結果に応じてメダル等の価値を付与する段階、を進行させることである。また、パチンコ遊技機であれば、始動入賞を判定する段階、可変表示を開始させる段階、可変表示を停止させる段階、遊技状態を変更する段階、を進行させることである。

#### 【0062】

以下では、容量内プログラムが行う処理を容量内処理と称す場合があり、容量外プログラムが行う処理を容量外処理と称す場合がある。

#### 【0063】

図3(b)に示すように、RAM41cの使用可能領域は、容量内プログラムがワークとして用いる容量内RAM領域と、容量外プログラムがワークとして用いる容量外RAM領域と、未使用領域4と、を含んでおり、容量内RAM領域には、容量内ワークと、未使用領域3と、容量内スタック領域と、が含まれ、容量外RAM領域には、容量外ワークと、容量外スタック領域と、が含まれる。尚、本実施例では、容量内スタック領域と容量外スタック領域とをそれぞれ異なる領域に個別に備える構成であるが、容量内プログラム及び容量外プログラムが共用する一のスタック領域を備える構成としても良い。

#### 【0064】

容量内スタック領域は、容量内プログラムがデータを一時的に退避する領域であり、容量内プログラムがデータを退避するにあたって、容量内スタックポインタが示すアドレスの領域に当該データが一時的に格納される。

#### 【0065】

また、容量外スタック領域は、容量外プログラムがデータを一時的に退避する領域であり、容量外プログラムがデータを退避するにあたって、容量外スタックポインタが示すアドレスの領域に当該データが一時的に格納される。

#### 【0066】

また、未使用領域3は、容量内プログラム及び容量外プログラムのいずれも使用しない領域であり、予め定められた容量の容量内RAM領域に対して余剰となった領域である。

#### 【0067】

また、未使用領域4は、容量内プログラム及び容量外プログラムのいずれも使用しない16バイト以上の領域である。容量内RAM領域と、容量外RAM領域とが、未使用領域4を挟んで連続しない領域に割り当てられているため、遊技の進行に係わる容量内プログラムが用いる容量内RAM領域と、遊技の進行に係わらない容量外プログラムが用いる容量外RAM領域と、を記憶領域の違いに応じて容易に特定することができる。

#### 【0068】

以下では、容量内プログラム領域、容量内データ領域及び容量内RAM領域をまとめて容量内領域と称す場合があり、容量外プログラム領域、容量外データ領域及び容量外RAM領域をまとめて容量外領域と称す場合がある。

#### 【0069】

[容量内領域と容量外領域の関係について]

メイン制御部41のCPU41aは、図4に示すように、容量内プログラムに基づく処

10

20

30

40

50

理において容量外プログラムを呼び出して容量外プログラムに基づく処理を実行し、容量外プログラムに基づく処理の終了後、容量内プログラムに基づく処理に復帰する。

#### 【 0 0 7 0 】

図4に示すように、CPU41aは、原則として容量内プログラムに基づく処理を実行するにあたり、容量内データ領域の容量内データを参照して容量内プログラムに基づく処理を実行するとともに、容量内RAM領域をワークとして使用し、容量内RAM領域の内容を参照及び更新することが可能である。また、CPU41aは、原則として容量外プログラムに基づく処理を実行するにあたり、容量外データ領域の容量外データを参照して容量外プログラムに基づく処理を実行するとともに、容量外RAM領域をワークとして使用し、容量外RAM領域の内容を参照及び更新することが可能である。

10

#### 【 0 0 7 1 】

また、CPU41aは、容量内プログラムに基づく処理を実行するにあたり、容量外RAM領域を更新することはないが、容量外RAM領域を参照することは可能であり、容量外プログラムに基づく処理を実行するにあたり、容量内RAM領域を更新することはないが、容量内RAM領域を参照することは可能である。

#### 【 0 0 7 2 】

##### [ レジスタについて ]

メイン制御部41は、メインCPU41aが演算を行うために用いられる複数のレジスタを備える。当該複数のレジスタは、主に表レジスタ、裏レジスタ、共通レジスタを含む。表レジスタと裏レジスタは、互いに対の関係にあり、表レジスタ使用時には裏レジスタが使用不可であり、裏レジスタ使用時には表レジスタが使用不可である。また、表レジスタを反転させることで裏レジスタが使用可能となり、裏レジスタを反転させることで表レジスタが使用可能となる。また、共通レジスタは、表レジスタが使用されている場合にも裏レジスタが使用されている場合にも使用可能である。

20

#### 【 0 0 7 3 】

表レジスタには、Aレジスタ、Fレジスタ、汎用レジスタ（Bレジスタ、Cレジスタ（Bレジスタ、CレジスタをまとめてBCレジスタと呼ぶ。）、Dレジスタ、Eレジスタ（Dレジスタ、EレジスタをまとめてDEレジスタと呼ぶ。）、Hレジスタ、Lレジスタ（Hレジスタ、LレジスタをまとめてHLレジスタと呼ぶ。））、Qレジスタが含まれる。Aレジスタ、汎用レジスタは、演算に用いられる値が格納され、Fレジスタは、演算結果に応じたフラグが格納され、Qレジスタは、特殊命令においてアドレスを指定する際の上位アドレスが格納される。

30

#### 【 0 0 7 4 】

裏レジスタには、表レジスタのAレジスタ、Fレジスタ、汎用レジスタと対となる、A'レジスタ、F'レジスタ、汎用レジスタ（B'レジスタ、C'レジスタ（B'レジスタ、C'レジスタをまとめてB'C'レジスタと呼ぶ。）、D'レジスタ、E'レジスタ（D'レジスタ、E'レジスタをまとめてDE'レジスタと呼ぶ。）、H'レジスタ、L'レジスタ（H'レジスタ、L'レジスタをまとめてHL'レジスタと呼ぶ。））が含まれる。A'レジスタ、汎用レジスタは、演算に用いられる値が格納され、F'レジスタは、演算結果に応じたフラグが格納される。

40

#### 【 0 0 7 5 】

共通レジスタには、Iレジスタ、Rレジスタ、IXレジスタ、IYレジスタ、SPレジスタ、PCレジスタが含まれる。Iレジスタは、割込発生時にジャンプするアドレス（割込ベクタ）の上位アドレスが格納され、Rレジスタは、メモリをリフレッシュするタイミングをカウントする値が格納され、IXレジスタ、IYレジスタは、演算に用いられる値が格納され、SPレジスタは、スタック領域を特定するためのスタックポインタの値が格納され、PCレジスタは、実行中のプログラムのアドレスを示すプログラムカウンタの値が格納される。

#### 【 0 0 7 6 】

##### [ メイン制御部が実行する各種処理について ]

50

次に、メイン制御部41が実行する各種処理について説明する。図6に示すように、メイン制御部41は、スロットマシン1を制御するための処理として基本処理と、割込処理を実行可能である。

#### 【0077】

基本処理は、制御状態が移行するまで当該制御状態に応じた処理を繰り返しループする処理であり、メインルーチン（基本）と、メインルーチン（基本）から呼び出される複数種類のサブルーチン（基本）と、から構成されている。

#### 【0078】

メインルーチン（基本）は、遊技の進行に伴い複数の制御状態を段階的に移行させる処理であり、プログラムの進行に応じて、複数種類のサブルーチン（基本）の中からいずれかの種類のサブルーチン（基本）を呼び出すことが可能である。

10

#### 【0079】

サブルーチン（基本）は、メインルーチン（基本）に呼び出されることで開始し、当該サブルーチン（基本）が終了することでメインルーチン（基本）の呼出元に復帰させる。

#### 【0080】

また、図7に示すように、基本処理は、容量内プログラムによる容量内処理（基本）と、容量外プログラムによる容量外処理（基本）と、から構成されている。

20

#### 【0081】

容量内処理（基本）は、プログラムの進行に応じて、複数種類の容量外処理（基本）の中からいずれかの種類の容量外処理（基本）を呼び出すことが可能である。

#### 【0082】

容量外処理（基本）は、容量内処理（基本）に呼び出されることで開始し、当該容量外処理（基本）が終了することで容量内処理（基本）の呼出元に復帰させる。

#### 【0083】

容量外処理（基本）は、メインルーチン（容量外・基本）と、メインルーチン（容量外・基本）から呼び出される複数種類のサブルーチン（容量外・基本）と、から構成されている。

#### 【0084】

メインルーチン（容量外・基本）は、プログラムの進行に応じて、複数種類のサブルーチン（容量外・基本）の中からいずれかの種類のサブルーチン（容量外・基本）を呼び出すことが可能である。

30

#### 【0085】

サブルーチン（容量外・基本）は、メインルーチン（容量外・基本）に呼び出されることで開始し、当該サブルーチン（容量外・基本）が終了することでメインルーチン（容量外・基本）の呼出元に復帰させる。

#### 【0086】

割込処理は、タイマ割込が発生する毎に基本処理に割り込んで実行され、当該割込処理が終了することで基本処理の割込元に復帰させる処理であり、メインルーチン（割込）と、メインルーチン（割込）から呼び出される複数種類のサブルーチン（割込）と、から構成されている。

40

#### 【0087】

メインルーチン（割込）は、プログラムの進行に応じて、複数種類のサブルーチン（割込）の中からいずれかの種類のサブルーチン（割込）を呼び出すことが可能である。

#### 【0088】

サブルーチン（割込）は、メインルーチン（割込）に呼び出されることで開始し、当該サブルーチン（割込）が終了することでメインルーチン（割込）の呼出元に復帰させる。

#### 【0089】

また、図8に示すように、割込処理は、容量内プログラムによる容量内処理（割込）と、容量外プログラムによる容量外処理（割込）と、から構成されている。

#### 【0090】

50

容量内処理（割込）は、プログラムの進行に応じて、複数種類の容量外処理（割込）の中からいずれかの種類の容量外処理（割込）を呼び出すことが可能である。

【0091】

容量外処理（割込）は、容量内処理（割込）に呼び出されことで開始し、当該容量外処理（割込）が終了することで容量内処理（割込）の呼出元に復帰させる。

【0092】

容量外処理（割込）は、メインルーチン（容量外・割込）と、メインルーチン（容量外・割込）から呼び出される複数種類のサブルーチン（容量外・割込）と、から構成されている。

【0093】

メインルーチン（容量外・割込）は、プログラムの進行に応じて、複数種類のサブルーチン（容量外・割込）の中からいずれかの種類のサブルーチン（容量外・割込）を呼び出すことが可能である。

【0094】

サブルーチン（容量外・割込）は、メインルーチン（容量外・割込）に呼び出されことで開始し、当該サブルーチン（容量外・割込）が終了することでメインルーチン（容量外・割込）の呼出元に復帰させる。

【0095】

[ 基本処理及び割込処理において使用されるレジスタについて ]

次に、基本処理及び割込処理の実行時にメイン制御部41が使用するレジスタについて説明する。

【0096】

図6に示すように、メイン制御部41は、基本処理におけるメインルーチン（基本）の実行時に、表レジスタと共にレジスタを使用して各種処理を実行する。詳しくは、メインルーチン（基本）において、表レジスタのうち、Aレジスタ、Fレジスタ、BCレジスタ、DEレジスタ、HLレジスタ、QLレジスタ、すなわち表レジスタに含まれる全てのレジスタを使用する。また、メインルーチン（基本）において、共通レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、IXレジスタ、RXレジスタ、SPレジスタ、PCレジスタを使用し、IYレジスタを使用しない。

【0097】

また、メイン制御部41は、基本処理におけるサブルーチン（基本）の実行時に、表レジスタと共にレジスタを使用して各種処理を実行する。詳しくは、サブルーチン（基本）において、表レジスタのうち、Aレジスタ、Fレジスタ、BCレジスタ、DEレジスタ、HLレジスタ、QLレジスタ、すなわち表レジスタに含まれる全てのレジスタを使用する。また、サブルーチン（基本）において、共通レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、IXレジスタ、RXレジスタ、SPレジスタ、PCレジスタを使用し、IYレジスタを使用しない。

【0098】

図6に示すように、メイン制御部41は、基本処理の実行中にタイマ割込が発生し、実行中の基本処理に割り込んで割込処理が開始すると、まず使用するレジスタを表レジスタから裏レジスタに交換する。

【0099】

メイン制御部41は、割込処理におけるメインルーチン（割込）の実行時に、裏レジスタと共にレジスタを使用して各種処理を実行する。詳しくは、メインルーチン（割込）において、裏レジスタのうち、A'レジスタ、F'レジスタ、B'C'レジスタ、D'E'レジスタ、H'L'レジスタ、すなわち裏レジスタに含まれる全てのレジスタを使用する。また、メインルーチン（割込）において、共通レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、RXレジスタ、SPレジスタ、PCレジスタを使用し、IXレジスタ、IYレジスタを使用しない。

【0100】

10

20

30

40

50

また、メイン制御部41は、使用するレジスタを表レジスタから裏レジスタに交換すると、前回の割込処理で使用されていた裏レジスタの値が格納された状態となるが、今回の割込処理では、前回の割込処理で使用されていた裏レジスタの値を使用せず、改めて裏レジスタに必要な値を格納する。

#### 【0101】

また、メイン制御部41は、割込処理におけるサブルーチン（割込）の実行時に、裏レジスタと共にレジスタを使用して各種処理を実行する。詳しくは、サブルーチン（割込）において、裏レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、A'レジスタ、F'レジスタ、B'C'レジスタ、H'L'レジスタを使用し、D'E'レジスタを使用しない。また、サブルーチン（割込）において、共通レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、Rレジスタ、IYレジスタ、SPレジスタ、PCレジスタを使用し、IXレジスタ、IXレジスタを使用しない。 10

#### 【0102】

また、メイン制御部41は、割込処理におけるメインルーチン（割込）が終了すると、使用するレジスタを裏レジスタから表レジスタに交換し、タイマ割込発生時に実行していた基本処理に復帰する。

#### 【0103】

このように本実施例では、基本処理において表レジスタを使用し、基本処理に割り込んで実行される割込処理において表レジスタから交換した裏レジスタを使用する。また、基本処理が実行されるときにも、割込処理が実行されるときにも、IYレジスタを使用可能であるが、IYレジスタは割込処理において使用され、基本処理では使用されないので、基本処理と割込処理との間ににおいてIYレジスタに格納されるデータが混同してしまうことを防止できる。 20

#### 【0104】

また、本実施例では、基本処理が実行されるときにも、割込処理が実行されるときにも、IXレジスタ及びIYレジスタからなる複数のレジスタを使用可能であるが、IXレジスタ及びIYレジスタのうちIXレジスタは基本処理に使用され、IYレジスタは基本処理に使用されないため、基本処理と割込処理との間ににおいて、IXレジスタ及びIYレジスタからなる複数のレジスタのうち少なくともIYレジスタに格納されるデータが混同してしまうことを防止できる。 30

#### 【0105】

尚、本実施例では、IXレジスタ及びIYレジスタからなる複数のレジスタのうちIXレジスタを基本処理で使用する構成であるが、IXレジスタ及びIYレジスタからなる複数のレジスタのいずれも基本処理に使用されない構成としても良く、このような構成とすることで、基本処理を実行するときにも、割込処理を実行するときにも使用可能なIXレジスタ及びIYレジスタのいずれも基本処理では使用されないので、基本処理と割込処理との間ににおいてIXレジスタ及びIYレジスタからなる複数のレジスタに格納されるデータが混同してしまうことを防止できる。

#### 【0106】

本実施例では、基本処理において表レジスタを使用し、基本処理に割り込んで実行される割込処理において表レジスタから交換した裏レジスタを使用する。また、基本処理が実行されるときにも、割込処理が実行されるときにも、IXレジスタを使用可能であるが、IXレジスタは基本処理において使用され、割込処理では使用されないので、基本処理と割込処理との間ににおいてIXレジスタに格納されるデータが混同してしまうことを防止できる。 40

#### 【0107】

また、本実施例では、基本処理が実行されるときにも、割込処理が実行されるときにも、IXレジスタ及びIYレジスタからなる複数のレジスタを使用可能であるが、IXレジスタ及びIYレジスタのうちIYレジスタは割込処理に使用され、IXレジスタは割込処理に使用されないため、基本処理と割込処理との間ににおいて、IXレジスタ及びIYレジ 50

スタからなる複数のレジスタのうち少なくとも I X レジスタに格納されるデータが混同してしまうことを防止できる。

【 0 1 0 8 】

尚、本実施例では、I X レジスタ及び I Y レジスタからなる複数のレジスタのうち I Y レジスタを割込処理で使用する構成であるが、I X レジスタ及び I Y レジスタからなる複数のレジスタのいずれも割込処理に使用されない構成としても良く、このような構成とすることで、基本処理を実行するときにも、割込処理を実行するときにも使用可能な I X レジスタ及び I Y レジスタのいずれも割込処理では使用しないので、基本処理と割込処理との間において I X レジスタ及び I Y レジスタからなる複数のレジスタに格納されるデータが混同してしまうことを防止できる。

10

【 0 1 0 9 】

また、本実施例では、割込処理を実行するときに、使用するレジスタを表レジスタから裏レジスタに交換すると、前回の割込処理で使用されていた裏レジスタの値が格納された状態となるが、今回の割込処理では、前回の割込処理で使用されていた裏レジスタの値を使用せず、改めて裏レジスタに必要な値を格納するので、意図しない値で割込処理が実行されてしまうことを防止できる。

【 0 1 1 0 】

本実施例では、割込処理は、メインルーチン（割込）と、メインルーチン（割込）から呼び出されて実行されるサブルーチン（割込）と、から構成されるとともに、割込処理において使用される複数のレジスタのうち I Y レジスタは、サブルーチン（割込）で使用され、メインルーチン（割込）で使用されないため、メインルーチン（割込）とサブルーチン（割込）の間で I Y レジスタに格納されるデータが混同してしまうことを防止できる。

20

【 0 1 1 1 】

また、メインルーチン（割込）から呼び出されるサブルーチン（割込）は、複数種類のサブルーチン（割込）を含んでおり、I Y レジスタは、複数種類のサブルーチン（割込）の全てで使用されるのではなく、いずれかの種類のサブルーチン（割込）で使用される。このため、メインルーチン（割込）と I Y レジスタを使用するサブルーチン（割込）との間で I Y レジスタに格納されるデータが混同してしまうことを防止できる。

【 0 1 1 2 】

尚、本実施例では、I Y レジスタは、一部の種類のサブルーチン（割込）において使用される構成であるが、全ての種類のサブルーチン（割込）において使用される構成としても良く、このような構成においても、メインルーチン（割込）とサブルーチン（割込）との間で I Y レジスタに格納されるデータが混同してしまうことを防止できる。

30

【 0 1 1 3 】

また、本実施例では、割込処理が、メインルーチン（割込）と、メインルーチン（割込）から呼び出されて実行されるサブルーチン（割込）と、から構成されるとともに、割込処理において使用される複数のレジスタのうち I Y レジスタは、サブルーチン（割込）で使用され、メインルーチン（割込）で使用されない構成であるが、基本処理において使用される複数のレジスタのうち所定レジスタが、基本処理を構成するサブルーチン（基本）において使用され、メインルーチン（基本）で使用されない構成としても良く、このような構成とすることで、メインルーチン（基本）とサブルーチン（基本）の間で所定レジスタに格納されるデータが混同してしまうことを防止できる。

40

【 0 1 1 4 】

本実施例では、割込処理は、メインルーチン（割込）と、メインルーチン（割込）から呼び出されて実行されるサブルーチン（割込）と、から構成されるとともに、割込処理において使用される複数のレジスタのうち D ' E ' レジスタは、メインルーチン（割込）で使用され、サブルーチン（割込）で使用されないため、メインルーチン（割込）とサブルーチン（割込）の間で D ' E ' レジスタに格納されるデータが混同してしまうことを防止できる。

【 0 1 1 5 】

50

また、メインルーチン（割込）から呼び出されるサブルーチン（割込）は、複数種類のサブルーチン（割込）を含んでおり、D'E'レジスタは、いずれの種類のサブルーチン（割込）においても使用されない。このため、メインルーチン（割込）といずれの種類のサブルーチン（割込）との間においてもD'E'レジスタに格納されるデータが混同してしまうことを防止できる。

#### 【0116】

尚、本実施例では、D'E'レジスタは、いずれの種類のサブルーチン（割込）においても使用されない構成であるが、特定の種類のサブルーチン（割込）において使用されず、他の種類のサブルーチン（割込）において使用される構成としても良く、このような構成においても、メインルーチン（割込）と特定の種類のサブルーチン（割込）との間でD'E'レジスタに格納されるデータが混同してしまうことを防止できる。

10

#### 【0117】

また、本実施例では、割込処理が、メインルーチン（割込）と、メインルーチン（割込）から呼び出されて実行されるサブルーチン（割込）と、から構成されるとともに、割込処理において使用される複数のレジスタのうちD'E'レジスタは、メインルーチン（割込）で使用され、サブルーチン（割込）で使用されない構成であるが、基本処理において使用される複数のレジスタのうち特定レジスタが、基本処理を構成するメインルーチン（基本）において使用され、サブルーチン（基本）で使用されない構成としても良く、このような構成とすることで、メインルーチン（基本）とサブルーチン（基本）の間で特定レジスタに格納されるデータが混同してしまうことを防止できる。

20

#### 【0118】

[容量内処理及び容量外処理において使用されるレジスタについて]

次に、容量内処理及び容量外処理の実行時にメイン制御部41が使用するレジスタについて説明する。

#### 【0119】

図7に示すように、メイン制御部41は、容量内処理（基本）の実行時に、表レジスタと共にレジスタを使用して各種処理を実行する。詳しくは、容量内処理（基本）において、表レジスタのうち、Aレジスタ、Fレジスタ、B Cレジスタ、D Eレジスタ、H Lレジスタ、Qレジスタ、すなわち表レジスタに含まれる全てのレジスタを使用する。また、容量内処理（基本）において、共通レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、Iレジスタ、Rレジスタ、I Xレジスタ、S Pレジスタ、P Cレジスタを使用し、I Yレジスタを使用しない。

30

#### 【0120】

図7に示すように、メイン制御部41は、容量外処理（基本）を実行する場合に、容量内処理（基本）からメインルーチン（容量外・基本）を呼び出す。

#### 【0121】

メイン制御部41は、メインルーチン（容量外・基本）を開始すると、まずS Pレジスタに格納されている容量内スタックポインタの値を容量外RAM領域の所定領域に退避させた後、S Pレジスタに容量外スタック領域の0段目を示す値を格納する。これにより、データを退避する領域が容量内スタック領域から容量外スタック領域に切り替わる。

40

#### 【0122】

その後、表レジスタ及び共通レジスタの全ての値を、容量外スタック領域のうち容量外スタックポインタが示す領域に所定の順序で退避させる。

#### 【0123】

メイン制御部41は、メインルーチン（容量外・基本）の実行時に、表レジスタと共にレジスタを使用して各種演算を実行する。詳しくは、メインルーチン（容量外・基本）において、表レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、Aレジスタ、Fレジスタ、B Cレジスタ、H Lレジスタ、Qレジスタを使用し、D Eレジスタを使用しない。また、メインルーチン（容量外・基本）において、共通レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、Iレジスタ、Rレジスタ、S Pレジスタ、P Cレジスタ、

50

P C レジスタを使用し、I X レジスタ、I Y レジスタを使用しない。

【0124】

また、メイン制御部41は、メインルーチン（容量外・基本）において、サブルーチン（容量外・基本）を呼び出すことでサブルーチン（容量外・基本）を実行する。この際、容量外スタック領域のうちS P レジスタに格納された値が示す領域に呼出元のアドレスが格納される。また、サブルーチン（容量外・基本）においても容量外スタック領域にデータを退避することがあり、容量外スタック領域は最大N段使用されることとなり、この際、S P レジスタに格納されている容量外スタックポインタは、容量外スタック領域のうちN段目の領域を示す値となる。

【0125】

図7に示すように、メイン制御部41は、サブルーチン（容量外・基本）の実行時に、表レジスタと共にレジスタを使用して各種処理を実行する。詳しくは、サブルーチン（容量外・基本）において、表レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、A レジスタ、F レジスタ、B C レジスタ、H L レジスタ、Q レジスタを使用し、D E レジスタを使用しない。また、サブルーチン（容量外・基本）において、共通レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、I レジスタ、R レジスタ、S P レジスタ、P C レジスタを使用し、I X レジスタ、I Y レジスタを使用しない。

【0126】

図7に示すように、メイン制御部41は、メインルーチン（容量外・基本）を終了するときに、容量外スタック領域に退避させていた表レジスタ及び共通レジスタの全ての値を全て復帰させる。これにより、容量外スタック領域に退避していたデータは全て復帰することとなり、容量外スタック領域は空となる。その後、メイン制御部41は、容量外RAM領域の所定領域に退避させた容量内スタックポインタの値をS P レジスタに復帰させる。これにより、データを退避する領域が、容量外スタック領域から容量内スタック領域に切り替わる。そして、メインルーチン（容量外・基本）を終了させて容量内処理（基本）における呼出元に復帰する。

【0127】

図8に示すように、メイン制御部41は、容量内処理（割込）の実行時に、裏レジスタと共にレジスタを使用して各種処理を実行する。詳しくは、容量内処理（割込）において、裏レジスタのうち、A' レジスタ、F' レジスタ、B' C' レジスタ、D' E' レジスタ、H 30L' レジスタ、すなわち裏レジスタに含まれる全てのレジスタを使用する。また、容量内処理（割込）において、共通レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、R レジスタ、S P レジスタ、P C レジスタを使用し、I レジスタ、I X レジスタ、I Y レジスタを使用しない。

【0128】

図8に示すように、メイン制御部41は、容量外処理（割込）を実行する場合に、容量内処理（割込）からメインルーチン（容量外・割込）を呼び出す。

【0129】

メイン制御部41は、メインルーチン（容量外・割込）を開始すると、まずS P レジスタに格納されている容量内スタックポインタの値を容量外RAM領域の所定領域に退避させた後、S P レジスタに容量外スタック領域の0段目を示す値を格納する。これにより、データを退避する領域が容量内スタック領域から容量外スタック領域に切り替わる。

【0130】

その後、裏レジスタと共にレジスタの全ての値を、容量外スタック領域のうち容量外スタックポインタが示す領域に所定の順序で退避させる。

【0131】

メイン制御部41は、メインルーチン（容量外・割込）の実行時に、裏レジスタと共にレジスタを使用して各種処理を実行する。詳しくは、裏レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、A' レジスタ、F' レジスタ、B' C' レジスタ、H' L' レジスタを使用し、D' E' レジスタを使用しない。また、共通レジスタに含まれる全てのレ

10

20

40

50

ジスタを使用可能であるが、そのうち、Rレジスタ、SPレジスタ、PCレジスタを使用し、Iレジスタ、IXレジスタ、IYレジスタを使用しない。

【0132】

また、メイン制御部41は、メインルーチン（容量外・割込）において、サブルーチン（容量外・割込）を呼び出すことでサブルーチン（容量外・割込）を実行する。この際、容量外スタック領域のうちSPレジスタに格納された値が示す領域に呼出元のアドレスが格納される。また、サブルーチン（容量外・割込）においても容量外スタック領域にデータを退避することがあり、容量外スタック領域は最大N段使用されることとなり、この際、SPレジスタに格納されている容量外スタックポインタは、容量外スタック領域のうちN段目の領域を示す値となる。

10

【0133】

図8に示すように、メイン制御部41は、サブルーチン（容量外・割込）の実行時に、裏レジスタと共にレジスタを使用して各種処理を実行する。詳しくは、サブルーチン（容量外・割込）においては、裏レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、A'レジスタ、F'レジスタ、B'C'レジスタ、H'L'レジスタを使用し、D'E'レジスタを使用しない。また、共通レジスタに含まれる全てのレジスタを使用可能であるが、そのうち、Rレジスタ、SPレジスタ、PCレジスタを使用し、Iレジスタ、IXレジスタ、IYレジスタを使用しない。

20

【0134】

図8に示すように、メイン制御部41は、メインルーチン（容量外・基本）を終了するときに、容量外スタック領域に退避させていた裏レジスタ及び共通レジスタの全ての値を全て復帰させる。これにより、容量外スタック領域に退避していたデータは全て復帰することとなり、容量外スタック領域は空となる。その後、メイン制御部41は、容量外RAM領域の所定領域に退避させた容量内スタックポインタの値をSPレジスタに復帰させる。これにより、データを退避する領域が、容量外スタック領域から容量内スタック領域に切り替わる。そして、当該メインルーチン（容量外・割込）を終了させて容量内処理（割込）に復帰する。

20

【0135】

このように本実施例では、基本処理において、容量内プログラムによる容量内処理（基本）と、容量外プログラムによる容量外処理（基本）と、を実行可能であり、容量内処理（基本）から容量外処理（基本）を呼び出して実行するときに、まず全てのレジスタに格納されている値をRAM41cにおける容量外スタック領域に退避させ、容量外処理（基本）を終了するときに、容量外スタック領域に退避させた全ての値を対応する全てのレジスタに復帰させる。

30

【0136】

また、容量内処理（基本）を実行するときには、Aレジスタ、Fレジスタ、BCレジスタ、DEレジスタ、HLレジスタ、Qレジスタ、Iレジスタ、Rレジスタ、SPレジスタ、PCレジスタ、すなわち13のレジスタを使用するのに対し、容量外処理（基本）を実行するときには、Aレジスタ、Fレジスタ、BCレジスタ、HLレジスタ、Iレジスタ、Rレジスタ、SPレジスタ、PCレジスタ、すなわち10のレジスタを使用する。このため、容量外処理（基本）では、容量内処理（基本）が使用する複数のレジスタのうち一部のレジスタのみを使用し、容量外処理（基本）を実行するときの方が、容量内処理（基本）を実行するときよりも使用されるレジスタの数が少ないので、容量外処理（基本）の実行による誤ったデータの使用を防止できる。

40

【0137】

尚、本実施例では、容量外処理（基本）では、容量内処理（基本）が使用する複数のレジスタのうち一部のレジスタのみを使用することで、容量外処理（基本）を実行するときの方が、容量内処理（基本）を実行するときよりも使用されるレジスタの数が少なくなる構成であるが、容量外処理（基本）と、容量内処理（基本）と、でそれぞれ別のレジスタを使用するとともに、このような構成において、容量内処理（基本）が使用するレジスタ

50

の数よりも、容量外処理（基本）が使用するレジスタの数が少ない構成としても良く、このような構成においても、容量内処理（基本）を実行するときよりも使用されるレジスタの数が少ないので、容量外処理（基本）の実行による誤ったデータの使用を防止できる。

#### 【0138】

また、本実施例では、割込処理において、容量内プログラムによる容量内処理（割込）と、容量外プログラムによる容量外処理（割込）と、を実行可能であり、容量内処理（割込）から容量外処理（割込）を呼び出して実行するときに、まず全てのレジスタに格納されている値をRAM41cにおける容量外スタック領域に退避させ、容量外処理（割込）を終了するときに、容量外スタック領域に退避させた全ての値を対応する全てのレジスタに復帰させる。

10

#### 【0139】

また、容量内処理（割込）を実行するときには、A'レジスタ、F'レジスタ、B'、C'レジスタ、D'、E'レジスタ、H'、L'レジスタ、Rレジスタ、SPレジスタ、PCレジスタ、すなわち11のレジスタを使用するのに対し、容量外処理（割込処理）を実行するときには、A'レジスタ、F'レジスタ、B'、C'レジスタ、H'、L'レジスタ、Rレジスタ、SPレジスタ、PCレジスタ、すなわち9のレジスタを使用する。このため、容量外処理（割込）では、容量内処理（割込）が使用する複数のレジスタのうち一部のレジスタのみを使用し、容量外処理（割込）を実行する方が、容量内処理（割込）を実行するときよりも使用されるレジスタの数が少ないので、容量外処理（割込）の実行による誤ったデータの使用を防止できる。

20

#### 【0140】

尚、本実施例では、容量外処理（割込）では、容量内処理（割込）が使用する複数のレジスタのうち一部のレジスタのみを使用することで、容量外処理（割込）を実行する方が、容量内処理（割込）を実行するときよりも使用されるレジスタの数が少なくなる構成であるが、容量外処理（割込）と、容量内処理（割込）と、でそれぞれ別のレジスタを使用するとともに、このような構成において、容量内処理（割込）が使用するレジスタの数よりも、容量外処理（割込）が使用するレジスタの数が少ない構成としても良く、このような構成においても、容量内処理（割込）を実行するときよりも使用されるレジスタの数が少ないので、容量外処理（割込）の実行による誤ったデータの使用を防止できる。

30

#### 【0141】

本実施例では、容量内プログラムによる容量内処理と、容量外プログラムによる容量外処理と、を実行可能であり、容量内処理から容量外処理を呼び出して実行するときにSPレジスタに格納されている容量内スタックポインタの値を退避し、容量外スタック領域を示す値に切り替えることによって、データの退避先を容量内スタック領域から容量外スタック領域に切り替える。また、容量外処理（基本処理）を終了するときに、退避していた容量内スタックポインタの値をSPレジスタに戻すことによって、データの退避先を容量外スタック領域から容量内スタック領域に切り替える。

#### 【0142】

そして、容量外処理を終了するときに、容量外処理の実行中に容量外スタック領域に退避させたデータを全て復帰させてから、データの退避先を容量外スタック領域から容量内スタック領域に切り替えるので、前回実行した容量外処理で使用されていたデータが退避したまま、さらに容量外処理が実行されることがなく、前回実行した容量外処理で使用されたデータと、今回実行する容量外処理で使用されるデータと、が混同してしまうことを防止できる。

40

#### 【0143】

また、容量内処理から呼び出される容量外処理は、複数種類の容量外処理を含んでおり、いずれの種類の容量外処理であっても、容量外処理を終了するときに、容量外処理の実行中に容量外スタック領域に退避させたデータを全て復帰させてから、データの退避先を容量外スタック領域から容量内スタック領域に切り替えるので、容量外処理の種類に関わらず、前回実行した容量外処理で使用されていたデータが退避したまま、さらに容量外処

50

理が実行されることはなく、前回実行した容量外処理で使用されたデータと、今回実行する容量外処理で使用されるデータと、が混同してしまうことを防止できる。

#### 【0144】

また、容量外処理の種類に関わらず、容量外処理を終了するときには、容量外スタック領域にはデータが格納されていない状態となるため、容量外処理を開始するときに、前回の容量外処理の終了時に設定されていた容量外スタックポインタの値を復帰させる必要がなく、容量外スタックポインタの値として常に容量外スタック領域の0段目を示す値を設定すれば良い。

#### 【0145】

##### [レジスタの変形例について]

次に、CPU41aが演算を行うために用いられる複数のレジスタの変形例について、図9、図10に基づいて説明する。

#### 【0146】

図5～図8で示した例では、複数のレジスタは、主に表レジスタ、裏レジスタ、共通レジスタを含み、基本処理であれば容量内処理であっても容量外処理であっても表レジスタ及び共通レジスタが使用され、割込処理であれば容量内処理であっても容量外処理であっても裏レジスタ及び共通レジスタが使用される構成であったが、図9、図10で示す変形例では、複数のレジスタは、容量内レジスタ、容量外レジスタ、共通レジスタを含む。

#### 【0147】

容量内レジスタは、一組の表レジスタ及び裏レジスタを備え、容量外レジスタは、容量内レジスタが備えるものとは異なる一組の表レジスタ及び裏レジスタを備える。

#### 【0148】

そして、メイン制御部41は、容量内処理では、容量内レジスタを使用し、容量外処理においては、使用するレジスタを容量内レジスタから容量外レジスタに交換するとともに、容量外処理の終了時に、使用するレジスタを容量外レジスタから容量内レジスタに戻すこと、容量内レジスタは容量内処理で使用され、容量外レジスタは容量外処理で使用されることとなる。

#### 【0149】

また、共通レジスタは、容量内処理でも容量外処理でも使用可能な構成である。

#### 【0150】

図10に示すように、共通レジスタのうちIXレジスタ及びIYレジスタは、容量内処理においても容量外処理においても使用可能であるが、IXレジスタ及びIYレジスタのうちIXレジスタは、容量内処理において使用され、容量外処理において使用されない構成となっている。また、IXレジスタ及びIYレジスタのうちIYレジスタは、容量外処理において使用され、容量内処理において使用されない構成となっている。

#### 【0151】

このように、複数のレジスタの変形例では、複数のレジスタは、容量内処理で使用される容量内レジスタ、容量外処理で使用される容量外レジスタ、容量内処理でも容量外処理でも使用可能な共通レジスタを含み、容量内処理において容量内レジスタを使用し、容量内処理から呼び出される容量外処理において容量外レジスタを使用する。

#### 【0152】

容量内処理でも容量外処理でもIXレジスタ及びIYレジスタからなる複数のレジスタを使用可能であるが、IXレジスタ及びIYレジスタからなる複数のレジスタのうちIXレジスタは容量内処理において使用され、容量外処理では使用されないので、容量内処理と容量外処理との間においてIXレジスタに格納されるデータが混同してしまうことを防止できる。

#### 【0153】

また、容量内処理でも容量外処理でもIXレジスタ及びIYレジスタからなる複数のレジスタを使用可能であるが、IXレジスタ及びIYレジスタからなる複数のレジスタのうちIYレジスタは容量外処理において使用され、容量内処理では使用されないので、容量

10

20

30

40

50

内処理と容量外処理との間において I Y レジスタに格納されるデータが混同してしまうことを防止できる。

【 0 1 5 4 】

尚、 I X レジスタ及び I Y レジスタからなる複数のレジスタのうち I X レジスタを容量内処理のみで使用し、 I Y レジスタを容量外処理のみで使用する構成であるが、 I X レジスタ及び I Y レジスタからなる複数のレジスタを容量内処理のみに使用する構成、または I X レジスタ及び I Y レジスタからなる複数のレジスタを容量外処理のみに使用する構成としても良く、このような構成とすることで、容量内処理と容量外処理との間において I X レジスタ及び I Y レジスタからなる複数のレジスタに格納されるデータが混同してしまうことを防止できる。

10

【 0 1 5 5 】

[ 作用効果 1 ]

本実施例では、割込処理は、メインルーチン（割込）と、メインルーチン（割込）から呼び出されて実行されるサブルーチン（割込）と、から構成されるとともに、割込処理において使用される複数のレジスタのうち I Y レジスタは、サブルーチン（割込）で使用され、メインルーチン（割込）で使用されないため、メインルーチン（割込）とサブルーチン（割込）の間で I Y レジスタに格納されるデータが混同してしまうことを防止できる。

【 0 1 5 6 】

また、本実施例では、メインルーチン（割込）から呼び出されるサブルーチン（割込）は、複数種類のサブルーチン（割込）を含んでおり、 I Y レジスタは、複数種類のサブルーチン（割込）の全てで使用されるのではなく、いずれかの種類のサブルーチン（割込）で使用される。このため、メインルーチン（割込）と I Y レジスタを使用するサブルーチン（割込）との間で I Y レジスタに格納されるデータが混同してしまうことを防止できる。

20

【 0 1 5 7 】

また、本実施例では、割込処理は、タイマ割込が発生する毎に基本処理に割り込んで実行され、 I Y レジスタは、サブルーチン（割込）で使用され、メインルーチン（割込）で使用されないため、割込処理の実行中にメインルーチン（割込）と I Y レジスタを使用するサブルーチン（割込）との間で I Y レジスタに格納されるデータが混同してしまうことを防止できる。

【 0 1 5 8 】

30

本実施例では、割込処理は、メインルーチン（割込）と、メインルーチン（割込）から呼び出されて実行されるサブルーチン（割込）と、から構成されるとともに、割込処理において使用される複数のレジスタのうち D ' E ' レジスタは、メインルーチン（割込）で使用され、サブルーチン（割込）で使用されないため、メインルーチン（割込）とサブルーチン（割込）の間で D ' E ' レジスタに格納されるデータが混同してしまうことを防止できる。

【 0 1 5 9 】

また、本実施例では、メインルーチン（割込）から呼び出されるサブルーチン（割込）は、複数種類のサブルーチン（割込）を含んでおり、 D ' E ' レジスタは、いずれの種類のサブルーチン（割込）においても使用されない。このため、メインルーチン（割込）といずれの種類のサブルーチン（割込）との間においても D ' E ' レジスタに格納されるデータが混同してしまうことを防止できる。

40

【 0 1 6 0 】

また、本実施例では、割込処理は、タイマ割込が発生する毎に基本処理に割り込んで実行され、 D ' E ' レジスタは、メインルーチン（割込）で使用され、サブルーチン（割込）で使用されないため、割込処理の実行中にメインルーチン（割込）とサブルーチン（割込）との間で D ' E ' レジスタに格納されるデータが混同してしまうことを防止できる。

【 0 1 6 1 】

[ 作用効果 2 ]

本実施例では、基本処理において表レジスタを使用し、基本処理に割り込んで実行され

50

る割込処理において表レジスタから交換した裏レジスタを使用する。また、基本処理が実行されるときにも、割込処理が実行されるときにも、IXレジスタを使用可能であるが、IXレジスタは基本処理において使用され、割込処理では使用されないので、基本処理と割込処理との間においてIXレジスタに格納されるデータが混同してしまうことを防止できる。

#### 【0162】

また、本実施例では、基本処理が実行されるときにも、割込処理が実行されるときにも、IXレジスタ及びIYレジスタからなる複数のレジスタを使用可能であるが、IXレジスタ及びIYレジスタのうちIYレジスタは割込処理に使用され、IXレジスタは割込処理に使用されないため、基本処理と割込処理との間において、IXレジスタ及びIYレジスタからなる複数のレジスタのうち少なくともIXレジスタに格納されるデータが混同してしまうことを防止できる。

10

#### 【0163】

また、本実施例では、基本処理が実行されるときにも、割込処理が実行されるときにも、IXレジスタ及びIYレジスタからなる複数のレジスタを使用可能であるが、IXレジスタ及びIYレジスタのいずれも割込処理に使用しない構成としても良く、このような構成とすることで、基本処理を実行するときにも、割込処理を実行するときにも使用可能なIXレジスタ及びIYレジスタのいずれも割込処理では使用しないので、基本処理と割込処理との間においてIXレジスタ及びIYレジスタからなる複数のレジスタに格納されるデータが混同してしまうことを防止できる。

20

#### 【0164】

本実施例では、基本処理において表レジスタを使用し、基本処理に割り込んで実行される割込処理において表レジスタから交換した裏レジスタを使用する。また、基本処理が実行されるときにも、割込処理が実行されるときにも、IYレジスタを使用可能であるが、IYレジスタは割込処理において使用し、基本処理では使用しないので、基本処理と割込処理との間においてIYレジスタに格納されるデータが混同してしまうことを防止できる。

#### 【0165】

また、本実施例では、基本処理が実行されるときにも、割込処理が実行されるときにも、IXレジスタ及びIYレジスタからなる複数のレジスタを使用可能であるが、IXレジスタ及びIYレジスタのうちIXレジスタは基本処理に使用し、IYレジスタは基本処理に使用しないため、基本処理と割込処理との間において、IXレジスタ及びIYレジスタからなる複数のレジスタのうち少なくともIYレジスタに格納されるデータが混同してしまうことを防止できる。

30

#### 【0166】

また、本実施例では、基本処理が実行されるときにも、割込処理が実行されるときにも、IXレジスタ及びIYレジスタからなる複数のレジスタを使用可能であるが、IXレジスタ及びIYレジスタのいずれも基本処理に使用しない構成としても良く、このような構成とすることで、基本処理を実行するときにも、割込処理を実行するときにも使用可能なIXレジスタ及びIYレジスタからなる複数のレジスタのいずれも基本処理では使用されないので、基本処理と割込処理との間においてIXレジスタ及びIYレジスタからなる複数のレジスタに格納されるデータが混同してしまうことを防止できる。

40

#### 【0167】

また、本実施例では、割込処理を実行するときに、使用するレジスタを表レジスタから裏レジスタに交換すると、前回の割込処理で使用されていた裏レジスタの値が格納された状態となるが、今回の割込処理では、前回の割込処理で使用されていた裏レジスタの値を使用せず、改めて裏レジスタに必要な値を格納するので、意図しない値で割込処理が実行されてしまうことを防止できる。

#### 【0168】

##### [作用効果3]

本実施例では、容量内プログラムによる容量内処理と、容量内プログラムから呼び出さ

50

れて実行される容量外プログラムによる容量外処理と、を実行可能であり、容量内処理を実行するときに、まず全てのレジスタに格納されている値を RAM 41c における容量外スタック領域に退避させ、容量外処理を終了するときに、容量外スタック領域に退避させた全ての値を対応する全てのレジスタに復帰させる。

#### 【 0169 】

また、容量外処理を実行するときには、容量内処理が使用する複数のレジスタのうち一部のレジスタのみを使用する。このため、容量外処理では、容量内処理が使用する複数のレジスタのうち一部のレジスタのみを使用し、容量外処理を実行するときの方が、容量内処理を実行するときよりも使用されるレジスタの数が少ないので、容量外処理の実行による誤ったデータの使用を防止できる。

10

#### 【 0170 】

また、本実施例では、基本処理において、容量内プログラムによる容量内処理（基本）と、容量外プログラムによる容量外処理（基本）と、を実行可能であり、容量内処理（基本）から容量外処理（基本）を呼び出して実行するときに、まず全てのレジスタに格納されている値を RAM 41c における容量外スタック領域に退避させ、容量外処理（基本）を終了するときに、容量外スタック領域に退避させた全ての値を対応する全てのレジスタに復帰させる。

#### 【 0171 】

また、容量内処理（基本）を実行するときには、A レジスタ、F レジスタ、B C レジスタ、D E レジスタ、H L レジスタ、Q レジスタ、I レジスタ、R レジスタ、S P レジスタ、P C レジスタ、すなわち 13 のレジスタを使用するのに対し、容量外処理（基本）を実行するときには、A レジスタ、F レジスタ、B C レジスタ、H L レジスタ、I レジスタ、R レジスタ、S P レジスタ、P C レジスタ、すなわち 10 のレジスタを使用する。このため、容量外処理（基本）では、容量内処理（基本）が使用する複数のレジスタのうち一部のレジスタのみを使用し、容量外処理（基本）を実行するときの方が、容量内処理（基本）を実行するときよりも使用されるレジスタの数が少ないので、容量外処理（基本）の実行による誤ったデータの使用を防止できる。

20

#### 【 0172 】

また、本実施例では、割込処理において、容量内プログラムによる容量内処理（割込）と、容量外プログラムによる容量外処理（割込）と、を実行可能であり、容量内処理（割込）から容量外処理（割込）を呼び出して実行するときに、まず全てのレジスタに格納されている値を RAM 41c における容量外スタック領域に退避させ、容量外処理（割込）を終了するときに、容量外スタック領域に退避させた全ての値を対応する全てのレジスタに復帰させる。

30

#### 【 0173 】

また、容量内処理（割込）を実行するときには、A' レジスタ、F' レジスタ、B' C' レジスタ、D' E' レジスタ、H' L' レジスタ、R レジスタ、S P レジスタ、P C レジスタ、すなわち 11 のレジスタを使用するのに対し、容量外処理（割込処理）を実行するときには、A' レジスタ、F' レジスタ、B' C' レジスタ、H' L' レジスタ、R レジスタ、S P レジスタ、P C レジスタ、すなわち 9 のレジスタを使用する。このため、容量外処理（割込）では、容量内処理（割込）が使用する複数のレジスタのうち一部のレジスタのみを使用し、容量外処理（割込）を実行するときの方が、容量内処理（割込）を実行するときよりも使用されるレジスタの数が少ないので、容量外処理（割込）の実行による誤ったデータの使用を防止できる。

40

#### 【 0174 】

##### [ 作用効果 4 ]

本実施例では、容量内プログラムによる容量内処理と、容量外プログラムによる容量外処理と、を実行可能であり、容量内処理から容量外処理を呼び出して実行するときに S P レジスタに格納されている容量内スタックポインタの値を退避し、容量外スタック領域を示す値に切り替えることによって、データの退避先を容量内スタック領域から容量外スタッ

50

ク領域に切り替える。また、容量外処理（基本処理）を終了するときに、退避していた容量内スタックポインタの値をSPレジスタに戻すことによって、データの退避先を容量外スタック領域から容量内スタック領域に切り替える。

【0175】

そして、容量外処理を終了するときに、容量外処理の実行中に容量外スタック領域に退避させたデータを全て復帰させてから、データの退避先を容量外スタック領域から容量内スタック領域に切り替えるので、前回実行した容量外処理で使用されていたデータが退避したまま、さらに容量外処理が実行されることなく、前回実行した容量外処理で使用されたデータと、今回実行する容量外処理で使用されるデータと、が混同してしまうことを防止できる。

10

【0176】

また、容量内処理から呼び出される容量外処理は、複数種類の容量外処理を含んでおり、いずれの種類の容量外処理であっても、容量外処理を終了するときに、容量外処理の実行中に容量外スタック領域に退避させたデータを全て復帰させてから、データの退避先を容量外スタック領域から容量内スタック領域に切り替えるので、容量外処理の種類に関わらず、前回実行した容量外処理で使用されていたデータが退避したまま、さらに容量外処理が実行されることなく、前回実行した容量外処理で使用されたデータと、今回実行する容量外処理で使用されるデータと、が混同してしまうことを防止できる。

【0177】

以上、本発明の実施例を図面により説明してきたが、本発明はこの実施例に限定されるものではなく、本発明の主旨を逸脱しない範囲における変更や追加があっても本発明に含まれることは言うまでもない。

20

【0178】

前記実施例では、本発明を遊技用価値としてメダル並びにクレジットを用いて賭数が設定されるスロットマシンに適用した例について説明したが、遊技用価値として遊技球を用いて賭数を設定するスロットマシンや、遊技用価値としてクレジットのみを使用して賭数を設定する完全クレジット式のスロットマシンに適用しても良い。

【0179】

また、前記実施例及び変形例では、本発明を遊技機の一例であるスロットマシン1に適用する例を示したが、本発明はこれに限定されるものではなく、遊技領域に遊技球を発射することにより遊技を行うパチンコ遊技機、さらには、スロットマシンやパチンコ遊技機以外の一般ゲーム機等、所定の遊技を行う遊技機であれば適用可能である。

30

【符号の説明】

【0180】

- 1 スロットマシン
- 2 L、2 C、2 R リール
- 6 M A X B E T スイッチ
- 7 スタートスイッチ
- 8 L、8 C、8 R ストップスイッチ
- 4 1 メイン制御部
- 9 1 サブ制御部

40

50

## 【図面】

## 【図1】

【図1】



## 【図2】

【図2】



10

20

30

## 【図3】

【図3】

(a)



(b)



## 【図4】

【図4】



40

50

【図5】  
【図5】



【図6】  
【図6】



10

20

30

40

【図7】  
【図7】



【図8】  
【図8】



50

【図9】

【図9】



【図10】

【図10】

(a)容量内処理



(b)容量外処理



 使用  非使用

10

20

30

40

50

---

フロントページの続き

(56)参考文献 特開2019-013346 (JP, A)

特開2017-018410 (JP, A)

特開2018-183289 (JP, A)

(58)調査した分野 (Int.Cl., DB名)

A63F 5/04

A63F 7/02