

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第4001498号  
(P4001498)

(45) 発行日 平成19年10月31日(2007.10.31)

(24) 登録日 平成19年8月24日(2007.8.24)

(51) Int.C1.

F 1

|                    |                  |             |      |
|--------------------|------------------|-------------|------|
| <b>H01L 21/316</b> | <b>(2006.01)</b> | H01L 21/316 | A    |
| <b>H01L 21/318</b> | <b>(2006.01)</b> | H01L 21/318 | A    |
| <b>H01L 29/78</b>  | <b>(2006.01)</b> | H01L 29/78  | 301G |

請求項の数 20 (全 27 頁)

|           |                               |
|-----------|-------------------------------|
| (21) 出願番号 | 特願2002-97906 (P2002-97906)    |
| (22) 出願日  | 平成14年3月29日 (2002.3.29)        |
| (65) 公開番号 | 特開2003-297822 (P2003-297822A) |
| (43) 公開日  | 平成15年10月17日 (2003.10.17)      |
| 審査請求日     | 平成15年4月11日 (2003.4.11)        |

前置審査

|           |                                             |
|-----------|---------------------------------------------|
| (73) 特許権者 | 000219967<br>東京エレクトロン株式会社<br>東京都港区赤坂五丁目3番6号 |
| (74) 代理人  | 100077517<br>弁理士 石田 敏                       |
| (74) 代理人  | 100092624<br>弁理士 鶴田 準一                      |
| (74) 代理人  | 100089901<br>弁理士 吉井 一男                      |
| (74) 代理人  | 100082898<br>弁理士 西山 雅也                      |
| (74) 代理人  | 100081330<br>弁理士 樋口 外治                      |

最終頁に続く

(54) 【発明の名称】絶縁膜の形成方法及び絶縁膜の形成システム

## (57) 【特許請求の範囲】

## 【請求項1】

電子デバイス用基材上に絶縁膜を形成する方法であつて；  
マイクロ波による希ガスを含むガスのプラズマにより、前記希ガスを500～3000sccm、前記基材の温度を室温～500、処理圧力を3～500Pa、マイクロ波電力を1～5W/cm<sup>2</sup>の条件で、前記基材を洗浄する第1の工程と、  
マイクロ波による希ガスと酸素を含むガスのプラズマにより、前記希ガスを500～3000sccm、前記酸素ガスを10～500sccm、前記基材の温度を室温～500、処理圧力を3～500Pa、マイクロ波電力を1～5W/cm<sup>2</sup>の条件で、前記基材を酸化して酸化膜を形成する第2の工程と；

前記酸化膜上にHigh-k膜を形成する工程とを含み；  
前記第1および第2の工程が同一動作原理下で行われて前記絶縁膜が形成され、  
前記絶縁膜は、電子デバイス基材、絶縁膜、電極を構成するMOSキャパシタにより測定したリーキ特性が、熱酸化膜のリーキ特性と比較して1桁以下の低減を示す絶縁膜であることを特徴とする方法。

## 【請求項2】

前記第1の工程のプラズマが水素ガスを含む請求項1に記載の方法。

## 【請求項3】

前記同一の動作原理下の工程が、同一処理室および/又は別処理室で行われる請求項1または2に記載の方法。

10

20

**【請求項 4】**

更に、前記第2の工程の後に、希ガスと窒素を含むガスのプラズマで、前記酸化膜を窒化する第3の工程を有する請求項1～3のいずれかに記載の方法。

**【請求項 5】**

更に、前記第3の工程の後に、水素を含むプラズマで、前記窒化された酸化膜を水素プラズマ処理する第4の工程を有する請求項4に記載の方法。

**【請求項 6】**

更に、前記第2の工程の後に、水素を含むガスのプラズマで、前記酸化膜を水素プラズマ処理する第5の工程を有する請求項1～3のいずれかに記載の方法。

**【請求項 7】**

電子デバイス用基材上に絶縁膜を形成する方法であって；マイクロ波による希ガスを含むプラズマにより、前記希ガスを500～3000sccm、前記基材の温度を室温～500、処理圧力を3～500Pa、マイクロ波電力を1～5W/cm<sup>2</sup>の条件で、前記基材を洗浄する第1の工程と；マイクロ波による希ガスと窒素を含むガスのプラズマにより、前記希ガスを500～3000sccm、前記窒素ガスを3～300sccm、前記基材の温度を室温～500、処理圧力を3～500Pa、マイクロ波電力を1～5W/cm<sup>2</sup>の条件で、前記基材を窒化して窒化膜を形成する第2の工程と；

前記窒化膜上にHig h - k膜を形成する工程とを含み；

前記第1および第2の工程が同一動作原理下で行われて前記絶縁膜が形成され、

前記絶縁膜は、電子デバイス基材、絶縁膜、電極を構成するMOSキャパシタにより測定したリーク特性が、熱酸化膜のリーク特性と比較して1桁以下の低減を示す絶縁膜であることを特徴とする方法。

**【請求項 8】**

更に、前記第2の工程の後に、水素を含むガスのプラズマで前記窒化膜を水素プラズマ処理する第3の工程を有する請求項7に記載の方法。

**【請求項 9】**

更に、前記第2の工程の後に、希ガスと酸素を含むガスのプラズマで前記窒化膜を酸化する第4の工程を有する請求項7に記載の方法。

**【請求項 10】**

更に、前記第4の工程の後に、水素を含むプラズマで、前記酸化された窒化膜を水素プラズマ処理する第5の工程を有する請求項9に記載の方法。

**【請求項 11】**

前記第1の工程のプラズマが、水素ガスを含む請求項7～10のいずれかに記載の方法。

**【請求項 12】**

前記同一の動作原理下の工程が、同一処理室および／又は別処理室で行われる請求項7～11のいずれかに記載の方法。

**【請求項 13】**

前記Hig h - kが、Al<sub>2</sub>O<sub>3</sub>、ZrO<sub>2</sub>、HfO<sub>2</sub>、Ta<sub>2</sub>O<sub>5</sub>、シリケート、およびアルミネートからなる群から選ばれる少なくとも1種からなる請求項1～12のいずれかに記載の方法。

**【請求項 14】**

前記シリケートが、ZrSiOまたはHfSiOである請求項13に記載の方法。

**【請求項 15】**

前記アルミネートが、ZrAlOである請求項13に記載の方法。

**【請求項 16】**

前記プラズマ洗浄の前に、基材が湿式クリーニングされる請求項1～15のいずれかに記載の方法。

**【請求項 17】**

前記絶縁膜が、ゲート絶縁膜である請求項1～16のいずれかに記載の方法。

## 【請求項 18】

前記マイクロ波プラズマが、複数のスロットを有する平面アンテナを用いて生成される請求項 1～17 のいずれかに記載の方法。

## 【請求項 19】

絶縁膜を形成するシステムであって；  
基材を配置するカセット部と、  
前記基材を搬送するための搬送手段を有する搬送室と、  
前記搬送室に接続され、前記基材をプラズマ処理する少なくとも 1 つのプラズマ処理ユニットと、  
前記搬送室に接続され、前記処理ユニットに搬送室を介して、前記基材を搬入出するためのロードロックユニットと、

前記カセット部から前記ロードロックへ前記基材を搬入出するためのローダ部とを備え、  
前記プラズマ処理ユニットは、マイクロ波による希ガスを含むガスのプラズマにより、前記希ガスを 500～3000 sccm、前記基材の温度を室温～500、処理圧力を 3～500 Pa、マイクロ波電力を 1～5 W/cm<sup>2</sup> の条件で、前記基材を洗浄する第 1 の工程と；マイクロ波による希ガスと酸素を含むガスのプラズマにより、前記希ガスを 500～3000 sccm、前記酸素ガスを 10～500 sccm、前記基材の温度を室温～500、処理圧力を 3～500 Pa、マイクロ波電力を 1～5 W/cm<sup>2</sup> の条件で、前記基材を酸化して酸化膜を形成する第 2 の工程と；前記酸化膜上に Hig h - k 膜を形成する工程とを含み；且つ、前記第 1 および第 2 の工程が同一動作原理下で行われて前記絶縁膜が形成される処理をするための制御手段を含み、

前記絶縁膜は、電子デバイス基材、絶縁膜、電極を構成する MOS キャパシタにより測定したリーコンタクト特性が、熱酸化膜のリーコンタクト特性と比較して 1 衡以下の低減を示す絶縁膜であることを特徴とするシステム。

## 【請求項 20】

前記プラズマ処理ユニットが、複数のスロットを有する平面アンテナを備える請求項 19 に記載のシステム。

## 【発明の詳細な説明】

## 【0001】

【発明の属する技術分野】  
 本発明は、様々な特性（例えば、極薄膜厚の制御や、高い清浄度等）に優れた絶縁膜を効率よく（例えば、一つの反応室で様々な工程を行うことによる小さいフットプリントや、同一の動作原理の反応室で様々な工程を行うことによる操作性の簡略化、装置間のクロスコンタミネーションの抑制等）製造する方法に関する。本発明の電子デバイス材料の製造方法は、例えば半導体ないし半導体デバイス（例えば、特性に優れたゲート絶縁膜を有する MOS 型半導体構造を有するもの）用の材料を形成するために好適に使用することが可能である。

## 【0002】

【従来の技術】  
 本発明は半導体ないし半導体装置、液晶デバイス等の電子デバイス材料の製造に一般的に広く適用可能であるが、ここでは説明の便宜のために、半導体装置（devices）の背景技術を例にとって説明する。

## 【0003】

シリコンを始めとする半導体ないし電子デバイス材料用基材には、酸化膜を始めとする絶縁膜の形成、CVD 等による成膜、エッチング等の種々の処理が施される。

## 【0004】

近年の半導体デバイスの高性能化は、トランジスタを始めとする該デバイスの微細化技術の上に発展してきたといつても過言ではない。現在も更なる高性能化を目指してトランジスタの微細化技術の改善がなされている。近年の半導体装置の微細化、および高性能化の

10

20

30

40

50

要請に伴い、（例えば、リーク電流の点で）より高性能な絶縁膜に対するニーズが著しく高まって来ている。これは、従来の比較的に集積度が低いデバイスにおいては事実上問題とならなかったような程度のリーク電流であっても、近年の微細化・高集積化および／又は高性能化したデバイスにおいては、シビアな問題を生ずる可能性があるためである。特に、近年始まった、いわゆるユビキタス社会（何時でもどこでもネットワークに繋がる電子デバイスを媒体にした情報化社会）における携帯型電子機器の発達には低消費電力デバイスが必須であり、このリーク電流の低減が極めて重要な課題となる。

#### 【0005】

典型的には、例えば、次世代MOSトランジスタを開発する上で、上述したような微細化技術が進むにつれてゲート絶縁膜の薄膜化が限界に近づいてきており、克服すべき大きな課題が現れてきた。すなわち、プロセス技術としては現在ゲート絶縁膜として用いられているシリコン酸化膜( $\text{SiO}_2$ )を極限(1~2原子層レベル)まで薄膜化することは可能であるものの、2nm以下の膜厚まで薄膜化を行った場合、量子効果によるダイレクトトンネルによるリーク電流の指数関数的な増加が生じ、消費電力が増大してしまうという問題点である。

#### 【0006】

現在、IT(情報技術)市場はデスクトップ型パソコンや家庭電話等に代表される固定式電子デバイス(コンセントから電力を供給するデバイス)から、インターネット等にいつでもどこでもアクセスできる「ユビキタス・ネットワーク社会」への変貌を遂げようとしている。従って、ごく近い将来に、携帯電話やカーナビゲーションシステムなどの携帯端末が主流となると考えられる。このような携帯端末は、それ自体が高性能デバイスであることが要求されるが、これと同時に、上記の固定式デバイスではそれほど必要とされない小型、軽量かつ長時間使用に耐えうる機能を備えていることが前提となる。よって、携帯端末においては、これらの高性能化を図りつつ、しかも消費電力の低減化が極めて重要な課題となっている。

#### 【0007】

典型的には、例えば、次世代MOSトランジスタを開発する上で、高性能のシリコンLSIの微細化を追求していくとリーク電流が増大して、消費電力も増大するという問題が生じている。そこで性能を追求しつつ消費電力を少なくするためには、MOSトランジスタのゲートリーク電流を増加させずにトランジスタの特性を向上させることが必要となる。

#### 【0008】

このような微細化および特性の向上を両立させるためには、良質で且つ薄い(例えば、膜厚が15Å; オングストローム以下程度)絶縁膜の形成が不可欠である。

#### 【0009】

##### 【発明が解決しようとする課題】

しかしながら、良質で且つ薄い絶縁膜の形成は極めて困難である。例えば、従来の熱酸化法またはCVD(化学気相堆積法)により、このような絶縁膜を成膜した場合には、膜質または膜厚のいずれか一方の特性が不充分であった。

#### 【0010】

本発明の目的は、上記した従来技術の欠点を解消した電子デバイス用基材上の薄い絶縁膜の形成方法を提供することにある。

#### 【0011】

本発明の他の目的は、その後の処理(CVD等による成膜、エッティング等)を好適に行うことが可能な、膜質または膜厚のいずれも優れた絶縁膜を与えることができる、電子デバイス用基材表面の薄い絶縁膜の形成方法を提供することにある。

本発明の更に他の目的は、同一の動作原理を用いて上記絶縁膜の形成に関する様々な工程を行うことで、装置形体の簡略化を実現し、特性の優れた絶縁膜を効率よく形成することにある。

#### 【0012】

##### 【課題を解決するための手段】

10

20

20

30

40

50

本発明者は鋭意研究の結果、従来のような一つの装置で一つの工程を行うだけではなく、一つの装置で様々な工程を行うことが可能な方法を用いて絶縁膜を形成することが上記目的達成の為に極めて効果的であることを見出した。

#### 【0013】

本発明による電子デバイス用基材表面の絶縁膜の形成方法は上記知見に基づくものであり、より詳しくは、電子デバイス用基材上に絶縁膜を形成するプロセスにおいて、該工程に含まれる絶縁膜特性を制御する2以上の工程が、同一の動作原理下で行われることを特徴とするものである。

本発明においては、例えば、電子デバイス用基材に少なくとも希ガスを含む処理ガスを用いたプラズマを照射することでクリーニング効果を得るものや、同様のプラズマに酸素や窒素を含むことで酸化や窒化を行うもの、酸化膜を始めとする酸素原子を含む絶縁膜に同様のプラズマに少なくとも水素を含むことで絶縁膜の厚さを低減させることができる。 10

#### 【0014】

上記構成を有する本発明の絶縁膜の形成方法によれば例えば、膜質に重点を置いて任意の厚さの膜を形成した後に、特定のプラズマ処理により薄膜化することにより、任意の膜厚の絶縁膜が容易に得ることができる。

#### 【0015】

##### 【発明の実施の形態】

以下、必要に応じて図面を参照しつつ本発明を更に具体的に説明する。以下の記載において量比を表す「部」および「%」は、特に断らない限り質量基準とする。 20

#### 【0016】

##### (絶縁膜の形成方法)

#### 【0017】

本発明においては、電子デバイス用基材に少なくとも希ガスを含む処理ガスを用いたプラズマを照射することでクリーニング効果を得るものや、同様のプラズマに酸素や窒素を含むことで酸化や窒化を行うもの、酸化膜を始めとする酸素原子を含む絶縁膜に同様のプラズマに少なくとも水素を含むことで絶縁膜の厚さを低減させるなどの2以上の工程を任意に組み合わせることで、極めて薄い(15Å以下)絶縁膜を形成することができる。本発明の絶縁膜の形成方法の適用の対象は特に制限されないが、本発明は、例えば、成膜条件等に敏感な高誘電率(High-k)材料の成膜に特に適した表面を有する、薄い絶縁膜を与える。 30

#### 【0018】

##### (形成される絶縁膜)

本発明により形成可能な絶縁膜の組成、厚さ、形成法、特性は以下の通りである。

組成：酸化膜、酸窒化膜、窒化膜

形成法：少なくとも希ガスを含むプラズマを用いた单一の容器内において、電子基材上に洗浄、酸化、窒化、薄膜化の1または2以上の工程が施されたもの。もしくは、同一の動作原理により形成される少なくとも希ガスを含むプラズマを複数の容器内に発生させ、電子基材上に洗浄、酸化、窒化、薄膜化の工程が施されたもの。

厚さ：物理的薄膜 5Å～20Å

40

#### 【0019】

##### (膜質および膜厚の評価)

#### 【0020】

本発明により得られた薄い絶縁膜の膜質および膜厚の程度は、例えば、該表面上に実際にHigh-k材料を成膜することにより、好適に評価することができる。この際に良質なHigh-k材料膜が得られたか否かは、例えば、例えば、文献(VLSIデバイスの物理 岸野正剛、小柳光正著 丸善P62～P63)に記載されたような標準的なMOS半導体構造を形成して、そのMOSの特性を評価することにより、上記絶縁膜自体の特性評価に代えることができる。このような標準的なMOS構造においては、該構造を構成する絶縁膜の特性が、MOS特性に強い影響を与えるからである。 50

## 【0021】

このようなMOS構造の形成としては、例えば、後述する実施例1の条件で、そのHig h - k材料膜を含むMOSキャパシタを形成することができる。このように実施例1の条件で、Hig h - k材料膜を含むMOSキャパシタを形成した場合に、本発明においては、下記のような(1)フラットバンド特性または(2)リーコ特性(より好ましくは、これらの両方)が得られることが好ましい。

## 【0022】

(1) 好ましいフラットバンド特性：熱酸化膜と比較して±50mV以内

## 【0023】

(2) リーコ特性：熱酸化膜と比較して1桁以下の低減

10

## 【0024】

(後の処理との組合せ)

## 【0025】

本発明の絶縁膜の形成方法により得られる薄い絶縁膜は、種々の続く処理に適したものとなる。このような「後の処理」は、特に制限されず、酸化膜の形成、CVD等による成膜、エッチング等の種々の処理であってよい。本発明の絶縁膜の形成方法は、低温で行うことが可能であるため、その後の処理も比較的低温(好ましくは600以下、更には500以下)の温度条件下の処理と組み合わせた場合に、特に効果的である。その理由は、本発明を用いることで、デバイス作製工程においてもっとも高温を必要とする工程の一つである酸化膜の形成を低温で行うことが可能となっているため、高い熱履歴を避けたデバイス作製が可能となっているからである。

20

## 【0026】

(電子デバイス用基材)

## 【0027】

本発明において使用可能な上記の電子デバイス用基材は特に制限されず、公知の電子デバイス用基材の1種または2種以上の組合せから適宜選択して使用することが可能である。このような電子デバイス用基材の例としては、例えば、半導体材料、液晶デバイス材料等が挙げられる。半導体材料の例としては、例えば、単結晶シリコンを主成分とする材料、シリコンゲルマニウムを主成分とする材料等が挙げられる。

30

## 【0028】

(処理ガス)

## 【0029】

本発明において使用可能な処理ガスは、少なくとも希ガスを含む限り特に制限されず、電子デバイス製造に使用可能な公知の処理ガスの1種または2種以上の組合せから適宜選択して使用することが可能である。このような処理ガス(希ガス)の例としては、例えば、Ar、He、Kr、Xe、O<sub>2</sub>、N<sub>2</sub>、H<sub>2</sub>、NH<sub>3</sub>が挙げられる。

## 【0030】

(処理ガス条件)

## 【0031】

本発明の絶縁膜の形成においては、得られるべき薄い絶縁膜の特性の点からは、下記の条件が好適に使用できる。

40

## 【0032】

希ガス(例えば、Kr、Ar、HeまたはXe)：500～3000sccm、より好ましくは1000～2000sccm、

## 【0033】

洗浄工程では、少なくとも希ガスを含む処理ガスで、さらに水素ガスを添加することができる。水素ガスの流量はH<sub>2</sub>：0～100sccm、より好ましくは0～50sccmである。

酸化工程では、少なくとも希ガスと酸素を含む処理ガスで、酸素ガス流量はO<sub>2</sub>：10～500sccm、より好ましくは10～200sccmである。

50

窒化工程では、少なくとも希ガスと窒素を含む処理ガスで、窒素ガス流量はN<sub>2</sub>：3～300 sccm、より好ましくは20～200 sccmである。

エッティング工程では少なくとも希ガスと水素を含む処理ガスで、水素ガス流量はH<sub>2</sub>：0～100 sccm、より好ましくは0～50 sccmである。

【0034】

温度：室温25～500、より好ましくは250～500、特に好ましくは250～400

【0035】

圧力：3～500 Pa、より好ましくは7～260 Pa、

【0036】

マイクロ波：1～5 W/cm<sup>2</sup>、より好ましくは2～4 W/cm<sup>2</sup>、特に好ましくは2～3 W/cm<sup>2</sup>

本発明において使用可能なプラズマは特に制限されないが、均一な薄膜化が容易に得られる点からは、電子温度が比較的に低くかつ高密度なプラズマを用いることが好ましい。

【0037】

(好適なプラズマ)

【0038】

本発明において好適に使用可能なプラズマの特性は、以下の通りである。

【0039】

電子温度：0.5～2.0 eV

【0040】

密度：1E10～5E12/cm<sup>3</sup>

【0041】

プラズマ密度の均一性：±10%

【0042】

(平面アンテナ部材)

【0043】

本発明の絶縁膜の形成方法においては、複数のスロットを有する平面アンテナ部材を介してマイクロ波を照射することにより電子温度が低くかつ高密度なプラズマを形成することが好ましい。本発明においては、このような優れた特性を有するプラズマを用いて酸窒膜の形成を行うため、プラズマダメージが小さく、かつ低温で反応性の高いプロセスが可能となる。本発明においては、更に、(従来のプラズマを用いた場合に比べ)平面アンテナ部材を介してマイクロ波を照射することにより、より好適に薄膜化された絶縁膜の形成が容易であるという利点が得られる。

【0044】

本発明によれば、薄膜化された絶縁膜を形成することができる。したがって、この薄膜化された絶縁膜上に他の層(例えば、他の絶縁層)を形成することにより、特性に優れた半導体装置の構造を形成することが容易となる。本発明により薄膜化された絶縁膜は、該薄膜化絶縁膜の表面上へのH<sub>igh</sub>-k材料膜の成膜に特に適している。

【0045】

(H<sub>igh</sub>-k材料)

【0046】

本発明において使用可能なH<sub>igh</sub>-k材料は特に制限されないが、物理的膜厚を増加させる点からは、k(比誘電率)の値が7以上、更には10以上のものが好ましい。

【0047】

このようなH<sub>igh</sub>-k材料の例としては、Al<sub>2</sub>O<sub>3</sub>、ZrO<sub>2</sub>、HfO<sub>2</sub>、Ta<sub>2</sub>O<sub>5</sub>、およびZrSiO、HfSiO等のシリケート；ZrAlO等のアルミニネートからなる群から選択される1又は2以上のものが好適に使用可能である。

【0048】

(同一容器内における処理)

10

20

30

40

50

**【0049】**

以下に述べる「同一の容器内」とは、ある工程の後に、被処理基材を、該容器の壁を通過させることなく、続く処理に供することをいう。複数の容器を組み合わせてなる、いわゆる「クラスタ」構造を用いた場合、該クラスタを構成する異なる容器間の移動があった場合は、本発明にいう「同一の容器内」ではないものとする。

**【0050】**

本発明において、このように「同一の容器内」で、処理すべき基材（シリコン基板等）を大気へ暴露することなく、連続的に複数の工程を同一の原理を持った反応室内で行うことが可能となり、例えば一つの反応室ですべての工程を行うことでフットプリントの低減が実現できる。また、各工程を別の反応室で処理する場合も、動作原理が同じ反応室を並べるため、ガス配管や操作パネルを同一のものにすることも可能であり、優れたメンテナンス、操作性を実現できる。更に、同一の装置であるために装置間の持ち込み汚染の可能性は低く、複数の反応室を持つクラスター構成とした場合でも、処理順番を様々に変えることが可能である。この方法を用いると様々な特性を持つゲート絶縁膜の作製が可能となる。

10

**【0051】**

本発明を用いて作製された酸化膜または酸窒化膜をそのままゲート絶縁膜として使用することも可能であるが、本発明を用いて極薄（～10Å；オングストローム）の酸化膜または酸窒化膜を形成し、その上にHig h - kなどの高誘電率を持つ物質を成膜することで、Hig h - k物質単独でゲート絶縁膜を形成した場合よりも界面特性、例えばトランジスタのキャリア移動度の高い積層ゲート絶縁膜構造（ゲートスタック構造）を作ることも可能となる。

20

**【0052】**

（半導体構造の好適な特性）

**【0053】**

本発明の絶縁膜の形成方法を適用すべき範囲は特に制限されないが、本発明により形成可能な清浄化された表面は、その上にMOS構造のゲート絶縁膜（例えばHig h - k材料を含むゲート絶縁膜）を形成する際に、特に好適に利用することができる。

**【0054】**

（MOS半導体構造の好適な特性）

30

**【0055】**

本発明により清浄化された基材上に形成可能な極めて薄く、しかも良質な絶縁膜は、半導体装置の絶縁膜（特にMOS半導体構造のゲート絶縁膜）として特に好適に利用することができる。

**【0056】**

本発明によれば、下記のように好適な特性を有するMOS半導体構造を容易に製造することができる。なお、本発明により形成した酸窒化膜の特性を評価する際には、例えば、文献（VLSIデバイスの物理 岸野正剛、小柳光正著 丸善P62～P63）に記載されたような標準的なMOS半導体構造を形成して、そのMOSの特性を評価することにより、上記酸窒化膜の自体の特性評価に代えることができる。このような標準的なMOS構造においては、該構造を構成する酸窒化膜の特性が、MOS特性に強い影響を与えるからである。

40

**【0057】**

（製造装置の一態様）

**【0058】**

以下、本発明の形成方法の好適な一態様について説明する。

**【0059】**

まず本発明の電子デバイス材料の製造方法によって製造可能な半導体装置の構造の一例について、絶縁膜としてゲート絶縁膜を備えたMOS構造を有する半導体装置を図1を参照しつつ説明する。

50

**【0060】**

図1(a)を参照して、この図1(a)において参考番号1はシリコン基板、11はフィールド酸化膜、2はゲート絶縁膜であり、13はゲート電極である。上述したように、本発明の形成方法によれば極めて薄く且つ良質なゲート絶縁膜2を形成することができる。このゲート絶縁膜2は、図1(b)に示すように、シリコン基板1との界面に形成された、品質の高い絶縁膜からなる。例えば2.5nm程度の厚さの酸化膜2により構成されている。

**【0061】**

この例では、この品質の高い酸化膜2は、O<sub>2</sub>および希ガスを含む処理ガスの存在下で、Siを主成分とする被処理基体に、複数のスロットを有する平面アンテナ部材を介してマイクロ波を照射することによりプラズマを形成し、このプラズマを用いて前記被処理基体表面に形成されたシリコン酸化膜(以下「SiO<sub>2</sub>膜」という)からなることが好ましい。このようなSiO<sub>2</sub>膜を用いた際には、後述するように、相間の界面特性(例えば、界面準位)が良好で、且つMOS構造とした際に良好なゲートリーキ特性を得ることが容易という特徴がある。

**【0062】**

図1に示す態様においては、このシリコン酸化膜2の窒化処理された表面の上には、更にシリコン(ポリシリコンまたはアモルファスシリコン)を主成分とするゲート電極13が形成されている。

**【0063】**

(製造方法の一態様)

20

**【0064】**

次に、このようなシリコン酸化膜2、更にその上にゲート電極13が配設された電子デバイス材料の製造方法について説明する。

**【0065】**

図2は本発明の電子デバイス材料の製造方法を実施するための半導体製造装置30の全体構成の一例を示す概略図(模式平面図)である。

**【0066】**

図2に示すように、この半導体製造装置30のほぼ中央には、ウエハW(図2)を搬送するための搬送室31が配設されており、この搬送室31の周囲を取り囲むように、ウエハに種々の処理を行うためのプラズマ処理ユニット32、33、各処理室間の連通/遮断の操作を行うための二機のロードロックユニット34および35、種々の加熱操作を行うための加熱ユニット36、およびウエハに種々の加熱処理を行うための加熱反応炉47が配設されている。なお、加熱反応炉47は、上記半導体製造装置30とは別個に独立して設けてもよい。

30

**【0067】**

ロードロックユニット34、35の横には、種々の予備冷却ないし冷却操作を行うための予備冷却ユニット45、冷却ユニット46がそれぞれ配設されている。

**【0068】**

搬送室31の内部には、搬送アーム37および38が配設されており、前記各ユニット32~36との間でウエハW(図2)を搬送することができる。

40

**【0069】**

ロードロックユニット34および35の図中手前側には、ローダーアーム41および42が配設されている。これらのローダーアーム41および42は、更にその手前側に配設されたカセットステージ43上にセットされた4台のカセット44との間でウエハWを出し入れすることができる。

**【0070】**

なお、図2中のプラズマ処理ユニット32、33としては、同型のプラズマ処理ユニットが二基並列してセットされている。

**【0071】**

50

更に、これらプラズマ処理ユニット32およびユニット33は、ともにシングルチャンバ型CVD処理ユニットと交換することが可能であり、プラズマ処理ユニット32や33の位置に一基または二基のシングルチャンバ型CVD処理ユニットをセットすることも可能である。

#### 【0072】

プラズマ処理が二基の場合、例えば、処理ユニット32でSiO<sub>2</sub>膜を形成した後、処理ユニット33でSiO<sub>2</sub>膜を表面窒化する方法を行っても良く、また処理ユニット32および33で並列にSiO<sub>2</sub>膜形成とSiO<sub>2</sub>膜の表面窒化を行っても良い。或いは別の装置でSiO<sub>2</sub>膜形成を行った後、処理ユニット32および33で並列に表面窒化を行うこともできる。

10

#### 【0073】

(ゲート絶縁膜成膜の一態様)

#### 【0074】

図3はゲート絶縁膜2の成膜に使用可能なプラズマ処理ユニット32(33)の垂直方向の模式断面図である。

#### 【0075】

図3を参照して、参考番号50は、例えばアルミニウムにより形成された真空容器である。この真空容器50の上面には、基板(例えばウエハW)よりも大きい開口部51が形成されており、この開口部51を塞ぐように、例えば石英や酸化アルミニウム等の誘電体により構成された偏平な円筒形状の天板54が設けられている。この天板54の下面である真空容器50の上部側の側壁には、例えばその周方向に沿って均等に配置した16箇所の位置にガス供給管72が設けられており、このガス供給管72からO<sub>2</sub>や希ガス、N<sub>2</sub>およびH<sub>2</sub>等から選ばれた1種以上を含む処理ガスが、真空容器50のプラズマ領域P近傍にムラなく均等に供給されるようになっている。

20

#### 【0076】

天板54の外側には、複数のスロットを有する平面アンテナ部材、例えば銅板により形成されたスロットプレインアンテナ(Slot Plane Antenna; SPA)60を介して、高周波電源部をなし、例えば2.45GHzのマイクロ波を発生するマイクロ波電源部61に接続された導波路63が設けられている。この導波路63は、SPA60に下縁が接続された偏平な平板状導波路63Aと、この平板状導波路63Aの上面に一端側が接続された円筒形導波管63Bと、この円筒形導波管63Bの上面に接続された同軸導波変換器63Cと、この同軸導波変換器63Cの側面に直角に一端側が接続され、他端側がマイクロ波電源部61に接続された矩形導波管63Dとを組み合わせて構成されている。

30

#### 【0077】

ここで、本発明においては、UHFとマイクロ波とを含めて高周波領域と呼ぶものとする。すなわち、高周波電源部より供給される高周波電力は300MHz以上のUHFや1GHz以上のマイクロ波を含む、300MHz以上2500MHz以下のものとし、これらの高周波電力により発生されるプラズマを高周波プラズマと呼ぶものとする。

#### 【0078】

前記円筒形導波管63Bの内部には、導電性材料からなる軸部62の、一端側がSPA60の上面のほぼ中央に接続し、他端側が円筒形導波管63Bの上面に接続するように同軸状に設けられており、これにより当該導波管63Bは同軸導波管として構成されている。

40

#### 【0079】

また真空容器50内には、天板54と対向するようにウエハWの載置台52が設けられている。この載置台52には図示しない温調部が内蔵されており、これにより当該載置台52は熱板として機能するようになっている。更に真空容器50の底部には排気管53の一端側が接続されており、この排気管53の他端側は真空ポンプ55に接続されている。

#### 【0080】

(SPAの一態様)

#### 【0081】

50

図4は本発明の電子デバイス材料の製造装置に使用可能なSPA60の一例を示す模式平面図である。

**【0082】**

この図4に示したように、このSPA60では、表面に複数のスロット60a、60a、...が同心円状に形成されている。各スロット60aは略方形の貫通した溝であり、隣接するスロットどうしは互いに直交して略アルファベットの「T」の文字を形成するように配設されている。スロット60aの長さや配列間隔は、マイクロ波電源部61より発生したマイクロ波の波長に応じて決定されている。

**【0083】**

(加熱反応炉の一態様)

10

**【0084】**

図5は本発明の電子デバイス材料の製造装置に使用可能な加熱反応炉47の一例を示す垂直方向の模式断面図である。

**【0085】**

図5に示すように、加熱反応炉47の処理室82は、例えばアルミニウム等により気密可能な構造に形成されている。この図5では省略されているが、処理室82内には加熱機構や冷却機構を備えている。

**【0086】**

図5に示したように、処理室82には上部中央にガスを導入するガス導入管83が接続され、処理室82内とガス導入管83内とが連通されている。また、ガス導入管83はガス供給源84に接続されている。そして、ガス供給源84からガス導入管83にガスが供給され、ガス導入管83を介して処理室82内にガスが導入されている。このガスとしては、ゲート電極形成の原料となる、例えばシラン等の各種のガス(電極形成ガス)を用いることができ、必要に応じて、不活性ガスをキャリアガスとして用いることもできる。

20

**【0087】**

処理室82の下部には、処理室82内のガスを排気するガス排気管85が接続され、ガス排気管85は真空ポンプ等からなる排気手段(図示せず)に接続されている。この排気手段により、処理室82内のガスがガス排気管85から排気され、処理室82内が所望の圧力に設定されている。

**【0088】**

30

また、処理室82の下部には、ウエハWを載置する載置台87が配置されている。

**【0089】**

この図5に示した態様においては、ウエハWと略同径大の図示しない静電チャックによりウエハWが載置台87上に載置されている。この載置台87には、図示しない熱源手段が内設されており、載置台87上に載置されたウエハWの処理面を所望の温度に調整できる構造に形成されている。

**【0090】**

この載置台87は、必要に応じて、載置したウエハWを回転できるような機構になっている。

**【0091】**

40

図5中、載置台87の右側の処理室82壁面にはウエハWを出し入れするための開口部82aが設けられており、この開口部82aの開閉はゲートバルブ98を図中上下方向に移動することにより行われる。図5中、ゲートバルブ98の更に右側にはウエハWを搬送する搬送アーム(図示せず)が隣設されており、搬送アームが開口部82aを介して処理室82内に出入りして載置台87上にウエハWを載置したり、処理後のウエハWを処理室82から搬出するようになっている。

**【0092】**

載置台87の上方には、シャワー部材としてのシャワーヘッド88が配設されている。このシャワーヘッド88は載置台87とガス導入管83との間の空間を区画するように形成されており、例えばアルミニウム等から形成されている。

50

**【0093】**

シャワー・ヘッド88は、その上部中央にガス導入管83のガス出口83aが位置するよう に形成され、シャワー・ヘッド88下部に設置されたガス供給孔89を通し、処理室82内 にガスが導入されている。

**【0094】**

(絶縁膜形成の態様)

**【0095】**

次に、上述した装置を用いて、ウエハW上にゲート絶縁膜2からなる絶縁膜を形成する方法の好適な一例について説明する。

**【0096】**

図7は本発明の方法における(クリーニング処理後の)各工程の流れの一例を示すフロー チャートである。

**【0097】**

図7を参照して、まず、前段の工程でウエハW表面にフィールド酸化膜11(図1(a)) を形成する。この酸化膜11は、(例えば、上述したSPA等を用いて) プラズマ処理 により形成することもできる。

**【0098】**

次いでプラズマ処理ユニット32(図2)内の真空容器50の側壁に設けたゲートバルブ (図示せず)を開いて、搬送アーム37、38により、前記シリコン基板1表面にフィー ルド酸化膜11が形成されたウエハWを載置台52(図3)上に載置する。

**【0099】**

続いてゲートバルブを閉じて内部を密閉した後、真空ポンプ55により排気管53を介して内部雰囲気を排気して所定の真空中度まで真空引きし、所定の圧力に維持する。一方マイクロ波電源部61より例えば1.80GHz(2200W)のマイクロ波を発生させ、このマイクロ波を導波路により案内してSPA60および天板54を介して真空容器50内に導入し、これにより真空容器50内の上部側のプラズマ領域Pにて高周波プラズマを発生させる。

**【0100】**

ここでマイクロ波は矩形導波管63D内を矩形モードで伝送し、同軸導波変換器63Cにて矩形モードから円形モードに変換され、円形モードで円筒形同軸導波管63Bを伝送し、更に平板状導波路63Aを径方向に伝送していき、SPA60のスロット60aより放射され、天板54を透過して真空容器50に導入される。この際マイクロ波を用いているため高密度・低電子程度のプラズマが発生し、またマイクロ波をSPA60の多数のスロット60aから放射しているため、このプラズマが均一な分布となる。

**【0101】**

次いで、載置台52の温度を調節してウエハWを例えば400℃に加熱しながら、ガス供給管72より酸化膜形成用の処理ガスであるクリプトンやアルゴン等の希ガスと、O<sub>2</sub>ガスとを、それぞれ2000sccm、200sccmの流量で導入して第1の工程(酸化膜の形成)を実施する。

**【0102】**

この工程では、導入された処理ガスはプラズマ処理ユニット32内にて発生したプラズマ流により活性化(ラジカル化)され、このプラズマにより図8(a)の模式断面図に示すように、シリコン基板1の表面が酸化されて酸化膜(SiO<sub>2</sub>膜)2が形成される。こうしてこの酸化処理を例えば40秒間行い、2.5nmの厚さのゲート酸化膜またはゲート酸窒化膜用下地酸化膜(下地SiO<sub>2</sub>膜)2を形成することができる。

**【0103】**

次に、ゲートバルブ(図示せず)を開き、真空容器50内に搬送アーム37、38(図2)を進入させ、載置台52上のウエハWを受け取る。この搬送アーム37、38はウエハWをプラズマ処理ユニット32から取り出した後、隣接するプラズマ処理ユニット33内の載置台にセットする(ステップ2)。また、用途により、ゲート酸化膜を窒化せずに熱

10

20

30

40

50

反応炉 47 に移動する場合もある。

**【0104】**

(窒化含有層形成の態様)

**【0105】**

次いで、必要に応じて、このプラズマ処理ユニット 33 内でウエハ W 上に表面窒化処理が施され、先に形成された下地酸化膜(下地 SiO<sub>2</sub>) 2 の表面上に窒化含有層 21(図 7(b)) が形成される。

**【0106】**

この表面窒化処理の際には、例えば、真空容器 50 内にて、ウエハ温度が例えれば 400 10 、プロセス圧力が例えれば 66.7 Pa (500 mTorr) の状態で、容器 50 内にガス導入管よりアルゴンガスと、N<sub>2</sub> ガスとを、それぞれ 1000 sccm、40 sccm の流量で導入する。

**【0107】**

その一方で、マイクロ波電源部 61 より例えれば 2 W / cm<sup>2</sup> のマイクロ波を発生させ、このマイクロ波を導波路により案内して SPA 60 b および天板 54 を介して真空容器 50 内に導入し、これにより真空容器 50 内の上部側のプラズマ領域 P にて高周波プラズマを発生させる。

**【0108】**

この工程(表面窒化)では、導入されたガスはプラズマ化し、窒素ラジカルが形成される。この窒素ラジカルがウエハ W 上面上の SiO<sub>2</sub> 膜上で反応し、比較的短時間で SiO<sub>2</sub> 膜表面を窒化する。このようにして図 7(b) に示すように、ウエハ W 上の下地酸化膜(下地 SiO<sub>2</sub> 膜) 2 の表面上に窒素含有層 21 が形成される。 20

**【0109】**

この窒化処理を例えれば 20 秒行うことで、換算膜厚 2 nm 程度の厚さのゲート酸窒化膜(酸窒化膜)を形成することができる。

**【0110】**

(ゲート電極形成の態様)

**【0111】**

次に、ウエハ W 上の SiO<sub>2</sub> 膜上または下地 SiO<sub>2</sub> 膜を窒化処理した酸窒化膜上にゲート電極 13(図 1(a)) を形成する。このゲート電極 13 を形成するためには、ゲート酸化膜またはゲート酸窒化膜が形成されたウエハ W をそれぞれプラズマ処理ユニット 32 または 33 内から取り出し、搬送室 31(図 2) 側に一旦取り出し、かかる後に加熱反応炉 47 内に収容する(ステップ 4)。加熱反応炉 47 内では所定の処理条件下でウエハ W を加熱し、ゲート酸化膜またはゲート酸窒化膜上に所定のゲート電極 13 を形成する。 30

**【0112】**

このとき、形成するゲート電極 13 の種類に応じて処理条件を選択することができる。

**【0113】**

即ち、ポリシリコンからなるゲート電極 13 を形成する場合には、例えは処理ガス(電極形成ガス)として、SiH<sub>4</sub> を使用し、20 ~ 33 Pa (150 ~ 250 mTorr) の圧力、570 ~ 690 の温度条件下で処理する。 40

**【0114】**

また、アモルファスシリコンからなるゲート電極 13 を形成する場合には、例えは処理ガス(電極形成ガス)として、SiH<sub>4</sub> を使用し、20 ~ 67 Pa (150 ~ 500 mTorr) の圧力、520 ~ 570 の温度条件下で処理する。

**【0115】**

更に、SiGe からなるゲート電極 13 を形成する場合には、例えは GeH<sub>4</sub> / SiH<sub>4</sub> = 10 / 90 ~ 60 / 40 % の混合ガスを使用し、20 ~ 60 Pa の圧力、460 ~ 560 の温度条件下で処理する。

**【0116】**

(酸化膜の品質)

**【0117】**

上述した第1の工程では、ゲート酸化膜またはゲート酸窒化膜用下地酸化膜を形成するに際し、処理ガスの存在下で、Siを主成分とするウエハWに、複数のスロットを有する平面アンテナ部材(SPA)を介してマイクロ波を照射することにより酸素(O<sub>2</sub>)および希ガスとを含むプラズマを形成し、このプラズマを用いて前記被処理基体表面に酸化膜を形成しているため、品質が高く、且つ膜質制御を首尾よく行うことができる。

**【0118】**

更には、図2に示すようなクラスター化を行うことで、ゲート酸化膜およびゲート酸窒化膜形成と、ゲート電極形成との間における大気への暴露を避けることが可能となり、界面特性の更なる向上が可能となる。

10

**【0119】**

以下、実施例により本発明を更に具体的に説明する。

**【0120】****【実施例】****実施例1****【0121】**

以下の方法により、種々の評価を行うためのデバイスを形成した。

**【0122】****(1) 基板**

基板にはP型のシリコン基板を用い、比抵抗が8~12 cm、面方位(100)のものを用いた。シリコン基板表面には熱酸化法により500Å(オングストローム)犠牲酸化膜が成膜されている。

20

**【0123】****(2) ゲート酸化前洗浄**

APM(アンモニア、過酸化水素水、純水の混合液)とHPM(塩酸、過酸化水素水、純水の混合液)およびDHF(フッ酸と純水の混合液)を組み合わせたRCA洗浄によって犠牲酸化膜と汚染要素(金属や有機物、パーティクル)を除去した。

**【0124】****(3) 酸化前プラズマ処理****【0125】**

上記の(2)の処理後に、基板上にSPAプラズマ処理を施した。処理条件は以下の通り。ウェハを真空(背圧 $1 \times 10^{-4}$ Pa以下)の反応処理室に搬送したのち、基板温度400、希ガス(例えばArガス)1000sccm、圧力を7Pa~133Pa(50mTorr~1Torr)に保持した。その雰囲気中に複数のスロットを有する平面アンテナ部材(SPA)を介して2~3W/cm<sup>2</sup>のマイクロ波を照射することにより希ガスプラズマを発生させ、基板表面上にプラズマ処理を施した。また、場合により希ガスに水素5~30sccmを含ませることにより、水素プラズマによる酸化前処理を施す場合がある。

30

**【0126】****(4) プラズマ酸化プロセス****【0127】**

上記(3)の処理が施されたシリコン基板上に次に示すような方法で酸化膜を形成した。(3)の処理が施されたシリコン基板に大気への暴露を行わないまま次のようないわゆるプロセスを行う(例えば同じ反応室内で処理を行う、真空搬送系を用い、大気への暴露を防いで他の反応室内で処理を行う等)ことで、(3)の処理で得られた有機物汚染除去や自然酸化膜除去効果を最適に維持したまま、酸化処理を施すことが出来る。400に加熱されたシリコン基板上に希ガスと酸素とをそれぞれ1000~2000sccm、50~500sccmずつ流し、圧力を13Pa~133Pa(100mTorr~1000mTorr)に保持した。その雰囲気中に複数のスロットを有する平面アンテナ部材(SPA)を介して2~3W/cm<sup>2</sup>のマイクロ波を照射することにより酸素および希ガスとを含むプラズマを発生させ、基板表面上に酸化膜を形成した。

40

50

ラズマを形成し、このプラズマを用いて3の基板上にSiO<sub>2</sub>膜を成膜した。また、処理時間を含む処理条件を変えることで膜厚を制御した。

【0128】

(5) : プラズマ窒化プロセス

【0129】

上記(4)の処理が施された酸化膜上に次に示すような方法で窒化を施した。(4)の処理が施された酸化膜上に大気への暴露を行わないまま次のようなプロセスを行う(例えば同じ反応室内で処理を行う、真空搬送系を用い、大気への暴露を防いで他の反応室内で処理を行う等)ことで、(4)の処理で得られた酸化膜上部への有機物汚染や自然酸化膜増加を抑制したまま、窒化処理を施すことが出来る。400に加熱されたシリコン基板上に希ガスと窒素とをそれぞれ500~2000sccm、4~500sccmずつ流し、圧力を3Pa~133Pa(20mTorr~1000mTorr)に保持した。その雰囲気中に複数のスロットを有する平面アンテナ部材(SPA)を介して3W/cm<sup>2</sup>のマイクロ波を照射することにより窒素および希ガスとを含むプラズマを形成し、このプラズマを用いて基板上に酸窒化膜(SiON膜)を成膜した。10

【0130】

(6) : 水素プラズマによる薄膜化とVfbシフトの回復

【0131】

(5)の処理が施された酸窒化膜上に次に示すような方法で水素プラズマによるアニール処理を施した。(5)の処理が施された酸窒化膜上に大気への暴露を行わないまま次のようなプロセスを行う(例えば同じ反応室内で処理を行う、真空搬送系を用い、大気への暴露を防いで他の反応室内で処理を行う等)ことで、(5)の処理で得られた酸窒化膜上部への有機物汚染や自然酸化膜増加を抑制したまま、水素プラズマアニール処理を施すことが出来る。400に加熱されたシリコン基板上に希ガスと水素とをそれぞれ500~2000sccm、4~500sccmずつ流し、圧力を3Pa~133Pa(20mTorr~1000mTorr)に保持した。その雰囲気中に複数のスロットを有する平面アンテナ部材(SPA)を介して2~3W/cm<sup>2</sup>のマイクロ波を照射することにより水素および希ガスとを含むプラズマを形成し、このプラズマを用いて酸窒化膜上に水素プラズマアニール処理を施した。図11におけるSIMS分析サンプルは本工程で処理を止め、分析を行ったものである。2030

【0132】

(7) : ゲート電極用ポリシリコン成膜

【0133】

上記した処理(3)~(6)で形成した酸窒化膜上にゲート電極としてポリシリコンをCVD法にて成膜した。酸窒化膜の成膜されたシリコン基板を630で加熱し、基板上にシランガス250sccmを33Paの圧力下で導入し30分保持することでSiO<sub>2</sub>膜上に膜厚3000Åの電極用ポリシリコンを成膜した。

【0134】

(8) : ポリシリコンへのP(リン)ドープ

【0135】

上記(7)で作製されたシリコン基板を875に加熱し、基板上にPOCl<sub>3</sub>ガスと酸素および窒素をそれぞれ350sccm、200sccm、20000sccmずつ常圧下で導入し24分間保持することでポリシリコン中にリンをドープした。40

【0136】

(9) : パターニング、ゲートエッチ

【0137】

上記\*\*\*(8)\*\*で作製したシリコン基板上にリソグラフィによりパターニングを施し、HF:HNO<sub>3</sub>:H<sub>2</sub>O=1:60:60の比の薬液中にシリコン基板を3分間浸することでパターニングされていない部分のポリシリコンを溶かし、MOSキャパシタを作製した。50

**【0138】**

上記(8)で作製したシリコン基板上にリソグラフィによりパターニングを施し、H F : H N O<sub>3</sub> : H<sub>2</sub>O = 1 : 60 : 60 の比の薬液中にシリコン基板を3分間浸することでパターニングされていない部分のポリシリコンを溶かし、MOSキャパシタを作製した。

**【0139】**

実施例1で得たMOSキャパシタに対する測定は、次に示すような方法で行った。ゲート電極面積が10000 μm<sup>2</sup>のキャパシタのCV、IV特性を評価した。CV特性は周波数100 KHz、ゲート電圧を0Vから-3V程度まで掃引し各電圧におけるキャパシタンスを評価することで求めた。CV特性から電気的膜厚とV<sub>f b</sub>(フラットバンド電圧)を計算した。また、IV特性はゲート電圧を0Vから-5V程度まで掃引し、各電圧において流れる電流値(リーク電流値)を評価することで求めた。CV測定から求めたV<sub>f b</sub>から-0.4Vを差し引いたゲート電極電圧におけるリーク電流値をIV特性から計算した。

10

**【0140】**

図8は前プラズマ処理を施した場合と施さなかった場合の酸化膜のリーク特性を比較したものである。前プラズマ処理の効果のみを示すため、ここで用いられている酸化膜には窒化および後水素処理は施されていない。横軸にCV特性から求めた電気的膜厚、縦軸はゲート電圧V<sub>f b</sub>-0.4V(V<sub>f b</sub>が-0.8V程度のため、約-1.2V)におけるリーク電流値を示した。図8から分るように前プラズマ処理を施すことで酸化膜のリーク電流値を低減することに成功している。

20

**【0141】**

図9は前プラズマ処理を施したSPAプラズマ酸化膜と、現在一般にデバイスに用いられている熱酸化膜のフラットバンド特性を比較したものである。横軸にCV特性から求めた電気的膜厚、縦軸にCV特性から求めたフラットバンド電圧を示した。膜や界面にキャリアのトラップとなる欠陥等が存在すると、フラットバンド電圧は大きく負方向にシフトすることが知られているが、前プラズマ処理を施した膜は熱酸化膜と同等の値(約-0.8V)を示しており、本工程におけるフラットバンド特性の劣化は見られなかった。

20

**【0142】**

図10aは本発明における複数工程(マルチプロセス)を用いたゲート酸窒化膜の電気的膜厚の経時変化(各工程ごとにおける電気的膜厚の変化)を示す。横軸は処理時刻、縦軸は電気的膜厚である。窒化処理を施すことで電気的膜厚を0.8~1.5Å低減することに成功している。また、後水素処理を施すことで更なる薄膜化にも成功している。

30

**【0143】**

図10bは図9と同様の膜のフラットバンド電圧の経時変化(各工程ごとにおけるフラットバンド電圧の変化)を示す。横軸は処理時刻、縦軸はフラットバンド電圧である。膜や界面にキャリアのトラップとなる欠陥等が存在すると、フラットバンド電圧は大きく負方向にシフトすることが知られているが、後プラズマ水素処理を施した膜はフラットバンドシフトの回復を示しており、窒化によって劣化した膜特性の回復が生じていることが示される。

**【0144】**

40

図11から分るように水素処理を施すことで膜厚(酸素の含まれている層の厚さ)が減少していることが分る。これは水素反応種による還元作用によるものと考えられる。この工程を有効に利用することで制御が困難な領域(~10Å)薄膜化の制御(エッチング)も可能となる。

**【0145】**

図10a、bから分るように、本発明を用いると、シリコン基板を大気へ暴露することなく、連続的に複数の工程を同一の原理を持った反応室内で行うことが可能となり、例えば一つの反応室ですべての工程を行うことでフットプリントの低減が実現できる。また、各工程を別の反応室で処理する場合も、動作原理が同じ反応室を並べるため、ガス配管や操作パネルを同一のものにすることも可能であり、優れたメンテ、操作性を実現できる。更

50

に、同一の装置であるために装置間の持ち込み汚染の可能性は低く、複数の反応室を持つクラスター構成とした場合でも、処理順番を様々に変えることが可能である。この方法を用いると様々な特性を持つゲート絶縁膜の作製が可能となる。

#### 【0146】

また、上記の例では本発明を用いて作製された酸窒化膜をそのままゲート絶縁膜として使用しているが、本発明を用いて極薄（～10Å；オングストローム）の酸窒化膜を形成し、その上にHig h-kなどの高誘電率を持つ物質を成膜することで、Hig h-k物質単独でゲート絶縁膜を形成した場合よりも界面特性、例えばトランジスタのキャリア移動度の高い積層ゲート絶縁膜構造（ゲートスタック構造）を作ることも可能となる。

#### 【0147】

10

#### 実施例3

#### 【0148】

本態様に関わるロジックデバイスの製造方法は、大別して「素子分離 MOSトランジスタ作製 容量作製 層間絶縁膜成膜および配線」のような流れで行われる。

#### 【0149】

以下に本発明工程が含まれるMOSトランジスタ作製前工程の中でも、特に本発明と関連の深いMOS構造の作製について、一般的な例を挙げて解説を行う。

#### 【0150】

##### (1) 基板

基板にはP型もしくはN型のシリコン基板を用い、比抵抗が1～30cm、面方位(100)のものを用いる。以下にはP型のシリコン基板を用いたNHOSトランジスタの作製方法について解説を行う。

#### 【0151】

シリコン基板上には目的に応じ、STIやLOCOS等の素子分離工程やチャネルインプラが施されており、ゲート酸化膜やゲート絶縁膜が成膜されるシリコン基板表面には犠牲酸化膜が成膜されている（図12）。

#### 【0152】

##### (2) ゲート酸化膜（ゲート絶縁膜）成膜前の洗浄

#### 【0153】

一般にAPM（アンモニア、過酸化水素水、純水の混合液）とHPM（塩酸、過酸化水素水、純水の混合液）およびDHF（フッ酸と純水の混合液）を組み合わせたRCA洗浄によって犠牲酸化膜と汚染要素（金属や有機物、パーティクル）を除去する。必要に応じ、SPM（硫酸と過酸化水素水の混合液）、オゾン水、FPM（フッ酸、過酸化水素水、純水の混合液）、塩酸水（塩酸と純水の混合液）、有機アルカリなどを用いる時もある。

#### 【0154】

##### (3) 下地酸化前プラズマ処理

#### 【0155】

(2)の処理後に、下地酸化膜形成の前工程として基板上にSPAプラズマ処理を施す。処理条件は例えば以下のようなものが考えられる。ウェハを真空（背圧 $1 \times 10^{-4}$ Pa以下）の反応処理室に搬送したのち、基板温度400℃、希ガス（例えばArガス）1000sccm、圧力を7Pa～133Pa（50mTorr～1000mTorr）に保持する。その雰囲気中に複数のスロットを有する平面アンテナ部材（SPA）を介して2～3W/cm<sup>2</sup>のマイクロ波を照射することにより希ガスプラズマを発生させ、基板表面上にプラズマ処理を施す。また、場合により混合ガスに水素5～30sccm含ませることにより、水素プラズマによる酸化前処理を施す場合がある（図13）。

#### 【0156】

##### (4) 下地酸化膜の形成

(3)の処理が施されたシリコン基板上に次に示すような方法で酸化膜を形成する。(3)の処理が施されたシリコン基板に大気への暴露を行わないまま次のようないままでのプロセスを行う（例えば同じ反応室内で処理を行う）ことで、(3)の処理で得られた有機物汚染除去

40  
50

や自然酸化膜除去効果を最適に維持したまま、酸化処理を施すことが出来る。400に加熱されたシリコン基板上に希ガスと酸素とをそれぞれ1000~2000 sccm、50~500 sccmずつ流し、圧力を13Pa~133Pa(100mTorr~1000mTorr)に保持する。その雰囲気中に複数のスロットを有する平面アンテナ部材(SPA)を介して2~3W/cm<sup>2</sup>のマイクロ波を照射することにより酸素および希ガスとを含むプラズマを形成し、このプラズマを用いて3の基板上にSiO<sub>2</sub>膜を成膜する。また、処理時間を含む処理条件を変えることで膜厚を制御することが可能である(図14)。

#### 【0157】

(5) : プラズマ窒化プロセス

10

#### 【0158】

上記(4)の処理が施された酸化膜上に次に示すような方法で窒化を施す。(4)の処理が施された酸化膜上に大気への暴露を行わないまま次のようなプロセスを行う(例えば同じ反応室内で処理を行う、真空搬送系を用い、大気への暴露を防いで他の反応室内で処理を行う等)ことで、(4)の処理で得られた酸化膜上部への有機物汚染や自然酸化膜増加を抑制したまま、窒化処理を施すことが出来る。400に加熱されたシリコン基板上に希ガスと窒素とをそれぞれ500~2000 sccm、4~500 sccmずつ流し、圧力を3Pa~133Pa(20mTorr~1000mTorr)に保持する。その雰囲気中に複数のスロットを有する平面アンテナ部材(SPA)を介して2~3W/cm<sup>2</sup>のマイクロ波を照射することにより窒素および希ガスとを含むプラズマを形成し、このプラズマを用いて基板上に酸窒化膜(SiON膜)を成膜する(図14)。

20

#### 【0159】

(6) : 水素プラズマによる薄膜化とVfbシフトの回復

#### 【0160】

上記(5)の処理が施された酸窒化膜上に次に示すような方法で水素プラズマによるアニール処理を施す。(5)の処理が施された酸窒化膜上に大気への暴露を行わないまま次のようなプロセスを行う(例えば同じ反応室内で処理を行う、真空搬送系を用い、大気への暴露を防いで他の反応室内で処理を行う等)ことで、(5)の処理で得られた酸窒化膜上部への有機物汚染や自然酸化膜増加を抑制したまま、水素プラズマアニール処理処理を施すことが出来る。400に加熱されたシリコン基板上に希ガスと水素とをそれぞれ500~2000 sccm、4~500 sccmずつ流し、圧力を3Pa~133Pa(20mTorr~1000mTorr)に保持する。その雰囲気中に複数のスロットを有する平面アンテナ部材(SPA)を介して2~3W/cm<sup>2</sup>のマイクロ波を照射することにより水素および希ガスとを含むプラズマを形成し、このプラズマを用いて酸窒化膜上に水素プラズマアニール処理を施す(図14)。

30

#### 【0161】

(7) : Hig - kゲート絶縁膜の形成

#### 【0162】

上記(6)で形成された下地酸窒化膜上にHig - k物質を成膜する。Hig - kゲート絶縁膜形成方法にはCVDを用いるプロセスとPVDを用いるプロセスとに大別される。ここでは主にCVDによるゲート絶縁膜の形成について述べる。CVDによるゲート絶縁膜の形成は、原料ガス(例えばHTB : Hf(OCH<sub>3</sub>)<sub>4</sub>とSiH<sub>4</sub>)を200から1000の範囲内で加熱した前述のシリコン基板上に供給し、熱によって形成された反応種(例えばHfラジカルとSiラジカル、Oラジカル)を膜表面にて反応させることで成膜(例えばHfSiO)を行う。反応種はプラズマにより生成されることもある。一般にゲート絶縁膜の物理的な膜厚としては1nmから10nmの膜厚が用いられる(図15)。

40

#### 【0163】

(8) : ゲート電極用ポリシリコン成膜

#### 【0164】

50

上記(7)で形成したH i g h - k ゲート絶縁膜(下地ゲート酸化膜を含む)上にM O Sトランジスタのゲート電極としてポリシリコン(アモルファスシリコンを含む)をC V D法にて成膜する。ゲート絶縁膜の成膜されたシリコン基板を500から650の範囲内で加熱し、基板上にシリコンを含むガス(シラン、ジシラン等)を10から100P aの圧力下で導入することでゲート絶縁膜上に膜厚50n mから500n mの電極用ポリシリコンを成膜する。ゲート電極としてはポリシリコンの代替として、シリコンゲルマニウムやメタル(W、R u、T i N、T a、M oなど)が用いられることがある(図16)。

#### 【0165】

その後、ゲートのパターンニング、選択エッチングを行い、M O Sキャパシタを形成し(図17)、イオン打ち込み(インプラ)を施してソース、ドレインを形成する(図18)。  
10 その後アニールによりドーパント(チャネル、ソース、ドレインヘインプラされたリン(P)、ヒ素(A s)、ホウ素(B)等)の活性化を行う。続いて後工程となる層間絶縁膜の成膜、パターンニング、選択エッチング、メタルの成膜を組み合わせた配線工程を経て本様態に関わるM O Sトランジスタが得られる(図19)。最終的にこのトランジスタ上部に様々なパターンで配線工程を施し、回路を作ることでロジックデバイスが完成する。

#### 【0166】

なお、本様態では絶縁膜としてH fシリケイト(H f S i O膜)を形成したが、それ以外の組成からなる絶縁膜を形成することも可能である。ゲート絶縁膜としては、従来より使われている低誘電率のS i O<sub>2</sub>、S i O N、また誘電率が比較的高いS i NやH i - k物質と呼ばれる誘電率が高いA l<sub>2</sub>O<sub>3</sub>、Z r O<sub>2</sub>、H f O<sub>2</sub>、T a 2 O 5、およびZ r S i O、H f S i O等のシリケートやZ r A l O等のアルミネートからなる群から選択される1又は2以上のものが挙げられる。

#### 【0167】

また、本実施例では、下地のゲート酸窒化膜形成を目的としているが、H i g h - k物質の成膜を行わず、下地ゲート酸窒化膜をそのままゲート絶縁膜として用いることも下地酸化膜の膜厚を制御することで可能である。

#### 【0168】

また、窒化処理を行わない酸化膜を下地に用いたり、酸化膜そのものをゲート絶縁膜として用いることも可能である。

30

#### 【0169】

さらに、必要に応じて酸化前処理や後水素処理を省いたり、処理順序を変えることも可能である。

#### 【0170】

以下に目的に応じた処理順序の例を示す。

#### 【0171】

1：ゲート酸化膜の形成

酸化前処理 酸化処理 P o l y成膜

#### 【0172】

2：ゲート酸窒化膜の形成 - 1

酸化前処理 酸化処理 窒化処理 後水素処理 P o l y成膜

40

#### 【0173】

3：ゲート酸窒化膜の形成 - 2

酸化前処理 窒化処理 酸化処理 後水素処理 P o l y成膜

#### 【0174】

4：H i - k下地酸化膜の形成

酸化前処理 酸化処理 後水素処理による薄膜化 H i - k成膜 P o l y成膜

#### 【0175】

5：H i - k下地窒化膜の形成

窒化前処理(酸化前処理と同様) 窒化処理 後水素処理 H i - k成膜 P o l y成膜

50

**【0176】**

上記に述べたのは本発明の態様の一例であり、それ以外にも様々な処理方法が同一の装置構成で可能である。

**【0177】**

これまで述べたように、本発明を用いると、シリコン基板を大気へ暴露することなく、連続的に複数の工程を同一の原理を持った反応室内で行うことが可能となり、例えば一つの反応室ですべての工程を行うことでフットプリントの低減が実現できる。また、各工程を別の反応室で処理する場合も、動作原理が同じ反応室を並べるため、ガス配管や操作パネルを同一のものにすることも可能であり、優れたメンテナンス、操作性を実現できる。更に、同一の装置であるために装置間の持ち込み汚染の可能性は低く、複数の反応室を持つクラスター構成とした場合でも、処理順番を様々に変えることが可能である。この方法を用いると様々な特性を持つゲート絶縁膜の作製が可能となる。

**【0178】****【発明の効果】**

上述したように本発明に依れば、様々な特性（例えば、極薄膜厚の制御や、高い清浄度等）に優れた絶縁膜を効率よく（例えば、一つの反応室で様々な工程を行うことによる小さいフットプリントや、同一の動作原理の反応室で様々な工程を行うことによる操作性の簡略化、装置間のクロスコンタミネーションの抑制等）製造することが可能となる。

**【図面の簡単な説明】**

**【図1】**本発明により形成することが可能なMOS構造の一例を示す模式断面図である。

**【図2】**本発明の絶縁膜の形成方法により製造可能な半導体装置の一例を示す部分模式断面図である。

**【図3】**本発明の絶縁膜の形成方法に使用可能なスロットプレインアンテナ（SPA）プラズマ処理ユニットの一例を示す模式的な垂直断面図である。

**【図4】**本発明の電子デバイス材料の製造装置に使用可能なSPAの一例を示す模式的な平面図である。

**【図5】**本発明の絶縁膜の形成方法に使用可能な加熱反応炉ユニットの一例を示す模式的な垂直断面図である。

**【図6】**本発明の形成方法における各工程の一例を示すフローチャートである。

**【図7】**本発明の形成方法における各工程の一例を示すフローチャートである。

**【図8】**酸化前プラズマ処理を施した場合と酸化前プラズマ処理を施さなかった場合の酸化膜のリーケ特性を示すグラフである。横軸は電気的膜厚、縦軸はゲート電圧V<sub>f b - 0 . 4 V</sub>におけるゲート酸化膜のリーケ電流値である。

**【図9】**図9は同様の膜のフラットバンド特性を示す。横軸は電気的膜厚、縦軸はフラットバンド電圧である。

**【図10】**図10aは本発明における複数工程（マルチプロセス）を用いたゲート酸化膜の電気的膜厚の経時変化（各工程ごとにおける電気的膜厚の変化）を示す。横軸は処理時刻、縦軸は電気的膜厚である。図10bは図9と同様の膜のフラットバンド電圧の経時変化（各工程ごとにおけるフラットバンド電圧の変化）を示す。横軸は処理時刻、縦軸はフラットバンド電圧である。

**【図11】**図9と同様の膜における膜中酸素濃度のSIMS分析結果を示す。横軸は分析におけるエッチング時間、縦軸は酸素強度を示す。

**【図12】**ゲート酸化膜やゲート絶縁膜が成膜されるシリコン基板表面の一例を示す模式断面図である。

**【図13】**基板表面上へのプラズマ処理の一例を示す模式断面図である。

**【図14】**プラズマを用いる基板上へのSiO<sub>2</sub>膜の成膜および窒化処理、水素プラズマ処理の一例を示す模式断面図である。

**【図15】**Hf - k材料の成膜の一例を示す模式断面図である。

**【図16】**Hf - k材料膜上へのゲート電極の形成の一例を示す模式断面図である。

**【図17】**MOSキャパシタの形成の一例を示す模式断面図である。

10

20

30

40

50

【図18】イオン打ち込み（インプラ）によるソース、ドレン形成の一例を示す模式断面図である。

【図19】本発明により得られるMOSトランジスタ構造の一例を示す模式断面図である。

【図1】



【図2】



【図3】



【図4】



【図5】



【図6】



【図7】



【図8】



【図9】



【図10】



【図 1 1】



【図 1 2】



【図 1 3】



【図 1 4】



【図15】

図15



【図16】

図16



【図17】

図17



【図18】

図18



【図19】

図19



---

フロントページの続き

(72)発明者 菅原 順也  
東京都港区赤坂五丁目3番6号 東京エレクトロン株式会社内

(72)発明者 多田 吉秀  
東京都港区赤坂五丁目3番6号 東京エレクトロン株式会社内

(72)発明者 中村 源志  
東京都港区赤坂五丁目3番6号 東京エレクトロン株式会社内

(72)発明者 尾崎 成則  
東京都港区赤坂五丁目3番6号 東京エレクトロン株式会社内

(72)発明者 中西 敏雄  
東京都港区赤坂五丁目3番6号 東京エレクトロン株式会社内

(72)発明者 佐々木 勝  
東京都港区赤坂五丁目3番6号 東京エレクトロン株式会社内

(72)発明者 松山 征嗣  
東京都港区赤坂五丁目3番6号 東京エレクトロン株式会社内

審査官 田中 永一

(56)参考文献 特開2001-160555(JP,A)  
特開2000-294550(JP,A)  
特開平11-040397(JP,A)  
特開2001-111000(JP,A)  
特開2001-217415(JP,A)

(58)調査した分野(Int.Cl., DB名)

H01L 21/31  
H01L 21/312  
H01L 21/314  
H01L 21/316  
H01L 21/318  
H01L 21/205  
H01L 29/78