

(19) 日本国特許庁(JP)

## (12) 公開特許公報(A)

(11) 特許出願公開番号

特開2018-77527

(P2018-77527A)

(43) 公開日 平成30年5月17日(2018.5.17)

(51) Int.Cl.

**G09F 9/30** (2006.01)  
**H01L 51/50** (2006.01)  
**H05B 33/14** (2006.01)  
**H05B 33/06** (2006.01)  
**H01L 27/32** (2006.01)

F 1

G09F 9/30  
G09F 9/30  
H05B 33/14  
H05B 33/14  
H05B 33/06

3 3 8  
3 6 5  
A  
Z  
33/06

テーマコード(参考)

3K107  
5C094

審査請求 有 請求項の数 6 O L (全 54 頁) 最終頁に続く

(21) 出願番号 特願2018-6127 (P2018-6127)  
(22) 出願日 平成30年1月18日 (2018.1.18)  
(62) 分割の表示 特願2017-172233 (P2017-172233)  
の分割  
原出願日 平成13年5月10日 (2001.5.10)  
(11) 特許番号 特許第6306807号 (P6306807)  
(45) 特許公報発行日 平成30年4月4日 (2018.4.4)  
(31) 優先権主張番号 特願2000-140513 (P2000-140513)  
(32) 優先日 平成12年5月12日 (2000.5.12)  
(33) 優先権主張国 日本国 (JP)

(71) 出願人 000153878  
株式会社半導体エネルギー研究所  
神奈川県厚木市長谷398番地  
(72) 発明者 小山 潤  
神奈川県厚木市長谷398番地 株式会社  
半導体エネルギー研究所内  
(72) 発明者 木村 肇  
神奈川県厚木市長谷398番地 株式会社  
半導体エネルギー研究所内  
F ターム(参考) 3K107 AA01 AA05 BB01 BB08 CC33  
CC42 DD38 EE04 FF15 HH02  
HH05  
5C094 AA07 AA08 BA03 BA27 DA13  
DB01 EA10 FA01 FA02 FB12  
FB14

(54) 【発明の名称】表示装置

## (57) 【要約】

【課題】電源供給線の配線抵抗による電位降下によって生じる電位のずれを軽減すること

により、表示領域内のムラを軽減し、鮮明な多階調カラー表示が可能なアクティブマトリ

クス型のEL表示装置を提供することを課題とする。

【解決手段】電源供給線の引き出し口を複数配置する。

また、外部入力端子と画素部電源

供給線の間の配線抵抗を、帰還増幅器をもって電源供給線に電位供給することにより、電

位補償をおこなう。また、上記構成に加え、電源供給線をマトリクス状に配置する。

【選択図】図5



## 【特許請求の範囲】

## 【請求項 1】

第1のトランジスタと、第2のトランジスタと、EL素子と、ゲート信号線と、ソース信号線と、電源線と、を有し、

前記ゲート信号線は、前記第1のトランジスタのゲート電極として機能する領域を有し、

前記ソース信号線は、前記第1のトランジスタと電気的に接続され、

前記第1のトランジスタは、前記第2のトランジスタと電気的に接続され、

前記第2のトランジスタは、前記EL素子と電気的に接続され、

前記電源線は、マトリクス状に設けられ、

前記電源線は、第1の配線及び第2の配線を有し、

前記第1の配線上に絶縁膜を有し、

前記絶縁膜上に前記第2の配線を有し、

前記第1の配線は、前記絶縁膜に設けられたコンタクトホールを介して前記第2の配線と電気的に接続され、

前記第1の配線は、前記ソース信号線と同一層、且つ、同一材料からなることを特徴とする表示装置。

## 【請求項 2】

第1のトランジスタと、第2のトランジスタと、EL素子と、ゲート信号線と、ソース信号線と、電源線と、を有し、

前記第1のトランジスタ及び前記第2のトランジスタは、トップゲート構造を有し、

前記EL素子は、第1の電極と、前記第1の電極上のEL層と、前記EL層上の第2の電極とを有し、

前記ゲート信号線は、前記第1のトランジスタのゲート電極として機能する領域を有し、

前記ソース信号線は、前記第1のトランジスタと電気的に接続され、

前記第1のトランジスタは、前記第2のトランジスタと電気的に接続され、

前記第2のトランジスタは、前記EL素子と電気的に接続され、

前記電源線は、マトリクス状に設けられ、

前記電源線は、第1の配線及び第2の配線を有し、

前記第1の配線上に絶縁膜を有し、

前記絶縁膜上に前記第2の配線を有し、

前記第2の配線は、前記第1の電極と重なる領域を有し、

前記第1の配線は、前記絶縁膜に設けられたコンタクトホールを介して前記第2の配線と電気的に接続され、

前記第1の配線は、前記ソース信号線と同一層、且つ、同一材料からなることを特徴とする表示装置。

## 【請求項 3】

請求項1又は請求項2において、

前記第1のトランジスタ及び前記第2のトランジスタは、多結晶半導体を有することを特徴とする表示装置。

## 【請求項 4】

スイッチング用トランジスタと、駆動用トランジスタと、EL素子と、ゲート信号線と、ソース信号線と、電源線と、を有し、

前記ゲート信号線は、前記スイッチング用トランジスタのゲート電極として機能する領域を有し、

前記ソース信号線は、前記スイッチング用トランジスタと電気的に接続され、

前記スイッチング用トランジスタは、前記駆動用トランジスタと電気的に接続され、

前記駆動用トランジスタは、前記EL素子と電気的に接続され、

前記電源線は、マトリクス状に設けられ、

10

20

30

40

50

前記電源線は、第1の配線及び第2の配線を有し、  
 前記第1の配線上に絶縁膜を有し、  
 前記絶縁膜上に前記第2の配線を有し、  
 前記第1の配線は、前記絶縁膜に設けられたコンタクトホールを介して前記第2の配線と電気的に接続され、  
 前記第1の配線は、前記ソース信号線と同一層、且つ、同一材料からなることを特徴とする表示装置。

【請求項5】

スイッチング用トランジスタと、駆動用トランジスタと、EL素子と、ゲート信号線と、ソース信号線と、電源線と、を有し、

前記スイッチング用トランジスタ及び前記駆動用トランジスタは、トップゲート構造を有し、

前記EL素子は、第1の電極と、前記第1の電極上のEL層と、前記EL層上の第2の電極とを有し、

前記ゲート信号線は、前記スイッチング用トランジスタのゲート電極として機能する領域を有し、

前記ソース信号線は、前記スイッチング用トランジスタと電気的に接続され、

前記スイッチング用トランジスタは、前記駆動用トランジスタと電気的に接続され、

前記駆動用トランジスタは、前記EL素子と電気的に接続され、

前記電源線は、マトリクス状に設けられ、

前記電源線は、第1の配線及び第2の配線を有し、

前記第1の配線上に絶縁膜を有し、

前記絶縁膜上に前記第2の配線を有し、

前記第2の配線は、前記第1の電極と重なる領域を有し、

前記第1の配線は、前記絶縁膜に設けられたコンタクトホールを介して前記第2の配線と電気的に接続され、

前記第1の配線は、前記ソース信号線と同一層、且つ、同一材料からなることを特徴とする表示装置。

【請求項6】

請求項4又は請求項5において、

前記スイッチング用トランジスタ及び前記駆動用トランジスタは、多結晶半導体を有することを特徴とする表示装置。

【発明の詳細な説明】

【技術分野】

【0001】

本発明はEL(エレクトロルミネッセンス)素子を基板上に作り込んで形成された電子ディスプレイ(電気光学装置)に関する。特に半導体素子(半導体薄膜を用いた素子)を用いた表示装置に関する。またEL表示装置を表示部に用いた電子機器に関する。

【背景技術】

【0002】

近年、基板上に薄膜トランジスタ(以下、本明細書中ではTFTと表記する)を形成する技術が大幅に進歩し、アクティブマトリクス型表示装置への応用開発が進められている。特に、ポリシリコンなどの多結晶半導体膜を用いたTFTは、従来のアモルファスシリコン等の非晶質半導体膜を用いたTFTよりも電界効果移動度(モビリティともいう)が高いので、高速動作が可能である。そのため、従来、基板外の駆動回路で行っていた画素の制御を、画素と同一の基板上に形成した駆動回路で行うことが可能となっている。

【0003】

このような多結晶半導体膜を用いたアクティブマトリクス型表示装置では、同一基板上に、様々な回路や素子を作り込むことが可能であり、製造コストの低減、表示装置の小型

10

20

30

40

50

化、歩留まりの上昇、スループットの低減など、様々な利点が得られる。

【0004】

そしてさらに、自発光型素子としてEL素子を有したアクティブマトリクス型のEL表示装置の研究が活発化している。EL表示装置は、有機ELディスプレイ(OLED:Organic EL Display)又は有機ライトエミッティングダイオード(OLED:Organic Light Emitting Diode)とも呼ばれている。

【0005】

EL素子は一对の電極(陽極と陰極)間にEL層が挟まれた構造となっているが、EL層は通常、積層構造となっている。代表的には、コダック・イーストマン・カンパニーのTangらが提案した「正孔輸送層/発光層/電子輸送層」という積層構造が挙げられる。この構造は非常に発光効率が高く、現在、研究開発が進められているEL表示装置はほとんどこの構造を採用している。

10

【0006】

また他にも、陽極上に正孔注入層/正孔輸送層/発光層/電子輸送層、または正孔注入層/正孔輸送層/発光層/電子輸送層/電子注入層の順に積層する構造でも良い。発光層に対して蛍光性色素等をドーピングしても良い。

【0007】

本明細書において、陰極と陽極との間に設けられる全ての層を総称してEL層と呼ぶ。よって上述した正孔注入層、正孔輸送層、発光層、電子輸送層、電子注入層等は、全てEL層に含まれる。

20

【0008】

そして、上記構造でなるEL層に、一对の電極から所定の電圧をかけると、発光層においてキャリアの再結合が起こって発光する。なお本明細書においてEL素子が発光することを、EL素子が駆動すると呼ぶ。また、本明細書中では、陽極、EL層及び陰極で形成される発光素子をEL素子と呼ぶ。

【0009】

なお、本明細書中において、EL素子とは、一重項励起状態からの発光(蛍光)を利用するものと、三重項励起状態からの発光(燐光)を利用するものの両方を含むものとする。

【0010】

EL表示装置の駆動方法として、アナログ方式の駆動方法(アナログ駆動)が挙げられる。EL表示装置のアナログ駆動について、図18及び図19を用いて説明する。

30

【0011】

図18に、アナログ駆動のEL表示装置の画素部1800の構造を示す。ゲート信号線駆動回路からの選択信号を入力するゲート信号線(G1~Gy)は、各画素が有するスイッチング用TFT1801のゲート電極に接続されている。また各画素の有するスイッチング用TFT1801のソース領域とドレイン領域は、一方がアナログのビデオ信号を入力するソース信号線(データ信号線ともいう)(S1~Sx)に、もう一方が各画素が有する駆動用TFT1804のゲート電極及び各画素が有する保持容量1808にそれぞれ接続されている。

40

【0012】

各画素が有する駆動用TFT1804のソース領域とドレイン領域はそれぞれ、一方は電源供給線(V1~Vx)に、もう一方はEL素子1806に接続されている。電源供給線(V1~Vx)の電位を電源電位と呼ぶ。また電源供給線(V1~Vx)は、各画素が有する保持容量1808に接続されている。

【0013】

EL素子1806は、陽極と、陰極と、陽極と陰極との間に設けられたEL層とを有する。EL素子1806の陽極が駆動用TFT1804のソース領域またはドレイン領域と接続している場合、EL素子1806の陽極が画素電極、陰極が対向電極となる。逆にEL素子1806の陰極が駆動用TFT1804のソース領域またはドレイン領域と接続し

50

ている場合、EL素子1806の陽極が対向電極、陰極が画素電極となる。

【0014】

なお本明細書において、対向電極の電位を対向電位と呼ぶ。なお対向電極に対向電位を与える電源を対向電源と呼ぶ。画素電極の電位と対向電極の電位の電位差がEL駆動電圧であり、このEL駆動電圧がEL層にかかる。

【0015】

図18で示したEL表示装置を、アナログ方式で駆動させた場合のタイミングチャートを図19に示す。1つのゲート信号線が選択されてから、その次に別のゲート信号線が選択されるまでの期間を1ライン期間(L)と呼ぶ。また1つの画像が表示されてから次の画像が表示されるまでの期間が1フレーム期間(F)

10

に相当する。図18のEL表示装置の場合、ゲート信号線はy本あるので、1フレーム期間中にy個のライン期間(L1~Ly)が設けられている。

【0016】

解像度が高くなるにつれて1フレーム期間中のライン期間の数も増え、駆動回路を高い周波数で駆動しなければならなくなる。

【0017】

まず電源供給線(V1~Vx)は一定の電源電位に保たれている。そして対向電極の電位である対向電位も一定の電位に保たれている。対向電位は、EL素子が発光する程度に電源電位との間に電位差を有している。

20

【0018】

第1のライン期間(L1)において、ゲート信号線G1には、ゲート信号線駆動回路からの選択信号が入力される。そして、ソース信号線(S1~Sx)に順にアナログのビデオ信号が入力される。ゲート信号線G1に接続された全てのスイッチング用TFTはオンの状態になるので、ソース信号線に入力されたアナログのビデオ信号は、スイッチング用TFTを介して駆動用TFTのゲート電極に入力される。

【0019】

駆動用TFTのチャネル形成領域を流れる電流の量は、そのゲート電圧によって制御される。

【0020】

ここで、駆動用TFTのソース領域が電源供給線に接続され、ドレイン領域がEL素子に接続されている場合を例に説明する。

30

【0021】

駆動用TFTのソース領域は、電源供給線に接続されてるため、画素部の各画素に同じ電位が入力されている。このとき、ソース信号線にアナログの信号が入力されると、この信号電圧の電位と、駆動用TFTのソース領域の電位との差がゲート電圧になる。EL素子に流れる電流は、駆動用TFTのゲート電圧によって決まる。ここで、EL素子の発光輝度は、EL素子の両電極間を流れる電流に比例する。こうしてEL素子はアナログのビデオ信号の電圧に制御されて発光を行う。

【0022】

上述した動作を繰り返し、ソース信号線(S1~Sx)へのアナログのビデオ信号の入力が終了すると、第1のライン期間(L1)が終了する。なお、ソース信号線(S1~Sx)への、アナログのビデオ信号の入力が終了するまでの期間と水平帰線期間とを合わせて1つのライン期間としても良い。次に第2のライン期間(L2)となりゲート信号線G2に選択信号が入力される。第1のライン期間(L1)と同様に、ソース信号線(S1~Sx)に順にアナログのビデオ信号が入力される。

40

【0023】

全てのゲート信号線(G1~Gy)に選択信号が入力されると、全てのライン期間(L1~Ly)が終了する。全てのライン期間(L1~Ly)が終了すると、1フレーム期間が終了する。1フレーム期間中において全ての画素が表示を行い、1つの画像が形成される。なお全てのライン期間(L1~Ly)と垂直帰線期間とを合わせて1フレーム期間と

50

しても良い。

【0024】

以上のように、アナログのビデオ信号によってEL素子の発光量が制御され、その発光量の制御によって階調表示がなされる。この方式は、いわゆるアナログ駆動方法と呼ばれる駆動方式であり、ソース信号線に入力されるアナログのビデオ信号の電圧の変化で階調表示が行われる。

【発明の概要】

【発明が解決しようとする課題】

【0025】

図20は、駆動用TFTの特性を示すグラフであり、401は $I_d - V_g$ 特性（又は $I_d - V_g$ 曲線）と呼ばれている。ここで $I_d$ はドレイン電流であり、 $V_g$ はゲート電圧である。このグラフにより任意のゲート電圧に対して流れる電流量を知ることができる。

10

【0026】

通常、EL素子を駆動するにあたって、上記 $I_d - V_g$ 特性の点線402で示した領域を用いる。402で囲んだ領域は、飽和領域と呼ばれ、ゲート電圧 $V_g$ の変化に対してドレイン電流 $I_d$ が大きく変化する領域である。

【0027】

アナログ方式の駆動方法では、駆動用TFTにおいて、飽和領域を用い、そのゲート電圧を変化させることによってドレイン電流を変化させる。

20

【0028】

スイッチング用TFTがオンとなり、画素内に、ソース信号線より入力されたアナログのビデオ信号は、駆動用TFTのゲート電極に印加される。こうして、駆動用TFTのゲート電圧が変化する。このとき、図20に示した $I_d - V_g$ 特性に従い、ゲート電圧に対してドレイン電流が1対1で決まる。こうして、駆動用TFTのゲート電極に入力されるアナログのビデオ信号の電圧に対応して、所定のドレイン電流がEL素子に流れ、その電流量に対応した発光量で前記EL素子が発光する。

20

【0029】

以上のように、アナログのビデオ信号によってEL素子の発光量が制御され、その発光量の制御によって階調表示がなされる。

30

【0030】

ここで、各画素の駆動用TFTのゲート電圧は、たとえソース信号線から同じ信号が入力されても、駆動用TFTのソース領域の電位が変化すると変化してしまう。ここで、駆動用TFTのソース領域の電位は、電源供給線から与えられている。しかし、電源供給線の電位は、配線抵抗による電位降下のために、画素部内部の位置によって変化する。

【0031】

また、画素部内の電源供給線の配線抵抗による電位降下の影響だけではなく、外部からの電源の入力部（以下、外部入力端子と表記する）より、画素部の電源供給線までの引き回し部分（以下、電源供給線引き回し部と表記する）の電位降下も問題となる。

30

【0032】

つまり、外部入力端子の位置から、画素部の各電源供給線の位置までの配線引き回しの長さによって、電源供給線の電位にはらつきが生じることになる。

40

【0033】

ここで、電源供給線の配線抵抗が小さな場合や、表示装置が、比較的小さな場合、また、電源供給線に流れる電流が比較的小さな場合は、それほど問題とならないが、そうでない場合、特に表示装置が比較的大きな場合は、この配線抵抗による電源供給線の電位の変化が大きくなる。

【0034】

特に、表示装置が大きくなるほど、外部入力端子から画素部の各電源供給線までの距離のはらつきが大きくなるため、電源供給線引き回し部の配線の長さのはらつきが大きくなる。そのため、電源供給線引き回し部の電位降下による電源供給線の電位の変化が大きくなる。

50

なる。

【0035】

これらの要因による電源供給線の電位ばらつきは、各画素のEL素子の発光輝度に影響を与え、表示輝度を変化させるため表示ムラの原因となる。

【0036】

以下に、電源供給線の電位のばらつきの具体的な例を示す。

【0037】

図23に示すように、表示画面中に白または黒のボックスを表示させたときには、クロストークと呼ばれる現象が発生していた。これはボックスの上方または下方にボックスの横方向と輝度の違いが発生する現象である。

10

【0038】

この現象が起こる、従来の表示装置の画素部の一部の回路図を図40に、また、その上面図を図41に示す。

【0039】

図41において、図40と同じ部分は同じ符号を用いて示し、説明は省略する。

【0040】

各画素は、スイッチング用TFT4402、駆動用TFT4406、保持容量4419、EL素子4414とによって構成される。

20

【0041】

なお、図40及び図41において、スイッチング用TFT4402はダブルゲート構造であるが、その他の構造であっても良い。

【0042】

クロストークは、ボックスの上方、下方と、横方向それぞれの画素において、駆動用TFT4406に流れる電流に、差分を生じることから起こるものである。この差分の原因是、電源供給線V1、V2がソース信号線S1、S2に平行に配置されているために起こる。

30

【0043】

例えば図23のように、表示画面の一部に白いボックスを表示した場合、このボックス表示をする画素に対応する電源供給線において、ボックス表示画素の駆動用TFTのソース・ドレン間を介してEL素子に電流が流れる分、この電源供給線の配線抵抗による電位降下は、ボックスを表示しない画素のみにしか電源を供給しない電源供給線と比べて、大きくなる。そのため、ボックスの上下で、ボックス表示をしない他の画素より暗い部分が発生する。

30

【0044】

また、従来のアクティブマトリクス型のEL表示装置は図24に示すように、電源供給線を表示装置の一方向から引き出し、この引き出し口より外部からの電源及び信号等を入力している。

40

【0045】

ここで、表示装置の表示画面のサイズが小さい場合には、それでも、問題は発生しなかつたが、表示装置の表示画面のサイズが大きくなると、表示画面の面積に比例して、消費電流が増加する。

【0046】

4インチの表示画面を有する表示装置と、20インチの表示画面を有する表示装置とは、消費電流は25倍となる。

【0047】

そのため、表示画面のサイズが大きい表示装置では、前述の電位降下の問題が大きな課題となる。

【0048】

また、取り出し口に近い電源供給線（図24中a）は、さほど電位降下は発生しないが、引き出し口より遠く離れた電源供給線（図24中b）は、配線が長い距離引き回される

50

ため、その配線抵抗による電位降下が大きく発生しする。そのため、この電源供給線（図24中b）に接続された駆動用TFTを有する画素のEL素子に加わる電圧が低下し、画質の低下を招いていた。

#### 【0049】

例えば、20インチの表示装置において、配線長は700mm、配線幅10mm、シート抵抗0.1オームとしても、電流が1A程度流れるとき電位降下は10Vになってしまい、正常な表示が不可能となる。

#### 【0050】

本発明は、上記問題点を鑑みてなされたものであり、鮮明な多階調カラー表示の可能なアクティブマトリクス型のEL表示装置を提供することを課題とする。

そして、そのようなアクティブマトリクス型EL表示装置を用いた高性能な電子機器（電子デバイス）を提供することを課題とする。

#### 【課題を解決するための手段】

#### 【0051】

本発明者は、電源供給線の配線抵抗による電位低下、特に電源供給線の引き出し部の配線抵抗による電位低下を軽減する方法を考えた。

#### 【0052】

以下に、本発明の構成について記載する。

#### 【0053】

本発明によって、絶縁表面上に複数のソース信号線と、複数のゲート信号線と、複数の電源供給線と、マトリクス状に配置された複数の画素とを有し、前記複数の画素は、スイッチング用薄膜トランジスタと、駆動用薄膜トランジスタと、EL素子とによって構成される表示装置において、複数の引き出し口を有し、前記複数の電源供給線は、前記複数の引き出し口まで引き回され、前記複数の引き出し口において、前記複数の電源供給線に電位が与えられ、前記引き出し口は、前記表示装置の少なくとも2方向に設けられていることを特徴とした表示装置が提供される。

#### 【0054】

本発明によって、絶縁表面上に複数のソース信号線と、複数のゲート信号線と、複数の電源供給線と、マトリクス状に配置された複数の画素とを有し、前記複数の画素は、スイッチング用薄膜トランジスタと、駆動用薄膜トランジスタと、EL素子とによって構成される表示装置において、引き出し口を有し、前記引き出し口は、複数の外部入力端子を有し、前記複数の電源供給線は、5本以上50本以下にまとめられ、前記複数の外部入力端子まで引き回され、前記複数の外部入力端子において、前記複数の電源供給線に電位が与えられていることを特徴とした表示装置が提供される。

#### 【0055】

本発明によって、絶縁表面上に複数のソース信号線と、複数のゲート信号線と、複数の電源供給線と、マトリクス状に配置された複数の画素とを有し、前記複数の画素は、スイッチング用薄膜トランジスタと、駆動用薄膜トランジスタと、EL素子とによって構成される表示装置において、外部入力端子を有し、前記複数の電源供給線は、前記外部入力端子まで引き回され、帰還ループの中に有する帰還増幅器により、前記外部入力端子を介して前記電源供給線に電位を供給することを特徴とした表示装置が提供される。

#### 【0056】

前記複数の電源供給線は、マトリクス状に配置されていることを特徴とする表示装置であってもよい。

#### 【0057】

前記複数の電源供給線は、前記ソース信号線と同一の配線層と、前記ゲート信号線と同一の配線層とによって構成されていることを特徴とした表示装置であってもよい。

#### 【0058】

前記複数の電源供給線は、前記ソース信号線とは異なる配線層と、前記ゲート信号と同一の配線層とによって構成されていることを特徴とした表示装置であってもよい。

10

20

30

40

50

## 【0059】

前記複数の電源供給線は、前記ゲート信号線とは異なる配線層と、前記ソース信号線と同一の配線層とによって構成されていることを特徴とした表示装置であってもよい。

## 【0060】

前記複数の電源供給線は、前記ゲート信号線及び前記ソース信号線のいずれとも異なる配線層で構成されていることを特徴とした表示装置であってもよい。

## 【0061】

前記複数の電源供給線の列方向の本数は、前記複数の画素の列方向の数より少ないと特徴とした表示装置であってもよい。

## 【0062】

前記複数の電源供給線の行方向の本数は、前記画素の行方向の数より少ないと特徴とした表示装置であってもよい。

## 【0063】

前記表示装置の表示部分の対角は20インチ以上であることを特徴とした表示装置であってもよい。

## 【0064】

前記表示装置を用いることを特徴とするパーソナルコンピュータ、テレビ受像機、ビデオカメラ、画像再生装置、ヘッドマウントディスプレイ、携帯情報端末であってもよい。

## 【発明の効果】

## 【0065】

従来のEL表示装置では、画面サイズを大きくした場合、それに伴う電流の増加により、電源供給線において、電位降下が発生し、表示の画質を損う原因となっていた。

## 【0066】

しかし、本発明は上記構成によって、配線抵抗の影響を低減可能であり、EL素子に流れる電流が増加しても、画質を損なわずに表示を行うことができる。

## 【図面の簡単な説明】

## 【0067】

【図1】本発明の表示装置の引き出し口を示す図。

【図2】本発明の表示装置の画素部の回路構成を示す図。

## 【図3】本発明の表示装置の画素部の上面図。

【図4】本発明の表示装置の電源供給線の引き回し部の形状を示す図。

【図5】本発明の表示装置の駆動方法を示す図。

【図6】本発明の表示装置の上面図及び断面図。

## 【図7】本発明の表示装置の上面図及び断面図。

## 【図8】本発明の表示装置の断面図。

## 【図9】本発明の表示装置の断面図。

## 【図10】本発明の表示装置の画素部の回路図。

## 【図11】本発明の表示装置の作製工程を示す図。

## 【図12】本発明の表示装置の作製工程を示す図。

## 【図13】本発明の表示装置の作製工程を示す図。

## 【図14】本発明の表示装置の作製工程を示す図。

## 【図15】本発明の表示装置のソース信号側駆動回路の回路図。

## 【図16】本発明の表示装置のラッチの上面図。

## 【図17】本発明の表示装置を用いた電子機器を示す図。

## 【図18】従来の表示装置の画素部の回路図。

## 【図19】表示装置の駆動方法を示すタイミングチャートを示す図。

## 【図20】TFTのId - Vg特性を示す図。

## 【図21】本発明の表示装置の上面図及び断面図。

## 【図22】本発明の表示装置の断面図。

## 【図23】クロストークの発生例を示す図。

10

20

30

40

50

- 【図24】従来の表示装置の引き出し口を示す図。  
 【図25】本発明の表示装置の作製工程を示す図。  
 【図26】本発明の表示装置の作製工程を示す図。  
 【図27】本発明の表示装置の作製工程を示す図。  
 【図28】本発明の表示装置の作製工程を示す図。  
 【図29】本発明の表示装置の作製工程を示す図。  
 【図30】本発明の表示装置の作製工程を示す図。  
 【図31】本発明の表示装置の作製工程を示す図。  
 【図32】本発明の表示装置の作製工程を示す図。  
 【図33】本発明の表示装置の作製工程を示す図。  
 【図34】本発明の表示装置の作製工程を示す図。  
 【図35】従来の表示装置の電源供給線の引き回し部の形状を示す図。  
 【図36】本発明の表示装置の断面図。  
 【図37】本発明の表示装置の断面図。  
 【図38】本発明の表示装置の断面図。  
 【図39】本発明の表示装置の断面図。  
 【図40】従来の表示装置の画素部の回路図。  
 【図41】従来の表示装置の画素部の上面図。  
 【図42】本発明の表示装置の画素部の上面図。  
 【図43】本発明の表示装置の画素部の回路図。  
 【図44】本発明の表示装置の画素部の上面図。  
 【図45】本発明の表示装置の階調特性を示す図。

## 【発明を実施するための形態】

## 【0068】

以下に、本発明の表示装置の構造について説明する。

## 【0069】

## (第一の実施形態)

画素部の電源供給線の外部への引き出しを一方向だけでなく、複数の方向へ引き出す。

## 【0070】

図1を用いて、第一の実施形態について説明する。

## 【0071】

図1のように、電源供給線引出し口1及び電源供給線引出し口2の、2方向から電源供給線を引き出す。

## 【0072】

ここで本明細書中では、引出し口とは、複数の外部入力端子によって構成され、外部より表示装置に、電源電位や映像信号などが入力される部分を示すものとする。

## 【0073】

このように表示装置の2方向から電源供給線を引き出すことによって、1方向からの引き出しに比べて、画素部の各電源供給線から外部入力端子までの配線の長さを短くし、また、その配線の長さのばらつきを低減することができる。

## 【0074】

上記構成によって、画素部周辺の電源供給線の引き回し部の電位降下の影響を低減することができる。

## 【0075】

## (第二の実施形態)

本実施の形態では、電源供給線の引き回し部の配線は、小単位にまとめて、それぞれの引き出し口の、複数の隣接ではない外部入力端子に引き出される。

## 【0076】

本実施の形態の構造を図4に示す。

## 【0077】

10

20

30

40

50

これは、図35の従来例において示した、画素部の各電源供給線を、ひとつにまとめて、ひとつの外部入力端子に引き出す場合に比べて、まとめられた電源供給線毎において、各外部入力端子までの配線の長さを短くし、また、その配線長のばらつきを低減することができる。

【0078】

つまり、図4における配線aと配線bの長さの違いは、図35における配線aと配線bの長さの違いと比較して大きく低減されている。

【0079】

上記構成によって、画素部周辺の電源供給線の引き回し部の電位降下の影響を低減することができる。

10

【0080】

(第三の実施形態)

電源供給線に流れる電流は、前述したように大型の表示装置においては大電流になり得る。そのような場合に、画素領域から外部入力端子までの引き回しの配線抵抗による電位降下の影響は無視できない。

20

【0081】

この対策として、電位降下を見越して、外部電源の電位をあらかじめ、上げておくことも考えられるが、表示の内容によって流れる電流は変化するので、一律に外部電源の電位を上げるのは、望ましくない。よって、本実施の形態では帰還増幅器を用い、帰還ループの中に電位降下を起こす配線を含むことを提案するものである。

20

【0082】

図5に示すように、外部入力端子は帰還増幅器の出力に接続され、帰還増幅器の非反転入力(+)には、電源供給線に加えるべき電圧が入力され、反転入力端子(-)には画素部の電源供給線の電位をモニタし、印加する。帰還増幅器の原理により、非反転入力端子と反転入力端子は同じ電位になるように動作するため、帰還増幅器の出力端子は、電位降下分だけ高い電位が出力される。上記したように、電位補償が行われ、電位のずれは解消される。

20

【0083】

電源供給線引き回し部の配線抵抗をRとし、電流をiとすると $Ri$ の電位降下が起こるが、モニタ端子では電流がほとんど流れないため、電位降下は発生しない。

30

【0084】

帰還増幅器はパネル完成後、外付けの基板上等に、外部IC等で構成される。

【0085】

(第四の実施形態)

図2に本発明の画素部の構成を示す回路図を示す。

【0086】

画素部の各画素は、スイッチング用TFT4402、駆動用TFT4406、保持容量4419、EL素子4414によって構成されている。電源供給線(VX1~VXn、VY1~VYn)が、ソース信号線(S1~Sn)と平行方向だけでなく、垂直方向にも配置されて、それぞれの方向から画素の駆動用TFT4406のソース領域もしくはドレン領域に電圧が供給されている。これによって、EL素子4414を流れる電流は、ソース信号線S1~Snと平行方向からだけでなく、垂直方向からも供給されるので、従来例のような、クロストークの発生を抑制することが可能である。

40

【0087】

ここで、隣り合う画素同士で、電源供給線を共有する。これによって、各画素中の電源供給線が占める面積を低減することができる。そのため、電源供給線を縦横(マトリクス状)に配置した構造の画素であっても、開口率を上げることができる。

【0088】

第一の実施形態~第四の実施形態は、自由に組み合わせて実施することができる。

【0089】

50

以下に、本発明の実施例を説明する。

【実施例 1】

【0090】

図4は、第二の実施形態において説明した、電源供給線を小単位で束ねて外部入力端子に接続した例である。

【0091】

画面の大きさが大きくなると、電位降下も大きくなるため、出来るだけ短い配線で引き出す必要がある。よって本発明では電源供給線を小単位でまとめて、近接の外部入力端子へ出力するものである。

【0092】

図4に示す例では、電源供給線を小単位でまとめ、ドライバ領域を貫通して、外部入力端子に接続することにより、配線抵抗を低減している。

【0093】

電源供給線は、5本から50本程度の範囲でまとめるのが望ましい。

【実施例 2】

【0094】

本実施例では、発明の実施形態において図2で示した回路図の画素部の一部(4画素分)の上面図を図3に示す。

【0095】

なお、図2と同じ部分は、同じ符号を用いて示す。

【0096】

画素は、スイッチング用TFT4402、駆動用TFT4406、コンデンサ4419、EL素子4414によって構成されている。この実施例では、ゲート信号線G1、G2と平行に、ゲート信号線G1、G2と同様の配線材料を用いて、電源供給線VX1、VX2を配置し、従来からあるソース信号線S1、S2に平行な電源供給線VY1、VY2とは、コンタクトホールを介して接続されている。

【0097】

本実施例のように、ゲート信号線に平行な電源供給線を、ゲート信号線と同様の配線層を用いて形成した構成を、本発明の画素構造の第一の実施例とよぶこととする。

【0098】

本発明の画素構造の第一の実施例では、従来例において、図40及び図41の画素を実際に構成する場合に対して、マスク数を増やすこと無しに、マトリクス状の電源供給線を形成することができる。

【0099】

本実施例は、実施例1と自由に組み合わせて実施することが可能である。

【実施例 3】

【0100】

本実施例では、第四の実施形態において説明した、隣合う画素で電源供給線を共有する場合の例について、図10及び図42～図44を用いて説明する。

【0101】

なお、本実施例において、G1～G4は、スイッチング用TFT4402のゲート配線(ゲート信号線の一部)、S1～S3はスイッチング用TFT4402のソース配線(ソース信号線の一部)、4406は駆動用TFT、4414はEL素子、VY1～VY2はソース配線に平行な電源供給線、VX1～VX2はゲート配線に平行な電源供給線、4419は保持容量とする。

【0102】

図10は、隣り合う2つの画素間で電源供給線VY1及びVX1を共通とした場合の例である。即ち、2つの画素が電源供給線VY1及びVX1を中心に線対称となるように形成されている点に特徴がある。この場合、電源供給線の本数を減らすことができるため、表示装置の開口率を増大し、また、画素部を高精細化することができる。

10

20

30

40

50

## 【0103】

また、図10の上面図を図42に示す。図10と同じ部分は同じ符号を用いて示し、説明は省略する。

## 【0104】

図43は本発明の別の実施例である。この実施例では、X方向の電源供給線をすべての画素行に対して配置するのではなく、画素行の1/nにした例である。

ここでnは2以上の自然数である。ここでは、nが3の例を示す。

## 【0105】

また、図43の上面図を図44に示す。図42と同じ部分は、同じ符号を用いて示し説明は省略する。

10

## 【0106】

本実施例は、実施例1及び実施例2のいずれとも自由に組み合わせて実施することが可能である。

## 【実施例4】

## 【0107】

本発明において、各画素の駆動用TFTはnチャネル型TFTでもpチャネル型TFTでもどちらでも用いることが可能であるが、EL素子の陽極が画素電極で陰極が対向電極の場合、駆動用TFTはpチャネル型TFTであることが好ましい。また逆にEL素子の陽極が対向電極で陰極が画素電極の場合、駆動用TFTはnチャネル型TFTであることが好ましい。

20

## 【0108】

本実施例は、実施例1～実施例3のいずれとも自由に組み合わせて実施することが可能である。

## 【実施例5】

## 【0109】

本実施例では、本発明のEL表示装置を作製した例について説明する。

## 【0110】

図6(A)は本発明を用いたEL表示装置の上面図である。また、図6(A)をA-A'で切断した断面図を図6(B)に示す。

30

## 【0111】

図6(A)において、4010は基板、4011は画素部、4012a及び4012bはソース信号線駆動回路、4013a、4013bはゲート信号線駆動回路であり、それぞれの駆動回路は配線4014a、4014b、4015、4016を経てFPC4017に至り、外部機器へと接続される。

## 【0112】

このとき、少なくとも画素部4011、好ましくは駆動回路4012a、4012b、4013a、4013b及び画素部4011を囲むようにしてカバー材6000、シーリング材(ハウジング材ともいう)7000、密封材(第2のシーリング材)7001が設けられている。

40

## 【0113】

また、図6(B)は本実施例のEL表示装置の断面構造であり、基板4010、下地膜4021の上に駆動回路用TFT(但し、ここではnチャネル型TFTとpチャネル型TFTを組み合わせたCMOS回路を図示している。)4022及び画素部用TFT4023(但し、ここではEL素子への電流を制御する駆動用TFTだけ図示)が形成されている。これらのTFTは公知の構造(トップゲート構造またはボトムゲート構造)を用いれば良い。

## 【0114】

駆動回路用TFT4022、画素部用TFT4023が完成したら、樹脂材料でなる層間絶縁膜(平坦化膜)4026の上に画素部用TFT4023のドレインと電気的に接続する透明導電膜でなる画素電極4027を形成する。透明導電膜としては、酸化インジウム

50

ムと酸化スズとの化合物（ITOと呼ばれる）または酸化インジウムと酸化亜鉛との化合物を用いることができる。そして、画素電極4027を形成したら、絶縁膜4028を形成し、画素電極4027上に開口部を形成する。

【0115】

次に、EL層4029を形成する。EL層4029は公知のEL材料（正孔注入層、正孔輸送層、発光層、電子輸送層または電子注入層）を自由に組み合わせて積層構造または単層構造とすれば良い。どのような構造とするかは公知の技術を用いれば良い。また、EL材料には低分子系材料と高分子系（ポリマー系）材料がある。低分子系材料を用いる場合は蒸着法を用いるが、高分子系材料を用いる場合には、スピンドルコート法、印刷法またはインクジェット法等の簡易な方法を用いることが可能である。

10

【0116】

本実施例では、シャドーマスクを用いて蒸着法によりEL層を形成する。シャドーマスクを用いて画素毎に波長の異なる発光が可能な発光層（赤色発光層、緑色発光層及び青色発光層）を形成することで、カラー表示が可能となる。その他にも、色変換層（CCM）とカラーフィルタを組み合わせた方式、白色発光層とカラーフィルタを組み合わせた方式があるが、いずれの方法を用いても良い。もちろん、単色発光のEL表示装置とすることもできる。

【0117】

EL層4029を形成したら、その上に陰極4030を形成する。陰極4030とEL層4029の界面に存在する水分や酸素は極力排除しておくことが望ましい。従って、真空中でEL層4029と陰極4030を連続成膜するか、EL層4029を不活性雰囲気で形成し、大気開放しないで陰極4030を形成するといった工夫が必要である。本実施例では、マルチチャンバー方式（クラスターツール方式）の成膜装置を用いることで上述のような成膜を可能とする。

20

【0118】

なお、本実施例では陰極4030として、LiF（フッ化リチウム）膜とAl（アルミニウム）膜の積層構造を用いる。具体的にはEL層4029上に蒸着法で1nm厚のLiF（フッ化リチウム）膜を形成し、その上に300nm厚のアルミニウム膜を形成する。勿論、公知の陰極材料であるMgAg電極を用いても良い。そして陰極4030は、4031で示される領域において配線4016に接続される。配線4016は、陰極4030に所定の電圧を与えるための電源線であり、導電性ペースト材料4032を介してFPC4017に接続される。

30

【0119】

4031に示された領域において、陰極4030と配線4016とを電気的に接続するために、層間絶縁膜4026及び絶縁膜4028にコンタクトホールを形成する必要がある。これらは、層間絶縁膜4026のエッチング時（画素電極用コンタクトホールの形成時）や絶縁膜4028のエッチング時（EL層形成前の開口部の形成時）に形成しておけば良い。また、絶縁膜4028をエッチングする際に、層間絶縁膜4026まで一括でエッチングしても良い。この場合、層間絶縁膜4026と絶縁膜4028が同じ樹脂材料であれば、コンタクトホールの形状を良好なものとすることができます。

40

【0120】

このようにして形成されたEL素子の表面を覆って、パッシベーション膜6003、充填材6004、カバー材6000が形成される。

【0121】

さらに、EL素子部を囲むようにして、カバー材6000と基板4010の内側にシーリング材7000が設けられ、さらにシーリング材7000の外側には密封材（第2のシーリング材）7001が形成される。

【0122】

このとき、この充填材6004は、カバー材6000を接着するための接着剤としても機能する。充填材6004としては、PVC（ポリビニルクロライド）

50

、エポキシ樹脂、シリコーン樹脂、PVB（ポリビニルブチラル）またはEVA（エチレンビニルアセテート）を用いることができる。この充填材6004の内部に乾燥剤を設けておくと、吸湿効果を保持できるので好ましい。

【0123】

また、充填材6004の中にスペーサを含有させてもよい。このとき、スペーサをBaOなどからなる粒状物質とし、スペーサ自体に吸湿性をもたせててもよい。

【0124】

スペーサを設けた場合、パッシベーション膜6003はスペーサ圧を緩和することができる。また、パッシベーション膜とは別に、スペーサ圧を緩和する樹脂膜などを設けてよい。

10

【0125】

また、カバー材6000としては、ガラス板、アルミニウム板、ステンレス板、FRP（Fiberglass-Reinforced Plastics）板、PVF（ポリビニルフルオライド）フィルム、マイラーフィルム、ポリエステルフィルムまたはアクリルフィルムを用いることができる。なお、充填材6004としてPVBやEVAを用いる場合、数十μmのアルミニウムホイルをPVFフィルムやマイラーフィルムで挟んだ構造のシートを用いることが好ましい。

【0126】

但し、EL素子からの発光方向（光の放射方向）によっては、カバー材6000が透光性を有する必要がある。

20

【0127】

また、配線4016は、シーリング材7000および密封材7001と基板4010との隙間を通ってFPC4017に電気的に接続される。なお、ここでは配線4016について説明したが、他の配線4014a、4014b、4015も同様にしてシーリング材7000および密封材7001と基板4010との隙間を通ってFPC4017に電気的に接続される。

【0128】

なお本実施例では、充填材6004を設けてからカバー材6000を接着し、充填材6004の側面（露呈面）を覆うようにシーリング材7000を取り付けているが、カバー材6000及びシーリング材7000を取り付けてから、充填材6004を設けても良い。この場合、基板4010、カバー材6000及びシーリング材7000で形成されている空隙に通じる充填材の注入口を設ける。そして前記空隙を真空状態（10<sup>-2</sup>Torr以下）にし、充填材の入っている水槽に注入口を浸してから、空隙の外の気圧を空隙の中の気圧よりも高くして、充填材を空隙の中に充填する。

30

【0129】

本実施例は、実施例1～実施例4のいずれとも自由に組み合わせて実施することが可能である。

【実施例6】

【0130】

本実施例では、本発明を用いて実施例5とは異なる形態のEL表示装置を作製した例について、図7（A）、7（B）を用いて説明する。図6（A）、6（B）と同じ番号のものは同じ部分を指しているので説明は省略する。

40

【0131】

図7（A）は本実施例のEL表示装置の上面図であり、図7（A）をA-A'で切断した断面図を図7（B）に示す。

【0132】

実施例5に従って、EL素子の表面を覆ってパッシベーション膜6003までを形成する。

【0133】

さらに、EL素子を覆うようにして充填材6004を設ける。この充填材6004は、

50

カバー材 6000 を接着するための接着剤としても機能する。充填材 6004 としては、PVC (ポリビニルクロライド)、エポキシ樹脂、シリコーン樹脂、PVB (ポリビニルブチラル) または EVA (エチレンビニルアセテート) を用いることができる。この充填材 6004 の内部に乾燥剤を設けておくと、吸湿効果を保持できるので好ましい。

【0134】

また、充填材 6004 の中にスペーサを含有させてもよい。このとき、スペーサを BaO などからなる粒状物質とし、スペーサ自体に吸湿性をもたせててもよい。

【0135】

スペーサを設けた場合、パッシベーション膜 6003 はスペーサ圧を緩和することができる。また、パッシベーション膜とは別に、スペーサ圧を緩和する樹脂膜などを設けてよい。

10

【0136】

また、カバー材 6000 としては、ガラス板、アルミニウム板、ステンレス板、FRP (Fiberglass-Reinforced Plastics) 板、PVF (ポリビニルフルオライド) フィルム、マイラーフィルム、ポリエステルフィルムまたはアクリルフィルムを用いることができる。なお、充填材 6004 として PVB や EVA を用いる場合、数十  $\mu\text{m}$  のアルミニウムホイルを PVF フィルムやマイラーフィルムで挟んだ構造のシートを用いることが好ましい。

20

【0137】

但し、EL 素子からの発光方向 (光の放射方向) によっては、カバー材 6000 が透光性を有する必要がある。

【0138】

次に、充填材 6004 を用いてカバー材 6000 を接着した後、充填材 6004 の側面 (露呈面) を覆うようにフレーム材 6001 を取り付ける。フレーム材 6001 はシーリング材 (接着剤として機能する) 6002 によって接着される。このとき、シーリング材 6002 としては、光硬化性樹脂を用いるのが好ましいが、EL 層の耐熱性が許せば熱硬化性樹脂を用いても良い。なお、シーリング材 6002 はできるだけ水分や酸素を透過しない材料であることが望ましい。また、シーリング材 6002 の内部に乾燥剤を添加しても良い。

30

【0139】

また、配線 4016 はシーリング材 6002 と基板 4010 との隙間を通して FPC 4017 に電気的に接続される。なお、ここでは配線 4016 について説明したが、他の配線 4014a、4014b、4015 も同様にしてシーリング材 6002 と基板 4010 との隙間を通して FPC 4017 に電気的に接続される。

【0140】

なお本実施例では、充填材 6004 を設けてからカバー材 6000 を接着し、充填材 6004 の側面 (露呈面) を覆うようにフレーム材 6001 を取り付けているが、カバー材 6000 及びフレーム材 6001 を取り付けてから、充填材 6004 を設けても良い。この場合、基板 4010、カバー材 6000 及びフレーム材 6001 で形成されている空隙に通じる充填材の注入口を設ける。そして前記空隙を真空状態 ( $10^{-2}\text{ Torr}$  以下) にし、充填材の入っている水槽に注入口を浸してから、空隙の外の気圧を空隙の中の気圧よりも高くして、充填材を空隙の中に充填する。

40

【0141】

本実施例は、実施例 1 ~ 実施例 5 のいずれとも自由に組み合わせて実施することが可能である。

【実施例 7】

【0142】

ここで EL 表示装置における画素部のさらに詳細な断面構造を図 8 に示す。

【0143】

なお、本実施例は、ソース信号線と同じ層にソース信号線に平行な電源供給線を形成し

50

、ゲート信号線と同じ層に、ゲート信号線に平行な電源供給線を形成する場合に相当する、本発明の画素構造の第一の実施例の画素構造を示す。

【0144】

図8において、基板3501上に設けられたスイッチング用TFT3502は公知の方法を用いて形成されたnチャネル型TFTを用いる。本実施例では、ゲート電極39aと39bを有する、ダブルゲート構造としている。ダブルゲート構造とすることで、実質的に2つのTFTが直列接続された構造となり、オフ電流値を低減することができるという利点がある。なお、本実施例ではダブルゲート構造としているが、シングルゲート構造でも構わないし、トリプルゲート構造やそれ以上のゲート数を持つマルチゲート構造でも構わない。また、公知の方法を用いて形成されたpチャネル型TFTを用いても構わない。

10

【0145】

また、本実施例では、駆動用TFT3503は公知の方法を用いて形成されたnチャネル型TFTを用いる。駆動用TFT3503のゲート電極37は配線36によって、スイッチング用TFT3502のドレイン配線35に電気的に接続されている。また、34は、ソース信号線である。

【0146】

駆動用TFTは、EL素子を流れる電流量を制御するための素子であるため、多くの電流が流れ、熱による劣化やホットキャリアによる劣化の危険性が高い素子でもある。そのため、駆動用TFTのドレイン側に、ゲート絶縁膜を介してゲート電極に重なるようにLD領域を設ける構造は極めて有効である。

20

【0147】

また、本実施例では駆動用TFT3503をシングルゲート構造で図示しているが、複数のTFTを直列接続したマルチゲート構造としても良い。さらに、複数のTFTを並列につなげて、実質的にチャネル形成領域を複数に分割し、熱の放射を高い効率で行えるようにした構造としても良い。このような構造は熱による劣化対策として有効である。

【0148】

また、ソース配線40は、ゲート電極37、39が形成された層と同じ層に形成された電源供給線（電源線）38に接続され、常に一定の電圧が加えられている。ここで、ソース配線40やソース信号線34と同じ層にも電源供給線が形成され、電源供給線38とは、コンタクトホールを介して電気的に接続されているが、ここでは図示していない。

30

【0149】

スイッチング用TFT3502、駆動用TFT3503の上には第1パッシベーション膜41が設けられ、その上に樹脂絶縁膜でなる平坦化膜42が形成される。平坦化膜42を用いてTFTによる段差を平坦化することは非常に重要である。後に形成されるEL層は非常に薄いため、段差が存在することによって発光不良を起こす場合がある。従って、EL層をできるだけ平坦面に形成しうるよう画素電極を形成する前に平坦化しておくことが望ましい。

【0150】

また、43は反射性の高い導電膜でなる画素電極（この場合EL素子の陰極）であり、駆動用TFT3503のドレイン領域に電気的に接続される。画素電極43としてはアルミニウム合金膜、銅合金膜または銀合金膜など低抵抗な導電膜またはそれらの積層膜を用いることが好ましい。もちろん、他の導電膜との積層構造としても良い。

40

【0151】

また、絶縁膜（好ましくは樹脂）で形成されたバンク44a、44bにより形成された溝（画素に相当する）の中に発光層45が形成される。なお、ここでは一画素しか図示していないが、R（赤）、G（緑）、B（青）の各色に対応した発光層を作り分けても良い。発光層とする有機EL材料としては、共役ポリマー系材料を用いる。代表的なポリマー系材料としては、ポリパラフェニレンビニレン（PPV）系、ポリビニルカルバゾール（PVK）系、ポリフルオレン系などが挙げられる。

【0152】

50

なお、PPV系有機EL材料としては様々な型のものがあるが、例えば「H. Shenk, H. B ecker, O. Gelsen, E. Kluge, W. Kreuder, and H. Spreitzer, "Polymers for Light Emitting Diodes", Euro Display, Proceedings, 1999, p.33-37」や特開平10-92576号公報に記載されたような材料を用いれば良い。

【0153】

具体的な発光層としては、赤色に発光する発光層にはシアノポリフェニレンビニレン、緑色に発光する発光層にはポリフェニレンビニレン、青色に発光する発光層にはポリフェニレンビニレン若しくはポリアルキルフェニレンを用いれば良い。膜厚は30~150nm(好ましくは40~100nm)とすれば良い。

【0154】

但し、以上の例は発光層として用いることのできる有機EL材料の一例であって、これに限定する必要はない。発光層、電荷輸送層または電荷注入層を自由に組み合わせてEL層を形成すれば良い。

【0155】

例えば、本実施例ではポリマー系材料を発光層として用いる例を示したが、低分子系有機EL材料を用いても良い。また、電荷輸送層や電荷注入層として炭化珪素等の無機材料を用いることも可能である。これらの有機EL材料や無機材料は公知の材料を用いることができる。

【0156】

本実施例では発光層45の上にPEDOT(ポリチオフェン)またはPAni(ポリアニリン)でなる正孔注入層46を設けた積層構造のEL層としている。

そして、正孔注入層46の上には透明導電膜でなる陽極47が設けられる。本実施例の場合、発光層45で生成された光は上面側に向かって(TFTが形成された基板3501とは逆の方向に向かって)放射される。ここで陽極は、導電性を有し、且つ透光性を有する材料で形成されていなければならない。この様な透明導電膜としては酸化インジウムと酸化スズとの化合物や酸化インジウムと酸化亜鉛との化合物を用いることができるが、耐熱性の低い発光層や正孔注入層を形成した後で形成するため、可能な限り低温で成膜できるものが好ましい。

【0157】

陽極47まで形成された時点でEL素子3505が完成する。なお、ここでいうEL素子3505は、画素電極(陰極)43、発光層45、正孔注入層46及び陽極47で形成される。画素電極43を画素の面積にほぼ一致させているため、画素全体がEL素子として機能する。従って、発光の利用効率が非常に高く、明るい画像表示が可能となる。

【0158】

また本実施例では、陽極47の上にさらに第2パッシベーション膜48を設けている。第2パッシベーション膜48としては、窒化珪素膜または窒化酸化珪素膜が好ましい。この目的は、外部とEL素子とを遮断することであり、有機EL材料の酸化による劣化を防ぐ意味と、有機EL材料からの脱ガスを抑える意味との両方を併せ持つ。これによりEL表示装置の信頼性が高められる。

【0159】

以上のように本発明のEL表示装置は、図8のような構造の画素からなる画素部を有し、オフ電流値の十分に低いスイッチング用TFTと、ホットキャリア注入に強い駆動用TFTとを有する。従って、高い信頼性を有し、且つ、良好な画像表示が可能なEL表示装置が得られる。

【0160】

本実施例は、実施例1~実施例6のいずれとも自由に組み合わせて実施することが可能である。

【実施例8】

【0161】

本実施例では、実施例7に示した画素部において、EL素子3505の構造を反転させ

10

20

30

40

50

た構造について説明する。説明には図9を用いる。なお、図8の構造と異なる点はEL素子3701の部分と駆動用TFT3553だけであるので、その他の説明は省略する。

【0162】

図9において、駆動用TFT3553は公知の方法を用いて形成されたpチャネル型TFTを用いる。なお、駆動用TFTは、pチャネル型TFTに限らずnチャネル型TFTでもよい。

【0163】

本実施例では、画素電極(陽極)50として透明導電膜を用いる。具体的には酸化インジウムと酸化亜鉛との化合物でなる導電膜を用いる。勿論、酸化インジウムと酸化スズとの化合物でなる導電膜を用いても良い。

10

【0164】

そして、絶縁膜でなるバンク51a、51bが形成された後、溶液塗布によりポリビニルカルバゾールでなる発光層52が形成される。その上にはカリウムアセチルアセトネート(acacKと表記される)でなる電子注入層53、アルミニウム合金でなる陰極54が形成される。この場合、陰極54がパッシベーション膜としても機能する。こうしてEL素子3701が形成される。

【0165】

本実施例の場合、発光層52で発生した光は、矢印で示されるようにTFTが形成された基板3501の方に向かって放射される。

20

【0166】

本実施例は、実施例1～実施例6のいずれとも自由に組み合わせて実施することが可能である。

【実施例9】

【0167】

図2、図3、図10及び図42～図44では駆動用TFTのゲート電極にかかる電圧を保持するために保持容量を設ける構造としているが、保持容量を省略することも可能である。

【0168】

駆動用TFTとして用いるnチャネル型TFTが、ゲート絶縁膜を介してゲート電極に重なるように設けられたLDD領域を有している場合、この重なり合った領域には一般的にゲート容量と呼ばれる寄生容量が形成されるが、本実施例ではこの寄生容量を、駆動用TFTのゲート電極にかかる電圧を保持するためのコンデンサとして積極的に用いる点に特徴がある。

30

【0169】

この寄生容量のキャパシタンスは、上記ゲート電極とLDD領域とが重なり合った面積によって変化するため、その重なり合った領域に含まれるLDD領域の長さによって決まる。

【0170】

本実施例は、実施例1～実施例8のいずれとも自由に組み合わせて実施することが可能である。

40

【実施例10】

【0171】

本実施例では、本発明のEL表示装置の画素部とその周辺に設けられる駆動回路部のTFTを同時に作製する方法について説明する。但し、説明を簡単にするために、駆動回路に関しては基本単位であるCMOS回路を図示することとする。

【0172】

まず、図11(A)に示すように、下地膜(図示せず)を表面に設けた基板501を用意する。本実施例では結晶化ガラス上に下地膜として100nm厚の窒化酸化珪素膜を200nm厚の窒化酸化珪素膜とを積層して用いる。この時、結晶化ガラス基板に接する方の窒素濃度を10～25wt%としておくと良い。勿論、下地膜を設けずに石英基板上に

50

直接素子を形成しても良い。

【0173】

次に基板501の上に45nmの厚さのアモルファスシリコン膜502を公知の成膜法で形成する。なお、アモルファスシリコン膜に限定する必要はなく、非晶質構造を含む半導体膜（微結晶半導体膜を含む）であれば良い。さらに非晶質シリコンゲルマニウム膜などの非晶質構造を含む化合物半導体膜でも良い。

【0174】

ここから図11（C）までの工程は本出願人による特開平10-247735号公報を完全に引用することができる。同公報ではNi等の元素を触媒として用いた半導体膜の結晶化方法に関する技術を開示している。

10

【0175】

まず、開口部503a、503bを有する保護膜504を形成する。本実施例では150nm厚の酸化珪素膜を用いる。そして、保護膜504の上にスピンドルコート法によりニッケル（Ni）を含有する層（Ni含有層）505を形成する。

このNi含有層の形成に関しては、前記公報を参考にすれば良い。

【0176】

次に、図11（B）に示すように、不活性雰囲気中で570～14時間の加熱処理を加え、アモルファスシリコン膜502を結晶化する。この際、Niが接した領域（以下、Ni添加領域という）506a、506bを起点として、基板と概略平行に結晶化が進行し、棒状結晶が集まって並んだ結晶構造でなるポリシリコン膜507が形成される。

20

【0177】

次に、図11（C）に示すように、保護膜504をそのままマスクとして15族に属する元素（好ましくはリン）をNi添加領域506a、506bに添加する。こうして高濃度にリンが添加された領域（以下、リン添加領域という）508a、508bが形成される。

【0178】

次に、図11（C）に示すように、不活性雰囲気中で600～12時間の加熱処理を加える。この熱処理によりポリシリコン膜507中に存在するNiは移動し、最終的には殆ど全て、矢印が示すようにリン添加領域508a、508bに捕獲される。これはリンによる金属元素（本実施例ではNi）のゲッタリング効果による現象であると考えられる。

30

【0179】

この工程により、ポリシリコン膜509中に残るNiの濃度はSIMS（質量二次イオン分析）による測定値で少なくとも $2 \times 10^{17}$ atoms/cm<sup>3</sup>にまで低減される。Niは半導体にとって、ライフタイムキラーであるが、この程度まで低減されるとTFT特性には何ら悪影響を与えることはない。また、この濃度は殆ど現状のSIMS分析の測定限界であるので、実際にはさらに低い濃度（ $2 \times 10^{17}$ atoms/cm<sup>3</sup>以下）であると考えられる。

【0180】

こうして触媒を用いて結晶化され、且つ、その触媒がTFTの動作に支障を与えないレベルにまで低減されたポリシリコン膜509が得られる。その後、このポリシリコン膜509のみを用いた活性層510～513をパターニング工程により形成する。また、この時、後のパターニングにおいてマスク合わせを行うためのマーカーを、上記ポリシリコン膜を用いて形成すると良い。（図11（D））

40

）

【0181】

次に、図11（E）に示すように、50nm厚の窒化酸化シリコン膜をプラズマCVD法により形成し、酸化雰囲気中で950～1時間の加熱処理を加え、熱酸化工程を行う。なお、酸化雰囲気は酸素雰囲気でも良いし、ハロゲン元素を添加した酸素雰囲気でも良い。

50

【0182】

この熱酸化工程では、活性層と上記窒化酸化シリコン膜との界面で酸化が進行し、約15nm厚のポリシリコン膜が酸化されて、約30nm厚の酸化シリコン膜が形成される。

50

即ち、30 nm 厚の酸化シリコン膜と 50 nm 厚の窒化酸化シリコン膜が積層されてなる 80 nm 厚のゲート絶縁膜 514 が形成される。また、活性層 510 ~ 513 の膜厚はこの熱酸化工程によって 30 nm となる。

#### 【0183】

次に、図 12 (A) に示すように、レジストマスク 515a、515b を形成し、ゲート絶縁膜 514 を介して p 型を付与する不純物元素（以下、p 型不純物元素という）を添加する。p 型不純物元素としては、代表的には 13 族に属する元素、典型的にはボロンまたはガリウムを用いることができる。この工程（チャネルドープ工程という）は、TFT のしきい値電圧を制御するための工程である。

#### 【0184】

なお、本実施例ではジボラン ( $B_2H_6$ ) を質量分離しないでプラズマ励起したイオンドープ法でボロンを添加する。勿論、質量分離を行なうイオンインプランテーション法を用いても良い。この工程により  $1 \times 10^{15} \sim 1 \times 10^{18} \text{atoms/cm}^3$ （代表的には  $5 \times 10^{16} \sim 5 \times 10^{17} \text{atoms/cm}^3$ ）の濃度でボロンを含む不純物領域 516、517 が形成される。

#### 【0185】

次に、図 12 (B) に示すように、レジストマスク 519a、519b を形成し、ゲート絶縁膜 514 を介して n 型を付与する不純物元素（以下、n 型不純物元素という）を添加する。なお、n 型不純物元素としては、代表的には 15 族に属する元素、典型的にはリン又は砒素を用いることができる。なお、本実施例ではフォスフィン ( $PH_3$ ) を質量分離しないでプラズマ励起したプラズマドーピング法を用い、リンを  $1 \times 10^{18} \text{atoms/cm}^3$  の濃度で添加する。勿論、質量分離を行なうイオンインプランテーション法を用いても良い。

#### 【0186】

この工程により形成される n 型不純物領域 520 には、n 型不純物元素が  $2 \times 10^{16} \sim 5 \times 10^{19} \text{atoms/cm}^3$ （代表的には  $5 \times 10^{17} \sim 5 \times 10^{18} \text{atoms/cm}^3$ ）の濃度で含まれるようにドーズ量を調節する。

#### 【0187】

次に、図 12 (C) に示すように、添加された n 型不純物元素及び p 型不純物元素の活性化工程を行う。活性化手段を限定する必要はないが、ゲート絶縁膜 514 が設けられているので、電熱炉を用いたファーネスアニール処理が好ましい。また、図 12 (A) の工程でチャネル形成領域となる部分の活性層 / ゲート絶縁膜界面にダメージを与えてしまっている可能性があるため、なるべく高い温度で加熱処理を行うことが望ましい。

#### 【0188】

本実施例の場合には耐熱性の高い結晶化ガラスを用いているので、活性化工程を 800 1 時間のファーネスアニール処理により行う。なお、処理雰囲気を酸化性雰囲気にして熱酸化を行っても良いし、不活性雰囲気で加熱処理を行っても良い。

#### 【0189】

この工程により n 型不純物領域 520 の端部、即ち、n 型不純物領域 520 の周囲に存在する n 型不純物元素を添加していない領域（図 12 (A) の工程で形成された p 型不純物領域）との境界部（接合部）が明確になる。このことは、後に TFT が完成した時点において、LDD 領域とチャネル形成領域とが非常に良好な接合部を形成しうることを意味する。

#### 【0190】

次に、200 ~ 400 nm 厚の導電膜を形成し、パターニングしてゲート電極 522 ~ 525 を形成する。このゲート電極 522 ~ 525 の線幅によって各 TFT のチャネル長の長さが決定する。

#### 【0191】

なお、ゲート電極は単層の導電膜で形成しても良いが、必要に応じて二層、三層といった積層膜とすることが好ましい。ゲート電極の材料としては公知の導電膜を用いることができる。具体的には、タンタル (Ta)、チタン (Ti)、モリブデン (Mo)、タングステン (W)、クロム (Cr)、シリコン (Si) から選ばれた元素でなる膜、または前

10

20

30

40

50

記元素の窒化物でなる膜（代表的には窒化タンタル膜、窒化タングステン膜、窒化チタン膜）、または前記元素を組み合わせた合金膜（代表的にはMo-W合金、Mo-Ta合金）、または前記元素のシリサイド膜（代表的にはタングステンシリサイド膜、チタンシリサイド膜）を用いることができる。勿論、単層で用いても積層して用いても良い。

【0192】

本実施例では、50nm厚の窒化タングステン(WN)膜と、350nm厚のタングステン(W)膜とでなる積層膜を用いる。これはスパッタ法で形成すれば良い。また、スパッタガスとしてキセノン(Xe)、ネオン(Ne)等の不活性ガスを添加すると、応力による膜はがれを防止することができる。

【0193】

またこの時、ゲート電極523はn型不純物領域520の一部とゲート絶縁膜514を介して重なるように形成する。この重なった部分が後にゲート電極と重なったLDD領域となる。なお、ゲート電極524a、524bは断面では二つに見えるが、実際は電気的に接続されている。

【0194】

次に、図13(A)に示すように、ゲート電極522～525をマスクとして自己整合的にn型不純物元素（本実施例ではリン）を添加する。こうして形成される不純物領域526～533にはn型不純物領域520の1/2～1/10（代表的には1/3～1/4）の濃度でリンが添加されるように調節する。具体的には、 $1 \times 10^{16} \sim 5 \times 10^{18}$ atoms/cm<sup>3</sup>（典型的には $3 \times 10^{17} \sim 3 \times 10^{18}$ atoms/cm<sup>3</sup>）の濃度が好ましい。

10

20

【0195】

次に、図13(B)に示すように、ゲート電極等を覆う形でレジストマスク534a～534dを形成し、n型不純物元素（本実施例ではリン）を添加して高濃度にリンを含む不純物領域535～539を形成する。ここでもフォスフィン(PH<sub>3</sub>)を用いたイオンドープ法で行い、この領域のリンの濃度は $1 \times 10^{20} \sim 1 \times 10^{21}$ atoms/cm<sup>3</sup>（代表的には $2 \times 10^{20} \sim 5 \times 10^{21}$ atoms/cm<sup>3</sup>）となるように調節する。

【0196】

この工程によってnチャネル型TFTのソース領域若しくはドレイン領域が形成されるが、スイッチング用TFTは、図13(A)の工程で形成したn型不純物領域528～531の一部が残る。この残された領域が、スイッチング用TFTのLDD領域となる。

30

【0197】

次に、図13(C)に示すように、レジストマスク534a～534dを除去し、新たにレジストマスク542を形成する。そして、p型不純物元素（本実施例ではボロン）を添加し、高濃度にボロンを含む不純物領域540、541、543、544を形成する。ここではジボラン(B<sub>2</sub>H<sub>6</sub>)を用いたイオンドープ法により $3 \times 10^{20} \sim 3 \times 10^{21}$ atoms/cm<sup>3</sup>（代表的には $5 \times 10^{20} \sim 1 \times 10^{21}$ atoms/cm<sup>3</sup>）の濃度となるようにボロンを添加する。

【0198】

なお、不純物領域540、541、543、544には既に $1 \times 10^{20} \sim 1 \times 10^{21}$ atoms/cm<sup>3</sup>の濃度でリンが添加されているが、ここで添加されるボロンはその少なくとも3倍以上の濃度で添加される。そのため、予め形成されていたn型の不純物領域は完全にp型に反転し、p型の不純物領域として機能する。

40

【0199】

次に、図13(D)に示すように、レジストマスク542を除去した後、第1層間絶縁膜546を形成する。第1層間絶縁膜546としては、珪素を含む絶縁膜を単層で用いるか、その中で組み合わせた積層膜を用いれば良い。また、膜厚は400nm～1.5μmとすれば良い。本実施例では、200nm厚の窒化酸化珪素膜の上に800nm厚の酸化珪素膜を積層した構造とする。

【0200】

その後、それぞれの濃度で添加されたn型またはp型不純物元素を活性化する。活性化

50

手段としては、ファーネスアニール法が好ましい。本実施例では電熱炉において窒素雰囲気中、550、4時間の熱処理を行う。

【0201】

さらに、3~100%の水素を含む雰囲気中で、300~450で1~12時間の熱処理を行い水素化処理を行う。この工程は熱的に励起された水素により半導体膜の不対結合手を水素終端する工程である。水素化の他の手段として、プラズマ水素化（プラズマにより励起された水素を用いる）を行っても良い。

【0202】

なお、水素化処理は第1層間絶縁膜546を形成する前に入れても良い。即ち、200nm厚の窒化酸化珪素膜を形成した後で上記のように水素化処理を行い、その後で残り800nm厚の酸化珪素膜を形成しても構わない。

10

【0203】

次に、図14（A）に示すように、第1層間絶縁膜546及びゲート絶縁膜514に対してコンタクトホールを形成し、ソース配線547~550と、ドレイン配線551~553を形成する。なお、本実施例ではこの電極を、Ti膜を100nm、Tiを含むアルミニウム膜を300nm、Ti膜150nmをスパッタ法で連続形成した3層構造の積層膜とする。勿論、他の導電膜でも良い。

【0204】

次に、50~500nm（代表的には200~300nm）の厚さで第1パッシベーション膜554を形成する。本実施例では第1パッシベーション膜554として300nm厚の窒化酸化シリコン膜を用いる。これは窒化シリコン膜で代用しても良い。

20

【0205】

この時、窒化酸化シリコン膜の形成に先立ってH<sub>2</sub>、NH<sub>3</sub>等、水素を含むガスを用いてプラズマ処理を行うことは有効である。この前処理により励起された水素が第1層間絶縁膜546に供給され、熱処理を行うことで、第1パッシベーション膜554の膜質が改善される。それと同時に、第1層間絶縁膜546に添加された水素が下層側に拡散するため、効果的に活性層を水素化することができる。

【0206】

次に、図14（B）に示すように、有機樹脂からなる第2層間絶縁膜555を形成する。有機樹脂としてはポリイミド、アクリル、BCB（ベンゾシクロブテン）等を使用することができる。特に、第2層間絶縁膜555はTFTが形成する段差を平坦化する必要があるので、平坦性に優れたアクリル膜が好ましい。本実施例では2.5μmの厚さでアクリル膜を形成する。

30

【0207】

次に、第2層間絶縁膜555、第1パッシベーション膜554にドレイン配線553に達するコンタクトホールを形成し、画素電極（陽極）556を形成する。本実施例では酸化インジウム・スズ（ITO）膜を110nmの厚さに形成し、パターニングを行って画素電極とする。また、酸化インジウムに2~20%の酸化亜鉛（ZnO）を混合した透明導電膜を用いても良い。この画素電極がEL素子203の陽極となる。

40

【0208】

次に、珪素を含む絶縁膜（本実施例では酸化珪素膜）を500nmの厚さに形成し、画素電極556に対応する位置に開口部を形成して第3層間絶縁膜557を形成する。開口部を形成する際、ウェットエッチング法を用いることで容易にテーパー形状の側壁とすることができます。開口部の側壁が十分になだらかでないと段差に起因するEL層の劣化が顕著な問題となってしまう。

【0209】

次に、EL層558及び陰極（MgAg電極）559を、真空蒸着法を用いて大気解放しないで連続形成する。なお、EL層558の膜厚は80~200nm（典型的には100~120nm）、陰極559の厚さは180~300nm（典型的には200~250nm）とすれば良い。

50

## 【0210】

この工程では、赤色に対応する画素、緑色に対応する画素及び青色に対応する画素に対して順次EL層及び陰極を形成する。但し、EL層は溶液に対する耐性に乏しいためフォトリソグラフィ技術を用いずに各色個別に形成しなくてはならない。そこでメタルマスクを用いて所望の画素以外を隠し、必要箇所だけ選択的にEL層及び陰極を形成するのが好ましい。

## 【0211】

即ち、まず赤色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて赤色発光のEL層及び陰極を選択的に形成する。次いで、緑色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて緑色発光のEL層及び陰極を選択的に形成する。次いで、同様に青色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて青色発光のEL層及び陰極を選択的に形成する。なお、ここでは全て異なるマスクを用いるように記載しているが、同じマスクを使いまわしても構わない。また、全画素にEL層及び陰極を形成するまで真空を破らずに処理することが好ましい。

10

## 【0212】

なお、EL層558としては公知の材料を用いることができる。公知の材料としては、駆動電圧を考慮すると有機材料を用いるのが好ましい。例えば正孔注入層、正孔輸送層、発光層及び電子注入層でなる4層構造をEL層とすれば良い。

20

また、本実施例ではEL素子203の陰極としてMgAg電極を用いた例を示すが、公知の他の材料を用いることが可能である。

## 【0213】

また、保護電極560としてはアルミニウムを主成分とする導電膜を用いれば良い。保護電極560はEL層及び陰極を形成した時とは異なるマスクを用いて真空蒸着法で形成すれば良い。また、EL層及び陰極を形成した後で大気開放しないで連続的に形成することが好ましい。

30

## 【0214】

最後に、窒化珪素膜でなる第2パッシベーション膜561を300nmの厚さに形成する。実際には保護電極560がEL層を水分等から保護する役割を果たすが、さらに第2パッシベーション膜561を形成しておくことで、EL素子203の信頼性をさらに高めることができる。

30

## 【0215】

こうして図14(C)に示すような構造のアクティブマトリクス型のEL表示装置が完成する。201がスイッチング用TFT、202が駆動用TFT、204が駆動回路用nチャネル型TFT、205が駆動回路用pチャネル型TFTである。

40

## 【0216】

なお、実際には、図14(C)まで完成したら、さらに外気に曝されないように気密性の高い保護フィルム(ラミネートフィルム、紫外線硬化樹脂フィルム等)やセラミックス製シーリングカンなどのハウジング材でパッケージング(封入)することが好ましい。

## 【実施例11】

## 【0217】

本実施例では、駆動をアナログ階調方式ではなく、デジタル時間階調方式にしたときの、ソース信号側駆動回路の構成について説明する。

## 【0218】

図15に本実施例で用いられるソース信号側駆動回路の一例を回路図で示す。

本発明においては、駆動方法はアナログ階調方式、デジタル時間階調方式、デジタル面積階調方式などいずれにおいても適応が可能である。また、それらの階調方式を組み合わせた方式についても可能である。

## 【0219】

シフトレジスタ801、ラッチ(A)(802)、ラッチ(B)(803)、が図に示すように配置されている。なお本実施例では、1組のラッチ(A)(802)と1組のラ

50

ツチ (B) (803) が、4本のソース信号線 S\_a ~ S\_d に対応している。また本実施例では信号が有する電圧の振幅の幅を変えるレベルシフタを設けなかつたが、設計者が適宜設けるようにしても良い。

#### 【0220】

クロック信号 CLK、CLK の極性が反転したクロック信号 CLK\_B、スタートパルス信号 SP、駆動方向切り替え信号 SL/R はそれぞれ図に示した配線からシフトレジスタ 801 に入力される。また外部から入力されるデジタルデータ信号 VD は図に示した配線からラッチ (A) (802) に入力される。ラッチ信号 S\_LAT、S\_LAT の極性が反転した信号 S\_LAT\_b はそれぞれ図に示した配線からラッチ (B) (803) に入力される。

10

#### 【0221】

ラッチ (A) (802) の詳しい構成について、ソース信号線 S\_a に対応するラッチ (A) (802) の一部 804 を例にとって説明する。ラッチ (A) (802) の一部 804 は2つのクロックドインバータと2つのインバータを有している。

#### 【0222】

ラッチ (A) (802) の一部 804 の上面図を図 16 に示す。831a、831b はそれぞれ、ラッチ (A) (802) の一部 804 が有するインバータの1つを形成する TFT の活性層であり、836 は該インバータの1つを形成する TFT の共通のゲート電極である。また 832a、832b はそれぞれ、ラッチ (A) (802) の一部 804 が有するもう1つのインバータを形成する TFT の活性層であり、837a、837b は活性層 832a、832b 上にそれぞれ設けられたゲート電極である。なおゲート電極 837a、837b は電気的に接続されている。

20

#### 【0223】

833a、833b はそれぞれ、ラッチ (A) (802) の一部 804 が有するクロックドインバータの1つを形成する TFT の活性層である。活性層 833a 上にはゲート電極 838a、838b が設けられており、ダブルゲート構造となっている。また活性層 833b 上にはゲート電極 838b、839 が設けられており、ダブルゲート構造となっている。

#### 【0224】

834a、834b はそれぞれ、ラッチ (A) (802) の一部 804 が有するもう1つのクロックドインバータを形成する TFT の活性層である。活性層 834a 上にはゲート電極 839、840 が設けられており、ダブルゲート構造となっている。また活性層 834b 上にはゲート電極 840、841 が設けられており、ダブルゲート構造となっている。この様なデジタル階調をおこなったときの階調特性を、図 45 に示す。

30

#### 【0225】

上述のデジタル時間階調方式を用いれば、図 45 に示すように、64 階調が表現可能である。

#### 【0226】

本実施例は、実施例 1 ~ 実施例 10 のいずれとも自由に組み合わせて実施することが可能である。

40

#### 【実施例 12】

#### 【0227】

本発明の EL 表示装置において、EL 素子が有する EL 層に用いられる材料は、有機 EL 材料に限定されず、無機 EL 材料を用いても実施できる。但し、現在の無機 EL 材料は非常に駆動電圧が高いため、そのような駆動電圧に耐えうる耐圧特性を有する TFT を用いなければならない。

#### 【0228】

または、将来的にさらに駆動電圧の低い無機 EL 材料が開発されれば、本発明に適用することは可能である。

#### 【0229】

50

本実施例は、実施例1～実施例11のいずれとも自由に組み合わせて実施することが可能である。

【実施例13】

【0230】

本発明において、EL層として用いる有機物質は低分子系有機物質であってもポリマー系(高分子系)有機物質であっても良い。

【0231】

低分子系有機物質はAlq<sub>3</sub>(トリス-8-キノリライト-アルミニウム)、TPD(トリフェニルアミン誘導体)等を中心とした材料が知られている。ポリマー系有機物質として、共役ポリマー系の物質が挙げられる。代表的には、PPV(ポリフェニレンビニレン)、PVK(ポリビニルカルバゾール)、ポリカーボネート等が挙げられる。

10

【0232】

ポリマー系(高分子系)有機物質は、スピンドルティング法(溶液塗布法ともいう)、ディッピング法、ディスペンス法、印刷法またはインクジェット法など簡易な薄膜形成方法で形成でき、低分子系有機物質に比べて耐熱性が高い。

【0233】

また本発明のEL表示装置が有するEL素子において、そのEL素子が有するEL層が、電子輸送層と正孔輸送層とを有している場合、電子輸送層と正孔輸送層とを無機の材料、例えば非晶質のSiまたは非晶質のSi<sub>1-x</sub>C<sub>x</sub>等の非晶質半導体で構成しても良い。

20

【0234】

非晶質半導体には多量のトラップ準位が存在し、かつ非晶質半導体が他の層と接する界面において多量の界面準位を形成する。そのため、EL素子は低い電圧で発光させることができるとともに、高輝度化を図ることもできる。

【0235】

また有機EL層にドーパント(不純物)を添加し、有機EL層の発光の色を変化させても良い。ドーパントとして、DCM1、ナイルレッド、ルブレン、クマリン6、TPB、キナクリドン等が挙げられる。

【0236】

本実施例は、実施例1～実施例12と自由に組み合わせて実施することが可能である。

30

【実施例14】

【0237】

本実施例では、本発明のEL表示装置について図21(A)、(B)を用いて説明する。図21(A)は、EL素子の形成されたTFT基板において、EL素子の封入まで行った状態を示す上面図である。点線で示された6801はソース信号側駆動回路、6802a、6802bはゲート信号側駆動回路、6803は画素部である。また、6804はカバー材、6805は第1シール材、6806は第2シール材であり、第1シール材6805で囲まれた内側のカバー材とTFT基板との間には充填材6807(図21(B)参照)が設けられる。

【0238】

なお、6808はソース信号側駆動回路6801、ゲート信号側駆動回路6802a、及び画素部403に入力される信号を伝達するための接続配線であり、外部機器との接続端子となるFPC(フレキシブルプリントサーキット)409からビデオ信号やクロック信号を受け取る。

40

【0239】

ここで、図21(A)をA-A'で切断した断面に相当する断面図を図21(B)に示す。なお、図21(A)、(B)では同一の部位に同一の符号を用いている。

【0240】

図21(B)に示すように、基板6800上には画素部6803、ソース信号側駆動回路6801が形成されており、画素部6803はEL素子に流れる電流を制御するためのTFT(以下、駆動用TFTという)6851とそのドレインに電気的に接続された画素

50

電極 6852 を含む複数の画素により形成される。本実施例では駆動用 TFT6851 を p チャネル型 TFT とする。また、ソース信号側駆動回路 6801 は n チャネル型 TFT 6853 と p チャネル型 TFT6854 とを相補的に組み合わせた CMOS 回路を用いて形成される。

【0241】

各画素は画素電極の下にカラーフィルタ (R) 6855、カラーフィルタ (G) 6856 及びカラーフィルタ (B) (図示せず) を有している。ここでカラーフィルタ (R) とは赤色光を抽出するカラーフィルタであり、カラーフィルタ (G) は緑色光を抽出するカラーフィルタ、カラーフィルタ (B) は青色光を抽出するカラーフィルタである。なお、カラーフィルタ (R) 6855 は赤色発光の画素に、カラーフィルタ (G) 6856 は緑色発光の画素に、カラーフィルタ (B) は青色発光の画素に設けられる。

10

【0242】

これらのカラーフィルタを設けた場合の効果としては、まず発光色の色純度が向上する点が挙げられる。例えば赤色発光の画素からは EL 素子から赤色光が放射される（本実施例では画素電極側に向かって放射される）が、この赤色光を、赤色光を抽出するカラーフィルタに通すことにより赤色の純度を向上させることができる。このことは、他の緑色光、青色光の場合においても同様である。

【0243】

また、従来のカラーフィルタを用いない構造では、EL 表示装置の外部から侵入した可視光が EL 素子の発光層を励起させてしまい、所望の発色が得られない問題が起こりうる。しかしながら、本実施例のようにカラーフィルタを設けることで EL 素子には特定の波長の光しか入らないようになる。即ち、外部からの光により EL 素子が励起されてしまうような不具合を防ぐことが可能である。

20

【0244】

なお、カラーフィルタを設ける構造は従来提案されているが、EL 素子は白色発光のものを用いていた。この場合、赤色光を抽出するには他の波長の光をカットしていったため、輝度の低下を招いていた。しかしながら、本実施例では、例えば EL 素子から発した赤色光を、赤色光を抽出するカラーフィルタに通すため、輝度の低下を招くようなことがない。

【0245】

次に、画素電極 6852 は透明導電膜で形成され、EL 素子の陽極として機能する。また、画素電極 6852 の両端には絶縁膜 6857 が形成され、さらに赤色に発光する発光層 6858、緑色に発光する発光層 6859 が形成される。なお、図示しないが隣接する画素には青色に発光する発光層を設けられ、赤、緑及び青に対応した画素によりカラー表示が行われる。勿論、青色の発光層が設けられた画素は青色を抽出するカラーフィルタが設けられている。

30

【0246】

なお、発光層 6858、6859 の材料として有機材料だけでなく無機材料を用いることができる。また、発光層だけでなく電子注入層、電子輸送層、正孔輸送層または正孔注入層を組み合わせた積層構造としても良い。

40

【0247】

また、各発光層の上には EL 素子の陰極 6860 が遮光性を有する導電膜でもって形成される。この陰極 6860 は全ての画素に共通であり、接続配線 6808 を経由して FPC 6809 に電気的に接続されている。

【0248】

次に、第 1 シール材 6805 をディスペンサー等で形成し、スペーサ（図示せず）を散布してカバー材 6804 を貼り合わせる。そして、TFT 基板、カバー材 6804 及び第 1 シール材 6805 で囲まれた領域内に充填材 6807 を真空注入法により充填する。

【0249】

また、本実施例では充填材 6807 に予め吸湿性物質 6861 として酸化バリウムを添

50

加しておく。なお、本実施例では吸湿性物質を充填材に添加して用いるが、塊状に分散させて充填材中に封入することもできる。また、図示されていないがスペーサの材料として吸湿性物質を用いることも可能である。

#### 【0250】

次に、充填材6807を紫外線照射または加熱により硬化させた後、第1シール材6805に形成された開口部（図示せず）を塞ぐ。第1シール材6805の開口部を塞いだら、導電性材料6862を用いて接続配線6808及びFPC6809を電気的に接続させる。さらに、第1シール材6805の露呈部及びFPC6809の一部を覆うように第2シール材6806を設ける。第2シール材6806は第1シール材6807と同様の材料を用いれば良い。

10

#### 【0251】

以上のような方式を用いてEL素子を充填材6807に封入することにより、EL素子を外部から完全に遮断することができ、外部から水分や酸素等の有機材料の酸化を促す物質が侵入することを防ぐことができる。従って、信頼性の高いEL表示装置を作製することができる。

#### 【0252】

また、本発明を用いることで既存の液晶表示装置用の製造ラインを転用させることができるため、整備投資の費用が大幅に削減可能であり、歩留まりの高いプロセスで1枚の基板から複数の発光装置を生産することができるため、大幅に製造コストを低減しうる。

20

#### 【実施例15】

#### 【0253】

本実施例では、実施例14に示したEL表示装置において、EL素子から発する光の放射方向とカラーフィルタの配置を異ならせた場合の例について示す。説明には図22を用いるが、基本的な構造は図21（B）と同様であるので変更部分に新しい符号を付して説明する。

#### 【0254】

本実施例では画素部6901には駆動用TFT6902としてnチャネル型TFTが用いられている。また、駆動用TFT6902のドレインには画素電極6903が電気的に接続され、この画素電極6903は遮光性を有する導電膜で形成されている。本実施例では画素電極6903がEL素子の陰極となる。

30

#### 【0255】

また、本発明を用いて形成された赤色に発光する発光層6858、緑色に発光する発光層6859の上には各画素に共通な透明導電膜6904が形成される。

この透明導電膜6904はEL素子の陽極となる。

#### 【0256】

さらに、本実施例ではカラーフィルタ（R）6905、カラーフィルタ（G）6906及びカラーフィルタ（B）（図示せず）がカバー材6804に形成されている点に特徴がある。本実施例のEL素子の構造とした場合、発光層から発した光の放射方向がカバー材側に向かうため、図22の構造とすればその光の経路にカラーフィルタを設置することができる。

40

#### 【0257】

本実施例のようにカラーフィルタ（R）6905、カラーフィルタ（G）6906及びカラーフィルタ（B）（図示せず）をカバー材6804に設けると、TFT基板の工程を少なくすることができ、歩留まり及びスループットの向上を図ることができるという利点がある。

#### 【実施例16】

#### 【0258】

図36、図38は本発明の画素構造の第二の実施例である。この実施例は、電源供給線を形成するために、ソース信号線、ゲート信号線と異なる層の配線層を追加している例である。

50

## 【0259】

なお、図36において、実施例7において示した図8と同じ部分は同じ符号を用いて示し、説明は省略する。

## 【0260】

なお、図38において、実施例8において示した図9と同じ部分は同じ符号を用いて示し、説明は省略する。

## 【0261】

半導体層の下側に配線層4502aを設け、電源供給線49aを形成している。  
このように別の層を設けることによって、配線追加による開口率の低下を防止することが可能になる。

10

## 【0262】

図37、図39は本発明の第三の実施例である。この実施例では、第二の実施例とは異なる層4502bに、電源供給線49bを持ってきている。

## 【0263】

なお、図37において、実施例7において示した図8と同じ部分は同じ符号をもちいて示し、説明は省略する。

## 【0264】

なお、図39において、実施例8において示した図9と同じ部分は同じ符号をもちいて示し、説明は省略する。

20

## 【0265】

図37及び図39では、電源供給線49bを信号線34の上部に形成しているが、この場所ではなく、ゲート信号線とソース信号線との間の層でも良いし、ゲート信号の下の層でも良い。

## 【実施例17】

## 【0266】

本実施例では、実施例10において、EL表示装置の光の放射方向を下面（基板側）方向とし、電源供給線を半導体層の下側に設置する場合について説明する。但し、説明を簡単にするために、駆動回路に関しては基本単位であるCMOS回路を図示することとする。ここで、駆動回路用TFTについては、実施例10で述べた作製方法を用いて作製することが可能であるので、ここでは省略する。

30

## 【0267】

まず、図25（A）に示すように、基板600を用意する。本実施例では結晶化ガラスを用いた。基板600上に200～400nm厚の導電膜を形成し、レジストマスク601によりパターニングし、エッティングを行って電源供給線602を形成する。エッティングはドライエッティングでもウェットエッティングでも良い。

## 【0268】

次に図25（B）、（C）に示すように酸化膜を形成する。本実施例では100nm厚の窒化酸化珪素膜603と200nm厚の窒化酸化珪素膜604とを積層して用いる。この時、結晶化ガラス基板に接する方の窒化酸化珪素膜603の窒素濃度を10～25wt%としておくと良い。窒化酸化膜604を形成後、表面の平坦化を行う。具体的にはCMPや表面研磨を行う。

40

## 【0269】

次に図25（D）に示すように45nmの厚さのアモルファスシリコン膜605を公知の成膜法で形成する。なお、アモルファスシリコン膜に限定する必要はなく、非晶質構造を含む半導体膜（微結晶半導体膜を含む）であれば良い。さらに非晶質シリコンゲルマニウム膜などの非晶質構造を含む化合物半導体膜でも良い。

## 【0270】

ここから図26（C）までの工程は本出願人による特開平10-247735号公報を完全に引用することができる。同公報ではNi等の元素を触媒として用いた半導体膜の結晶化方法に関する技術を開示している。

50

## 【0271】

まず、図25(E)に示すように開口部606a、606bを有する保護膜607を形成する。本実施例では150nm厚の酸化珪素膜を用いる。そして、図26(A)に示すように保護膜607の上にスピンドルコート法によりニッケル(Ni)を含有する層(Ni含有層)608を形成する。このNi含有層の形成に関しては、前記公報を参考にすれば良い。

## 【0272】

次に、図26(B)に示すように、不活性雰囲気中で570、14時間の加熱処理を加え、アモルファスシリコン膜605を結晶化する。この際、Niが接した領域(以下、Ni添加領域という)609a、609bを起点として、基板と概略平行に結晶化が進行し、棒状結晶が集まって並んだ結晶構造でなるポリシリコン膜610が形成される。

10

## 【0273】

次に、図26(C)に示すように、保護膜607をそのままマスクとして15族に属する元素(好ましくはリン)をNi添加領域609a、609bに添加する。こうして高濃度にリンが添加された領域(以下、リン添加領域という)611a、611bが形成される。

20

## 【0274】

次に、図26(C)に示すように、不活性雰囲気中で600、12時間の加熱処理を加える。この熱処理によりポリシリコン膜610中に存在するNiは移動し、最終的には殆ど全て矢印が示すようにリン添加領域611a、611bに捕獲されてしまう。これはリンによる金属元素(本実施例ではNi)のゲッタリング効果による現象であると考えられる。

20

## 【0275】

この工程によりポリシリコン膜612中に残るNiの濃度はSIMS(質量二次イオン分析)による測定値で少なくとも $2 \times 10^{17}$ atoms/cm<sup>3</sup>にまで低減される。Niは半導体にとってライフタイムキラーであるが、この程度まで低減されると TFT 特性には何ら悪影響を与えることはない。また、この濃度は殆ど現状のSIMS分析の測定限界であるので、実際にはさらに低い濃度( $2 \times 10^{17}$ atoms/cm<sup>3</sup>以下)であると考えられる。

## 【0276】

30

こうして触媒を用いて結晶化され、且つ、その触媒がTFTの動作に支障を与えないレベルにまで低減されたポリシリコン膜612が得られる。その後、このポリシリコン膜612のみを用いた活性層613a、613bをパターニング工程により形成する。また、この時、後のパターニングにおいてマスク合わせを行うためのマーカーを、上記ポリシリコン膜を用いて形成すると良い。(図26(D))

## 【0277】

次に、図26(E)に示すように、50nm厚の窒化酸化シリコン膜をプラズマCVD法により形成し、その上で酸化雰囲気中で950、1時間の加熱処理を加え、熱酸化工程を行う。なお、酸化雰囲気は酸素雰囲気でも良いし、ハロゲン元素を添加した酸素雰囲気でも良い。

40

## 【0278】

この熱酸化工程では活性層と上記窒化酸化シリコン膜との界面で酸化が進行し、約15nm厚のポリシリコン膜が酸化されて約30nm厚の酸化シリコン膜が形成される。即ち、30nm厚の酸化シリコン膜と50nm厚の窒化酸化シリコン膜が積層されてなる80nm厚のゲート絶縁膜614が形成される。また、活性層613a、613bの膜厚はこの熱酸化工程によって30nmとなる。

## 【0279】

50

次に、図27(A)に示すように、レジストマスク615を形成し、ゲート絶縁膜614を介してp型を付与する不純物元素(以下、p型不純物元素という)を添加する。p型不純物元素としては、代表的には13族に属する元素、典型的にはボロンまたはガリウムを用いることができる。この工程(チャネルドープ工程という)はTFT

Tのしきい値電圧を制御するための工程である。

【0280】

なお、本実施例ではジボラン( $B_2H_6$ )を質量分離しないでプラズマ励起したイオンドープ法でボロンを添加する。勿論、質量分離を行うイオンインプランテーション法を用いても良い。この工程により $1 \times 10^{15} \sim 1 \times 10^{18} \text{atoms/cm}^3$ (代表的には $5 \times 10^{16} \sim 5 \times 10^{17} \text{atoms/cm}^3$ )の濃度でボロンを含む不純物領域616が形成される。

【0281】

次に、図27(B)に示すように、レジストマスク619を形成し、ゲート絶縁膜614を介してn型を付与する不純物元素(以下、n型不純物元素という)を添加する。なお、n型不純物元素としては、代表的には15族に属する元素、典型的にはリン又は砒素を用いることができる。なお、本実施例ではフォスフィン( $PH_3$ )を質量分離しないでプラズマ励起したプラズマドーピング法を用い、リンを $1 \times 10^{18} \text{atoms/cm}^3$ の濃度で添加する。勿論、質量分離を行うイオンインプランテーション法を用いても良い。

【0282】

この工程により形成されるn型不純物領域620には、n型不純物元素が $2 \times 10^{16} \sim 5 \times 10^{19} \text{atoms/cm}^3$ (代表的には $5 \times 10^{17} \sim 5 \times 10^{18} \text{atoms/cm}^3$ )の濃度で含まれるようにドーズ量を調節する。

【0283】

次に、図27(C)に示すように、添加されたn型不純物元素及びp型不純物元素の活性化工程を行う。活性化手段を限定する必要はないが、ゲート絶縁膜614が設けられているので電熱炉を用いたファーネスアニール処理が好ましい。

また、図27(A)の工程でチャネル形成領域となる部分の活性層/ゲート絶縁膜界面にダメージを与えてしまっている可能性があるため、なるべく高い温度で加熱処理を行うことが望ましい。

【0284】

本実施例の場合には耐熱性の高い結晶化ガラスを用いているので、活性化工程を800、1時間のファーネスアニール処理により行う。なお、処理雰囲気を酸化性雰囲気にして熱酸化を行っても良いし、不活性雰囲気で加熱処理を行っても良い。

【0285】

次に、 $200 \sim 400 \text{ nm}$ 厚の導電膜を形成し、パターニングしてゲート電極622、623、625及びソース信号電極624、電源電極626を形成する。このゲート電極622、623、625の線幅によって各TFTのチャネル長の長さが決定する。(図27(D))

【0286】

なお、ゲート電極は単層の導電膜で形成しても良いが、必要に応じて二層、三層といった積層膜とすることが好ましい。ゲート電極の材料としては公知の導電膜を用いることができる。具体的には、タンタル(Ta)、チタン(Ti)、モリブデン(Mo)、タングステン(W)、クロム(Cr)、シリコン(Si)から選ばれた元素でなる膜、または前記元素の窒化物でなる膜(代表的には窒化タンタル膜、窒化タングステン膜、窒化チタン膜)、または前記元素を組み合わせた合金膜(代表的にはMo-W合金、Mo-Ta合金)、または前記元素のシリサイド膜(代表的にはタングステンシリサイド膜、チタンシリサイド膜)を用いることができる。勿論、単層で用いても積層しても良い。

【0287】

本実施例では、 $50 \text{ nm}$ 厚の窒化タングステン(WN)膜622b、623b、625bと、 $350 \text{ nm}$ 厚のタングステン(W)膜622a、623a、625aとでなる積層膜を用いる。これはスパッタ法で形成すれば良い。また、スパッタガスとしてキセノン(Xe)、ネオン(Ne)等の不活性ガスを添加すると応力による膜はがれを防止することができる。

【0288】

10

20

30

40

50

なお、ゲート電極 622a(622b)と623a(623b)は断面では二つに見えるが、実際は電気的に接続されている。

【0289】

次に、図28(A)に示すように、ゲート電極622、623、625、ソース信号電極624、電源電極626をマスクとして自己整合的にn型不純物元素(本実施例ではリン)を添加する。こうして形成される不純物領域627～631にはn型不純物領域620の1/2～1/10(代表的には1/3～1/4)

の濃度でリンが添加されるように調節する。具体的には、 $1 \times 10^{16} \sim 5 \times 10^{18}$ atoms/cm<sup>3</sup>(典型的には $3 \times 10^{17} \sim 3 \times 10^{18}$ atoms/cm<sup>3</sup>)の濃度が好ましい。

【0290】

次に、図28(B)に示すように、ゲート電極等を覆う形でレジストマスク634a～634cを形成し、n型不純物元素(本実施例ではリン)を添加して高濃度にリンを含む不純物領域635～637を形成する。ここでもフォスフィン(PH<sub>3</sub>)を用いたイオンドープ法で行い、この領域のリンの濃度は $1 \times 10^{20} \sim 1 \times 10^{21}$ atoms/cm<sup>3</sup>(代表的には $2 \times 10^{20} \sim 5 \times 10^{21}$ atoms/cm<sup>3</sup>)となるように調節する。

【0291】

この工程によってnチャネル型TFTのソース領域若しくはドレイン領域が形成されるが、スイッチング用TFTは、図28(A)の工程で形成したn型不純物領域627～631の一部が残る。この残された領域が、スイッチング用TFTのLDD領域となる。

【0292】

次に、図28(C)に示すように、レジストマスク634a～634cを除去し、新たにレジストマスク642を形成する。そして、p型不純物元素(本実施例ではボロン)を添加し、高濃度にボロンを含む不純物領域643、644を形成する。ここではジボラン(B<sub>2</sub>H<sub>6</sub>)を用いたイオンドープ法により $3 \times 10^{20} \sim 3 \times 10^{21}$ atoms/cm<sup>3</sup>(代表的には $5 \times 10^{20} \sim 1 \times 10^{21}$ atoms/cm<sup>3</sup>)の濃度となるようにボロンを添加する。

【0293】

なお、不純物領域643、644には既に $1 \times 10^{20} \sim 1 \times 10^{21}$ atoms/cm<sup>3</sup>の濃度でリンが添加されているが、ここで添加されるボロンはその少なくとも3倍以上の濃度で添加される。そのため、予め形成されていたn型の不純物領域は完全にp型に反転し、p型の不純物領域として機能する。

【0294】

次に、図28(D)に示すように、レジストマスク642を除去した後、第1層間絶縁膜646を形成する。第1層間絶縁膜646としては、珪素を含む絶縁膜を単層で用いるか、その中で組み合わせた積層膜を用いれば良い。また、膜厚は400nm～1.5μmとすれば良い。本実施例では、200nm厚の窒化酸化珪素膜の上に800nm厚の酸化珪素膜を積層した構造とする。

【0295】

その後、それぞれの濃度で添加されたn型またはp型不純物元素を活性化する。活性化手段としては、ファーネスアニール法が好ましい。本実施例では電熱炉において窒素雰囲気中、550、4時間の熱処理を行う。

【0296】

さらに、3～100%の水素を含む雰囲気中で、300～450で1～12時間の熱処理を行い水素化処理を行う。この工程は熱的に励起された水素により半導体膜の不対結合手を水素終端する工程である。水素化の他の手段として、プラズマ水素化(プラズマにより励起された水素を用いる)を行っても良い。

【0297】

なお、水素化処理は第1層間絶縁膜646を形成する間に入れても良い。即ち、200nm厚の窒化酸化珪素膜を形成した後で上記のように水素化処理を行い、その後で残り800nm厚の酸化珪素膜を形成しても構わない。

【0298】

10

20

30

40

50

次に、図29(A)に示すように、第1層間絶縁膜646及びゲート絶縁膜614に対してコンタクトホールを形成し、ソース配線647、650と、ドレイン配線652、653を形成する。なお、本実施例ではこの電極を、Ti膜を100nm、Tiを含むアルミニウム膜を300nm、Ti膜150nmをスパッタ法で連続形成した3層構造の積層膜とする。勿論、他の導電膜でも良い。

#### 【0299】

次に、50～500nm(代表的には200～300nm)の厚さで第1パッシベーション膜654を形成する。本実施例では第1パッシベーション膜654として300nm厚の窒化酸化シリコン膜を用いる。これは窒化シリコン膜で代用しても良い。

#### 【0300】

この時、窒化酸化シリコン膜の形成に先立ってH<sub>2</sub>、NH<sub>3</sub>等水素を含むガスを用いてプラズマ処理を行うことは有効である。この前処理により励起された水素が第1層間絶縁膜646に供給され、熱処理を行うことで、第1パッシベーション膜654の膜質が改善される。それと同時に、第1層間絶縁膜646に添加された水素が下層側に拡散するため、効果的に活性層を水素化することができる。

#### 【0301】

次に、図29(B)に示すように、有機樹脂からなる第2層間絶縁膜655を形成する。有機樹脂としてはポリイミド、アクリル、BCB(ベンゾシクロブテン)等を使用することができる。特に、第2層間絶縁膜655はTFTが形成する段差を平坦化する必要があるので、平坦性に優れたアクリル膜が好ましい。本実施例では2.5μmの厚さでアクリル膜を形成する。

#### 【0302】

次に、第2層間絶縁膜655、第1パッシベーション膜654にドレイン配線653に達するコンタクトホールを形成し、画素電極(陽極)656を形成する。本実施例では酸化インジウム・スズ(ITO)膜を110nmの厚さに形成し、パターニングを行って画素電極とする。また、酸化インジウムに2～20%の酸化亜鉛(ZnO)を混合した透明導電膜を用いても良い。この画素電極がEL素子の陽極となる。

#### 【0303】

次に樹脂661a、661bを500nmの厚さに形成し、画素電極656に対応する位置に開口部を形成する。

#### 【0304】

次に、EL層658及び陰極(MgAg電極)659を、真空蒸着法を用いて大気解放しないで連続形成する。なお、EL層658の膜厚は80～200nm(典型的には100～120nm)、陰極659の厚さは180～300nm(典型的には200～250nm)とすれば良い。

#### 【0305】

この工程では、赤色に対応する画素、緑色に対応する画素及び青色に対応する画素に対して順次EL層及び陰極を形成する。但し、EL層は溶液に対する耐性に乏しいためフォトリソグラフィ技術を用いずに各色個別に形成しなくてはならない。そこでメタルマスクを用いて所望の画素以外を隠し、必要箇所だけ選択的にEL層及び陰極を形成するのが好ましい。

#### 【0306】

即ち、まず赤色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて赤色発光のEL層及び陰極を選択的に形成する。次いで、緑色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて緑色発光のEL層及び陰極を選択的に形成する。次いで、同様に青色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて青色発光のEL層及び陰極を選択的に形成する。なお、ここでは全て異なるマスクを用いるように記載しているが、同じマスクを使いまわしても構わない。また、全画素にEL層及び陰極を形成するまで真空を破らずに処理することが好ましい。

#### 【0307】

10

20

30

40

50

なお、EL層658としては公知の材料を用いることができる。公知の材料としては、駆動電圧を考慮すると有機材料を用いるのが好ましい。例えば正孔注入層、正孔輸送層、発光層及び電子注入層でなる4層構造をEL層とすれば良い。

また、本実施例ではEL素子の陰極としてMgAg電極を用いた例を示すが、公知の他の材料を用いることが可能である。

#### 【0308】

また、保護電極660としてはアルミニウムを主成分とする導電膜を用いれば良い。保護電極660はEL層及び陰極を形成した時とは異なるマスクを用いて真空蒸着法で形成すれば良い。また、EL層及び陰極を形成した後で大気開放しないで連続的に形成することが好ましい。

10

#### 【0309】

こうして図29(C)に示すような構造のアクティブマトリクス型のEL表示装置が完成する。

#### 【0310】

なお、実際には、図29(C)まで完成したら、さらに外気に曝されないように気密性の高い保護フィルム(ラミネートフィルム、紫外線硬化樹脂フィルム等)やセラミックス製シーリングカンなどのハウジング材でパッケージング(封入)することが好ましい。

#### 【実施例18】

#### 【0311】

本実施例では、実施例10において、EL表示装置の光の放射方向を下面(基板側)方向とし、電源供給線を信号線の上部に作製する方法について説明する。

20

但し、説明を簡単にするために、駆動回路に関しては基本単位であるCMOS回路を図示することとする。ここで、駆動回路用TFTについては、実施例10で述べた作製方法を用いて作製することが可能であるので、ここでは省略する。

#### 【0312】

まず、図30(A)に示すように、下地膜702を表面に設けた基板701を用意する。本実施例では結晶化ガラス上に下地膜として100nm厚の窒化酸化珪素膜を200nm厚の窒化酸化珪素膜とを積層して用いる。この時、結晶化ガラス基板に接する方の窒素濃度を10~25wt%としておくと良い。勿論、下地膜を設けずに石英基板上に直接素子を形成しても良い。

30

#### 【0313】

次に下地膜702の上に45nmの厚さのアモルファスシリコン膜703を公知の成膜法で形成する。なお、アモルファスシリコン膜に限定する必要はなく、非晶質構造を含む半導体膜(微結晶半導体膜を含む)であれば良い。さらに非晶質シリコングルマニウム膜などの非晶質構造を含む化合物半導体膜でも良い。

#### 【0314】

ここから図30(C)までの工程は本出願人による特開平10-247735号公報を完全に引用することができる。同公報ではNi等の元素を触媒として用いた半導体膜の結晶化方法に関する技術を開示している。

#### 【0315】

まず、開口部704a、704b、704cを有する保護膜705を形成する。本実施例では150nm厚の酸化珪素膜を用いる。そして、保護膜705の上にスピンドルコート法によりニッケル(Ni)を含有する層(Ni含有層)706を形成する。このNi含有層の形成に関しては、前記公報を参考にすれば良い。

40

#### 【0316】

次に、図30(B)に示すように、不活性雰囲気中で570、14時間の加熱処理を加え、アモルファスシリコン膜703を結晶化する。この際、Niが接した領域(以下、Ni添加領域という)707a、707b、707cを起点として、基板と概略平行に結晶化が進行し、棒状結晶が集まって並んだ結晶構造でなるポリシリコン膜708が形成される。

50

## 【0317】

次に、図30(C)に示すように、保護膜705をそのままマスクとして15族に属する元素(好ましくはリン)をNi添加領域707a、707b、707cに添加する。こうして高濃度にリンが添加された領域(以下、リン添加領域という)709a、709b、709cが形成される。

## 【0318】

次に、図30(C)に示すように、不活性雰囲気中で600、12時間の加熱処理を加える。この熱処理によりポリシリコン膜708中に存在するNiは移動し、最終的には殆ど全て矢印が示すようにリン添加領域709a、709b、709cに捕獲されてしまう。これはリンによる金属元素(本実施例ではNi)のゲッタリング効果による現象であると考えられる。10

## 【0319】

この工程によりポリシリコン膜710中に残るNiの濃度はSIMS(質量二次イオン分析)による測定値で少なくとも $2 \times 10^{17}$ atoms/cm<sup>3</sup>にまで低減される。Niは半導体にとってライフタイムキラーであるが、この程度まで低減されると TFT 特性には何ら悪影響を与えることはない。また、この濃度は殆ど現状のSIMS分析の測定限界であるので、実際にはさらに低い濃度( $2 \times 10^{17}$ atoms/cm<sup>3</sup>以下)であると考えられる。

## 【0320】

こうして触媒を用いた結晶化され、且つ、その触媒がTFTの動作に支障を与えないレベルにまで低減されたポリシリコン膜710が得られる。その後、このポリシリコン膜710のみを用いた活性層711a、711bをパターニング工程により形成する。また、この時、後のパターニングにおいてマスク合わせを行うためのマーカーを、上記ポリシリコン膜を用いて形成すると良い。(図30(D))20

## 【0321】

次に、図30(E)に示すように、50nm厚の窒化酸化シリコン膜をプラズマCVD法により形成し、その上で酸化雰囲気中で950、1時間の加熱処理を加え、熱酸化工程を行う。なお、酸化雰囲気は酸素雰囲気でも良いし、ハロゲン元素を添加した酸素雰囲気でも良い。

## 【0322】

この熱酸化工程では活性層と上記窒化酸化シリコン膜との界面で酸化が進行し、約15nm厚のポリシリコン膜が酸化されて約30nm厚の酸化シリコン膜が形成される。即ち、30nm厚の酸化シリコン膜と50nm厚の窒化酸化シリコン膜が積層されてなる80nm厚のゲート絶縁膜712が形成される。また、活性層711a、711bの膜厚はこの熱酸化工程によって30nmとなる。30

## 【0323】

次に、図31(A)に示すように、レジストマスク713を形成し、ゲート絶縁膜712を介してp型を付与する不純物元素(以下、p型不純物元素という)を添加する。p型不純物元素としては、代表的には13族に属する元素、典型的にはボロンまたはガリウムを用いることができる。この工程(チャネルドープ工程という)はTFTのしきい値電圧を制御するための工程である。40

## 【0324】

なお、本実施例ではジボラン( $B_2H_6$ )を質量分離しないでプラズマ励起したイオンドープ法でボロンを添加する。勿論、質量分離を行うイオンインプランテーション法を用いても良い。この工程により $1 \times 10^{15} \sim 1 \times 10^{18}$ atoms/cm<sup>3</sup>(代表的には $5 \times 10^{16} \sim 5 \times 10^{17}$ atoms/cm<sup>3</sup>)の濃度でボロンを含む不純物領域714が形成される。

## 【0325】

次に、図31(B)に示すように、レジストマスク716を形成し、ゲート絶縁膜712を介してn型を付与する不純物元素(以下、n型不純物元素という)を添加する。なお、n型不純物元素としては、代表的には15族に属する元素、典型的にはリン又は砒素を用いることができる。なお、本実施例ではフォスフィン( $PH_3$ )を質

量分離しないでプラズマ励起したプラズマドーピング法を用い、リンを  $1 \times 10^{18} \text{ atoms/cm}^3$  の濃度で添加する。勿論、質量分離を行ライオンインプランテーション法を用いても良い。

### 【0326】

この工程により形成されるn型不純物領域715には、n型不純物元素が  $2 \times 10^{16} \sim 5 \times 10^{19} \text{ atoms/cm}^3$  (代表的には  $5 \times 10^{17} \sim 5 \times 10^{18} \text{ atoms/cm}^3$  ) の濃度で含まれるようにドーズ量を調節する。

### 【0327】

次に、図31(C)に示すように、添加されたn型不純物元素及びp型不純物元素の活性化工程を行う。活性化手段を限定する必要はないが、ゲート絶縁膜712が設けられているので電熱炉を用いたファーネスアニール処理が好ましい。  
10

また、図31(A)の工程でチャネル形成領域となる部分の活性層/ゲート絶縁膜界面にダメージを与えてしまっている可能性があるため、なるべく高い温度で加熱処理を行うことが望ましい。

### 【0328】

本実施例の場合には耐熱性の高い結晶化ガラスを用いているので、活性化工程を800で1時間のファーネスアニール処理により行う。なお、処理雰囲気を酸化性雰囲気にして熱酸化を行っても良いし、不活性雰囲気で加熱処理を行っても良い。

### 【0329】

次に、200~400nm厚の導電膜を形成し、パターニングしてゲート電極719~724及び配線717、718を形成する。このゲート電極719~724の線幅によって各TFTのチャネル長の長さが決定する。(図31(D))  
20

### 【0330】

なお、ゲート電極は単層の導電膜で形成しても良いが、必要に応じて二層、三層といった積層膜とすることが好ましい。ゲート電極の材料としては公知の導電膜を用いることができる。具体的には、タンタル(Ta)、チタン(Ti)、モリブデン(Mo)、タンゲステン(W)、クロム(Cr)、シリコン(Si)から選ばれた元素でなる膜、または前記元素の窒化物でなる膜(代表的には窒化タンタル膜、窒化タンゲステン膜、窒化チタン膜)、または前記元素を組み合わせた合金膜(代表的にはMo-W合金、Mo-Ta合金)、または前記元素のシリサイド膜(代表的にはタンゲステンシリサイド膜、チタンシリサイド膜)を用いることができる。勿論、単層で用いても積層しても良い。  
30

### 【0331】

本実施例では、50nm厚の窒化タンゲステン(WN)膜722~724と、350nm厚のタンゲステン(W)膜719~721とでなる積層膜を用いる。

これはスパッタ法で形成すれば良い。また、スパッタガスとしてキセノン(Xe)、ネオン(Ne)等の不活性ガスを添加すると応力による膜はがれを防止することができる。

### 【0332】

ゲート電極719(722)、720(723)は断面では二つに見えるが、実際は電気的に接続されている。

### 【0333】

次に、図32(A)に示すように、ゲート電極719~724及び配線717、718をマスクとして自己整合的にn型不純物元素(本実施例ではリン)を添加する。こうして形成される不純物領域725~729には、n型不純物領域715の1/2~1/10(代表的には1/3~1/4)の濃度でリンが添加されるように調節する。具体的には、 $1 \times 10^{16} \sim 5 \times 10^{18} \text{ atoms/cm}^3$  (典型的には  $3 \times 10^{17} \sim 3 \times 10^{18} \text{ atoms/cm}^3$  ) の濃度が好ましい。  
40

### 【0334】

次に、図32(B)に示すように、ゲート電極等を覆う形でレジストマスク730a~730cを形成し、n型不純物元素(本実施例ではリン)を添加して高濃度にリンを含む不純物領域731~733を形成する。ここでもフォスフィン( $\text{PH}_3$ )を用いたイオン

10

20

30

40

50

ドープ法で行い、この領域のリンの濃度は  $1 \times 10^{20} \sim 1 \times 10^{21}$  atoms/cm<sup>3</sup> ( 代表的に  $2 \times 10^{20} \sim 5 \times 10^{21}$  atoms/cm<sup>3</sup> ) となるように調節する。

#### 【 0 3 3 5 】

この工程によって n チャネル型 TFT のソース領域若しくはドレイン領域が形成されるが、スイッチング用 TFT は、図 32 ( A ) の工程で形成した n 型不純物領域 725 ~ 727 の一部が残る。この残された領域が、スイッチング用 TFT の LDD 領域となる。

#### 【 0 3 3 6 】

次に、図 32 ( C ) に示すように、レジストマスク 730a ~ 730c を除去し、新たにレジストマスク 734 を形成する。そして、p 型不純物元素 ( 本実施例ではボロン ) を添加し、高濃度にボロンを含む不純物領域 735 、 736 を形成する。ここではジボラン (  $B_2H_6$  ) を用いたイオンドープ法により  $3 \times 10^{20} \sim 3 \times 10^{21}$  atoms/cm<sup>3</sup> ( 代表的に  $5 \times 10^{20} \sim 1 \times 10^{21}$  atoms/cm<sup>3</sup> ) の濃度となるようにボロンを添加する。

#### 【 0 3 3 7 】

なお、不純物領域 735 、 736 には既に  $1 \times 10^{20} \sim 1 \times 10^{21}$  atoms/cm<sup>3</sup> の濃度でリンが添加されているが、ここで添加されるボロンはその少なくとも 3 倍以上の濃度で添加される。そのため、予め形成されていた n 型の不純物領域は完全に p 型に反転し、p 型の不純物領域として機能する。

#### 【 0 3 3 8 】

次に、図 32 ( D ) に示すように、レジストマスク 734 を除去した後、第 1 層間絶縁膜 737 を形成する。第 1 層間絶縁膜 737 としては、珪素を含む絶縁膜を単層で用いるか、その中で組み合わせた積層膜を用いれば良い。また、膜厚は 400 nm ~ 1.5 μm とすれば良い。本実施例では、200 nm 厚の窒化酸化珪素膜の上に 800 nm 厚の酸化珪素膜を積層した構造とする。

#### 【 0 3 3 9 】

その後、それぞれの濃度で添加された n 型または p 型不純物元素を活性化する。活性化手段としては、ファーネスアニール法が好ましい。本実施例では電熱炉において窒素雰囲気中、550 、 4 時間の熱処理を行う。

#### 【 0 3 4 0 】

さらに、3 ~ 100 % の水素を含む雰囲気中で、300 ~ 450 で 1 ~ 12 時間の熱処理を行い水素化処理を行う。この工程は熱的に励起された水素により半導体膜の不対結合手を水素終端する工程である。水素化の他の手段として、プラズマ水素化 ( プラズマにより励起された水素を用いる ) を行っても良い。

#### 【 0 3 4 1 】

なお、水素化処理は第 1 層間絶縁膜 737 を形成する間に入れても良い。即ち、200 nm 厚の窒化酸化珪素膜を形成した後で上記のように水素化処理を行い、その後で残り 800 nm 厚の酸化珪素膜を形成しても構わない。

#### 【 0 3 4 2 】

次に、図 33 ( A ) に示すように、第 1 層間絶縁膜 737 及びゲート絶縁膜 712 に対してコンタクトホールを形成し、ソース配線 738 、 739 と、ドレイン配線 740 、 741 を形成する。なお、本実施例ではこの電極を、Ti 膜を 100 nm 、 Ti を含むアルミニウム膜を 300 nm 、 Ti 膜 150 nm をスパッタ法で連続形成した 3 層構造の積層膜とする。勿論、他の導電膜でも良い。

#### 【 0 3 4 3 】

次に、50 ~ 500 nm ( 代表的には 200 ~ 300 nm ) の厚さで第 1 パッシベーション膜 742 を形成する。本実施例では第 1 パッシベーション膜 742 として 300 nm 厚の窒化酸化シリコン膜を用いる。これは窒化シリコン膜で代用しても良い。

#### 【 0 3 4 4 】

この時、窒化酸化シリコン膜の形成に先立って  $H_2$  、  $NH_3$  等水素を含むガスを用いてプラズマ処理を行うことは有効である。この前処理により励起された水素が第 1 層間絶縁膜 737 に供給され、熱処理を行うことで、第 1 パッシベーション膜 742 の膜質が改善さ

10

20

30

40

50

れる。それと同時に、第1層間絶縁膜737に添加された水素が下層側に拡散するため、効果的に活性層を水素化することができる。

【0345】

次に、図33(B)に示すように、絶縁膜743を形成する。本実施例では、絶縁膜743として窒化酸化シリコン膜を用いる。その後、絶縁膜743及び第1パッシベーション膜742、第1層間絶縁膜737に配線739に達するコンタクトホールを形成し、電源供給線744を形成する。なお、本実施例では、電源供給線744を窒化タンゲステン膜と、タンゲステン膜とでなる積層膜とする。勿論、他の導電膜でも良い。

【0346】

次に、図33(C)に示すように、有機樹脂からなる第2層間絶縁膜745を形成する。有機樹脂としてはポリイミド、アクリル、BCB(ベンゾシクロブテン)等を使用することができる。特に、第2層間絶縁膜745はTFTが形成する段差を平坦化する必要があるので、平坦性に優れたアクリル膜が好ましい。本実施例では2.5μmの厚さでアクリル膜を形成する。

10

【0347】

次に、図33(D)に示すように、第2層間絶縁膜745、絶縁膜743及び第1パッシベーション膜742にドレイン配線741に達するコンタクトホールを形成し、画素電極(陽極)746を形成する。本実施例では酸化インジウム・スズ(ITO)膜を110nmの厚さに形成し、パターニングを行って画素電極とする。また、酸化インジウムに2~20%の酸化亜鉛(ZnO)を混合した透明導電膜を用いても良い。この画素電極がEL素子の陽極となる。

20

【0348】

次に、図34に示すように、樹脂747a、747bを500nmの厚さに形成し、画素電極746に対応する位置に開口部を形成する。

【0349】

次に、EL層748及び陰極(MgAg電極)749を、真空蒸着法を用いて大気解放しないで連続形成する。なお、EL層748の膜厚は80~200nm(典型的には100~120nm)、陰極749の厚さは180~300nm(典型的には200~250nm)とすれば良い。

30

【0350】

この工程では、赤色に対応する画素、緑色に対応する画素及び青色に対応する画素に対して順次EL層及び陰極を形成する。但し、EL層は溶液に対する耐性に乏しいためフォトリソグラフィ技術を用いずに各色個別に形成しなくてはならない。そこでメタルマスクを用いて所望の画素以外を隠し、必要箇所だけ選択的にEL層及び陰極を形成するのが好ましい。

【0351】

即ち、まず赤色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて赤色発光のEL層及び陰極を選択的に形成する。次いで、緑色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて緑色発光のEL層及び陰極を選択的に形成する。次いで、同様に青色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて青色発光のEL層及び陰極を選択的に形成する。なお、ここでは全て異なるマスクを用いるように記載しているが、同じマスクを使いまわしても構わない。また、全画素にEL層及び陰極を形成するまで真空を破らずに処理するのが好ましい。

40

【0352】

なお、EL層748としては公知の材料を用いることができる。公知の材料としては、駆動電圧を考慮すると有機材料を用いるのが好ましい。例えば正孔注入層、正孔輸送層、発光層及び電子注入層でなる4層構造をEL層とすれば良い。

また、本実施例ではEL素子の陰極としてMgAg電極を用いた例を示すが、公知の他の材料を用いることが可能である。

【0353】

50

また、保護電極 750 としてはアルミニウムを主成分とする導電膜を用いれば良い。保護電極 750 は E L 層及び陰極を形成した時とは異なるマスクを用いて真空蒸着法で形成すれば良い。また、E L 層及び陰極を形成した後で大気開放しないで連続的に形成することが好ましい。

【0354】

こうして図34に示すような構造のアクティブマトリクス型のE L表示装置が完成する。

【0355】

なお、実際には、図34まで完成したら、さらに外気に曝されないように気密性の高い保護フィルム（ラミネートフィルム、紫外線硬化樹脂フィルム等）やセラミックス製シリングカンなどのハウジング材でパッケージング（封入）することが好ましい。

10

【実施例19】

【0356】

本発明を用いて形成されたE L表示装置は様々な電子機器に用いることができる。以下に、本発明を用いて形成されたE L表示装置を表示媒体として組み込んだ電子機器について説明する。

【0357】

その様な電子機器としては、テレビ受像機、電話機、ビデオカメラ、デジタルカメラ、ヘッドマウントディスプレイ（ゴーグル型ディスプレイ）、ゲーム機、カーナビゲーション、パーソナルコンピュータ、携帯情報端末（モバイルコンピュータ、携帯電話または電子書籍等）などが挙げられる。それらの一例を図17に示す。

20

【0358】

図17（A）はパーソナルコンピュータであり、本体2001、筐体2002、表示部2003、キーボード2004等を含む。本発明のE L表示装置は、パーソナルコンピュータの表示部2003に用いることができる。

【0359】

図17（B）はビデオカメラであり、本体2101、表示部2102、音声入力部2103、操作スイッチ2104、バッテリー2105、受像部2106等を含む。本発明のE L表示装置は、ビデオカメラの表示部2102に用いることができる。

30

【0360】

図17（C）はヘッドマウントディスプレイの一部（右片側）であり、本体2301、信号ケーブル2302、頭部固定バンド2303、表示モニタ2304、光学系2305、表示部2306等を含む。本発明のE L表示装置は、ヘッドマウントディスプレイの表示部2306に用いることができる。

【0361】

図17（D）は記録媒体を備えた画像再生装置（具体的にはDVD再生装置）であり、本体2401、記録媒体（CD、LDまたはDVD等）2402、操作スイッチ2403、表示部（a）2404、表示部（b）2405等を含む。表示部（a）は主として画像情報を表示し、表示部（b）は主として文字情報を表示するが、本発明のE L表示装置は、記録媒体を備えた画像再生装置の表示部（a）、（b）に用いることができる。なお、記録媒体を備えた画像再生装置としては、CD再生装置、ゲーム機器などに本発明を用いることができる。

40

【0362】

図17（E）は携帯型（モバイル）コンピュータであり、本体2501、カメラ部2502、受像部2503、操作スイッチ2504、表示部2505等を含む。本発明のE L表示装置は、携帯型（モバイル）コンピュータの表示部2505に用いることができる。

【0363】

図17（F）はテレビ受像機であり、本体2604a、表示部2604c、操作スイッチ2604d等を含む。本発明のE L表示装置は、テレビ受像機の表示部2604cに用いることができる。

50

## 【0364】

また、将来的にE-L材料の発光輝度が高くなれば、フロント型もしくはリア型のプロジェクターに用いることも可能となる。

## 【0365】

以上の様に、本発明の適用範囲は極めて広く、あらゆる分野の電子機器に適用することが可能である。また、本実施例の電子機器は実施例1～18のどのような組み合わせからなる構成を用いても実現することができる。

【図1】



【図2】



【図3】



【図4】



【図5】



【図6】



【図7】



【図8】



【図9】



【図10】



【 図 1 1 】



【 図 1 3 】



【 図 1 2 】



【 図 1 4 】



【図15】



【図16】



【図17】



【図18】



【 図 1 9 】



### 【 図 2 1 】



【 図 20 】



【 図 2 2 】



【 図 2 3 】



【 図 2 4 】



【 図 2 6 】



608. Ni含有量 609. Ni添加領域 610. ボリューム  
611a, 611b. Ni添加領域 612. ボリューム 613. 活性層 614. ゲート緩膜

【 図 25 】



【 図 27 】



615, 619: ブラストゾン 616: D型不純物領域  
622, 623, 625: 一ト電極 624: 二入信号電極  
620: n型不純物領域

【 図 2 8 】



【 図 2 9 】



【図30】



【 図 3 1 】



【図32】



725~729: n型不純物領域 730a~730c: n型不純物添加工程  
731~733: p型不純物領域 734: p型不純物添加工程  
735~736: 活性化工程  
737: 活性化工程  
738: 第1層遮光膜  
739: 第2層遮光膜  
740: 第3層遮光膜  
741: 第4層遮光膜  
742: 第5層遮光膜  
743: 第6層遮光膜  
744: 第7層遮光膜  
745: 第8層遮光膜  
746: 第9層遮光膜

【図33】



725~729: n型不純物領域 730a~730c: n型不純物添加工程  
731~733: n型不純物領域 734: n型不純物添加工程  
735~736: p型不純物領域  
737: p型不純物添加工程  
738: 第1層遮光膜  
739: 第2層遮光膜  
740: 第3層遮光膜  
741: 第4層遮光膜  
742: 第5層遮光膜  
743: 第6層遮光膜  
744: 第7層遮光膜  
745: 第8層遮光膜  
746: 第9層遮光膜

【図34】



【図35】



【 図 3 6 】



【 図 3 7 】



【 図 3 8 】



【 図 3 9 】



【図40】



【図41】



【図42】



【図43】



【図 4 4】



【図 4 5】



## 【手続補正書】

【提出日】平成30年1月26日(2018.1.26)

## 【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

## 【補正の内容】

## 【特許請求の範囲】

## 【請求項1】

第1のトランジスタと、第2のトランジスタと、EL素子と、ゲート信号線と、ソース信号線と、電源線と、を有し、

前記ゲート信号線は、前記第1のトランジスタのゲート電極として機能する領域を有し、

前記ソース信号線は、前記第1のトランジスタと電気的に接続され、

前記第1のトランジスタは、前記第2のトランジスタと電気的に接続され、

前記第2のトランジスタは、前記EL素子及び前記電源線と電気的に接続され、

前記電源線は、マトリクス状に設けられ、

前記電源線は、第1の配線及び第2の配線を有し、

前記第1の配線上に絶縁膜を有し、

前記絶縁膜上に前記第2の配線を有し、

前記第1の配線は、前記絶縁膜に設けられたコンタクトホールを介して前記第2の配線と電気的に接続され、

前記第1の配線は、前記ソース信号線と同一層、且つ、同一材料からなることを特徴とする表示装置。

## 【請求項2】

第1のトランジスタと、第2のトランジスタと、EL素子と、ゲート信号線と、ソース信号線と、電源線と、を有し、

前記第1のトランジスタ及び前記第2のトランジスタは、トップゲート構造を有し、

前記EL素子は、第1の電極と、前記第1の電極上のEL層と、前記EL層上の第2の電極とを有し、

前記ゲート信号線は、前記第1のトランジスタのゲート電極として機能する領域を有し、

前記ソース信号線は、前記第1のトランジスタと電気的に接続され、

前記第1のトランジスタは、前記第2のトランジスタと電気的に接続され、

前記第2のトランジスタは、前記EL素子及び前記電源線と電気的に接続され、

前記電源線は、マトリクス状に設けられ、

前記電源線は、第1の配線及び第2の配線を有し、

前記第1の配線上に絶縁膜を有し、

前記絶縁膜上に前記第2の配線を有し、

前記第2の配線は、前記第1の電極と重なる領域を有し、

前記第1の配線は、前記絶縁膜に設けられたコンタクトホールを介して前記第2の配線と電気的に接続され、

前記第1の配線は、前記ソース信号線と同一層、且つ、同一材料からなることを特徴とする表示装置。

#### 【請求項3】

請求項1又は請求項2において、

前記第1のトランジスタ及び前記第2のトランジスタは、多結晶半導体を有することを特徴とする表示装置。

#### 【請求項4】

スイッチング用トランジスタと、駆動用トランジスタと、EL素子と、ゲート信号線と、ソース信号線と、電源線と、を有し、

前記ゲート信号線は、前記スイッチング用トランジスタのゲート電極として機能する領域を有し、

前記ソース信号線は、前記スイッチング用トランジスタと電気的に接続され、

前記スイッチング用トランジスタは、前記駆動用トランジスタと電気的に接続され、

前記駆動用トランジスタは、前記EL素子及び前記電源線と電気的に接続され、

前記電源線は、マトリクス状に設けられ、

前記電源線は、第1の配線及び第2の配線を有し、

前記第1の配線上に絶縁膜を有し、

前記絶縁膜上に前記第2の配線を有し、

前記第1の配線は、前記絶縁膜に設けられたコンタクトホールを介して前記第2の配線と電気的に接続され、

前記第1の配線は、前記ソース信号線と同一層、且つ、同一材料からなることを特徴とする表示装置。

#### 【請求項5】

スイッチング用トランジスタと、駆動用トランジスタと、EL素子と、ゲート信号線と、ソース信号線と、電源線と、を有し、

前記スイッチング用トランジスタ及び前記駆動用トランジスタは、トップゲート構造を有し、

前記EL素子は、第1の電極と、前記第1の電極上のEL層と、前記EL層上の第2の電極とを有し、

前記ゲート信号線は、前記スイッチング用トランジスタのゲート電極として機能する領域を有し、

前記ソース信号線は、前記スイッチング用トランジスタと電気的に接続され、

前記スイッチング用トランジスタは、前記駆動用トランジスタと電気的に接続され、

前記駆動用トランジスタは、前記E L素子及び前記電源線と電気的に接続され、  
前記電源線は、マトリクス状に設けられ、  
前記電源線は、第1の配線及び第2の配線を有し、  
前記第1の配線上に絶縁膜を有し、  
前記絶縁膜上に前記第2の配線を有し、  
前記第2の配線は、前記第1の電極と重なる領域を有し、  
前記第1の配線は、前記絶縁膜に設けられたコンタクトホールを介して前記第2の配線  
と電気的に接続され、  
前記第1の配線は、前記ソース信号線と同一層、且つ、同一材料からなることを特徴と  
する表示装置。

【請求項6】

請求項4又は請求項5において、  
前記スイッチング用トランジスタ及び前記駆動用トランジスタは、多結晶半導体を有す  
ることを特徴とする表示装置。

---

フロントページの続き

(51)Int.Cl.

F I

H 01 L 27/32

テーマコード(参考)