

(19) 日本国特許庁(JP)

## (12) 公開特許公報(A)

(11) 特許出願公開番号

特開2004-95612

(P2004-95612A)

(43) 公開日 平成16年3月25日(2004.3.25)

(51) Int.Cl.<sup>7</sup>

H01L 23/12

F 1

H01L 23/12 501B

テーマコード(参考)

審査請求 未請求 請求項の数 5 O L (全 18 頁)

(21) 出願番号

特願2002-250934 (P2002-250934)

(22) 出願日

平成14年8月29日 (2002.8.29)

(71) 出願人 000005223

富士通株式会社

神奈川県川崎市中原区上小田中4丁目1番  
1号

(74) 代理人 100070150

弁理士 伊東 忠彦

(72) 発明者

西村 隆雄

神奈川県川崎市中原区上小田中4丁目1番  
1号 富士通株式会社内

(54) 【発明の名称】半導体装置及び配線基板

## (57) 【要約】

【課題】半導体素子が配線基板に対して確実に超音波フリップチップボンディングされた半導体装置及びそのような半導体装置に用いられる配線基板を提供することを課題とする。

【解決手段】配線基板31の上面側に半導体素子30を超音波フリップチップ実装する。配線基板31の基板コア材12の上面に、半導体素子32のバンプ32aが接合されるボンディングパッド3が形成される。基板コア材12の下面にバックアップパターン36が形成される。バックアップパターン36は、該ボンディングパットが設けられた位置に対応した位置であり、全てのボンディングパット3の真下に延在するように形成される。

【選択図】 図4

本発明の第1実施例による半導体装置の断面図



**【特許請求の範囲】****【請求項 1】**

突起電極を有する半導体素子と、

上面と該上面の反対側の下面とを有する基板コア材を有し、該半導体素子が該上面側にフリップチップ実装された配線基板と、

該基板コア材の該上面に形成され、前記半導体素子の前記突起電極が接合されるボンディングパッドと、

前記基板コア材の前記下面に形成され、該ボンディングパッドが設けられた位置に対応した位置に配置され、全てのボンディングパッドの真下に延在するように形成されたパターン部材と

を有することを特徴とする半導体装置。

**【請求項 2】**

請求項 1 記載の半導体装置であって、

前記基板コア材の前記下面に形成され、外部接続端子が形成されるランドを更に有し、前記パターン部材と該ランドとは同じ導電材料により形成された部材であることを特徴とする半導体装置。

**【請求項 3】**

請求項 1 記載の半導体装置であって、

前記基板コア材の前記上面にランドが形成され、該ランドの下に前記基板コア材を貫通して前記下面まで延在する貫通孔が設けられ、該貫通孔を介して前記ランドに接続された外部接続端子が前記下面側に設けられたことを特徴とする半導体装置。

**【請求項 4】**

請求項 1 乃至 3 記載のうちいずれか一項記載の半導体装置であって、

前記パターン部材は金属材料よりなる板状部材であることを特徴とする半導体装置。

**【請求項 5】**

半導体素子がフリップチップ実装される配線基板であって、

上面と該上面の反対側の下面とを有する基板コア材と、

該基板コア材の該上面に形成され、前記半導体素子の突起電極が接合されるボンディングパッドと、

前記基板コア材の前記下面に形成され、該ボンディングパッドが設けられた位置に対応した位置に配置され、全てのボンディングパッドの真下に延在するように形成されたパターン部材と

を有することを特徴とする配線基板。

**【発明の詳細な説明】****【0001】****【発明の属する技術分野】**

本発明は半導体装置に係り、特に超音波を用いたフリップチップ接合により半導体素子を配線基板に接続して形成される半導体装置に関する。

**【0002】****【従来の技術】**

半導体装置としての外部接続端子を設けるために、いわゆるインターポーラと呼ばれる配線基板により配線の引き回しを行い、外部接続端子を効率的に配列した半導体パッケージが多くなっている。このような半導体パッケージを製造する工程において、半導体素子を配線基板に搭載する際に、超音波を用いて半導体素子のバンプを配線基板の電極に接合する、いわゆる超音波フリップチップボンディングが多く用いられる。

**【0003】**

近年、半導体素子の高機能化に伴い半導体素子のサイズが増大しており、大型の半導体素子に対応したフリップチップボンディング用の大型の超音波振動工具がいくつか開発されている。これにより、大型の半導体素子も超音波フリップチップボンディングにより実装されるようになってきている。

## 【0004】

半導体素子がフリップチップ実装される配線基板としては、セラミック基板、樹脂テープ基板、有機基板等が用いられる。このうち、例えばガラスエポキシ基板のような有機基板は、取り扱いやコストの面で他の基板より優れしており、多く使用されている。

## 【0005】

図1は従来の両面配線型の配線基板の断面図である。図1に示す配線基板1は、基板コア材2の両面に導体パターンが形成されている。半導体素子が搭載される面側の導体パターンにより、半導体素子の電極(バンプ)をフリップチップ接合するためのボンディングパッド3と、上部配線4とが形成される。また、反対側の面の導体パターンにより、外部接続端子を設けるためのランド5と、下部配線6とが形成される。また、基板コア材2を貫通して両側の導体パターンを電気的に接続する貫通ビア(図示せず)が設けられ、ボンディングパッド3は、上部配線4、貫通ビア及び下部配線6を介して、ランド5に接続される。ランド5には外部接続端子としてハンダボール等が設けられる。基板コア材2は、一般的にFR-4材やBTRレジンのような有機材料用いて形成されることが多い。なお、両面の導体パターンの露出する必要のない部分はソルダレジスト7により覆われる。

## 【0006】

図2は従来の片面配線型の配線基板の断面図である。図2に示す配線基板11は、基板コア材12の片面だけに導体パターンが形成されている。導体パターンにより、半導体素子の電極(バンプ)をフリップチップ接合するためのボンディングパッド13と、配線14と、外部接続端子を設けるためのランド15とが形成される。ランド15の下には、基板コア材12を貫通して裏面まで延在する貫通孔16が形成されており、貫通孔16を介してハンダボール等の外部接続端子がランド15に接続される。図1に示す配線基板1と同様に、基板コア材12は、FR-4材やBTRレジンのような有機材料を用いて形成されることが多い。

## 【0007】

## 【発明が解決しようとする課題】

図1及び2に示す配線基板1又は11に対して、半導体素子をフリップチップ搭載する際には、半導体素子をボンディングツールに装着して、半導体素子のバンプを配線基板のボンディングパッド3又は13に押圧しながらボンディングツールから超音波振動を印加する。

## 【0008】

図3は図1に示す配線基板1に対して半導体素子10を超音波フリップチップボンディングする工程を説明するための図である。図3(a)に示すように、配線基板1はボンディングステージ20上に載置され、真空吸引チャック等で固定される。また、配線基板1の固定を確実にするために、配線基板1の外周はクランプ治具21により固定される。一方、搭載される半導体素子22は、その背面がボンディングツール23に固定された状態で、バンプ22aと配線基板1のボンディングパッド3との位置合わせが行われる。

## 【0009】

位置合わせが完了すると、図3(b)に示すように、半導体素子22のバンプが配線基板1のボンディングパッドに押圧される。この状態で、ボンディングツール23から半導体素子に対して超音波振動が印加される。これにより、バンプ22aが超音波振動し、バンプ22aはボンディングパッドに超音波接合される。

## 【0010】

ここで、従来の配線基板1の下面側にはランド5及び配線部分が形成されているため、上面側のボンディングパッド3の直下において、基板コア材2とボンディングステージ20との間に隙間が形成される場合がある。隙間が形成された状態で、ボンディングパッド3上の電極22が超音波振動すると、配線基板1に微小なたわみが生じ、超音波振動エネルギーの一部が配線基板1に吸収・拡散されてしまう。このような場合、超音波接合による接合強度が十分に得られないという問題が生じ、組み立て工程における歩留低下や、接合強度不足による半導体装置の信頼性低下を招くことがある。

**【 0 0 1 1 】**

また、図2に示す片面配線基板11を用いた場合であっても、基板コア材12がガラスエポキシ基板のような有機基板により形成されると、上述と同様の問題が生じることがある。これは、配線基板自体(基板コア材12)が比較的柔軟であり、超音波を吸収・拡散してしまうためであると推測される。

**【 0 0 1 2 】**

本発明は上記の点に鑑みてなされたものであり、半導体素子が配線基板に対して確実に超音波フリップチップボンディングされた半導体装置及びそのような半導体装置に用いられる配線基板を提供することを目的とする。

**【 0 0 1 3 】**

10

**【課題を解決するための手段】**

上記の課題を解決するために本発明によれば、突起電極を有する半導体素子と、上面と該上面の反対側の下面とを有する基板コア材を有し、該半導体素子が該上面側にフリップチップ実装された配線基板と、該基板コア材の該上面に形成され、前記半導体素子の前記突起電極が接合されるボンディングパッドと、前記基板コア材の前記下面に形成され、該ボンディングパッドが設けられた位置に対応した位置であり、全てのボンディングパッドの真下に延在するように形成されたパターン部材とを有することを特徴とする半導体装置が提供される。

**【 0 0 1 4 】**

20

上述の発明によれば、パターン部材が設けられたことによりボンディングステージの載置面と配線基板との間に隙間が形成されないので、超音波フリップチップボンディングの際に配線基板がたわむことなく、良好なボンディングを達成することができる。

**【 0 0 1 5 】**

上述の発明による半導体装置は、前記基板コア材の前記下面に形成され、外部接続端子が形成されるランドを更に有し、前記パターン部材と該ランドとは同じ導電材料により形成された部材であることとしてもよい。すなわち、パターン部材とランドとを一つの導電部材をパターン化することにより形成することができる。

**【 0 0 1 6 】**

30

また、前記基板コア材の前記上面にランドが形成され、該ランドの下に前記基板コア材を貫通して前記下面まで延在する貫通孔が設けられ、該貫通孔を介して前記ランドに接続された外部接続端子が前記下面側に設けられてもよい。

**【 0 0 1 7 】**

さらに、ランドの下に前記基板コア材を貫通して前記下面まで延在する貫通孔が設けられ、該貫通孔を介して前記ランドに接続された外部接続端子が前記下面側に設けられることとしてもよい。また、前記パターン部材は金属材料よりなる板状部材であることが好ましい。

**【 0 0 1 8 】**

40

また、本発明によれば、半導体素子がフリップチップ実装される配線基板であって、上面と該上面の反対側の下面とを有する基板コア材と、該基板コア材の該上面に形成され、前記半導体素子の突起電極が接合されるボンディングパッドと、前記基板コア材の前記下面に形成され、該ボンディングパッドが設けられた位置に対応した位置に配置され、全てのボンディングパッドの真下に延在するように形成されたパターン部材とを有することを特徴とする配線基板が提供される。このような配線基板によっても、上述の半導体装置と同様の効果を得ることができる。

**【発明の実施の形態】**

次に、本発明の実施の形態について図面と共に説明する。

**【 0 0 1 9 】**

まず、本発明の第1実施例による半導体装置に用いられる配線基板について、図4、図5及び図6を参照しながら説明する。図4は本発明の第1実施例による半導体装置の断面図である。図5は本発明の第1実施例による半導体装置に用いられる配線基板断面図である

50

。図6は図5に示す配線基板を下面側から見た平面図である。図4、図5及び図6において、図1に示す構成部品と同等な部品には同じ符号を付し、その説明は省略する。

#### 【0020】

本発明の第1実施例による半導体装置30において、図4に示すように、配線基板31上に半導体素子32がフリップチップ実装されている。配線基板31と半導体素子32との間にはアンダーフィル材33が充填され、半導体素子32は配線基板上で封止樹脂34により封止される。配線基板31の下面には外部接続端子としてハンダボール35が設けられる。半導体装置30は、いわゆるファンアウトタイプの半導体装置であり、配線基板31中央部分に半導体素子32が搭載され、外部接続端子としてのハンダボール35は半導体素子32が搭載される領域の周囲の領域で、半導体素子32とは反対側に設けられる。

10

#### 【0021】

図5を参照すると、配線基板31は、図1に示す配線基板1と同様の両面配線基板であり、基板コア材2の上面2aにボンディングパッド3が形成され、下面2bにランド5が形成される。

#### 【0022】

ここで、本実施例における配線基板31は、上面3aのボンディングパッド3が配列された領域に対応して、基板コア材2の下面2bに形成されたバックアップパターン36（パターン部材）を有する。バックアップパターン36は、基板コア材2の下面2bに設けられる導体パターンにより形成されるため、ランド5や下部配線（図5には示されていない）が図と同じ工程で形成され、同じ厚みを有している。ただし、バックアップパターン36は、下部配線やランド5からは分離されて孤立したパターンであることが好ましい。

20

#### 【0023】

バックアップパターン36はボンディングパッド3が設けられる上面2aとは反対側の下面2bに形成され、図6に示すように、ボンディングパッド3が設けられた領域を包含するような大きさである。すなわち、バックアップパターン36は全てのボンディングパッド3の下側に延在する。また、バックアップパターン36は、導体パターンの露出部分以外を覆うためのソルダレジスト7により覆われる。したがって、配線基板31が図3に示すようなボンディングステージ20上に載置されたときに、ボンディングパッド3の下方における基板コア材2とボンディングステージ20との間には隙間が形成されることはない。

30

#### 【0024】

このように、基板コア材2とボンディングステージ20との間に隙間が形成されないので、超音波フリップチップボンディングの際に、半導体素子32のバンプ32a（突起電極）がボンディングパッド3に押圧されても、配線基板31がたわむことはない。したがって、超音波振動エネルギーの基板への吸収・拡散が減少し、良好な超音波接合を行うことができる。これにより、半導体装置の組み立て時の歩留まりが向上し、接合強度の改善による半導体装置の信頼性が向上する。

#### 【0025】

また、バックアップパターン36は基板コア材2の比較的大きな面積を覆うため、配線基板31の剛性を増大させる効果がある。これにより、配線基板31の反りや変形を抑制し、半導体装置の信頼性向上に寄与する。更に、バックアップパターン36は金属であるため熱伝導性に優れており、且つ半導体素子32の真下に位置するため、半導体装置の放熱性が向上する。

40

#### 【0026】

次に上述の配線基板31のいくつかの変形例について説明する。

#### 【0027】

図7は配線基板31の第1の変形例である配線基板31Aの断面図であり、図8は図7に示す配線基板31Aを下面側から見た平面図である。図7及び図8において、図5及び図6に示す構成部品と同等な部品には同じ符号を付し、その説明は省略する。

#### 【0028】

50

配線基板 31A は、図 5 に示す配線基板 31 と基本的に同じ構成を有するが、バックアップパターンの厚みが異なる。すなわち、配線基板 31A に設けられたバックアップパターン 36A は、下部配線やランドを形成する導体パターンより厚い部材により形成されており、ソルダレジスト 7 により覆われずに露出している。バックアップパターン 36A が厚くなつたことにより、配線基板 31A の剛性は配線基板 31 より向上する。また、バックアップパターン 36A が露出していることにより、放熱性はより向上する。

#### 【0029】

図 9 は図 7 に示す配線基板 31A を用いた半導体装置の変形例を示す断面図である。図 9 に示す半導体装置 40 は、配線基板 31A に半導体素子 32 を超音波フリップチップボンディングにより搭載し、その上に更に半導体素子 41 を積層している。半導体素子 41 は背面を半導体素子 32 の背面に対向した状態で、接着材 42 により半導体素子 32 に固定される。そして、半導体素子 41 はボンディングワイヤ 43 により、配線基板 31A の上面に形成されたボンディングパッド 44 に接続される。半導体素子 32、半導体素子 41 及びボンディングパッド 43 は、封止樹脂 45 により封止される。

#### 【0030】

半導体装置 40 は配線基板 31A を用いているため、バックアップパターン 36A に関する上述の利点を有し、且つ、半導体素子 42 が積層されているため、半導体素子の実装密度が向上する等の利点も有する。なお、配線基板 30A を用いて図 9 のような積層構造の半導体装置を形成することとしてもよい。

#### 【0031】

図 10 は配線基板 31 の第 2 の変形例である配線基板 31B の断面図であり、図 11 は図 10 に示す配線基板 31B を下面側から見た平面図である。また、図 12 は図 10 に示す配線基板 31B を用いた半導体装置の断面図である。図 10、図 11 及び図 12 において、図 5 及び図 6 に示す構成部品と同等な部品には同じ符号を付し、その説明は省略する。

#### 【0032】

図 10 に示す配線基板 31B は、図 12 に示すようないわゆるファンインタイプの半導体装置 48 に用いる配線基板として形成されたものである。したがって、半導体素子 32 の搭載領域は、配線基板 31B の全体とほぼ等しくなつてあり、配線基板 31B の下面の中央部分にランド 5 が形成される。そして、配線基板 31B の上面の周辺部分にボンディングパッド 3 が配置される。

#### 【0033】

半導体装置 48 は、ボンディングパッド 3 の下側にバックアップパターン 36B を有しているため、図 4 に示す半導体装置と同様の利点を有する。また、半導体装置 48 は、いわゆるチップサイズ / スケールパッケージ (CSP) として構成される。また、搭載される半導体素子 32 と配線基板 31B とはほぼ等しいサイズであるため、図 4 に示す半導体装置 30 のように封止樹脂 34 により封止する必要はなく、その分の製造工程が不要となり製造コストを低減することができる。なお、半導体装置 48 においても、バックアップパターン 36B の厚みを厚くして、図 9 に示すバックアップパターン 36A と同様の効果を得ることができる。

#### 【0034】

図 13 は配線基板 31 の第 3 の変形例である配線基板 31C の断面図であり、図 14 は図 13 に示す配線基板 31C を下面側から見た平面図である。図 13 及び図 14 において、図 5 及び図 6 に示す構成部品と同等な部品には同じ符号を付し、その説明は省略する。

#### 【0035】

図 13 に示す配線基板 31C は、搭載される半導体素子の電極配列に合わせて分割されたバックアップパターン 36C を有する。すなわち、搭載される半導体素子の電極は対向する 2 辺に沿つて配列されたものであり、これに対応してバックアップパターンも 2 つのバックアップパターン 36C に分割される。バックアップパターン 36C の間に、図 14 に示すように、下部回線 6 を配置することができる。

#### 【0036】

10

20

30

40

50

図15は配線基板31の第4の変形例である配線基板31Dの断面図であり、図16は図15に示す配線基板31Dを下面側から見た平面図である。また、図17は図15に示す配線基板31Dを用いた半導体装置の断面図である。図15、図16及び図17において、図5及び図6に示す構成部品と同等な部品には同じ符号を付し、その説明は省略する。

#### 【0037】

図15に示す配線基板31Dは、接地端子に接続されたバックアップパターン36Dを有する。ランド5のうち、バックアップパターンに近接したランド5aが接地端子とされ、バックアップパターン36Dは図16に示すように接地端子であるランド5aに接続された形状に形成される。

#### 【0038】

このようなバックアップパターン36Dにより、図5に示すバックアップパターン36と同様な効果を得ることができ、加えて半導体素子のシールド効果を得ることができる。

#### 【0039】

図17は図15に示す配線基板31Dを用いた半導体装置50の断面図である。半導体装置50は、半導体素子32を配線基板31Dに超音波フリップチップボンディングして形成し、さらに、メタルキャップ51を配線基板31Dに取り付けたものである。メタルキャップ51は金属等の導電性材料で形成されており、配線基板31D上の半導体素子32を覆うような箱型形状を有する。メタルキャップ51の端部は、導電性接着材52により配線基板31Dの上面に形成された接地端子53に接続され固体される。

#### 【0040】

したがって、半導体装置50において、半導体素子32は接地電位とされたメタルキャップ51と同じく接地電位とされた配線基板31Dとによりほぼ覆われた状態となる。これにより、半導体素子32のシールド効果が得られ、半導体装置50の電気的特性が向上する。

#### 【0041】

次に、本発明の第2実施例による半導体装置について、図18、図19及び図20を参照しながら説明する。図18は本発明の第2実施例による半導体装置の断面図である。図19は本発明の第2実施例による半導体装置に用いられる配線基板の断面図であり、図20は図19に示す配線基板を下面側から見た平面図である。図18、図19及び図20において、図2に示す構成部品と同等な部品には同じ符号を付す。

#### 【0042】

本発明の第2実施例による半導体装置60は、片面配線基板61を用いて形成されたファンアウトタイプの半導体装置である。配線基板61は、基板コア材12の片面だけに導体パターンが形成されている。導体パターンにより、ボンディングパッド13と、配線14と、外部接続端子を設けるためのランド15とが形成される。半導体素子32の電極(バンプ)32aは、ボンディングパッド13に対して超音波フリップチップボンディングされる。半導体素子32と配線基板61との間にはアンダーフィル材62が充填され、半導体素子32は配線基板61に対して固定される。

#### 【0043】

ランド15の下には、基板コア材12を貫通して裏面まで延在する貫通孔16が形成されており、貫通孔16を介して外部接続端子としてハンダボール63がランド15に接続される。基板コア材12は、FR-4材やBTレジンのような有機材料を用いて形成される。

#### 【0044】

本実施例における配線基板61では、上述の第1実施例と同様に、基板コア材12の上面12aにボンディングパッド13が形成され、下面12bにバックアップパターン64が設けられる。配線基板61は片面配線基板であり、基板コア材12の下面12bには配線等を形成するための導体パターンは設けられない。しかし、本実施例では超音波フリップチップボンディングの信頼性を向上させるために、例えば銅箔等よりなるバックアップパターン64を基板コア材12の下面12bに貼り付けている。

10

20

30

40

50

## 【0045】

配線基板61を図3に示すボンディングステージ20に載置した場合、バックアップパターン64がボンディングステージ20の載置面に接触し、基板コア材12とボンディングステージ20との間に隙間が形成されないので、超音波フリップチップボンディングの際に、半導体素子32のバンプ32aがボンディングパッド13に押圧されても、配線基板61がたわむことはない。したがって、超音波振動エネルギーの基板への吸収・拡散が減少し、良好な超音波接合を行うことができる。これにより、半導体装置の組み立て時の歩留まりが向上し、接合強度の改善による半導体装置の信頼性が向上する。

## 【0046】

また、バックアップパターン64は基板コア材12の比較的大きな面積を覆うため、配線基板61の剛性を増大させる効果がある。これにより、配線基板61の反りや変形を抑制し、半導体装置の信頼性向上に寄与する。更に、バックアップパターン64は金属であるため熱伝導性に優れており、且つ半導体素子32の真下に位置するため、半導体装置の放熱性が向上する。

## 【0047】

図21は図19に示す配線基板61の変形例である配線基板61Aの断面図であり、図22は図21に示す配線基板61Aを下面から見た平面図である。また、図23は図21に示す配線基板61Aを用いた半導体装置の断面図である。図21、図22及び図23において、図18及び図19に示す構成部品と同等の部品には同じ符号を付し、その説明は省略する。

## 【0048】

図21に示す配線基板61Aは、図23に示すようないわゆるファンインタイプの半導体装置70に用いる配線基板として形成されたものである。したがって、半導体素子32の搭載領域は、配線基板61Bの全体とほぼ等しくなっており、配線基板61Bの上面の中央部分にランド15が形成される。そして、配線基板61Bの上面の周辺部分にボンディングパッド13が配置される。

## 【0049】

半導体装置70は、ボンディングパッド13の下側にバックアップパターン61Aを有しているため、図18に示す半導体装置60と同様の利点を有する。また、半導体装置70は、いわゆるチップサイズ／スケールパッケージ(CSP)として構成される。

## 【0050】

次に、上述の各実施例において、半導体素子を配線基板に超音波フリップチップボンディングにより配線基板に搭載する工程について、図4に示す本発明の第1実施例による半導体装置30を例にとって説明する。図24は図4に示す配線基板31に対して半導体素子32を超音波フリップチップボンディングする工程を説明するための図である。

## 【0051】

まず、図24(a)に示すように、バックアップパターン36がボンディングステージ20の平坦な載置面に対向した状態で配線基板31をボンディングステージ20上に載置し、真空吸引チャック等で固定する。配線基板31の固定を確実にするために、配線基板31の外周をクランプ治具21により固定する。一方、搭載される半導体素子32の背面をボンディングツール23に固定した状態で、バンプ32aと配線基板31のボンディングパッド3との位置合わせを行う。

## 【0052】

位置合わせが完了すると、図24(b)に示すように、半導体素子32のバンプ32aを配線基板31のボンディングパッド3に押圧する。この状態で、ボンディングツール23から半導体素子32に対して超音波振動を印加する。これにより、バンプ32aが超音波振動し、バンプ32aはボンディングパッド3に超音波接合される。

## 【0053】

上述の工程では、バックアップパターン36があるために、配線基板31とボンディングステージ20との間に隙間が形成されないので、超音波フリップチップボンディングの際

10

20

30

40

50

に、半導体素子32のバンプ32aがボンディングパッド3に押圧されても、配線基板31がたわむことはない。したがって、超音波振動エネルギーの基板への吸収・拡散が減少し、良好な超音波接合を行うことができる。これにより、半導体装置の組み立て時の歩留まりが向上し、接合強度の改善による半導体装置の信頼性が向上する。

#### 【0054】

ここで、配線基板にバックアップパターンが形成されていない場合には、図25(a)に示すように、ボンディングステージ20にバックアップ治具80を配置することにより、バックアップパターンと同様の効果を得ることができる。すなわち、ボンディングステージ20の載置面の中央部分にバックアップ治具80を載置し、その上に配線基板31を載置して固定する。そして、半導体素子32を超音波フリップチップボンディングにより配線基板31に搭載する。

#### 【0055】

バックアップ治具80の厚みは、配線基板31とボンディングステージの載置面との間に形成される隙間に応じて予め決められた寸法、すなわち、配線基板31が載置された際に配線基板31とボンディングステージ20との間に隙間が形成されないような寸法とする。バックアップ治具80の位置を決めて横方向の移動を防止するために、ボンディングステージ20の載置面に凹部を形成しておくことが好ましい。

#### 【0056】

上述の如く、本明細書は以下の発明を開示する。

#### 【0057】

(付記1) 突起電極を有する半導体素子と、  
上面と該上面の反対側の下面とを有する基板コア材を有し、該半導体素子が該上面側にフリップチップ実装された配線基板と、  
該基板コア材の該上面に形成され、前記半導体素子の前記突起電極が接合されるボンディングパッドと、  
前記基板コア材の前記下面に形成され、該ボンディングパッドが設けられた位置に対応した位置に配置され、全てのボンディングパッドの真下に延在するように形成されたパターン部材と  
を有することを特徴とする半導体装置。

#### (付記2) 付記1記載の半導体装置であって、

前記基板コア材の前記下面に形成され、外部接続端子が形成されるランドを更に有し、  
前記パターン部材と該ランドとは同じ導電材料により形成された部材であることを特徴とする半導体装置。

#### (付記3) 付記2記載の半導体装置であって、

前記パターン部材の厚みは前記ランドの厚みに等しいことを特徴とする半導体装置。

#### 【0058】

(付記4) 付記3記載の半導体装置であって、  
前記ランドは接地電位とされたランドを含んでおり、前記パターン部材は該接地電位とされたランドに接続されていることを特徴とする半導体装置。

#### 【0059】

(付記5) 付記4記載の半導体装置であって、  
導電材料からなる箱状部材が前記半導体素子を覆うように前記コア基板の前記上面側に設けられ、箱状部材は前記上面上の接地端子に接続されていることを特徴とする半導体装置。

#### 【0060】

(付記6) 付記1乃至5のうちいずれか一項記載の半導体装置であって、  
前記基板パターン部材は複数に分割されており、分割されたパターン部材の間に配線パターンが配置されていることを特徴とする半導体装置。

#### 【0061】

(付記7) 付記1記載の半導体装置であって、

10

20

30

40

50

前記パターン部材の厚みは前記ランドの厚みより大きいことを特徴とする半導体装置。

【0062】

(付記8) 付記1記載の半導体装置であって、

前記基板コア材の前記上面にランドが形成され、該ランドの下に前記基板コア材を貫通して前記下面まで延在する貫通孔が設けられ、該貫通孔を介して前記ランドに接続された外部接続端子が前記下面側に設けられたことを特徴とする半導体装置。

(付記9) 付記8記載の半導体装置であって、

前記パターン部材は金属材料よりなる板状部材であることを特徴とする半導体装置。

(付記10) 付記1乃至9のうちいずれか一項記載の半導体装置であって、

前記基板コア材は有機材料よりなることを特徴とする半導体装置。 10

【0063】

(付記11) 半導体素子がフリップチップ実装される配線基板であって、

上面と該上面の反対側の下面とを有する基板コア材と、

該基板コア材の該上面に形成され、前記半導体素子の突起電極が接合されるボンディングパッドと、

前記基板コア材の前記下面に形成され、該ボンディングパッドが設けられた位置に対応した位置に配置され、全てのボンディングパッドの真下に延在するように形成されたパターン部材と

を有することを特徴とする配線基板。

(付記12) 付記11記載の配線基板であって、

前記基板コア材の前記下面に形成され、外部接続端子が形成されるランドを更に有し、

前記パターン部材と該ランドとは同じ導電材料により形成された部材であることを特徴とする配線基板。 20

【0064】

(付記13) 付記11記載の配線基板であって、

前記パターン部材の厚みは前記ランドの厚みより大きいことを特徴とする配線基板。

【0065】

(付記14) 付記11記載の配線基板であって、

前記基板コア材の前記上面にランドが形成され、該ランドの下に前記基板コア材を貫通して前記下面まで延在する貫通孔が設けられ、該貫通孔を介して前記ランドに接続された外部接続端子が前記下面側に設けられたことを特徴とする配線基板。 30

【0066】

(付記15) 付記14記載の配線基板であって、

前記パターン部材は金属材料よりなる板状部材であることを特徴とする配線基板。

【0067】

(付記16) 付記11乃至15のうちいずれか一項記載の配線基板であって、

前記基板コア材は有機材料よりなることを特徴とする配線基板。

【0068】

(付記17) 超音波フリップチップボンディングを用いた半導体装置の製造方法であつて、

上面に形成されたボンディングパッドに対応した位置の下面にパターン部材を有する配線基板をボンディングステージ上に載置して固定し、

半導体素子の突起電極を超音波フリップチップボンディングにより前記配線基板のボンディングパッドに接合する

ことを特徴とする半導体装置の製造方法。 40

【0069】

(付記18) 超音波フリップチップボンディングを用いた半導体装置の製造方法であつて、

載置される配線基板のボンディングパッド位置に対応したボンディングステージ上の位置にバックアップ治具を配置し、 50

該バックアップ治具を介して配線基板を前記ボンディングステージ上に載置して固定し、半導体素子の突起電極を超音波フリップチップボンディングにより前記配線基板のボンディングパッドに接合する  
ことを特徴とする半導体装置の製造方法。

**【発明の効果】**

上述の如く本発明によれば、バックアップパターンが設けられたことによりボンディングステージの載置面と配線基板との間に隙間が形成されないので、超音波フリップチップボンディングの際に配線基板がたわむことなく、良好なボンディングを達成することができる。これにより、半導体装置の組み立て時の歩留まりが向上し、接合強度の改善による半導体装置の信頼性が向上する。

10

**【図面の簡単な説明】**

【図1】従来の両面配線基板の断面図である。

【図2】従来の片面配線基板の断面図である。

【図3】図1に示す配線基板に半導体素子を超音波フリップチップボンディングする工程を説明するための図である。

【図4】本発明の第1実施例による半導体装置の断面図である。

【図5】本発明の第1実施例による半導体装置に用いられる配線基板の断面図である。

【図6】図5に示す配線基板を下面側から見た平面図である。

【図7】図5に示す配線基板の第1の変形例である配線基板の断面図である。

【図8】図7に示す配線基板を下面側から見た平面図である。

20

【図9】図7に示す配線基板を用いた半導体装置の変形例を示す断面図である。

【図10】図5に示す配線基板の第2の変形例である配線基板の断面図である。

【図11】図10に示す配線基板を下面側から見た平面図である。

【図12】図10に示す配線基板を用いた半導体装置の断面図である。

【図13】図5に示す配線基板の第3の変形例である配線基板の断面図である。

【図14】図13に示す配線基板を下面側から見た平面図である。

【図15】図5に示す配線基板の第4の変形例である配線基板の断面図である。

【図16】図15に示す配線基板を下面側から見た平面図である。

【図17】図15に示す配線基板を用いた半導体装置の断面図である。

30

【図18】本発明の第2実施例による半導体装置の断面図である。

【図19】本発明の第2実施例による半導体装置に用いられる配線基板の断面図である。

【図20】図19に示す配線基板を下面側から見た平面図である。

【図21】図19に示す配線基板の変形例である配線基板の断面図である。

【図22】図21に示す配線基板を下面側から見た平面図である。

【図23】図23は図21に示す配線基板を用いた半導体装置の断面図である。

【図24】図4に示す配線基板に対して半導体素子を超音波フリップチップボンディングする工程を説明するための図である。

【図25】超音波フリップチップボンディングの他の方法を説明するための図である。

**【符号の説明】**

2, 12 基板コア材

3, 13 ボンディングパッド

4 上部配線

5, 15 ランド

5a, 35a 接地端子

7 ソルダレジスト

14 配線

16 貫通孔

30, 40, 48, 50, 60, 70 半導体装置

31, 31A, 31B, 31C, 31D, 61, 61A 配線基板

32, 41 半導体素子

40

50

3 2 a バンプ

3 3 アンダーフィル材

3 4 , 4 5 封止樹脂

3 5 ハンダボール

3 6 , 3 6 A , 3 6 B , 3 6 C , 3 6 D , 6 4 , 6 4 A バックアップパターン

4 3 ボンディングワイヤ

4 4 端子

5 1 メタルキャップ

5 2 導電性接着材

【図1】

従来の両面配線基板の断面図



【図2】

従来の片面配線基板の断面図



【図3】

図1に示す配線基板に半導体素子を超音波フリップチップボンディングする工程を説明するための図



【図4】

本発明の第1実施例による半導体装置の断面図



【図5】

本発明の第1実施例による半導体装置に用いられる配線基板の断面図



【図6】

図5に示す配線基板を下面側から見た平面図



【図7】

図5に示す配線基板の第1の変形例である配線基板の断面図



【図8】

図7に示す配線基板を下面側から見た平面図



【図9】

図7に示す配線基板を用いた半導体装置の変形例を示す断面図



【図10】

図5に示す配線基板の第2の変形例である配線基板の断面図



【図 1 1】

図 10 に示す配線基板を下面側から見た平面図



【図 1 2】

図 10 に示す配線基板を用いた半導体装置の断面図



【図 1 3】

図 5 に示す配線基板の第 3 の変形例である配線基板の断面図



【図 1 4】

図 13 に示す配線基板を下面側から見た平面図



【図15】

図5に示す配線基板の第4の変形例である配線基板の断面図



【図16】

図15に示す配線基板を下面側から見た平面図



【図17】

図5に示す配線基板を用いた半導体装置の断面図



【図18】

本発明の第2実施例による半導体装置の断面図



【図 19】

本発明の第2実施例による半導体装置に用いられる  
配線基板の断面図



【図 20】

図19に示す配線基板を下面側から見た平面図



【図 21】

図19に示す配線基板の変形例である配線基板の断面図



【図 22】

図21に示す配線基板を下面側から見た平面図



【図23】

図23は図21に示す配線基板を用いた半導体装置の断面図



【図24】

図4に示す配線基板に對して半導体素子を超音波フリップチップボンディングする工程を説明するための図



【図25】

超音波フリップチップボンディングの他の方法を説明するための図

