

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第2区分

【発行日】平成17年7月21日(2005.7.21)

【公開番号】特開2003-174173(P2003-174173A)

【公開日】平成15年6月20日(2003.6.20)

【出願番号】特願2002-54875(P2002-54875)

【国際特許分類第7版】

H 01 L 29/786

G 02 F 1/1368

G 09 F 9/00

G 09 F 9/30

G 09 F 9/35

H 01 L 29/417

H 01 L 29/43

【F I】

H 01 L 29/78 6 1 7 L

G 02 F 1/1368

G 09 F 9/00 3 4 8 Z

G 09 F 9/30 3 3 8

G 09 F 9/35

H 01 L 29/78 6 1 2 C

H 01 L 29/78 6 1 2 B

H 01 L 29/78 6 1 7 K

H 01 L 29/62 G

H 01 L 29/50 U

【手続補正書】

【提出日】平成16年12月9日(2004.12.9)

【手続補正1】

【補正対象書類名】明細書

【補正対象項目名】特許請求の範囲

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

ゲート電極と同じ材料からなり、かつ前記ゲート電極と同じ層に形成されたソース配線を有する第1のnチャネル型薄膜トランジスタを有する画素部と、

第2のnチャネル型薄膜トランジスタと第3のnチャネル型薄膜トランジスタを有する駆動回路とを有することを特徴とする半導体装置。

【請求項2】

ゲート電極と同じ材料からなり、かつ前記ゲート電極と同じ層に形成されたソース配線を有する第1のnチャネル型薄膜トランジスタを有する画素部と、

第2のnチャネル型薄膜トランジスタと第3のnチャネル型薄膜トランジスタを有する駆動回路と、

前記第1のnチャネル型薄膜トランジスタの前記ゲート電極と同じ材料からなり、かつ前記第1のnチャネル型薄膜トランジスタの前記ゲート電極と同じ層に形成された端子部の電極とを有することを特徴とする半導体装置。

【請求項3】

請求項1又は請求項2において、

前記第2のnチャネル型薄膜トランジスタ及び前記第3のnチャネル型薄膜トランジスタでEEMOS回路またはEDMOS回路が形成されることを特徴とする半導体装置。

**【請求項4】**

請求項1乃至請求項3において、

前記第1のnチャネル型薄膜トランジスタの前記ゲート電極は、タングステンを主成分とする膜と、アルミニウムを主成分とする膜と、窒化チタンを主成分とする膜との積層構造を有していることを特徴とする半導体装置。

**【請求項5】**

請求項1乃至請求項3において、

前記第1のnチャネル型薄膜トランジスタの前記ゲート電極は、タングステンを主成分とする膜と、アルミニウムを主成分とする膜と、チタンを主成分とする膜との積層構造を有していることを特徴とする半導体装置。

**【請求項6】**

請求項1乃至請求項3において、

前記第1のnチャネル型薄膜トランジスタの前記ゲート電極は、タングステン膜と、アルミニウムとチタンの合金膜と、窒化チタン膜と、チタン膜との積層構造を有することを特徴とする半導体装置。

**【請求項7】**

請求項1乃至請求項6のいずれか一項において、

前記第1のnチャネル型薄膜トランジスタのゲート電極は、テーパー部を有していることを特徴とする半導体装置。

**【請求項8】**

ゲート電極と同じ材料からなり、かつ前記ゲート電極と同じ層に形成されたソース配線を有する第1のpチャネル型薄膜トランジスタを有する画素部と、

第2のpチャネル型薄膜トランジスタと第3のpチャネル型薄膜トランジスタを有する駆動回路とを有することを特徴とする半導体装置。

**【請求項9】**

ゲート電極と同じ材料からなり、かつ前記ゲート電極と同じ層に形成されたソース配線を有する第1のpチャネル型薄膜トランジスタを有する画素部と、

第2のpチャネル型薄膜トランジスタと第3のpチャネル型薄膜トランジスタを有する駆動回路と、

前記第1のpチャネル型薄膜トランジスタの前記ゲート電極と同じ材料からなり、かつ第1のpチャネル型薄膜トランジスタの前記ゲート電極と同じ層に形成された端子部の電極とを有することを特徴とする半導体装置。

**【請求項10】**

請求項8又は請求項9において、

前記第1のpチャネル型薄膜トランジスタの前記ゲート電極は、タングステンを主成分とする膜と、アルミニウムを主成分とする膜と、窒化チタンを主成分とする膜との積層構造を有していることを特徴とする半導体装置。

**【請求項11】**

請求項8又は請求項9において、

前記第1のpチャネル型薄膜トランジスタの前記ゲート電極は、タングステンを主成分とする膜と、アルミニウムを主成分とする膜と、チタンを主成分とする膜との積層構造を有していることを特徴とする半導体装置。

**【請求項12】**

請求項8又は請求項9において、

前記第1のpチャネル型薄膜トランジスタの前記ゲート電極は、タングステン膜と、アルミニウムとチタンの合金膜と、窒化チタン膜と、チタン膜との積層構造を有していることを特徴とする半導体装置。

**【請求項13】**

請求項 8 乃至 請求項 1 2 のいずれか一項において、

前記第1のpチャネル型薄膜トランジスタのゲート電極は、テーパー部を有していること  
とを特徴とする半導体装置。

**【請求項 14】**

下地絶縁膜と、

前記下地絶縁膜上に形成され、少なくとも第1の不純物領域と第2の不純物領域を有する島状の半導体層と、

前記下地絶縁膜及び前記半導体層上を覆う第1の絶縁膜と、

前記第1の絶縁膜上に形成され、同一材料からなるゲート電極及びソース配線と、

前記第1の絶縁膜、前記ゲート電極、及び前記ソース配線上に形成された第2の絶縁膜と、

前記第2の絶縁膜上に形成され、前記ソース配線と前記第1の不純物領域を接続する配線と、

前記第2の絶縁膜上に形成され、前記第2の不純物領域に接続する画素電極とを有すること  
とを特徴とする半導体装置。

**【請求項 15】**

下地絶縁膜と、

前記下地絶縁膜上に形成され、少なくとも第1の不純物領域と第2の不純物領域を有する島状の半導体層と、

前記下地絶縁膜及び前記半導体層上を覆う第1の絶縁膜と、

前記第1の絶縁膜上に形成され、同一材料からなるゲート電極、ソース配線、及び端子部の電極と、

前記第1の絶縁膜、前記ゲート電極、及び前記ソース配線、及び端子部の電極上に形成された第2の絶縁膜と、

前記第2の絶縁膜上に形成され、ソース配線と前記第1の不純物領域を接続する配線と、

前記第2の絶縁膜上に形成され、前記第2の不純物領域に接続する画素電極とを有すること  
とを特徴とする半導体装置。

**【請求項 16】**

請求項 14 又は 請求項 15 において、

前記ゲート電極は、タンゲステンを主成分とする膜と、アルミニウムを主成分とする膜と、窒化チタンを主成分とする膜との積層構造を有していることを特徴とする半導体装置

**【請求項 17】**

請求項 14 又は 請求項 15 において、

前記ゲート電極は、タンゲステンを主成分とする膜と、アルミニウムを主成分とする膜と、チタンを主成分とする膜との積層構造を有していることを特徴とする半導体装置。

**【請求項 18】**

請求項 14 または 請求項 15 において、

前記ゲート電極は、タンゲステン膜と、アルミニウムとチタンの合金膜と、窒化チタン膜と、チタン膜の積層構造を有していることを特徴とする半導体装置。

**【請求項 19】**

請求項 14 乃至 請求項 18 のいずれか一項において、

前記ゲート電極はテーパー部を有していることを特徴とする半導体装置。

**【請求項 20】**

請求項 1 乃至 請求項 19 のいずれか一項に記載された半導体装置とは、

透過型または反射型の液晶モジュールであることを特徴とする半導体装置。

**【請求項 21】**

請求項 1 乃至 請求項 19 のいずれか一項に記載された半導体装置とは、

OLED を有する発光装置であることを特徴とする半導体装置。

**【請求項 2 2】**

請求項 2 0 において、

前記液晶モジュールは、ビデオカメラ、デジタルカメラ、カーナビゲーション、パソコン用コンピュータ、携帯型情報端末、または電子遊戯機器に組み込まれていることを特徴とする半導体装置。

**【請求項 2 3】**

請求項 2 1 において、

前記発光装置は、ビデオカメラ、デジタルカメラ、カーナビゲーション、パソコン用コンピュータ、携帯型情報端末、または電子遊戯機器に組み込まれていることを特徴とする半導体装置。

**【請求項 2 4】**

下地絶縁膜上に島状の半導体層を形成し、

前記半導体層上に第 1 の絶縁膜を形成し、

前記第 1 の絶縁膜上に、同一材料からなるゲート電極とソース配線とを形成し、

前記ゲート電極をマスクとして前記半導体層に不純物元素を添加して少なくとも第 1 の不純物領域と第 2 の不純物領域を形成し、

前記ゲート電極と前記ソース配線を覆う第 2 の絶縁膜を形成し、

前記第 2 の絶縁膜上に、前記ソース配線と前記第 1 の不純物領域を接続する配線、及び前記第 2 の不純物領域に接続する画素電極を形成することを特徴とする半導体装置の作製方法。

**【請求項 2 5】**

請求項 2 4 において、

前記ゲート電極及び前記ソース配線は、

タンゲステンを主成分とする膜と、アルミニウムを主成分とする膜と、窒化チタンを主成分とする膜を積層し、選択的にエッチングして形成することを特徴とする半導体装置の作製方法。

**【請求項 2 6】**

請求項 2 4 において、

前記ゲート電極及び前記ソース配線は、

タンゲステンを主成分とする膜と、アルミニウムを主成分とする膜と、チタンを主成分とする膜を積層し、選択的にエッチングして形成することを特徴とする半導体装置の作製方法。

**【請求項 2 7】**

請求項 2 4 において、

前記ゲート電極及び前記ソース配線は、

タンゲステン膜と、アルミニウムとチタンの合金膜と、窒化チタン膜と、チタン膜を積層し、選択的にエッチングして形成することを特徴とする半導体装置の作製方法。

**【請求項 2 8】**

下地絶縁膜上に島状の半導体層を形成し、

前記半導体層上に第 1 絶縁膜を形成し、

前記第 1 絶縁膜上に、同一材料からなるゲート電極と、ソース配線と、端子部の電極を形成し、

前記ゲート電極をマスクとして前記半導体層に不純物元素を添加して少なくとも第 1 の不純物領域と第 2 の不純物領域を形成し、

前記ゲート電極、前記ソース配線及び前記端子部を覆う第 2 絶縁膜を形成し、

前記第 2 絶縁膜上に、前記ソース配線と前記第 1 の不純物領域を接続する配線、及び前記第 2 の不純物領域に接続する画素電極を形成することを特徴とする半導体装置の作製方法。

**【請求項 2 9】**

請求項 2 8 において、前記ゲート電極、前記ソース配線、及び前記端子部の電極は、

タングステンを主成分とする膜と、アルミニウムを主成分とする膜と、窒化チタンを主成分とする膜を積層し、選択的にエッチングして形成することを特徴とする半導体装置の作製方法。

【請求項 3 0】

請求項 2 8 において、

前記ゲート電極、前記ソース配線、及び前記端子部の電極は、

タングステンを主成分とする膜と、アルミニウムを主成分とする膜と、チタンを主成分とする膜を積層し、選択的にエッチングして形成することを特徴とする半導体装置の作製方法。

【請求項 3 1】

請求項 2 8 において、

前記ゲート電極、前記ソース配線、及び前記端子部の電極は、

タングステン膜と、アルミニウムとチタンの合金膜と、窒化チタン膜と、チタン膜を積層し、選択的にエッチングして形成することを特徴とする半導体装置の作製方法。