

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第2区分

【発行日】平成29年6月15日(2017.6.15)

【公表番号】特表2017-505530(P2017-505530A)

【公表日】平成29年2月16日(2017.2.16)

【年通号数】公開・登録公報2017-007

【出願番号】特願2016-532522(P2016-532522)

【国際特許分類】

|        |         |           |
|--------|---------|-----------|
| H 01 L | 27/06   | (2006.01) |
| H 01 L | 21/8248 | (2006.01) |
| H 01 L | 21/336  | (2006.01) |
| H 01 L | 29/78   | (2006.01) |
| H 01 L | 29/73   | (2006.01) |
| H 01 L | 21/331  | (2006.01) |
| H 01 L | 29/786  | (2006.01) |
| H 01 L | 27/08   | (2006.01) |
| H 01 L | 21/8249 | (2006.01) |

【F I】

|        |       |         |
|--------|-------|---------|
| H 01 L | 27/06 | 1 0 1 U |
| H 01 L | 29/78 | 3 0 1 J |
| H 01 L | 29/78 | 3 0 1 C |
| H 01 L | 29/72 | Z       |
| H 01 L | 29/78 | 6 1 3 Z |
| H 01 L | 27/08 | 3 3 1 E |
| H 01 L | 27/06 | 3 2 1 H |
| H 01 L | 27/06 | 3 2 1 G |

【手続補正書】

【提出日】平成29年4月25日(2017.4.25)

【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

電界効果トランジスタ型の動作に従ってユニポーラ電流がトランジスタの第1の領域から前記トランジスタの第2の領域に流れることを可能にするために第1のゲート電圧を用いて前記トランジスタをバイアスするステップと、

バイポーラ電流が前記第1の領域から前記第2の領域に流れることを可能にするためにボディ端子をバイアスするステップであって、前記バイポーラ電流がバイポーラ接合トランジスタ型の動作に従ってボディ端子電流によって調整される、ステップと、  
を含み、

前記ユニポーラ電流が前記バイポーラ電流と同時に流れる、方法。

【請求項2】

前記ユニポーラ電流がデジタル金属酸化膜半導体モードに関連付けられ、前記バイポーラ電流がアナログゲート制御バイポーラ接合トランジスタモードに関連付けられている、請求項1に記載の方法。

【請求項3】

前記第1のゲート電圧が、前記トランジスタの電流利得と、前記トランジスタの相互コンダクタンスと、前記トランジスタの抵抗値とを制御する、請求項1に記載の方法。

【請求項4】

前記トランジスタが、n型金属酸化膜半導体かつNPN型デバイスである、請求項1に記載の方法。

【請求項5】

前記トランジスタが、p型金属酸化膜半導体かつPNP型デバイスである、請求項1に記載の方法。

【請求項6】

前記トランジスタが、バルク相補型金属酸化膜半導体かつバイポーラ接合トランジスタデバイスである、請求項1に記載の方法。

【請求項7】

前記トランジスタが、シリコンオンインシュレータ相補型金属酸化膜半導体かつバイポーラ接合トランジスタデバイスである、請求項1に記載の方法。

【請求項8】

前記トランジスタが、プレーナ型相補型金属酸化膜半導体かつバイポーラ接合トランジスタデバイスである、請求項1に記載の方法。

【請求項9】

前記トランジスタが、3次元フィン型相補型金属酸化膜半導体かつバイポーラ接合トランジスタデバイスである、請求項1に記載の方法。

【請求項10】

前記第1のゲート電圧をバイアスするステップが、ユニポーラ電流を可能にするために反転層を形成する、請求項1に記載の方法。

【請求項11】

前記トランジスタの前記第1の領域が前記トランジスタのソースに対応し、前記トランジスタの前記第2の領域が前記トランジスタのドレインに対応する、請求項1に記載の方法。

【請求項12】

前記第1のゲート電圧をバイアスするステップおよび前記ボディ端子をバイアスするステップが、電子デバイスに組み込まれたプロセッサによって開始される、請求項1に記載の方法。

【請求項13】

電界効果トランジスタ型の動作に従ってユニポーラ電流がトランジスタの第1の領域から前記トランジスタの第2の領域に流れることを可能にするために第1のゲート電圧を受けるように構成された前記トランジスタの第1のゲート領域と、

前記ユニポーラ電流と同時にバイポーラ接合トランジスタ型の動作に従ってバイポーラ電流が前記トランジスタの前記第1の領域から前記トランジスタの前記第2の領域に流れることを可能にするために第1のボディ電圧を受けるように構成された前記トランジスタの第1のボディ領域と、  
を備える、装置。

【請求項14】

前記第1の領域が前記トランジスタのソースに対応する、請求項13に記載の装置。

【請求項15】

前記第2の領域が前記トランジスタのドレインに対応する、請求項13に記載の装置。

【請求項16】

前記トランジスタがユニポーラ動作モードおよびバイポーラ動作モードにおいて動作するように構成されていて、前記トランジスタがn型トランジスタであり、前記第1のボディ電圧が前記トランジスタに関連する順方向接合電圧よりも高い、請求項13に記載の装置。

【請求項17】

前記第1のゲート電圧が電源電圧に等しい、請求項16に記載の装置。

【請求項18】

前記トランジスタがユニポーラ動作モードおよびバイポーラ動作モードにおいて動作するように構成されていて、前記トランジスタがp型トランジスタであり、前記第1のボディ電圧が前記トランジスタに関連する負の順方向接合電圧よりも低い、請求項13に記載の装置。

【請求項19】

前記第1のゲート電圧がゼロ電圧に等しい、請求項18に記載の装置。

【請求項20】

インバータミキサ回路をさらに備え、前記インバータミキサ回路が、

前記トランジスタであって、前記第1のボディ電圧が第1の入力信号に対応する、前記トランジスタと、

第2のトランジスタであって、前記第2のトランジスタの第2のボディ領域が前記第1のボディ領域に結合され、前記第2のボディ領域が前記第1のボディ電圧を受けるように構成されていて、前記第2のトランジスタの第2のゲート領域が前記第1のゲート領域に結合され、前記第2のゲート領域が前記第1のゲート電圧を受けるように構成されていて、前記第1のゲート電圧が第2の入力信号に対応し、前記第2のトランジスタの第2のドレイン領域が前記トランジスタの第1のドレイン領域に結合された、第2のトランジスタと、

を備える、請求項13に記載の装置。

【請求項21】

インバータミキサ回路をさらに備え、前記インバータミキサ回路が、

前記トランジスタであって、前記第1のボディ電圧が第1の入力信号に対応する、前記トランジスタと、

第2のトランジスタであって、前記第2のトランジスタの第2のボディ領域が第2の入力信号に対応する第2のボディ電圧を受けるように構成されていて、前記第2のトランジスタの第2のゲート領域が前記第1のゲート領域に結合され、前記第2のゲート領域が前記第1のゲート電圧を受けるように構成されていて、前記第1のゲート電圧が第3の入力信号に対応し、前記第2のトランジスタの第2のドレイン領域が前記トランジスタの第1のドレイン領域に結合された、第2のトランジスタと、

を備える、請求項13に記載の装置。

【請求項22】

差動ミキサ回路をさらに備え、前記差動ミキサ回路が、

前記トランジスタであって、前記第1のゲート電圧が第1の差動入力信号の第1の信号に対応し、前記第1のボディ電圧が第2の差動入力信号の第2の信号に対応する、前記トランジスタと、

第2のトランジスタであって、前記第2のトランジスタの第2のゲート領域が第2のゲート電圧を受けるように構成されていて、前記第2のゲート電圧が前記第1の差動入力信号の第2の信号に対応し、前記第2のトランジスタの第2のボディ領域が前記第2の差動入力信号の第1の信号を受けるように構成されていて、前記トランジスタの第1のソース領域が前記第2のトランジスタの第2のソース領域に結合された、第2のトランジスタと、

を備える、請求項13に記載の装置。

【請求項23】

インバータドライバ回路をさらに備え、前記インバータドライバ回路が、

前記トランジスタであって、前記第1のゲート電圧および前記第1のボディ電圧が第1の入力信号に対応する、前記トランジスタと、

第2のトランジスタであって、前記第2のトランジスタの第2のゲート領域が前記第1のゲート領域に結合され、前記第2のトランジスタの第2のボディ領域が前記第1のボディ領域に結合され、前記第2のボディ領域が前記第1のボディ電圧を受けるように構成

されていて、前記第2のトランジスタの第2のドレイン領域が前記トランジスタの第1のドレイン領域に結合された、請求項13に記載の装置。

【請求項24】

インバータドライバ回路をさらに備え、前記インバータドライバ回路が、

前記トランジスタであって、前記第1のボディ電圧が第1の入力信号に対応し、前記第1のゲート電圧が第2の入力信号に対応する、前記トランジスタと、

第2のトランジスタであって、前記第2のトランジスタの第2のゲート領域が前記第1のゲート領域に結合され、前記第2のゲート領域が前記第1のゲート電圧を受けるよう構成されていて、前記第2のトランジスタの第2のボディ領域が第3の入力信号を介してバイアスされ、前記第2のトランジスタの第2のドレイン領域が前記トランジスタの第1のドレイン領域に結合された、第2のトランジスタと、

を備える、請求項13に記載の装置。

【請求項25】

前記第1のゲート領域および前記第1のボディ領域が、少なくとも1つの半導体ダイに集積された、請求項13に記載の装置。

【請求項26】

セットトップボックス、音楽プレーヤ、ビデオプレーヤ、娛樂ユニット、ナビゲーションデバイス、通信デバイス、携帯情報端末、固定位置データユニット、およびコンピュータからなるグループから選択されたデバイスをさらに備え、前記デバイス内に前記第1のゲート領域および前記第1のボディ領域が集積された、請求項13に記載の装置。

【請求項27】

プロセッサによって実行されると、前記プロセッサに、

ユニポーラ電流がトランジスタの第1の領域から前記トランジスタの第2の領域に流れることを可能にするために第1のゲート電圧を用いて前記トランジスタのゲートをバイアスさせ、

ボディ - ソース電圧の絶対値が前記トランジスタの接合電圧よりも大きくなるように、前記トランジスタのボディ領域に結合された端子を第2の電圧にバイアスさせる命令を含み、前記端子をバイアスすることが、前記ユニポーラ電流と同時にバイポーラ電流が前記トランジスタの前記第1の領域から前記トランジスタの前記第2の領域に流れることを可能にする、非一時的コンピュータ可読媒体。

【請求項28】

前記ユニポーラ電流がデジタル金属酸化膜半導体モードに関連付けられ、前記バイポーラ電流がアナログゲート制御バイポーラ接合トランジスタモードに関連付けられている、請求項27に記載の非一時的コンピュータ可読媒体。

【請求項29】

電界効果トランジスタ型の動作に従ってユニポーラ電流がトランジスタの第1の領域から前記トランジスタの第2の領域に流れることを可能にするために第1のゲート電圧を受けるための手段と、

前記ユニポーラ電流と同時にバイポーラ接合トランジスタ型の動作に従ってバイポーラ電流が前記第1の領域から前記第2の領域に流れることを可能にするためにボディ端子をバイアスするための手段と、

を備える、装置。

【請求項30】

前記第1のボディ領域が、前記第1のボディ電圧に応答して前記バイポーラ電流を発生させることによって前記ユニポーラ電流の大きさを調整するように更に構成されている、請求項13に記載の装置。