



(12) 发明专利

(10) 授权公告号 CN 109996016 B

(45) 授权公告日 2022.01.11

(21) 申请号 201811510589.4

(74) 专利代理机构 北京康信知识产权代理有限

(22) 申请日 2014.07.18

责任公司 11240

(65) 同一申请的已公布的文献号

代理人 余刚 吴孟秋

申请公布号 CN 109996016 A

(51) Int.CI.

(43) 申请公布日 2019.07.09

H04N 5/3745 (2011.01)

(30) 优先权数据

H04N 5/378 (2011.01)

2013-154457 2013.07.25 JP

H04N 9/04 (2006.01)

(62) 分案原申请数据

(56) 对比文件

201410344776.5 2014.07.18

CN 102137237 A, 2011.07.27

(73) 专利权人 索尼公司

CN 102137237 A, 2011.07.27

地址 日本东京

WO 2012105259 A1, 2012.08.09

(72) 发明人 山口和哲 吉川玲 樋爪幸二

CN 102811318 A, 2012.12.05

川又大典

JP 2010206653 A, 2010.09.16

审查员 马辉

权利要求书2页 说明书25页 附图21页

(54) 发明名称

成像器件和电子设备

(57) 摘要

本申请涉及成像器件和电子设备。成像器件，包括：多个共享像素单元，在像素阵列部分中成行成列排列，多个共享像素单元包括：第一共享像素单元，位于第m行和第n列，第一共享像素单元至少包括共享第一浮置扩散的8个光电转换区域，其中，m和n均是大于0的整数；第二共享像素单元，位于第m行和第n+1列，第二共享像素单元至少包括共享第二浮置扩散的8个光电转换区域；第一行信号线，耦接至第一共享像素单元；第一列信号线，耦接至第一共享像素单元；第一模数转换器，耦接至第一列信号线；第二行信号线，耦接至第二共享像素单元；第二列信号线，耦接至第二共享像素单元；以及第二模数转换器，耦接至第二列信号线。



1.一种成像器件,包括:

多个共享像素单元,在像素阵列部分中成行成列排列,所述多个共享像素单元包括:

第一共享像素单元,位于第m行和第n列,所述第一共享像素单元至少包括共享第一浮置扩散的8个光电转换区域,其中,m和n均是大于0的整数;

第二共享像素单元,位于第m行和第n+1列,所述第二共享像素单元至少包括共享第二浮置扩散的8个光电转换区域;

第一行信号线,耦接至所述第一共享像素单元;

第一列信号线,耦接至所述第一共享像素单元;

第一模数转换器,耦接至所述第一列信号线;

第二行信号线,耦接至所述第二共享像素单元;

第二列信号线,耦接至所述第二共享像素单元;以及

第二模数转换器,耦接至所述第二列信号线,其中,所述第一行信号线不耦接至所述第二共享像素单元,并且所述第二行信号线不耦接至所述第一共享像素单元,并且

所述共享像素单元被排布成偶数行上的像素单元相对奇数行上的像素单元水平地偏移两者间的距离的一半。

2.根据权利要求1所述的成像器件,其中,与第一光电转换区域耦接的所述第一行信号线不耦接至第二光电转换区域,所述第一光电转换区域为所述第一共享像素单元中的8个光电转换区域之一,所述第二光电转换区域为所述第二共享像素单元中的8个光电转换区域之一,并且其中,与所述第二光电转换区域耦接的所述第二行信号线不耦接至所述第一光电转换区域。

3.根据权利要求2所述的成像器件,其中,所述第一光电转换区域与所述第二光电转换区域被配置为接收具有第一波长范围的光。

4.根据权利要求3所述的成像器件,其中,具有第一波长范围的光的颜色为绿色。

5.根据权利要求1所述的成像器件,其中,所述多个共享像素单元包括:

第三共享像素单元,位于第m+1行和第n列、与第三列信号线耦接;以及

第四共享像素单元,位于第m+1行和第n+1列、与第四列信号线耦接,

其中,所述第一共享像素单元和所述第三共享像素单元布置在所述第一列信号线与所述第三列信号线之间,并且

其中,所述第二共享像素单元和所述第四共享像素单元布置在所述第二列信号线与所述第四列信号线之间。

6.根据权利要求5所述的成像器件,进一步包括:

第三模数转换器,耦接至所述第三列信号线;以及

第四模数转换器,耦接至所述第四列信号线,

其中,所述第一模数转换器和所述第二模数转换器布置在所述像素阵列部分的第一侧,

其中,所述第三模数转换器和所述第四模数转换器布置在所述像素阵列部分的第二侧,并且

其中,所述第二侧与所述第一侧相对。

7.一种电子设备,包括:

光学系统,被配置为聚集光;以及

成像器件,被配置为通过接收光来捕捉图像,所述成像器件包括多个共享像素单元,所述多个共享像素单元在像素阵列部分中成行成列排列,所述多个共享像素单元包括:

第一共享像素单元,位于第m行和第n列,所述第一共享像素单元至少包括共享第一浮置扩散的8个光电转换区域,其中,m和n均是大于0的整数;

第二共享像素单元,位于第m行和第n+1列,所述第二共享像素单元至少包括共享第二浮置扩散的8个光电转换区域;

第一行信号线,耦接至所述第一共享像素单元;

第一列信号线,耦接至所述第一共享像素单元;

第一模数转换器,耦接至所述第一列信号线;

第二行信号线,耦接至所述第二共享像素单元;

第二列信号线,耦接至所述第二共享像素单元;以及

第二模数转换器,耦接至所述第二列信号线,其中,所述第一行信号线不耦接至所述第二共享像素单元,并且所述第二行信号线不耦接至所述第一共享像素单元,并且

所述共享像素单元被排布成偶数行上的像素单元相对奇数行上的像素单元水平地偏移两者间的距离的一半。

## 成像器件和电子设备

[0001] 本申请是申请号为201410344776.5,申请日为2014年7月18日,发明创造名称为“图像传感器、控制方法以及电子设备”的发明专利申请的分案申请。

[0002] 相关申请的交叉引用

[0003] 本申请要求于2013年7月25日提交的日本在先专利申请JP 2013-154457的权益,将其全部内容通过引用结合于此。

### 技术领域

[0004] 本公开涉及图像传感器、控制方法以及电子设备,并且涉及采用像素共享技术的图像传感器、控制方法以及电子设备,利用其,在图像传感器中实现高速成像。

### 背景技术

[0005] 最新类型的图像传感器具有更大数量的像素,并且预期更长的时间用于从执行光电转换的像素中读取电信号。

[0006] 有鉴于此,对于具有更大数量的像素的图像传感器,提供了一种无需减小帧速率进行成像的技术以及一种以更高的帧速率进行高速成像的技术。例如,参考日本专利申请公开No.2012-253624(在下文中称为专利文献1)。

[0007] 在下文中为了方便起见,高速成像的表示可包括无需减小帧速率的成像。

### 发明内容

[0008] 在此所担心的是,目前提出的用于高速成像的技术是针对分别使用一块FD(浮置扩散)的像素(在下文中,这种像素被称为单位像素),因此,不一定适用于共享(使用)一块FD(浮置扩散)的像素(在下文中,这种像素称为共享像素单元(shared pixel cell))。

[0009] 因此,期望提供一种能够利用共享像素技术进行高速成像的图像传感器。

[0010] 根据本公开的实施方式,提供了一种图像传感器,该图像传感器包括像素阵列部分、列处理部分和行控制部分。像素阵列部分被配置为包括被排布成二维阵列的两个或更多个共享像素单元,共享像素单元分别包括通过光电转换输出电信号的多个像素。列处理部分被配置为处理同时从二维阵列中的多个行上的共享像素单元中读取的电信号。行控制部分被配置为在不同的行之间不同地执行访问控制,以从共享像素单元中的像素中读取电信号。

[0011] 根据本公开的实施方式,提供了一种成像器件,包括:多个共享像素单元,在像素阵列部分中成行成列排列,多个共享像素单元包括:第一共享像素单元,位于第m行和第n列,第一共享像素单元至少包括共享第一浮置扩散的8个光电转换区域,其中,m和n均是大于0的整数;第二共享像素单元,位于第m行和第n+1列,第二共享像素单元至少包括共享第二浮置扩散的8个光电转换区域;第一行信号线,耦接至第一共享像素单元;第一列信号线,耦接至第一共享像素单元;第一模数转换器,耦接至第一列信号线;第二行信号线,耦接至第二共享像素单元;第二列信号线,耦接至第二共享像素单元;以及第二模数转换器,耦接

至第二列信号线。

[0012] 根据本公开的实施方式,提供了一种电子设备,包括:光学系统,被配置为聚集光;以及成像器件,被配置为通过接收光来捕捉图像,成像器件包括多个共享像素单元,多个共享像素单元在像素阵列部分中成行成列排列,多个共享像素单元包括:第一共享像素单元,位于第m行和第n列,第一共享像素单元至少包括共享第一浮置扩散的8个光电转换区域,其中,m和n均是大于0的整数;第二共享像素单元,位于第m行和第n+1列,第二共享像素单元至少包括共享第二浮置扩散的8个光电转换区域;第一行信号线,耦接至第一共享像素单元;第一列信号线,耦接至第一共享像素单元;第一模数转换器,耦接至第一列信号线;第二行信号线,耦接至第二共享像素单元;第二列信号线,耦接至第二共享像素单元;以及第二模数转换器,耦接至第二列信号线。

[0013] 根据本公开的另一个实施方式,在图像传感器中,提供了一种控制方法,所述图像传感器包括:像素阵列部分,被配置为包括设置排布成二维阵列的两个或更多个共享像素单元,共享像素单元分别包括通过光电转换输出电信号的多个像素;以及列处理部分,被配置为处理同时从二维阵列中的多个行上的所述共享像素单元中读取的电信号,该控制方法在不同的行之间不同地执行访问控制,以从共享像素单元中的像素中读取电信号。

[0014] 根据本公开的又一个实施方式,提供了一种电子设备,该电子设备包括被配置为聚集光的光学系统以及被配置为通过接收光来捕捉图像的图像传感器,该图像传感器具有:像素阵列部分,被配置为包括排布成二维阵列的两个或更多个共享像素单元,共享像素单元分别包括通过光电转换输出电信号的多个像素;列处理部分,被配置为处理同时从二维阵列中的多个行上的共享像素单元中读取的电信号;以及行控制部分,被配置为在不同的行之间不同地执行访问控制,以从共享像素单元中的像素中读取电信号。

[0015] 利用本公开的实施方式,分别包括多个像素的两个或更多个共享像素单元被排布成二维阵列。像素通过光电转换输出电信号,并且处理同时从二维阵列中的多个行上的共享像素单元中读取的电信号。关于从共享像素单元中的像素中读取电信号的访问控制,在不同的行之间不同地执行访问控制。

[0016] 在本文中,图像传感器可为独立的设备,或者可为作为设备的一部分的内部模块。

[0017] 根据本公开的实施方式,在采用共享像素技术的图像传感器中,实现了高速成像。

[0018] 应注意,上述效果不一定是限制性的,并且可为在本公开中描述的那些效果中的任一个。

[0019] 根据如在附图中示出的本公开的最佳实施方式的以下详细描述,本公开的这些和其他目的、特征和优点将变得更加显而易见。

## 附图说明

- [0020] 图1为示出在应用本公开的实施方式中的数码照相机的示例性配置的方框图;
- [0021] 图2为示出图1的图像传感器的示例性配置的方框图;
- [0022] 图3为示出其示例性配置的图1的图像传感器的透视图;
- [0023] 图4为示出图2的像素访问部分的示例性详细配置的方框图;
- [0024] 图5为示出共享像素单元的示例性配置的电路图;
- [0025] 图6为示出在共享像素单元中的示例性像素布置的示图;

- [0026] 图7为示出当采用拜耳滤波器阵列时在每个 $2 \times 2$ 共享像素单元中的示例性像素布置的示图；
- [0027] 图8为示出从图7的 $2 \times 2$ 共享像素单元中进行的示例性像素信号读取的示图；
- [0028] 图9为示出具有作为利用图8的1/2抽取(decimation)的像素信号读取的结果的值的像素的中心的示图；
- [0029] 图10为示出在单独的访问控制下利用1/2抽取从 $2 \times 2$ 共享像素单元中进行的示例性像素信号读取的示图；
- [0030] 图11为示出具有作为利用图10的1/2抽取的像素信号读取的结果的值的像素的中心的示图；
- [0031] 图12为示出当采用拜耳滤波器阵列时在每个 $2 \times 4$ 共享像素单元中的示例性像素布置的示图；
- [0032] 图13为示出不利用抽取从图12的 $2 \times 4$ 共享像素单元中进行的示例性像素信号读取的示图；
- [0033] 图14为示出在一致(consistent)的访问控制下利用1/4抽取从 $2 \times 4$ 共享像素单元中进行的示例性像素信号读取的示图；
- [0034] 图15为示出具有作为在一致的访问控制下的图14的利用1/4抽取的像素信号读取的结果的值的像素的中心的示图；
- [0035] 图16为示出在一致的访问控制下利用1/4像素抽取从 $2 \times 4$ 共享像素单元中进行的示例性像素信号读取的示图；
- [0036] 图17为示出具有作为利用图16的1/4抽取的像素信号读取的结果的值的像素的中心的示图；
- [0037] 图18为示出通过行控制部分进行的单独访问控制的流程图；
- [0038] 图19为示出SF相加的示图；
- [0039] 图20为示出图2的像素访问部分的另一个示例性详细配置的方框图；以及
- [0040] 图21为示出图1的图像传感器的另一个示例性配置的方框图。

## 具体实施方式

- [0041] 在下文中，将参照附图描述本公开的实施方式。
- [0042] [在应用本公开的实施方式中的数码照相机]
- [0043] 图1为示出在应用本公开的实施方式中的数码照相机的示例性配置的方框图。
- [0044] 数码照相能够捕捉静止和移动图像。
- [0045] 在图1中，数码照相机包括光学系统1、图像传感器2、存储器3、信号处理部分4、输出部分5以及控制单元6。
- [0046] 光学系统1包括变焦透镜、聚焦透镜、光圈以及其他部件(未示出)，并且将外部光导入图像传感器2中。
- [0047] 例如，图像传感器2是CMOS(互补金属氧化物半导体)图像传感器。图像传感器2接收源自光学系统1的光，并且执行光电转换，以输出与来自光学系统1的光对应的图像数据。
- [0048] 存储器3临时存储由图像传感器2提供的图像数据。
- [0049] 信号处理部分4使用存储在存储器3中的图像数据执行信号处理，例如，噪声去除

和白平衡调整。信号处理部分4将所产生的图像数据提供给输出部分5。

[0050] 输出部分5输出由信号处理部分4提供的图像数据。

[0051] 即,例如,输出部分5包括液晶显示器(未示出),并且显示来自信号处理部分4的图像数据的图像作为所谓的穿透式(through)图像。

[0052] 例如,输出部分5还包括驱动器(未示出),该驱动器驱动包括半导体存储器、磁盘和光盘的记录介质。输出部分5在记录介质上记录来自信号处理部分4的图像数据。

[0053] 例如,控制单元6根据用户的操作控制数码照相机的模块。

[0054] 利用在以上配置中的数码照相机,图像传感器2接收来自光学系统1的光,并且根据该光输出图像数据。

[0055] 由图像传感器2提供的图像数据供应至存储器3以存储在其内。存储在存储器3内的图像数据随后通过信号处理部分4进行信号处理,并且所产生的图像数据被供应至输出部分5以从其输出。

[0056] [图像传感器2的示例性配置]

[0057] 图2为示出图1的图像传感器2的示例性配置的方框图。

[0058] 在图2中,图像传感器2包括像素访问部分11、列I/F(接口)部分12、信号处理部分13以及时序控制部分14。

[0059] 像素访问部分11包括执行光电转换的像素,并且访问像素以获取用作图像数据的像素值。像素访问部分11随后输出像素值。

[0060] 即,像素访问部分11包括像素阵列部分21、行控制部分22、列处理部分23N和23S以及列控制部分24N和24S。

[0061] 像素阵列部分21包括以有序的方式二维排布的两个或更多个共享像素单元。共享像素单元分别包括通过光电转换来输出电信号的多个像素。

[0062] 像素阵列部分21受行控制部分22的控制,并且从像素阵列部分21中的像素中读取电信号以供应至列处理部分23N和23S。

[0063] 行控制部分22执行访问控制,以从像素阵列部分21的共享像素单元中的像素读取电信号。

[0064] 列处理部分23N和23S对由像素阵列部分21提供的电信号(电压)执行AD转换或其他处理。列处理部分23N和23S随后将所产生的数字信号作为像素值供应至列I/F部分12。

[0065] 列控制部分24N执行列控制,以将通过列处理部分23N的处理所获得的像素值供应(输出)至列I/F部分12。

[0066] 列控制部分24S执行列控制,以将通过列处理部分23S的处理所获得的像素值供应至列I/F部分12。

[0067] 列I/F部分12具有线路(line)存储器,并且临时地存储来自像素访问部分11(其列处理部分23N和23S)的像素值,从而用作接收像素值的接口。

[0068] 信号处理部分13使用存储在列I/F部分12内的像素值,以重新排布像素、校正像素的中心以及任何其他期望的信号处理。信号处理部分13随后将结果输出到图像传感器2的外部,例如,输出至存储器3(图1)。

[0069] 时序控制部分14生成用于控制图像传感器2中的模块何时操作的时序信号,并且将时序信号供应至任何模块,以在其上进行控制。

[0070] 图3为示出其示例性配置的图1的图像传感器2的透视图。

[0071] 图像传感器2可为裸芯片或者彼此堆叠的两个裸芯片。

[0072] 图3为示出当传感器由彼此堆叠的两个裸芯片配置而成时的其示例性一般配置的图像传感器2的透视图。

[0073] 在图3中,彼此堆叠的两个裸芯片的其中一个(即,上部芯片31)由像素阵列部分21和行控制部分22形成。

[0074] 而且,在图3中,位于上部芯片31之下的剩余裸芯片(即,下部芯片32)由列I/F部分12、信号处理部分13、时序控制部分14、包括列处理部分23N和23S的列处理部分23以及包括列控制部分24N和24S的列控制部分24构成。

[0075] 图像传感器2可被配置为具有如上的彼此层叠的上部和下部芯片31和32的堆叠的图像传感器。

[0076] [像素访问部分11的示例性详细配置]

[0077] 图4为示出图2的像素访问部分11的示例性详细配置的方框图。

[0078] 如参照图2所描述的,像素访问部分11包括像素阵列部分21、行控制部分22、列处理部分23N和23S以及列控制部分24N和24S。

[0079] 像素阵列部分21包括以有序的方式二维排布的两个或更多个共享像素单元41。

[0080] 共享像素单元41分别包括通过光电转换输出电信号的多个像素。稍后将描述细节。

[0081] 在图4的像素阵列部分21中,共享像素单元41排布成矩阵。可替代地,共享像素单元41可被排布成偶数行上的像素单元相对奇数行上的像素单元水平地偏移其间的距离的一半。

[0082] 在像素阵列部分21中,对于共享像素单元41的每一列,在列方向(垂直方向)上设置多个(例如,两个)列信号线42N和42S。

[0083] 在图4中,列信号线42N设置在每列共享像素单元41的左侧,并且连接至在该列中的奇数行上的共享像素单元41。列信号线42S设置在每列共享像素单元41的右侧,并且连接至在该列中的偶数行上的共享像素单元41。

[0084] 在列信号线42N和42S的上端侧上,设置列处理部分23N,并且在其下端侧上,设置列处理部分23S。

[0085] 列信号线42N连接至在上侧(北侧)的列处理部分23N,并且列信号线42S连接至在下侧(南侧)的列处理部分23S。

[0086] 因此,在图4中,从奇数行上的共享像素单元41中读取的电信号经由列信号线42N供应至列处理部分23N。而且,从偶数行上的共享像素单元41中读取的电信号经由列信号线42S供应至列处理部分23S。

[0087] 如上所述,连接至奇数行上的共享像素单元41的列信号线42N连接至列处理部分23N,并且连接至偶数行上的共享像素单元41的列信号线42S连接至列处理部分23S。因此,在像素访问部分11中,可同时从奇数行RN上的共享像素单元41和随后的偶数行RS上的共享像素单元41中读取电信号以进行处理。

[0088] 即,从奇数行RN上的共享像素单元41中读取的电信号可经由列信号线42N供应至列处理部分23N以进行处理。

[0089] 而且,从随奇数行RN之后的偶数行RS上的共享像素单元41中读取的电信号可经由列信号线42S供应至列处理部分23S以进行处理。

[0090] 如上所述,列处理部分23N和23S可对同时从位于两行(即,奇数和偶数行RN和RS)上的共享像素单元41中读取的电信号执行处理。

[0091] 在像素阵列部分21,对于共享像素单元41的每一行,在行方向(水平方向)上设置行信号线43A或43B。

[0092] 行信号线43A被设置到每个奇数行,并且行控制部分22将控制信号供应(引导)至行信号线43A,从而对奇数行上的共享像素单元41执行访问控制。

[0093] 行信号线43B被设置到每个偶数行,并且行控制部分22将控制信号供应至行信号线43B,从而对偶数行上的共享像素单元41执行访问控制。

[0094] 行信号线43A和43B可以说是不同的系统,从而行控制部分22可向作为不同系统的行信号线43A和43B供应不同的控制信号。

[0095] 这允许行控制部分22对两个奇数行和偶数行RN和RS之间的同时从其读取电信号的共享像素单元41不同地执行访问控制。

[0096] 列处理部分23N包括DAC(数模转换器)51N以及ADC(模数转换器)52N,ADC的数量与在像素阵列部分21中的共享像素单元41的列数一样多。

[0097] DAC 51N执行DA转换,以便生成模拟参考信号以供应至ADC 52N。例如,该模拟参考信号示出了作为斜坡信号的具有固定斜率的从给定的初始值到给定的最后值的电平变化的周期。

[0098] 假设共享像素单元41的列数是X,那么在X个ADC 52N之中,第x个(x=1、2、...、X)ADC 52N连接至第x个列信号线42N。在该配置中,第x个ADC 52N被提供有经由第x个列信号线42N从第x列上的共享像素单元41中读取的电信号。

[0099] 关于经由第x个列信号线42N从第x列上的共享像素单元41中读取的电信号,第x个ADC 52N与来自DAC 51N的参考信号进行比较。第x个ADC 52N随后计算时间,直到参考信号的电平改变,即,直到参考信号的电平与电信号的电平匹配,从而对电信号执行AD转换等。

[0100] ADC 52N随后根据列控制部分24N的控制将AD转换等的结果(即,为数字电信号的像素值)输出至列I/F部分12(图2)。

[0101] 列处理部分23S包括DAC 51S以及X个ADC 52S,即,与像素阵列部分21中的共享像素单元41的X列一样多的ADC 52S。

[0102] DAC 51S与DAC 51N类似地生成参考信号,并且将参考信号供应至ADC 52S。

[0103] 在X个ADC 52S之中,第x个ADC 52S连接至第x个列信号线42S。在该配置中,第x个ADC 52S被提供有经由第x个列信号线42S从第x列上的共享像素单元41中读取的电信号。

[0104] 类似于ADC 52N,使用来自DAC 51N的参考信号,第x个ADC 52S对经由第x个列信号线42N的来自第x列上的共享像素单元41的电信号执行AD转换等。

[0105] ADC 52S随后根据列控制部分24S的控制将AD转换等的结果(即,为数字电信号的像素值)输出至列I/F部分12(图2)。

[0106] 应注意,一块DAC可用作DAC 51N和51S。

[0107] [共享像素单元41的示例性配置]

[0108] 图5为示出共享像素单元41的示例性配置的电路图。

[0109] 图5的共享像素单元41包括多个像素(例如,八个像素)和FET(场效应晶体管)63、64和65。

[0110] 每个像素包括PD(光电二极管)61和FET 62,并且通过光电转换输出电信号。

[0111] PD 61是示例性光电转换元件。PD 61接收入射光,并且存储对应于光的电荷,从而执行光电转换。

[0112] PD 61的阳极连接至地面(接地),并且PD 61的阴极连接至FET 62的源极。

[0113] FET 62是用于将存储在PD 61中的电荷传输至FD的晶体管(Tr),并且在下文中有时被称为传输Tr 62。

[0114] 传输Tr 62的源极连接至PD 61的阴极,并且其漏极经由FD连接至FET 64的栅极。

[0115] 传输Tr 62的栅极连接至行控制线43A或43B,并且经由行控制线43A或43B为其栅极提供传输脉冲TRG (#11、#12、#21、#22、#31、#32、#41以及#42)。

[0116] 行控制部分22(图4)将控制信号供应至行控制线43A或43B,以经由行控制线43A或43B驱动(访问控制)共享像素单元41。除了传输脉冲TRG之外,控制信号还包括稍后将描述的重置(reset)脉冲RST和选择脉冲SEL。

[0117] FD是在FET 63的源极与FET 64的栅极之间的连接点处形成的区域。在FD中,类似电容器,提供至其的电荷被转换成电压。

[0118] 为了简单起见,图5示出了其中八个像素共享一块FD的共享像素单元41。可替代地,共享像素单元41可包括两个FD,并且这两个FD的其中一个可由四个像素共享,并且另一个FD可由其余的四个像素共享。

[0119] FET 63是用于重置存储在FD中的电荷(电压(电位))的晶体管,并且在下文中有时被称为重置Tr 63。

[0120] 重置Tr 63的漏极连接至电源Vdd,并且其源极连接至FD。

[0121] 重置Tr 63的栅极连接至行控制线43A或43B,并且经由行控制线43A或43B为其栅极提供重置脉冲RST。

[0122] FET 64是用于放大FD的电压的晶体管,并且在下文中有时被称为放大器Tr 64。

[0123] 放大器Tr 64的栅极连接至FD,并且其漏极连接至电源Vdd。放大器Tr 64的源极连接至FET 65的漏极。

[0124] FET 65用于选择列信号线42N或42S,以提供电信号(电压)的输出,并且在下文中有时被称为选择Tr 65。

[0125] 选择Tr 65的源极连接至列信号线42N或42S。

[0126] 选择Tr 65的栅极连接至列控制线43A或43B,并且经由列控制线43A或43B为其栅极提供选择脉冲SEL。

[0127] 在本文中,连接至选择Tr 65的源极的列信号线42N或42S与未示出的电流源连接。该电流源利用放大器Tr 64和选择Tr 65配置SF(源极跟随器)中的电路。FD因此经由SF中的电路连接至列信号线42N或42S。

[0128] 可在不具有选择Tr 65的情况下配置共享像素单元41。

[0129] 在图5的配置中,如果像素的数量从8减小为1,则该配置称为单位(unit)像素。

[0130] 在以上配置中的共享像素单元41中,PD 61接收入射光并且执行光电转换,从而存储与接收的光量对应的电荷。在本文中,为了简单起见,假设选择脉冲SEL处于H电平,并且

假设选择Tr 65处于导通状态中。

[0131] 在自通过PD 61存储电荷以来的预定的时间段(曝光时间)之后,行控制部分22(图4)将传输脉冲TRG的电平临时地从L(低)变为H(高)。

[0132] 随着传输脉冲TRG的电平临时地变成H,传输Tr 62被临时地接通。

[0133] 由于传输Tr 62被接通,因此存储在PD 61中的电荷经由传输Tr 62传输至FD以存储在其中。

[0134] 在将传输脉冲TRG的电平临时地变成H之前,行控制部分22将重置脉冲RST临时地设置为H电平,从而临时地接通重置Tr 63。

[0135] 随着重置Tr 63被接通,FD经由重置Tr 63连接至电源Vdd,并且FD中的电荷通过经由重置Tr 63被放电至电源Vdd中而重置。

[0136] 在本文中,通过上述与电源Vdd的连接的FD中的电荷的重置有时被称为共享像素单元41的重置。

[0137] 在重置FD中的电荷之后,如上所述,行控制部分22将传输脉冲TRG的电平临时地变成H,从而临时地接通传输Tr 62。

[0138] 随着传输Tr 62被接通,存储在PD 61中的电荷经由传输Tr 62传输至电荷重置FD以存储在其中。

[0139] 与存储在FD内的电荷对应的电压(电位)随后作为信号线电压(电信号)经由放大器Tr 64和选择Tr 65被输出到列信号线42N或42S上。

[0140] 在连接至列信号线42N或42S的ADC 52N或52S(图4)中,作为紧接重置共享像素单元41之后的信号线电压的重置电平经历AD转换。

[0141] 同样,在ADC 52N或52S中,作为传输Tr 62被临时接通之后的信号线电压的信号电平经历AD转换。在本文中,信号线电压与存储在PD 61中并传输至FD的电荷对应,并且信号电平包括重置电平和用作像素值的电平。

[0142] 此后,在ADC 52N或52S中,执行CDS(相关双采样),以找出重置电平与信号电平之间的AD转换结果的差值作为像素值。在CDS之后,所产生的电信号作为像素值被输出至列I/F部分12(图2)。

[0143] 通过上述方式,从共享像素单元41中的一块像素中读取像素值。

[0144] 例如,通过逐个接通其中的传输Trs 62,行控制部分22从八个像素中逐个地读取像素值。

[0145] 在下面,为了简单起见,未考虑CDS用于从共享像素单元41中(从其中的像素中)读取作为电信号的像素信号以用作像素值。

[0146] 在图5中,用于从像素中读取像素信号的读取部分由重置Tr 63、放大器Tr 64、选择Tr 65以及FD配置而成。

[0147] 在图5的共享像素单元41中,读取部分由八个像素共享。共享像素单元41中的像素数量并不限于八个,并且可为任意数,例如,两个或四个。

[0148] 图6为示出共享像素单元41中的示例性像素布置的示图。

[0149] 图6的左部分为示出在包括四个像素的共享像素单元41中的示例性像素布置的示图。

[0150] 当共享像素单元41包括四个像素时,如在图6的左部分中示例性示出的,四个像素

可被排布成 $2 \times 2$ 阵列,即,两个在水平(行)方向上,并且两个在垂直(列)方向上。

[0151] 图6的右部分为示出在包括八个像素的共享像素单元41中的示例性像素布置的示图。

[0152] 当共享像素单元41包括八个像素时,如在图6的右部分中示例性示出的,八个像素可被排布成 $2 \times 4$ 阵列,即,两个在水平方向上,并且四个在垂直方向上。

[0153] [ $2 \times 2$ 阵列的共享像素单元41]

[0154] 图7为示出当采用拜耳滤波器阵列作为滤色器图案时的在 $2 \times 2$ 共享像素单元41(共享像素单元41包括为 $2 \times 2$ 阵列的四个像素)中的示例性像素布置的示图。

[0155] 在图7中,在共享像素单元41中的 $2 \times 2$ 阵列中,左上像素用作接收R(红色)成分光的R像素,并且右上像素用作接收G(绿色)成分光的Gr像素。左下像素用作接收G成分光的Gb像素,并且右下像素用作接收B(蓝色)成分光的B像素。

[0156] 图8为示出从如图7所示的分别为 $2 \times 2$ 阵列的共享像素单元41中示例性读取像素信号的示图。

[0157] 在本文中,在一列上的共享像素单元41的排列(alignment)有时被称为共享像素行,并且在一列上的像素的排列有时被称为像素行。

[0158] 在该实施方式中,在共享像素行上的共享像素单元41的数量与共享像素单元41的X列一样多。当共享像素单元41分别为 $2 \times 2$ 阵列时,在像素行上的像素的数量是共享像素单元41的X列的两倍。

[0159] 采用奇数的共享像素行有时被称为奇数共享像素行,并且采用偶数的共享像素行有时被称为偶数共享像素行。

[0160] 在下面,假设ADC 52N和52S(图4)均以在像素行的周期期间执行两次AD转换的速度来操作。由ADC 52N和52S第一次执行的AD转换有时被称为第一阶段(phase),并且从而第二次的AD转换有时被称为第二阶段。

[0161] 图8示出了如何从两个连续的列上的共享像素单元41中执行像素信号读取以及如何从其余列上的共享像素单元41中类似地执行像素信号读取。在图8中,水平轴表示像素行的每个周期的时间。这些还适用于以下的其他示图。

[0162] 在图8中,在第N个像素行(第N行)的周期中的第一阶段期间,如由黑白字符(white-on-black character)所表示的,在位于奇数共享像素行RN上的每个共享像素单元41的左上R像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N(至其ADC 52N)以进行AD转换。

[0163] 同样,在第N个像素行的周期中的第一阶段期间,从位于随奇数共享像素行RN之后的共享像素行(即,偶数共享像素行RS)上的每个共享像素单元41的左上R像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S(至其ADC 52S)以进行AD转换。

[0164] 如上面参照图4所描述的,在像素阵列部分21中,共享像素单元41的每一列设置有两个列信号线42N和42S。该配置允许同时从两个连续的共享像素行(即,奇数和偶数共享像素行RN和RS)(从其每一列)中进行像素信号读取。

[0165] 此后,在第N个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41的右上Gr像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0166] 同样,在第N个像素行的周期中的第二阶段期间,从位于偶数共享像素行RS上的每个共享像素单元41的右上Gr像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23S以进行AD转换。

[0167] 在随后的第(N+1)个像素行的周期中的第一阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41的左下Gb像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0168] 同时,从位于偶数共享像素行RS上的每个共享像素单元41的左下Gb像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0169] 此后,在第(N+1)个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41的右下B像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0170] 同时,从位于奇数共享像素行RS上的每个共享像素单元41的右下B像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0171] 通过上述方式,在两个像素行的周期中,从位于这两个共享像素行上的所有像素中执行像素信号读取,两个共享像素行在数量上大于两个像素行。

[0172] 通过以两个共享像素行为单位(类似于两个连续的奇数和偶数共享像素行RN和RS)从位于剩余的共享像素行上的共享像素单元41中连续地进行像素信号读取,图像传感器2执行正常成像,通过正常成像,从所有共享像素单元41的每个像素中以预定的帧速率执行像素信号读取。

[0173] 如果利用减少数量的像素行执行像素信号读取(像素信号供应至列处理部分23N和23S),则图像传感器2能够以比预定的帧速率更高的帧速率高速成像。

[0174] 为了减少像素行的数量,在像素信号读取期间,可部分地跳过像素行(不从其读取像素信号)。

[0175] 在图8中,通过在八个像素行(四个共享像素行)之中跳过四个像素行(两个共享像素行),即,1/2跳读(reading skipping),像素行减少为一半,即,1/2抽取。

[0176] 即,在图8中,从位于两个连续的奇数和偶数共享像素行RN和RS上的每个共享像素单元41(其中的四个像素)中执行像素信号读取。此后,跳过其随后的两个连续的奇数和偶数共享像素行RN+1和RS+1,而不从其上的每个共享像素单元41(其中的四个像素)中执行像素信号读取。

[0177] 接着,从位于两个连续的奇数和偶数共享像素行RN+2和RS+2上的共享像素单元41中执行像素信号读取,并且跳过其随后的两个连续的奇数和偶数共享像素行RN+3和RS+3而不从其上的共享像素单元41中执行像素信号读取。

[0178] 通过与上面类似地从剩余的共享像素行中执行像素信号读取,完成1/2抽取。

[0179] 这种利用1/2抽取的像素信号读取导致以为用于正常成像的帧速率的两倍的帧速率的高速成像。

[0180] 图9为示出具有作为利用图8的1/2抽取的像素信号读取的结果的值的像素的中心(具有值的像素的位置)的示图。

[0181] 在利用图8的1/2抽取进行像素信号读取时,重复如上所述的这种过程(process),即,从位于两个共享像素行上的共享像素单元41中执行像素信号读取,并随后跳过随后的

两个共享像素行而不从其上的共享像素单元41中执行像素信号读取。

[0182] 在这种情况下,在从共享像素单元41中的某个位置pos处的像素中进行像素信号读取之后,所产生的像素值是在作为像素中心的位置pos处的像素的值。在所产生的帧图像中,共享像素行的数量减少为一半,即,在两个共享像素行上的像素具有值,并且在随后的两个共享像素行上的像素没有值。即,在所产生的图像中,像素行的数量减少为一半,即,在四个像素行上的像素具有值,并且在随后的四个像素行上的像素没有值。即,与在正常成像期间用于像素信号读取的像素行(V)的数量相比,在所产生的帧图像中的像素行的数量为一半(V/2)。

[0183] 因此,在通过利用图8的1/2抽取的像素信号读取获得的图像中,如图9所示,在具有值的像素的像素行之间的间隔不均匀(在具有值的像素之间的垂直间隔),即,该间隔可能不包括任何像素行或者包括四个像素行。在下文中,这种间隔有时被称为像素值采样间隔。

[0184] 当像素值采样间隔大幅变化时,例如,如上所述,没有像素行以及具有四个像素行,尤其是如果具有高频图像,则图像质量可能由于莫尔条纹(moire)或伪彩色而退化。

[0185] 在图9中,圆圈编号表示在像素行的周期中的像素信号读取的次序。实心(solid-filled)圆圈表示其像素信号在第一阶段期间经历AD转换的像素,并且实心菱形表示其像素信号在第二阶段期间经历AD转换的像素。这些也适用于下面的其他示图。

[0186] 通过利用图8的1/2抽取进行的像素信号读取,对于同时从两个连续的奇数和偶数共享像素行RN和RS中进行的像素信号读取,目标像素处于其上的每个共享像素单元41的相同的位置中。

[0187] 即,在第N个像素行的周期中的第一阶段期间,例如,同时从两个连续的奇数和偶数共享像素行RN和RS中执行像素信号读取。用于这种像素信号读取的目标像素(在下文中,有时被称为读取目标像素)是奇数和偶数共享像素行RN和RS上的共享像素单元41中的左上R像素。

[0188] 如上所述,对于同时从两个共享像素行中进行的像素信号读取,当读取目标像素是其上的共享像素单元41中的处于相同位置的像素时,利用抽取进行的像素信号读取可能导致如参照图9所描述的具有大幅变化的像素值采样间隔的图像。

[0189] 在本文中,因为如参照图4所描述的,行信号线43A和43B是不同的系统,所以行控制部分22可向其供应不同的控制信号,以对在两行(两个共享像素行)(同时从其读取像素信号(电信号))之间(即,在奇数行(奇数共享像素行)RN与偶数行(偶数共享像素行)RS之间)的共享像素单元41不同地执行访问控制。

[0190] 因此,对于同时从两个共享像素行(例如,奇数共享像素行RN和随后的偶数共享像素行RN RS)中进行的像素信号读取,行控制部分22可对其执行访问控制以从其上的共享像素单元41中的处于不同的位置的像素中读取像素信号。这种访问控制在下文中有时被称为单独的访问控制。图10为示出在单独的访问控制下利用1/2抽取从 $2 \times 2$ 共享像素单元中进行的示例性像素信号读取的示图。

[0191] 利用单独的访问控制,如下所述,利用1/2抽取从 $2 \times 2$ 共享像素单元41中进行像素信号读取。

[0192] 即,在图10中,在第N个像素行(第N行)的第一阶段期间,如由黑白字符所

表示的,从位于奇数共享像素行RN上的每个共享像素单元41的左上R像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0193] 同样,在第N个像素行的周期中的第一阶段期间,从位于随奇数共享像素行RN之后的共享像素行(即,偶数共享像素行RS)上的每个共享像素单元41的并非左上R像素中而是左下Gb像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0194] 如上所述,在第N个像素行的周期中的第一阶段期间,同时从两个连续的奇数和偶数共享像素行RN和RS中执行像素信号读取。对于在奇数共享像素行RN上的共享像素单元41,这种单独的访问控制允许从其中的左上R像素中进行像素信号读取,并且对于在偶数共享像素行RS上的共享像素单元41,允许从其中的左下Gb像素中而非从左上R像素中进行像素信号读取。

[0195] 此后,在第N个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中的右上Gr像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0196] 同样,在第N个像素行的周期中的第二阶段期间,从位于偶数共享像素行RS上的每个共享像素单元41中的并非右上Gr像素中而是右下B像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23S以进行AD转换。

[0197] 如上所述,在第N个像素行的周期中的第二阶段期间,同时从两个连续的奇数和偶数共享像素行RN和RS中进行像素信号读取。对于在奇数共享像素行RN上的共享像素单元41,这种单独的访问控制允许从其中的右上Gr像素中进行像素信号读取,并且对于在偶数共享像素行RS上的共享像素单元41,允许从其中的右下B像素中而非从右上Gr像素中进行像素信号读取。

[0198] 在该实例中,应为 $2 \times 2$ 共享像素单元41的共享像素行是指两个像素行,所以用于同步像素信号读取的两个连续的奇数和偶数共享像素行RN和RS是指四个像素行。

[0199] 在第N个像素行的周期中,通过上述方式,从读取目标像素中执行像素信号读取,读取目标像素是在作为两个共享像素行的四个像素行中的第一和第四(从顶部开始)像素行上的像素。跳过在剩余的第二和第三像素行上的像素而不进行像素信号读取。

[0200] 在接下来的第(N+1)个像素行的周期中的第一阶段期间,从位于随偶数共享像素行RS之后的共享像素行(即,奇数共享像素行RN+1)上的每个共享像素单元41中的左上R像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0201] 同时,从位于随奇数共享像素行RN+1之后的共享像素行(即,偶数共享像素行RS+1)上的每个共享像素单元41中的左下Gb像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0202] 此后,在第(N+1)个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN+1上的每个共享像素单元41中的右上Gr像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0203] 同时,从位于偶数共享像素行RS+1上的每个共享像素单元41中的右下B像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0204] 通过上述方式,在第(N+1)个像素行的周期中的第一阶段期间,从位于奇数共享像

素行RN+1上的每个共享像素单元41中的左上R像素中执行像素信号读取，并且同时，在位于偶数共享像素行RS+1上的每个共享像素单元41中的左下Gb像素中执行像素信号读取。

[0205] 此后，在第(N+1)个像素行的周期中的第二阶段期间，从位于奇数共享像素行RN+1上的每个共享像素单元41中的右上Gr像素中读取像素信号，并且同时从位于偶数共享像素行RS+1上的每个共享像素单元41中的右下B像素中读取像素信号。

[0206] 即，与第N个像素行的情况类似，在第(N+1)个像素行的周期中，从读取目标像素中执行像素信号读取，读取目标像素是在作为两个共享像素行的四个像素行中的第一和第四像素行上的像素。跳过在剩余的第二和第三像素行上的像素而不进行像素信号读取。

[0207] 重复像素信号读取和1/2跳读的这种过程导致利用1/2抽取的像素信号读取，即，从位于四个像素行(作为两个共享像素行)中的第一和第四像素行上的像素中进行的像素信号读取以及跳过在剩余的第二和第三像素行上的像素而不进行像素信号读取的1/2跳读。这因此导致以为用于正常成像的帧速率的两倍的帧速率的高速成像。

[0208] 图11为示出具有作为利用图10的1/2抽取进行的像素信号读取的结果的值的像素的中心的示图。

[0209] 通过利用图10的1/2抽取进行的像素信号读取，如上所述，重复像素信号读取和1/2跳读的这种过程，即，从位于四个像素行(作为两个共享像素行)中的第一和第四像素行上的像素中进行的像素信号读取以及跳过在剩余的第二和第三像素行上的像素而不进行像素信号读取的1/2跳读。

[0210] 在这种情况下，在从位于共享像素单元41中的某个位置pos处的像素中进行像素信号读取之后，所产生的像素值是在作为像素中心的位置pos处的像素的值。在所产生的帧图像中，像素行的数量减少为一半，即，在四个像素行(作为两个共享像素行)中的第一和第四像素行上的像素具有值，并且在随后的四个像素行上的像素没有值。

[0211] 在通过利用图10的1/2抽取进行的像素信号读取而获得的图像中，像素值采样间隔(在具有值的像素的像素行之间的间隔)可变化，如图11所示，即，该间隔可不包括任何像素行或者包括四个像素行。与图9的情况相比，该像素值间隔(更)均匀。

[0212] 这因此防止由莫尔条纹或伪彩色引起的图像质量退化比在图9的情况下更好。

[0213] 同样，对于同时从采用共享像素技术的图像传感器2中的两个共享像素行上的共享像素单元41中进行的像素信号读取，当行控制部分22执行用于从其上的共享像素单元41的不同位置中的像素中进行像素信号读取的单独的访问控制时，与没有这种单独的访问控制的情况相比，即，在行控制部分22执行用于从其上的共享像素单元41的相同位置中的像素中执行像素信号读取的访问控制(在下文中，这种访问控制有时被称为一致的访问控制)的情况下，通过对图像质量的退化的控制，实现高速成像。

[0214] [2×4阵列的共享像素单元41]

[0215] 图12为示出当采用拜耳滤波器阵列作为滤色器图案时的2×4共享像素单元41(共享像素单元41包括2×4阵列的八个像素)中的示例性像素布置的示图。

[0216] 在2×4阵列的共享像素单元41中，在从顶部开始的第i个并且从左边开始的第j个上像素由(i, j)表示，并且在(i, j)处的像素表示为像素#(i, j)。

[0217] 在图12中，在2×4的共享像素单元41中的像素#(1, 1)和#(3, 1)用作接收R成分光的R像素，并且其中的像素#(1, 2)和#(3, 2)用作接收G成分光的Gr像素。其中的像素#(2, 1)

和#(4,1)用作接收G成分光的Gb像素,并且其中的像素#(2,2)和#(4,4)用作接收B成分光的B像素。

[0218] 图13为示出不利用抽取的从图12的 $2 \times 4$ 共享像素单元中进行的示例性像素信号读取的示图。

[0219] 在该实施方式中,对于 $2 \times 4$ 共享像素单元41,与 $2 \times 2$ 共享像素单元41类似,在像素行上的像素的数量等于共享像素单元41的列数(即,X)的两倍。

[0220] 对于未利用抽取的像素信号读取,行控制部分22不执行单独的访问控制,而是执行一致的访问控制,例如,从位于两个共享像素行上的共享像素单元41的相同的位置中的像素中执行像素信号读取。

[0221] 即,在图13中,在第N个像素行(第N行)的周期中的第一阶段期间,如由黑白字符所表示的,从位于奇数共享像素行RN上的每个共享像素单元41中的(1,1)处的R像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0222] 同样,在第N个像素行的周期中的第一阶段期间,从位于随奇数共享像素行RN之后的共享像素行(即,偶数共享像素行RS)上的每个共享像素单元41中的(1,1)处的R像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0223] 通过上述方式,同时从位于两个连续的奇数和偶数共享像素行RN和RS上的每个共享像素单元41中的(1,1)处的R像素中读取像素信号。

[0224] 此后,在第N个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中的(1,2)处的Gr像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0225] 同样,在第N个像素行的周期中的第二阶段期间,从位于偶数共享像素行RS上的每个共享像素单元41中的(1,2)处的Gr像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0226] 在接下来的第(N+1)个像素行的周期中的第一阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中的(2,1)处的Gb像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0227] 同时,从位于偶数共享像素行RS上的每个共享像素单元41中的(2,1)处的Gb像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0228] 此后,在第(N+1)个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中的(2,2)处的B像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0229] 同时,从位于偶数共享像素行RS上的每个共享像素单元41中的(2,2)处的B像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0230] 在接下来的第(N+2)个像素行的周期中的第一阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中的(3,1)处的R像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0231] 同时,从位于偶数共享像素行RS上的每个共享像素单元41中的(3,1)处的R像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0232] 此后,在第(N+2)个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上

的每个共享像素单元41中的(3,2)处的Gr像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0233] 同时,从位于偶数共享像素行RS上的每个共享像素单元41中的(3,2)处的Gr像素中读取像素信号。像素信号随后经由列信号线42S供应至处理部分23S以进行AD转换。

[0234] 在接下来的第(N+3)个像素行的周期中的第一阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中的(4,1)处的Gb像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0235] 同时,从位于偶数共享像素行RS上的每个共享像素单元41中的(4,1)处的Gb像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0236] 此后,在第(N+3)个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中的(4,2)处的B像素中读取像素信号。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0237] 同时,从位于偶数共享像素行RS上的每个共享像素单元41中的(4,2)处的B像素中读取像素信号。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0238] 如上所述,以两个共享像素行为单位(类似于两个奇数和偶数共享像素行RN和RS),在剩余的共享像素行上也相继地执行这种像素信号读取,即,在四个像素行的周期中,从数量上多于四个像素行的两个共享像素行上的所有像素中进行的像素信号读取。这允许图像传感器2执行正常的成像,通过正常成像,以预定的帧速率从所有共享像素单元41的每个像素中读取像素信号。

[0239] 图14为示出在一致的访问控制下的利用1/4抽取从 $2 \times 4$ 共享像素单元41中进行的示例性像素信号读取的示图。

[0240] 为了减少像素行的数量,除了如上面参照图8和图11所描述的跳过(部分)像素行而不进行像素信号读取以外,行相加也是一种选择。利用行相加,多个(例如,2个)像素行通过相加被转换成一个像素行。

[0241] 对于用于减少像素行的数量的行相加,可利用FD相加。

[0242] 通过同时从位于每个 $2 \times 4$ 共享像素单元41中的不同像素行上的两个(或多个)像素中进行的像素信号读取,在行控制部分22的访问控制下,可执行这种FD相加。

[0243] 更具体地,对于同时从每个共享像素单元41中的两个(或多个)像素中进行的像素信号读取,在共享像素单元41中的两个像素中的传输Tr 62(图5)被同时接通。存储在两个像素的PD 61中的电荷随后被传输至FD以存储在其中。

[0244] 在这种情况下,关于存储在两个像素(其中的传输Tr 62被同时接通)中的PD 61中的电荷,电荷在FD中被相加在一起。响应于该电荷,在列信号线42N或42S上读取像素信号。该像素信号等价于相加信号,如果分别从两个像素中读取的两个像素信号相加在一起,则获得该相加信号。

[0245] 如上所述,当在共享像素单元41中的两个像素中的传输Tr 62被同时接通时,执行FD相加,即,就如将分别从FD的两个像素中读取的两个像素信号相加在一起,并且从共享像素单元41中读取作为相加信号所产生的像素信号。

[0246] 在该实例中,通过相加将M个像素行转换成一个像素行的行相加有时被称为M行相加。

[0247] 例如,利用FD相加,执行2行相加导致将像素行的数量减少为一半的1/2抽取。

[0248] 在图14的实例中,利用1/2跳读和2行相加,像素行减少为1/4,即,执行1/4抽取。

[0249] 更具体地,在图14中,在第N个像素行的周期中的第一阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中,执行像素信号(其是通过将来自(1,1)和(3,1)处的R像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0250] 同样,在第N个像素行的周期中的第一阶段期间,从位于随奇数共享像素行RN之后的共享像素行(即,偶数共享像素行RS)上的每个共享像素单元41中,执行像素信号(其是通过将来自(1,1)和(3,1)处的R像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0251] 此后,在第N个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中,执行像素信号(其是通过将来自(1,2)和(3,2)处的Gr像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0252] 同样,在第N个像素行的周期中的第二阶段期间,从位于偶数共享像素行RS上的每个共享像素单元41中,执行像素信号(其是通过将来自(1,2)和(3,2)处的Gr像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0253] 在接下来的第(N+1)个像素行的周期中的第一阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中,执行像素信号(其是通过将来自(2,1)和(4,1)处的Gb像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0254] 同时,从位于偶数共享像素行RS上的每个共享像素单元41中,执行像素信号(其是通过将来自(2,1)和(4,1)处的Gb像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0255] 此后,在第(N+1)个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中,执行像素信号(其是通过将来自(2,2)和(4,2)处的B像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0256] 同时,从位于偶数共享像素行RS上的每个共享像素单元41中,执行像素信号(其是通过将来自(2,2)和(4,2)处的B像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0257] 如上所述,通过将从 $2 \times 4$ 共享像素单元41的每一个中的相同颜色成分像素中读取的像素信号进行FD相加,执行这种2行相加。因此,在 $2 \times 4$ 共享像素单元41的一个共享像素行中的四个像素行的数量减少为一半,即,减少为两个像素行。

[0258] 在图14,字符“FD”表示在FD相加之后从由黑白字符表示的两个像素中读取像素信号。这也适用于下面的示图。

[0259] 在通过2行相加从位于两个连续的奇数和偶数共享像素行RN和RS上的共享像素单元41中进行像素信号读取之后,跳过随后的两个连续的奇数和偶数共享像素行RN+1和RS+1

而不从其上的共享像素单元41(从其中的 $2 \times 4$ 阵列)中进行像素信号读取。

[0260] 如上所述,通过这种过程,即,在从位于两个共享像素行上的像素中进行像素信号读取之后,跳过随后的两个共享像素行而不进行像素信号读取(1/2跳读),在四个共享像素行(两个共享像素行与随后的两个共享像素行之和)中的16个像素行减少为一半,即,八个像素行。

[0261] 关于随后的两个连续的奇数和偶数共享像素行RN+2和RS+2,与上面类似地执行2行相加。并且关于随后的两个连续的奇数和偶数共享像素行RN+3和RS+3,执行1/2跳读以跳过像素信号读取。

[0262] 与上面类似,通过利用2行相加和1/2跳读的信号读取,像素行减少为1/4。

[0263] 利用1/4抽取进行的像素信号读取导致以为用于正常成像的帧速率的四倍的帧速率进行高速成像。

[0264] 图15为示出具有作为在一致的访问控制下利用图14的1/4抽取进行的像素信号读取的结果的值的像素的中心的示图。

[0265] 在利用图14的1/4抽取进行像素信号读取时,重复上述这种过程,即,两个共享像素行经历2行相加,并且然后跳过随后的两个共享像素行而不进行像素信号读取。

[0266] 在图14的2行相加之后,具有由所产生的像素信号(相加信号)获得的值的像素的中心在经历2行相加(FD相加)的两个像素之间。信号处理部分13(图2)对具有由像素信号(其是2行相加的结果)获得的值的像素上进行位置调整,例如,将像素调整为其中心在经历2行相加(FD相加)的两个像素之间。

[0267] 如图15所示,在通过利用图14的1/4抽取进行的像素信号读取而获得的所产生的帧图像中,重复地,在两个连续的共享像素行的每一个中的四个像素行中的第二和第三像素行上的像素具有值,并且在两个连续的共享像素行中的八个像素行上的像素没有值。

[0268] 在通过利用图14的1/4抽取进行的像素信号读取而获得的这种图像中,像素值采样间隔(在具有值的像素的像素行之间的间隔)不均匀,如图15所示,即,该间隔可不包括任何像素行或者包括两个像素行或者九个像素行。

[0269] 当像素值采样间隔大幅变化时,诸如,没有像素行或者具有两个或九个像素行,如上所述,图像质量可能由于莫尔条纹或伪彩色而退化。

[0270] 同样,在一致的访问控制下减少像素行的数量以进行高速成像可使图像质量由于莫尔条纹或伪彩色而退化。然而,单独的访问控制可防止图像质量的这种退化。

[0271] 图16为示出在单独的访问控制下利用1/4像素抽取从 $2 \times 4$ 共享像素单元41中进行的示例性像素信号读取的示图。

[0272] 利用单独的访问控制,如下所述,通过1/2跳读和2行相加,可执行通过1/4抽取从 $2 \times 4$ 共享像素单元41中进行的像素信号读取。

[0273] 即,在图16中,在第N个像素行的周期中的第一阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中,执行像素信号(其是通过将来自(1,1)和(3,1)处的R像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0274] 同样,在第N个像素行的周期中的第一阶段期间,从位于随奇数共享像素行RN之后的共享像素行(即,偶数共享像素行RS)上的每个共享像素单元41中,执行像素信号(其是通

过将来自(2,1)和(4,1)处的Gb像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0275] 同样,在第N个像素行的周期中的第一阶段期间,同时从两个连续的奇数和偶数共享像素行RN和RS中执行像素信号读取。更具体地,通过单独的访问控制,从位于奇数共享像素行RN上的每个共享像素单元41中,执行像素信号(其是通过将来自(1,1)和(3,1)处的R像素的像素信号进行FD相加而获得的相加信号)的读取,并且从位于偶数共享像素行RS上的每个共享像素单元41中,执行像素信号(其是此时通过将来自(2,1)和(4,1)处的Gb像素的像素信号进行FD相加而获得的相加信号)的读取。

[0276] 此后,在第N个像素行的周期中的第二阶段期间,从位于奇数共享像素行RN上的每个共享像素单元41中,执行像素信号(其是通过将来自(1,2)和(3,2)处的Gr像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42N供应至列处理部分23N以进行AD转换。

[0277] 同样,在第N个像素行的周期中的第二阶段期间,从位于偶数共享像素行RS上的每个共享像素单元41中,执行像素信号(其是此时通过将来自(1,2)和(3,2)处的B像素的像素信号进行FD相加而获得的相加信号)的读取。像素信号随后经由列信号线42S供应至列处理部分23S以进行AD转换。

[0278] 同样,在第N个像素行的周期中的第二阶段期间,同时从两个连续的奇数和偶数共享像素行RN和RS中执行像素信号读取。更具体地,通过单独的访问控制,从位于奇数共享像素行RN上的每个共享像素单元41中执行像素信号(其是通过将来自(1,2)和(3,2)处的Gr像素的像素信号进行FD相加而获得的相加信号)的读取,并且从位于偶数共享像素行RS上的每个共享像素单元41中,执行像素信号(其是此时通过将来自(2,2)和(4,2)处的B像素的像素信号进行FD相加而获得的相加信号)的读取。

[0279] 在该实例中,因为 $2 \times 4$ 共享像素单元41的共享像素行是指四个像素行,所以同时进行像素信号读取的两个连续的奇数和偶数共享像素行RN和RS是指八个像素行。

[0280] 在第N个像素行的周期中,通过上述方式,从R和Gr像素中执行像素信号读取,R和Gr像素是位于两个共享像素行中的八个像素行中的第一和第三(从顶部开始)像素行上(即,位于奇数共享像素行RN中的第一和第三像素行上)的读取目标像素。从读取目标像素所产生的像素信号经历FD相加以进行读取。

[0281] 同样,在第N个像素行的周期中,从Gb和B像素中执行像素信号读取,Gb和B像素是位于两个共享像素行中的八个像素行中的第六和第八像素行上(即,位于偶数共享像素行RS中的第二和第四像素行上)的读取目标像素。从读取目标像素中所产生的像素信号经历FD相加以进行读取。

[0282] 通过上述方式,在两个共享像素行中的八个像素行中,第一和第三像素行经历2行相加,并且第六和第八像素行经历2行相加。

[0283] 在第N个像素行的周期中,在两个共享像素行中的八个像素行中,跳过在剩余的像素行上的像素而不进行像素信号读取,即,第二和第四像素行以及第五和第七像素行(在奇数共享像素行RN中的第二和第四像素行以及在偶数共享像素行RS中的第一和第三像素行)。

[0284] 即,在两个共享像素行中的八个像素行中,跳过不被用于2行相加的像素行从而不

进行像素信号读取,即,第二和第四像素行以及第五和第七像素行。

[0285] 因此,在第N个像素行的周期中,跳过两个共享像素行中的八个像素行的一半(1/2)(即,四个像素行)而不进行像素信号读取,并且其余的四个像素行经历2行相加,从而导致将最初的八个像素行减少为两个的1/4抽取。

[0286] 在接下来的第(N+1)行的周期中,与第N行的周期类似,从位于随偶数共享像素行RS之后的两个共享像素行(即,奇数和偶数共享像素行RN+1和RS+1)上的像素中,执行像素信号读取。

[0287] 因此,同样在第(N+1)个像素行的周期中,在两个共享像素行中的八个像素行中,关于在第一和第三像素行上的像素以及在第六和第八像素行上的像素,即,在奇数共享像素行RN+1中的第一和第三像素行以及在偶数共享像素行RS+1中的第二和第四像素行,在FD相加之后,读取像素信号。关于在剩余的第二和第四像素行上的像素以及在第五和第七像素行上的像素,即,在奇数共享像素行RN+1中的第二和第四像素行以及在偶数共享像素行RS+1中的第一和第三像素行,通过跳过,不执行像素信号读取。

[0288] 通过对在随后共享像素行上的像素利用1/4抽取进行像素信号读取,导致以为用于正常成像的帧速率的四倍的帧速率进行高速成像。

[0289] 图17为示出具有作为通过图16的1/4抽取进行的像素信号读取的结果的值的像素的中心的示图。

[0290] 通过利用图16的1/4抽取进行像素信号读取,如上所述,以2个共享像素行为单位,重复2行相加和1/2跳读。

[0291] 在图16的2行相加之后,具有由所产生的像素信号(相加信号)而获得的值的像素的中心在经历2行相加(FD相加)的两个像素之间。信号处理部分13(图2)对具有由像素信号(其是2行相加的结果)而获得的值的像素进行位置调整,例如,将像素调整为其中心在经历2行相加(FD相加)的两个像素之间。

[0292] 如图17所示,在通过利用图16的1/4抽取进行的像素信号读取而获得的所产生的帧图像中,重复地,在一个共享像素行中的四个像素行中,在第二像素行上的像素具有值,而在剩余的三个像素行上的像素不具有值,并且在随后的共享像素行中的四个像素行中,在第三像素行上的像素具有值,而在剩余的三个像素行上不具有值。

[0293] 在通过利用图16的1/4抽取进行的像素信号读取而获得的这种图像中,像素值采样间隔(在具有值的像素的像素行之间的间隔)可变化,如图17所示,即,间隔可包括两个像素行或者四个像素行。与图15的情况相比,像素值间隔(更)均匀。

[0294] 这因此防止了由莫尔条纹或伪彩色而引起的图像质量退化,比在图15的情况下更好。

[0295] 同样,为了同时从位于图像传感器2(其采用共享像素技术)中的两个共享像素行上的共享像素单元41中进行像素信号读取,对两个共享像素行执行单独的访问控制,以从位于其上的共享像素单元41中的不同位置中的像素中进行像素信号读取,与没有这种单独的访问控制的情况相比,即,在对两个共享像素行执行一致的访问控制以从位于其上的共享像素单元41中的不同位置中的像素中进行像素信号读取的情况下(图14和15),通过对图像质量的退化的控制,实现高速成像。

[0296] 更具体地,通过单独的访问控制,从共享像素单元41中的像素中执行像素信号读

取,以便允许使得像素值采样间隔(具有值的像素之间的垂直间隔)尽可能均匀的FD相加。这因此导致通过对图像质量退化的控制在采用共享像素技术的图像传感器2中进行高速成像。

[0297] [单独的访问控制]

[0298] 图18为示出通过行控制部分22进行的单独访问控制的流程图。

[0299] 在步骤S11中,行控制部分22对可以同时从其进行像素信号读取(可以同时访问其)的两个连续的共享像素行不同地执行单独的访问控制,即,经由行控制线43A向奇数共享像素行上的共享像素单元41供应控制信号,并且经由行控制线43B(其是与行控制线43A不同的系统)向偶数共享像素行上的共享像素单元41供应控制信号。

[0300] 这种单独的访问控制允许从位于奇数和偶数共享像素行(同时从其进行像素信号读取)上的共享像素单元41的不同位置中的像素中进行像素信号读取。

[0301] 通过单独的访问控制,从共享像素单元41中的像素中进行像素信号读取,以便允许使得像素值采样间隔尽可能均匀(使像素值采样间隔大致均匀)的FD相加。这因此导致通过对图像质量退化的控制在采用共享像素技术的图像传感器2中进行高速成像。

[0302] [SF相加]

[0303] 图19为示出SF(源极跟随器)相加的示图。

[0304] 对于行相加,除了FD相加以外,SF相加也是一种选择。

[0305] 如上面参照图5所描述的,电流源(未示出)连接至列信号线42N(和42S)(其连接至在每个共享像素单元41中的选择Tr 65的源极)。该电流源利用放大器Tr 64和选择Tr 65配置SF中的电路。

[0306] 在与用于SF中的电路的电流源连接的列信号线42N(或42S)上,执行这种SF相加。

[0307] 在图19中,通过包括作为实例的多个奇数共享像素行的某个列C,在列C中的奇数行上的共享像素单元41连接至相同的列信号线42N。关于在列C中的共享像素单元41的奇数共享像素行,当行控制部分22(图4)执行访问控制以同时从连接至相同的列信号线42N的共享像素单元41中(例如,从位于奇数共享像素行RN上的共享像素单元41以及位于奇数共享像素行RN+1上的共享像素单元41中)进行像素信号读取时,执行SF相加以将从这两个共享像素单元41中读取的像素信号在列信号线42上相加在一起。所产生的像素信号被供应至与列信号线42N连接的列处理部分23N。

[0308] 更具体地,例如,行控制部分22执行访问控制,以从位于奇数共享像素行RN上的共享像素单元41中进行像素信号(其是通过将来自(1,1)和(3,1)处的R像素的像素信号进行FD相加而获得的相加信号)的读取并且将像素信号供应到列信号线42N上。同时,行控制部分22从位于随后的奇数共享像素行RN+1上的共享像素单元41中执行像素信号(其是通过将(1,1)和(3,1)处的R像素的像素信号进行FD相加而获得的相加信号)的读取,并且将像素信号供应到列信号线42N上。通过这种访问控制,被供应到列信号线42N上的像素信号(即,通过将来自位于奇数共享像素行RN上的共享像素单元41中的(1,1)和(3,1)处的R像素的像素信号进行FD相加而获得的像素信号以及通过将来自位于奇数共享像素行RN+1上的共享像素单元41中的(1,1)和(3,1)处的R像素的像素信号进行FD相加而获得的像素信号)在其上经历SF相加。

[0309] 作为通过在列信号线42N上的SF相加而获得的相加信号所产生的像素信号被供

应至连接至列信号线42N的列处理部分23N。

[0310] 对奇数共享像素行RN和RN+1上剩余的Gr、Gb和B像素、剩余的几对奇数共享像素行以及偶数共享像素行类似地执行这种访问控制。这导致通过FD相加的2行相加以及通过SF相加的2行相加,从而通过1/4抽取执行像素信号读取。

[0311] 除了通过参照图16和17所描述的1/2跳读以及通过FD相加的2行相加以外,利用上述通过SF相加的2行相加,从而利用1/8抽取执行像素信号读取。利用1/8抽取的这种像素信号读取导致以为用于正常成像的帧速率的8倍的帧速率进行高速成像。

[0312] 上述专利文献1描述了一种由单位像素配置而成并且包括多个电容器和开关的图像传感器。电容器并联连接至负责AD转换的列处理部分,并且开关选择哪个电容器连接至列信号线。

[0313] 利用在专利文献1中的图像传感器,通过选择哪个电容器连接至列信号线的开关,执行电容相加,即,当同时从位于两个不同的行上的单位像素中读取的像素信号经由连接至列信号线的电容器供应至列处理部分时,像素信号经历加权加算。

[0314] 执行上述电容相加的这种图像传感器也可用于单独的访问控制。因此,可用于图4的单独的访问控制的图像传感器可被配置成用于电容相加。

[0315] 当可用于图4的单独的访问控制的图像传感器被配置成用于电容相加时,行控制部分22执行用于同时从位于多个共享像素行上的共享像素单元41中读取像素信号的访问控制,从而经由连接至列信号线的电容器,将同时从位于共享像素行上的共享像素单元41中读取的像素信号提供给列处理部分。通过这种方式,同时从位于多个共享像素行上的共享像素单元41中读取的像素信号在提供给列处理部分之前通过电容相加经历加权加算。

[0316] [像素访问部分11的另一个示例性详细配置]

[0317] 图20为示出图2的像素访问部分11的另一个示例性详细配置的方框图。

[0318] 在图20中,与图4的部件对应的任何部件具有相同的参考标号,并且在适当的情况下,在下文中不再进行描述。

[0319] 图20的像素访问部分11与图4的像素访问部分的相同之处在于:该部分包括像素阵列部分21、列处理部分23N和23S以及列控制部分24N和24S。

[0320] 图20的像素访问部分11与图4的像素访问部分的相同之处还在于:像素阵列部分21包括多个共享像素单元41,列处理部分23N包括DAC 51N以及与共享像素单元41的X列一样多的ADC 52N,并且列处理部分23S包括DAC51S以及X个ADC 52S。

[0321] 图20的像素访问部分11与图4的像素访问部分的相同之处在于:该部分包括列信号行42N和42S。

[0322] 然而,在图20的像素访问部分11中,设置行控制部分72作为行控制部分22的替代,并且设置行控制线73A1和73A2以及73B1和73B2作为行信号线43A和43B的替代。这些与图4的那些不同。

[0323] 与行信号线43A类似,行信号线73A1和73A2连接至奇数行(奇数共享像素行)。行控制部分72将控制信号供应(引导)至行信号线73A1和73A2,从而对位于奇数行上的共享像素单元41执行访问控制。

[0324] 与行信号线43B类似,行信号线73B1和73B2连接至偶数行(偶数共享像素行)。行控制部分72将控制信号供应至行信号线73B1和73B2,从而对位于偶数行上的共享像素单元41

执行访问控制。

[0325] 在本文中,行信号线73A1仅连接至位于奇数行上的奇数列中的共享像素单元41,并且行信号线73A2仅连接至位于奇数行上的偶数列中的共享像素单元41。

[0326] 行信号线73B1仅连接至位于偶数行上的奇数列中的共享像素单元41,并且行信号线73B2仅连接至位于偶数行上的偶数列中的共享像素单元41。

[0327] 行信号线73A1和73A2以及73B1和73B2是不同的系统,从而允许行控制部分72为其(作为不同的系统)提供不同的控制信号。

[0328] 这允许行控制部分72在位于奇数行上的共享像素单元41与位于偶数行上的共享像素单元41之间,对两个奇数和偶数行(同时从这两个奇数和偶数行中读取像素信号(电信号))不同地执行访问控制。这也允许行控制部分72对位于一行上的一个列与另一个列(即,奇数列和偶数列)不同地执行访问控制。

[0329] 在这种情况下,对于位于相同行上的共享像素单元41,可根据哪个列(即,是奇数列还是偶数列)从不同的位置中的像素中执行像素信号读取。这因此提高了如何执行抽取的灵活性,即,像素行的跳读图案或者行相加的目标。

[0330] 在这种情况下,在通过像素信号抽取获得的图像中,使像素值采样间隔(在具有值的像素行之间的间隔)变得更均匀,从而进一步防止由莫尔条纹等引起的图像质量退化。

[0331] [图像传感器2的其他示例性配置]

[0332] 图21为示出图1的图像传感器2的另一个示例性配置的方框图。

[0333] 在图21中,与图2的部件对应的任何部件具有相同的参考标号,并且在适当的情况下,在下文中不再进行描述。

[0334] 图21的图像传感器2与图2的图像传感器的相同之处在于:该传感器包括像素访问部分11、列I/F部分12、信号处理部分13以及时序控制部分14。

[0335] 图21的图像传感器2与图2的图像传感器的相同之处还在于:像素访问部分11包括像素阵列部分21以及行控制部分22。

[0336] 然而,在图21的图像传感器2中,像素访问部分11包括作为两个列处理部分23N和23S的代替的列处理部分81以及作为两个列控制部分24N和24S的代替的列控制部分82。这些与图2的那些不同。

[0337] 即,在图2的图像传感器2中,列处理部分23N和列控制部分24N设置在列信号线42N和42S(图4)的上端侧上,并且在其下端侧上设置列处理部分23S和列控制部分24S。另一方面,在图21的图像传感器2中,仅在列信号线42N和42S的上端侧上设置列处理部分81和列控制部分82。

[0338] 与列处理部分23N和23S类似,列处理部分81对来自像素阵列部分21的像素信号执行AD转换等。列处理部分81随后将所产生的数字信号作为像素值供应至列I/F部分12。

[0339] 与列控制部分24N和24S类似,关于通过列处理部分81执行AD转换等获得的像素值,列控制部分82执行列控制,以将像素值供应至列I/F部分12。

[0340] 在本文中,列处理部分81包括与列处理部分23N和23S(图4)类似的DAC和ADC(未示出)。

[0341] 列处理部分23N(以及列处理部分23S)包括与共享像素单元41的列数(即,X)(图4)一样多的ADC 52N。另一方面,在列处理部分81中的ADC的数量等于通过将共享像素单元41

的列数(即,X)与同时进行像素信号读取的行数相乘所获得的值。在列处理部分81中的ADC(AD转换部分)用于对同时从位于多行上的每列中的共享像素单元41中读取的像素信号进行AD转换。

[0342] 即,在该实施方式中,用于同时进行像素信号读取的共享像素单元41的行数(即,共享像素行的数量)是2,。因此,列处理部分81包括2X个ADC。

[0343] 在本文中,仅包括一个用于像素信号的AD转换的列处理部分的配置被称为单列配置,并且将列处理部分划分成多块的配置称为多列配置。在这个意义上,图2的图像传感器2是多列图像传感器,并且图21的图像传感器2是单列图像传感器。

[0344] 如上所述,在包括两个列处理部分23N和23S的图2的多列图像传感器2中,列处理部分23N(以及列处理部分23S)包括X个ADC 52N。另一方面,在仅包括列处理部分81的图21的单列图像传感器2中,列处理部分81包括2X个ADC。

[0345] 与仅包括列处理部分81的图21的单列图像传感器2相比,包括两个列处理部分23N和23S的图2的多列图像传感器2在电路尺寸上可较大。另一方面,考虑到分别在列处理部分23N和23S中的ADC 52N和52S的数量为X,与包括2X个ADC的图21的单列图像传感器2相比,由于在ADC 52N之间以及在ADC 52S之间的足够的空间,所以容易设计图2的多列图像传感器2。

[0346] 另一方面,考虑到列处理部分81包括2X个ADC,与其中列处理部分23N和23S分别包括X个ADC 52N和52S的图2的多列图像传感器2相比,由于在其中的ADC之间没有足够的空间,所以难以设计图21的单列图像传感器2。然而,与包括两个列处理部分23N和23S的图2的多列图像传感器2相比,仅具有用于像素信号的AD转换列处理部分81的图21的单列图像传感器2在电路尺寸上可较小。

[0347] 尽管已经详细地描述了本公开,但是上述描述在各个方面都是说明性的而并非限制性的。应理解,在不背离本公开的范围的情况下,可涉及很多其他修改和变更。

[0348] 在实施方式中,描述了共享像素单元41为 $2 \times 2$ 或 $2 \times 4$ 阵列的情况。共享像素单元41并不限于 $2 \times 2$ 或 $2 \times 4$ 阵列,并且可以是任何其他阵列。

[0349] 而且,在实施方式中,滤色器图案由拜耳滤波器阵列为例,但是滤色器图案并不限于拜耳滤波器阵列。

[0350] 而且,在实施方式中,同时从位于两个共享像素行上的共享像素单元41中读取像素信号。然而,本公开也适用于同时从位于L(其中,L表示3)个共享像素行上的共享像素单元41中读取像素信号的情况。

[0351] 如果这样的话,预期像素访问部分11包括相对于一列共享像素单元41的L个列信号线。而且,为了对同时进行像素信号读取的L个共享像素行不同地执行访问控制,即,为了单独的访问控制,预期像素访问部分11包括作为不同的R系统的行信号线。

[0352] 本公开适用于具有成像功能的每种电子设备,除了数码照相机之外,包括PC(个人计算机)、移动电话、平板电脑、智能电话、可穿戴式(wearable)照相机等。

[0353] 而且,在该说明书中描述的效果仅作为实例,并且从而可产生其他效果。

[0354] 本公开还可具有以下结构。

[0355] (1)一种图像传感器,包括:

[0356] 像素阵列部分,被配置为包括排布成二维阵列的两个或更多个共享像素单元,共

享像素单元均包括通过光电转换输出电信号的多个像素；

[0357] 列处理部分，被配置为处理同时从位于二维阵列中的多行上的共享像素单元中读取的电信号；以及

[0358] 行控制部分，被配置为在不同的行之间不同地执行访问控制，以从共享像素单元的像素中读取电信号。

[0359] (2) 根据(1)所述的图像传感器，其中，

[0360] 共享像素单元的一列与多个列信号线连接，并且

[0361] 从共享像素单元中读取的电信号经由列信号线供应至所述列处理部分。

[0362] (3) 根据(2)所述的图像传感器，其中，

[0363] 列处理部分设置在列信号线的一端侧和另一端侧上。

[0364] (4) 根据(3)所述的图像传感器，其中，

[0365] 共享像素单元的一列与两个列信号线连接，

[0366] 两个列信号线的其中一个连接至位于采用奇数的任何行上的共享像素单元，

[0367] 两个列信号线中的另一个连接至位于采用偶数的任何行上的共享像素单元，

[0368] 列处理部分包括AD转换部分，该AD转换部分被配置为对从位于奇数行和偶数行的每一个上的不同列中的共享像素单元中同时读取的电信号执行AD(模数)转换，

[0369] 设置在列信号线的一个端侧上的列处理部分

[0370] 包括与共享像素单元的列数一样多的AD转换部分，并且

[0371] 对来自奇数行上的共享像素单元的电信号执行模数转换，经由两个列信号线的其中一个供应电信号，并且

[0372] 行控制部分执行用于从位于奇数行上的共享像素单元与位于偶数行上的共享像素单元之间的不同位置中的像素中读取电信号的访问控制。

[0373] (5) 根据(1)到(4)中任一项所述的图像传感器，其中，

[0374] 在每个共享像素单元中的像素共享FD(浮置扩散)，并且

[0375] 通过执行用于从共享FD的两个或更多个像素中同时读取电信号的访问控制，行控制部分从共享像素单元中读取相加信号，通过在FD中将同时从所述两个或更多个像素中读取的电信号相加在一起获得相加信号。

[0376] (6) 根据(5)所述的图像传感器，其中，

[0377] 行控制部分执行访问控制以执行FD相加，通过FD相加，使得在具有通过列处理部分处理的值的像素之间的垂直间隔大致均匀。

[0378] (7) 根据(1)到(6)中任一项所述的图像传感器，其中，

[0379] 行控制部分还在位于一行上的不同列之间不同地执行访问控制。

[0380] (8) 根据(4)到(6)中任一项所述的图像传感器，其中，

[0381] 通过执行用于同时从位于多行上并且连接至任一个列信号线的共享像素单元中读取电信号的访问控制，行控制部分在列信号线上将同时从共享像素单元中读取的电信号加在一起，以供应至列处理部分。

[0382] (9) 根据(2)所述的图像传感器，其中，

[0383] 列处理部分

[0384] 设置在列信号线的一个端侧上，并且

[0385] 包括AD转换部分,该AD转换部分对同时从位于多个行上的不同列中的共享像素单元中读取的电信号执行AD(模数)转换,AD转换部分被设置为与通过将共享像素单元的列数乘以行数所获得的乘积一样多。

[0386] (10) 根据(2)所述的图像传感器,其中,

[0387] 利用与列处理部分并联的多个电容器以及选择哪个电容器与列信号线连接的开关,通过用于同时从位于多个行上的共享像素单元中读取电信号的访问控制,行控制部分对同时从位于多个行上的共享像素单元中读取的电信号执行加权加算以供应至列处理部分,通过经由连接至列信号线的电容器供应同时从位于多个行上的共享像素单元中读取的电信号来执行该加权加算。

[0388] (11)一种控制方法,包括:

[0389] 在图像传感器中,该图像传感器包括:

[0390] 像素阵列部分,被配置为包括排布成二维阵列的两个或更多个共享像素单元,共享像素单元分别包括通过光电转换输出电信号的多个像素;以及

[0391] 列处理部分,被配置为处理同时从二维阵列中的多行上的共享像素单元中读取的电信号;

[0392] 在不同的行之间不同地执行访问控制,以从共享像素单元中的像素中读取电信号。

[0393] (12)一种电子设备,包括:

[0394] 光学系统,被配置为聚集光;以及

[0395] 图像传感器,被配置为通过接收光来捕捉图像,该图像传感器具有

[0396] 像素阵列部分,被配置为包括排布成二维阵列的两个或更多个共享像素单元,共享像素单元分别包括通过光电转换输出电信号的多个像素;

[0397] 列处理部分,被配置为处理同时从二维阵列中的多个行上的共享像素单元中读取的电信号;以及

[0398] 行控制部分,被配置为在不同的行之间不同地执行访问控制,以从共享像素单元中的像素中读取电信号。

[0399] 本领域的技术人员应理解,可进行各种修改、组合、次组合和变更,只要它们落在所附权利要求或其等同物的范围内。



图1

2

图像传感器



图2



图3



图4



图5



图6



图7



图8



图9



图10



图11



图12



图13



图14



图15



图16



图17



图18



图19



图20

~2



图21