

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第6部門第3区分

【発行日】平成29年11月2日(2017.11.2)

【公開番号】特開2015-69651(P2015-69651A)

【公開日】平成27年4月13日(2015.4.13)

【年通号数】公開・登録公報2015-024

【出願番号】特願2014-194063(P2014-194063)

【国際特許分類】

G 06 F 3/06 (2006.01)

【F I】

G 06 F 3/06 3 0 4 E

G 06 F 3/06 3 0 1 C

G 06 F 3/06 3 0 1 F

【手続補正書】

【提出日】平成29年9月20日(2017.9.20)

【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

コンピュータ読み取り可能な命令を保存するメモリと；

前記命令を実行するよう構成された1つ又は複数のプロセッサとを備え； 前記プロセッサは、

ミラーリングが適用される複数のストレージ装置の少なくとも1つを速いストレージ装置として設定し、

ホストから書き込み要請されたデータへの命令を含む、第1書き込みコマンドを前記速いストレージ装置に送信し、

ホストメモリ内に保存されたデータの前記ホストから書き込み要請されたデータにメモリロックを設定し、前記メモリロックされた前記データが前記複数のストレージ装置へ書き込まれた後に前記メモリロックを解除し、

前記複数のストレージ装置の1つへの前記要請されたデータの書き込みについての情報に基づいて、前記第1書き込みコマンドを受信していなかったストレージ装置に対して、前記要請されたデータのためにトリムコマンドを送信することを特徴とするデータミラーリング制御装置。

【請求項2】

前記1つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、

前記プロセッサは、さらに、前記書き込みコマンドに応答する書き込み完了速度に基づいて、前記速いストレージ装置を設定するよう構成されていることを特徴とする、請求項1に記載のデータミラーリング制御装置。

【請求項3】

前記1つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、

前記プロセッサは、さらに、前記要請されたデータが前記速いストレージ装置に書き込まれた後に、前記ホストに前記要請されたデータが書き込まれたことを示す書き込み完了メッセージを送信するよう構成されていることを特徴とする、請求項1に記載のデータミラーリング制御装置。

【請求項4】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、前記プロセッサは、さらに、前記速いストレージ装置を周期的又は非周期的に変更するよう構成されていることを特徴とする、請求項 1 に記載のデータミラーリング制御装置。

#### 【請求項 5】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、前記プロセッサは、さらに、前記速いストレージ装置が変更されると、前記メモリロックされたデータに対する前記第 1 書き込みコマンドを新しい速いストレージ装置へ送信するよう構成されていることを特徴とする、請求項 4 に記載のデータミラーリング制御装置。

#### 【請求項 6】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、前記プロセッサは、さらに、前記速いストレージ装置を変更する条件が満たされていると決定したとき、前記メモリロックされたデータへの前記第 1 書き込みコマンドを第 1 ストレージ装置へ送信し、前記第 1 ストレージ装置が前記メモリロックした前記データの書き込み完了したとき、前記第 1 ストレージ装置を前記速いストレージ装置として設定することにより前記速いストレージ装置を変更するよう構成されていることを特徴とする、請求項 4 に記載のデータミラーリング制御装置。

#### 【請求項 7】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、前記プロセッサは、さらに、前記速いストレージ装置が故障したとき、前記メモリロックされたデータへの前記第 1 書き込みコマンドを故障していない他のストレージ装置へ送信するよう構成されていることを特徴とする、請求項 1 に記載のデータミラーリング制御装置。

#### 【請求項 8】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、前記プロセッサは、さらに、前記ホストに欠陥があるとき、前記複数のストレージ装置の各々に保存されているデータが同一であるか否かを決定し、保存されているデータが同一でなかったときには、前記速いストレージ装置に保存されているデータに基づいて前記複数のストレージ装置の中で前記速いストレージ装置として設定されていない 1 つ又は複数の他のストレージ装置に書き込みコマンドを送信するよう構成されていることを特徴とする、請求項 1 に記載のデータミラーリング制御装置。

#### 【請求項 9】

前記複数のストレージ装置は少なくとも 1 つのハードデスクドライブ (HDD) であり、前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、前記プロセッサは、さらに、前記 HDD が前記速いストレージ装置として設定されたミラーリングストレージ装置であれば、前記ホストによりランダムに書き込むよう要請されたデータへの命令を含むランダム書き込みコマンドを前記ホストにより順次に書き込むように要請されたデータへの命令を含む順次書き込みコマンドに変換し、前記順次書き込みコマンドを前記 HDD に送信するように構成されていることを特徴とする、請求項 1 に記載のデータミラーリング制御装置。

#### 【請求項 10】

コンピュータ読み取り可能な命令を保存するメモリと；  
前記命令を実行するよう構成された 1 つ又は複数のプロセッサとを備え；  
前記プロセッサは、  
ホストより書き込み要請されたデータの書き込みコマンドを複数のミラーリングストレージ装置へ送信し、前記要請されたデータが前記複数のミラーリングストレージの 1 つに書き込まれた後に、前記ホストへ前記要請されたデータの書き込み完了メッセージを送信し；  
前記要請されたデータの前記複数のミラーリングストレージ装置の 1 つへの書き込みに

関する情報に基づいて、前記要請されたデータの前記書き込みコマンドを受信していなかったストレージ装置へトリムコマンドを送信するよう構成されていることを特徴とするデータミラーリング制御装置。

【請求項 1 1】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、

前記 1 つ又は複数のプロセッサは、さらに、前記複数のミラーリングストレージ装置の少なくとも 1 つを速いストレージ装置として設定し；前記速いストレージ装置を周期的又は非周期的に変更し；前記ホストにより書き込み要請されたデータの前記書き込みコマンドを前記速いストレージ装置へ送信するよう構成されていることを特徴とする、請求項 1 0 に記載のデータミラーリング制御装置。

【請求項 1 2】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、

前記 1 つ又は複数のプロセッサは、さらに、前記速いストレージ装置が前記複数のミラーリングストレージ装置の第 1 の装置から前記ミラーリングストレージ装置の異なる 1 つに変更されると、

前記要請されたデータの以前の速いストレージ装置への書き込みに関する情報に基づいて新しい速い装置へトリムコマンドを送信するよう構成されていることを特徴とする、請求項 1 1 に記載のデータミラーリング制御装置。

【請求項 1 3】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、

前記 1 つ又は複数のプロセッサは、さらに、前記速いストレージ装置が前記複数のミラーリングストレージ装置の第 1 の装置から前記複数のミラーリングストレージ装置の異なる 1 つに変更されると、ガーベジコレクションコマンドを前記速いストレージ装置ではなくなったストレージ装置に送信するよう構成されていることを特徴とする、請求項 1 2 に記載のデータミラーリング制御装置。

【請求項 1 4】

コンピュータ読み取り可能な命令を保存するメモリと；

前記命令を実行するよう構成された 1 つ又は複数のプロセッサとを備え；

前記プロセッサは、

ホストからの書き込み要請に応答して複数のミラーリングストレージ装置に第 1 書き込みコマンドを送信し、前記第 1 書き込みコマンドは前記複数のミラーリングストレージ装置に対し要請されたデータを保存するよう指令するものであり、

前記要請されたデータは、ホストに保存された第 1 データであり、前記書き込み要請は、前記第 1 データを前記複数のミラーリングストレージ装置の少なくとも 1 つに書き込む要請を示すものであり；

前記書き込み要請に応答して、前記ホストにおいて前記第 1 データにメモリロックを設定し、前記第 1 データが前記複数のミラーリングストレージ装置への書き込みに応答して、前記ホストにおける前記第 1 データへの前記メモリロックを解除するよう構成されていることを特徴とするデータミラーリング制御装置。

【請求項 1 5】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、

前記 1 つ又は複数のプロセッサは、さらに、前記第 1 ミラーリングストレージ装置が前記第 1 データの書き込みを完了したことを示す書き込み完了メッセージを受信した後に、前記複数のミラーリングストレージ装置の第 1 の装置に第 2 の書き込みコマンドを送信するよう構成されており、前記第 1 ミラーリングストレージ装置は、前記複数のミラーリングストレージ装置の中で、前記第 1 データの書き込みを、残った複数のミラーリングストレージ装置に対比して時間的に最も早いポイントで完了したストレージ装置であることを特徴とする、請求項 1 4 に記載のデータミラーリング制御装置。

【請求項 1 6】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するよう構成されており、

前記 1 つ又は複数のプロセッサは、さらに、前記第 1 書き込みコマンドを受信したがディスエーブルされていない前記複数のミラーリングストレージ装置の中からすべての装置の前記第 1 データの書き込みの完了の決定に応答して、

前記ホストでの前記第 1 データへの前記メモリロックを解除するように構成されていることを特徴とする、請求項 1 4 に記載のデータミラーリング制御装置。

【請求項 1 7】

前記 1 つ又は複数のプロセッサは、複数の命令を実行するように構成されており、

前記 1 つ又は複数のプロセッサは、さらに、前記要請されたデータの前記書き込みコマンドを前記要請されたデータの前記書き込みコマンドを受信していないストレージ装置へ送信するよう構成されていることを特徴とする、請求項 1 0 に記載のデータミラーリング制御装置。