

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第3区分

【発行日】平成26年9月4日(2014.9.4)

【公表番号】特表2013-515394(P2013-515394A)

【公表日】平成25年5月2日(2013.5.2)

【年通号数】公開・登録公報2013-021

【出願番号】特願2012-544832(P2012-544832)

【国際特許分類】

H 03M 3/02 (2006.01)

H 03M 7/32 (2006.01)

H 03M 1/78 (2006.01)

【F I】

H 03M 3/02

H 03M 7/32

H 03M 1/78

【手続補正書】

【提出日】平成26年7月15日(2014.7.15)

【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

離散時間量子化信号を連続時間連続可変信号に変換する装置であって、時間及び値に関して離散的な入力信号を受け入れる入力線と、

前記入力線に結合された複数の処理ブランチであって、各処理ブランチが、(a)離散時間ノイズシェーピング/量子化回路、(b)前記離散時間ノイズシェーピング/量子化回路の出力に結合されたマルチビット-可変レベル信号変換器、(c)前記マルチビット-可変レベル信号変換器の出力に結合されたアナログ・バンドパスフィルタを含む、複数の処理ブランチと、

前記複数の処理ブランチの各々における前記アナログ・バンドパスフィルタの出力に結合された加算器と、

を備え、

前記複数の処理ブランチのうちの異なる処理ブランチにおける前記離散時間ノイズシェーピング/量子化回路は、異なる周波数で変換雑音周波数応答最小値を有し、

前記離散時間ノイズシェーピング/量子化回路の各々は、同一の処理ブランチにおける前記アナログ・バンドパスフィルタにより選択された周波数帯域に対応する変換雑音周波数応答最小値を有する

ことを特徴とする装置。

【請求項2】

前記複数の処理ブランチの各々における前記離散時間ノイズシェーピング/量子化回路は、

入力と、

前記離散時間ノイズシェーピング/量子化回路の前記入力に結合された第1の入力、第2の入力及び出力を有する第2の加算器と、

信号のビット幅分解能を低下し、前記第2の加算器の前記出力に結合された入力を有し、且つ前記離散時間ノイズシェーピング/量子化回路の前記出力に結合された出力を有す

る量子化回路と、

前記量子化回路の前記出力に結合された入力及び前記第2の加算器の前記第2の入力に結合された出力を有するフィードバックループフィルタと、

を備えることを特徴とする請求項1に記載の装置。

【請求項3】

前記量子化回路の前記入力は、前記量子化回路の前記入力及び前記出力の双方が前記フィードバックループフィルタを介して前記加算器の前記第2の入力に結合されるように前記フィードバックループフィルタの前記入力に結合されることを特徴とする請求項2に記載の装置。

【請求項4】

前記量子化回路の前記出力は少なくとも4ビットを含むことを特徴とする請求項2記載の装置。

【請求項5】

前記複数の処理プランチのうちの少なくとも1つに対して、請求項2に記載の構成全体が複数の並列バスにわたり複製され、前記並列バスの各々は前記離散時間ノイズシェーピング/量子化回路により出力される完全な信号の異なるサブサンプリング位相を生成することを特徴とする請求項2に記載の装置。

【請求項6】

前記複数の処理プランチの各々における前記フィードバックループフィルタは、複数の零点を含む変換雑音伝達関数を有し、前記零点のいずれも他の零点と等しくないことを特徴とする請求項2に記載の装置。

【請求項7】

前記零点の各々は、6ビット以下で表される前記フィードバックループフィルタの設定可能なパラメータにより生成されることを特徴とする請求項6に記載の装置。

【請求項8】

前記フィードバックループフィルタは、前記複数の処理プランチにわたり同一の構造を有するが、少なくとも1つの設定可能なパラメータに対して異なる値を有することを特徴とする請求項2に記載の装置。

【請求項9】

前記複数の処理プランチのうちの少なくとも1つは、前記複数の処理プランチのうちの当該少なくとも1つにおける前記マルチビット-可変レベル信号変換器の倍率パラメータの不完全性を補償するために非線形ビットマッピングを含むことを特徴とする請求項2に記載の装置。

【請求項10】

前記非線形ビットマッピングは、出力変換雑音を最小限にする誤差計測値に基づいて動的に調整されることを特徴とする請求項9に記載の装置。

【請求項11】

前記複数の処理プランチの各々における前記マルチビット-可変レベル信号変換器は、重み付き抵抗器の回路網、重み付き電圧源の回路網又は重み付き電流源の回路網のうちの少なくとも1つを含むことを特徴とする請求項1に記載の装置。

【請求項12】

前記入力線に結合された入力と前記処理プランチに結合された出力とを有するデジタル・プリディストーション線形フィルタを更に備え、前記デジタル・プリディストーション線形フィルタは、前記処理プランチにおける前記アナログ・バンドパスフィルタの組み合わせ伝達関数を表す合成伝達関数と畳み込まれる場合に少なくともほぼオールパス応答を生成する伝達関数を有することを特徴とする請求項1に記載の装置。

【請求項13】

前記デジタル・プリディストーション線形フィルタは、ポリフェーズ構造として実現され、サブサンプリング位相毎に、前記デジタル・プリディストーション線形フィルタ全体のクロックレートの約数であるクロックレートで動作する部分構造を含むことを特徴とす

る請求項 1 2 に記載の装置。

【請求項 1 4】

前記デジタル・プリディストーション線形フィルタは、フィードフォワード成分及びフィードバック成分の双方を含むことを特徴とする請求項 1 2 に記載の装置。

【請求項 1 5】

前記アナログ・バンドパスフィルタは、バターワース、ベッセル及び橢円フィルタ構造のうちの少なくとも 1 つを含むことを特徴とする請求項 1 に記載の装置。

【請求項 1 6】

前記複数の処理ブランチの各々における前記離散時間ノイズシェーピング / 量子化回路は、ポリフェーズ構造として実現され、前記離散時間ノイズシェーピング / 量子化回路全体により出力される完全な信号の対応する種々のサブサンプリング位相を生成する別個の並列な部分構造を含むことを特徴とする請求項 1 に記載の装置。

【請求項 1 7】

前記部分構造の出力は、少なくとも 1 つのマルチブレクサを使用して单一の合成出力に組み合わされることを特徴とする請求項 1 6 に記載の装置。

【請求項 1 8】

前記部分構造の出力は、少なくとも 1 つの加算演算と少なくとも 1 つの遅延演算とを含む手段を使用して、連続時間信号として单一の合成出力に組み合わされることを特徴とする請求項 1 6 に記載の装置。

【請求項 1 9】

前記部分構造の出力は、加算演算を含む手段と共に逆移動平均フィルタを使用して单一の合成出力に組み合わされることを特徴とする請求項 1 6 に記載の装置。

【請求項 2 0】

離散時間量子化信号を連続時間連続可変信号に変換する装置であって、

時間及び値に関して離散的な入力信号を受け入れる入力線と、

前記入力線に結合された入力を有し、複数の並列バスを有する離散時間ノイズシェーピング / 量子化回路であって、前記複数の並列バスの各々が前記離散時間ノイズシェーピング / 量子化回路により出力される完全な信号の異なるサブサンプリング位相を生成する離散時間ノイズシェーピング / 量子化回路と、

前記離散時間ノイズシェーピング / 量子化回路の出力に結合されたマルチビット - 可変レベル信号変換器と、

前記マルチビット - 可変レベル信号変換器の出力に結合されたアナログ・バンドパスフィルタと、

を備え、

前記複数の並列バスのうちの所与の 1 つの現在の出力は、前記入力線から結合された信号サンプルと、前記所与の並列バスにおいて生成された信号サンプルと、他の並列バスからの過去の出力サンプルとの関数であり、

前記離散時間ノイズシェーピング / 量子化回路は、前記アナログ・バンドパスフィルタにより選択された周波数帯域に対応する変換雑音周波数応答最小値を有することを特徴とする装置。

【請求項 2 1】

前記複数の並列バスの各々は、

入力と、

前記離散時間ノイズシェーピング / 量子化回路の入力に結合された第 1 の入力、第 2 の入力及び出力を有する加算器と、

信号のビット幅分解能を低下し、前記加算器の前記出力に結合された入力及び出力を有する量子化回路と、

前記量子化回路の前記出力に結合された入力及び前記加算器の前記第 2 の入力に結合された出力を有するフィードバックループフィルタと、

を備えることを特徴とする請求項 2 0 に記載の装置。

**【請求項 2 2】**

前記複数の並列バスの各々における前記フィードバックループフィルタは、複数の零点を含む変換雑音伝達関数を有し、前記零点のいずれも他の零点と等しくないことを特徴とする請求項 2 1 に記載の装置。

**【請求項 2 3】**

前記複数の並列バスの各々は、前記マルチビット - 可変レベル信号変換器の倍率パラメータの不完全性を補償するために非線形ビットマッピングを含むことを特徴とする請求項 2 0 に記載の装置。

**【請求項 2 4】**

前記非線形ビットマッピング機能は、出力変換雑音を最小限にする誤差計測値に基づいて動的に調整されることを特徴とする請求項 2 3 に記載の装置。

**【請求項 2 5】**

前記複数の並列バスの出力は、少なくとも 1 つのマルチプレクサを使用して单一の出力に組み合わされることを特徴とする請求項 2 0 に記載の装置。

**【請求項 2 6】**

前記複数の並列バスの出力は、少なくとも 1 つの加算演算と少なくとも 1 つの遅延演算とを含む手段を使用して、連続時間信号として单一の出力に組み合わされることを特徴とする請求項 2 0 に記載の装置。

**【請求項 2 7】**

前記複数の並列バスの出力は、加算演算を含む手段と共に逆移動平均フィルタを使用して单一の合成出力に組み合わされることを特徴とする請求項 2 0 に記載の装置。

**【請求項 2 8】**

前記複数の並列バスの各々の出力は、前記複数の並列バスのうちの他の並列バスにおいて生成されたいずれの現在の信号にも依存しないことを特徴とする請求項 2 0 に記載の装置。

**【請求項 2 9】**

離散時間量子化信号を連続時間連続可変信号に変換する装置であって、時間及び値に関して離散的な入力信号を受け入れる入力線と、前記入力線に結合された第 1 の入力、第 2 の入力及び出力を有する加算器と、前記加算器の前記出力に結合されたマルチビット - 可変レベル信号変換器と、前記マルチビット - 可変レベル信号変換器の出力に結合されたアナログ・バンドパスフィルタと、

前記加算器の前記出力に結合された入力を有し、出力を更に有し、且つ入力においてマルチビット信号の種々のビットを種々のマルチビットファクタで倍率変更する非線形ビットマッピング部と、

前記非線形ビットマッピング部の前記出力に結合された入力及び前記加算器の前記第 2 の入力に結合された出力を有するフィードバックループフィルタと、を備えることを特徴とする装置。

**【請求項 3 0】**

前記マルチビット - 可変レベル信号変換器における対応するビット不整合を近似するように前記種々のマルチビットファクタが選択されることを特徴とする請求項 2 9 に記載の装置。

**【請求項 3 1】**

入力において信号強度を測定するセンサを更に備え、前記種々のマルチビットファクタは、前記センサにより測定された前記信号強度を最小にするように動的に調整されることを特徴とする請求項 2 9 に記載の装置。

**【請求項 3 2】**

前記センサの前記入力は、前記アナログ・バンドパスフィルタの前記出力に結合されることを特徴とする請求項 3 1 に記載の装置。

**【請求項 3 3】**

信号のビット幅分解能を低下させ、前記加算器の前記出力に結合された入力を有するとともに、前記マルチビット - 可変レベル信号変換器の前記入力に結合され且つ前記非線形ビットマッピング部を介して前記フィードバックループフィルタの前記入力にも結合された出力を有する、量子化回路を更に備えることを特徴とする請求項 2 9 に記載の装置。

【請求項 3 4】

前記量子化回路の前記入力は、前記量子化回路の前記入力及び前記非線形ビットマップ出力の双方が前記フィードバックループフィルタを介して前記加算器の前記第 2 の入力に結合されるように前記フィードバックループフィルタの前記入力に更に結合されることを特徴とする請求項 3 3 に記載の装置。