

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第2区分

【発行日】平成29年4月6日(2017.4.6)

【公開番号】特開2014-179618(P2014-179618A)

【公開日】平成26年9月25日(2014.9.25)

【年通号数】公開・登録公報2014-052

【出願番号】特願2014-51606(P2014-51606)

【国際特許分類】

H 01 L 21/8246 (2006.01)

H 01 L 27/105 (2006.01)

H 01 L 29/82 (2006.01)

H 01 L 43/08 (2006.01)

G 11 C 11/15 (2006.01)

【F I】

H 01 L 27/10 4 4 7

H 01 L 29/82 Z

H 01 L 43/08 Z

G 11 C 11/15 1 4 0

【手続補正書】

【提出日】平成29年3月1日(2017.3.1)

【手続補正1】

【補正対象書類名】特許請求の範囲

【補正対象項目名】全文

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

複数のメモリアレイタイル(MATs)と、

前記複数のメモリアレイタイルと共に読み出し動作及び書き込み動作を制御する中間回路と、

前記複数のメモリアレイタイルの一部分に各々対応する複数のグローバルビットラインと、

前記読み出し動作及び前記書き込み動作のために前記複数のグローバルビットラインの一部分を選択し、駆動するグローバル回路と、を含み、

前記複数のメモリアレイタイルは、各々複数のビットライン、複数のワードライン、及び複数の磁気格納セルを含み、

前記複数の磁気格納セルの各々は、少なくとも1つの磁気接合、少なくとも1つの選択装置、及び前記少なくとも1つの磁気接合に隣接するスピントラニッシュ活性層の少なくとも一部を含み、

前記スピントラニッシュ活性層の少なくとも一部には少なくとも1つのスピントラニッシュ電流を前記スピントラニッシュ活性層の少なくとも一部を通じて通過させることによって、スピントラニッシュトルクが加えられ、

前記少なくとも1つの磁気接合は、前記少なくとも1つの磁気接合を通じて駆動された少なくとも1つの書き込み電流及び前記スピントラニッシュ活性層の少なくとも一部に提供される少なくとも1つのスピントラニッシュ電流を利用してプログラムされ、

前記複数のビットライン及び前記複数のワードラインは、前記複数の磁気メモリセルに対応する磁気メモリ。

【請求項2】

前記少なくとも 1 つの磁気接合は、各々基準層、非磁気空間層、及び自由層を含み、前記自由層は、磁気的であり、

前記非磁気空間層は、前記基準層及び前記自由層の間に位置し、

前記スピン軌道 S O 相互作用活性層の少なくとも一部は、前記自由層に隣接する請求項 1 に記載の磁気メモリ。

#### 【請求項 3】

前記メモリアレイタイルの各々は、複数の共通バスを含み、

前記複数の共通バスの各々は、前記複数の磁気接合の一部に接続され、前記スピン軌道 S O 相互作用活性層の一部を含み、前記スピン軌道電流を伝送する請求項 1 に記載の磁気メモリ。

#### 【請求項 4】

前記スピン軌道電流は、プリコンディショニング ( preconditioning ) 電流である請求項 3 に記載の磁気メモリ。

#### 【請求項 5】

前記プリコンディショニング電流は、前記複数の磁気接合の一部に書き込まれるデータに基盤方向を有する両方向電流である請求項 4 に記載の磁気メモリ。

#### 【請求項 6】

前記プリコンディショニング電流は、一方向電流である請求項 4 に記載の磁気メモリ。

#### 【請求項 7】

前記複数の共通バスは、複数のソースラインに対応し、

前記複数のワードラインは、前記複数の選択装置及び前記複数の選択装置に接続された前記複数のビットラインに接続された請求項 3 に記載の磁気メモリ。

#### 【請求項 8】

複数のメモリアレイタイルと、

少なくとも 1 つの磁気接合と、

中間回路と、

複数のグローバルビットラインと、

グローバル回路と、を含み、

前記複数のメモリアレイタイルの各々は、複数の磁気格納セル、複数のビットライン、複数のワードライン、及びプリコンディショニング ( preconditioning ) 電流を伝送するための複数の共通バスを含み、

前記複数の磁気格納セルの各々は、少なくとも 1 つの磁気接合、少なくとも 1 つの選択装置、及び前記少なくとも 1 つの磁気接合に隣接するスピン軌道相互作用 S O 活性層を含み、

前記スピン軌道相互作用 S O 活性層の少なくとも一部は、前記プリコンディショニング電流を前記スpin軌道相互作用 S O 活性層の前記少なくとも一部を通じて通過させることによって、前記少なくとも 1 つの磁気接合にスpin軌道相互作用を加え、

前記複数の共通バスの各々は、前記複数の磁気接合の一部と接続され、前記プリコンディショニング電流を通過させるために前記スpin軌道相互作用 S O 活性層の前記一部を含み、

プログラム可能である前記少なくとも 1 つの磁気接合は、前記少なくとも 1 つの磁気接合を通じて駆動される少なくとも 1 つの書き込み電流及び前記スpin軌道相互作用 S O 活性層の前記少なくとも一部に提供される前記プリコンディショニング電流を利用し、

前記複数のビットライン及び前記複数のワードラインは、前記複数の磁気格納セルに対応し、

前記中間回路は、前記複数のメモリアレイタイルでの読み出し動作及び書き込み動作を制御し、前記中間回路は、中間駆動及び感知回路とローカルデコーディング回路とをさらに含み、

前記複数のグローバルビットラインの各々は、前記複数のメモリアレイタイルの一部に対応し、前記複数のグローバルビットラインは、第 1 抵抗を有し、前記複数のワードライ

ンは、第2抵抗を有し、前記複数のビットラインは、第3抵抗を有し、前記第1抵抗は、前記第2及び第3抵抗より小さく、

前記グローバル回路は、読み出し動作及び書き込み動作のために前記複数のグローバルビットラインの一部を選択し、駆動する磁気メモリ。

#### 【請求項9】

複数のメモリアレイタイルを提供する段階と、

前記複数のメモリアレイタイルでの読み出し動作及び書き込み動作を制御するために中間回路を提供する段階と、

各々前記複数のメモリアレイタイルに対する複数のグローバルビットラインを提供する段階と、

前記読み出し動作及び前記書き込み動作のために前記複数のグローバルビットラインの一部を選択し、駆動するグローバル回路を提供する段階と、を含み、

前記複数のメモリアレイタイルの各々は、複数のビットライン、複数のワードライン、及び複数の磁気格納セルを含み、

前記複数の磁気格納セルの各々は、少なくとも1つの磁気接合、少なくとも1つの選択装置及び前記少なくとも1つの磁気接合に隣接するスピントラップ活性層を含み、

前記スピントラップ活性層の少なくとも一部は、スピントラップ活性層を前記スピントラップ活性層の前記少なくとも一部を通じて通過されることによって、前記少なくとも1つの磁気接合の一部にスピントラップ活性層を駆動する段階と、

プログラム可能である前記少なくとも1つの磁気接合は、前記少なくとも1つの磁気接合を通じて駆動される少なくとも1つの書き込み電流及び前記スピントラップ活性層の前記少なくとも一部に提供される前記スピントラップ活性層を駆動する段階と、

前記複数のビットライン及び前記複数のワードラインは、前記複数の磁気格納セルに対応する磁気メモリを提供する方法。

#### 【請求項10】

複数の磁気接合を含む磁気メモリのプログラム方法において、

前記複数の磁気接合の各々は、磁化可能であるデータ格納層を含み、前記方法は、

複数のメモリアレイタイルの中で少なくとも1つのメモリアレイタイル内の複数の共通バスの中で少なくとも1つの共通バスを通じてプリチャージ電流を駆動する段階と、

少なくとも1つの選択された磁気メモリセルの少なくとも1つの磁気接合を通じて少なくとも1つの書き込み電流を駆動する段階と、を含み、

前記複数のメモリアレイ他これらの各々は、複数の共通バス、複数のビットライン、複数のワードライン、及び複数の磁気格納セルを含み、

前記複数の共通バスの各々は、前記磁気接合に隣接する少なくとも1つのスピントラップ活性層を含み、

前記複数の磁気格納セルの各々は、少なくとも1つの磁気接合、少なくとも1つの選択装置、及び前記磁気接合に隣接するスピントラップ活性層の少なくとも一部を含み、

前記スピントラップ活性層の少なくとも一部は、プリコンディショニング電流を前記スピントラップ活性層の前記少なくとも一部を通じて通過されることによって、前記磁気接合の少なくとも一部にスピントラップ活性層を駆動する段階と、

プログラム可能である前記少なくとも1つの磁気接合は、前記少なくとも1つの磁気接合を通じて駆動される少なくとも1つの書き込み電流及び前記スピントラップ活性層の前記少なくとも一部に提供される前記プリコンディショニング電流を利用し、

前記複数のビットライン及び前記複数のワードラインは、前記複数の磁気格納セルに対応し、

前記複数の共通バスの中で前記少なくとも1つの共通バスは、前記複数の磁気格納セルの中で前記少なくとも1つの選択された磁気格納セルに対応する磁気メモリのプログラム方法。