

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第5327824号  
(P5327824)

(45) 発行日 平成25年10月30日(2013.10.30)

(24) 登録日 平成25年8月2日(2013.8.2)

(51) Int.Cl.

F 1

G09G 3/36 (2006.01)

G09G 3/36

G02F 1/133 (2006.01)

G02F 1/133 505

G09G 3/20 (2006.01)

G09G 3/20 621B

G09G 3/20 624B

G09G 3/20 624C

請求項の数 2 (全 38 頁)

(21) 出願番号 特願2000-548859 (P2000-548859)  
 (86) (22) 出願日 平成11年5月7日 (1999.5.7)  
 (65) 公表番号 特表2002-514796 (P2002-514796A)  
 (43) 公表日 平成14年5月21日 (2002.5.21)  
 (86) 國際出願番号 PCT/US1999/010115  
 (87) 國際公開番号 WO1999/059127  
 (87) 國際公開日 平成11年11月18日 (1999.11.18)  
 審査請求日 平成18年4月12日 (2006.4.12)  
 審判番号 不服2011-27481 (P2011-27481/J1)  
 審判請求日 平成23年12月20日 (2011.12.20)  
 (31) 優先権主張番号 09/075,472  
 (32) 優先日 平成10年5月8日 (1998.5.8)  
 (33) 優先権主張国 米国(US)

(73) 特許権者 510215606  
 オムニヴィジョン テクノロジーズ イン  
 コーポレイテッド  
 アメリカ合衆国 カリフォルニア州 95  
 054 サンタ クララ バートン ドラ  
 イヴ 4275  
 (74) 代理人 100082072  
 弁理士 清原 義博  
 (72) 発明者 ウォーリー, ダブリュー, スペンサー  
 ザ サード  
 アメリカ合衆国 カリフォルニア 940  
 19, ハーフ ムーン ベイ, コーリ  
 アス アベニュー 311

最終頁に続く

(54) 【発明の名称】飽和電圧と閾値電圧間の変調を達成するための多重ピクセルを備えたディスプレイ

## (57) 【特許請求の範囲】

## 【請求項 1】

複数のピクセル電極、複数の記憶素子、第1の電圧供給端子、第2の電圧供給端子、共通電極、および複数のマルチブレクサを備えるディスプレイ上にマルチビットデータワードを表示する方法であって、該複数のマルチブレクサの各々は、該記憶素子のうちの関連付けられた1つに記憶されたデータビットの値に応答して、該ピクセル電極のうちの関連付けられた1つを該第1の電圧供給端子および該第2の電圧供給端子のうちの1方と選択的に接続し、ここで該方法は、第1の所定の電圧を該第1の電圧供給端子に、第2の所定の電圧を該第2の電圧供給端子に、そして第3の所定の電圧を該共通電極に有効な状態とする工程と、該マルチビットデータワードの各ビットを該記憶素子に連続的に書き込む工程と、該ビットの各々を、該ビットの各々の位に依存する期間の間、該記憶素子中に残留させる工程と、を包含し、

前記第1の所定の電圧と前記第2の所定の電圧が前記ディスプレイの論理レベルから独立し、前記ディスプレイが液晶ディスプレイであり、前記第1の所定の電圧と前記第3の所定の電圧との差が液晶セルの飽和電圧に対応し、前記第2の所定の電圧と前記第3の所定の電圧との差が当該液晶セルの閾値電圧に対応し、第4の所定の電圧を前記共通電極に有効な状態とする工程と、前記記憶素子に書き込まれた前記マルチビットデータワードの各ビットの相補ビットを前記記憶素子に書き込む工程と、該マルチビットデータワードの各ビットの該相補ビットを該ビットの各々の位に依存する期間の間、該記憶素子中に残留させる工程と、をさらに包含する

ことを特徴とする方法。

【請求項 2】

ディスプレイ駆動回路に請求項 1 に記載の工程を行わせるためのプログラムを備えるコンピュータに実行させるためのプログラムを記録したコンピュータ読み取り可能な記録媒体。

【発明の詳細な説明】

【0001】

(発明の背景)

(発明の分野)

本発明は、一般に電子ドライバ回路に関し、さらに詳細には、液晶ディスプレイにおけるピクセル電極の飽和電圧と閾値電圧との間の変調を達成する所定の電圧を多重化することにより、ディスプレイを駆動する新規な回路および方法に関する。 10

【0002】

(背景技術の説明)

図 1 は、典型的な液晶ディスプレイの単一のピクセルセル 100 を示す。ピクセルセル 100 は、透明共通電極 104 と、ピクセル記憶電極 106 との間に挟まれた液晶層 102 、および記憶素子 108 を含む。記憶素子 108 は、相補型データ入力端子 110 および 112 、データ出力端子 114 、および制御端子 116 を含む。制御端子 116 上の書き込み信号に応答して、記憶素子 108 は、1 対のビット線 (B+ および B- ) 118 および 120 上に 有効な状態とされた相補データ信号 を読み出し、且つ出力端子 114 、および接続されたピクセル電極 106 上にその信号をラッチする。 20

【0003】

液晶層 102 は、そこを通過している光の偏光を回転させ、その回転の度合いは、液晶層 102 にわたる二乗平均 (RMS) 電圧に依存する。偏光を回転させる能力は、反射光の強度を変調するために、以下のように用いられる。入射光ビーム 122 は、偏光子 124 により偏光される。その偏光されたビームは、次に液晶層 102 を通過し、ピクセル電極 106 で反射し、液晶層 102 を再度通過する。液晶層 102 を 2 度通過するこの間に、ビームの偏光は、ピクセル記憶電極 106 上に 有効な状態とされているデータ信号 に依存する量だけ回転させられる。このビームは、次に特定の偏光を有するビームのその部分のみを通過させる偏光子 126 を通過する。よって、偏光子 126 を通過する反射ビームの光度は、液晶層 102 により誘導された偏光回転の量に依存し、また、この偏光回転の量も、ピクセル記憶電極 106 上に 有効な状態とされているデータ信号 に依存している。 30

【0004】

記憶素子 108 は、( 例えば、容量性の ) アナログ式記憶素子または、デジタル式記憶素子 ( 例えば、SRAM ラッチ ) のいずれかであり得る。デジタル式記憶素子の場合、ピクセル記憶電極 106 を駆動する共通の方法は、パルス幅変調 ( PWM ) を介する。 PWM においては、異なるグレースケールレベルが、マルチビットワード ( すなわち、2 進数 ) により表わされる。マルチビットワードは、一連のパルスに変換され、その時間平均の平方自乗平均 ( RMS ) 電圧は、所望のグレースケールレベルを得るために必要なアナログ電圧に対応する。 40

【0005】

例えば、4 ビットの PWM 方式では、フレーム時間 ( グレースケール値が全てのピクセルに書き込まれる時間 ) は、15 の時間間隔に分けられる。各間隔の間、信号 ( ハイ、例えば 5V 、またはロウ、例えば 0V ) が、ピクセル記憶電極 106 上に 有効な状態とされる 。それゆえ、16 ( 0 - 15 ) の異なるグレースケール値が、フレーム時間中に 有効な状態とされた 「ハイ」パルスの数に応じて存在し得る。0 のハイパルスの 有効な状態 は、0 のグレースケール値 ( RMS 0V ) に対応し、一方で、15 のハイパルスの 有効な状態 は、15 のグレースケールレベル ( RMS 5V ) に対応する。ハイパルスの中間の数は、中間のグレースケールレベルに対応する。

【0006】

50

図2は、4ビットのグレースケール値(1010)に対応する一連のパルスを示し、ここで、最上位ビットは、1番左側のビットである。この2値重みつきパルス幅変調の例では、パルスは2値グレースケール値のビットに対応するようにグループ分けされる。具体的には、第1のグループB3は、8個の間隔(23)を含み、値(1010)の最上位のビットに対応する。同様に、グループB2は、その次に上位にあるビットに対応する4個の間隔(22)を含み、グループB1は、その次に上位にあるビットに対応する2個の間隔(21)を含み、グループB0は、最下位のビットに対応する1個の間隔(20)を含む。このグループ分けにより、必要とされるパルスの数は、15から4へと減少され、2値グレースケール値の各ビットに対して1つのパルスとなり、各パルスの幅は関連づけられたビットの位(significance)に対応する。よって、値(1010)において、第1のパルスB3(8個の間隔の幅)はハイであり、第2のパルスB2(4個の間隔の幅)はロウであり、第3のパルスB1(2個の間隔の幅)はハイであり、最後のパルスB0(1個の間隔の幅)はロウである。この一連のパルスは、結果的に最大値(5V)の約、

【0007】

【数1】

$$\sqrt{\frac{2}{3}}$$

10

【0008】

(15個の間隔のうちの10)、すなわち約4.1VであるRMS電圧となる。

【0009】

グレースケールの解像度は、2値グレースケール値にさらなるビットを加えることにより、向上され得る。例えば、8ビットが用いられていれば、フレーム時間は255個の間隔に分けられ、256のグレースケール値を提供することが可能である。一般に、n個のビットに対して、フレーム時間は(2n-1)個の間隔に分けられ、(2n)のグレースケール値をもたらすことが可能である。

30

【0010】

液晶セルは、その全体にわたって印加されたDC電圧に起因するイオンの移動による劣化に影響を受けやすいので、前述のPWM方式は、図3に示すように修正される。フレーム時間は半分に分けられる。前半部分において、PWMデータが、ピクセル記憶電極に有効な状態とされる一方で、共通電極はロウを維持する。フレーム時間の後半部分において、PWMデータの相補データが、ピクセル記憶電極に有効な状態とされる一方で、共通電極はハイを維持する。これにより、正味0VのDC成分が生じ、当業者には周知のとおり、セル全体にわたるRMS電圧を変更することなく、液晶セルの劣化を妨げる。

【0011】

図4は、電気的に制御された複屈折液晶セルの応答曲線を示す。縦軸402は、セルの最大輝度(すなわち、最大光反射)の割合を示し、横軸404は、セル全体にわたるRMS電圧を示す。示されるとおり、最小輝度(暗いピクセル)は、RMS電圧V<sub>tt</sub>で達成される。いくつかの光の波長においては、V<sub>tt</sub>より小さいRMS電圧は、図4に示すとおり、完全に暗くはないピクセルを生じる。他の波長においては、V<sub>tt</sub>より小さい全てのRMS電圧は、暗いピクセルを生じる。V<sub>tt</sub>と、V<sub>sat</sub>との間の曲線部分において、輝度の割合は、RMS電圧の増加とともに、V<sub>sat</sub>で100%の最大輝度が達成されるまで増加する。しかしながら、RMS電圧が、一旦V<sub>sat</sub>を上回ると、RMS電圧の増加とともに、輝度の割合は減少する。

40

【0012】

図5は、8ビット(256個のグレースケール値)のグレースケールシステムのRMS

50

電圧対グレースケール値曲線を示す。各グレースケール値（「グレー値」）に対するR M S電圧は、下記の公式により求められ、ここで、 $V_{on}$ は、デジタルが「オン」の値であり、典型的に $V_{dd}$ とする。

【0013】

【数2】

$$V_{rms} = \sqrt{(1/255)(GrayValue)(V_{on})^2}$$

10

【0014】

グレースケール値（ $x$ ）は、 $V_{tt}$ 、および、再度図4を参照して、0%の輝度（すなわち、ちょうど0の輝度にはなり得ない最小輝度）に相当するR M S電圧に対応する。よって、値（ $x$ ）よりも小さいグレースケール値は使用できない。なぜなら、いくつかの光の波長においては、より暗いピクセルではなく、より明るいピクセルを生じ、他の波長においては、その値が0%の輝度になり、それゆえ、余分である。同様に、値（ $y$ ）は、 $V_{sat}$ 、および、再度図4を参照して、100%の輝度に相当するR M S電圧に対応する。よって、値（ $y$ ）よりも大きなグレースケール値も使用できない。なぜなら、より明るいピクセルではなく、より暗いピクセルを生じるからである。これらの無駄な値からは、結果的には、正確な8ビットのグレースケール解像度は得られない。

20

【0015】

グレースケールの歪みを避けるために、全てのグレースケール値は、 $V_{tt}$ と、 $V_{sat}$ との間の液晶応答曲線（図4）の有効部分のみに限定されなければならない。これを達成するための1つの方法は、グレースケールコードにさらなるビットを加え（例えば、9ビットのグレースケールシステムの使用）、次に応答曲線の有効部分に対応する9ビットシステムの値に8ビットの値を割り付けることである。単一のビットの追加は、しかしながら、データインターフェースのバンド幅必要量を100%増加させ、それゆえ、望ましくはない。必要であるのは、使用できるグレースケールの値の全てを、液晶応答曲線の有効部分に限定するためのシステムおよび方法である。

30

【0016】

液晶応答曲線の有効部分にグレースケール値の全てを限定するという問題に加えて、デバイアシング（debiasing）（すなわち、ピクセルセル全体にわたって、正味0VのDCバイアスを維持すること）を実行することも困難である。例えば、ピクセル電極にデータが有効な状態とされている間は、共通電極で有効な状態にされている電圧は変更され得ない。もし変更されれば、ディスプレイに有効な状態とされているデータが変更（ハイ信号をロウ信号に変換すること、およびその反対）され、且つ表示イメージが歪められる。さらに、データをディスプレイに書き込むために必要な時間の実質量のために、「オン」状態、または「オフ」状態をディスプレイ全体に迅速に書き込むことが困難である。また、ディスプレイ内のデータを反転するために、そのデータの相補データがディスプレイの各ピクセルに書き込まれなければならない。

40

【0017】

必要であるのは、記憶されたデータを迅速に反転すること、オンおよびオフ状態を迅速に実行すること、および書き込み時間柔軟性を提供することが可能なディスプレイである。

【0018】

（要旨）

新規なディスプレイを駆動する新規の方法が記載される。このディスプレイの例示的な実施形態において、各ピクセルセルが、ピクセルセル内に記憶されたデータビットに応答して、ピクセル電極と、2つのグローバル電圧供給端子（global voltage supply terminal）の内の1つとを選択的に接続させるマルチプレクサを

50

含む新規なディスプレイを説明する。この構成は、記憶されたデータビットをピクセル電極に直接有効な状態とする従来のディスプレイに対して、多くの利点を提供する。例えば、本発明では、ピクセル電極が、ディスプレイの論理回路を駆動するために用いられる電圧よりも高いか、または低い電圧を用いて、デジタル方式で駆動され得るので、特定のビットがピクセルに書き込まれる時間に関して柔軟性を提供する。また、オフ状態（すなわち、ピクセルセル全体にわたって電圧がない）が、ピクセルセル内に記憶されたいずれのデータも変更することなく、グローバル電圧供給端子、およびピクセルアレイ全体をオーバーレイする共通電極に適切な電圧を有効な状態とすることにより、ディスプレイのピクセル全てに一度に書き込まれ得る。本発明により提供されるさらに別の利点は、グローバル電圧供給端子にさまざまな所定の電圧を単に有効にすることにより、相補データビットをディスプレイにロードする特別の工程を用いることなく、ピクセルセルがデバイアシングされ得る。10

#### 【0019】

本発明の方法は、コンピュータ読み出し可能媒体（例えば、RAM、またはROM）に組み込まれた処理装置実行コードの制御下で、種々の所定の電圧を電圧供給端子において有効な状態とする電圧コントローラを用いて実施され得る。

#### 【0020】

本発明の1つの方法によると、電圧コントローラは基準電圧をディスプレイの共通電極に有効な状態とし、ディスプレイの飽和電圧を電圧供給端子の1つに有効にとし、そしてディスプレイの閾値電圧を電圧供給端子の別の1つに有効な状態とする。次いで、マルチビットデータワードの各ビットをこのディスプレイのピクセルセルに連続的に書き込み、各ビットを各ビットの位に依存する期間の間、ピクセルセル内に残留させる。20

#### 【0021】

代替方法は、マルチビットデータワードの各ビットをピクセルセルの記憶素子に連続的に書き込む工程、および各ビットを記憶素子に記憶しつつ、第1の所定の電圧を第1の電圧供給端子に、第2の所定の電圧を第2の電圧供給端子に、そして第3の所定の電圧を共通電極に、全て、ディスプレイのセルを変調するために記憶された各ビットの位に依存する期間有効な状態とする工程を包含する。必要に応じて、この方法は、ピクセルセルをデバイアスするために、各ビットを記憶素子に記憶しつつ記憶されたビットの位に依存する期間の間、第4の所定の電圧を第1の電圧供給端子に、第5の所定の電圧を第2の電圧供給端子に、そして第6の所定の電圧を共通電極に有効な状態とするさらなる工程を包含する。30

#### 【0022】

##### （詳細な説明）

本発明は、添付の図面を用いて説明され、各図面において、同じ参照番号は実質的に同様の要素を示す。

#### 【0023】

本発明は、ディスプレイのピクセル電極への所定の電圧の多重化を制御するディスプレイデータビットを用いることにより、ピクセル電極に直接データビットを有効な状態とせずに、従来技術における問題を克服する。本発明は、特定の実施形態に関して説明される。本発明を完全に理解するために、特定の詳細が多く示される（例えば、特定のデータワード内のデータビットの数、各種電圧源のオンまたはオフチップ配置（on or off chip disposition）、および特定の変調/デバイアシング方式を実行するために必要な異なる電圧源の数）。本発明が、これらの特定の詳細とは別に実施され得ることは、当業者であれば理解する。他の場合においては、本発明を必要に不明瞭にすることがないように、回路の周知の詳細（例えば、ディスプレイのピクセル記憶セルにデータを書き込むこと）は省略される。40

#### 【0024】

図6は、本発明にもとづくディスプレイ600を示す。ディスプレイ600は、ピクセルセルのアレイ、電圧コントローラ604、処理装置606、メモリデバイス608、お50

およびピクセルセルのアレイ全体をオーバーレイする共通透明電極 610 を含む。特定の実施形態において、ピクセルセル 602 は、集積モノリシックシリコンバックプレーン (integrated monolithic silicon backplane) で形成され、複数のピクセルミラー 612 と重なり合う。典型的なピクセルアレイは、768 行と 1024 列のピクセルセルを含む。液晶材料の層は、ピクセルミラー 612 と、例えば、インジウムすず酸化物から形成された共通透明電極 610 との間に挟まれている。

【0025】

メモリ 608 は、本明細書中に記載の各種の方法および駆動方式を処理装置 606 に実行させるために、その内部に組み込まれたコード（例えば、データおよびコマンド）を有するコンピュータ読出し可能媒体（例えば、RAM、ROM、その他）である。処理装置 606 は、メモリバス 614 を介して、メモリ 608 からデータ、およびコマンドを受け取り、電圧制御バス 616 を介して、電圧コントローラ 604 に内部電圧制御信号を提供し、且つデータ制御バス 618 を介して、データ制御（例えば、ピクセルアレイへのデータ）信号を提供する。

10

【0026】

処理装置 606 のデータ制御局面は、ピクセルアレイへのデータのロードが、当業者には周知であるので、本発明を完全に理解するために必須ではない。さらに、処理装置の制御下での液晶ディスプレイへのデータのロードは、1997年11月14日出願の、Worley による同時係属中の米国特許出願番号第 08/970,878 号に記載されており、その全てを本明細書中に参考のため援用する。簡潔に要約すると、データビットの行が、ビット線 118 および 120 に 有効な状態 とされ、次に複数のワード線 620 の内の特定の 1 つに書き込み信号を 有効な状態 とすることにより、その 有効な状態 とされたビットが、その特定の行のピクセルセルに書き込まれる。このように、データビットは、ディスプレイ全体の各ピクセルセルに連続して書き込まれ得る。

20

【0027】

電圧制御バス 616 を介して、処理装置 606 から受信した制御信号に応答して、電圧コントローラ 604 は、第 1 の電圧供給端子 (V1) 622、および第 2 の電圧供給端子 (V0) 624 を介して、ピクセルセル 602 に所定の電圧を提供する。電圧コントローラ 604 はまた、共通電圧供給端子 (VC) 626 を介して、共通電極 610 に所定の電圧を 有効な状態 とする。電圧コントローラ 604 の各種の実施形態が、本明細書中において開示され、そのいくつかは、処理装置 606 からの制御信号を必要とし、その他は必要としない。特定の実施形態において必要とされる制御信号の数が、電圧制御バス 616 で必要とされるラインの数を決定することは、当業者であれば理解する。電圧コントローラ 604、処理装置 606、およびメモリ 608 が、ピクセルアレイに対して、オンまたはオフチップで配置され得ることも、当業者であれば理解する。

30

【0028】

図 7 は、記憶ラッチ 702、およびマルチブレクサ 704 を含む、ディスプレイ 600 の例示的なピクセルセル 602 のプロック図を示す。ラッチ 702 は、データライン (B+) 118 および (B-) 120 とそれぞれ接続されている相補型入力端子 706 および 708、ワード線 620 と接続されたイネーブル端子 710、およびデータ出力端子 712 を含む。ワード線 620 上の書き込み信号に応答して、ラッチ 702 は出力端子 712 にデータビットをラッチする。この特定の実施形態において、ラッチ 702 は、スタティックランダムアクセス (SRAM) ラッチであるが、データビットを受け取り、そのビットを記憶し、且つ出力端子 712 にその記憶したビットを 有効な状態 とすることが不可能ないずれの記憶素子が、SRAM ラッチ 702 の代わりに用いられ得ることは、当業者であれば理解する。

40

【0029】

マルチブレクサ 704 は、第 1 の電圧供給端子 (V1) 622 と接続された第 1 の入力端子 714、第 2 の電圧供給端子 (V0) 624 と接続された第 2 の入力端子 716、ピクセル電極 612 と接続された出力端子 718（この特定の実施形態においては、ピクセ

50

ルミラー)、および記憶ラッチ702の出力端子712と接続された制御端子720を含む。このように構成されたマルチプレクサ704は、制御端子720に有効な状態とされたデータビットに応答して、ピクセル電極612を第1の電圧供給端子(V1)622、および第2の電圧供給端子(V0)624と選択的に接続させるように動作する。例えば、ロジックハイ値(例えば、デジタル方式の1、または5ボルト)を有するビットが、ラッチ702内に記憶されれば、マルチプレクサ704は、ピクセル電極612を第1の電圧供給端子622と接続させる。反対に、ロジックロウ値(例えば、デジタル方式の0、または0ボルト)を有するビットが、ラッチ702内に記憶されれば、マルチプレクサ704は、ピクセル電極612を第2の電圧供給端子(V0)624と接続させる。

## 【0030】

10

(図1のピクセルセル100のように)ピクセル電極にデータビットを直接有効な状態とせずに、制御手段として、ラッチ702内に記憶されているデータビットを用いることにより、従来技術に対して多くの利点が提供される。例えば、ピクセル電極は、ディスプレイの論理回路を駆動するために用いられる電圧よりも高いか、または低いデジタル電圧を用いて駆動され得るので、特定のビットがピクセル電極に有効な状態とされなければならない期間を短縮または延長する。別の実施例として、オフ状態(ピクセルセル全体にわたって0ボルト)が、ディスプレイのラッチ内に記憶されたいずれのデータも変更することなく、ディスプレイ全体に一度に有効な状態とされ得る。同様に、ピクセルセルは、データの相補データを記憶ラッチに書き込む特別な工程なしでデバイアシングされ得る(図3参照)。本発明のこれらおよび他の利点は、特に本開示を参照することにより、当業者には明白である。

## 【0031】

20

図8は、処理装置606からの制御信号を必要としない、別の電圧コントローラ800のブロック図である。電圧コントローラ800は、飽和電圧(Vsat)基準802、閾値電圧(Vtt)基準804、および共通電圧(VC)基準806を含む。基準電圧802、804、および806のそれぞれは、オンチップで発生され得るか、またはオフチップソース(off chip source)からの基準電圧を受け取るための単なる接続端子であり得る。基準電圧802、804、および806のソースの有無に関わらず、第1の電圧供給端子622、第2の電圧供給端子804、および共通電圧供給端子626のそれぞれにこれらの電圧を有効な状態とすることは、電圧コントローラ800の機能的定義内と見なされる。

30

## 【0032】

図9は、いくつかのデータビット(B0~B4)のディスプレイ600への書き込みを示すタイミング図であり、電圧コントローラ800は、第1の電圧供給端子622、第2の電圧供給端子624、および共通電圧供給端子のそれぞれに、Vsat、Vtt、およびVCを有効な状態とする。ビット(B0~B4)が、図2を参照して上記で説明されたように、2値重みつきビットであるので、各ビットがディスプレイ600に有効な状態とされている期間が、特定のビットの位に依存し、ビットB4の継続時間全体は示していないが、他のビットはビットB4に続いて表示されることに留意されたい。

## 【0033】

40

また、例えば、ビットB0のビットを、ディスプレイ600に書き込むことは、複数のマルチビットデータワードのそれぞれの位B0の1つのビットを、ディスプレイ600の複数の記憶素子(ラッチ)のそれぞれに書き込むことを意味するということは理解されるであろう。よって、B0は、マルチビットデータワードの特定のビットの位に相当し、いずれの特定のマルチビットデータワードのビットB0は、ロジックハイか、またはロジックロウ値のどちらかを有し得る。図9のタイミング図のデータ部分の斜線は、各ビット(例えば、B0)の特定の値をディスプレイ600の各記憶素子への書き込むために有限時間を要することを示す。

## 【0034】

図10は、図9に示す駆動方式にもとづいて、電圧コントローラ800を用いてディス

50

プレイ 600 を駆動するための方法 1000 を要約したフローチャートである。第 1 のステップ 1002 において、電圧コントローラ 800 は、共通電圧供給端子 626 を介して、共通電極 610 に Vc を有効な状態とし、第 1 の電圧供給端子 622 に Vsat を有効な状態とし、且つ第 2 の電圧供給端子 624 に Vtt を有効な状態とする。次に、第 2 のステップ 1004 において、第 1 のビット（例えば、B0）が、第 1 のデータビットの位に依存した期間の間、ディスプレイ 600 の記憶素子 702 に書き込まれる。次のステップ 1006 において、前に表示されたビットが、表示されるべき最後のビットであったかどうかが判定される。そうでなければ、第 4 のステップ 1008 において、次のデータビットが、次のビットの位に依存した期間の間、ディスプレイ 600 の記憶素子 702 に書き込まれる。ステップ 1006 および 1008 は、第 3 のステップ 1006 において、最後のデータビットが、その位に依存した時間表示されたことが判定されるまで繰り返され、その後、第 10 のステップ 1010 で、方法 1000 は終了する。  
10

#### 【0035】

図 11 は、ディスプレイ 600 のピクセル電極に、実際の飽和電圧 (Vsat) および閾値電圧 (Vtt) を、2 値重みつきパルス幅変調データとして多重化する方法 1000 の結果を示す。特に、RMS 電圧対グレースケール値曲線は、0 のグレースケール値が Vtt (完全に暗い) の RMS 電圧に対応し、且つ 255 のグレースケール値が、Vsat (最大輝度) の RMS 電圧に対応するようにシフトされる。

#### 【0036】

方法 1000 とともに用いられる電圧コントローラ 800 は、グレースケール値をディスプレイ応答曲線の有効部分に一致させることができると、方法 1000 は、それ自身では、本発明の有利な結果の全てを提供しない。特に、方法 1000 は、ディスプレイ 600 のピクセルセルのデバイアシングには備えていないか、またはデータが比較的短い最下位のビット (LSB) 時間にディスプレイ全体に書き込まれなければならないという事実を考慮しない。  
20

#### 【0037】

図 12A は、本発明にもとづいて、ディスプレイ 600 の変調およびデバイアシングの両方に備える電圧方式を示す。正常状態、および反転状態の両方は、ピクセルセルの RMS 变調に寄与するが、正常および反転状態は、互いにバランスをとり、セル全体にわたる正味 0 ボルトの DC バイアスを保証する。正常状態において、電圧コントローラ 604 は、第 1 の電圧供給端子 (V1) 622 に第 1 の所定の電圧 (Vcn + Vsat)、第 2 の電圧供給端子 (V0) 624 に第 2 の所定の電圧 (Vcn + Vtt)、そして共通電圧供給端子 626 に第 3 の所定の電圧 (Vcn) を有効な状態とする。反転 (デバイアシング) 状態において、電圧コントローラ 604 は、第 1 の電圧供給端子 622 に第 4 の所定の電圧、第 2 の電圧供給端子 624 に第 5 の所定の電圧、そして共通の電圧供給端子 626 に第 6 の所定の電圧を有効な状態とする。反転 (デバイアシング) 状態において、各種電圧供給端子 622、624、および 626 間の電圧差は、ディスプレイのピクセルセル全体にわたって正味 0 ボルトの DC バイアスを維持するために、正常状態における個々の電圧差に対して、大きさは等しいが、逆の極性でならなければならない。  
30

#### 【0038】

図 12A の電圧方式は、ディスプレイチップに必要とされる電圧の数を 6 から 4 へと効果的に引き下げる。この特定の図に従って、第 1 の所定の電圧は、第 5 の所定の電圧と等しくなるように定義され、第 2 の所定の電圧は、第 4 の所定の電圧と等しくなるように定義される。次に、変調およびデバイアシングの状態を維持するために、第 3 の所定の電圧と、第 2 の所定の電圧との間の差は、第 6 の所定の電圧と、第 5 の所定の電圧との間の電圧差に対して、大きさは等しいが、逆の極性になることが必要とされる。この特定の場合において、第 4 の所定の電圧と、第 5 の所定の電圧との間の差は Vtt と等しい。  
40

#### 【0039】

図 12B は、1 ボルトの閾値電圧および 3 ボルトの飽和電圧を有する液晶ディスプレイに対する、図 12A の図にもとづいた電圧の例示的値を提供する図である。正常位相 (V  
50

$C_n$  ) の間の共通電圧は、 0 ボルト基準となるように任意に選択される。正常変調位相の間、 (  $V_{1n}$  ) は、 3 ボルトの値 (  $V_{Cn} + V_{sat}$  ) を有し、 (  $V_{2n}$  ) は、 1 ボルトの値 (  $V_{Cn} + V_{tt}$  ) を有する。反転デバイアシング位相の間、 (  $V_1$  ) および (  $V_0$  ) の値は、 (  $V_{1i}$  ) が 1 ボルトの値を有し、 (  $V_{2i}$  ) が 3 ボルトの値を有するように置きかえられる。必要とされる電圧関係を維持するために、 (  $V_{Ci}$  ) は、 4 ボルト (  $V_{0i} + V_{tt}$  ) に設定される。

#### 【 0040 】

図 13 は、ディスプレイ 600 とともに図 12A の電圧方式を実行することが可能である、別の電圧コントローラ 1300 のブロック図である。電圧コントローラ 1300 は、 (  $V_1$  ) 基準電圧を提供するための第 1 の電圧源 1302 、 (  $V_0$  ) 基準電圧を提供するための第 2 の電圧源 1304 、正常状態の共通 (  $V_{Cn}$  ) 基準電圧を提供するための第 3 の電圧源 1306 、および反転状態の共通 (  $V_{Ci}$  ) 基準電圧を提供するための第 4 の電圧源 1308 を含む。図 13 には、 3 個の電圧源 1306 が見られるが、実際には単一の電圧源が、明瞭にするために繰り返し示されている。電圧源 1302 、 1304 、 1306 および 1308 のそれぞれは、オンチップの電圧発生器であり得るか、または外部ソースから個々の電圧を受け取るための単なる接点端子 ( contact terminal ) であり得る。

#### 【 0041 】

電圧コントローラ 1300 は、第 1 のマルチプレクサ 1310 、第 2 のマルチプレクサ 1312 、および第 3 のマルチプレクサ 1314 をさらに含む。第 1 のマルチプレクサ 1310 は、  $V_{Cn}$  電圧源 1306 と接続された第 1 の入力端子 1316 、  $V_{Ci}$  電圧源 1308 と接続された第 2 の入力端子 1318 、共通電圧供給端子 626 と接続された出力端子 1320 、および電圧制御バス 616 の共通電極制御ライン 1324 と接続された制御端子 1322 を有する。第 2 のマルチプレクサ 1312 は、  $V_1$  電圧源 1302 と接続された第 1 の入力端子 1326 、  $V_{Cn}$  電圧源 1306 と接続された第 2 の入力端子 1328 、第 1 の電圧供給端子 622 と接続された出力端子 1330 、および電圧制御バス 616 の  $V_1$  制御ライン 1334 と接続された制御端子 1332 を有する。第 3 のマルチプレクサ 1314 は、  $V_0$  電圧源 1304 と接続された第 1 の入力端子 1336 、  $V_{Cn}$  電圧源 1306 と接続された第 2 の入力端子 1338 、第 2 の電圧供給端子 624 と接続された出力端子 1340 、および電圧制御バス 616 の  $V_0$  制御ライン 1344 と接続された制御端子 1342 を有する。

#### 【 0042 】

電圧コントローラ 1300 は、処理装置 606 ( 図 6 ) の制御下で、以下の通り動作する。  $V_C$  制御ライン 1324 を介して受信された制御信号に応答して、マルチプレクサ 1310 は、共通電圧供給端子 626 、および、それにともない、共通電極 610 に基準電圧  $V_{Cn}$  または  $V_{Ci}$  の内の 1 つを選択的に 有効な状態 とする。同様に、  $V_1$  制御ライン 1334 を介して受信された制御信号に応答して、マルチプレクサ 1312 は、第 1 の電圧供給端子 622 、および、それにともない、個々のラッチ 702 内に特定の ( 例えば、ロジックハイ ) デジタル値を現在記憶しているディスプレイ 600 の全てのピクセルセル 602 のピクセル電極 612 に、基準電圧  $V_1$  または  $V_{Cn}$  の内の 1 つを選択的に 有効な状態 とする。また、  $V_0$  制御ライン 1344 を介して受信された制御信号に応答して、マルチプレクサ 1314 は、第 2 の電圧供給端子 624 、および、それにともない、個々のラッチ 702 内に別の ( 例えば、ロジックロウ ) デジタル値を現在記憶しているディスプレイ 600 の全てのピクセルセル 602 のピクセル電極 612 に、基準電圧  $V_0$  または  $V_{Cn}$  の内の 1 つを選択的に 有効な状態 とする。

#### 【 0043 】

ディスプレイに記憶されたデータが変化しない間に、電圧供給端子 622 および 624 を介して、ディスプレイ 600 のピクセル電極 612 に所定の電圧を 有効な状態 とする能力は、ディスプレイ 600 を駆動する際に、相当な柔軟性を提供する。また、電圧供給端子 622 、 624 、および 626 のそれぞれに、同じ電圧 ( 例えば、  $V_{Cn}$  ) を同時に 有

10

20

30

40

50

効な状態とすることにより、電圧コントローラ 1300 は、ディスプレイ 600 のあらゆるピクセルセルに、ディスプレイ内部に含まれたデータに影響することなくオフ状態を迅速に 有効な状態 とし得る。

【 0044 】

図 14 は、図 12 の電圧方式が、電圧コントローラ 1300 を用いてディスプレイ 600 内でどのように実行され得るかを示すタイミング図である。最初は、電圧コントローラ 1300 は、第 1 の電圧供給端子 622、第 2 の電圧供給端子 624、および共通電圧供給端子 626 に、同じ電圧 (VCn) を同時に 有効な状態 とすることにより、ディスプレイ 600 にオフ状態を 有効な状態 とする。オフ状態がディスプレイ 600 に 有効な状態 とされている一方で、ビット B0 が各ピクセルセル 602 の記憶ラッチ 702 に書き込まれる。次に、時間 T1 で、電圧コントローラ 1300 は、第 1 の電圧供給端子 622 に基準電圧 V1、および第 2 の電圧供給端子 624 に基準電圧 V0 を、それぞれビット B0 の 位 に依存した変調期間の間、有効な状態 とする。その後すぐに、電圧コントローラ 1300 は、ビット B0 の相補ビットがディスプレイ 600 のラッチ 602 に書き込まれる時間の間、ディスプレイ 600 に、別のオフ状態を 有効な状態 とする。次に、時間 T2 で、電圧コントローラ 1300 は、第 1 の電圧供給端子 622 に基準電圧 V1、第 2 の電圧供給端子 624 に基準電圧 V0、共通電圧供給端子 626 に基準電圧 VCi を、変調期間に等しい期間の間、有効な状態 とする。

10

【 0045 】

ディスプレイ 600 に相補ビットをロードし、かつ基準電圧 V1、V0、および VCi を、個々の電圧供給端子に再度 有効な状態 とすることにより、ピクセルセルを以下のとおりデバイアシングする。第 1 に、ディスプレイ 600 内の各ビットをその相補ビットと置きかえることにより、図 12A に関して説明されたように、基準電圧 V1 と、基準電圧 V0 が効果的に置きかえられる。第 2 に、基準電圧 VCi は、VCn と、V0 との間の電圧差が、VCi と、V1 との間の電圧差と、大きさは等しいが、逆の極性になるように選択される。それゆえ、特定のビットを記憶するピクセルセルにわたる電圧は、相補ビットを記憶するときに、ピクセルセルをわたる電圧と、大きさは等しいが、逆の極性になる。デバイアシング工程も、各ピクセルセルにわたって発生される RMS 電圧に寄与し、且つ、それゆえ、特定の 位 を有するビットに対する適切な時間間隔を判定するときに考慮されなければならないことに留意することが重要である。

20

【 0046 】

ビット B1 がディスプレイ 600 に書き込まれる間、電圧コントローラがディスプレイ 600 に別のオフ状態を 有効な状態 とする。次に、時間 T3 で、電圧コントローラ 1300 は、第 1 の電圧供給端子 622 に基準電圧 V1、および第 2 の電圧供給端子 624 に基準電圧 V0 を、全てビット B1 の 位 に依存した第 2 の変調期間の間、有効な状態 とする。その後すぐ、電圧コントローラ 1300 は、ビット B1 の相補ビットがディスプレイ 600 に書き込まれる時間の間、ディスプレイ 600 に別のオフ状態を 有効な状態 とする。次に、時間 T4 で、電圧コントローラ 1300 は、第 1 の電圧供給端子 622 に基準電圧 V1、第 2 の電圧供給端子 624 に基準電圧 V0、および共通電圧供給端子 626 に基準電圧 VCi を、第 2 の変調期間に等しい期間の間、有効な状態 とする。残りのデータビット、およびその相補データビットが、ディスプレイ 600 に書き込まれ、ビット B0 および B1 に関して前述されたように基準電圧が、個々の 位 に依存した時間、個々の電圧供給端子に 有効な状態 とされる。

30

【 0047 】

図 15 は、図 12A の電圧方式に従ってディスプレイを駆動するための方法 1500 を要約したフローチャートである。第 1 のステップ 1502 において、電圧コントローラ 1300 は、第 1 の電圧供給端子 622、第 2 の電圧供給端子 624、および共通電極 610 にオフ状態 (同じ電圧) を 有効な状態 とする。次に、第 2 のステップ 1504 において、第 1 のデータビットが、ディスプレイ 600 のピクセルセル 602 に書き込まれる。次に、第 3 のステップ 1506 において、電圧コントローラ 1300 は、第 1 の電圧供給端

40

50

子 6 2 2 に第 1 の所定の電圧、第 2 の電圧供給端子 6 2 4 に第 2 の所定の電圧、および共通電極 6 1 0 に第 3 の所定の電圧を、全て第 1 のデータビットの位に依存した時間の間、有効な状態とする。第 4 のステップ 1 5 0 8 において、電圧コントローラ 1 3 0 0 は、ディスプレイ 6 0 0 にオフ状態を有効な状態とし、次に、第 5 のステップ 1 5 1 0 において、第 1 のデータビットの相補データビットがディスプレイ 6 0 0 のピクセルセル 6 0 2 に書き込まれる。次に、第 6 のステップにおいて、電圧コントローラ 1 3 0 0 は、第 2 の電圧供給端子 6 2 4 に第 1 の所定の電圧を有効な状態とし、第 1 の電圧供給端子 6 2 2 に第 2 の所定の電圧を有効な状態とし、且つ共通電極 6 1 0 に第 4 の所定の電圧を有効な状態とし、その全てが記憶されたデータビットの位に依存した期間の間、有効な状態とされる。第 7 のステップ 1 5 1 4 において、最後のデータビットがディスプレイ 6 0 0 に書き込まれていなければ、第 8 のステップ 1 5 1 6 において、次のデータビットがディスプレイのピクセルに書き込まれ、方法 1 5 0 0 は第 3 のステップ 1 5 0 6 に戻る。しかしながら、第 7 のステップ 1 5 1 4 において、最後のデータビットがディスプレイ 6 0 0 に書き込まれていると判定されれば、第 9 のステップ 1 5 1 8 において、方法 1 5 0 0 は終了する。  
10

#### 【 0 0 4 8 】

図 1 6 は、ディスプレイ 6 0 0 に相補データビットを書き込むことを必要とせずに、ディスプレイ 6 0 0 とともに図 1 2 A の電圧方式を実行することが可能な別の電圧コントローラ 1 6 0 0 のブロック図である。電圧コントローラ 1 6 0 0 は、( V 1 n ) 基準電圧を提供するための第 1 の電圧源 1 6 0 2 、( V 1 i ) 基準電圧を提供するための第 2 の電圧源 1 6 0 4 、正常状態の共通( V C n ) 基準電圧を提供するための第 3 の電圧源 1 6 0 6 、および反転状態の共通( V C i ) 基準電圧を提供するための第 4 の電圧源 1 6 0 8 を含む。図 1 6 には、2 個の電圧源( V 1 i ) 1 6 0 4 が見られるが、実際には単一の電圧源が、明瞭にするために、繰り返し示されている。同様に、電圧源( V 1 n ) 1 6 0 2 も、3 個示されているが、単一の電圧源である。また、図 1 2 A の電圧方式にもとづいて、電圧( V 1 i ) は電圧( V 0 n ) と等しく、電圧( V 1 n ) は電圧( V 0 i ) と等しいので、電圧( V 0 n ) および( V 0 i ) に対して電圧源を分けて示す必要ない。電圧源 1 6 0 2 、1 6 0 4 、1 6 0 6 、および 1 6 0 8 のそれぞれは、オンチップ電圧発生器であり得るか、またはただ単に外部ソースから個々の電圧を受け取るための接点端子であり得る。  
20

#### 【 0 0 4 9 】

電圧コントローラ 1 6 0 0 は、第 1 のマルチプレクサ 1 6 1 0 、第 2 のマルチプレクサ 1 6 1 2 、および第 3 のマルチプレクサ 1 6 1 4 をさらに含む。第 1 のマルチプレクサ 1 6 1 0 は、V C n 電圧源 1 6 0 6 と接続された第 1 の入力端子、V C i 電圧源 1 6 0 8 と接続された第 2 の入力端子、V 1 n 電圧源 1 6 0 2 と接続された第 3 の入力端子、共通電圧供給端子 6 2 6 と接続された出力端子、および電圧制御バス 6 1 6 の 2 ビットの共通電極制御ライン 1 6 1 6 と接続された 2 ビットの制御端子セットを有する。第 2 のマルチプレクサ 1 6 1 2 は、V 1 n 電圧源 1 6 0 2 と接続された第 1 の入力端子、V 1 i 電圧源 1 6 0 4 と接続された第 2 の入力端子、第 1 の電圧供給端子 6 2 2 と接続された出力端子、および電圧制御バス 6 1 6 の V 1 制御ライン 1 6 1 8 と接続された制御端子を有する。第 3 のマルチプレクサ 1 6 1 4 は、V 1 i 電圧源 1 6 0 4 と接続された第 1 の入力端子、V 1 n 電圧源 1 6 0 2 と接続された第 2 の入力端子、第 2 の電圧供給端子 6 2 4 と接続された出力端子、および電圧制御バス 6 1 6 の V 0 制御ライン 1 6 2 0 と接続された制御端子を有する。  
30

#### 【 0 0 5 0 】

電圧コントローラ 1 6 0 0 は、処理装置 6 0 6 ( 図 6 ) の制御下で、以下のとおり動作する。2 ビットの V C 制御ライン 1 6 1 6 を介して受信された制御信号に応答して、マルチプレクサ 1 6 1 0 が、基準電圧 V C n 、V C i 、または V 1 i の内の 1 つを、共通電圧供給端子 6 2 6 、および、それにともない、共通電極 6 1 0 に選択的に有効な状態とする。同様に、V 1 制御ライン 1 6 1 8 を介して受信された制御信号に応答して、マルチプレクサ 1 6 1 2 は、基準電圧 V 1 n または V 1 i の内の 1 つを、第 1 の電圧供給端子 6 2 2 40

、および、それにともない、個々のラッチ702内に特定の（例えば、ロジックハイ）デジタル値を現在記憶しているディスプレイ600の全てのピクセルセル602のピクセル電極612に選択的に有効な状態とする。また、V0制御ライン1620を介して受信された制御信号に応答して、マルチプレクサ1614は、基準電圧V1iまたはV1nの内の1つを、第2の電圧供給端子624、および、それにともない、個々のラッチ702内に別の（例えば、ロジックロウ）デジタル値を現在記憶しているディスプレイ600の全てのピクセルセル602のピクセル電極612に選択的に有効な状態とする。電圧コントローラ1600は、電圧コントローラ1600が電圧V1nおよびV1iを、電圧供給端子622または624のどちらかに有効な状態とすることが可能であり、これによりピクセルセルのデバイアシングを達成するために、ディスプレイ600に相補データビットを書き込む必要をなくすという点で、電圧コントローラ1300に対して利点を有する。  
10

#### 【0051】

図17は、電圧コントローラ1600を用いて、図12Aの電圧方式の実行を示しているタイミング図である。最初に、電圧コントローラ1600は、第1の電圧供給端子622、第2の電圧供給端子624、および共通電圧供給端子626のそれぞれに同じ電圧（すなわち、（V1n））を有効な状態とすることにより、ディスプレイ600にオフ状態を有効な状態とする。オフ状態がディスプレイ600に有効な状態とされる一方で、ビットB0がディスプレイ600に書き込まれる。次に、時間T1で、電圧コントローラ1600が、第1の電圧供給端子622に電圧（V1n）、第2の電圧供給端子624に電圧（V1i）、および共通電圧供給端子626に電圧（VCn）を有効な状態とする。次に、ディスプレイ600内に記憶されたビット（B0）の位に依存した時間の後、電圧コントローラ1600は、ディスプレイ600のラッチ702内にまだ記憶されているビットB0を用いて、第1の電圧供給端子622に電圧（V1i）、第2の電圧供給端子624に電圧（V1n）、および共通電圧供給端子626に電圧（VCi）を記憶されているビットB0の位に依存した時間と同じ間有効な状態とすることにより、モードをデバイアシングするためにスイッチングする。その後、時間T2で、電圧コントローラ1600は、ディスプレイ600にオフ状態を書き込むことにより、次のビット（B1）がディスプレイ600に書き込まれ得る。残りのビットに対するディスプレイ600の変調およびデバイアシングは、電圧コントローラ1600が個々の電圧供給端子に各種の基準電圧を有効な状態とする期間が、ディスプレイ600に書き込まれる特定のビットの位にもとづいて変化する点を除いて、ビットB0に対する説明と実質的に同様に行われる。  
20  
30

#### 【0052】

図18は、図12Aの電圧方式にもとづいてディスプレイを駆動するための別の方法1800を要約したフローチャートである。第1のステップ1802において、電圧コントローラ1600は、ディスプレイ600にオフ状態を書き込む。次に、第2のステップ1804において、第1のデータビットが、ディスプレイ600のピクセルセル602に書き込まれる。第3のステップ1806において、電圧コントローラ1600は、第1の電圧供給端子622に第1の所定の電圧（V1n）、第2の電圧供給端子624に第2の所定の電圧（V1i）、および共通電極610に第3の所定の電圧（VCn）を、全てディスプレイ600に書き込まれたデータビットの位に依存した期間の間、有効な状態とする。次に、第4のステップ1808において、電圧コントローラ1600は、第2の電圧供給端子624に第1の所定の電圧（V1n）、第1の電圧供給端子622に第2の所定の電圧（V1i）、および共通電極610に第4の所定の電圧を、全てディスプレイ600に書き込まれたデータビットの位に依存した期間に等しい期間の間、有効な状態とする。第5のステップ1810において、電圧コントローラ1600は、ディスプレイ600に別のオフ状態を書き込む。第6のステップ1812において、最後のデータビットがディスプレイ600に書き込まれていなければ、第7のステップ1814において、次のデータビットがディスプレイ600に書き込まれ、方法1800は第3のステップ1806に戻る。第6のステップ1812において、最後のデータビットがディスプレイ600に書き込まれていれば、第8のステップ1816において、方法1800は終了する。  
40  
50

## 【0053】

図19Aは、本発明にしたがって用いられる別の電圧方式を図示する図である。ここで、共通電極610は、正常および反転されたデバイアシング状態の両方の間、同じ電圧( $V_C$ )で維持される。第1の電圧供給端子622、および第2の電圧供給端子624に有効な状態とされた電圧は、ディスプレイ600のピクセルセルを変調し、且つデバイアシングするために、 $V_C$ の周辺でトグルされる。特に、正常状態の間、第1の所定の基準電圧( $V_C$ )が、共通電圧供給端子( $V_C$ )626に有効な状態とされ、第2の所定の基準電圧( $V_C + V_{sat}$ )が、第1の電圧供給端子( $V_1$ )622に有効な状態とされ、且つ第3の所定の基準電圧( $V_C + V_{tt}$ )が、第2の電圧供給端子( $V_0$ )624に有効な状態とされる。反転(デバイアシング)状態の間、第1の所定の電圧( $V_C$ )は、共通電圧供給端子( $V_C$ )626に有効な状態とされ、第4の所定の電圧( $V_C - V_{sat}$ )が、第1の電圧供給端子( $V_1$ )622に有効な状態とされ、且つ第5の所定の電圧( $V_C - V_{tt}$ )が、第2の電圧供給端子( $V_0$ )624に有効な状態とされる。図19Aの電圧方式は、共通電極610の電圧を駆動する必要を有利になくすが、第1の電圧供給端子622および第2の電圧供給端子624を駆動するために、より多くの電圧(すなわち、4)を必要とする。10

## 【0054】

図19Bは、3ボルトで維持される共通電極、1ボルトの閾値電圧( $V_{tt}$ )、および3ボルトの飽和電圧( $V_{sat}$ )を有するディスプレイの例示的な値を示す表である。この実施例において、正常状態では、6ボルト( $V_C + V_{sat}$ )が、第1の電圧供給端子に有効な状態とされ、4ボルト( $V_C + V_{tt}$ )が第2の電圧供給端子に有効な状態とされる。反転状態では、0ボルト( $V_C - V_{sat}$ )が、第1の電圧供給端子に有効な状態とされ、2ボルト( $V_C - V_{tt}$ )が、第2の電圧供給端子上に有効な状態とされる。20

## 【0055】

図20は、図6のディスプレイ600とともに図19Aの電圧方式を実行することが可能である別の電圧コントローラ2000のブロック図である。電圧コントローラ2000は、第1の基準電圧( $V_C$ )を提供するための第1の電圧源2002、第2の基準電圧( $V_{1n}$ )を提供するための第2の電圧源2004、第3の基準電圧( $V_{0n}$ )を提供するための第3の電圧源2006、第4の基準電圧( $V_{1i}$ )を提供するための第4の電圧源2008、および第5の基準電圧( $V_{0i}$ )を提供するための第5の電圧源2010を含む。明瞭にするために、図20には3個の第1の電圧源2002が示されているが、第1の電圧源2002は、実際には単一の電圧源であることは理解されるであろう。また、電圧源2002、2004、2006、2008、および2010のいずれか、または全てがオンチップ電圧発生器か、またはオフチップソースからの個々の基準電圧を受け取るための単なる供給端子のいずれかであり得る。30

## 【0056】

電圧コントローラ2000は、第1のマルチブレクサ2012、および第2のマルチブレクサ2014をさらに含む。マルチブレクサ2012は、第2の電圧源2004と接続された第1の入力端子、第4の電圧源2008と接続された第2の入力端子、第1の電圧源2002と接続された第3の入力端子、第1の電圧供給端子622と接続された出力端子、および電圧制御バス616の2つのV1制御ライン2012と接続された2ビットの制御端子セットを含む。マルチブレクサ2014は、第3の電圧源2006と接続された第1の入力端子、第5の電圧源2010と接続された第2の入力端子、第1の電圧源2002と接続された第3の入力端子、第2の電圧供給端子624と接続された出力端子、および電圧制御バス616の2つのV0制御ライン2014と接続された2ビットの制御端子セットを含む。40

## 【0057】

電圧コントローラ2000は、処理装置606の制御下で、以下のとおり動作する。第1の電圧源2002は、共通電圧供給端子626に基準電圧 $V_C$ を有効な状態とする。マルチブレクサ2012は、V1制御ライン2012を介して受信された制御信号に応答し50

て、第1の電圧供給端子622、および、それにともない、ロジックハイなデータビットを現在記憶している全てのピクセルセル602のピクセル電極612に基準電圧V1n、V1i、またはVCの内の1つを選択的に有効な状態とする。マルチプレクサ2014は、V0制御ライン2014を介して受信された制御信号に応答して、第2の電圧供給端子624に、および、それにともない、ロジックロウなデータビットを現在記憶している全てのピクセルセル602のピクセル電極612に、基準電圧V0n、V0i、またはVCの内の1つを選択的に有効な状態とする。

#### 【0058】

図21Aは、電圧コントローラ2000を用いた図19Aの電圧方式の実行を示すタイミング図である。最初に、電圧コントローラ2000は、同じ電圧(すなわち、VC)を第1の電圧供給端子622、第2の電圧供給端子624、および共通電圧供給端子626の各々に有効な状態とすることにより、オフ状態をディスプレイ600に有効な状態とする。このオフ状態がディスプレイ600に有効な状態とされている間、ビットB0がディスプレイ600のラッチ702に書き込まれる。次いで、時間T1において、電圧コントローラ2000は、電圧(V1n)を第1の電圧供給端子622に、電圧(V0n)を第2の電圧供給端子624に有効な状態とし、電圧(VC)を共通電圧供給端子626上で保持する。次いで、ディスプレイ600に記憶されたビット(B0)の位に依存する期間の後、前回の記憶されたビット(B0)の位に依存する期間と同じ期間の間、ビットB0がまだディスプレイ600のラッチ702に記憶されている状態で、電圧(V1i)を第1の電圧供給端子622に、電圧(V0i)を第2の電圧供給端子624に有効な状態とし、電圧(VC)を共通電圧供給端子626上で保持することにより、電圧コントローラ2000はデバイアス(debias)状態に切り替わる。その後、時間T2において、電圧コントローラ2000はオフ状態をディスプレイ600に書き込み、これにより、次なるビット(B1)をディスプレイ600に書き込むことが可能になる。残りのビットについてのディスプレイ600の変調およびデバイアシングは、電圧コントローラ2000が多様な基準電圧を各電圧供給端子に有効な状態とする期間がディスプレイ600に書き込まれる特定のビットの位によって異なる点を除いて、ビットB0について説明したのと実質的に同様に行なわれる。

#### 【0059】

図21Bは、データビットをディスプレイ600に書き込む際にオフ状態を用いない点以外は図21Aで示した図に類似するタイミング図である。図21Bは、ディスプレイを適切に変調およびデバイアスするためにオフ状態は必要無いことを示すだけのために示されている。例えば、時間T1から始めると、ビットB1をディスプレイ600に書き込むのに有限時間を要し、ビットB1によって各電圧をディスプレイ底部のピクセルセルに有効な状態とすることが遅れることに留意されたい。しかし、この遅れは、次なるビットB2をディスプレイ600に書き込む際に生じる同じ遅れにより補償される。

#### 【0060】

図22は、図19Aの電圧方式に従ってディスプレイを駆動する代替方法2200をまとめたフローチャートである。第1の工程2202において、電圧コントローラ2000は、オフ状態をディスプレイ600に書き込む。次いで、第2の工程2204において、第1のデータビットがディスプレイ600のピクセルセル602に書き込まれる。次に、第3の工程2206において、電圧コントローラ2000は第1の所定の電圧を共通電極610に有効な状態とし、第4の工程2208において、ディスプレイ600のピクセルセル602に書き込まれるデータビットの位に依存する期間の間、第2の所定の電圧を第1の電圧供給端子622に有効な状態とし、第3の所定の電圧を第2の電圧供給端子624に有効な状態とする。次いで、第5の工程2210において、ディスプレイ600のピクセルセル602に書き込まれるデータビットの位に依存する期間と同じ期間の間、電圧コントローラ2000は第4の所定の電圧を第1の電圧供給端子622に有効な状態とし、第5の所定の電圧を第2の電圧供給端子624に有効な状態とする。次いで、第6の工程2212において、電圧コントローラ2000は、オフ状態をディスプレイ600に書

10

20

30

40

50

き込む。第7の工程2214において、最後のデータビットがディスプレイ600に書き込まれたかどうかが判定され、書き込みが行なわれていなかった場合は、第8の工程2216において、次なるデータビットがディスプレイ600のピクセルセル602に書き込まれ、その後、方法2200は第4の工程2208に戻る。第7の工程2214において最後のデータビットがデータビット600に書き込まれたことが判定された場合、第9の工程2218において方法2200は終了する。

【0061】

図23Aは、本発明に従って用いられる別の代替的な電圧方式を示す図である。この特定の電圧方式において、正常状態の間、第1の所定の基準電圧( $V_{Cn}$ )が共通電圧供給端子( $V_C$ )626に有効な状態とされ、第2の所定基準電圧( $V_{Cn} + V_{sat}$ )が第1の電圧供給端子( $V_1$ )622に有効な状態とされ、第3の所定の基準電圧( $V_{Cn} + V_{tt}$ )が第2の電圧供給端子( $V_0$ )624に有効な状態とされる。<sup>10</sup>反転(デバイアス)状態の間、第4の所定の電圧( $V_{Ci}$ )が共通電圧供給端子( $V_C$ )626に有効な状態とされ、第5の所定の電圧( $V_{Ci} - V_{sat}$ )が第1の電圧供給端子( $V_1$ )622に有効な状態とされ、第6の所定の電圧( $V_{Ci} - V_{tt}$ )が第2の電圧供給端子( $V_0$ )624に有効な状態とされる。図23Aの電圧方式は、特定の利用可能な電圧値に対して柔軟性を有利に提供するが、第1の電圧供給端子622、第2の電圧供給端子624、および共通電圧供給端子626を駆動するには最大数の電圧(すなわち、6)を必要とする。

【0062】

図23Bは、1ボルトの閾値電圧( $V_{tt}$ )および3ボルトの飽和電圧( $V_{sat}$ )を有するディスプレイの例示的数値を示す表である。加えて、 $V_{Cn}$ および $V_{Ci}$ はそれぞれ、0ボルトおよび5ボルトになるよう任意に選択される。この実施例において、正常状態では、3ボルト( $V_{Cn} + V_{sat}$ )が第1の電圧供給端子に有効な状態とされ、1ボルト( $V_{Cn} + V_{tt}$ )が第2の電圧供給端子に有効な状態とされる。反転状態において、2ボルト( $V_{Ci} - V_{sat}$ )が第1の電圧供給端子に有効な状態とされ、4ボルト( $V_{Ci} - V_{tt}$ )が第2の電圧供給端子に有効な状態とされる。<sup>20</sup>

【0063】

図24は、図6のディスプレイ600とともに図23Aの電圧方式を実行することが可能な、代替的な電圧コントローラ2400のブロック図である。電圧コントローラ2400は、第1の基準電圧( $V_{1n}$ )を提供する第1の電圧源2402、第2の基準電圧( $V_{0n}$ )を提供する第2の電圧源2404、第3の基準電圧( $V_{Cn}$ )を提供する第3の電圧源2406、第4の基準電圧( $V_{1i}$ )を提供する第4の電圧源2408、第5の基準電圧( $V_{0i}$ )を提供する第5の電圧源2410、および第6の基準電圧( $V_{Ci}$ )を提供する第6の電圧源2412を含む。<sup>30</sup>図24中、分かり易くするために第5の電圧源2410が3回図示されているが、第5の電圧源2410は実際は単一の電圧源であることが理解されるべきである。加えて、電圧源2402、2404、2406、2408、2410、および2412のうちいずれかまたは全てが、オンチップ電圧発生器または各基準電圧をオフチップソースから受け取る単なる供給端子のいずれかであることが理解されるべきである。<sup>40</sup>

【0064】

電圧コントローラ2400はさらに、第1のマルチプレクサ2414、第2のマルチプレクサ2416、および第3のマルチプレクサ2418を含む。マルチプレクサ2414は、第3の電圧源2406に接続された第1の入力端子、第6の電圧源2412に接続された第2の入力端子、第5の電圧源2410に接続された第3の入力端子、共通電圧供給端子626に接続された出力端子、および電圧制御バス616の2本のVC制御ライン2420に接続された2ビットの制御端子セットを含む。マルチプレクサ2416は、第1の電圧源2402に接続された第1の入力端子、第4の電圧源2408に接続された第2の入力端子、第5の電圧源2410に接続された第3の入力端子、第1の電圧供給端子622に接続された出力端子、および電圧制御バス616の2本のVC制御ライン2422

10

20

30

40

50

に接続された 2 ビットの制御端子セットを含む。第 3 のマルチプレクサ 2418 は、第 2 の電圧源 2404 に接続された第 1 の入力端子、第 5 の電圧源 2410 に接続された第 2 の入力端子、第 2 の電圧供給端子 624 に接続された出力端子、および電圧制御バス 616 の V0 制御ライン 2424 に接続された单一の制御端子を含む。

#### 【 0065 】

電圧コントローラ 2400 は、処理装置 606 の制御下で以下のように動作する。マルチプレクサ 2414 は、VC 制御ライン 2420 を介して受信した制御信号に応答して、基準電圧 VCn、VCi、または V0i のうち 1 つを共通電圧供給端子 626 およびそれに伴い共通電極 610 にも選択的に有効な状態とする。マルチプレクサ 2416 は、V1 制御ライン 2422 を介して受信した制御信号に応答して、基準電圧 V1n、V1i または V0i のうち 1 つを第 1 の電圧供給端子 622 およびそれに伴いロジックハイのデータビットを現在記憶している全てのピクセルセル 602 のピクセル電極 612 に選択的に有効な状態とする。マルチプレクサ 2418 は、V0 制御ライン 2424 を介して受信した制御信号に応答して、基準電圧 V0n または V0i のうち 1 つを第 2 の電圧供給端子 624 およびそれに伴いロジックローのデータビットを現在記憶している全てのピクセルセル 602 のピクセル電極 612 に選択的に有効な状態とする。

#### 【 0066 】

図 25 は、電圧コントローラ 2400 を用いた図 23A の電圧方式の実行を示すタイミング図である。最初に、電圧コントローラ 2400 は、同じ電圧（すなわち V0i）を第 1 の電圧供給端子 622、第 2 の電圧供給端子 624、および共通電圧供給端子 626 の各々に有効な状態とすることにより、オフ状態をデバイス 600 に有効な状態とする。オフ状態がディスプレイ 600 に有効な状態とされている間、ビット B0 がディスプレイ 600 のラッチ 702 に書き込まれる。次いで時間 T1 において、電圧コントローラ 2400 は、電圧（V1n）を第 1 の電圧供給端子 622 に、電圧（V0n）を第 2 の電圧供給端子 624 に、そして電圧（VCn）を共通電圧供給端子 626 に有効な状態とする。次に、ディスプレイ 600 に記憶されたビット（B0）の位に依存する期間の後、ビット B0 がまだディスプレイ 600 のラッチ 702 に記憶されている状態で、記憶されたビット B0 の位に依存する前回の期間と同じ期間の間、電圧（V1i）を第 1 の電圧供給端子 622 に、電圧（V0i）を第 2 の電圧供給端子 624 に、電圧（VCi）を共通電圧供給端子 626 に有効な状態とすることにより、電圧コントローラ 2400 はデバイアス（debias）状態に切り替わる。その後直ちに、電圧コントローラ 2400 は、電圧（V0i）を電圧供給端子 622、624、および 626 のそれぞれに有効な状態とすることにより、オフ状態をディスプレイ 600 に再び有効な状態とし、これにより、次なるビット（B1）をディスプレイ 600 に書き込むことが可能になる。残りのビットについてのディスプレイ 600 の変調およびデバイアシングは、電圧コントローラ 2400 が多様な基準電圧を各電圧供給端子に有効な状態とする期間がディスプレイ 600 に書き込まれる特定のビットの位によって異なる点を除いて、ビット B0 について説明したのと実質的に同様に行なわれる。

#### 【 0067 】

図 26 は、図 23A の電圧方式に従ってディスプレイ 600 を駆動する代替的方法 2600 をまとめたフローチャートである。第 1 の工程 2602 において、電圧コントローラ 2400 は、オフ状態をディスプレイ 600 に有効な状態とする。次いで、第 2 の工程 2604 において、第 1 のデータビットがディスプレイ 600 のピクセルセル 602 に書き込まれる。次に、第 3 の工程 2606 において、電圧コントローラ 2400 は、ディスプレイ 600 に記憶されたビットの位に依存する期間の間、第 1 の所定の電圧を第 1 の電圧供給端子 622 に、第 2 の所定の電圧を第 2 の電圧供給端子 624 に、そして第 3 の所定の電圧を共通電圧供給端子 626 に有効な状態とする。その後、第 4 の工程 2608 において、電圧コントローラ 2400 は、前回のディスプレイ 600 に記憶されたデータビットの位に依存する期間と同じ期間の間、第 4 の所定の電圧を第 1 の電圧供給端子 622 に、第 5 の所定の電圧を第 2 の電圧供給端子 624 に、そして第 6 の所定の電圧を共通電圧

供給端子 626 に有効な状態とする。次いで、第 5 の工程 2610 において、電圧コントローラはオフ状態をディスプレイ 600 に有効な状態とする。第 6 の工程 2612 において、最後のデータビットがディスプレイ 600 に書き込まれたかどうかが判定され、書き込みが行なわれていなかった場合は、第 7 の工程 2614 において、次なるデータビットがディスプレイ 600 のピクセルセル 602 に書き込まれ、方法 2600 は第 3 の工程 2606 に戻る。第 6 の工程 2612 において最後のデータビットがディスプレイ 600 に書き込まれたことが判定された場合、第 8 の工程 2616 において方法 2600 は終了する。

#### 【0068】

上述した多様な電圧コントローラは一般的には、ディスプレイ 600 に記憶されるビットの位に依存する期間の間、限られた数の電圧を、第 1 の電圧供給端子 622 と、第 2 の電圧供給端子 624 と、共通電圧供給端子 626 とに有効な状態とすることにより、ディスプレイ 600 の変調に依存していた。ピクセルセル 602 の応答はセル全体にわたる RMS 電圧に依存するため、別の変調方式が可能である。例えば、1つの方式において、継続時間を一定に保持しながら、電圧パルスの振幅を変えることによりピクセルを変調することができる。あるいは、電圧振幅を一定に保持しながら、パルスの継続時間を変えることもできる。さらに別的方式において、振幅およびパルスの継続時間の両方を変えることができる。

#### 【0069】

図 27 は、電圧振幅に基づいて変調 / デバイアシング方式を行う代替的な電圧コントローラ 2700 のブロック図である。電圧コントローラ 2700 は、第 1 の基準電圧 (VC) を提供する第 1 の電圧源 2702、第 1 の電圧供給端子 (V1) 622 に選択的に有効な状態とするための多様な基準電圧を提供する第 1 の複数の電圧源 2704、および第 2 の電圧供給端子 (V0) 624 に選択的に有効な状態とするための多様な基準電圧を提供する第 2 の複数の電圧源を含む。第 1 の複数の電圧源 2704 の各電圧源は、振幅がデータビット (B0 - B9) のうち関連付けられたデータビットの位およびディスプレイ 600 の飽和電圧 (Vsat) に依存する電圧を提供する。同様に、第 2 の複数の電圧源の各電圧源は、振幅がデータビット (B0 - B9) のうち関連付けられたデータビットの位およびディスプレイ 600 の閾値電圧 (Vtt) に依存する電圧を提供する。加えて、第 1 の複数の電圧源 2704 および第 2 の複数の電圧源 2706 の各電圧源は、他の電圧源と関連付けられ、これにより、ピクセルセルのデバイアシングが実行される。例えば、電圧 V1n (B2) は、電圧 V1i (B2) に対して大きさは等しいが (電圧 VC に対して) 逆の極性である。

#### 【0070】

この特定の実施形態において、ビット (B5 - B9) は互いに同等の位を有する (すなわち、等しく重み付けされている) 点に留意されたい。このようなデータ方式については、Worley による、1998年2月27日に出願された、同時係属中の米国特許出願第 09/032、174 号において詳細に述べられている。本明細書中、同出願全体を参考のため援用する。

#### 【0071】

電圧コントローラ 2700 はさらに、第 1 のマルチプレクサ 2708 および第 2 のマルチプレクサ 2710 を含む。第 1 のマルチプレクサ 2708 は、複数の入力端子 (これらの複数の入力端子のうち各々は、第 1 の複数の電圧源 2704 のうちの 1 つの電圧源と接続される) と、第 1 の電圧源 2702 に接続されたさらなる入力端子と、第 1 の電圧供給端子 622 に接続された出力端子と、電圧制御バス 616 の V1 制御ライン 2712 に接続された 4 ビットの制御端子セットとを含む。マルチプレクサ 2708 は、処理装置 606 から V1 制御ライン 2712 を介して受信した制御信号に応答して、その入力端子に接続された基準電圧のうち 1 つを第 1 の電圧供給端子 622 に選択的に有効な状態とする。第 2 のマルチプレクサ 2710 は、複数の入力端子 (これらの複数の入力端子のうち各々は、第 1 の複数の電圧源 2706 のうちの 1 つの電圧源と接続される) と、第 1 の電圧源

10

20

30

40

50

2702に接続されたさらなる入力端子と、第2の電圧供給端子624に接続された出力端子と、電圧制御バス616のV0制御ライン2714に接続された4ビットの制御端子セットとを含む。マルチブレクサ2710は、処理装置606からV0制御ライン2714を介して受信した制御信号に応答して、その入力端子に接続された基準電圧のうち1つを第2の電圧供給端子624に選択的に有効な状態とする。

#### 【0072】

図27中、分かり易くするために3個の第1の電圧源2702を示しているが、第1の電圧源2702は実際は単一のデバイスであることが理解されるべきである。加えて、図27に示す電圧源のうちいずれかまたは全ての電圧源は、オン・チップ電圧発生器または様々な電圧をオフチップソースから受け取る単なる供給端子のいずれかであることが理解されるべきである。

10

#### 【0073】

図28は、図27の電圧コントローラ2700を用いたディスプレイ600(図6)を変調およびデバイアシングする特定の方式を示すタイミング図である。最初に、電圧コントローラ2700は、オフ状態をディスプレイ600に有効な状態とし、その間、ビットB0がピクセルセル602に書き込まれる。次いで、時間T1において、電圧コントローラ2700は、所定の継続時間Tkを有する時間の間、基準電圧V1n(B0)を第1の電圧供給端子622に、基準電圧V0n(B0)を第2の電圧供給端子624に、そして基準電圧VCを共通電圧供給端子626に有効な状態とする。その後直ちに、電圧コントローラ2700は、時間Tkの間、基準電圧V1i(B0)を第1の電圧供給端子622に、基準電圧V0i(B0)を第2の電圧供給端子624に、基準電圧VCを共通電圧供給端子626に有効な状態とする。次いで、電圧コントローラ2700は、別のオフ状態をディスプレイ600に有効な状態とする。このオフ状態の間、ビットB1がディスプレイ600のピクセルセル602に書き込まれる。次いで、時間T2において、ビットB1がディスプレイ600のラッチ702に記憶されている状態で、電圧コントローラ2700は、時間Tkの間、電圧V1n(B1)を第1の電圧供給端子622に、電圧V0n(B1)を第2の電圧供給端子624に、電圧VCを共通電圧供給端子626に有効な状態とする。電圧コントローラ2700はその後直ちに、ピクセルセルをデバイアスするために、電圧V1i(B1)を第1の電圧供給端子622に、電圧V0i(B1)を第2の電圧供給端子624に、そして電圧VCを共通電圧供給端子626に有効な状態とする。

20

#### 【0074】

その後、ビット(B2-B4)がディスプレイ600に書き込まれ、これらのビットと関連付けられた電圧が、時間Tkの間、第1の電圧供給端子622および第2の電圧供給端子624に有効な状態とされる。ビットB5-B9の電圧パルスが切断されて示されているが、これは、ページの大きさが電圧V1n(B5-B9)およびV1i(B5-B9)の振幅を適切な縮尺で示せるほど充分に大きくないためである。しかし、あらゆる場合において、各パルスの時間的幅は同じ(Tk)であり、基準電圧の振幅は、関連付けられたビットの位にとって適切なRMS電圧を生成するよう選択される。

30

#### 【0075】

図29は、図28を参照しながら説明したような振幅に基づいた電圧方式に従ってマルチビットデータワードをディスプレイ600に書き込む方法2900をまとめたフローチャートである。第1の工程2902において、電圧コントローラ2700は、オフ状態をディスプレイ600に書き込む。次いで、第2の工程2904において、第1のデータビット(例えば、B0)がディスプレイ600のピクセルに書き込まれる。次に、第3の工程2906において、電圧コントローラ2700は第1の所定の電圧(VC)を共通電圧供給端子626を介して共通電極610に有効な状態とする。次に、第4の工程2908において、第1の所定の期間の間、電圧コントローラ2700は、第2の所定の電圧(例えば、V1n(B0))を第1の電圧供給端子622に、そして第3の所定の電圧(例えば、V0n(B0))を第2の電圧供給端子624に有効な状態とする。第2の所定の電圧および第3の所定の電圧はそれぞれ、ディスプレイ600内のビットの位に依存する振

40

50

幅を有する。次いで、第5の工程2910において、電圧コントローラ2700は、第2の所定の期間の間、第4の所定の電圧（例えば、V1i(B0)）を第1の電圧供給端子622に有効な状態とし、第5の所定の電圧（例えば、V0i(B0)）を第2の電圧供給端子624に有効な状態とする。第4の所定の電圧および第5の所定の電圧はそれぞれ、ディスプレイ600内のデータビットの位に依存する振幅を有する。特定の方法において、第1の所定の期間は第2の所定の期間に等しく、第2の所定の電圧は第4の所定の電圧に対して振幅は等しいが逆の極性であり、第3の所定の電圧は第5の所定の電圧に対して大きさは等しいが逆の極性である。あらゆる場合において、これらの多様な所定の電圧をそれぞれの期間有効な状態とすることを組合せると、その結果ディスプレイ600のピクセルセル602上に正味0ボルトのDCバイアスが生じる。次いで、第6の工程2912において、電圧コントローラ2700はオフ状態をディスプレイ600に有効な状態とする。第7の工程2914において、最後のデータビットがディスプレイ600に書き込まれたかどうかが判定される。書き込みが行なわれていなかった場合は、第8の工程2916において、次なるデータビット（例えば、B1）がディスプレイ600の記憶素子702に書き込まれ、方法2900は第4の工程2908に戻る。しかし、第7の工程2914において最後のデータビット（例えば、B9）がディスプレイ600のラッチ702に書き込まれたことが判定された場合、第9の工程2918において方法2900は終了する。

#### 【0076】

図30は、所望のRMS電圧を生成するために時間および振幅変調両方を用いた、マルチビットデータワードをディスプレイ600に書き込む方式を示すタイミング図である。言い換えれば、特定の電圧が電圧供給ラインに有効な状態とされる期間は、有効な状態とされる電圧の振幅およびディスプレイ600のラッチ702に記憶されるビットの位の両方に依存する。このような駆動方式は、電圧コントローラ2700よりも電圧源の数が少ない電圧コントローラを用いて行なうことができる。例えば電圧コントローラ2700を参照しながら図30のタイミング図について説明するが、電圧コントローラ2700の全ての電圧源が用いられるわけではない点に留意されたい。

#### 【0077】

最初に、電圧コントローラ2700は、オフ状態をディスプレイ600に（電圧VCを、第1の電圧供給端子622と、第2の電圧供給端子624と、共通電圧供給端子626とに）有効な状態とする。このオフ状態において、ビットB0がディスプレイ600の記憶要素702に書き込まれる。次いで、時間T1において、時間（x）の間、電圧コントローラ2700は、電圧V1n(B0)3002を第1の電圧供給端子（V1）622に有効な状態とし、電圧V0n(B0)3004を第2の電圧供給端子（V0）624に有効な状態とする。その後直ちに、電圧コントローラ2700は、等しい時間（x）の間、電圧V1i(B0)3006を第1の電圧供給端子（V1）622に有効な状態とし、電圧V0i(B0)3008を第2の電圧供給端子（V0）624に有効な状態とする。その後直ちに、電圧コントローラ2700は、第2のオフ状態をディスプレイ600に有効な状態とする。このオフ状態において、次なるビットB1がディスプレイ600の記憶要素702に書き込まれる。

#### 【0078】

次に、電圧コントローラ2700は、電圧V1n(B1)およびV0n(B1)を第1の電圧供給端子622および第2の電圧供給端子624にそれぞれ有効な状態とするのではなく、電圧V1n(B0)3002を第1の電圧供給端子（V1）622に再び有効な状態とし、電圧V0n(B0)3004を第2の電圧供給端子（V0）624に再び有効な状態とする。しかし、電圧V1n(B0)3002および電圧V0n(B0)3004はそれぞれ、大きさが電圧V1n(B0)およびV0n(B1)の半分しかないと、RMS電圧の2倍（すなわち、2x）に相当する期間有効な状態とされなければならない。次いで、電圧コントローラ2700は、（2x）の期間の間、電圧V1i(B0)3006を第1の電圧供給端子（V1）622に有効な状態とし、電圧V0i(B0)3008

10

20

30

40

50

を第2の電圧供給端子(VO)624に有効な状態とする。従って、電圧源V1n(B1)基準、V1i(B1)基準、V0n(B1)基準、およびV0i(B1)基準は、必要に応じて電圧コントローラ2700から除去され得る。

#### 【0079】

電圧コントローラ2700において必要な電圧源の数を削減する別の実施例として、図30において、ビットB3についての変調およびデバイアスは、基準電圧V1n(B2)3010、V0n(B2)3012、V1i(B2)3014、およびV0i(B2)3016を用いて達成され、これにより基準電圧V1n(B3)、V0n(B3)、V1i(B3)、およびV0i(B3)の必要性がなくなる点に留意されたい。同様に、ビットB5-B9についての変調およびデバイアスも、基準電圧V1n(B4)3018、V0n(B4)3020、V1i(B4)3022、およびV0i(B4)3024を用いて達成され、これにより基準電圧V1n(B5-B9)、V0n(B5-B9)、V1i(B5-B9)、およびV0i(B5-B9)の必要性がなくなる点に留意されたい。10

#### 【0080】

電圧コントローラ内に含まれる基準電圧の最適な数は、各アプリケーションに基づいて決定されなければならない。例えば、各ビットについて別個の電圧を用いることにより、変調時間を低減することができる。別の場合において、変調電圧を下方に調節してディスプレイにデータを書き込むことが可能な時間を増加することが望ましい場合もあり得る。一方、製造の観点から見ると、多数の異なる電圧をチップに提供することは問題になり得る。20

#### 【0081】

図31は、有効な状態とされた電圧の振幅および継続時間の両方が特定のデータビットの位によって異なり得る、マルチビットデータワードをディスプレイ600に書き込む方法3100をまとめたフローチャートである。第1の工程3102において、電圧コントローラ2700はオフ状態をディスプレイ600に有効な状態とする。次いで、第2の工程3104において、第1のデータビットがディスプレイ600のラッチ702に書き込まれる。第3の工程3106において、電圧コントローラ2700は第1の所定の電圧をディスプレイ600の共通電極610に有効な状態とする。次いで、第4の工程3108において、電圧コントローラ2700は、第2および第3の所定の電圧の振幅およびディスプレイ600内のデータビットの位に依存する期間の間、第2の所定の電圧を第1の電圧供給端子622に有効な状態とし、第3の所定の電圧を第2の電圧供給端子624に有効な状態とする。次いで、第5の工程において、電圧コントローラ2700は、第4および第5の所定の電圧の振幅およびディスプレイ600内のデータビットの位に依存する時間の間、第4の所定の電圧を第1の電圧供給端子622に有効な状態とし、第5の所定の電圧を第2の電圧供給端子624に有効な状態とする。次に、第6の工程3112において、電圧コントローラ2700は、オフ状態をディスプレイ600に書き込む。第7の工程3114において、マルチビットデータワードの最後のビットがディスプレイ600に書き込まれたかどうかが判定され、書き込みが行なわれていなかった場合は、第8の工程3116において、次なるデータビットがディスプレイ600に書き込まれ、その後、方法3100は第4の工程3108に戻る。第7の工程3114においてマルチビットデータワードの最後のビットがディスプレイ600に書き込まれたことが判定された場合、第9の工程3118において方法3100は終了する。3040

#### 【0082】

図32は、複数の異なるオフ状態をディスプレイ600に書き込むことが可能な電圧コントローラ3200のブロック図である。上記で説明したコントローラは、ディスプレイ600への複数のオフ状態の書き込み能力が幾分限られており、各々のコントローラの能力は単一のオフ状態に限られている。例えば、図8の電圧コントローラ800は、同一の電圧を第1の電圧供給端子622、第2の電圧供給端子624、および共通電圧供給端子626の各々に同時に有効な状態とすることができないため、オフ状態をディスプレイ600に書き込むことができない。図13の電圧コントローラ1300は、電圧VCnを第50

1 の電圧供給端子 622、第 2 の電圧供給端子 624、および共通電圧供給端子 626 の各々に同時に有効な状態とすることにより、単一のオフ状態をディスプレイ 600 に書き込むことができる。同様に、図 16 の電圧コントローラ 1600 も、電圧 V1n を第 1 の電圧供給端子 622、第 2 の電圧供給端子 624、および共通電圧供給端子 626 の各々に同時に有効な状態とすることにより、単一のオフ状態をディスプレイ 600 に書き込むことができる。図 20 の電圧コントローラ 2000 および図 27 の電圧コントローラ 2700 もまた、単一のオフ状態を生成することに限定され、電圧 VC を第 1 の電圧供給端子 622、第 2 の電圧供給端子 624、および共通電圧供給端子 626 の各々に同時に有効な状態とする能力を有する。最後に、図 24 の電圧コントローラ 2400 は、電圧 VC を第 1 の電圧供給端子 622、第 2 の電圧供給端子 624、および共通電圧供給端子 626 の各々に同時に有効な状態とすることにより、単一のオフ状態を生成することに限定される。上述の実施例が示すように、同一の電圧を各電圧供給端子に同時に有効な状態とすることが可能である限り、実質的にあらゆる電圧がオフ状態をディスプレイに書き込む際に用いられ得、これにより、液晶セル全体にわたる電圧がなくなる。

#### 【0083】

上述の電圧コントローラとは対象的に、電圧コントローラ 3200 は、複数の異なるオフ状態をディスプレイ 600 に書き込み、ディスプレイ 600 を駆動するために必要な電圧供給ライン上の電圧の揺れの大きさを有利に低減することができる。電圧コントローラ 3200 は、基準電圧 V1n を提供する第 1 の電圧源 3202、基準電圧 V1i を提供する第 2 の電圧源 3204、基準電圧 V0n を提供する第 3 の電圧源 3206、基準電圧 V0i を提供する第 4 の電圧源 3208、基準電圧 VCn を提供する第 5 の電圧源 3210、および基準電圧 VCi を提供する第 6 の電圧源 3212 を含む。図 32 中、分かり易くするため、それぞれ 3 個の電圧源 3202、3204、3206、3208、3210、および 3212 を示しているが、当業者であれば、これらの電圧源の各々は、オンチップ電圧発生器またはオフチップソースから各電圧を受け取る単なる端子であり得る単一の電圧源であることを理解する。

#### 【0084】

電圧コントローラ 3200 はさらに、第 1 のマルチプレクサ 3214、第 2 のマルチプレクサ 3216、および第 3 のマルチプレクサ 3218 を含む。第 1 のマルチプレクサ 3214 は、第 1 の電圧源 3202 に接続された第 1 の入力端子と、第 2 の電圧源 3204 に接続された第 2 の入力端子と、第 3 の電圧源 3206 に接続された第 3 の入力端子と、第 4 の電圧源 3208 に接続された第 4 の入力端子と、第 5 の電圧源 3210 に接続された第 5 の入力端子と、第 6 の電圧源 3212 に接続された第 6 の入力端子と、共通電圧供給端子 626 に接続された出力端子と、電圧制御バス 616 の VC 制御ライン 3220 に接続された 3 ビットの制御端子セットとを有する。第 2 のマルチプレクサ 3216 は、第 1 の電圧源 3202 に接続された第 1 の入力端子と、第 2 の電圧源 3204 に接続された第 2 の入力端子と、第 3 の電圧源 3206 に接続された第 3 の入力端子と、第 4 の電圧源 3208 に接続された第 4 の入力端子と、第 5 の電圧源 3210 に接続された第 5 の入力端子と、第 6 の電圧源 3212 に接続された第 6 の入力端子と、第 1 の電圧供給端子 626 に接続された出力端子と、電圧制御バス 616 の V1 制御ライン 3222 に接続された 3 ビットの制御端子セットとを有する。第 3 のマルチプレクサ 3218 は、第 1 の電圧源 3202 に接続された第 1 の入力端子と、第 2 の電圧源 3204 に接続された第 2 の入力端子と、第 3 の電圧源 3206 に接続された第 3 の入力端子と、第 4 の電圧源 3208 に接続された第 4 の入力端子と、第 5 の電圧源 3210 に接続された第 5 の入力端子と、第 6 の電圧源 3212 に接続された第 6 の入力端子と、第 2 の電圧供給端子 624 に接続された出力端子と、電圧制御バス 616 の V0 制御ライン 3224 に接続された 3 ビットの制御端子セットとを有する。上記のように構成された電圧コントローラ 3200 は、電圧制御バス 616 を介した処理装置 606 からの制御信号に応答して、基準電圧 V1n、V1i、V0n、V0i、VCn、または VCi のうち任意の 1 つに基づいてオフ状態をディスプレイ 600 に有効な状態とができる。

## 【0085】

図33は、ディスプレイ600を駆動する方法を示すタイミング図であり、異なるオフ状態を用いることにより、第1の電圧供給端子622、第2の電圧供給端子624、および共通電圧供給端子626上の電圧の揺れの大きさを低減する。ここに示されているこの特定の実施例は、図12Aに示す電圧方式に従っている。図12A中、V1nはV0iに等しく、V1iはV0nに等しい。しかし、複数のオフ状態を用いて電圧の揺れの大きさを低減するという考え方は、本明細書中述べられている他の電圧方式にも等しく適用可能である。

## 【0086】

最初に、電圧コントローラ3200は、同一の電圧V0nを、第1の電圧供給端子(V1)622、第2の電圧供給端子(V0)624、および共通電圧供給端子(VC)626の各々に有効な状態とすることにより、第1のオフ状態をディスプレイ600に有効な状態とする。この第1のオフ状態の間、ビットB0がディスプレイ600のラッチ702にロードされる。次いで、時間T1において、電圧コントローラ3200は、第1の所定の電圧V1nを第1の電圧供給端子622 V1に、第2の所定の電圧V0nを第2の電圧供給端子624 V0に、そして第3の所定の電圧VCnを共通電圧供給端子626 VCに有効な状態とする。次いで、ビットB0の位に依存する所定の時間の後、電圧コントローラ3200は、第4の所定の電圧V1iを第1の電圧供給端子622 V1に、第5の所定の電圧V0iを第2の電圧供給端子624 V0に、そして第6の所定の電圧VCiを共通電圧供給端子626 VCに有効な状態とする。次に、電圧コントローラは、別の同一の電圧V1nを第1の電圧供給端子622、第2の電圧供給端子624、および共通電圧供給端子626の各々に有効な状態とすることにより、別のオフ状態3302をディスプレイ600に有効な状態とする。電圧コントローラ3200を用いて異なるオフ状態3302を有効な状態とすることにより、第2の電圧供給端子624および共通電圧供給端子626上で必要とされる電圧の揺れが最小化される。

## 【0087】

オフ状態3302の間、ビットB1がディスプレイ600のラッチ702に書き込まれる。次いで、電圧コントローラは、V1iを第1の電圧供給端子622に、V0iを第2の電圧供給端子624に、そしてVCiを共通電圧供給端子626に有効な状態とし、次にV1nを第1の電圧供給端子622に、V0nを第2の電圧供給端子624に、そしてVCnを共通電圧供給端子626に有効な状態とする。オフ状態3302の後の正常状態の値に先行してデバイアス状態を有効な状態とすることにより、電圧供給端子622、624、および626上の必要な電圧の揺れがやはり最小化される点に留意されたい。

## 【0088】

ビットB1のデバイアスおよび正常の位相変調の後、電圧コントローラ3200は、第1のオフ状態と同じオフ状態3304を有効な状態とし、電圧V0nを第1の電圧供給端子(V1)622、第2の電圧供給端子(V0)624、および共通電圧供給端子(VC)626の各々に有効な状態とする。このオフ状態3304の間、ビットB2がディスプレイ600の記憶要素702に書き込まれる。次いで、電圧コントローラ3200は、正常の変調電圧を有効な状態とし、次にデバイアス電圧を各電圧供給端子622、624、および626に有効な状態とする。当業者であれば、上記の説明を見れば、第1のオフ状態、正常変調、逆変調、第2のオフ状態、逆変調、正常変調、第1のオフ状態、逆変調、第2のオフ状態といった具合に続く、低減された電圧揺れ/デバイアスパターンを認識する。

## 【0089】

図34は、ディスプレイ600を最小の数の電圧(例えば、2)で変調する、主に時変調に基づいた代替的電圧コントローラ3400のブロック図である。電圧コントローラ3400は、第1の所定の電圧源3402、第2の所定の電圧源3404、第1のマルチブレクサ3406、第2のマルチブレクサ3408、および第3のマルチブレクサ3410を含む。図34中、分かり易くするために3個の第1の所定の電圧源3402および第2

10

20

30

40

50

の所定の電圧源 3 4 0 4 を示しているが、これらはそれぞれ単一の電圧源であり、オンチップ電圧発生器またはオフチップソースから各電圧を受け取る単なる端子の性質を有することが理解されるべきである。

#### 【 0 0 9 0 】

第 1 のマルチプレクサ 3 4 0 6 は、第 1 の所定の電圧源 3 4 0 2 に接続された第 1 の入力端子、第 2 の所定の電圧源 3 4 0 4 に接続された第 2 の入力端子、共通電圧供給端子 6 2 6 に接続された出力端子、および電圧制御バス 6 1 6 の V C 制御ライン 3 4 1 2 に接続された制御端子を含む。第 2 のマルチプレクサ 3 4 0 8 は、第 1 の所定の電圧源 3 4 0 2 に接続された第 1 の入力端子、第 2 の所定の電圧源 3 4 0 4 に接続された第 2 の入力端子、第 1 の電圧供給端子 6 2 2 に接続された出力端子、および電圧制御バス 6 1 6 の V 1 電圧制御ライン 3 4 1 4 に接続された制御端子を含む。第 3 のマルチプレクサ 3 4 1 0 は、第 1 の所定の電圧源 3 4 0 2 に接続された第 1 の入力端子、第 2 の所定の電圧源 3 4 0 4 に接続された第 2 の入力端子、第 2 の電圧供給端子 6 2 4 に接続された出力端子、および電圧制御バス 6 1 6 の V 0 電圧制御ライン 3 4 1 6 に接続された制御端子を含む。処理装置 6 0 6 から制御バス 6 1 6 の制御ライン 3 4 1 2 、 3 4 1 4 、および 3 4 1 6 のうちそれぞれを介して受け取った特定の制御信号に応答して、マルチプレクサ 3 4 0 6 、 3 4 0 8 、および 3 4 1 0 は、第 1 または第 2 の所定の電圧のうち 1 つを、電圧供給ライン 6 2 6 、 6 2 2 、または 6 2 4 にそれぞれ選択的に 有効な状態 とする。  
10

#### 【 0 0 9 1 】

図 3 5 は、図 3 4 の電圧コントローラ 3 4 0 0 を用いてディスプレイ 6 0 0 を変調およびデバイアシングする代替的方法を示すタイミング図である。最初に、電圧コントローラ 3 4 0 0 は、第 1 の所定の電圧 ( V i ) を第 1 の電圧供給端子 ( V 1 ) 6 2 2 、第 2 の電圧供給端子 ( V 0 ) 6 2 4 、および共通電圧供給端子 ( V C ) 6 2 6 に 有効な状態 することにより、第 1 のオフ状態をディスプレイ 6 0 0 に 有効な状態 とする。この第 1 のオフ状態の間、ビット B 0 がディスプレイ 6 0 0 の記憶要素 7 0 2 にロードされる。次いで、時間 T 1 において、電圧コントローラ 3 4 0 0 は、第 2 の所定の電圧 ( V n ) を V 1 6 2 2 および V 0 6 2 4 に 有効な状態 とする。ビット B 0 の 位 およびディスプレイ 6 0 0 の閾値電圧 ( V t t ) に依存する期間の後、電圧コントローラ 3 4 0 0 は、 V 0 6 2 4 を V i に戻し、 V 0 をオフにする。次いで、ビット B 0 の 位 およびディスプレイ 6 0 0 の飽和電圧 ( V s a t ) に依存する期間の後、電圧コントローラ 3 4 0 0 は、 V i を V 1 6 2 2 に 有効な状態 とし、 V n を V C 6 2 6 に 有効な状態 とする。こういった遷移により、 V 1 がデバイアスモードではあるもののオンのままであるという効果が得られる。加えて、 V 0 が V i にとどまっているので、 V C が V n に遷移ことによって V 0 がデバイアスモードでオンになる。ビット B 0 の 位 および V t t に依存する期間の後、電圧コントローラ 3 4 0 0 は、 V n を V 0 に 有効な状態 とし、 V 0 をオフにし、ビット B 0 について V 0 の変調およびデバイアスを終了する。次いで、 V C が V n に遷移した際に開始し、ビット B 0 の 位 および V s a t に依存する期間の後、電圧コントローラ 3 4 0 0 は、 V n を V 1 に 有効な状態 とし、ビット B 0 についての V 1 の変調およびデバイアス位相を終了する。電圧コントローラ 3 4 0 0 は、図 3 5 に示すように、各期間が後続のビットの 位 に依存するため各期間が延長される点を除いて、 V 1 および V 0 の変調およびデバイアス位相をその後のビットの場合と同じやり方で実行する。  
20  
30  
40

#### 【 0 0 9 2 】

図 3 6 は、単一の制御信号でディスプレイを変調およびデバイアシングを行うことが可能な代替的な電圧コントローラ 3 6 0 0 のブロック図である。電圧コントローラ 3 6 0 0 は、 V C n 基準電圧を提供する第 1 の電圧源 3 6 0 2 、 V C i 基準電圧を提供する第 2 の電圧源 3 6 0 4 、 V 1 n 基準電圧を提供する第 3 の電圧源 3 6 0 6 、 V 1 i 基準電圧を提供する第 4 の電圧源 3 6 0 8 、 V 0 n 基準電圧を提供する第 5 の電圧源 3 6 1 0 、および V 0 i 基準電圧を提供する第 6 の電圧源 3 6 1 2 を含む。電圧コントローラはさらに、第 1 のマルチプレクサ 3 6 1 4 、第 2 のマルチプレクサ 3 6 1 6 、および第 3 のマルチプレクサ 3 6 1 8 を含む。第 1 のマルチプレクサ 3 6 1 4 は、電圧源 3 6 0 2 に接続された第  
50

1 の入力端子、第 2 の電圧源 3 6 0 4 に接続された第 2 の入力端子、共通電圧供給端子 6 2 6 に接続された出力端子、および電圧制御バス 6 1 6 のユニバーサル制御ライン 3 6 2 0 に接続された制御端子を含む。第 2 のマルチブレクサ 3 6 1 6 は、電圧源 3 6 0 6 に接続された第 1 の入力端子、第 2 の電圧源 3 6 0 8 に接続された第 2 の入力端子、および第 1 の電圧供給端子 6 2 2 に接続された出力端子ならびに電圧制御バス 6 1 6 のユニバーサル制御ライン 3 6 2 0 に接続された制御端子を含む。第 3 のマルチブレクサ 3 6 1 8 は、電圧源 3 6 1 0 に接続された第 1 の入力端子、第 2 の電圧源 3 6 1 2 に接続された第 2 の入力端子、および第 2 の電圧供給端子 6 2 4 に接続された出力端子ならびに電圧制御バス 6 1 6 のユニバーサル制御ライン 3 6 2 0 に接続された制御端子を含む。

【0093】

10

マルチブレクサ 3 6 1 4 、 3 6 1 6 、および 3 6 1 8 の制御端子は全てまとめて接続されるため、電圧コントローラは以下のように機能する。すなわち、ユニバーサル制御ライン 3 6 2 0 上の第 1 の制御信号に応答して、マルチブレクサ 3 6 1 4 は電圧  $V_{Cn}$  を共通電圧供給端子に有効な状態とし、マルチブレクサ 3 6 1 6 は電圧  $V_{1n}$  を第 1 の電圧供給端子 6 2 2 に有効な状態とし、マルチブレクサ 3 6 1 8 は電圧  $V_{0n}$  を第 2 の電圧供給端子 6 2 4 に有効な状態とする。ユニバーサル制御ライン 3 6 2 0 上の第 2 の制御信号に応答して、マルチブレクサ 3 6 1 4 は電圧  $V_{Ci}$  を共通電圧供給端子に有効な状態とし、マルチブレクサ 3 6 1 6 は電圧  $V_{1i}$  を第 1 の電圧供給端子 6 2 2 に有効な状態とし、マルチブレクサ 3 6 1 8 は電圧  $V_{0i}$  を第 2 の電圧供給端子 6 2 4 に有効な状態とする。

【0094】

20

電圧コントローラ 3 6 0 0 は、単純性とコストとが最も重要とされるようなディスプレイに用いるのに特に適している。電圧コントローラ 3 6 0 0 は単一の制御信号に応答するため、多様な素子の個別の制御が失われる。例えば、図示のように、コントローラ 3 6 0 0 は、ディスプレイにデバイアスする能力は有するが、オフ状態を提供することができない。単一の信号コントローラは、オフ状態を変調および提供するよう必要に応じて構成することができるが、デバイアスは提供しない。したがって、単一の信号コントローラは、例えばオフ状態を必要せず全ディスプレイに相当するデータを書き込むことが可能な小さなディスプレイまたは D C バイアスによる劣化に影響を受けにくいディスプレイにおいて有利に用いられ得る。

【0095】

30

本発明のいくつかの実施形態は、例えばディスプレイの記憶要素にデータビットを書き込む適切な期間を提供するために、オフ状態（ピクセルセル全体にわたって印加されていない期間）を実行する。本明細書中述べられている本発明の別の実施形態は、異なる振幅を有する所定の電圧を用いることにより、特定の電圧がピクセルセルに印加される時間を操作することを可能にする。多くの場合において、ディスプレイの実際の閾値および飽和電圧を確実に再現できるようにこれらの所定の電圧を選択可能とすることが望ましい。

【0096】

例えば、図 12 A の電圧方式を実行するために用いられる実際の数値（ $V_0$ ）および（ $V_1$ ）は、以下の RMS 電圧方程式から計算することができる。（ $V_0$ ）を計算するには、RMS 電圧方程式 1 から始める：

40

【0097】

【数 3】

Eq. 1

$$V_{Ht} = \sqrt{(m\%) (V_0 - V_C)^2}$$

【0098】

ここで、 $V_{Ht}$  はディスプレイの閾値電圧であり； $m\%$  は変調デューティサイクル（ゼ

50

口ではない電圧が実際にピクセルセルに印加されている時間のパーセント)であり;  $V_O$  は実際に印加される電圧であり;  $V_C$  は共通電極に印加される電圧である。 $V_C$  は 0 ボルトに等しいと設定すると、上記の Eq. 1 は以下のように簡単化される。

【0099】

【数4】

Eq. 2

$$V_{tt} = \sqrt{(m\%)(VO)^2}$$

10

【0100】

Eq. 2 の両辺を 2 乗すると、以下の式が得られる。

【0101】

【数5】

Eq. 3

$$V_{tt}^2 = (m\%)(VO)^2$$

20

【0102】

Eq. 3 の両辺の平方根をとると、以下の式が得られる

【0103】

【数6】

Eq. 4

$$V_{tt} = \sqrt{m\%}(VO)$$

30

【0104】

最後に、 $V_O$  について解くと、以下の式が得られる。

【0105】

【数7】

Eq. 5

$$VO = \frac{V_{tt}}{\sqrt{m\%}}$$

40

【0106】

例示目的のため、代表的な数値を、図 12 B の表内のサンプル値から得ることができる。 $m\% = 0.8$  および  $V_{tt} = 1.0$  ボルトと仮定すると、 $V_O = 1.12$  ボルトである。

【0107】

同様に、 $V_1$  の実際の値を Eq. 6 から計算することができ、ここで  $V_{sat}$  は液晶ディスプレイの飽和電圧である。

【0108】

【数8】

50

Eq. 6

$$V_{sat} = \sqrt{(m\%) (V1 - VC)^2}$$

【0109】

VCを0ボルトに設定すると、Eq. 6は以下のように簡単化される。

【0110】

【数9】

10

Eq. 7

$$V_{sat} = \sqrt{(m\%) (V1)^2}$$

【0111】

Eq. 7の両辺を2乗すると、以下の式が得られる。

【0112】

【数10】

20

Eq. 8

$$V_{sat}^2 = (m\%) (V1)^2$$

【0113】

Eq. 8の両辺の平方根をとると、以下の式が得られる。

【0114】

【数11】

30

Eq. 9

$$V_{sat} = V1 \sqrt{m\%}$$

【0115】

最後に、Eq. 9をV1について解くと、以下の式が得られる。

【0116】

【数12】

Eq. 10

$$V1 = \frac{V_{sat}}{\sqrt{m\%}}$$

40

【0117】

ここで再度、図12Bの表からのサンプル値（V<sub>sat</sub> = 3ボルト）を用い、m% = 0.8と仮定し、Eq. 10に従うと、V1 = 3.35ボルトとなる。

【0118】

これで、本発明の特定の実施形態についての説明を終了する。説明してきたこれらの特徴の多くは、本発明の範囲を逸脱することなく、代替、改変、または省略され得る。例えば、本発明を反射型液晶ディスプレイを参照しながら説明したが、本発明の利用はこれだ

50

けに限定されず、本発明は透過型ディスプレイにも同様に有利に用いられ得る。本発明の他のこのような利用および利点は、特に本開示を鑑みれば、当業者にとって明らかである。

【図面の簡単な説明】

【図 1】

図 1 は、典型的な液晶ピクセルセルのブロック図を示す。

【図 2】

図 2 は、4 ビット 2 値重みつきパルス幅変調データの 1 つのフレームを示す。

【図 3】

図 3 は、図 2 の 4 ビットのパルス幅変調データが、正味 0 ボルトの DC バイアスであるスプリットフレームの適用を示す。 10

【図 4】

図 4 は、典型的な液晶輝度応答対 RMS 電圧曲線を示す。

【図 5】

図 5 は、RMS 電圧対 8 ビットのグレースケール値曲線を示す。

【図 6】

図 6 は、本発明にもとづく多重ピクセルディスプレイのブロック図を示す。 20

【図 7】

図 7 は、図 6 のディスプレイの単一ピクセルセルを詳細に示す。

【図 8】

図 8 は、図 7 の電圧コントローラの 1 つの実施形態のブロック図である。

【図 9】

図 9 は、図 6 のディスプレイの 1 つの実施形態に、多数の 2 値重みつきデータビットを書き込むためのタイミング図を示す。 30

【図 10】

図 10 は、図 9 のタイミング図を実行するための方法を要約したフローチャートである。

。

【図 11】

図 11 は、グレースケール値を RMS 電圧の有効な範囲に限定するために、本発明にもとづいて修正された RMS 電圧対グレースケール値曲線である。 30

【図 12 A】

図 12 A は、本発明の 1 つの実施形態に用いられる変調方式およびデバイアシング方式を示す電圧方式である。

【図 12 B】

図 12 B は、図 12 A に示される電圧のサンプル値を示す表である。

【図 13】

図 13 は、本発明にもとづいて特定の駆動方式を実行するための別の電圧コントローラのブロック図である。

【図 14】

図 14 は、図 12 A の電圧方式の実行を示すタイミング図である。 40

【図 15】

図 15 は、図 13 の駆動方式の方法を要約したフローチャートである。

【図 16】

図 16 は、本発明にもとづいて特定の駆動方式を実行するための別の電圧コントローラのブロック図である。

【図 17】

図 17 は、図 12 A の電圧方式の実行を示すタイミング図である。

【図 18】

図 18 は、図 17 の駆動方式にもとづいて図 6 のディスプレイを駆動するための方法を要約したフローチャートである。 50

**【図 19 A】**

図 19 A は、本発明の 1 つの実施形態に用いられる変調方式およびデバイアス方式を示す電圧方式である。

**【図 19 B】**

図 19 B は、図 19 A に示される電圧のサンプル値を示す表である。

**【図 20】**

図 20 は、本発明にもとづいて特定の駆動方式を実行するための別の電圧コントローラのブロック図である。

**【図 21 A】**

図 21 A は、図 19 A の電圧方式の実行を示すタイミング図である。

10

**【図 21 B】**

図 21 B は、図 19 A の電圧方式の別の実行を示すタイミング図ある。

**【図 22】**

図 22 は、図 21 A および 21 B の駆動方式にもとづいて、図 6 のディスプレイを駆動するための方法を要約したフローチャートである。

**【図 23 A】**

図 23 A は、本発明の 1 つの実施形態に用いられる変調方式およびデバイアシング方式を示す図である。

**【図 23 B】**

図 23 B は、図 23 A に示されるサンプル値を示す表である。

20

**【図 24】**

図 24 は、本発明にもとづいて、特定の駆動方式を実行するための別の電圧コントローラのブロック図である。

**【図 25】**

図 25 は、図 23 A の電圧方式の実行を示すタイミング図である。

**【図 26】**

図 26 は、図 25 の駆動方式にもとづいて、図 6 のディスプレイを駆動するための方法を要約したフローチャートである。

**【図 27】**

図 27 は、本発明にもとづいて、特定の駆動方式を実行するための別の電圧コントローラのブロック図である。

30

**【図 28】**

図 28 は、図 6 のディスプレイを用いて別の駆動方式を示すタイミング図である。

**【図 29】**

図 29 は、図 28 の駆動方式にもとづいて、図 6 のディスプレイを駆動するための方法を要約したフローチャートである。

**【図 30】**

図 30 は、図 6 のディスプレイを用いて別の駆動方式を示すタイミング図である。

**【図 31】**

図 31 は、図 30 の駆動方式にもとづいて、図 6 のディスプレイを駆動するための方法を要約したフローチャートである。

40

**【図 32】**

図 32 は、本発明にもとづいて、特定の駆動方式を実行するための別の電圧コントローラのブロック図である。

**【図 33】**

図 33 は、本発明にもとづいて、別の駆動方式を示すタイミング図である。

**【図 34】**

図 34 は、本発明にもとづいて、特定の駆動方式を実行することが可能な別の電圧コントローラのブロック図である。

**【図 35】**

50

図35は、本発明にもとづいて、別の駆動方式を示すタイミング図である。

【図36】

図3.6は、単一の制御信号により動作可能な別の電圧コントローラである。

【 図 1 】



【 义 2 】



【 四 3 】



【图4】



【図5】



【図6】



【図7】



【図9】



【図8】



【図10】



【図11】



【図12A】



【図12B】

|                               |      |
|-------------------------------|------|
| $VCn = 0V$                    |      |
| $Vtt = 1V$                    |      |
| $Vsat = 3V$                   |      |
| $VCi = VCn + Vsat + Vtt = 4V$ |      |
| 正常                            | 反転   |
| $VC$                          | $0V$ |
| $V1$                          | $3V$ |
| $V0$                          | $1V$ |

【図13】



【図14】



【図15】



【図16】



【図17】



FIG. 17

【図18】



【図19A】



【図19B】

| VC = 3V<br>Vlt = 1V<br>Vsat = 3V |    |    |
|----------------------------------|----|----|
|                                  | 正常 | 反転 |
| VC                               | 3V | 3V |
| V0                               | 4V | 2V |
| V1                               | 6V | 0V |

【図20】



【図21A】



FIG. 21A

【図21B】



FIG. 21B

【図22】



【図23A】



【図23B】

| VCn = 0V  |    |
|-----------|----|
| VCl = 5V  |    |
| Vtt = 1V  |    |
| Vsat = 3V |    |
| VC        | 0V |
| V0        | 1V |
| V1        | 3V |
| VC        | 5V |
| V0        | 4V |
| V1        | 2V |

【図24】



【図25】



FIG. 25

【図26】



【図27】



【図28】



【図29】



【図30】



FIG. 30

【 図 3 1 】



### 【図3-2】



【 図 3 3 】



【図3-4】



FIG. 34

【図3-5】



【図3-6】



---

フロントページの続き

(72)発明者 ハドソン, エド温イン ライル  
アメリカ合衆国 カリフォルニア 94024, ロス アルトス, バリー ピュー ドライブ  
501

(72)発明者 チョウ, ウイン ホン  
アメリカ合衆国 カリフォルニア 95129, サン ノゼ, キャピストラノ アベニュー  
4903

合議体

審判長 下中 義之

審判官 中塚 直樹

審判官 飯野 茂

(56)参考文献 特開昭56-53487(JP,A)  
特開平8-146934(JP,A)  
特開昭62-121493(JP,A)

(58)調査した分野(Int.Cl., DB名)

G09G 3/36

G09G 3/20

G02F 1/133