

(19)日本国特許庁(JP)

**(12)特許公報(B2)**

(11)特許番号  
**特許第7586825号**  
**(P7586825)**

(45)発行日 令和6年11月19日(2024.11.19)

(24)登録日 令和6年11月11日(2024.11.11)

(51)国際特許分類

|        |                  |     |        |        |         |
|--------|------------------|-----|--------|--------|---------|
| H 01 L | 29/786 (2006.01) | F I | H 01 L | 29/78  | 6 1 8 B |
| H 01 L | 21/8234(2006.01) |     | H 01 L | 27/06  | 1 0 2 A |
| H 01 L | 27/06 (2006.01)  |     | H 01 L | 27/088 | E       |
| H 01 L | 27/088 (2006.01) |     | H 01 L | 27/088 | H       |
| H 01 L | 21/336 (2006.01) |     | H 01 L | 27/088 | 3 3 1 E |

請求項の数 5 (全106頁) 最終頁に続く

|                   |                             |
|-------------------|-----------------------------|
| (21)出願番号          | 特願2021-546059(P2021-546059) |
| (86)(22)出願日       | 令和2年9月7日(2020.9.7)          |
| (86)国際出願番号        | PCT/IB2020/058299           |
| (87)国際公開番号        | WO2021/053450               |
| (87)国際公開日         | 令和3年3月25日(2021.3.25)        |
| 審査請求日             | 令和5年8月29日(2023.8.29)        |
| (31)優先権主張番号       | 特願2019-171946(P2019-171946) |
| (32)優先日           | 令和1年9月20日(2019.9.20)        |
| (33)優先権主張国・地域又は機関 | 日本国(JP)                     |

|          |                                                |
|----------|------------------------------------------------|
| (73)特許権者 | 000153878<br>株式会社半導体エネルギー研究所<br>神奈川県厚木市長谷398番地 |
| (72)発明者  | 國武 寛司<br>神奈川県厚木市長谷398番地 株式会社半導体エネルギー研究所内       |
| (72)発明者  | 柳澤 悠一<br>神奈川県厚木市長谷398番地 株式会社半導体エネルギー研究所内       |
| (72)発明者  | 水上 翔太<br>神奈川県厚木市長谷398番地 株式会社半導体エネルギー研究所内       |
| (72)発明者  | 津田 一樹<br>神奈川県厚木市長谷398番地 株式会社半導体エネルギー研究所内       |

最終頁に続く

(54)【発明の名称】 半導体装置

**(57)【特許請求の範囲】****【請求項1】**

第1の絶縁体と、

前記第1の絶縁体上の第1の酸化物と、

前記第1の酸化物上の第2の酸化物と、

前記第2の酸化物上の、第1の導電体、第2の導電体、第3の酸化物、第4の酸化物、および第2の絶縁体と、

前記第1の導電体上、前記第2の導電体上、前記第3の酸化物上、および前記第4の酸化物上の、第3の絶縁体と、

前記第2の絶縁体上の、第4の絶縁体と、

前記第4の絶縁体上の、第3の導電体と、

を有し、

前記第2の絶縁体は、前記第1の導電体と、前記第2の導電体との間に位置し、

前記第3の酸化物は、前記第1の導電体と、前記第2の絶縁体との間に位置し、

前記第4の酸化物は、前記第2の導電体と、前記第2の絶縁体との間に位置し、

前記第2の酸化物は、第1の領域、第2の領域、第3の領域、第4の領域、および第5の領域を有し、

前記第1の領域は、前記第1の導電体と接する領域を有し、

前記第2の領域は、前記第3の酸化物と接する領域を有し、

前記第3の領域は、前記第3の導電体と重畳する領域を有し、

10

20

前記第4の領域は、前記第4の酸化物と接する領域を有し、  
 前記第5の領域は、前記第2の導電体と接する領域を有し、  
 前記第2の領域の、前記第1の領域と前記第3の領域との間の長さは、3nm以上8nm以下であり、

前記第4の領域の、前記第3の領域と前記第5の領域との間の長さは、3nm以上8nm以下であり、

前記第3の領域の、前記第2の領域と前記第4の領域との間の長さは、5nm以上40nm以下であり、

前記第2の領域、および前記第4の領域のキャリア濃度のそれぞれは、前記第3の領域のキャリア濃度よりも高く、

前記第1の領域、および前記第5の領域のキャリア濃度は、それぞれ前記第2の領域、および前記第4の領域のキャリア濃度よりも高い、

半導体装置。

#### 【請求項2】

請求項1において、

前記第1の導電体、および前記第2の導電体のそれぞれは、タンタルを有し、

前記第3の酸化物、および前記第4の酸化物のそれぞれは、タンタルと、酸素と、を有する、

半導体装置。

#### 【請求項3】

請求項1又は請求項2において、

前記第2の絶縁体は、シリコンと、酸素と、を有し、

前記第4の絶縁体は、ハフニウムと、酸素と、を有する、

半導体装置。

#### 【請求項4】

請求項1乃至請求項3のいずれか一において、

前記第2の酸化物は、インジウムと、元素M(Mはガリウム、アルミニウム、イットリウム、および錫のいずれか一または複数)と、亜鉛と、を有する、

半導体装置。

#### 【請求項5】

請求項1乃至請求項4のいずれか一において、

前記第1の酸化物、および前記第2の酸化物は、島状にパターニングされている、

半導体装置。

#### 【発明の詳細な説明】

##### 【技術分野】

##### 【0001】

本発明の一態様は、トランジスタ、半導体装置、および電子機器に関する。また、本発明の一態様は、トランジスタ、および半導体装置の作製方法に関する。また、本発明の一態様は、半導体ウエハ、およびモジュールに関する。

##### 【0002】

なお、本明細書等において半導体装置とは、半導体特性を利用することで機能し得る装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路、演算装置、記憶装置は、半導体装置の一態様である。表示装置(液晶表示装置、発光表示装置など)、投影装置、照明装置、電気光学装置、蓄電装置、記憶装置、半導体回路、撮像装置、電子機器などは、半導体装置を有すると言える場合がある。

##### 【0003】

なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様は、物、方法、または、製造方法に関するものである。また、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。

10

20

30

40

50

**【背景技術】****【0004】**

近年、半導体装置の開発が進められ、LSIやCPUやメモリが主に用いられている。CPUは、半導体ウエハから切り離された半導体集積回路（少なくともトランジスタ及びメモリ）を有し、接続端子である電極が形成された半導体素子の集合体である。

**【0005】**

LSIやCPUやメモリなどの半導体回路（ICチップ）は、回路基板、例えばプリント配線板に実装され、様々な電子機器の部品の一つとして用いられる。

**【0006】**

また、絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタを構成する技術が注目されている。該トランジスタは集積回路（IC）や画像表示装置（単に表示装置とも表記する）のような電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。

10

**【0007】**

また、酸化物半導体を用いたトランジスタは、非導通状態において極めてリーク電流が小さいことが知られている。例えば、酸化物半導体を用いたトランジスタのリーク電流が低いという特性を応用した低消費電力のCPUなどが開示されている（特許文献1参照。）。また、例えば、酸化物半導体を用いたトランジスタのリーク電流が低いという特性を応用して、長期にわたり記憶内容を保持することができる記憶装置などが、開示されている（特許文献2参照。）。

20

**【0008】**

また、近年では電子機器の小型化、軽量化に伴い、集積回路のさらなる高密度化への要求が高まっている。また、集積回路を含む半導体装置の生産性の向上が求められている。

**【先行技術文献】****【特許文献】****【0009】**

**【文献】特開2012-257187号公報**

**【文献】特開2011-151383号公報**

**【発明の概要】**

30

**【発明が解決しようとする課題】****【0010】**

上記問題を鑑み、本発明の一態様は、トランジスタ特性のばらつきが少ない半導体装置を提供することを課題の一つとする。また、本発明の一態様は、信頼性が良好な半導体装置を提供することを課題の一つとする。また、本発明の一態様は、良好な電気特性を有する半導体装置を提供することを課題の一つとする。また、本発明の一態様は、オン電流が大きい半導体装置を提供することを課題の一つとする。また、本発明の一態様は、微細化または高集積化が可能な半導体装置を提供することを課題の一つとする。また、本発明の一態様は、低消費電力の半導体装置を提供することを課題の一つとする。

40

**【0011】**

なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。

**【課題を解決するための手段】****【0012】**

本発明の一態様は、第1の絶縁体と、第1の絶縁体上の第1の酸化物と、第1の酸化物上の第2の酸化物と、第2の酸化物上の、第1の導電体、第2の導電体、第3の酸化物、第4の酸化物、および第2の絶縁体と、第1の導電体上、第2の導電体上、第3の酸化物上、および第4の酸化物上の、第3の絶縁体と、第2の絶縁体上の、第4の絶縁体と、第

50

4の絶縁体上の、第3の導電体と、を有する半導体装置である。第2の絶縁体は、第1の導電体と、第2の導電体との間に位置し、第3の酸化物は、第1の導電体と、第2の絶縁体との間に位置し、第4の酸化物は、第2の導電体と、第2の絶縁体との間に位置する。第2の酸化物は、第1の領域、第2の領域、第3の領域、第4の領域、および第5の領域を有する。第1の領域は、第1の導電体と接する領域を有し、第2の領域は、第3の酸化物と接する領域を有し、第3の領域は、第3の導電体と重畠する領域を有し、第4の領域は、第4の酸化物と接する領域を有し、第5の領域は、第2の導電体と接する領域を有する。第2の領域の、第1の領域と第3の領域との間の長さは、3 nm以上8 nm以下であり、第4の領域の、第3の領域と第5の領域との間の長さは、3 nm以上8 nm以下であり、第3の領域の、第2の領域と第4の領域との間の長さは、5 nm以上40 nm以下である。第2の領域、および第4の領域のキャリア濃度のそれぞれは、第3の領域のキャリア濃度よりも高く、第1の領域、および第5の領域のキャリア濃度は、それより第2の領域、および第4の領域のキャリア濃度よりも高い。

#### 【0013】

また、本発明の一態様は、第1の絶縁体と、第1の絶縁体上の第1の酸化物と、第1の酸化物上の第2の酸化物と、第2の酸化物上の、第1の導電体、第2の導電体、第3の酸化物、第4の酸化物、および第2の絶縁体と、第1の導電体上、第2の導電体上、第3の酸化物上、および第4の酸化物上の、第3の絶縁体と、第2の絶縁体上の、第4の絶縁体と、第4の絶縁体上の、第3の導電体と、を有する半導体装置である。第2の絶縁体は、第1の導電体と、第2の導電体との間に位置し、第3の酸化物は、第1の導電体と、第2の絶縁体との間に位置する。第1の導電体と第2の絶縁体との間の、第3の酸化物の膜厚は、3 nm以上8 nm以下であり、第2の導電体と第2の絶縁体との間の、第4の酸化物の膜厚は、3 nm以上8 nm以下であり、第2の酸化物と重なる領域の、第3の導電体の底面の長さは、5 nm以上40 nm以下である。

#### 【0014】

上記半導体装置において、第1の導電体、および第2の導電体のそれぞれは、タンタルを有し、第3の酸化物、および第4の酸化物のそれぞれは、タンタルと、酸素と、を有する、ことが好ましい。

#### 【0015】

また、上記半導体装置において、第2の絶縁体は、シリコンと、酸素と、を有し、第4の絶縁体は、ハフニウムと、酸素と、を有する、ことが好ましい。

#### 【0016】

また、上記半導体装置において、第2の酸化物は、インジウムと、元素M（Mはガリウム、アルミニウム、イットリウム、および錫のいずれか一または複数）と、亜鉛と、を有することが好ましい。

#### 【0017】

また、上記半導体装置において、第1の酸化物、および第2の酸化物は、島状にパターニングされていることが好ましい。

#### 【発明の効果】

#### 【0018】

本発明の一態様により、トランジスタ特性のばらつきが少ない半導体装置を提供することができる。また、本発明の一態様により、信頼性が良好な半導体装置を提供することができる。また、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。また、本発明の一態様により、オン電流が大きい半導体装置を提供することができる。また、本発明の一態様により、微細化または高集積化が可能な半導体装置を提供することができる。また、本発明の一態様により、低消費電力の半導体装置を提供することができる。

#### 【0019】

なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の

一態様は、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。

**【図面の簡単な説明】**

**【0020】**

図1Aは本発明の一態様である半導体装置の上面図である。図1B乃至図1Dは本発明の一態様である半導体装置の断面図である。

図2は本発明の一態様である半導体装置の断面図である。

図3は本発明の一態様である半導体装置の断面図である。

図4AはIGZOの結晶構造の分類を説明する図である。図4BはCAC-IGZO膜のXRDスペクトルを説明する図である。図4CはCAC-IGZO膜の極微電子線回折パターンを説明する図である。10

図5Aは本発明の一態様である半導体装置の作製方法を示す上面図である。図5B乃至図5Dは本発明の一態様である半導体装置の作製方法を示す断面図である。

図6Aは本発明の一態様である半導体装置の作製方法を示す上面図である。図6B乃至図6Dは本発明の一態様である半導体装置の作製方法を示す断面図である。

図7Aは本発明の一態様である半導体装置の作製方法を示す上面図である。図7B乃至図7Dは本発明の一態様である半導体装置の作製方法を示す断面図である。

図8Aは本発明の一態様である半導体装置の作製方法を示す上面図である。図8B乃至図8Dは本発明の一態様である半導体装置の作製方法を示す断面図である。20

図9Aは本発明の一態様である半導体装置の作製方法を示す上面図である。図9B乃至図9Dは本発明の一態様である半導体装置の作製方法を示す断面図である。

図10Aは本発明の一態様である半導体装置の作製方法を示す上面図である。図10B乃至図10Dは本発明の一態様である半導体装置の作製方法を示す断面図である。

図11Aは本発明の一態様である半導体装置の作製方法を示す上面図である。図11B乃至図11Dは本発明の一態様である半導体装置の作製方法を示す断面図である。

図12Aは本発明の一態様である半導体装置の作製方法を示す上面図である。図12B乃至図12Dは本発明の一態様である半導体装置の作製方法を示す断面図である。

図13Aは本発明の一態様である半導体装置の作製方法を示す上面図である。図13B乃至図13Dは本発明の一態様である半導体装置の作製方法を示す断面図である。30

図14Aは本発明の一態様である半導体装置の上面図である。図14B乃至図14Dは本発明の一態様である半導体装置の断面図である。

図15Aは本発明の一態様である半導体装置の上面図である。図15B乃至図15Dは本発明の一態様である半導体装置の断面図である。

図16Aは本発明の一態様である半導体装置の上面図である。図16B乃至図16Dは本発明の一態様である半導体装置の断面図である。

図17Aおよび図17Bは本発明の一態様に係る半導体装置の断面図である。

図18は本発明の一態様に係る記憶装置の構成を示す断面図である。

図19は本発明の一態様に係る記憶装置の構成を示す断面図である。

図20Aおよび図20Bは本発明の一態様に係る半導体装置の断面図である。40

図21Aおよび図21Bは本発明の一態様に係る半導体装置の断面図である。

図22は本発明の一態様に係る半導体装置の断面図である。

図23は本発明の一態様に係る半導体装置の断面図である。

図24Aは本発明の一態様に係る記憶装置の構成例を示すブロック図である。図24Bは本発明の一態様に係る記憶装置の構成例を示す模式図である。

図25A乃至図25Hは本発明の一態様に係る記憶装置の構成例を示す回路図である。

図26は各種の記憶装置を階層ごとに示す図である。

図27Aは本発明の一態様に係る半導体装置のブロック図である。図27Bは本発明の一態様に係る半導体装置の模式図である。

図28Aおよび図28Bは電子部品の一例を説明する図である。50

図29A乃至図29Eは本発明の一態様に係る記憶装置の模式図である。

図30A乃至図30Hは本発明の一態様に係る電子機器を示す図である。

**【発明を実施するための形態】**

**【0021】**

以下、実施の形態について図面を参照しながら説明する。ただし、実施の形態は多くの異なる態様で実施することが可能であり、趣旨およびその範囲から逸脱することなくその形態および詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。

**【0022】**

また、図面において、大きさ、層の厚さ、または領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。なお、図面は、理想的な例を模式的に示したものであり、図面に示す形状または値などに限定されない。例えば、実際の製造工程において、エッティングなどの処理により層やレジストマスクなどが意図せずに目減りすることがあるが、理解を容易とするため、図に反映しないことがある。また、図面において、同一部分または同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する場合がある。また、同様の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。

10

**【0023】**

また、特に上面図（「平面図」ともいう。）や斜視図などにおいて、発明の理解を容易とするため、一部の構成要素の記載を省略する場合がある。また、一部の隠れ線などの記載を省略する場合がある。

20

**【0024】**

また、本明細書等において、第1、第2等として付される序数詞は便宜上用いるものであり、工程順または積層順を示すものではない。そのため、例えば、「第1の」を「第2の」または「第3の」などと適宜置き換えて説明することができる。また、本明細書等に記載されている序数詞と、本発明の一態様を特定するために用いられる序数詞は一致しない場合がある。

**【0025】**

また、本明細書等において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。したがって、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。

30

**【0026】**

例えば、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接的に接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に開示されているものとする。ここで、X、Yは、対象物（例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など）であるとする。

40

**【0027】**

また、本明細書等において、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子を有する素子である。そして、ドレイン（ドレイン端子、ドレイン領域またはドレイン電極）とソース（ソース端子、ソース領域またはソース電極）の間にチャネルが形成される領域（以下、チャネル形成領域ともいう。）を有しており、チャネル形成領域を介して、ソースとドレインとの間に電流を流すことができるものである。なお、本明細書等において、チャネル形成領域とは、電流が主として流れる領域をいう。

**【0028】**

また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明

50

細書等においては、ソースやドレインの用語は、入れ替えて用いることができる場合がある。

#### 【 0 0 2 9 】

なお、チャネル長とは、例えば、トランジスタの上面図において、半導体（またはトランジスタがオン状態のときに半導体の中で電流の流れる部分）とゲート電極とが互いに重なる領域、またはチャネル形成領域における、ソース（ソース領域またはソース電極）とドレイン（ドレイン領域またはドレイン電極）との間の距離をいう。なお、一つのトランジスタにおいて、チャネル長が全ての領域で同じ値をとるとは限らない。すなわち、一つのトランジスタのチャネル長は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル長は、チャネル形成領域における、いずれか一の値、最大値、最小値または平均値とする。

10

#### 【 0 0 3 0 】

チャネル幅とは、例えば、トランジスタの上面図において、半導体（またはトランジスタがオン状態のときに半導体の中で電流の流れる部分）とゲート電極とが互いに重なる領域、またはチャネル形成領域における、チャネル長方向を基準として垂直方向のチャネル形成領域の長さをいう。なお、一つのトランジスタにおいて、チャネル幅がすべての領域で同じ値をとるとは限らない。すなわち、一つのトランジスタのチャネル幅は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル幅は、チャネル形成領域における、いずれか一の値、最大値、最小値または平均値とする。

20

#### 【 0 0 3 1 】

なお、本明細書等において、トランジスタの構造によっては、実際にチャネルの形成される領域におけるチャネル幅（以下、「実効的なチャネル幅」ともいう。）と、トランジスタの上面図において示されるチャネル幅（以下、「見かけ上のチャネル幅」ともいう。）と、が異なる場合がある。例えば、ゲート電極が半導体の側面を覆う場合、実効的なチャネル幅が、見かけ上のチャネル幅よりも大きくなり、その影響が無視できなくなる場合がある。例えば、微細かつゲート電極が半導体の側面を覆うトランジスタでは、半導体の側面に形成されるチャネル形成領域の割合が大きくなる場合がある。その場合は、見かけ上のチャネル幅よりも、実効的なチャネル幅の方が大きくなる。

30

#### 【 0 0 3 2 】

このような場合、実効的なチャネル幅の、実測による見積もりが困難となる場合がある。例えば、設計値から実効的なチャネル幅を見積もるためにには、半導体の形状が既知という仮定が必要である。したがって、半導体の形状が正確にわからない場合には、実効的なチャネル幅を正確に測定することは困難である。

#### 【 0 0 3 3 】

本明細書では、単にチャネル幅と記載した場合には、見かけ上のチャネル幅を指す場合がある。または、本明細書では、単にチャネル幅と記載した場合には、実効的なチャネル幅を指す場合がある。なお、チャネル長、チャネル幅、実効的なチャネル幅、見かけ上のチャネル幅などは、断面TEM像などを解析することなどによって、値を決定することができる。

40

#### 【 0 0 3 4 】

なお、半導体の不純物とは、例えば、半導体を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物と言える。不純物が含まれることにより、例えば、半導体の欠陥準位密度が高くなることや、結晶性が低下することなどが起こる場合がある。半導体が酸化物半導体である場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、酸化物半導体の主成分以外の遷移金属などがあり、例えば、水素、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、窒素などがある。なお、水も不純物として機能する場合がある。また、例えば不純物の混入によって、酸化物半導体に酸素欠損（V<sub>O</sub>と表記する場合がある）が形成される場合がある。

#### 【 0 0 3 5 】

50

なお、本明細書等において、酸化窒化シリコンとは、その組成として、窒素よりも酸素の含有量が多いものである。また、窒化酸化シリコンとは、その組成として、酸素よりも窒素の含有量が多いものである。

#### 【0036】

また、本明細書等において、「絶縁体」という用語を、絶縁膜または絶縁層と言い換えることができる。また、「導電体」という用語を、導電膜または導電層と言い換えることができる。また、「半導体」という用語を、半導体膜または半導体層と言い換えることができる。

#### 【0037】

また、本明細書等において、「平行」とは、二つの直線が - 10 度以上 10 度以下の角度で配置されている状態をいう。したがって、- 5 度以上 5 度以下の場合も含まれる。また、「概略平行」とは、二つの直線が - 30 度以上 30 度以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が 80 度以上 100 度以下の角度で配置されている状態をいう。したがって、85 度以上 95 度以下の場合も含まれる。また、「概略垂直」とは、二つの直線が 60 度以上 120 度以下の角度で配置されている状態をいう。

10

#### 【0038】

本明細書等において、金属酸化物 (metal oxide) とは、広い意味での金属の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体 (透明酸化物導電体を含む。)、酸化物半導体 (Oxide Semiconductor または単に OS ともいう。) などに分類される。例えば、トランジスタの半導体層に金属酸化物を用いた場合、当該金属酸化物を酸化物半導体と呼称する場合がある。つまり、OS トランジスタと記載する場合においては、金属酸化物または酸化物半導体を有するトランジスタと換言することができる。

20

#### 【0039】

また、本明細書等において、ノーマリーオフとは、ゲートに電位を印加しない、またはゲートに接地電位を与えたときに、トランジスタに流れるチャネル幅 1 μmあたりのドレン電流が、室温において  $1 \times 10^{-20} A$  以下、85 °Cにおいて  $1 \times 10^{-18} A$  以下、または 125 °Cにおいて  $1 \times 10^{-16} A$  以下であることをいう。

#### 【0040】

##### (実施の形態 1)

30

本実施の形態では、図 1A 乃至図 1D を用いて、本発明の一態様に係るトランジスタ 200 を有する半導体装置の一例、およびその作製方法について説明する。

#### 【0041】

##### <半導体装置の構成例>

図 1A 乃至図 1D を用いて、トランジスタ 200 を有する半導体装置の構成を説明する。図 1A 乃至図 1D は、トランジスタ 200 を有する半導体装置の上面図および断面図である。図 1A は、当該半導体装置の上面図である。また、図 1B 乃至図 1D は、当該半導体装置の断面図である。ここで、図 1B は、図 1A に A1 - A2 の一点鎖線で示す部位の断面図であり、トランジスタ 200 のチャネル長方向の断面図である。また、図 1C は、図 1A に A3 - A4 の一点鎖線で示す部位の断面図であり、トランジスタ 200 のチャネル幅方向の断面図である。また、図 1D は、図 1A に A5 - A6 の一点鎖線で示す部位の断面図である。なお、図 1A の上面図では、図の明瞭化のために一部の要素を省いている。

40

#### 【0042】

本発明の一態様の半導体装置は、基板 (図示せず) 上の絶縁体 212 と、絶縁体 212 上の絶縁体 214 と、絶縁体 214 上のトランジスタ 200 と、トランジスタ 200 上の絶縁体 280 と、絶縁体 280 上の絶縁体 282 と、絶縁体 282 上の絶縁体 283 と、を有する。絶縁体 212、絶縁体 214、絶縁体 280、絶縁体 282、および絶縁体 283 は層間膜として機能する。また、トランジスタ 200 と電気的に接続し、プラグとして機能する導電体 240a、および導電体 240b を有する。なお、導電体 240a の側

50

面に接して絶縁体 241a が設けられ、導電体 240b の側面に接して絶縁体 241b が設けられる。また、絶縁体 283 上、導電体 240a 上、および導電体 240b 上には、導電体 240a、および導電体 240b とそれぞれ電気的に接続し、配線として機能する導電体 246a、および導電体 246b が設けられる。また、導電体 246a 上、導電体 246b 上、および絶縁体 283 上には、絶縁体 286 が設けられる。

#### 【0043】

絶縁体 280、絶縁体 282、絶縁体 283 などの開口の側壁に接して絶縁体 241a が設けられ、絶縁体 241a の側面に接して導電体 240a の第1の導電体が設けられ、さらに内側に導電体 240a の第2の導電体が設けられている。また、絶縁体 280、絶縁体 282、絶縁体 283 などの開口の側壁に接して絶縁体 241b が設けられ、絶縁体 241b の側面に接して導電体 240b の第1の導電体が設けられ、さらに内側に導電体 240b の第2の導電体が設けられている。ここで、導電体 240a および導電体 240b の上面の高さと、導電体 246a または導電体 246b と重なる領域の、絶縁体 283 の上面の高さと、は同程度にできる。なお、トランジスタ 200 では、導電体 240a の第1の導電体および導電体 240a の第2の導電体を積層し、導電体 240b の第1の導電体および導電体 240b の第2の導電体を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、導電体 240a および導電体 240b のそれを単層、または3層以上の積層構造として設ける構成にしてもよい。構造体が積層構造を有する場合、形成順に序数を付与し、区別する場合がある。

#### 【0044】

##### 【トランジスタ 200】

図 1A 乃至図 1D に示すように、トランジスタ 200 は、絶縁体 214 上の絶縁体 216 と、絶縁体 214 および / または絶縁体 216 に埋め込まれるように配置された導電体 205 (導電体 205a、導電体 205b、および導電体 205c) と、絶縁体 216 上、および導電体 205 上の絶縁体 222 と、絶縁体 222 上の絶縁体 224 と、絶縁体 224 上の酸化物 230a と、酸化物 230a 上の酸化物 230b と、酸化物 230b 上の導電体 242a、および導電体 242b と、酸化物 230b 上の絶縁体 250 (絶縁体 250a、および絶縁体 250b) と、絶縁体 250 上に位置し、酸化物 230b の一部と重なる導電体 260 (導電体 260a、および導電体 260b) と、酸化物 230b 上、かつ、導電体 242a と絶縁体 250a との間に位置する酸化物 272a と、酸化物 230b 上、かつ、導電体 242b と絶縁体 250a との間に位置する酸化物 272b と、絶縁体 224、酸化物 230a、酸化物 230b、導電体 242a、導電体 242b、酸化物 272a、および酸化物 272b の上に配置される絶縁体 275 (絶縁体 275a、および絶縁体 275b) と、を有する。ここで、図 1B および図 1C に示すように、導電体 260 の上面は、絶縁体 250 の上面、および絶縁体 280 の上面と略一致して配置される。また、絶縁体 282 は、導電体 260、絶縁体 250、および絶縁体 280 のそれらの上面と接する。

#### 【0045】

なお、以下において、酸化物 230a と酸化物 230b をまとめて酸化物 230 と呼ぶ場合がある。

#### 【0046】

絶縁体 280 および絶縁体 275 には、酸化物 230b に達する開口が設けられる。当該開口内に、絶縁体 250、および導電体 260 が配置されている。また、トランジスタ 200 のチャネル長方向において、導電体 242a と、導電体 242b との間に導電体 260、絶縁体 250、酸化物 272a、および酸化物 272b が設けられている。絶縁体 250 は、導電体 260 の側面と接する領域と、導電体 260 の底面と接する領域と、を有する。酸化物 272a は、導電体 242a の側面と接する領域と、絶縁体 250a の側面と接する領域と、酸化物 230b の上面と接する領域と、を有する。酸化物 272b は、導電体 242b の側面と接する領域と、絶縁体 250a の側面と接する領域と、酸化物 230b の上面と接する領域と、を有する。

10

20

30

40

50

## 【0047】

酸化物230は、絶縁体224の上に配置された酸化物230aと、酸化物230aの上に配置された酸化物230bと、を有することが好ましい。酸化物230b下に酸化物230aを有することで、酸化物230aよりも下方に形成された構造物から、酸化物230bへの不純物の拡散を抑制することができる。

## 【0048】

なお、トランジスタ200では、酸化物230が、酸化物230a、および酸化物230bの2層を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、酸化物230bの単層、または3層以上の積層構造を設ける構成にしてもよいし、酸化物230a、および酸化物230bのそれぞれが積層構造を有していてもよい。

10

## 【0049】

導電体260は、第1のゲート(トップゲートともいう。)電極として機能し、導電体205は、第2のゲート(バックゲートともいう。)電極として機能する。また、絶縁体222、絶縁体224、および絶縁体250は、ゲート絶縁体として機能する。また、導電体242aは、ソースまたはドレインの一方として機能し、導電体242bは、ソースまたはドレインの他方として機能する。また、酸化物230の導電体260と重畠する領域の少なくとも一部はチャネル形成領域として機能する。

## 【0050】

ここで、図1Bにおけるチャネル形成領域近傍の拡大図を図2に示す。図2に示すように、酸化物230bは、トランジスタ200のチャネル形成領域として機能する領域236と、ソース領域またはドレイン領域として機能する領域238aおよび領域238bと、を有する。領域236は、少なくとも一部が導電体260と重畠している。言い換えると、領域236は、導電体242aと導電体242bの間の領域に設けられている。領域238aは、導電体242aと重畠し、領域238bは、導電体242bと重畠している。

20

## 【0051】

トランジスタ200は、チャネル形成領域を含む酸化物230(酸化物230a、および酸化物230b)に、半導体として機能する金属酸化物(以下、酸化物半導体ともいう。)を用いることが好ましい。

## 【0052】

また、半導体として機能する金属酸化物は、バンドギャップが2eV以上のものを用いることが好ましく、2.5eV以上のものを用いることがより好ましい。このように、バンドギャップの大きい金属酸化物を用いることで、トランジスタのオフ電流を低減することができる。

30

## 【0053】

酸化物230として、例えば、インジウム、元素Mおよび亜鉛を有するIn-M-Zn酸化物(元素Mは、アルミニウム、ガリウム、イットリウム、錫、銅、バナジウム、ベリリウム、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種)等の金属酸化物を用いるとよい。また、酸化物230として、In-Ga酸化物、In-Zn酸化物、インジウム酸化物などを用いてもよい。

40

## 【0054】

ここで、酸化物230bに用いる金属酸化物における、元素Mに対するInの原子数比が、酸化物230aに用いる金属酸化物における、元素Mに対するInの原子数比より大きいことが好ましい。元素Mに対するInの原子数比が小さいほど、不純物および酸素の拡散を抑制する傾向がある。よって、酸化物230bの下に酸化物230aを配置することで、酸化物230aよりも下方に形成された構造物からの、酸化物230bに対する、不純物および酸素の拡散を抑制することができる。

## 【0055】

酸化物230bは、結晶性を有することが好ましい。特に、酸化物230bとして、C

50

A A C - O S (c-axis aligned crystalline oxide semiconductor)を用いることが好ましい。

#### 【0056】

C A A C - O S は、結晶性の高い、緻密な構造を有しており、不純物や欠陥（例えば、酸素欠損など）が少ない金属酸化物である。特に、金属酸化物の形成後に、金属酸化物が多結晶化しない程度の温度（例えば、400以上600以下）で加熱処理することで、C A A C - O S をより結晶性の高い、緻密な構造にすることができる。このようにして、C A A C - O S の密度をより高めることで、当該C A A C - O S 中の不純物または酸素の拡散をより低減することができる。

#### 【0057】

また、C A A C - O S は、明確な結晶粒界を確認することが難しいため、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。したがって、C A A C - O S を有する金属酸化物は、物理的性質が安定する。そのため、C A A C - O S を有する金属酸化物は熱に強く、信頼性が高い。

#### 【0058】

酸化物半導体を用いたトランジスタは、酸化物半導体中のチャネル形成領域に不純物および酸素欠損が存在すると、電気特性が変動しやすく、信頼性が悪くなる場合がある。また、酸素欠損近傍の水素が、酸素欠損に水素が入った欠陥（以下、V<sub>O</sub>Hと呼ぶ場合がある。）を形成し、キャリアとなる電子を生成する場合がある。このため、酸化物半導体中のチャネル形成領域に酸素欠損が含まれていると、トランジスタはノーマリーオン特性（ゲート電極に電圧を印加しなくてもチャネルが存在し、トランジスタに電流が流れる特性）となりやすい。したがって、酸化物半導体中のチャネル形成領域では、不純物、酸素欠損、およびV<sub>O</sub>Hはできる限り低減されていることが好ましい。言い換えると、酸化物半導体中のチャネルが形成される領域は、キャリア濃度が低減され、i型（真性化）または実質的にi型であることが好ましい。

#### 【0059】

しかしながら、i型または実質的にi型である領域が、酸化物半導体中のソース領域またはドレイン領域にまで広がると、トランジスタ200のオン電流の低下、電界効果移動度の低下などを引き起こす恐れがある。

#### 【0060】

よって、酸化物半導体中において、チャネル形成領域として機能する領域236は、キャリア濃度が低減され、i型または実質的にi型であることが好ましいが、ソース領域またはドレイン領域として機能する領域238aおよび領域238bは、キャリア濃度が高く、n型であることが好ましい。

#### 【0061】

また、トランジスタを微細化することで、ソース領域とドレイン領域との間の距離が短くなり、トランジスタのソース-ドレイン耐圧が低下する恐れがある。また、領域236と領域238aまたは領域238bとの境界での電流密度が集中し、チャネルとソースまたはドレインとの境界における発熱が生じる恐れがある。

#### 【0062】

そこで、本発明の一態様では、酸化物230bの、領域236と領域238aとの間に領域237aが設けられ、領域236と領域238bとの間に領域237bが設けられることが好ましい。

#### 【0063】

さらに、領域237aのキャリア濃度は、領域238aのキャリア濃度と同等、またはそれよりも低く、領域236のキャリア濃度と同等、またはそれよりも高いことが好ましい。また、領域237bのキャリア濃度は、領域238bのキャリア濃度と同等、またはそれよりも低く、領域236のキャリア濃度と同等、またはそれよりも高いことが好ましい。つまり、領域237aは、領域236と領域238aとのオフセット領域として機能し、領域237bは、領域236と領域238bとのオフセット領域として機能する。

10

20

30

40

50

**【 0 0 6 4 】**

ここで、トランジスタのゲート長について説明する。ゲート長とは、トランジスタ動作時にキャリアがチャネル形成領域内部を移動する方向における、ゲート電極の長さであり、トランジスタの上面図における、ゲート電極の底面の幅をいう。つまり、トランジスタ 200 のチャネル長方向の断面視において、ゲート長は、酸化物 230 と重なる領域の、導電体 260 の底面の幅である。言い換えると、ゲート長は、領域 236 の幅に相当する。なお、ゲート電極の底面が緩やかな曲面を有する場合や、ゲート電極が底面に向かってテーバーがついた形状を有する場合がある。このときのゲート長は、トランジスタの上面図における、ゲート電極の底面の幅よりも大きくなる場合がある。

**【 0 0 6 5 】**

ここで、トランジスタの実効的なチャネル長について説明する。実効的なチャネル長とは、トランジスタの上面図において、ソース電極とドレイン電極との間の距離をいう。つまり、トランジスタ 200 のチャネル長方向の断面視において、実効的なチャネル長は、導電体 242a と導電体 242b との間の距離である。言い換えると、実効的なチャネル長は、領域 237a の幅と、領域 236 の幅と、領域 237b の幅との和に相当する。なお、ソース電極の側面が、ソース電極の被形成面に対して傾斜し、ドレイン電極の側面が、ドレイン電極の被形成面に対して傾斜している場合、実効的なチャネル長とは、トランジスタの上面図において、ソース電極の側面の底部と、ドレイン電極の側面の底部との間の距離をいう。

**【 0 0 6 6 】**

酸化物 230b に領域 237a および領域 237b を設けることで、実効的なチャネル長を伸長することができる。よって、トランジスタのソース - ドレイン耐圧を向上させることができ、信頼性の高いトランジスタを実現できる。また、領域 236 と領域 238a または領域 238b との境界での電流密度を緩和でき、チャネルとソースまたはドレインとの境界における発熱が抑制され、信頼性の高いトランジスタ、および半導体装置とすることができる。したがって、トランジスタが微細化されても、良好な電気特性を得ることができる。

**【 0 0 6 7 】**

トランジスタ 200 のチャネル長方向の断面視において、領域 237a および領域 237b の幅のそれぞれは、代表的には、 $1 \text{ nm}$  以上  $10 \text{ nm}$  未満、好ましくは  $3 \text{ nm}$  以上  $8 \text{ nm}$  未満である。なお、トランジスタ 200 のチャネル長方向の断面視における、領域 237a の幅は、領域 237a の、領域 236 と領域 238a との間の長さと言い換えることができる。また、トランジスタ 200 のチャネル長方向の断面視における、領域 237b の幅は、領域 237b の、領域 236 と領域 238b との間の長さと言い換えることができる。このとき、トランジスタ 200 のチャネル長方向の断面視において、チャネル形成領域として機能する領域 236 の幅が  $5 \text{ nm}$  以上  $40 \text{ nm}$  以下であっても、良好な電気特性を得ることができる。なお、トランジスタ 200 のチャネル長方向の断面視における、領域 236 の幅は、領域 236 の、領域 237a と領域 237b との間の長さと言い換えることができる。

**【 0 0 6 8 】**

チャネル形成領域として機能する領域 236 のキャリア濃度は、 $1 \times 10^{17} \text{ cm}^{-3}$  未満であることが好ましく、 $1 \times 10^{16} \text{ cm}^{-3}$  未満であることがより好ましく、 $1 \times 10^{13} \text{ cm}^{-3}$  未満であることがさらに好ましく、 $1 \times 10^{12} \text{ cm}^{-3}$  未満であることがさらに好ましい。なお、領域 236 のキャリア濃度の下限値については、特に限定は無いが、例えば、 $1 \times 10^{-9} \text{ cm}^{-3}$  とすることができる。

**【 0 0 6 9 】**

また、ソース領域またはドレイン領域として機能する領域 238a および領域 238b のキャリア濃度は、 $1 \times 10^{17} \text{ cm}^{-3}$  以上  $1 \times 10^{21} \text{ cm}^{-3}$  未満であることが好ましく、 $1 \times 10^{18} \text{ cm}^{-3}$  以上  $1 \times 10^{20} \text{ cm}^{-3}$  未満であることがより好ましい。

**【 0 0 7 0 】**

10

20

30

40

50

また、領域 237a、および領域 237b のキャリア濃度は、領域 236、領域 238a、および領域 238b のキャリア濃度にもよるが、代表的には、 $1 \times 10^{15} \text{ cm}^{-3}$  以上  $1 \times 10^{17} \text{ cm}^{-3}$  以下、好ましくは  $5 \times 10^{15} \text{ cm}^{-3}$  以上  $1 \times 10^{16} \text{ cm}^{-3}$  以下である。

#### 【0071】

なお、酸化物 230b に領域 237a を設けるには、導電体 242a と絶縁体 250a との間に酸化物 272a が配置されることが好ましい。このとき、領域 237a は、酸化物 272a と接する領域を有する。酸化物 272a を設けることで、絶縁体 280、絶縁体 250a などが有する酸素を、酸化物 272a を介して、領域 237a に供給することができる。よって、領域 237a 中の酸素欠損を低減し、領域 237a のキャリア濃度を低くすることができる。また、トランジスタのチャネル長方向の断面視において、酸化物 272a の幅は、1 nm 以上 10 nm 未満であることが好ましく、3 nm 以上 8 nm 未満であることがより好ましい。なお、トランジスタのチャネル長方向の断面視における、酸化物 272a の幅は、導電体 242a と絶縁体 250a との間の、酸化物 272a の膜厚と言い換えることができる。

10

#### 【0072】

同様に、酸化物 230b に領域 237b を設けるには、導電体 242b と絶縁体 250a との間に酸化物 272b が配置されることが好ましい。このとき、領域 237b は、酸化物 272b と接する領域を有する。酸化物 272b を設けることで、絶縁体 280、絶縁体 250a などが有する酸素を、酸化物 272b を介して、領域 237b に供給することができる。よって、領域 237b 中の酸素欠損を低減し、領域 237b のキャリア濃度を低くすることができる。また、トランジスタのチャネル長方向の断面視において、酸化物 272b の幅は、1 nm 以上 10 nm 未満であることが好ましく、3 nm 以上 8 nm 未満であることがより好ましい。なお、トランジスタのチャネル長方向の断面視における、酸化物 272b の幅は、導電体 242b と絶縁体 250a との間の、酸化物 272b の膜厚と言い換えることができる。

20

#### 【0073】

トランジスタ 200 のチャネル長方向の断面視における、酸化物 272a および酸化物 272b の幅を上記にすることで、ゲート長または領域 236 の幅が 5 nm 以上 40 nm 以下であっても、良好な電気特性を得ることができる。

30

#### 【0074】

酸化物 272a、および酸化物 272b は、それぞれ導電体 242a、および導電体 242b の側端部が酸化されることで、形成される場合がある。よって、酸化物 272a、および酸化物 272b は、それぞれ導電体 242a、および導電体 242b が有する金属を含む場合がある。例えば、導電体 242a、および導電体 242b として、タンタルを含む窒化物を用いる場合、酸化物 272a、および酸化物 272b のそれぞれは、タンタルと、酸素と、を有する。

#### 【0075】

また、酸化物 272a、および酸化物 272b は、絶縁体 250a とも接する。よって、酸化物 272a、および酸化物 272b は、導電体 242a、および導電体 242b が有する金属に加えて、絶縁体 250a が有する元素を含む場合がある。例えば、絶縁体 250a として、酸化シリコン、または酸化窒化シリコンなどを用いる場合、酸化物 272a、および酸化物 272b のそれぞれは、タンタルと、シリコンと、酸素と、を有する場合がある。

40

#### 【0076】

酸化物 272a および酸化物 272b は、それぞれ、導電体 242a および導電体 242b よりも酸素を多く含むため、絶縁性を有すると推定される。よって、酸化物 272a および酸化物 272b を、semi-insulator (SI) と呼ぶことができる場合がある。領域 237a および領域 237b のキャリア濃度は、領域 238a および領域 238b のキャリア濃度と同等、またはそれよりも低く、領域 236 のキャリア濃度と同

50

等、またはそれよりも高いため、領域 237a および領域 237b を S I または S I 領域と呼ぶことができる場合がある。領域 236 を、I 型または実質的に I 型であるとみなし、領域 238a および領域 238b を、N 型または N+ 型であるとみなすと、トランジスタ 200 は、(N+ - S I - I - S I - N+) 構造を有するといえる。

#### 【0077】

また、酸化物 230b 上に導電体 242a および導電体 242b を設けた状態で、酸素を含む雰囲気でマイクロ波処理を行うことが好ましい。ここで、マイクロ波処理とは、例えばマイクロ波を用いて高密度プラズマを発生させる電源を有する装置を用いた処理のことを指す。

#### 【0078】

酸素を含む雰囲気でマイクロ波処理を行うことで、マイクロ波、または R F 等の高周波を用いて酸素ガスをプラズマ化し、当該酸素プラズマを作成させることができる。このとき、マイクロ波、または R F 等の高周波を領域 236、領域 237a、および領域 237b に照射することもできる。プラズマ、マイクロ波などの作用により、領域 236、領域 237a、および領域 237b の V<sub>O</sub>H を分断し、水素を領域 236、領域 237a、および領域 237b から除去し、酸素欠損を酸素で補填することができる。つまり、領域 236、領域 237a、および領域 237b において、「V<sub>O</sub>H → H + V<sub>O</sub>」という反応が起きて、領域 236、領域 237a、および領域 237b の水素濃度を低減することができる。よって、領域 236 中、領域 237a 中、および領域 237b 中の酸素欠損、および V<sub>O</sub>H を低減し、キャリア濃度を低下させることができる。

10

#### 【0079】

また、酸素を含む雰囲気でマイクロ波処理を行う際、マイクロ波、または R F 等の高周波、酸素プラズマなどの作用は、導電体 242a および導電体 242b に遮蔽され、領域 238a および領域 238b には及ばない。さらに、酸素プラズマの作用は、酸化物 230b、導電体 242a、および導電体 242b を覆って設けられている、絶縁体 275 および絶縁体 280 によって低減することができる。これにより、マイクロ波処理の際に、領域 238a および領域 238b で、V<sub>O</sub>H の低減、および過剰な量の酸素供給が発生しないので、キャリア濃度の低下を防ぐことができる。

20

#### 【0080】

また、酸素を含む雰囲気でマイクロ波処理を行う際、マイクロ波、または R F 等の高周波、酸素プラズマなどの作用は、酸化物 272a、酸化物 272b、絶縁体 275、および絶縁体 280 によって低減することができる。よって、領域 237a、および領域 237b への当該作用は、領域 236 よりも弱く、領域 238a および領域 238b よりも強い。したがって、マイクロ波処理による、領域 237a および領域 237b のキャリア濃度は、領域 238a および領域 238b よりも低下し、領域 236 ほど低下しない。

30

#### 【0081】

このようにして、酸化物半導体の領域 236 で選択的に酸素欠損、および V<sub>O</sub>H を除去して、領域 236 を i 型または実質的に i 型とすることができます。さらに、ソース領域またはドレイン領域として機能する領域 238a および領域 238b に過剰な酸素が供給されるのを抑制し、n 型を維持することができます。さらに、領域 237a および領域 237b のキャリア濃度は、領域 238a および領域 238b のキャリア濃度と同等、またはそれよりも低く、領域 236 のキャリア濃度と同等、またはそれよりも高くすることができる。これにより、トランジスタ 200 の電気特性の変動が抑制され、基板面内でトランジスタ 200 の電気特性がばらつくのを抑制することができる。

40

#### 【0082】

このように、開示する発明の一態様では、微細化に伴う問題点を解消することができるため、結果として、トランジスタサイズを十分に小さくすることが可能になる。トランジスタサイズを十分に小さくすることで、トランジスタを用いた半導体装置の占める面積が小さくなるため、基板あたりの半導体装置の取り数が増大する。これにより、半導体装置あたりの製造コストは抑制される。また、半導体装置が小型化されたため、同程度の大きさ

50

さでさらに機能が高められた半導体装置を実現することができる。つまり、開示する発明の一態様により酸化物半導体を用いたトランジスタの微細化が達成されることで、これに付随する様々な効果を得ることが可能である。

#### 【0083】

なお、図2では、領域236、領域237a、領域237b、領域238a、および領域238bが酸化物230bに形成される例について示しているが、本発明はこれに限られるものではない。例えば、上記の各領域が酸化物230bだけでなく、酸化物230aまで形成されてもよい。

#### 【0084】

また、図2では、領域236の幅が絶縁体250aの幅と一致しているが、本実施の形態は、これに限られるものではない。領域236の幅が絶縁体250aの幅より狭くなる場合、または領域236の幅が絶縁体250aの幅より広くなる場合もある。例えば、図3に示すように、領域236の幅が導電体260の底面の幅と一致する場合がある。

10

#### 【0085】

また、図2では、領域237aの幅は、酸化物272aの幅と一致している。なお、本実施の形態は、これに限られるものではない。例えば、領域237aの幅は、酸化物272aの幅より狭くなる場合、または酸化物272aの幅より広くなる場合もある。また、領域237aが、導電体242aと重なる領域を有する場合、導電体260と重なる領域を有する場合もある。例えば、図3に示すように、領域237aの幅は、導電体260に對向する導電体242aの側面と導電体260との間の距離と一致する場合がある。なお、領域237bの幅についても、領域237aの幅と同様のことがいえる。

20

#### 【0086】

また、酸化物230において、各領域の境界を明確に検出することが困難な場合がある。各領域内で検出される金属元素、ならびに水素、および窒素などの不純物元素の濃度は、領域ごとの段階的な変化に限らず、各領域内でも連続的に変化していくてもよい。つまり、チャネル形成領域に近い領域であるほど、金属元素、ならびに水素、および窒素などの不純物元素の濃度が減少していればよい。

#### 【0087】

以上のような構成にすることで、トランジスタ特性のばらつきが少ない半導体装置を提供することができる。また、信頼性が良好な半導体装置を提供することができる。また、良好な電気特性を有する半導体装置を提供することができる。また、微細化または高集積化が可能な半導体装置を提供することができる。

30

#### 【0088】

なお、図1Bなどにおいて、導電体260等を埋め込む開口の側面が、酸化物230bの溝部も含めて、酸化物230bの被形成面に対して概略垂直となっているが、本実施の形態はこれに限られるものではない。例えば、図3に示すように、当該開口の底部が緩やかな曲面を有する、U字型の形状となってもよい。また、例えば、当該開口の側面が酸化物230bの被形成面に対して傾斜していてもよい。

#### 【0089】

また、図1Cに示すように、トランジスタ200のチャネル幅方向の断面視において、酸化物230bの側面と酸化物230bの上面との間に、湾曲面を有してもよい。つまり、当該側面の端部と当該上面の端部は、湾曲してもよい（以下、ラウンド状ともいう。）。

40

#### 【0090】

上記湾曲面での曲率半径は、0nmより大きく、導電体242aまたは導電体242bと重なる領域の酸化物230bの膜厚より小さい、または、上記湾曲面を有さない領域の長さの半分より小さいことが好ましい。上記湾曲面での曲率半径は、具体的には、0nmより大きく20nm以下、好ましくは1nm以上15nm以下、さらに好ましくは2nm以上10nm以下とする。このような形状にすることで、絶縁体250および導電体260の、酸化物230bへの被覆性を高めることができる。

#### 【0091】

50

酸化物 230 は、化学組成が異なる複数の酸化物層の積層構造を有することが好ましい。具体的には、酸化物 230 a に用いる金属酸化物において、主成分である金属元素に対する元素 M の原子数比が、酸化物 230 b に用いる金属酸化物における、主成分である金属元素に対する元素 M の原子数比より、大きいことが好ましい。また、酸化物 230 a に用いる金属酸化物において、In に対する元素 M の原子数比が、酸化物 230 b に用いる金属酸化物における、In に対する元素 M の原子数比より大きいことが好ましい。また、酸化物 230 b に用いる金属酸化物において、元素 M に対する In の原子数比が、酸化物 230 a に用いる金属酸化物における、元素 M に対する In の原子数比より大きいことが好ましい。

#### 【0092】

また、酸化物 230 b は、CAC-O<sub>5</sub>などの結晶性を有する酸化物であることが好ましい。CAC-O<sub>5</sub>などの結晶性を有する酸化物は、不純物や欠陥（酸素欠損など）が少なく、結晶性の高い、緻密な構造を有している。よって、ソース電極またはドレイン電極による、酸化物 230 b からの酸素の引き抜きを抑制することができる。これにより、熱処理を行っても、酸化物 230 b から酸素が引き抜かれることを低減できるので、トランジスタ 200 は、製造工程における高い温度（所謂サーマルバジェット）に対して安定である。

#### 【0093】

ここで、酸化物 230 a と酸化物 230 b の接合部において、伝導帯下端はなだらかに変化する。換言すると、酸化物 230 a と酸化物 230 b の接合部における伝導帯下端は、連続的に変化または連続接合するともいいうことができる。このようにするために、酸化物 230 a と酸化物 230 bとの界面に形成される混合層の欠陥準位密度を低くするといい。

#### 【0094】

具体的には、酸化物 230 a と酸化物 230 b が、酸素以外に共通の元素を主成分として有することで、欠陥準位密度が低い混合層を形成することができる。例えば、酸化物 230 b が In-M-Zn 酸化物の場合、酸化物 230 a として、In-M-Zn 酸化物、M-Zn 酸化物、元素 M の酸化物、In-Zn 酸化物、インジウム酸化物などを用いてよい。

#### 【0095】

具体的には、酸化物 230 a として、In : M : Zn = 1 : 3 : 4 [ 原子数比 ] もしくはその近傍の組成、または In : M : Zn = 1 : 1 : 0.5 [ 原子数比 ] もしくはその近傍の組成の金属酸化物を用いればよい。また、酸化物 230 b として、In : M : Zn = 1 : 1 : 1 [ 原子数比 ] もしくはその近傍の組成、または In : M : Zn = 4 : 2 : 3 [ 原子数比 ] もしくはその近傍の組成の金属酸化物を用いればよい。なお、近傍の組成とは、所望の原子数比の ± 30 % の範囲を含む。また、元素 M として、ガリウムを用いることが好ましい。

#### 【0096】

なお、金属酸化物をスパッタリング法により成膜する場合、上記の原子数比は、成膜された金属酸化物の原子数比に限られず、金属酸化物の成膜に用いるスパッタリングターゲットの原子数比であってもよい。

#### 【0097】

酸化物 230 a および酸化物 230 b を上述の構成とすることで、酸化物 230 a と酸化物 230 b との界面における欠陥準位密度を低くすることができる。そのため、界面散乱によるキャリア伝導への影響が小さくなり、トランジスタ 200 は大きいオン電流、および高い周波数特性を得ることができる。

#### 【0098】

トランジスタ 200 において、絶縁体 224 上の酸化物 230 は、少なくとも一部がチャネル形成領域として機能する。なお、SOI (Silicon On Insulator) 構造において、絶縁膜上のシリコン膜は、少なくとも一部がチャネル形成領域として

10

20

30

40

50

機能する。よって、S O I 構造は、広義にとらえると、S e m i c o n d u c t o r O n I n s u l a t o r 構造とみなすことができる。よって、トランジスタ 2 0 0 は、S O I 構造を有するといえる。

#### 【 0 0 9 9 】

また、絶縁体 2 2 4 上の酸化物 2 3 0 は、島状に形成されている。よって、同一基板上に、複数のトランジスタ 2 0 0 を設けることができる。よって、本発明の一態様により、集積化構造を形成することができる。

#### 【 0 1 0 0 】

絶縁体 2 1 2 、絶縁体 2 1 4 、絶縁体 2 7 5 、絶縁体 2 8 2 、絶縁体 2 8 3 、および絶縁体 2 8 6 の少なくとも一は、水、水素などの不純物が、基板側から、または、トランジスタ 2 0 0 の上方からトランジスタ 2 0 0 に拡散するのを抑制するバリア絶縁膜として機能することが好ましい。したがって、絶縁体 2 1 2 、絶縁体 2 1 4 、絶縁体 2 7 5 、絶縁体 2 8 2 、絶縁体 2 8 3 、および絶縁体 2 8 6 の少なくとも一は、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子 ( $N_2O$ 、 $NO$ 、 $NO_2$  など) 、銅原子などの不純物の拡散を抑制する機能を有する (上記不純物が透過しにくい) 絶縁性材料を用いることが好ましい。または、酸素 (例えば、酸素原子、酸素分子などの少なくとも一) の拡散を抑制する機能を有する (上記酸素が透過しにくい) 絶縁性材料を用いることが好ましい。

10

#### 【 0 1 0 1 】

なお、本明細書において、バリア絶縁膜とは、バリア性を有する絶縁膜のことを指す。本明細書において、バリア性とは、対応する物質の拡散を抑制する機能 (透過性が低いともいう) とする。または、対応する物質を、捕獲、および固着する (ゲッタリングともいう) 機能とする。

20

#### 【 0 1 0 2 】

絶縁体 2 1 2 、絶縁体 2 1 4 、絶縁体 2 7 5 、絶縁体 2 8 2 、絶縁体 2 8 3 、および絶縁体 2 8 6 としては、水、水素などの不純物、および酸素の拡散を抑制する機能を有する絶縁体を用いることが好ましく、例えば、酸化アルミニウム、酸化マグネシウム、酸化ハフニウム、酸化ガリウム、インジウムガリウム亜鉛酸化物、窒化シリコン、または窒化酸化シリコンなどを用いることができる。例えば、絶縁体 2 1 2 、絶縁体 2 8 3 、および絶縁体 2 8 6 として、より水素バリア性が高い、窒化シリコンなどを用いることが好ましい。また、例えば、絶縁体 2 1 4 、絶縁体 2 7 5 、および絶縁体 2 8 2 として、水素を捕獲および水素を固着する機能が高い、酸化アルミニウムまたは酸化マグネシウムなどを用いることが好ましい。これにより、水、水素などの不純物が絶縁体 2 1 2 、および絶縁体 2 1 4 を介して、基板側からトランジスタ 2 0 0 側に拡散するのを抑制することができる。または、水、水素などの不純物が絶縁体 2 8 6 よりも外側に配置されている層間絶縁膜などから、トランジスタ 2 0 0 側に拡散するのを抑制することができる。または、絶縁体 2 2 4 などに含まれる酸素が、絶縁体 2 1 2 、および絶縁体 2 1 4 を介して基板側に拡散するのを抑制することができる。または、絶縁体 2 8 0 などに含まれる酸素が、絶縁体 2 8 2 などを介してトランジスタ 2 0 0 より上方に拡散するのを抑制することができる。この様に、トランジスタ 2 0 0 を、水、水素などの不純物、および酸素の拡散を抑制する機能を有する絶縁体 2 1 2 、絶縁体 2 1 4 、絶縁体 2 7 5 、絶縁体 2 8 2 、絶縁体 2 8 3 、および絶縁体 2 8 6 で取り囲む構造とすることが好ましい。

30

#### 【 0 1 0 3 】

ここで、絶縁体 2 1 2 、絶縁体 2 1 4 、絶縁体 2 7 5 、絶縁体 2 8 2 、絶縁体 2 8 3 、および絶縁体 2 8 6 として、アモルファス構造を有する酸化物を用いることが好ましい。例えば、 $A_1O_x$  ( $x$  は 0 より大きい任意数) 、または  $MgO_y$  ( $y$  は 0 より大きい任意数) などの金属酸化物を用いることが好ましい。このようなアモルファス構造を有する金属酸化物では、酸素原子がダングリングボンドを有しており、当該ダングリングボンドで水素を捕獲または固着する性質を有する場合がある。このようなアモルファス構造を有する金属酸化物をトランジスタ 2 0 0 の構成要素として用いる、またはトランジスタ 2 0 0

40

50

の周囲に設けることで、トランジスタ 200 に含まれる水素、またはトランジスタ 200 の周囲に存在する水素を捕獲または固着することができる。特にトランジスタ 200 のチャネル形成領域に含まれる水素を捕獲または固着することができる。アモルファス構造を有する金属酸化物をトランジスタ 200 の構成要素として用いる、またはトランジスタ 200 の周囲に設けることで、良好な特性を有し、信頼性の高いトランジスタ 200 、および半導体装置を作製することができる。

#### 【0104】

また、絶縁体 212、絶縁体 214、絶縁体 275、絶縁体 282、絶縁体 283、および絶縁体 286 は、アモルファス構造であることが好ましいが、一部に多結晶構造の領域が形成されていてもよい。また、絶縁体 212、絶縁体 214、絶縁体 275、絶縁体 282、絶縁体 283、および絶縁体 286 は、アモルファス構造の層と、多結晶構造の層と、が積層された多層構造であってもよい。例えば、アモルファス構造の層の上に多結晶構造の層が形成された積層構造でもよい。

10

#### 【0105】

絶縁体 212、絶縁体 214、絶縁体 275、絶縁体 282、絶縁体 283、および絶縁体 286 の成膜は、例えば、スパッタリング法を用いて行えばよい。スパッタリング法は、成膜ガスに水素を用いなくてよいので、絶縁体 212、絶縁体 214、絶縁体 275、絶縁体 282、絶縁体 283、および絶縁体 286 の水素濃度を低減することができる。なお、成膜方法は、スパッタリング法に限られるものではなく、化学気相成長 (CVD : Chemical Vapor Deposition) 法、分子線エピタキシー (MBE : Molecular Beam Epitaxy) 法、パルスレーザ堆積 (PLD : Pulsed Laser Deposition) 法、原子層堆積 (ALD : Atomic Layer Deposition) 法などを適宜用いてよい。

20

#### 【0106】

また、絶縁体 212、絶縁体 283、および絶縁体 286 の抵抗率を低くすることが好ましい場合がある。例えば、絶縁体 212、絶縁体 283、および絶縁体 286 の抵抗率を概略  $1 \times 10^{13}$  cm とすることで、半導体装置作製工程のプラズマ等を用いる処理において、絶縁体 212、絶縁体 283、および絶縁体 286 が、導電体 205、導電体 242a、導電体 242b、導電体 260、導電体 246a、または導電体 246b のチャージアップを緩和することができる場合がある。絶縁体 212、絶縁体 283、および絶縁体 286 の抵抗率は、好ましくは、 $1 \times 10^{10}$  cm 以上  $1 \times 10^{15}$  cm 以下とする。

30

#### 【0107】

また、絶縁体 216、および絶縁体 280 は、絶縁体 214 よりも誘電率が低いことが好ましい。誘電率が低い材料を層間膜としてすることで、配線間に生じる寄生容量を低減することができる。例えば、絶縁体 216、および絶縁体 280 として、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンなどを適宜用いればよい。特に、酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため好ましい。特に、酸化シリコン、酸化窒化シリコン、空孔を有する酸化シリコンなどの材料は、加熱により脱離する酸素を含む領域を容易に形成するため好ましい。

40

#### 【0108】

導電体 205 は、酸化物 230、および導電体 260 と、重なるように配置する。ここで、導電体 205 は、絶縁体 214 および / または絶縁体 216 に形成された開口に埋め込まれて設けることが好ましい。

#### 【0109】

導電体 205 は、導電体 205a、導電体 205b、および導電体 205c を有する。導電体 205a は、当該開口の底面および側壁に接して設けられる。導電体 205b は、導電体 205a に形成された凹部に埋め込まれるように設けられる。ここで、導電体 20

50

5 b の上面は、導電体 205 a の上面および絶縁体 216 の上面より低くなる。導電体 205 c は、導電体 205 b の上面、および導電体 205 a の側面に接して設けられる。ここで、導電体 205 c の上面の高さは、導電体 205 a の上面の高さおよび絶縁体 216 の上面の高さと略一致する。つまり、導電体 205 b は、導電体 205 a および導電体 205 c に包み込まれる構成になる。

#### 【0110】

ここで、導電体 205 a および導電体 205 c は、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子 ( $N_2O$ 、 $NO$ 、 $NO_2$  など)、銅原子などの不純物の拡散を抑制する機能を有する導電性材料を用いることが好ましい。または、酸素(例えば、酸素原子、酸素分子などの少なくとも一)の拡散を抑制する機能を有する導電性材料を用いることが好ましい。10

#### 【0111】

導電体 205 a および導電体 205 c に、水素の拡散を低減する機能を有する導電性材料を用いることにより、導電体 205 b に含まれる水素などの不純物が、絶縁体 224 等を介して、酸化物 230 に拡散するのを防ぐことができる。また、導電体 205 a および導電体 205 c に、酸素の拡散を抑制する機能を有する導電性材料を用いることにより、導電体 205 b が酸化して導電率が低下することを抑制することができる。酸素の拡散を抑制する機能を有する導電性材料としては、例えば、チタン、窒化チタン、タンタル、窒化タンタル、ルテニウム、酸化ルテニウムなどを用いることが好ましい。したがって、導電体 205 a および導電体 205 c としては、上記導電性材料を単層または積層とすればよい。例えば、導電体 205 a および導電体 205 c は、窒化チタンを用いればよい。20

#### 【0112】

また、導電体 205 b は、タングステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。例えば、導電体 205 b は、タングステンを用いればよい。

#### 【0113】

導電体 205 は、第 2 のゲート電極として機能する場合がある。その場合、導電体 205 に印加する電位を、導電体 260 に印加する電位と、連動させず、独立して変化させることで、トランジスタ 200 のしきい値電圧 ( $V_{th}$ ) を制御することができる。特に、導電体 205 に負の電位を印加することにより、トランジスタ 200 の  $V_{th}$  をより大きくし、オフ電流を低減することが可能となる。したがって、導電体 205 に負の電位を印加したほうが、印加しない場合よりも、導電体 260 に印加する電位が 0 V のときのドレン電流を小さくすることができる。30

#### 【0114】

また、導電体 205 の電気抵抗率は、上記の導電体 205 に印加する電位を考慮して設計され、導電体 205 の膜厚は当該電気抵抗率に合わせて設定される。また、絶縁体 216 の膜厚は、導電体 205 とほぼ同じになる。ここで、導電体 205 の設計が許す範囲で導電体 205 および絶縁体 216 の膜厚を薄くすることが好ましい。絶縁体 216 の膜厚を薄くすることで、絶縁体 216 中に含まれる水素などの不純物の絶対量を低減することができるので、当該不純物が酸化物 230 に拡散するのを低減することができる。40

#### 【0115】

なお、導電体 205 は、図 1 A に示すように、酸化物 230 の導電体 242 a および導電体 242 b と重ならない領域の大きさよりも、大きく設けるとよい。特に、図 1 C に示すように、導電体 205 は、酸化物 230 a および酸化物 230 b のチャネル幅方向と交わる端部よりも外側の領域においても、延伸していることが好ましい。つまり、酸化物 230 のチャネル幅方向における側面の外側において、導電体 205 と、導電体 260 とは、絶縁体を介して重畠していることが好ましい。当該構成を有することで、第 1 のゲート電極として機能する導電体 260 の電界と、第 2 のゲート電極として機能する導電体 205 の電界によって、酸化物 230 のチャネル形成領域を電気的に取り囲むことができる。本明細書において、第 1 のゲート、および第 2 のゲートの電界によって、チャネル形成領50

域を電気的に取り囲むトランジスタの構造を、surrounded channel (S-channel) 構造とよぶ。

#### 【0116】

なお、本明細書等において、S-channel 構造のトランジスタとは、一対のゲート電極の一方および他方の電界によって、チャネル形成領域を電気的に取り囲むトランジスタの構造を表す。また、本明細書等で開示する S-channel 構造は、Fin 型構造およびブレーナ型構造とは異なる。S-channel 構造を採用することで、短チャネル効果に対する耐性を高める、別言すると短チャネル効果が発生し難いトランジスタとすることができる。

#### 【0117】

また、図 1C に示すように、導電体 205 は延伸させて、配線としても機能させている。ただし、これに限られることなく、導電体 205 の下に、配線として機能する導電体を設ける構成にしてもよい。また、導電体 205 は、必ずしも各トランジスタに一個ずつ設ける必要はない。例えば、導電体 205 を複数のトランジスタで共有する構成にしてもよい。

10

#### 【0118】

なお、トランジスタ 200 では、導電体 205 は、導電体 205a、導電体 205b、および導電体 205c を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、導電体 205 は、単層、2 層または 4 層以上の積層構造として設ける構成にしてもよい。

20

#### 【0119】

絶縁体 222、および絶縁体 224 は、ゲート絶縁体として機能する。

#### 【0120】

絶縁体 222 は、水素（例えば、水素原子、水素分子などの少なくとも一）の拡散を抑制する機能を有することが好ましい。また、絶縁体 222 は、酸素（例えば、酸素原子、酸素分子などの少なくとも一）の拡散を抑制する機能を有することが好ましい。例えば、絶縁体 222 は、絶縁体 224 よりも水素および酸素の一方または双方の拡散を抑制する機能を有することが好ましい。

#### 【0121】

絶縁体 222 は、絶縁性材料であるアルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を用いるとよい。当該絶縁体として、酸化アルミニウム、酸化ハフニウム、アルミニウムおよびハフニウムを含む酸化物（ハフニウムアルミネート）などを用いることが好ましい。このような材料を用いて絶縁体 222 を形成した場合、絶縁体 222 は、酸化物 230 から基板側への酸素の放出や、トランジスタ 200 の周辺部から酸化物 230 への水素等の不純物の拡散を抑制する層として機能する。よって、絶縁体 222 を設けることで、水素等の不純物が、トランジスタ 200 の内側へ拡散することを抑制し、酸化物 230 中の酸素欠損の生成を抑制することができる。また、導電体 205 が、絶縁体 224 や、酸化物 230 が有する酸素と反応することを抑制することができる。

30

#### 【0122】

または、上記絶縁体に、例えば、酸化アルミニウム、酸化ビスマス、酸化ゲルマニウム、酸化ニオブ、酸化シリコン、酸化チタン、酸化タンゲステン、酸化イットリウム、酸化ジルコニアを添加してもよい。または、これらの絶縁体を窒化処理してもよい。また、絶縁体 222 は、これらの絶縁体に酸化シリコン、酸化窒化シリコンまたは窒化シリコンを積層して用いてもよい。

40

#### 【0123】

また、絶縁体 222 は、例えば、酸化アルミニウム、酸化ハフニウム、酸化タンタル、酸化ジルコニア、チタン酸ジルコン酸鉛 (PZT)、チタン酸ストロンチウム (SrTiO<sub>3</sub>)、(Ba, Sr)TiO<sub>3</sub> (BST) などのいわゆる high-k 材料を含む絶縁体を単層または積層で用いてもよい。トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁

50

体として機能する絶縁体に *high-k* 材料を用いることで、物理膜厚を保ちながら、トランジスタ動作時のゲート電位の低減が可能となる。

#### 【0124】

酸化物 230 と接する絶縁体 224 は、過剰酸素を含む（加熱により酸素を脱離する）ことが好ましい。例えば、絶縁体 224 は、酸化シリコン、酸化窒化シリコンなどを適宜用いればよい。酸素を含む絶縁体を酸化物 230 に接して設けることにより、酸化物 230 中の酸素欠損を低減し、トランジスタ 200 の信頼性を向上させることができる。

#### 【0125】

絶縁体 224 として、具体的には、加熱により一部の酸素が脱離する酸化物材料、別言すると、過剰酸素領域を有する絶縁体材料を用いることが好ましい。加熱により酸素を脱離する酸化膜とは、TDS (Thermal Desorption Spectroscopy) 分析にて、酸素分子の脱離量が  $1.0 \times 10^{18}$  molecules/cm<sup>3</sup> 以上、好ましくは  $1.0 \times 10^{19}$  molecules/cm<sup>3</sup> 以上、さらに好ましくは  $2.0 \times 10^{19}$  molecules/cm<sup>3</sup> 以上、または  $3.0 \times 10^{20}$  molecules/cm<sup>3</sup> 以上である酸化膜である。なお、上記 TDS 分析時における膜の表面温度としては 100 以上 700 以下、または 100 以上 400 以下の範囲が好ましい。

10

#### 【0126】

また、トランジスタ 200 の作製工程中において、酸化物 230 の表面が露出した状態で、加熱処理を行うと好適である。当該加熱処理は、例えば、100 以上 600 以下、より好ましくは 350 以上 550 以下で行えればよい。なお、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを 10 ppm 以上、1% 以上、もしくは 10% 以上含む雰囲気で行う。例えば、加熱処理は酸素雰囲気で行うことが好ましい。これにより、酸化物 230 に酸素を供給して、酸素欠損の低減を図ることができる。また、加熱処理は減圧状態で行ってもよい。または、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気で加熱処理した後に、脱離した酸素を補うために、酸化性ガスを 10 ppm 以上、1% 以上、または 10% 以上含む雰囲気で行ってもよい。または、酸化性ガスを 10 ppm 以上、1% 以上、または 10% 以上含む雰囲気で加熱処理した後に、連続して窒素ガスもしくは不活性ガスの雰囲気で加熱処理を行っても良い。

20

#### 【0127】

なお、酸化物 230 に加酸素化処理を行うことで、酸化物 230 中の酸素欠損を、供給された酸素により修復させる、別言すると「VO + O → V<sub>2</sub>O<sub>5</sub>」という反応を促進させることができる。さらに、酸化物 230 中に残存した水素に供給された酸素が反応することで、当該水素を H<sub>2</sub>O として除去する（脱水化する）ことができる。これにより、酸化物 230 中に残存していた水素が酸素欠損に再結合して VOH が形成されるのを抑制することができる。

30

#### 【0128】

なお、絶縁体 222、および絶縁体 224 が、2 層以上の積層構造を有していてもよい。その場合、同じ材料からなる積層構造に限定されず、異なる材料からなる積層構造でもよい。また、絶縁体 224 は、酸化物 230a と重畠して島状に形成してもよい。この場合、絶縁体 275 が、絶縁体 224 の側面および絶縁体 222 の上面に接する構成になる。

40

#### 【0129】

導電体 242a、および導電体 242b は酸化物 230b の上面に接して設けられることが好ましい。導電体 242a および導電体 242b は、それぞれトランジスタ 200 のソース電極またはドレイン電極として機能する。

#### 【0130】

導電体 242a および導電体 242b としては、例えば、タンタルを含む窒化物、チタンを含む窒化物、モリブデンを含む窒化物、タンゲステンを含む窒化物、タンタルおよびアルミニウムを含む窒化物、チタンおよびアルミニウムを含む窒化物などを用いることが好ましい。本発明の一態様においては、タンタルを含む窒化物が特に好ましい。また、例えば、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ラ

50

ンタンとニッケルを含む酸化物などを用いてもよい。これらの材料は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。

#### 【0131】

なお、酸化物230bなどに含まれる水素が、導電体242aまたは導電体242bに拡散する場合がある。特に、導電体242aおよび導電体242bに、タンタルを含む窒化物を用いることで、酸化物230bなどに含まれる水素は、導電体242aまたは導電体242bに拡散しやすく、拡散した水素は、導電体242aまたは導電体242bが有する窒素と結合することができる。つまり、酸化物230bなどに含まれる水素は、導電体242aまたは導電体242bに吸い取られる場合がある。

#### 【0132】

また、導電体242aの側面と導電体242aの上面との間、および導電体242bの側面と導電体242bの上面との間に、湾曲面が形成されないことが好ましい。当該湾曲面が形成されない導電体242aおよび導電体242bとすることで、図1Dに示すような、チャネル幅方向の断面における、導電体242aおよび導電体242bの断面積を大きくすることができる。これにより、導電体242aおよび導電体242bの導電率を大きくし、トランジスタ200のオン電流を大きくすることができる。

#### 【0133】

絶縁体275は、絶縁体224、酸化物230a、酸化物230b、導電体242a、および導電体242bを覆って設けられており、絶縁体250、および導電体260が設けられる領域に開口が形成されている。絶縁体275は、絶縁体224の上面、酸化物230aの側面、酸化物230bの側面、導電体242aの側面および上面、ならびに導電体242bの側面および上面に接して絶縁体275aが設けられ、絶縁体275a上に絶縁体275bが設けられることが好ましい。

#### 【0134】

なお、トランジスタ200では、絶縁体275が、絶縁体275a、および絶縁体275bの2層を積層する構成について示しているが、本発明はこれに限られるものではない。例えば、単層、または3層以上の積層構造を設ける構成にしてもよいし、絶縁体275a、および絶縁体275bのそれぞれが積層構造を有していてもよい。

#### 【0135】

絶縁体275は、酸素の透過を抑制するバリア絶縁膜として機能することが好ましい。また、絶縁体275は、水、水素などの不純物が、上方から絶縁体224に拡散するのを抑制するバリア絶縁膜として機能することが好ましく、水素などの不純物を捕獲する機能を有することが好ましい。その場合、絶縁体275としては、アモルファス構造を有する金属酸化物、例えば、酸化アルミニウムまたは酸化マグネシウムなどの絶縁体を含むことが好ましい。絶縁体275としては、例えば、酸化アルミニウム、および窒化シリコンなどの絶縁体を単層で、または積層して用いればよい。絶縁体275として、酸化アルミニウム、および窒化シリコンを積層して用いる場合、絶縁体275aとして酸化アルミニウムを設け、絶縁体275bとして窒化シリコンを設けることが好ましい。

#### 【0136】

また、絶縁体275の少なくとも一部に酸化アルミニウムを用いる場合、該酸化アルミニウムは、アモルファス構造を有する酸化アルミニウム、またはアモルファス構造の酸化アルミニウムであることが好ましい。アモルファス構造を有する金属酸化物、特に、アモルファス構造を有する酸化アルミニウム、およびアモルファス構造の酸化アルミニウムは、周囲に存在する水素を捕獲または固着することができる場合があるため、良好な特性を有し、信頼性の高いトランジスタ200、および半導体装置を作製することができる。

#### 【0137】

絶縁体212と絶縁体283に挟まれた領域内で、絶縁体280、または絶縁体224に接して、水素などの不純物を捕獲する機能を有する、絶縁体275を設けることで、絶縁体280、または絶縁体224に含まれる水素などの不純物を捕獲し、当該領域内における、水素の量を一定値にすることができます。この場合は、絶縁体275として、酸化ア

10

20

30

40

50

ルミニウムなどを用いることが好ましい。

**【0138】**

絶縁体250(絶縁体250a、および絶縁体250b)は、ゲート絶縁体として機能する。酸化物230bの上面に接して絶縁体250aが配置され、絶縁体250a上に絶縁体250bが配置される。絶縁体250は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンなどを用いることができる。特に、酸化シリコン、および酸化窒化シリコンは熱に対し安定であるため好ましい。

**【0139】**

絶縁体250は、絶縁体224と同様に、絶縁体250中の水、水素などの不純物濃度が低減されていることが好ましい。絶縁体250の膜厚は、1nm以上20nm以下とするのが好ましい。

**【0140】**

絶縁体250aは、加熱により酸素が放出される絶縁体を用いて形成し、絶縁体250bは、酸素の拡散を抑制する機能を有する絶縁体を用いて形成することが好ましい。このような構成にすることで、絶縁体250aに含まれる酸素が、導電体260へ拡散するのを抑制することができる。つまり、酸化物230へ供給する酸素量の減少を抑制することができる。また、絶縁体250aに含まれる酸素による導電体260の酸化を抑制することができる。例えば、絶縁体250aは、上述した絶縁体250に用いることができる材料を用いて設け、絶縁体250bは、絶縁体222と同様の材料を用いて設けることができる。

10

**【0141】**

なお、絶縁体250aに酸化シリコンや酸化窒化シリコンなどを用いる場合、絶縁体250bは、比誘電率が高い $h_i g h - k$ 材料である絶縁性材料を用いてもよい。ゲート絶縁体を、絶縁体250aと絶縁体250bとの積層構造とすることで、熱に対して安定、かつ比誘電率の高い積層構造とすることができます。したがって、ゲート絶縁体の物理膜厚を保持したまま、トランジスタ動作時に印加するゲート電位の低電位化が可能となる。また、ゲート絶縁体として機能する絶縁体の等価酸化膜厚(EOT)の薄膜化が可能となる。

20

**【0142】**

絶縁体250bとして、具体的には、ハフニウム、アルミニウム、ガリウム、イットリウム、ジルコニウム、タンクスチン、チタン、タンタル、ニッケル、ゲルマニウム、マグネシウムなどから選ばれた一種、もしくは二種以上が含まれた金属酸化物、または酸化物230として用いることができる金属酸化物を用いることができる。特に、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を用いることが好ましい。例えば、絶縁体250として、酸化シリコンと、該酸化シリコン上の酸化ハフニウムを含む積層構造を用いればよい。

30

**【0143】**

絶縁体250を2層の積層構造にすることで、絶縁体250の物理的な厚みにより、導電体260と、酸化物230との間の距離を保つことで、導電体260と酸化物230との間のリーク電流を抑制することができる。また、導電体260と酸化物230との間の物理的な距離、および導電体260から酸化物230へかかる電界強度を、容易に適宜調整することができる。

40

**【0144】**

なお、図1Bおよび図1Cでは、絶縁体250を2層の積層構造で図示したが、単層、または3層以上の積層構造としてもよい。

**【0145】**

また、絶縁体250と導電体260との間に金属酸化物を設けてもよい。当該金属酸化物は、絶縁体250から導電体260への酸素の拡散を抑制することができる。酸素の拡散を抑制する金属酸化物を設けることで、絶縁体250から導電体260への酸素の拡

50

散が抑制される。つまり、酸化物 230 へ供給する酸素量の減少を抑制することができる。また、絶縁体 250 の酸素による導電体 260 の酸化を抑制することができる。

#### 【0146】

なお、上記金属酸化物は、第 1 のゲート電極の一部としての機能を有する構成にしてもよい。例えば、酸化物 230 として用いることができる金属酸化物を、上記金属酸化物として用いることができる。その場合、導電体 260a をスパッタリング法で成膜することで、上記金属酸化物の電気抵抗値を低下させて導電体とすることができます。これを O C (O x i d e C o n d u c t o r) 電極と呼ぶことができる。上記金属酸化物を有することで、導電体 260 からの電界の影響を弱めることなく、トランジスタ 200 のオン電流の向上を図ることができる。

10

#### 【0147】

導電体 260 は、トランジスタ 200 の第 1 のゲート電極として機能する。導電体 260 は、導電体 260a と、導電体 260a の上に配置された導電体 260b と、を有することが好ましい。例えば、導電体 260a は、導電体 260b の底面および側面を包むように配置されることが好ましい。また、図 1B および図 1C に示すように、導電体 260 の上面は、絶縁体 250 の上面と略一致している。なお、図 1B および図 1C では、導電体 260 は、導電体 260a と導電体 260b の 2 層構造として示しているが、単層構造でもよいし、3 層以上の積層構造であってもよい。

20

#### 【0148】

導電体 260a は、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子、銅原子などの不純物の拡散を抑制する機能を有する導電性材料を用いることが好ましい。または、酸素（例えば、酸素原子、酸素分子などの少なくとも一）の拡散を抑制する機能を有する導電性材料を用いることが好ましい。

#### 【0149】

また、導電体 260a が酸素の拡散を抑制する機能を持つことにより、絶縁体 250 に含まれる酸素により、導電体 260b が酸化して導電率が低下することを抑制することができる。酸素の拡散を抑制する機能を有する導電性材料としては、例えば、チタン、窒化チタン、タンタル、窒化タンタル、ルテニウム、酸化ルテニウムなどを用いることが好ましい。

#### 【0150】

30

また、導電体 260 は、配線としても機能するため、導電性が高い導電体を用いることが好ましい。例えば、導電体 260b は、タンゲステン、銅、またはアルミニウムを主成分とする導電性材料を用いることができる。また、導電体 260b は積層構造としてもよく、例えば、チタンまたは窒化チタンと上記導電性材料との積層構造としてもよい。

#### 【0151】

また、トランジスタ 200 では、導電体 260 は、絶縁体 280 などに形成されている開口を埋めるように自己整合的に形成される。導電体 260 をこのように形成することにより、導電体 242a と導電体 242b との間の領域に、導電体 260 を位置合わせすることなく確実に配置することができる。

#### 【0152】

40

また、図 1C に示すように、トランジスタ 200 のチャネル幅方向において、導電体 260 の、導電体 260 と酸化物 230b とが重ならない領域の底面は、酸化物 230b の底面より低いことが好ましい。ゲート電極として機能する導電体 260 が、絶縁体 250 などを介して、酸化物 230b のチャネル形成領域の側面および上面を覆う構成とすることで、導電体 260 の電界を酸化物 230b のチャネル形成領域全体に作用させやすくなる。よって、トランジスタ 200 のオン電流を増大させ、周波数特性を向上させることができる。絶縁体 222 の底面を基準としたとき、酸化物 230a および酸化物 230b と、導電体 260 とが、重ならない領域における導電体 260 の底面の高さと、酸化物 230b の底面の高さとの差は、0 nm 以上 100 nm 以下、好ましくは 3 nm 以上 50 nm 以下、より好ましくは 5 nm 以上 20 nm 以下とする。

50

**【 0 1 5 3 】**

絶縁体 280 は、絶縁体 275 上に設けられ、絶縁体 250、および導電体 260 が設けられる領域に開口が形成されている。また、絶縁体 280 の上面は、平坦化されていてもよい。

**【 0 1 5 4 】**

絶縁体 280 は、絶縁体 224 と同様に、過剰酸素領域または過剰酸素を有することが好ましい。また、絶縁体 280 中の水、水素などの不純物濃度は低減されていることが好ましい。例えば、絶縁体 280 は、酸化シリコン、酸化窒化シリコンなどのシリコンを含む酸化物を適宜用いればよい。過剰酸素を有する絶縁体を酸化物 230 に接して設けることにより、酸化物 230 中の酸素欠損を低減し、トランジスタ 200 の信頼性を向上させることができる。また、絶縁体 280 は、上記の材料が積層された構造でもよく、例えば、スパッタリング法で成膜した酸化シリコンと、その上に積層された CVD 法で成膜された酸化窒化シリコンの積層構造とすればよい。また、さらに上に窒化シリコンを積層してもよい。

10

**【 0 1 5 5 】**

絶縁体 282 は、水、水素などの不純物が、上方から絶縁体 280 に拡散するのを抑制するバリア絶縁膜として機能することが好ましく、水素などの不純物を捕獲する機能を有することが好ましい。また、絶縁体 282 は、酸素の透過を抑制するバリア絶縁膜として機能することが好ましい。絶縁体 282 としては、アモルファス構造を有する金属酸化物、例えば、酸化アルミニウムなどの絶縁体を用いればよい。絶縁体 212 と絶縁体 283 に挟まれた領域内で、絶縁体 280 に接して、水素などの不純物を捕獲する機能を有する、絶縁体 282 を設けることで、絶縁体 280 などに含まれる水素などの不純物を捕獲し、当該領域内における、水素の量を一定値にすることができる。特に、絶縁体 282 として、アモルファス構造を有する酸化アルミニウム、またはアモルファス構造の酸化アルミニウムを用いることで、より効果的に水素を捕獲または固着できる場合があるため好ましい。これにより、良好な特性を有し、信頼性の高いトランジスタ 200、および半導体装置を作製することができる。

20

**【 0 1 5 6 】**

絶縁体 283 は、水、水素などの不純物が、上方から絶縁体 280 に拡散するのを抑制するバリア絶縁膜として機能する。絶縁体 283 は、絶縁体 282 の上に配置される。絶縁体 283 としては、窒化シリコンまたは窒化酸化シリコンなどの、シリコンを含む窒化物を用いることが好ましい。例えば、絶縁体 283 としてスパッタリング法で成膜された窒化シリコンを用いればよい。絶縁体 283 をスパッタリング法で成膜することで、密度が高く、鬆などが形成されにくい窒化シリコン膜を形成することができる。また、絶縁体 283 として、スパッタリング法で成膜された窒化シリコンの上に、さらに、CVD 法で成膜された窒化シリコンを積層してもよい。

30

**【 0 1 5 7 】**

導電体 240a および導電体 240b は、タンゲステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、導電体 240a および導電体 240b は積層構造としてもよい。

40

**【 0 1 5 8 】**

また、導電体 240a および導電体 240b のそれぞれを積層構造とする場合、絶縁体 283、絶縁体 282、絶縁体 280、および絶縁体 275 と接する導電体には、水、水素などの不純物の透過を抑制する機能を有する導電性材料を用いることが好ましい。例えば、タンタル、窒化タンタル、チタン、窒化チタン、ルテニウム、酸化ルテニウムなどを用いることが好ましい。また、水、水素などの不純物の透過を抑制する機能を有する導電性材料は、単層または積層で用いてもよい。また、絶縁体 283 より上層に含まれる水、水素などの不純物が、導電体 240a および導電体 240b を通じて酸化物 230 に混入するのを抑制することができる。

**【 0 1 5 9 】**

50

絶縁体 241a および絶縁体 241b としては、例えば、窒化シリコン、酸化アルミニウム、窒化酸化シリコンなどの絶縁体を用いればよい。絶縁体 241a および絶縁体 241b は、絶縁体 283、絶縁体 282、および絶縁体 275 に接して設けられるので、絶縁体 280 などに含まれる水、水素などの不純物が、導電体 240a および導電体 240b を通じて酸化物 230 に混入するのを抑制することができる。特に、窒化シリコンは水素に対するブロッキング性が高いので好適である。また、絶縁体 280 に含まれる酸素が導電体 240a および導電体 240b に吸収されるのを防ぐことができる。

#### 【0160】

また、導電体 240a の上面、および導電体 240b の上面に接して、配線として機能する導電体 246a、および導電体 246b を配置してもよい。導電体 246a、および導電体 246b は、タンゲステン、銅、またはアルミニウムを主成分とする導電性材料を用いることが好ましい。また、当該導電体は、積層構造としてもよく、例えば、チタンまたは窒化チタンと上記導電性材料との積層としてもよい。なお、当該導電体は、絶縁体に設けられた開口に埋め込むように形成してもよい。

10

#### 【0161】

絶縁体 286 は、導電体 246a 上、導電体 246b 上、および絶縁体 283 上に設けられる。これにより、導電体 246a の上面、導電体 246a の側面、導電体 246b の上面、および導電体 246b の側面は、絶縁体 286 と接し、導電体 246a の下面、および導電体 246b の下面是、絶縁体 283 と接する。つまり、導電体 246a および導電体 246b は、絶縁体 283、および絶縁体 286 で包まれる構成とすることができる。この様な構成とすることで、外方からの酸素の透過を抑制し、導電体 246a および導電体 246b の酸化を防止することができる。また、導電体 246a および導電体 246b から、水、水素などの不純物が外部に拡散することを防ぐことができるので好ましい。

20

#### 【0162】

##### <半導体装置の構成材料>

以下では、半導体装置に用いることができる構成材料について説明する。

#### 【0163】

##### <<基板>>

トランジスタ 200 を形成する基板としては、例えば、絶縁体基板、半導体基板、または導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板（イットリア安定化ジルコニア基板など）、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムを材料とした半導体基板、または炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えば、SOI (Silicon On Insulator) 基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。または、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体または半導体が設けられた基板、半導体基板に導電体または絶縁体が設けられた基板、導電体基板に半導体または絶縁体が設けられた基板などがある。または、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。

30

#### 【0164】

##### <<絶縁体>>

絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。

40

#### 【0165】

例えば、トランジスタの微細化、および高集積化が進むと、ゲート絶縁体の薄膜化により、リーク電流などの問題が生じる場合がある。ゲート絶縁体として機能する絶縁体に、high-k 材料を用いることで物理膜厚を保ちながら、トランジスタ動作時の低電圧化

50

が可能となる。一方、層間膜として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。

#### 【0166】

また、比誘電率の高い絶縁体としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物、またはシリコンおよびハフニウムを有する窒化物などがある。

#### 【0167】

また、比誘電率が低い絶縁体としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコン、または樹脂などがある。

10

#### 【0168】

また、金属酸化物を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ラントン、ネオジム、ハフニウム、またはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ラントン、酸化ネオジム、酸化ハフニウム、酸化タンタルなどの金属酸化物、窒化アルミニウム、窒化酸化シリコン、窒化シリコンなどの金属窒化物を用いることができる。

20

#### 【0169】

また、ゲート絶縁体として機能する絶縁体は、加熱により脱離する酸素を含む領域を有する絶縁体であることが好ましい。例えば、加熱により脱離する酸素を含む領域を有する酸化シリコンまたは酸化窒化シリコンを酸化物 230 と接する構造とすることで、酸化物 230 が有する酸素欠損を補償することができる。

30

#### 【0170】

##### << 導電体 >>

導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウム、イリジウム、ストロンチウム、ラントンなどから選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いることが好ましい。例えば、窒化タンタル、窒化チタン、タングステン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ラントンとニッケルを含む酸化物などを用いることが好ましい。また、窒化タンタル、窒化チタン、チタンとアルミニウムを含む窒化物、タンタルとアルミニウムを含む窒化物、酸化ルテニウム、窒化ルテニウム、ストロンチウムとルテニウムを含む酸化物、ラントンとニッケルを含む酸化物は、酸化しにくい導電性材料、または、酸素を吸収しても導電性を維持する材料であるため、好ましい。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。

40

#### 【0171】

また、上記の材料で形成される導電層を複数積層して用いてもよい。例えば、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、窒素を含む導電性材料と、を組み合わせた積層

50

構造としてもよい。また、前述した金属元素を含む材料と、酸素を含む導電性材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。

#### 【0172】

なお、トランジスタのチャネル形成領域に酸化物を用いる場合において、ゲート電極として機能する導電体には、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造を用いることが好ましい。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から離脱した酸素がチャネル形成領域に供給されやすくなる。

#### 【0173】

特に、ゲート電極として機能する導電体として、チャネルが形成される金属酸化物に含まれる金属元素および酸素を含む導電性材料を用いることが好ましい。また、前述した金属元素および窒素を含む導電性材料を用いてもよい。例えば、窒化チタン、窒化タンタルなどの窒素を含む導電性材料を用いてもよい。また、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。このような材料を用いることで、チャネルが形成される金属酸化物に含まれる水素を捕獲することができる場合がある。または、外方の絶縁体などから混入する水素を捕獲することができる場合がある。

10

#### 【0174】

##### <<金属酸化物>>

酸化物230として、半導体として機能する金属酸化物（酸化物半導体）を用いることが好ましい。以下では、本発明に係る酸化物230に適用可能な金属酸化物について説明する。

20

#### 【0175】

金属酸化物は、少なくともインジウムまたは亜鉛を含むことが好ましい。特に、インジウムおよび亜鉛を含むことが好ましい。また、それらに加えて、アルミニウム、ガリウム、イットリウム、錫などが含まれていることが好ましい。また、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウム、コバルトなどから選ばれた一種、または複数種が含まれていてもよい。

30

#### 【0176】

ここでは、金属酸化物が、インジウム、元素Mおよび亜鉛を有するIn-M-Zn酸化物である場合を考える。なお、元素Mは、アルミニウム、ガリウム、イットリウム、または錫とする。そのほかの元素Mに適用可能な元素としては、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウム、コバルトなどがある。ただし、元素Mとして、前述の元素を複数組み合わせても構わない場合がある。

30

#### 【0177】

なお、本明細書等において、窒素を有する金属酸化物も金属酸化物（metal oxide）と総称する場合がある。また、窒素を有する金属酸化物を、金属酸窒化物（metal oxynitride）と呼称してもよい。

40

#### 【0178】

##### <結晶構造の分類>

まず、酸化物半導体における、結晶構造の分類について、図4Aを用いて説明を行う。図4Aは、酸化物半導体、代表的にはIGZO（Inと、Gaと、Znと、を含む金属酸化物）の結晶構造の分類を説明する図である。

#### 【0179】

図4Aに示すように、酸化物半導体は、大きく分けて「Amorphous（無定形）」と、「Crystalline（結晶性）」と、「Crystal（結晶）」と、に分

50

類される。また、「Amorphous」の中には、completely amorphousが含まれる。また、「Crystalline」の中には、CAAC(c-axis-aligned crystalline)、nc(nanocrystalline)、及びCAC(cloud-aligned composite)が含まれる(excluding single crystal and poly crystal)。なお、「Crystalline」の分類には、single crystal、poly crystal、及びcompletely amorphousは除かれる。また、「Crystal」の中には、single crystal、及びpoly crystalが含まれる。

## 【0180】

10

なお、図4Aに示す太枠内の構造は、「Amorphous(無定形)」と、「Crystal(結晶)」との間の中間状態であり、新しい境界領域(New crystalline phase)に属する構造である。すなわち、当該構造は、エネルギー的に不安定な「Amorphous(無定形)」や、「Crystal(結晶)」とは全く異なる構造言い換えることができる。

## 【0181】

なお、膜または基板の結晶構造は、X線回折(XRD:X-Ray Diffraction)スペクトルを用いて評価することができる。ここで、「Crystalline」に分類されるCAAC-IGZO膜のGIXD(Grazing-Incidence XRD)測定で得られるXRDスペクトルを図4Bに示す。なお、GIXD法は、薄膜法またはSeemann-Bohlin法ともいう。以降、図4Bに示すGIXD測定で得られるXRDスペクトルを、単にXRDスペクトルと記す。なお、図4Bに示すCAAC-IGZO膜の組成は、In:Ga:Zn=4:2:3[原子数比]近傍である。また、図4Bに示すCAAC-IGZO膜の厚さは、500nmである。

20

## 【0182】

図4Bでは、横軸は $2\theta$ [deg.]であり、縦軸は強度(Intensity)[a.u.]である。図4Bに示すように、CAAC-IGZO膜のXRDスペクトルでは、明確な結晶性を示すピークが検出される。具体的には、CAAC-IGZO膜のXRDスペクトルでは、 $2\theta = 31^\circ$ 近傍に、c軸配向を示すピークが検出される。なお、図4Bに示すように、 $2\theta = 31^\circ$ 近傍のピークは、ピーク強度が検出された角度を軸に左右非対称である。

30

## 【0183】

また、膜または基板の結晶構造は、極微電子線回折法(NBED: Nano Beam Electron Diffraction)によって観察される回折パターン(極微電子線回折パターンともいう。)にて評価することができる。CAAC-IGZO膜の回折パターンを、図4Cに示す。図4Cは、電子線を基板に対して平行に入射するNBEDによって観察される回折パターンである。なお、図4Cに示すCAAC-IGZO膜の組成は、In:Ga:Zn=4:2:3[原子数比]近傍である。また、極微電子線回折法では、プローブ径を1nmとして電子線回折が行われる。

30

## 【0184】

40

図4Cに示すように、CAAC-IGZO膜の回折パターンでは、c軸配向を示す複数のスポットが観察される。

## 【0185】

<<酸化物半導体の構造>>

なお、酸化物半導体は、結晶構造に着目した場合、図4Aとは異なる分類となる場合がある。例えば、酸化物半導体は、単結晶酸化物半導体と、それ以外の非単結晶酸化物半導体と、に分けられる。非単結晶酸化物半導体としては、例えば、上述のCAAC-O<sub>S</sub>、及びnc-O<sub>S</sub>がある。また、非単結晶酸化物半導体には、多結晶酸化物半導体、擬似非晶質酸化物半導体(a-like O<sub>S</sub>: amorphous-like oxides semiconductor)、非晶質酸化物半導体、などが含まれる。

50

**【 0 1 8 6 】**

ここで、上述の C A A C - O S 、 n c - O S 、 及び a - l i k e O S の詳細について、説明を行う。

**【 0 1 8 7 】****[ C A A C - O S ]**

C A A C - O S は、複数の結晶領域を有し、当該複数の結晶領域は c 軸が特定の方向に配向している酸化物半導体である。なお、特定の方向とは、 C A A C - O S 膜の厚さ方向、 C A A C - O S 膜の被形成面の法線方向、または C A A C - O S 膜の表面の法線方向である。また、結晶領域とは、原子配列に周期性を有する領域である。なお、原子配列を格子配列とみなすと、結晶領域とは、格子配列の揃った領域でもある。さらに、 C A A C - O S は、 a - b 面方向において複数の結晶領域が連結する領域を有し、当該領域は歪みを有する場合がある。なお、歪みとは、複数の結晶領域が連結する領域において、格子配列の揃った領域と、別の格子配列の揃った領域と、の間で格子配列の向きが変化している箇所を指す。つまり、 C A A C - O S は、 c 軸配向し、 a - b 面方向には明らかな配向をしていない酸化物半導体である。

10

**【 0 1 8 8 】**

なお、上記複数の結晶領域のそれぞれは、1つまたは複数の微小な結晶（最大径が 10 nm 未満である結晶）で構成される。結晶領域が1つの微小な結晶で構成されている場合、当該結晶領域の最大径は 10 nm 未満となる。また、結晶領域が多数の微小な結晶で構成されている場合、当該結晶領域の大きさは、数十 nm 程度となる場合がある。

20

**【 0 1 8 9 】**

また、 I n - M - Z n 酸化物（元素 M は、アルミニウム、ガリウム、イットリウム、スズ、チタンなどから選ばれた一種、または複数種）において、 C A A C - O S は、インジウム（ I n ）、及び酸素を有する層（以下、 I n 層）と、元素 M 、亜鉛（ Z n ）、及び酸素を有する層（以下、（ M , Z n ）層）とが積層した、層状の結晶構造（層状構造ともいう）を有する傾向がある。なお、インジウムと元素 M は、互いに置換可能である。よって、（ M , Z n ）層にはインジウムが含まれる場合がある。また、 I n 層には元素 M が含まれる場合がある。なお、 I n 層には Z n が含まれる場合もある。当該層状構造は、例えば、高分解能 TEM 像において、格子像として観察される。

30

**【 0 1 9 0 】**

C A A C - O S 膜に対し、例えば、 X R D 装置を用いて構造解析を行うと、 / 2 スキヤンを用いた Out - o f - p l a n e X R D 測定では、 c 軸配向を示すピークが  $\theta = 31^\circ$  またはその近傍に検出される。なお、 c 軸配向を示すピークの位置（  $\theta$  の値）は、 C A A C - O S を構成する金属元素の種類、組成などにより変動する場合がある。

**【 0 1 9 1 】**

また、例えば、 C A A C - O S 膜の電子線回折パターンにおいて、複数の輝点（スポット）が観測される。なお、あるスポットと別のスポットとは、試料を透過した入射電子線のスポット（ダイレクトスポットともいう。）を対称中心として、点対称の位置に観測される。

40

**【 0 1 9 2 】**

上記特定の方向から結晶領域を観察した場合、当該結晶領域内の格子配列は、六方格子を基本とするが、単位格子は正六角形とは限らず、非正六角形である場合がある。また、上記歪みにおいて、五角形、七角形などの格子配列を有する場合がある。なお、 C A A C - O S において、歪み近傍においても、明確な結晶粒界（グレインバウンダリー）を確認することはできない。即ち、格子配列の歪みによって、結晶粒界の形成が抑制されていることがわかる。これは、 C A A C - O S が、 a - b 面方向において酸素原子の配列が稠密でないことや、金属原子が置換することで原子間の結合距離が変化することなどによって、歪みを許容することができるためと考えられる。

**【 0 1 9 3 】**

なお、明確な結晶粒界が確認される結晶構造は、いわゆる多結晶（ p o l y c r y s t

50

a 1 )と呼ばれる。結晶粒界は、再結合中心となり、キャリアが捕獲されトランジスタのオン電流の低下、電界効果移動度の低下などを引き起こす可能性が高い。よって、明確な結晶粒界が確認されない C A A C - O S は、トランジスタの半導体層に好適な結晶構造を有する結晶性の酸化物の一つである。なお、C A A C - O S を構成するには、Z n を有する構成が好ましい。例えば、I n - Z n 酸化物、及び I n - G a - Z n 酸化物は、I n 酸化物よりも結晶粒界の発生を抑制できるため好適である。

#### 【 0 1 9 4 】

C A A C - O S は、結晶性が高く、明確な結晶粒界が確認されない酸化物半導体である。よって、C A A C - O S は、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。また、酸化物半導体の結晶性は不純物の混入や欠陥の生成などによって低下する場合があるため、C A A C - O S は不純物や欠陥（酸素欠損など）の少ない酸化物半導体ともいえる。従って、C A A C - O S を有する酸化物半導体は、物理的性質が安定する。そのため、C A A C - O S を有する酸化物半導体は熱に強く、信頼性が高い。また、C A A C - O S は、製造工程における高い温度（所謂サーマルバジェット）に対しても安定である。したがって、O S トランジスタにC A A C - O S を用いると、製造工程の自由度を広げることが可能となる。

10

#### 【 0 1 9 5 】

##### [ n c - O S ]

n c - O S は、微小な領域（例えば、1 nm 以上 10 nm 以下の領域、特に 1 nm 以上 3 nm 以下の領域）において原子配列に周期性を有する。別言すると、n c - O S は、微小な結晶を有する。なお、当該微小な結晶の大きさは、例えば、1 nm 以上 10 nm 以下、特に 1 nm 以上 3 nm 以下であることから、当該微小な結晶をナノ結晶ともいう。また、n c - O S は、異なるナノ結晶間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、n c - O S は、分析方法によっては、a - l i k e O S や非晶質酸化物半導体と区別が付かない場合がある。例えば、n c - O S 膜に対し、X R D 装置を用いて構造解析を行うと、/2 スキャンを用いた Out - of - plane X R D 測定では、結晶性を示すピークが検出されない。また、n c - O S 膜に対し、ナノ結晶よりも大きいプローブ径（例えば 50 nm 以上）の電子線を用いる電子線回折（制限視野電子線回折ともいう。）を行うと、ハローパターンのような回折パターンが観測される。一方、n c - O S 膜に対し、ナノ結晶の大きさと近いかナノ結晶より小さいプローブ径（例えば 1 nm 以上 30 nm 以下）の電子線を用いる電子線回折（ナノビーム電子線回折ともいう。）を行うと、ダイレクトスポットを中心とするリング状の領域内に複数のスポットが観測される電子線回折パターンが取得される場合がある。

20

#### 【 0 1 9 6 】

##### [ a - l i k e O S ]

a - l i k e O S は、n c - O S と非晶質酸化物半導体との間の構造を有する酸化物半導体である。a - l i k e O S は、鬆又は低密度領域を有する。即ち、a - l i k e O S は、n c - O S 及び C A A C - O S と比べて、結晶性が低い。また、a - l i k e O S は、n c - O S 及び C A A C - O S と比べて、膜中の水素濃度が高い。

30

#### 【 0 1 9 7 】

##### << 酸化物半導体の構成 >>

次に、上述の C A C - O S の詳細について、説明を行う。なお、C A C - O S は材料構成に関する。

40

#### 【 0 1 9 8 】

##### [ C A C - O S ]

C A C - O S とは、例えば、金属酸化物を構成する元素が、0.5 nm 以上 10 nm 以下、好ましくは、1 nm 以上 3 nm 以下、またはその近傍のサイズで偏在した材料の一構成である。なお、以下では、金属酸化物において、一つまたは複数の金属元素が偏在し、該金属元素を有する領域が、0.5 nm 以上 10 nm 以下、好ましくは、1 nm 以上 3 nm 以下、またはその近傍のサイズで混合した状態をモザイク状、またはパッチ状ともいう。

50

**【0199】**

さらに、C A C - O S とは、第1の領域と、第2の領域と、に材料が分離することでモザイク状となり、当該第1の領域が、膜中に分布した構成（以下、クラウド状ともいう。）である。つまり、C A C - O S は、当該第1の領域と、当該第2の領域とが、混合している構成を有する複合金属酸化物である。

**【0200】**

ここで、I n - G a - Z n 酸化物におけるC A C - O S を構成する金属元素に対するI n、G a、およびZ n の原子数比のそれぞれを、[ I n ]、[ G a ]、および[ Z n ]と表記する。例えば、I n - G a - Z n 酸化物におけるC A C - O S において、第1の領域は、[ I n ] が、C A C - O S 膜の組成における[ I n ] よりも大きい領域である。また、第2の領域は、[ G a ] が、C A C - O S 膜の組成における[ G a ] よりも大きい領域である。または、例えば、第1の領域は、[ I n ] が、第2の領域における[ I n ] よりも大きく、且つ、[ G a ] が、第2の領域における[ G a ] よりも小さい領域である。また、第2の領域は、[ G a ] が、第1の領域における[ G a ] よりも大きく、且つ、[ I n ] が、第1の領域における[ I n ] よりも小さい領域である。

10

**【0201】**

具体的には、上記第1の領域は、インジウム酸化物、インジウム亜鉛酸化物などが主成分である領域である。また、上記第2の領域は、ガリウム酸化物、ガリウム亜鉛酸化物などが主成分である領域である。つまり、上記第1の領域を、I n を主成分とする領域と言い換えることができる。また、上記第2の領域を、G a を主成分とする領域と言い換えることができる。

20

**【0202】**

なお、上記第1の領域と、上記第2の領域とは、明確な境界が観察できない場合がある。

**【0203】**

例えば、I n - G a - Z n 酸化物におけるC A C - O S では、エネルギー分散型X線分光法（E D X : Energy Dispersive X-ray spectrosco py）を用いて取得したE D X マッピングにより、I n を主成分とする領域（第1の領域）と、G a を主成分とする領域（第2の領域）とが、偏在し、混合している構造を有することが確認できる。

30

**【0204】**

C A C - O S をトランジスタに用いる場合、第1の領域に起因する導電性と、第2の領域に起因する絶縁性とが、相補的に作用することにより、スイッチングさせる機能（O n / O f f させる機能）をC A C - O S に付与することができる。つまり、C A C - O S とは、材料の一部では導電性の機能と、材料の一部では絶縁性の機能とを有し、材料の全体では半導体としての機能を有する。導電性の機能と絶縁性の機能とを分離させることで、双方の機能を最大限に高めることができる。よって、C A C - O S をトランジスタに用いることで、高いオン電流（I o n）、高い電界効果移動度（μ）、および良好なスイッチング動作を実現することができる。

**【0205】**

酸化物半導体は、多様な構造をとり、それぞれが異なる特性を有する。本発明の一態様の酸化物半導体は、非晶質酸化物半導体、多結晶酸化物半導体、a - l i k e O S、C A C - O S、n c - O S、C A A C - O S のうち、二種以上を有していてよい。

40

**【0206】****<酸化物半導体を有するトランジスタ>**

続いて、上記酸化物半導体をトランジスタに用いる場合について説明する。

**【0207】**

上記酸化物半導体をトランジスタに用いることで、高い電界効果移動度のトランジスタを実現することができる。また、信頼性の高いトランジスタを実現することができる。

**【0208】**

トランジスタのチャネル形成領域には、キャリア濃度の低い酸化物半導体を用いること

50

が好ましい。例えば、酸化物半導体のチャネル形成領域のキャリア濃度は $1 \times 10^{17} \text{ cm}^{-3}$ 以下、好ましくは $1 \times 10^{15} \text{ cm}^{-3}$ 以下、さらに好ましくは $1 \times 10^{13} \text{ cm}^{-3}$ 以下、より好ましくは $1 \times 10^{11} \text{ cm}^{-3}$ 以下、さらに好ましくは $1 \times 10^{10} \text{ cm}^{-3}$ 未満であり、 $1 \times 10^{-9} \text{ cm}^{-3}$ 以上である。なお、酸化物半導体膜のキャリア濃度を低くする場合においては、酸化物半導体膜中の不純物濃度を低くし、欠陥準位密度を低くすればよい。本明細書等において、不純物濃度が低く、欠陥準位密度の低いことを高純度真性又は実質的に高純度真性と言う。なお、キャリア濃度の低い酸化物半導体を、高純度真性又は実質的に高純度真性な酸化物半導体と呼ぶ場合がある。

#### 【0209】

また、高純度真性又は実質的に高純度真性である酸化物半導体膜は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。10

#### 【0210】

また、酸化物半導体のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い酸化物半導体にチャネル形成領域が形成されるトランジスタは、電気特性が不安定となる場合がある。

#### 【0211】

従って、トランジスタの電気特性を安定にするためには、酸化物半導体中の不純物濃度を低減することが有効である。また、酸化物半導体中の不純物濃度を低減するためには、近接する膜中の不純物濃度も低減することが好ましい。不純物としては、水素、窒素、アルカリ金属、アルカリ土類金属、鉄、ニッケル、シリコン等がある。20

#### 【0212】

##### <不純物>

ここで、酸化物半導体中における各不純物の影響について説明する。

#### 【0213】

酸化物半導体において、第14族元素の一つであるシリコンや炭素が含まれると、酸化物半導体において欠陥準位が形成される。このため、酸化物半導体のチャネル形成領域におけるシリコンや炭素の濃度と、酸化物半導体のチャネル形成領域との界面近傍のシリコンや炭素の濃度（二次イオン質量分析法（SIMS：Secondary Ion Mass Spectrometry）により得られる濃度）を、 $2 \times 10^{18} \text{ atoms/cm}^3$ 以下、好ましくは $2 \times 10^{17} \text{ atoms/cm}^3$ 以下とする。30

#### 【0214】

また、酸化物半導体にアルカリ金属又はアルカリ土類金属が含まれると、欠陥準位を形成し、キャリアを生成する場合がある。従って、アルカリ金属又はアルカリ土類金属が含まれている酸化物半導体を用いたトランジスタはノーマリーオン特性となりやすい。このため、SIMSにより得られる酸化物半導体のチャネル形成領域中のアルカリ金属又はアルカリ土類金属の濃度を、 $1 \times 10^{18} \text{ atoms/cm}^3$ 以下、好ましくは $2 \times 10^{16} \text{ atoms/cm}^3$ 以下にする。

#### 【0215】

また、酸化物半導体において、窒素が含まれると、キャリアである電子が生じ、キャリア濃度が増加し、n型化しやすい。この結果、窒素が含まれている酸化物半導体を半導体に用いたトランジスタはノーマリーオン特性となりやすい。または、酸化物半導体において、窒素が含まれると、トラップ準位が形成される場合がある。この結果、トランジスタの電気特性が不安定となる場合がある。このため、SIMSにより得られる酸化物半導体のチャネル形成領域中の窒素濃度を、 $5 \times 10^{19} \text{ atoms/cm}^3$ 未満、好ましくは $5 \times 10^{18} \text{ atoms/cm}^3$ 以下、より好ましくは $1 \times 10^{18} \text{ atoms/cm}^3$ 以下、さらに好ましくは $5 \times 10^{17} \text{ atoms/cm}^3$ 以下にする。40

#### 【0216】

また、酸化物半導体に含まれる水素は、金属原子と結合する酸素と反応して水になるため、酸素欠損を形成する場合がある。該酸素欠損に水素が入ることで、キャリアである電50

子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。従って、水素が含まれている酸化物半導体を用いたトランジスタはノーマリーオン特性となりやすい。このため、酸化物半導体のチャネル形成領域における中の水素はできる限り低減されていることが好ましい。具体的には、酸化物半導体のチャネル形成領域において、S I M Sにより得られる水素濃度を、 $1 \times 10^{20}$  atoms / cm<sup>3</sup>未満、好ましくは $5 \times 10^{19}$  atoms / cm<sup>3</sup>未満、より好ましくは $1 \times 10^{19}$  atoms / cm<sup>3</sup>未満、さらに好ましくは $5 \times 10^{18}$  atoms / cm<sup>3</sup>未満、さらに好ましくは $1 \times 10^{18}$  atoms / cm<sup>3</sup>未満にする。

#### 【0217】

不純物が十分に低減された酸化物半導体をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。

10

#### 【0218】

<< その他の半導体材料 >>

酸化物230に用いることができる半導体材料は、上述の金属酸化物に限られない。酸化物230として、バンドギャップを有する半導体材料（ゼロギャップ半導体ではない半導体材料）を用いてもよい。例えば、シリコンなどの単体元素の半導体、ヒ化ガリウムなどの化合物半導体、半導体として機能する層状物質（原子層物質、2次元材料などともいう。）などを半導体材料に用いることが好ましい。特に、半導体として機能する層状物質を半導体材料に用いると好適である。

#### 【0219】

ここで、本明細書等において、層状物質とは、層状の結晶構造を有する材料群の総称である。層状の結晶構造は、共有結合やイオン結合によって形成される層が、ファンデルワールス力のような、共有結合やイオン結合よりも弱い結合を介して積層している構造である。層状物質は、単位層内における電気伝導性が高く、つまり、2次元電気伝導性が高い。半導体として機能し、かつ、2次元電気伝導性の高い材料をチャネル形成領域に用いることで、オン電流の大きいトランジスタを提供することができる。

20

#### 【0220】

層状物質として、グラフェン、シリセン、カルコゲン化物などがある。カルコゲン化物は、カルコゲンを含む化合物である。また、カルコゲンは、第16族に属する元素の総称であり、酸素、硫黄、セレン、テルル、ポロニウム、リバモリウムが含まれる。また、カルコゲン化物として、遷移金属カルコゲナイト、13族カルコゲナイトなどが挙げられる。

30

#### 【0221】

酸化物230として、例えば、半導体として機能する遷移金属カルコゲナイトを用いることが好ましい。酸化物230として適用可能な遷移金属カルコゲナイトとして、具体的には、硫化モリブデン（代表的にはMoS<sub>2</sub>）、セレン化モリブデン（代表的にはMoSe<sub>2</sub>）、モリブデンテルル（代表的にはMoTe<sub>2</sub>）、硫化タンゲステン（代表的にはWS<sub>2</sub>）、セレン化タンゲステン（代表的にはWSe<sub>2</sub>）、タンゲステンテルル（代表的にはWT<sub>2</sub>）、硫化ハフニウム（代表的にはHfS<sub>2</sub>）、セレン化ハフニウム（代表的にはHfSe<sub>2</sub>）、硫化ジルコニウム（代表的にはZrS<sub>2</sub>）、セレン化ジルコニウム（代表的にはZrSe<sub>2</sub>）などが挙げられる。

40

#### 【0222】

<半導体装置の作製方法>

次に、図1A乃至図1Dに示す、本発明の一態様である半導体装置の作製方法を、図5A乃至図13Dを用いて説明する。

#### 【0223】

図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、および図13Aは上面図を示す。また、図5B、図6B、図7B、図8B、図9B、図10B、図11B、図12B、および図13Bはそれぞれ、図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、および図13AにA1-A2の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル長方向の断面図である。また

50

、図5C、図6C、図7C、図8C、図9C、図10C、図11C、図12C、および図13Cはそれぞれ、図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、および図13AにA3-A4の一点鎖線で示す部位に対応する断面図であり、トランジスタ200のチャネル幅方向の断面図である。また、図5D、図6D、図7D、図8D、図9D、図10D、図11D、図12D、および図13Dはそれぞれ、図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、および図13AにA5-A6の一点鎖線で示す部位に対応する断面図である。なお、図5A、図6A、図7A、図8A、図9A、図10A、図11A、図12A、および図13Aの上面図では、図の明瞭化のために一部の要素を省いている。

#### 【0224】

以下において、絶縁体を形成するための絶縁性材料、導電体を形成するための導電性材料、または半導体を形成するための半導体材料は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを適宜用いて成膜することができる。

#### 【0225】

なお、スパッタリング法にはスパッタリング用電源に高周波電源を用いるRFスパッタリング法、直流電源を用いるDCスパッタリング法、さらにパルス的に電極に印加する電圧を変化させるパルスDCスパッタリング法がある。RFスパッタリング法は主に絶縁膜を成膜する場合に用いられ、DCスパッタリング法は主に金属導電膜を成膜する場合に用いられる。また、パルスDCスパッタリング法は、主に、酸化物、窒化物、炭化物などの化合物をリアクティブスパッタリング法で成膜する際に用いられる。

#### 【0226】

なお、CVD法は、プラズマを利用するプラズマCVD(PECVD: Plasma Enhanced CVD)法、熱を利用する熱CVD(TCVD: Thermal CVD)法、光を利用する光CVD(Photo CVD)法などに分類できる。さらに用いる原料ガスによって金属CVD(MCVD: Metal CVD)法、有機金属CVD(MOCVD: Metal Organic CVD)法に分けることができる。

#### 【0227】

プラズマCVD法は、比較的低温で高品質の膜が得られる。また、熱CVD法は、プラズマを用いないため、被処理物へのプラズマダメージを小さくすることが可能な成膜方法である。例えば、半導体装置に含まれる配線、電極、素子(トランジスタ、容量素子など)などは、プラズマから電荷を受け取ることでチャージアップする場合がある。このとき、蓄積した電荷によって、半導体装置に含まれる配線、電極、素子などが破壊される場合がある。一方、プラズマを用いない熱CVD法の場合、こういったプラズマダメージが生じないため、半導体装置の歩留まりを高くすることができる。また、熱CVD法では、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。

#### 【0228】

また、ALD法としては、プリカーサ及びリアクタントの反応を熱エネルギーのみで行う熱ALD(Thermal ALD)法、プラズマ励起されたリアクタントを用いるPEALD(Plasma Enhanced ALD)法などを用いることができる。

#### 【0229】

また、ALD法は、原子の性質である自己制御性を利用し、一層ずつ原子を堆積することができるので、極薄の成膜が可能、アスペクト比の高い構造への成膜が可能、ピンホールなどの欠陥の少ない成膜が可能、被覆性に優れた成膜が可能、低温での成膜が可能、などの効果がある。PEALD(Plasma Enhanced ALD)法では、プラズマを利用してすることで、より低温での成膜が可能となり好ましい場合がある。なお、ALD法で用いるプリカーサには炭素などの不純物を含むものがある。このため、ALD法により設けられた膜は、他の成膜法により設けられた膜と比較して、炭素などの不純物を多く含む場合がある。なお、不純物の定量は、X線光電子分光法(XPS:X-ray Photoelectron Spectroscopy)を用いて行うことができる。

#### 【0230】

10

20

30

40

50

CVD法およびALD法は、ターゲットなどから放出される粒子が堆積する成膜方法とは異なり、被処理物の表面における反応により膜が形成される成膜方法である。したがって、被処理物の形状の影響を受けにくく、良好な段差被覆性を有する成膜方法である。特に、ALD法は、優れた段差被覆性と、優れた厚さの均一性を有するため、アスペクト比の高い開口部の表面を被覆する場合などに好適である。ただし、ALD法は、比較的成膜速度が遅いため、成膜速度の速いCVD法などの他の成膜方法と組み合わせて用いることが好ましい場合もある。

#### 【0231】

CVD法およびALD法は、原料ガスの流量比によって、得られる膜の組成を制御することができる。例えば、CVD法およびALD法では、原料ガスの流量比によって、任意の組成の膜を成膜することができる。また、例えば、CVD法およびALD法では、成膜しながら原料ガスの流量比を変化させることによって、組成が連続的に変化した膜を成膜することができる。原料ガスの流量比を変化させながら成膜する場合、複数の成膜室を用いて成膜する場合と比べて、搬送や圧力調整に掛かる時間を要しない分、成膜に掛かる時間を短くすることができる。したがって、半導体装置の生産性を高めることができる場合がある。

10

#### 【0232】

まず、基板（図示しない。）を準備し、当該基板上に絶縁体212を成膜する（図5B乃至図5D参照。）。絶縁体212の成膜は、スパッタリング法を用いて行うことが好ましい。成膜ガスに水素を用いなくてもよいスパッタリング法を用いることで、絶縁体212中の水素濃度を低減することができる。ただし、絶縁体212の成膜は、スパッタリング法に限られるものではなく、CVD法、MBE法、PLD法、ALD法などを適宜用いてよい。

20

#### 【0233】

本実施の形態では、絶縁体212として、窒素ガスを含む雰囲気でシリコンターゲットを用いて、パルスDCスパッタリング法で窒化シリコンを成膜する。パルスDCスパッタリング法を用いることで、ターゲット表面のアーリングによるパーティクルの発生を抑制することができるので、膜厚分布をより均一にすることができる。また、パルス電圧を用いることで、高周波電圧より、放電の立ち上がり、立ち下がりを急峻にすることができる。これにより、電極に、電力をより効率的に供給しスパッタート、および膜質を向上することができる。

30

#### 【0234】

窒化シリコンのように水、水素などの不純物が透過しにくい絶縁体を用いることにより、絶縁体212より下層に含まれる水、水素などの不純物の拡散を抑制することができる。また、絶縁体212として、窒化シリコンなどの銅が透過しにくい絶縁体を用いることにより、絶縁体212より下層（図示しない。）の導電体に銅など拡散しやすい金属を用いても、当該金属が絶縁体212を介して上方に拡散するのを抑制することができる。

#### 【0235】

次に、絶縁体212上に絶縁体214を成膜する（図5B乃至図5D参照。）。絶縁体214の成膜は、スパッタリング法を用いて行うことが好ましい。成膜ガスに水素を用いなくてもよいスパッタリング法を用いることで、絶縁体214中の水素濃度を低減することができる。ただし、絶縁体214の成膜は、スパッタリング法に限られるものではなく、CVD法、MBE法、PLD法、ALD法などを適宜用いてよい。

40

#### 【0236】

本実施の形態では、絶縁体214として、酸素ガスを含む雰囲気でアルミニウムターゲットを用いて、パルスDCスパッタリング法で酸化アルミニウムを成膜する。パルスDCスパッタリング法を用いることで、膜厚分布をより均一にし、スパッタート、および膜質を向上することができる。

#### 【0237】

絶縁体214として、水素を捕獲および水素を固着する機能が高い、アモルファス構造

50

を有する金属酸化物、例えば酸化アルミニウムを用いること好ましい。これにより、絶縁体216などに含まれる水素を捕獲または固着し、当該水素が酸化物230に拡散するのを防ぐことができる。特に、絶縁体214として、アモルファス構造を有する酸化アルミニウム、またはアモルファス構造の酸化アルミニウムを用いることで、より効果的に水素を捕獲または固着できる場合があるため好ましい。これにより、良好な特性を有し、信頼性の高いトランジスタ200、および半導体装置を作製することができる。

#### 【0238】

次に、絶縁体214上に絶縁体216を成膜する。絶縁体216の成膜は、スパッタリング法を用いて行うことが好ましい。成膜ガスに水素を用いなくてもよいスパッタリング法を用いることで、絶縁体216中の水素濃度を低減することができる。ただし、絶縁体216の成膜は、スパッタリング法に限られるものではなく、CVD法、MBE法、PLD法、ALD法などを適宜用いてもよい。

10

#### 【0239】

本実施の形態では、絶縁体216として、酸素ガスを含む雰囲気でシリコンターゲットを用いて、パルスDCスパッタリング法で酸化シリコンを成膜する。パルスDCスパッタリング法を用いることで、膜厚分布をより均一にし、スパッタレート、および膜質を向上することができる。

#### 【0240】

絶縁体212、絶縁体214、および絶縁体216は、大気に暴露することなく連続して成膜することが好ましい。例えば、マルチチャンバー方式の成膜装置を用いればよい。これにより、絶縁体212、絶縁体214、および絶縁体216を、膜中の水素を低減して成膜し、さらに、各成膜工程の合間に膜中に水素が混入するのを低減することができる。

20

#### 【0241】

次に、絶縁体216に絶縁体214に達する開口を形成する。開口とは、例えば、溝やスリットなども含まれる。また、開口が形成された領域を指して開口部とする場合がある。開口の形成はウェットエッチングを用いてもよいが、ドライエッチングを用いるほうが微細加工には好ましい。また、絶縁体214は、絶縁体216をエッチングして溝を形成する際のエッティングストップ膜として機能する絶縁体を選択することが好ましい。例えば、溝を形成する絶縁体216に酸化シリコンまたは酸化窒化シリコンを用いた場合は、絶縁体214は窒化シリコン、酸化アルミニウム、または酸化ハフニウムを用いるとよい。

30

#### 【0242】

ドライエッチング装置としては、平行平板型電極を有する容量結合型プラズマ(CCP: Capacitively Coupled Plasma)エッティング装置を用いることができる。平行平板型電極を有する容量結合型プラズマエッティング装置は、平行平板型電極の一方の電極に高周波電圧を印加する構成でもよい。または平行平板型電極の一方の電極に複数の異なった高周波電圧を印加する構成でもよい。または平行平板型電極それぞれに同じ周波数の高周波電圧を印加する構成でもよい。または平行平板型電極それぞれに周波数の異なる高周波電圧を印加する構成でもよい。または高密度プラズマ源を有するドライエッティング装置を用いることができる。高密度プラズマ源を有するドライエッティング装置は、例えば、誘導結合型プラズマ(ICP: Inductively Coupled Plasma)エッティング装置などを用いることができる。

40

#### 【0243】

開口の形成後に、導電体205aとなる導電膜を成膜する。当該導電膜は、酸素の透過を抑制する機能を有する導電体を含むことが望ましい。例えば、窒化タンタル、窒化タンゲステン、窒化チタンなどを用いることができる。または、酸素の透過を抑制する機能を有する導電体と、タンタル、タンゲステン、チタン、モリブデン、アルミニウム、銅、またはモリブデンタンゲステン合金との積層膜とすることができる。当該導電膜の成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。

#### 【0244】

50

本実施の形態では、導電体 205a となる導電膜として窒化チタン膜を成膜する。このような金属窒化物を導電体 205b の下層に用いることにより、絶縁体 216 などによって、導電体 205b が酸化されるのを抑制することができる。また、導電体 205b として銅などの拡散しやすい金属を用いても、当該金属が導電体 205a から外に拡散するのを防ぐことができる。

#### 【0245】

次に、導電体 205b となる導電膜を成膜する。当該導電膜としては、タンタル、タンクスチル、チタン、モリブデン、アルミニウム、銅、モリブデンタンクスチル合金などを用いることができる。当該導電膜の成膜は、メッキ法、スパッタリング法、CVD 法、MBE 法、PLD 法、ALD 法などを用いて行うことができる。本実施の形態では、当該導電膜として、タンクスチル膜を成膜する。10

#### 【0246】

次に、CMP 处理を行うことで、導電体 205a となる導電膜および導電体 205b となる導電膜の一部を除去し、絶縁体 216 を露出する。その結果、開口部のみに、導電体 205a および導電体 205b が残存する。なお、当該 CMP 处理により、絶縁体 216 の一部が除去される場合がある。

#### 【0247】

次に、エッチングを行って、導電体 205b の上部を除去する。これにより、導電体 205b の上面は、導電体 205a の上面および絶縁体 216 の上面より低くなる。導電体 205b のエッチングには、ドライエッチングまたはウェットエッチングを用いればよいが、ドライエッチングを用いるほうが微細加工には好ましい。20

#### 【0248】

次に、絶縁体 216、導電体 205a、および導電体 205b の上に、導電体 205c となる導電膜を成膜する。当該導電膜は、導電体 205a と同様に、酸素の透過を抑制する機能を有する導電体を含むことが望ましい。

#### 【0249】

本実施の形態では、導電体 205c となる導電膜として窒化チタン膜を成膜する。このような金属窒化物を導電体 205b の上層に用いることにより、絶縁体 222 などによって、導電体 205b が酸化されるのを抑制することができる。また、導電体 205b として銅などの拡散しやすい金属を用いても、当該金属が導電体 205c から外に拡散するのを防ぐことができる。30

#### 【0250】

次に、CMP 处理を行うことで、導電体 205c となる導電膜の一部を除去し、絶縁体 216 を露出する。その結果、開口部のみに、導電体 205a、導電体 205b、および導電体 205c が残存する。これにより、上面が平坦な、導電体 205 を形成することができる（図 5A 乃至図 5D 参照。）。さらに、導電体 205b が、導電体 205a および導電体 205c に包みこまれる構成になる。よって、導電体 205b から水素などの不純物が導電体 205a および導電体 205c の外に拡散するのを防ぎ、かつ導電体 205a および導電体 205c の外から酸素が混入し、導電体 205b が酸化するのを防ぐことができる。なお、当該 CMP 处理により、絶縁体 216 の一部が除去される場合がある。40

#### 【0251】

次に、絶縁体 216、および導電体 205 上に絶縁体 222 を成膜する。絶縁体 222 として、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を成膜するとよい。アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体は、酸素、水素、および水に対するバリア性を有する。絶縁体 222 が、水素および水に対するバリア性を有することで、トランジスタ 200 の周辺に設けられた構造体に含まれる水素、および水が、絶縁体 222 を通じてトランジスタ 200 の内側へ拡散することが抑制され、酸化物 230 中の酸素欠損の生成を抑制することができる。

#### 【0252】

絶縁体 222 の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法、ALD 法

10

20

30

40

50

などを用いて行うことができる。本実施の形態では、絶縁体 222 として、ALD 法を用いて、酸化ハフニウムを成膜する。

#### 【0253】

続いて、加熱処理を行うと好ましい。加熱処理は、250 以上 650 以下、好ましくは 300 以上 500 以下、さらに好ましくは 320 以上 450 以下で行えばよい。なお、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを 10 ppm 以上、1 % 以上、もしくは 10 % 以上含む雰囲気で行う。例えば、窒素ガスと酸素ガスの混合雰囲気で加熱処理をする場合、酸素ガスを 20 % 程度にすればよい。また、加熱処理は減圧状態で行ってもよい。または、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを 10 ppm 以上、1 % 以上、または 10 % 以上含む雰囲気で加熱処理を行ってもよい。10

#### 【0254】

また、上記加熱処理で用いるガスは、高純度化されていることが好ましい。例えば、上記加熱処理で用いるガスに含まれる水分量が 1 ppb 以下、好ましくは 0.1 ppb 以下、より好ましくは 0.05 ppb 以下にすればよい。高純度化されたガスを用いて加熱処理を行うことで、絶縁体 222 などに水分等が取り込まれることを可能な限り防ぐことができる。

#### 【0255】

本実施の形態では、加熱処理として、絶縁体 222 の成膜後に、窒素ガスと酸素ガスの流量比を 4 s1m : 1 s1m として、400 の温度で 1 時間の処理を行う。当該加熱処理によって、絶縁体 222 に含まれる水、水素などの不純物を除去することなどができる。また、絶縁体 222 として、ハフニウムを含む酸化物を用いる場合、当該加熱処理によって、絶縁体 222 の一部が結晶化する場合がある。また、加熱処理は、絶縁体 224 の成膜後などのタイミングで行うこともできる。20

#### 【0256】

次に、絶縁体 222 上に絶縁体 224 を成膜する。絶縁体 224 の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法、ALD 法などを用いて行うことができる。本実施の形態では、絶縁体 224 として、PECVD 法を用いて、酸化シリコンを成膜する。

#### 【0257】

ここで、絶縁体 224 に過剰酸素領域を形成するために、減圧状態で酸素を含むプラズマ処理を行ってもよい。酸素を含むプラズマ処理は、例えばマイクロ波を用いた高密度プラズマを発生させる電源を有する装置を用いることが好ましい。または、基板側に RF (Radio Frequency) を印加する電源を有してもよい。高密度プラズマを用いることにより、高密度の酸素ラジカルを生成することができ、基板側に RF を印加することで、高密度プラズマによって生成された酸素ラジカルを効率よく絶縁体 224 内に導くことができる。または、この装置を用いて不活性ガスを含むプラズマ処理を行った後に、脱離した酸素を補うために酸素を含むプラズマ処理を行ってもよい。なお、当該プラズマ処理の条件を適宜選択することにより、絶縁体 224 に含まれる水、水素などの不純物を除去することができる。その場合、加熱処理は行わなくてもよい。30

#### 【0258】

ここで、絶縁体 224 に CMP 処理を行ってもよい。当該 CMP 処理を行うことで、絶縁体 224 表面の平坦化および平滑化を行うことができる。絶縁体 224 表面の平坦化および平滑化を行うことで、後に成膜する酸化物の被覆率の悪化を防止し、半導体装置の歩留りの低下を防ぐことができる場合がある。なお、CMP 処理によって、絶縁体 224 の膜厚が薄くなるが、絶縁体 224 の成膜時に膜厚を調整すればよい。40

#### 【0259】

また、絶縁体 224 上に、例えば、スパッタリング法によって、酸化アルミニウムを成膜した後、絶縁体 224 に達するまで、CMP 処理を行ってもよい。当該酸化アルミニウムを絶縁体 224 上に配置して CMP 処理を行うことで、CMP 処理の終点検出が容易となる。また、CMP 処理によって、絶縁体 224 の一部が研磨されて、絶縁体 224 の膜

10

20

30

40

50

厚が薄くなることがあるが、絶縁体 224 の成膜時に膜厚を調整すればよい。また、絶縁体 224 上に、スパッタリング法によって、酸化アルミニウムを成膜することにより、絶縁体 224 に酸素を添加することができるので好ましい。

#### 【0260】

次に、絶縁体 224 上に、酸化膜 230A、酸化膜 230B を順に成膜する（図 5A 乃至図 5D 参照。）。なお、酸化膜 230A および酸化膜 230B は、大気環境にさらさず連続して成膜することが好ましい。例えば、マルチチャンバー方式の成膜装置を用いればよい。大気開放せずに成膜することで、酸化膜 230A 上、および酸化膜 230B 上に大気環境からの不純物または水分が付着することを防ぐことができ、酸化膜 230A と酸化膜 230B との界面近傍を清浄に保つことができる。

10

#### 【0261】

酸化膜 230A、および酸化膜 230B の成膜はスパッタリング法、CVD 法、MBE 法、PLD 法、ALD 法などを用いて行うことができる。

#### 【0262】

例えば、酸化膜 230A、および酸化膜 230B をスパッタリング法によって成膜する場合は、スパッタリングガスとして酸素、または、酸素と希ガスの混合ガスを用いる。スパッタリングガスに含まれる酸素の割合を高めることで、成膜される酸化膜中の過剰酸素を増やすことができる。また、上記の酸化膜をスパッタリング法によって成膜する場合は、上記の In - M - Zn 酸化物ターゲットなどを用いることができる。

#### 【0263】

特に、酸化膜 230A の成膜時に、スパッタリングガスに含まれる酸素の一部が絶縁体 224 に供給される場合がある。したがって、当該スパッタリングガスに含まれる酸素の割合は 70% 以上、好ましくは 80% 以上、より好ましくは 100% とすればよい。

20

#### 【0264】

また、酸化膜 230B をスパッタリング法で形成する場合、スパッタリングガスに含まれる酸素の割合を、30% を超えて 100% 以下、好ましくは 70% 以上 100% 以下として成膜すると、酸素過剰型の酸化物半導体が形成される。酸素過剰型の酸化物半導体をチャネル形成領域に用いたトランジスタは、比較的高い信頼性が得られる。ただし、本発明の一態様はこれに限定されない。酸化膜 230B をスパッタリング法で形成する場合、スパッタリングガスに含まれる酸素の割合を 1% 以上 30% 以下、好ましくは 5% 以上 20% 以下として成膜すると、酸素欠乏型の酸化物半導体が形成される。酸素欠乏型の酸化物半導体をチャネル形成領域に用いたトランジスタは、比較的高い電界効果移動度が得られる。また、基板を加熱しながら成膜を行うことによって、当該酸化膜の結晶性を向上させることができる。

30

#### 【0265】

本実施の形態では、酸化膜 230A として、スパッタリング法によって、In : Ga : Zn = 1 : 3 : 4 [原子数比] の酸化物ターゲットを用いて成膜する。また、酸化膜 230B として、スパッタリング法によって、In : Ga : Zn = 4 : 2 : 4 . 1 [原子数比] の酸化物ターゲットを用いて成膜する。なお、各酸化膜は、成膜条件、および原子数比を適宜選択することで、酸化物 230a、および酸化物 230b に求める特性に合わせて形成するとよい。

40

#### 【0266】

次に、加熱処理を行うことが好ましい。加熱処理は、酸化膜 230A、および酸化膜 230B が多結晶化しない温度範囲で行えばよく、250 以上 650 以下、好ましくは 400 以上 600 以下で行えばよい。なお、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを 10 ppm 以上、1% 以上、もしくは 10% 以上含む雰囲気で行う。例えば、窒素ガスと酸素ガスの混合雰囲気で加熱処理をする場合、酸素ガスを 20% 程度にすればよい。また、加熱処理は減圧状態で行ってもよい。または、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを 10 ppm 以上、1% 以上、または 10% 以上含む雰囲気で加熱処理を

50

行ってもよい。

**【0267】**

また、上記加熱処理で用いるガスは、高純度化されていることが好ましい。例えば、上記加熱処理で用いるガスに含まれる水分量が 1 p p b 以下、好ましくは 0 . 1 p p b 以下、より好ましくは 0 . 0 5 p p b 以下にすればよい。高純度化されたガスを用いて加熱処理を行うことで、酸化膜 230 A、および酸化膜 230 B などに水分等が取り込まれることを可能な限り防ぐことができる。

**【0268】**

本実施の形態では、加熱処理として、窒素雰囲気にて 400 の温度で 1 時間の処理を行った後に、連続して酸素雰囲気にて 400 の温度で 1 時間の処理を行う。当該加熱処理によって、酸化膜 230 A 中、および酸化膜 230 B 中の水、水素などの不純物を除去することなどができる。

10

**【0269】**

次に、酸化膜 230 B 上に導電膜 242 A を成膜する（図 5 A 乃至図 5 D 参照。）。導電膜 242 A の成膜はスパッタリング法、CVD 法、MBE 法、PLD 法、ALD 法などを用いて行うことができる。例えば、導電膜 242 A として、スパッタリング法を用いて窒化タンタル膜を成膜すればよい。なお、導電膜 242 A の成膜前に、加熱処理を行ってもよい。当該加熱処理は、減圧下で行い、大気に暴露することなく、連続して導電膜 242 A を成膜してもよい。このような処理を行うことによって、酸化膜 230 B の表面などに吸着している水分および水素を除去し、さらに酸化膜 230 A 中、および酸化膜 230 B 中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100 以上 400 以下が好ましい。本実施の形態では、加熱処理の温度を 200 とする。

20

**【0270】**

次に、導電膜 242 A 上に絶縁膜 245 A を成膜する（図 5 A 乃至図 5 D 参照。）。絶縁膜 245 A の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法または ALD 法などを用いて行うことができる。絶縁膜 245 A は、酸素の透過を抑制する機能を有する絶縁膜を用いることが好ましい。例えば、絶縁膜 245 A として、酸化アルミニウム膜、または窒化シリコン膜を成膜すればよい。

30

**【0271】**

次に、絶縁膜 245 A 上に、導電膜 290 A を成膜する（図 5 A 乃至図 5 D 参照。）。導電膜 290 A の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法または ALD 法などを用いて行うことができる。例えば、導電膜 290 A として、タンゲステン膜を成膜すればよい。

**【0272】**

次に、導電膜 290 A、および絶縁膜 245 A を島状に加工して、導電層 290 B、および絶縁層 245 B を形成する（図 6 (A) 乃至図 6 (D) 参照。）。導電層 290 B、および絶縁層 245 B は、ハードマスクとして機能する。

**【0273】**

次に、リソグラフィー法を用いて、酸化膜 230 A、酸化膜 230 B、および導電膜 242 A を島状に加工して、酸化物 230 a、酸化物 230 b、および導電層 242 B を形成する（図 6 A 乃至図 6 D 参照。）。当該加工はドライエッチング法やウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。また、酸化膜 230 A、酸化膜 230 B、および導電膜 242 A の加工は、それぞれ異なる条件で行ってもよい。なお、当該工程において、絶縁体 224 の酸化物 230 a と重ならない領域の膜厚が薄くなることがある。また、当該工程において、絶縁体 224 を、酸化物 230 a と重畠して、島状に加工する構成にしてもよい。

40

**【0274】**

なお、リソグラフィー法では、まず、マスクを介してレジストを露光する。次に、露光された領域を、現像液を用いて除去または残存させてレジストマスクを形成する。次に、当該レジストマスクを介してエッチング処理することで導電体、半導体、または絶縁体な

50

どを所望の形状に加工することができる。例えば、KrFエキシマレーザ光、ArFエキシマレーザ光、EUV (Extreme Ultraviolet) 光などを用いて、レジストを露光することでレジストマスクを形成すればよい。また、基板と投影レンズとの間に液体（例えば水）を満たして露光する、液浸技術を用いてもよい。また、前述した光に代えて、電子ビームやイオンビームを用いてもよい。なお、電子ビームやイオンビームを用いる場合には、マスクは不要となる。なお、レジストマスクは、アッティングなどのドライエッティング処理を行う、ウェットエッティング処理を行う、ドライエッティング処理後にウェットエッティング処理を行う、またはウェットエッティング処理後にドライエッティング処理を行うことで、除去することができる。

#### 【0275】

さらに、レジストマスクの下に絶縁体や導電体からなるハードマスクを用いてもよい。ハードマスクを用いる場合、導電膜242A上にハードマスク材料となる絶縁膜や導電膜を形成し、その上にレジストマスクを形成し、ハードマスク材料をエッティングすることで所望の形状のハードマスクを形成することができる。導電膜242Aなどのエッティングは、レジストマスクを除去してから行っても良いし、レジストマスクを残したまま行っても良い。後者の場合、エッティング中にレジストマスクが消失することがある。導電膜242Aなどのエッティング後にハードマスクをエッティングにより除去しても良い。一方、ハードマスクの材料が後工程に影響が無い、あるいは後工程で利用できる場合、必ずしもハードマスクを除去する必要は無い。本実施の形態では、絶縁層245B、および導電層290Bをハードマスクとして用いている。一方、絶縁層245Bがハードマスクとして十分機能する場合、導電層290Bは、必ずしも設ける必要は無い。その場合、導電膜290Aの形成は不要となる。また、導電層290Bを設けず、絶縁層245Bをハードマスクとする場合、絶縁層245Bの膜厚を適宜調整し、導電膜242Aなどのエッティング中に絶縁層245Bの消失を抑制することが好ましい。

#### 【0276】

ここで、絶縁層245B、および導電層290Bが導電層242Bのマスクとして機能するので、図6B乃至図6Dに示すように、導電層242Bは側面と上面の間に湾曲面を有しない。これにより、図1Bおよび図1Dに示す導電体242aおよび導電体242bは、側面と上面が交わる端部が角状になる。導電体242aの側面と上面が交わる端部、および導電体242bの側面と上面が交わる端部が角状になることで、当該端部が曲面を有する場合に比べて、導電体242aおよび導電体242bの断面積が大きくなる。これにより、導電体242aおよび導電体242bの抵抗が低減されるので、トランジスタ200のオン電流を大きくすることができる。

#### 【0277】

また、酸化物230a、酸化物230b、および導電層242Bは、少なくとも一部が導電体205と重なるように形成する。また、酸化物230a、酸化物230b、および導電層242Bの側面は、絶縁体222の上面に対し、概略垂直であることが好ましい。酸化物230a、酸化物230b、および導電層242Bの側面が、絶縁体222の上面に対し、概略垂直であることで、複数のトランジスタ200を設ける際に、小面積化、高密度化が可能となる。または、酸化物230a、酸化物230b、および導電層242Bの側面と、絶縁体222の上面とのなす角が低い角度になる構成にしてもよい。その場合、酸化物230a、酸化物230b、および導電層242Bの側面と、絶縁体222の上面とのなす角は60度以上70度未満が好ましい。この様な形状とすることで、これより後の工程において、絶縁体275などの被覆性が向上し、鬆などの欠陥を低減することができる。

#### 【0278】

また、上記エッティング工程で発生した副生成物が、絶縁体224の上面、ならびに酸化物230a、酸化物230b、および導電層242Bの側面に、層状に形成される場合がある。当該層状の副生成物が絶縁体224上に形成された状態で、絶縁体275を成膜しても、当該層状の副生成物によって、絶縁体224への酸素の添加が妨害されるおそれがある。

10

20

30

40

50

ある。よって、絶縁体 224 の上面に接して形成された当該層状の副生成物は、除去することが好ましい。

#### 【0279】

なお、上記エッティング工程で、絶縁層 245B、または導電層 290B が残存する場合、残存した絶縁層 245B、または導電層 290B を除去する。なお、絶縁層 245B は、残存させてもよい。

#### 【0280】

次に、絶縁体 224、および導電層 242B 上に、絶縁体 275a、絶縁体 275b を順に成膜する。（図 7B 乃至図 7D 参照。）。絶縁体 275a、および絶縁体 275b の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法または ALD 法などを用いて行うことができる。なお、絶縁体 275a、および絶縁体 275b の成膜は、同じ方法を用いてもよいし、異なる方法を用いてもよい。例えば、絶縁体 275 として、酸素を含む雰囲気でスパッタリング法を用いて絶縁体 275a を成膜し、次に ALD 法を用いて絶縁体 275b を成膜してもよい。ALD 法は、被覆性の良好な成膜法なので、1 層目の凹凸による段切れが生じるのを防ぐことができる。

10

#### 【0281】

また、絶縁体 275a、および絶縁体 275b には上記材料を用いることができ、絶縁体 275a、および絶縁体 275b は同じ材料としてもよいし、異なる材料としてもよい。例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコンまたは窒化シリコンと、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体と、の積層構造としてもよい。また、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、例えば、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を用いることができる。

20

#### 【0282】

本実施の形態では、絶縁体 275a として、スパッタリング法によって、酸化アルミニウムを成膜し、絶縁体 275b として、ALD 法によって、酸化アルミニウムを成膜する。スパッタリング法で絶縁体 275a を成膜することで、絶縁体 224 に酸素を添加することができる。

#### 【0283】

次に、絶縁体 275 上に、絶縁体 280 となる絶縁膜を成膜する。当該絶縁膜の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法、ALD 法などを用いて行うことができる。例えば、当該絶縁膜として、スパッタリング法を用いて酸化シリコン膜を成膜すればよい。当該絶縁膜を、酸素を含む雰囲気で、スパッタリング法で成膜することで、過剰酸素を含む絶縁体 280 を形成することができる。また、成膜ガスに水素を用いなくてもよいスパッタリング法を用いることで、絶縁体 280 中の水素濃度を低減することができる。なお、当該絶縁膜の成膜前に、加熱処理を行ってもよい。加熱処理は、減圧下で行い、大気に暴露することなく、連続して当該絶縁膜を成膜してもよい。このような処理を行うことによって、絶縁体 275 の表面などに吸着している水分および水素を除去し、さらに酸化物 230a 中、酸化物 230b 中、および絶縁体 224 中の水分濃度および水素濃度を低減させることができる。当該加熱処理には、上述した加熱処理条件を用いることができる。

30

#### 【0284】

次に、絶縁体 280 となる絶縁膜に CMP 処理を行い、上面が平坦な絶縁体 280 を形成する（図 7B 乃至図 7D 参照。）。なお、絶縁体 280 上に、例えば、スパッタリング法によって窒化シリコンを成膜し、該窒化シリコンを絶縁体 280 に達するまで、CMP 処理を行ってもよい。

40

#### 【0285】

次に、絶縁体 280 の一部、絶縁体 275 の一部、および導電層 242B の一部を加工して、酸化物 230b に達する開口を形成する。当該開口は、導電体 205 と重なるように形成することが好ましい。当該開口の形成によって、導電体 242a、および導電体 2

50

42bを形成する(図8A乃至図8D参照。)。

#### 【0286】

また、絶縁体280の一部、絶縁体275の一部、および導電層242Bの一部の加工は、ドライエッチング法、またはウェットエッチング法を用いることができる。ドライエッチング法による加工は微細加工に適している。また、当該加工は、それぞれ異なる条件で行ってもよい。例えば、絶縁体280の一部をドライエッチング法で加工し、絶縁体275の一部をウェットエッチング法で加工し、導電層242Bの一部をドライエッチング法で加工してもよい。

#### 【0287】

上記開口を形成する際、導電体242aの側端部が酸化されることで、酸化物272aが形成され、導電体242bの側端部が酸化されることで、酸化物272bが形成される場合がある(図8A乃至図8D参照。)。酸化物272a、および酸化物272bのチャネル長方向の幅は、上記開口を形成する際の加工条件によって、変化する。

10

#### 【0288】

導電体242aおよび導電体242bの形成に用いるドライエッチング装置は、エッチング中に基板に蓄積した静電気を除電する機能を有する。即ち、導電体242aおよび導電体242bを形成するエッチング処理が完了した後に、導電体242aおよび導電体242bの形成よりも低い電力によるプラズマ処理を行うことで、基板に蓄積した静電気を除去するものである。このプラズマ処理を除電プラズマ処理と呼ぶ。例えば、除電プラズマ処理に窒素を用いた場合の、酸化物272a、および酸化物272bのチャネル長方向の幅は、除電プラズマ処理に酸素を用いる場合と比較して狭くなる傾向がある。

20

#### 【0289】

上記開口を形成する際に、酸化物230bの上部が除去される場合がある。酸化物230bの一部が除去されることで、酸化物230bに溝部が形成される場合がある。

#### 【0290】

ドライエッチング法とウェットエッチング法とでは異方性が異なる。上記加工をそれぞれ異なる条件で行うことで、図3に示すように、上記開口部において、絶縁体280、導電体242aまたは導電体242b、および酸化物230bの側面と、絶縁体224の底面とのなす角の角度、および、絶縁体275の側面と、絶縁体224の底面とのなす角の角度が異なる場合がある。

30

#### 【0291】

ここで、酸化物230a、酸化物230bなどの表面に付着または内部に拡散した不純物を除去することが好ましい。また、上記ドライエッチングで酸化物230b表面に形成される、損傷領域を除去することが好ましい。当該不純物としては、絶縁体280、絶縁体275、および導電層242Bに含まれる成分、上記開口を形成する際に用いられる装置に使われている部材に含まれる成分、エッチングに使用するガスまたは液体に含まれる成分などに起因したものが挙げられる。当該不純物としては、例えば、アルミニウム、シリコン、タンタル、フッ素、塩素などがある。

#### 【0292】

特に、アルミニウム、またはシリコンなどの不純物は、酸化物230bのCAC-O S化を阻害する。よって、アルミニウム、またはシリコンなどの、CAC-O S化を阻害する不純物元素が、低減または除去されていることが好ましい。例えば、酸化物230b、およびその近傍における、アルミニウム原子の濃度が、5.0原子%以下とすればよく、2.0原子%以下が好ましく、1.5原子%以下がより好ましく、1.0原子%以下がさらに好ましく、0.3原子%未満がさらに好ましい。

40

#### 【0293】

なお、アルミニウム、またはシリコンなどの不純物によりCAC-O S化が阻害され、a-like OSとなった金属酸化物の領域を、非CAC領域と呼ぶ場合がある。非CAC領域では、結晶構造の緻密さが低下しているため、VOHが多量に形成され、トランジスタがノーマリーオン化しやすくなる。よって、酸化物230bの非CAC領

50

域は、低減または除去されていることが好ましい。

#### 【0294】

これに対して、酸化物230bに層状のCACC構造を有していることが好ましい。特に、酸化物230bのドレイン下端部までCACC構造を有することが好ましい。ここで、トランジスタ200において、導電体242aまたは導電体242b、およびその近傍がドレインとして機能する。つまり、導電体242a(導電体242b)の下端部近傍の、酸化物230bが、CACC構造を有することが好ましい。このように、ドレイン耐圧に顕著に影響するドレイン端部においても、酸化物230bの損傷領域が除去され、CACC構造を有することで、トランジスタ200の電気特性の変動をさらに抑制することができる。また、トランジスタ200の信頼性を向上させることができる。

10

#### 【0295】

上記の不純物などを除去するために、洗浄処理を行う。洗浄方法としては、洗浄液などを用いたウェット洗浄、プラズマを用いたプラズマ処理、熱処理による洗浄などがあり、上記洗浄を適宜組み合わせて行ってもよい。なお、当該洗浄処理によって、上記溝部が深くなる場合がある。

#### 【0296】

ウェット洗浄としては、アンモニア水、シュウ酸、リン酸、フッ化水素酸などを炭酸水または純水で希釀した水溶液、純水、炭酸水などを用いて洗浄処理を行ってもよい。または、これらの水溶液、純水、または炭酸水を用いた超音波洗浄を行ってもよい。または、これらの洗浄を適宜組み合わせて行ってもよい。

20

#### 【0297】

なお、本明細書等では、市販のフッ化水素酸を純水で希釀した水溶液を希釀フッ化水素酸と呼び、市販のアンモニア水を純水で希釀した水溶液を希釀アンモニア水と呼ぶ場合がある。また、当該水溶液の濃度、温度などは、除去したい不純物、洗浄される半導体装置の構成などによって、適宜調整すればよい。希釀アンモニア水のアンモニア濃度は0.01%以上5%以下、好ましくは0.1%以上0.5%以下とすればよい。また、希釀フッ化水素酸のフッ化水素濃度は0.01ppm以上100ppm以下、好ましくは0.1ppm以上10ppm以下とすればよい。

#### 【0298】

なお、超音波洗浄には、200kHz以上、好ましくは900kHz以上の周波数を用いることが好ましい。当該周波数を用いることで、酸化物230bなどへのダメージを低減することができる。

30

#### 【0299】

また、上記洗浄処理を複数回行ってもよく、洗浄処理毎に洗浄液を変更してもよい。例えば、第1の洗浄処理として希釀フッ化水素酸、または希釀アンモニア水を用いた処理を行い、第2の洗浄処理として純水、または炭酸水を用いた処理を行ってもよい。

#### 【0300】

上記洗浄処理として、本実施の形態では、希釀フッ化水素酸を用いてウェット洗浄を行う。当該洗浄処理を行うことで、酸化物230a、酸化物230bなどの表面に付着または内部に拡散した不純物を除去することができる。さらに、酸化物230bの結晶性を高めることができる。

40

#### 【0301】

これまでドライエッチングなどの加工、または上記洗浄処理によって、上記開口と重なり、かつ酸化物230bと重ならない領域の、絶縁体224の膜厚が、酸化物230bと重なる領域の、絶縁体224の膜厚より薄くなる場合がある。

#### 【0302】

上記エッチング後、または上記洗浄後に加熱処理を行ってもよい。加熱処理は、100以上450以下、好ましくは350以上400以下で行えばよい。なお、加熱処理は、窒素ガスもしくは不活性ガスの雰囲気、または酸化性ガスを10ppm以上、1%以上、もしくは10%以上含む雰囲気で行う。例えば、加熱処理は酸素雰囲気で行うこと

50

が好ましい。これにより、酸化物 230a および酸化物 230b に酸素を供給して、酸素欠損の低減を図ることができる。また、このような熱処理を行うことで、酸化物 230b の結晶性を向上させることができる。また、加熱処理は減圧状態で行ってもよい。または、酸素雰囲気で加熱処理した後に、大気に露出せずに連続して窒素雰囲気で加熱処理を行ってもよい。

#### 【0303】

次に絶縁膜 250A を成膜する（図 9 A 乃至図 9 D 参照）。絶縁膜 250A の成膜前に加熱処理を行ってもよく、当該加熱処理は、減圧下で行い、大気に暴露することなく、連続して絶縁膜 250A を成膜してもよい。また、当該加熱処理は、酸素を含む雰囲気で行ってもよい。このような処理を行うことによって、酸化物 230b の表面などに吸着している水分および水素を除去し、さらに酸化物 230a 中、および酸化物 230b 中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100 以上 400 以下が好ましい。

10

#### 【0304】

絶縁膜 250A は、スパッタリング法、CVD 法、MBE 法、PLD 法、ALD 法などを用いて成膜することができる。また、絶縁膜 250A は、水素原子が低減または除去されたガスを用いた成膜方法で成膜することができる。これにより、絶縁膜 250A の水素濃度を低減することができる。絶縁膜 250A は、後の工程で酸化物 230b と接する絶縁体 250 となるので、このように水素濃度が低減されていることが好適である。

20

#### 【0305】

なお、絶縁膜 250A を成膜することで、酸化物 272a、および酸化物 272b のチャネル長方向の幅が広くなる場合がある。なお、絶縁膜 250A の成膜前に、酸化物 272a、および酸化物 272b が形成されていない場合、絶縁膜 250A の成膜時に、導電体 242a の側端部が酸化されることで酸化物 272a が形成され、導電体 242b の側端部が酸化されることで酸化物 272b が形成される場合がある。

#### 【0306】

次に、酸素を含む雰囲気でマイクロ波処理を行う（図 9 A 乃至図 9 D 参照）。ここで、図 9 B 乃至図 9 D に点線で示す矢印は、マイクロ波、RF などの高周波、酸素プラズマ、または酸素ラジカルなどを示す。マイクロ波処理は、例えばマイクロ波を用いた高密度プラズマを発生させる電源を有する、マイクロ波処理装置を用いることが好ましい。また、マイクロ波処理装置は基板側に RF を印加する電源を有してもよい。高密度プラズマを用いることより、高密度の酸素ラジカルを生成することができる。また、基板側に RF を印加することで、高密度プラズマによって生成された酸素イオンを、効率よく酸化物 230b 中に導くことができる。また、上記マイクロ波処理は、減圧下で行うことが好ましく、圧力を 60 Pa 以上、好ましくは 133 Pa 以上、より好ましくは 200 Pa 以上、さらに好ましくは 400 Pa 以上とすればよい。また、酸素流量比 ( $O_2 / (O_2 + Ar)$ ) が 50% 以下、好ましくは 10% 以上 30% 以下で行うとよい。また、処理温度は、750 以下、好ましくは 500 以下、例えば 400 程度で行えばよい。また、酸素プラズマ処理を行った後に、外気に曝すことなく、連続して熱処理を行ってもよい。

30

#### 【0307】

図 9 B 乃至図 9 D に示すように、酸素を含む雰囲気でマイクロ波処理を行うことで、マイクロ波、または RF 等の高周波を用いて酸素ガスをプラズマ化し、当該酸素プラズマを酸化物 230b の導電体 242a と導電体 242b の間の領域に作用させることができる。このとき、マイクロ波、または RF 等の高周波を領域 236、領域 237a、および領域 237b に照射することもできる。つまり、図 2 に示す領域 236、領域 237a、および領域 237b に、マイクロ波、または RF 等の高周波、酸素プラズマなどを作用させることができる。プラズマ、マイクロ波などの作用により、領域 236、領域 237a、および領域 237b の  $V_{OH}$  を分断し、水素を領域 236、領域 237a、および領域 237b から除去することができる。つまり、領域 236、領域 237a、および領域 237b において、「 $V_{OH} \rightarrow H + V_O$ 」という反応が起きて、領域 236、領域 237a、

40

50

および領域 237b の水素濃度を低減することができる。よって、領域 236 中、領域 237a 中、および領域 237b 中の酸素欠損、およびV<sub>O</sub>H を低減し、キャリア濃度を低下させることができる。また、領域 236、領域 237a、および領域 237b で形成された酸素欠損に、上記酸素プラズマで発生した酸素ラジカル、または絶縁体 250 に含まれる酸素を供給することで、さらに、領域 236 中、領域 237a 中、および領域 237b 中の酸素欠損を低減し、キャリア濃度を低下させることができる。

#### 【0308】

一方、図 2 に示す領域 238a および領域 238b 上には、導電体 242a および導電体 242b が設けられている。図 9B 乃至図 9D に示すように、導電体 242a および導電体 242b は、マイクロ波、またはRF 等の高周波、酸素プラズマなどの作用を遮蔽するので、これらの作用は領域 238a および領域 238b には及ばない。これにより、マイクロ波処理によって、領域 238a および領域 238b で、V<sub>O</sub>H の低減、および過剰な量の酸素供給が発生しないので、キャリア濃度の低下を防ぐことができる。

10

#### 【0309】

なお、酸素を含む雰囲気でマイクロ波処理を行う際、マイクロ波、またはRF 等の高周波、酸素プラズマなどの作用は、酸化物 272a、酸化物 272b、絶縁体 275、および絶縁体 280 によって低減することができる。よって、領域 237a および領域 237b への当該作用は、領域 236 よりも弱く、領域 238a および領域 238b よりも強い。したがって、マイクロ波処理による、領域 237a および領域 237b のキャリア濃度は、領域 238a および領域 238b よりも低下し、領域 236 ほど低下しない。

20

#### 【0310】

このようにして、酸化物半導体の領域 236 で選択的に酸素欠損、およびV<sub>O</sub>H を除去して、領域 236 を i 型または実質的に i 型とすることができます。さらに、ソース領域またはドレイン領域として機能する領域 238a および領域 238b に過剰な酸素が供給されるのを抑制し、n 型化を維持することができます。さらに、領域 237a および領域 237b のキャリア濃度は、領域 238a および領域 238b のキャリア濃度と同等、またはそれよりも低く、領域 236 のキャリア濃度と同等、またはそれよりも高くすることができます。これにより、トランジスタ 200 の電気特性の変動が抑制され、基板面内でトランジスタ 200 の電気特性がばらつくのを抑制することができます。

30

#### 【0311】

また、マイクロ波処理後に減圧状態を保ったままで、加熱処理を行ってもよい。このような処理を行うことで、絶縁膜 250A 中、酸化物 230b 中、および酸化物 230a 中の水素を効率よく除去することができる。また、水素の一部は、導電体 242a、および導電体 242b にゲッタリングされる場合がある。または、マイクロ波処理後に減圧状態を保ったままで、加熱処理を行うステップを複数回繰り返してもよい。加熱処理を繰り返し行うことで、絶縁膜 250A 中、酸化物 230b 中、および酸化物 230a 中の水素をさらに効率よく除去することができる。なお、加熱処理温度は、300 以上 500 以下とすることが好ましい。

#### 【0312】

また、マイクロ波処理を行って絶縁膜 250A の膜質を改質することで、水素、水、不純物等の拡散を抑制することができる。従って、導電体 260 となる導電膜の成膜などの後工程、または熱処理などの後処理により、絶縁体 250 を介して、水素、水、不純物等が、酸化物 230b、酸化物 230a などへ拡散することを抑制することができる。

40

#### 【0313】

なお、上記マイクロ波処理を行うことで、酸化物 272a、および酸化物 272b のチャネル長方向の幅が広くなる場合がある。なお、上記マイクロ波処理を行う前までに、酸化物 272a、および酸化物 272b が形成されていない場合、上記マイクロ波処理を行う際、導電体 242a の側端部が酸化されることで酸化物 272a が形成され、導電体 242b の側端部が酸化されることで酸化物 272b が形成される場合がある。

#### 【0314】

50

図9A乃至図9Dに示す工程においては、絶縁膜250Aの成膜後にマイクロ波処理を行ったが、本発明はこれに限られるものではない。例えば、絶縁膜250Aの成膜前にマイクロ波処理を行ってもよいし、絶縁膜250Aの成膜前と成膜後の両方でマイクロ波処理を行ってもよい。

### 【0315】

次に絶縁膜250Bを成膜する(図10B乃至図10D参照)。絶縁膜250Bの成膜前に加熱処理を行ってもよく、当該加熱処理は、減圧下で行い、大気に暴露することなく、連続して絶縁膜250Bを成膜してもよい。また、当該加熱処理は、酸素を含む雰囲気で行ってもよい。このような処理を行うことによって、絶縁膜250Aの表面などに吸着している水分および水素を除去し、さらに酸化物230a中、酸化物230b中、および絶縁膜250A中の水分濃度および水素濃度を低減させることができる。加熱処理の温度は、100以上400以下が好ましい。

10

### 【0316】

絶縁膜250Bは、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて成膜することができる。また、絶縁膜250Bは、酸素の拡散を抑制する機能を有する絶縁体を用いて形成することが好ましい。このような構成にすることで、絶縁体250aに含まれる酸素が、導電体260へ拡散するのを抑制することができる。つまり、酸化物230へ供給する酸素量の減少を抑制することができる。また、絶縁体250aに含まれる酸素による導電体260の酸化を抑制することができる。例えば、絶縁膜250Bは、絶縁体222と同様の材料を用いて設けることができる。

20

### 【0317】

絶縁膜250Bとして、具体的には、ハフニウム、アルミニウム、ガリウム、イットリウム、ジルコニウム、タンクステン、チタン、タンタル、ニッケル、ゲルマニウム、マグネシウムなどから選ばれた一種、もしくは二種以上が含まれた金属酸化物、または酸化物230として用いることができる金属酸化物を用いることができる。特に、アルミニウムおよびハフニウムの一方または双方の酸化物を含む絶縁体を用いることが好ましい。

### 【0318】

本実施の形態では、絶縁膜250Bとして、熱ALD法によって、酸化ハフニウム膜を成膜する。なお、マイクロ波処理を行って、絶縁膜250Aの酸化シリコンをPEALD法で成膜し、絶縁膜250Bの酸化ハフニウムを熱ALD法で成膜してもよい。ここで、上記マイクロ波処理、PEALD法での酸化シリコンの成膜、および熱ALD法での酸化ハフニウムの成膜は、大気に暴露することなく、連続処理することが好ましい。例えば、マルチチャンバー方式の処理装置を用いればよい。また、上記マイクロ波処理を、PEALD装置の、プラズマ励起されたリアクタント(酸化剤)の処理で代替してもよい。ここで、リアクタント(酸化剤)としては、酸素ガスを用いればよい。

30

### 【0319】

次に、上記の加熱処理と同様の条件で加熱処理を行ってもよい。本実施の形態では、窒素ガスと酸素ガスの流量比を4s1m:1s1mとして、400の温度で1時間の処理を行う。該加熱処理によって、絶縁体250中、および絶縁体280中の水分濃度および水素濃度を低減させることができる。

40

### 【0320】

なお、ここまでとの工程で、導電体242aの側面に酸化物272aが形成され、導電体242bの側面に酸化物272bが形成される。

### 【0321】

次に、導電膜260A、導電膜260Bを順に成膜する(図10A乃至図10D参照)。導電膜260Aおよび導電膜260Bの成膜は、スパッタリング法、CVD法、MBE法、PLD法、ALD法などを用いて行うことができる。本実施の形態では、CVD法を用いて、導電膜260Aおよび導電膜260Bを成膜する。

### 【0322】

次に、CMP処理によって、絶縁膜250A、絶縁膜250B、導電膜260A、およ

50

び導電膜 260B を絶縁体 280 が露出するまで研磨することによって、絶縁体 250（絶縁体 250a、および絶縁体 250b）、および導電体 260（導電体 260a、および導電体 260b）を形成する（図 11A 乃至図 11D 参照。）。これにより、絶縁体 250 は、酸化物 230b に達する開口および酸化物 230b の溝部の内壁（側壁、および底面）を覆うように配置される。また、導電体 260 は、絶縁体 250 を介して、上記開口および上記溝部を埋め込むように配置される。

#### 【0323】

次に、上記の加熱処理と同様の条件で加熱処理を行ってもよい。本実施の形態では、窒素雰囲気にて 400 の温度で 1 時間の処理を行う。該加熱処理によって、絶縁体 250 中および絶縁体 280 中の水分濃度および水素濃度を低減させることができる。なお、上記加熱処理後、大気に曝すことなく連続して、絶縁体 282 の成膜を行ってもよい。

10

#### 【0324】

次に、絶縁体 250 上、導電体 260 上、および絶縁体 280 上に、絶縁体 282 を形成する（図 12A 乃至図 12D 参照。）。絶縁体 282 の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法、ALD 法などを用いて行うことができる。絶縁体 282 の成膜は、スパッタリング法を用いて行うことが好ましい。成膜ガスに水素を用いなくてもよいスパッタリング法を用いることで、絶縁体 282 中の水素濃度を低減することができる。また、スパッタリング法を用いて、酸素を含む雰囲気で絶縁体 282 の成膜を行うことで、成膜しながら、絶縁体 280 に酸素を添加することができる。これにより、絶縁体 280 に過剰酸素を含ませることができる。このとき、基板加熱を行いながら、絶縁体 282 を成膜することが好ましい。

20

#### 【0325】

本実施の形態では、絶縁体 282 として、酸素ガスを含む雰囲気でアルミニウムターゲットを用いて、パルス DC スパッタリング法で酸化アルミニウムを成膜する。パルス DC スパッタリング法を用いることで、膜厚分布をより均一にし、スパッタレート、および膜質を向上することができる。

#### 【0326】

次に、絶縁体 282 上に、絶縁体 283 を形成する（図 12A 乃至図 12D 参照。）。絶縁体 283 の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法、または ALD 法などを用いて行うことができる。絶縁体 283 の成膜は、スパッタリング法を用いて行うことが好ましい。成膜ガスに水素を用いなくてもよいスパッタリング法を用いることで、絶縁体 283 中の水素濃度を低減することができる。また、絶縁体 283 は、多層としてもよい。例えば、スパッタリング法を用いて、窒化シリコンを成膜し、当該窒化シリコン上に、CVD 法を用いて窒化シリコンを成膜してもよい。バリア性の高い絶縁体 283 および絶縁体 212 でトランジスタ 200 を包み込むことで、外部から水分、および水素が侵入するのを防止することができる。

30

#### 【0327】

次に、加熱処理を行ってもよい。本実施の形態では、窒素雰囲気にて 400 の温度で 1 時間の処理を行う。当該加熱処理によって、絶縁体 282 の成膜によって添加された酸素を絶縁体 280、および絶縁体 250 へ拡散させ、酸化物 230 のチャネル形成領域へ選択的に供給することができる。なお、当該加熱処理は、絶縁体 283 の形成後に限らず、絶縁体 282 の成膜後などに行ってもよい。

40

#### 【0328】

次に、絶縁体 275、絶縁体 280、絶縁体 282、および絶縁体 283 に、導電体 242a に達する開口、および導電体 242b に達する開口を形成する（図 13A 乃至図 13D 参照。）。当該開口の形成は、リソグラフィー法を用いて行えばよい。なお、図 13A で当該開口の形状は、上面視において円形状をしているが、これに限られるものではない。例えば、当該開口が、上面視において、橢円などの略円形状、四角形などの多角形状、四角形等の多角形の角部を丸めた形状になっていてもよい。

#### 【0329】

50

次に、絶縁体 241a および絶縁体 241b となる絶縁膜を成膜し、当該絶縁膜を異方性エッチングして絶縁体 241a および絶縁体 241b を形成する。（図 13A 乃至図 13D 参照。）。当該絶縁膜の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法、または ALD 法などを用いて行うことができる。当該絶縁膜として、酸素の透過を抑制する機能を有する絶縁膜を用いることが好ましい。例えば、ALD 法を用いて、酸化アルミニウム膜を成膜することが好ましい。または、PEALD 法を用いて、窒化シリコン膜を成膜することが好ましい。窒化シリコンは水素に対するプロッキング性が高いので好ましい。

### 【0330】

また、絶縁体 241a および絶縁体 241b となる絶縁膜の異方性エッチングとしては、例えばドライエッチング法などを用いればよい。開口の側壁部に絶縁体 241a および絶縁体 241b を設けることで、外方からの酸素の透過を抑制し、次に形成する導電体 240a および導電体 240b の酸化を防止することができる。また、導電体 240a および導電体 240b から、水、水素などの不純物が外部に拡散することを防ぐことができる。

10

### 【0331】

次に、導電体 240a および導電体 240b となる導電膜を成膜する。当該導電膜は、水、水素など不純物の透過を抑制する機能を有する導電体を含む積層構造とすることが望ましい。たとえば、窒化タンタル、窒化チタンなどと、タンゲステン、モリブデン、銅など、と、の積層とすることができます。当該導電膜の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法または ALD 法などを用いて行うことができる。

20

### 【0332】

次に、CMP 处理を行うことで、導電体 240a および導電体 240b となる導電膜の一部を除去し、絶縁体 283 の上面を露出する。その結果、開口のみに、当該導電膜が残存することで上面が平坦な導電体 240a および導電体 240b を形成することができる（図 13A 乃至図 13D 参照。参照）。なお、当該 CMP 处理により、絶縁体 283 の上面の一部が除去される場合がある。

30

### 【0333】

次に、導電体 246a および導電体 246b となる導電膜を成膜する。当該導電膜の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法または ALD 法などを用いて行うことができる。

30

### 【0334】

次に、導電体 246a および導電体 246b となる導電膜をリソグラフィー法によって加工し、導電体 240a の上面と接する導電体 246a、および導電体 240b の上面と接する導電体 246b を形成する。この時、導電体 246a および導電体 246b と、絶縁体 283 とが重ならない領域の絶縁体 283 の一部が除去されることがある。

40

### 【0335】

次に、導電体 246a 上、導電体 246b 上、および絶縁体 283 上に、絶縁体 286 を成膜する。絶縁体 286 の成膜は、スパッタリング法、CVD 法、MBE 法、PLD 法または ALD 法などを用いて行うことができる。また、絶縁体 286 は、多層としてもよい。例えば、スパッタリング法を用いて、窒化シリコンを成膜し、当該窒化シリコン上に、CVD 法を用いて窒化シリコンを成膜してもよい。

### 【0336】

以上により、図 1A 乃至図 1D に示すトランジスタ 200 を有する半導体装置を作製することができる。図 5A 乃至図 13D に示すように、本実施の形態に示す半導体装置の作製方法を用いることで、トランジスタ 200 を作製することができる。

### 【0337】

#### <半導体装置の変形例>

以下では、図 14A 乃至図 16D を用いて、本発明の一態様である半導体装置の一例について説明する。

### 【0338】

50

図14A、図15A、および図16Aは半導体装置の上面図を示す。また、図14B、図15B、および図16Bはそれぞれ、図14A、図15A、および図16AにA1-A2の一点鎖線で示す部位に対応する断面図である。また、図14C、図15C、および図16Cはそれぞれ、図14A、図15A、および図16AにA3-A4の一点鎖線で示す部位に対応する断面図である。また、図14D、図15D、図16Dはそれぞれ、図14A、図15A、および図16AにA5-A6の一点鎖線で示す部位に対応する断面図である。図14A、図15A、および図16Aの上面図では、図の明瞭化のために一部の要素を省いている。

### 【0339】

なお、図14A乃至図16Dに示す半導体装置において、<半導体装置の構成例>に示した半導体装置を構成する構造と同機能を有する構造には、同符号を付記する。なお、本項目においても、半導体装置の構成材料については<半導体装置の構成例>などで詳細に説明した材料を用いることができる。

10

### 【0340】

#### <<半導体装置の変形例1>>

図14A乃至図14Dに示す半導体装置は、図1A乃至図1Dに示した半導体装置の変形例である。図14A乃至図14Dに示す半導体装置は、図1A乃至図1Dに示した半導体装置とは、絶縁体283の形状が異なる。また、絶縁体284および絶縁体274を有することが異なる。

20

### 【0341】

図14A乃至図14Dに示す半導体装置では、絶縁体214、絶縁体216、絶縁体222、絶縁体224、絶縁体275、絶縁体280、および絶縁体282がパターニングされている。また、絶縁体284は、絶縁体214、絶縁体216、絶縁体222、絶縁体224、絶縁体275、絶縁体280、および絶縁体282を覆う構造になっている。つまり、絶縁体284は、絶縁体282の上面と、絶縁体214、絶縁体216、絶縁体222、絶縁体224、絶縁体275、絶縁体280、および絶縁体282の側面と、絶縁体212の上面と、に接する。さらに、絶縁体284を覆って絶縁体283が配置されている。これにより、酸化物230、絶縁体214、絶縁体216、絶縁体222、絶縁体224、絶縁体275、絶縁体280、および絶縁体282は、絶縁体283および絶縁体284と、絶縁体212とによって、外部から隔離される。別言すると、トランジスタ200は、絶縁体283および絶縁体284と、絶縁体212とで封止された領域内に配置される。

30

### 【0342】

例えば、絶縁体214、絶縁体275、絶縁体282、および絶縁体284を、水素を捕獲および水素を固着する機能を有する材料を用いて形成すればよい。なお、絶縁体284は、絶縁体282と同様の絶縁体を用いることができる。また、絶縁体212、および絶縁体283を水素および酸素の拡散を抑制する機能を有する材料を用いて形成すればよい。絶縁体214、絶縁体275、絶縁体282、および絶縁体284としては、アモルファス構造を有する金属酸化物、例えば酸化アルミニウムを用いることができる。また、代表的には、絶縁体212、および絶縁体283としては、窒化シリコンを用いることができる。特に、絶縁体284として、アモルファス構造を有する酸化アルミニウム、またはアモルファス構造の酸化アルミニウムを用いることで、より効果的に水素を捕獲または固着できる場合があるため好ましい。これにより、良好な特性を有し、信頼性の高いトランジスタ200、および半導体装置を作製することができる。

40

### 【0343】

上記構成にすることで、上記封止された領域外に含まれる水素が、上記封止された領域内に混入することを抑制することができる。

### 【0344】

また、図14A乃至図14Dに示すトランジスタ200では、絶縁体212、および絶縁体283を、単層として設ける構成について示しているが、本発明はこれに限られるも

50

のではない。例えば、絶縁体 212、および絶縁体 283 のそれを 2 層以上の積層構造として設ける構成にしてもよい。

#### 【0345】

絶縁体 274 は、絶縁体 283 を覆って設けられており、層間膜として機能する。絶縁体 274 は、絶縁体 214 よりも誘電率が低いことが好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。絶縁体 274 は、例えば、絶縁体 280 と同様の材料を用いて設けることができる。

#### 【0346】

<< 半導体装置の変形例 2 >>

図 15A 乃至図 15D に示す半導体装置は、図 1A 乃至図 1D に示した半導体装置の変形例である。図 15A 乃至図 15D に示す半導体装置は、図 1A 乃至図 1D に示した半導体装置とは、酸化物 230c、絶縁体 271a、絶縁体 271b、酸化物 243a、および酸化物 243b を有することが異なる。

10

#### 【0347】

酸化物 243a、および酸化物 243b は、酸化物 230b 上に設けられる。酸化物 243a と酸化物 243b は、導電体 260 を挟んで離隔して設けられる。

#### 【0348】

酸化物 243a、および酸化物 243b は、酸素の透過を抑制する機能を有することが好ましい。ソース電極やドレイン電極として機能する導電体 242a（導電体 242b）と酸化物 230b との間に酸素の透過を抑制する機能を有する酸化物 243a（酸化物 243b）を配置することで、導電体 242a（導電体 242b）と、酸化物 230b との間の電気抵抗が低減されるので好ましい。このような構成とすることで、トランジスタ 200 の電気特性およびトランジスタ 200 の信頼性を向上させることができる。なお、導電体 242a または導電体 242b と酸化物 230b の間の電気抵抗を十分低減できる場合、酸化物 243a および酸化物 243b を設けない構成にしてもよい。

20

#### 【0349】

酸化物 243a および酸化物 243b として、元素 M を有する金属酸化物を用いてよい。特に、元素 M は、アルミニウム、ガリウム、イットリウム、または錫を用いるとよい。酸化物 243a および酸化物 243b は、酸化物 230b よりも元素 M の濃度が高いことが好ましい。また、酸化物 243a および酸化物 243b として、酸化ガリウムを用いてよい。また、酸化物 243a および酸化物 243b として、In - M - Zn 酸化物等の金属酸化物を用いてよい。具体的には、酸化物 243a および酸化物 243b に用いる金属酸化物において、In に対する元素 M の原子数比が、酸化物 230b に用いる金属酸化物における、In に対する元素 M の原子数比より大きいことが好ましい。また、酸化物 243a および酸化物 243b の膜厚は、0.5 nm 以上 5 nm 以下が好ましく、より好ましくは 1 nm 以上 3 nm 以下、さらに好ましくは 1 nm 以上 2 nm 以下である。また、酸化物 243a および酸化物 243b は、結晶性を有すると好ましい。酸化物 243a および酸化物 243b が結晶性を有する場合、酸化物 230 中の酸素の放出を好適に抑制することが出来る。例えば、酸化物 243a および酸化物 243b の結晶構造が六方晶などであれば、酸化物 230 中の酸素の放出を抑制できる場合がある。

30

#### 【0350】

絶縁体 271a は、導電体 242a の上面に接して設けられており、絶縁体 271b は、導電体 242b の上面に接して設けられている。絶縁体 271a、および絶縁体 271b は、少なくとも酸素に対するバリア絶縁膜として機能することが好ましい。したがって、絶縁体 271a および絶縁体 271b は、酸素の拡散を抑制する機能を有することが好ましい。例えば、絶縁体 271a および絶縁体 271b は、絶縁体 280 よりも酸素の拡散を抑制する機能を有することが好ましい。絶縁体 271a および絶縁体 271b としては、例えば、窒化シリコンなどのシリコンを含む窒化物を用いればよい。また、絶縁体 271a および絶縁体 271b は、水素などの不純物を捕獲する機能を有することが好ましい。その場合、絶縁体 271a および絶縁体 271b としては、アモルファス構造を有す

40

50

る金属酸化物、例えば、酸化アルミニウムまたは酸化マグネシウムなどの絶縁体を用いればよい。特に、絶縁体 271a および絶縁体 271b として、アモルファス構造を有する酸化アルミニウム、またはアモルファス構造の酸化アルミニウムを用いることで、より効果的に水素を捕獲または固着できる場合があるため好ましい。これにより、良好な特性を有し、信頼性の高いトランジスタ 200、および半導体装置を作製することができる。

#### 【0351】

上記のような絶縁体 271a および絶縁体 271b を設けることで、酸素に対するバリア性を有する絶縁体で導電体 242a および導電体 242b を包み込むことができる。つまり、絶縁体 275 成膜時に添加される酸素が、導電体 242a および導電体 242b に拡散するのを防ぐことができる。これにより、絶縁体 275 成膜時に添加される酸素によって、導電体 242a および導電体 242b が酸化されて抵抗率が増大するのを防ぎ、オン電流が低減するのを抑制することができる。10

#### 【0352】

なお、絶縁体 275 が酸素などに対して十分なバリア性を有する場合、絶縁体 271a および絶縁体 271b を設けない構成にしてもよい。

#### 【0353】

酸化物 230c は、絶縁体 280 および絶縁体 275 に形成された開口の中に設けられる。また、酸化物 230c は、酸化物 243a の側面、酸化物 243b の側面、酸化物 272a の側面、酸化物 272b の側面、絶縁体 271a の側面、絶縁体 271b の側面、および絶縁体 275 の側面とそれぞれ接する。また、酸化物 230c の上面は、絶縁体 282 に接する。また、酸化物 230c は、酸化物 230b と重なる領域を有する。20

#### 【0354】

また、トランジスタのチャネル長方向の断面視において、酸化物 230b に溝部を設け、当該溝部に、酸化物 230c を埋め込むことが好ましい。このとき、酸化物 230c は、当該溝部の内壁（側壁、および底面）を覆うように配置される。また、酸化物 230c の膜厚は、当該溝部の深さと同程度であることが好ましい。このような構成にすることで、導電体 260などを埋め込むための開口を形成する際に、開口の底部にあたる酸化物 230b の表面に損傷領域が形成されても、当該損傷領域を除去することができる。これにより、損傷領域に起因するトランジスタ 200 の電気特性の不良を抑制することができる。30

#### 【0355】

なお、酸化物 230c をキャリアの主たる経路とする場合には、酸化物 230c において、主成分である金属元素に対するインジウムの原子数比が、酸化物 230b における、主成分である金属元素に対するインジウムの原子数比より大きいことが好ましい。また、酸化物 230c において、元素 M に対する In の原子数比が、酸化物 230b における、元素 M に対する In の原子数比より大きいことが好ましい。インジウムの含有量が多い金属酸化物をチャネル形成領域に用いることで、トランジスタのオン電流を増大することができる。よって、酸化物 230c において、主成分である金属元素に対するインジウムの原子数比を、酸化物 230b における、主成分である金属元素に対するインジウムの原子数比よりも大きくすることで、酸化物 230c をキャリアの主たる経路とすることができます。また、酸化物 230c の伝導帯下端は、酸化物 230a および酸化物 230b の伝導帯下端より真空準位から離れていることが好ましい。言い換えると、酸化物 230c の電子親和力は、酸化物 230a および酸化物 230b の電子親和力より大きいことが好ましい。このとき、キャリアの主たる経路は酸化物 230c となる。40

#### 【0356】

酸化物 230c として、具体的には、In : M : Zn = 4 : 2 : 3 [ 原子数比 ] もしくはその近傍の組成、In : M : Zn = 5 : 1 : 3 [ 原子数比 ] もしくはその近傍の組成、または In : M : Zn = 10 : 1 : 3 [ 原子数比 ] もしくはその近傍の組成の金属酸化物、インジウム酸化物などを用いるとよい。なお、近傍の組成とは、所望の原子数比の ± 30 % の範囲を含む。また、元素 M として、ガリウムを用いることが好ましい。

#### 【0357】

10

20

30

40

50

また、酸化物 230c として、CAC-O<sub>S</sub>を用いることが好ましく、酸化物 230c が有する結晶の c 軸が、酸化物 230c の被形成面または上面に概略垂直な方向を向いていることが好ましい。CAC-O<sub>S</sub>は、c 軸と垂直方向に酸素を移動させやすい性質を有する。したがって、酸化物 230c が有する酸素を、酸化物 230b に効率的に供給することができる。

#### 【0358】

なお、酸化物 230c は、トランジスタ 200 毎に設けてもよい。つまり、トランジスタ 200 の酸化物 230c と、当該トランジスタ 200 に隣接するトランジスタ 200 の酸化物 230c と、は、接しなくてもよい。また、トランジスタ 200 の酸化物 230c と、当該トランジスタ 200 に隣接するトランジスタ 200 の酸化物 230c と、を、離隔してもよい。別言すると、酸化物 230c が、トランジスタ 200 と、当該トランジスタ 200 に隣接するトランジスタ 200 との間に配置されない構成としてもよい。

10

#### 【0359】

複数のトランジスタ 200 がチャネル幅方向に配置されている半導体装置において、上記構成にすることで、トランジスタ 200 に酸化物 230c がそれぞれ独立して設けられる。よって、トランジスタ 200 と、当該トランジスタ 200 に隣接するトランジスタ 200 との間に、寄生トランジスタが生じるのを抑制し、リーコンパスが生じるのを抑制することができる。したがって、良好な電気特性を有し、かつ、微細化または高集積化が可能な半導体装置を提供することができる。

#### 【0360】

20

#### << 半導体装置の変形例 3 >>

図 16A 乃至図 16D に示す半導体装置は、図 15A 乃至図 15D に示した半導体装置の変形例である。図 16A 乃至図 16D に示す半導体装置は、図 15A 乃至図 15D に示した半導体装置とは、酸化物 230c の形状が異なる。また、酸化物 230d を有することが異なる。

#### 【0361】

酸化物 230d は、絶縁体 280 および絶縁体 275 に形成された開口の側壁に接して設けられる。また、酸化物 230d は、酸化物 243a の側面、酸化物 243b の側面、酸化物 272a の側面、酸化物 272b の側面、絶縁体 271a の側面、絶縁体 271b の側面、および絶縁体 275 の側面とそれぞれ接する。また、酸化物 230d の上面は、絶縁体 282 に接する。

30

#### 【0362】

酸化物 230c は、絶縁体 280 および絶縁体 275 に形成された開口の底面に接して設けられる。また、酸化物 230c は、酸化物 230b の上面、および酸化物 230d の側面とそれぞれ接する。

#### 【0363】

酸化物 230d は、酸化物 230c より、酸素の拡散または透過を抑制する金属酸化物であることが好ましい。絶縁体 250 と導電体 242a との間、および絶縁体 250 と導電体 242b との間に酸化物 230d を設けることで、絶縁体 280 に含まれる酸素が、導電体 242a および導電体 242b に吸収されるのを防ぐことができる。よって、酸化物 230c を介して、酸化物 230b に効率的に酸素を供給することができる。

40

#### 【0364】

酸化物 230d は、酸化物 230c に用いられる金属酸化物を構成する金属元素の少なくとも一つを含むことが好ましく、当該金属元素を全て含むことがより好ましい。例えば、酸化物 230c として、In - M - Zn 酸化物、In - Zn 酸化物、またはインジウム酸化物を用い、酸化物 230d として、In - M - Zn 酸化物、M - Zn 酸化物、または元素 M の酸化物を用いるとよい。

#### 【0365】

具体的には、酸化物 230c として、In : M : Zn = 4 : 2 : 3 [原子数比] もしくはその近傍の組成、In : M : Zn = 5 : 1 : 3 [原子数比] もしくはその近傍の組成、

50

または  $I_n : M : Z_n = 10 : 1 : 3$  [原子数比] もしくはその近傍の組成の金属酸化物、または、インジウム酸化物を用いればよい。また、酸化物 230d として、 $I_n : M : Z_n = 1 : 3 : 4$  [原子数比] もしくはその近傍の組成、または  $M : Z_n = 2 : 5$  [原子数比] もしくはその近傍の組成の金属酸化物、または、元素 M の酸化物を用いればよい。なお、近傍の組成とは、所望の原子数比の ± 30% の範囲を含む。また、元素 M として、ガリウムを用いることが好ましい。

### 【0366】

上記構成において、酸化物 230d は、酸化物 230b および酸化物 230c よりも、導電性が低いと推定される。よって、酸化物 272a および酸化物 230d をまとめて、semi-insulator (SI) と呼ぶことができる場合がある。また、酸化物 272b および酸化物 230d をまとめて、semi-insulator (SI) と呼ぶことができる場合がある。別言すると、領域 237a 上に位置し、導電体 242a の側端部に位置する膜は、酸化物 272a と酸化物 230d の複合膜または多層膜と呼ぶことができる場合がある。また、領域 237b 上に位置し、導電体 242b の側端部に位置する膜は、酸化物 272b と酸化物 230d の複合膜または多層膜と呼ぶことができる場合がある。

10

### 【0367】

#### <半導体装置の応用例>

以下では、図 17A および図 17B を用いて、先の <半導体装置の構成例> および先の <半導体装置の変形例> で示したものとは異なる、本発明の一態様に係るトランジスタ 200 を有する半導体装置の一例について説明する。なお、図 17A および図 17B に示す半導体装置において、<<半導体装置の変形例 1>> に示した半導体装置（図 14A 乃至図 14D 参照。）を構成する構造と同機能を有する構造には、同符号を付記する。なお、本項目において、トランジスタ 200 の構成材料については <半導体装置の構成例> および <半導体装置の変形例> で詳細に説明した材料を用いることができる。

20

### 【0368】

図 17A および図 17B に、複数のトランジスタ（トランジスタ 200\_1 乃至トランジスタ 200\_n）を、絶縁体 283 と絶縁体 212 とで、包括して封止した構成について示す。なお、図 17A および図 17B において、トランジスタ 200\_1 乃至トランジスタ 200\_n は、チャネル長方向に並んでいるように見えるが、これにかぎられるものではない。トランジスタ 200\_1 乃至トランジスタ 200\_n は、チャネル幅方向に並んでいてもよいし、マトリクス状に配置されていてもよい。また、設計に応じて、規則性を持たずに配置されていてもよい。

30

### 【0369】

図 17A に示すように、複数のトランジスタ（トランジスタ 200\_1 乃至トランジスタ 200\_n）の外側において、絶縁体 283 と絶縁体 212 とが接する部分（以下、封止部 265 と呼ぶ場合がある。）が形成されている。封止部 265 は、複数のトランジスタ（トランジスタ群ともいう）を囲むように形成されている。このような構造にすることで、複数のトランジスタを絶縁体 283 と絶縁体 212 とで包み込むことができる。よって封止部 265 に囲まれたトランジスタ群が、基板上に複数設けられることになる。

40

### 【0370】

また、封止部 265 に重ねてダイシングライン（スクライブライン、分断ライン、又は切断ラインと呼ぶ場合がある）を設けてもよい。上記基板はダイシングラインにおいて分断されるので、封止部 265 に囲まれたトランジスタ群が 1 チップとして取り出されることになる。

### 【0371】

また、図 17A では、複数のトランジスタ（トランジスタ 200\_1 乃至トランジスタ 200\_n）を一つの封止部 265 で囲む例について示したが、これに限られるものではない。図 17B に示すように、トランジスタ 200\_1 乃至トランジスタ 200\_n を複

50

数の封止部で囲む構成にしてもよい。図17Bでは、トランジスタ200\_1乃至トランジスタ200\_nを封止部265aで囲み、さらに外側の封止部265bでも囲む構成にしている。

#### 【0372】

このように、複数の封止部で複数のトランジスタ（トランジスタ200\_1乃至トランジスタ200\_n）を囲む構成にすることで、絶縁体283と絶縁体212が接する部分が増えるので、絶縁体283と絶縁体212との密着性をより向上させることができる。これにより、より確実に複数のトランジスタを封止することができる。

#### 【0373】

この場合、封止部265aまたは封止部265bに重ねてダイシングラインを設けてもよいし、封止部265aと封止部265bの間にダイシングラインを設けてもよい。

10

#### 【0374】

なお、図17Aおよび図17Bに示すトランジスタでは、図14A乃至図14Dに示すトランジスタ200と異なり、絶縁体274の上面が、絶縁体283の上面と略一致する構成をとっている。また、絶縁体284を設けない構成としている。本発明はこれに限られるものではなく、例えば、絶縁体274が絶縁体283を覆う構成にしてもよいし、絶縁体284を設ける構成にしてもよい。

#### 【0375】

本発明の一態様により、トランジスタ特性のばらつきが少ない半導体装置を提供することができる。また、本発明の一態様により、信頼性が良好な半導体装置を提供することができる。また、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。また、本発明の一態様により、オン電流が大きい半導体装置を提供することができる。また、本発明の一態様により、微細化または高集積化が可能な半導体装置を提供することができる。また、本発明の一態様により、低消費電力の半導体装置を提供することができる。

20

#### 【0376】

以上、本実施の形態に示す構成、方法などは、本実施の形態に示す他の構成、方法、または他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。

#### 【0377】

##### (実施の形態2)

30

本実施の形態では、半導体装置の一形態を、図18乃至図23を用いて説明する。

#### 【0378】

##### [記憶装置1]

本発明の一態様に係る半導体装置（記憶装置）の一例を図18に示す。本発明の一態様の記憶装置では、トランジスタ200はトランジスタ300の上方に設けられ、容量素子100はトランジスタ300、およびトランジスタ200の上方に設けられている。なお、トランジスタ200として、先の実施の形態で説明したトランジスタ200を用いることができる。

#### 【0379】

トランジスタ200は、酸化物半導体を有する半導体層にチャネルが形成されるトランジスタである。トランジスタ200は、オフ電流が小さいため、これを記憶装置に用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、あるいは、リフレッシュ動作の頻度が極めて少ないため、記憶装置の消費電力を十分に低減することができる。

40

#### 【0380】

図18に示す半導体装置において、配線1001はトランジスタ300のソースと電気的に接続され、配線1002はトランジスタ300のドレインと電気的に接続されている。また、配線1003はトランジスタ200のソースおよびドレインの一方と電気的に接続され、配線1004はトランジスタ200の第1のゲートと電気的に接続され、配線1006はトランジスタ200の第2のゲートと電気的に接続されている。そして、トラン

50

ジスタ 300 のゲート、およびトランジスタ 200 のソースおよびドレインの他方は、容量素子 100 の電極の一方と電気的に接続され、配線 1005 は容量素子 100 の電極の他方と電気的に接続されている。

#### 【0381】

また、図 18 に示す記憶装置は、マトリクス状に配置することで、メモリセルアレイを構成することができる。

#### 【0382】

##### <トランジスタ 300>

トランジスタ 300 は、基板 311 上に設けられ、ゲートとして機能する導電体 316、ゲート絶縁体として機能する絶縁体 315、基板 311 の一部からなる半導体領域 313、ならびにソース領域またはドレン領域として機能する低抵抗領域 314a および低抵抗領域 314b を有する。トランジスタ 300 は、p チャネル型、あるいはn チャネル型のいずれでもよい。

10

#### 【0383】

ここで、図 18 に示すトランジスタ 300 はチャネルが形成される半導体領域 313（基板 311 の一部）が凸形状を有する。また、半導体領域 313 の側面および上面を、絶縁体 315 を介して、導電体 316 が覆うように設けられている。なお、導電体 316 は仕事関数を調整する材料を用いてもよい。このようなトランジスタ 300 は半導体基板の凸部を利用していることから F I N 型トランジスタとも呼ばれる。なお、凸部の上部に接して、凸部を形成するためのマスクとして機能する絶縁体を有していてもよい。また、ここでは半導体基板の一部を加工して凸部を形成する場合を示したが、S O I 基板を加工して凸形状を有する半導体膜を形成してもよい。

20

#### 【0384】

なお、図 18 に示すトランジスタ 300 は一例であり、その構造に限定されず、回路構成や駆動方法に応じて適切なトランジスタを用いればよい。

#### 【0385】

##### <容量素子 100>

容量素子 100 は、トランジスタ 200 の上方に設けられる。容量素子 100 は、第 1 の電極として機能する導電体 110 と、第 2 の電極として機能する導電体 120 と、誘電体として機能する絶縁体 130 とを有する。ここで、絶縁体 130 は、上記実施の形態に示す絶縁体 286 として用いることができる絶縁体を用いることが好ましい。

30

#### 【0386】

また、例えば、導電体 240 上に設けた導電体 112 と、導電体 110 とは、同時に形成することができる。なお、導電体 112 は、容量素子 100、トランジスタ 200、またはトランジスタ 300 と電気的に接続するプラグ、または配線としての機能を有する。

#### 【0387】

図 18 では、導電体 112、および導電体 110 は単層構造を示したが、当該構成に限定されず、2 層以上の積層構造でもよい。例えば、バリア性を有する導電体と導電性が高い導電体との間に、バリア性を有する導電体、および導電性が高い導電体に対して密着性が高い導電体を形成してもよい。

40

#### 【0388】

絶縁体 130 は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化窒化ハフニウム、窒化酸化ハフニウム、窒化ハフニウムなどを用いればよく、積層または単層で設けることができる。

#### 【0389】

例えば、絶縁体 130 には、酸化窒化シリコンなどの絶縁耐力が大きい材料と、高誘電率 (high-k) 材料との積層構造を用いることが好ましい。当該構成により、容量素子 100 は、高誘電率 (high-k) 材料を有することで、十分な容量を確保でき、絶縁耐力が大きい絶縁体を有することで、絶縁耐力が向上し、容量素子 100 の静電破壊を

50

抑制することができる。

**【0390】**

なお、高誘電率（high-k）材料（高い比誘電率の材料）としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニア、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物またはシリコンおよびハフニウムを有する窒化物などがある。

**【0391】**

一方、絶縁耐力が大きい材料（低い比誘電率の材料）としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などがある。

10

**【0392】**

<配線層>

各構造体の間には、層間膜、配線、およびプラグ等が設けられた配線層が設けられてもよい。また、配線層は、設計に応じて複数層設けることができる。ここで、プラグまたは配線としての機能を有する導電体は、複数の構造をまとめて同一の符号を付与する場合がある。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、および導電体の一部がプラグとして機能する場合もある。

20

**【0393】**

例えば、トランジスタ300上には、層間膜として、絶縁体320、絶縁体322、絶縁体324、および絶縁体326が順に積層して設けられている。また、絶縁体320、絶縁体322、絶縁体324、および絶縁体326には容量素子100、またはトランジスタ200と電気的に接続する導電体328、および導電体330等が埋め込まれている。なお、導電体328、および導電体330はプラグ、または配線として機能する。

**【0394】**

また、層間膜として機能する絶縁体は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。例えば、絶縁体322の上面は、平坦性を高めるために化学機械研磨（CMP）法等を用いた平坦化処理により平坦化されていてもよい。

30

**【0395】**

絶縁体326、および導電体330上に、配線層を設けてもよい。例えば、図18において、絶縁体350、絶縁体352、及び絶縁体354が順に積層して設けられている。また、絶縁体350、絶縁体352、及び絶縁体354には、導電体356が形成されている。導電体356は、プラグ、または配線として機能する。

**【0396】**

同様に、絶縁体210、絶縁体212、絶縁体214、および絶縁体216には、導電体218、及びトランジスタ200を構成する導電体（導電体205）等が埋め込まれている。なお、導電体218は、容量素子100、またはトランジスタ300と電気的に接続するプラグ、または配線としての機能を有する。さらに、導電体120、および絶縁体130上には、絶縁体150が設けられている。

40

**【0397】**

ここで、上記実施の形態に示す絶縁体241aと同様に、プラグとして機能する導電体218の側面に接して絶縁体217が設けられる。絶縁体217は、絶縁体210、絶縁体212、絶縁体214、および絶縁体216に形成された開口の内壁に接して設けられている。つまり、絶縁体217は、導電体218と、絶縁体210、絶縁体212、絶縁体214、および絶縁体216との間に設けられている。なお、導電体205は導電体218と並行して形成することができるので、導電体205の側面に接して絶縁体217が形成される場合もある。

**【0398】**

50

絶縁体 217 としては、例えば、窒化シリコン、酸化アルミニウム、または窒化酸化シリコンなどの絶縁体を用いればよい。絶縁体 217 は、絶縁体 210、絶縁体 212、絶縁体 214、および絶縁体 222 に接して設けられるので、絶縁体 210 または絶縁体 216 などから水または水素などの不純物が、導電体 218 を通じて酸化物 230 に混入するのを抑制することができる。特に、窒化シリコンは水素に対するプロッキング性が高いので好適である。また、絶縁体 210 または絶縁体 216 に含まれる酸素が導電体 218 に吸収されるのを防ぐことができる。

#### 【0399】

絶縁体 217 は、絶縁体 241a と同様の方法で形成することができる。例えば、P E A L D 法を用いて、窒化シリコンを成膜し、異方性エッチングを用いて導電体 356 に達する開口を形成すればよい。

10

#### 【0400】

層間膜として用いることができる絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。

#### 【0401】

例えば、層間膜として機能する絶縁体には、比誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。したがって、絶縁体の機能に応じて、材料を選択するとよい。

#### 【0402】

例えば、絶縁体 150、絶縁体 210、絶縁体 352、および絶縁体 354 等には、比誘電率の低い絶縁体を有することが好ましい。例えば、当該絶縁体は、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコンまたは樹脂などを有することが好ましい。または、当該絶縁体は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコンまたは空孔を有する酸化シリコンと、樹脂との積層構造を有することが好ましい。酸化シリコンおよび酸化窒化シリコンは、熱的に安定であるため、樹脂と組み合わせることで、熱的に安定かつ比誘電率の低い積層構造とすることができる。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド（ナイロン、アラミドなど）、ポリイミド、ポリカーボネートまたはアクリルなどがある。

20

#### 【0403】

また、酸化物半導体を用いたトランジスタは、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体で囲うことによって、トランジスタの電気特性を安定にすることができる。従って、絶縁体 214、絶縁体 212 および絶縁体 350 等には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体を用いればよい。

30

#### 【0404】

水素などの不純物および酸素の透過を抑制する機能を有する絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウムまたはタンタルを含む絶縁体を、単層で、または積層で用いればよい。具体的には、水素などの不純物および酸素の透過を抑制する機能を有する絶縁体として、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムまたは酸化タンタルなどの金属酸化物、窒化酸化シリコンまたは窒化シリコンなどを用いることができる。

40

#### 【0405】

配線、プラグに用いることができる導電体としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウムなどから選ばれた金属元素を 1 種以上含む材料を用いることができる。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、

50

ニッケルシリサイドなどのシリサイドを用いてもよい。

**【0406】**

例えば、導電体328、導電体330、導電体356、導電体218、および導電体112等としては、上記の材料で形成される金属材料、合金材料、金属窒化物材料、または金属酸化物材料などの導電性材料を、単層または積層して用いることができる。耐熱性と導電性を両立するタンゲステンやモリブデンなどの高融点材料を用いることが好ましく、タンゲステンを用いることが好ましい。または、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。低抵抗導電性材料を用いることで配線抵抗を低くすることができます。

**【0407】**

<酸化物半導体が設けられた層の配線、またはプラグ>

なお、トランジスタ200に、酸化物半導体を用いる場合、酸化物半導体の近傍に過剰酸素領域を有する絶縁体が設けることがある。その場合、該過剰酸素領域を有する絶縁体と、該過剰酸素領域を有する絶縁体に設ける導電体との間に、バリア性を有する絶縁体を設けることが好ましい。

**【0408】**

例えば、図18では、過剰酸素を有する絶縁体224および絶縁体280と、導電体240との間に、絶縁体241を設けるとよい。絶縁体241と、絶縁体222、絶縁体275、絶縁体282、および絶縁体283とが接して設けられることで、絶縁体224、およびトランジスタ200は、バリア性を有する絶縁体により、封止する構造とすることができます。

**【0409】**

つまり、絶縁体241を設けることで、絶縁体224および絶縁体280が有する過剰酸素が、導電体240に吸収されることを抑制することができる。また、絶縁体241を有することで、不純物である水素が、導電体240を介して、トランジスタ200へ拡散することを抑制することができる。

**【0410】**

なお、絶縁体241としては、水または水素などの不純物、および酸素の拡散を抑制する機能を有する絶縁性材料を用いるとよい。例えば、窒化シリコン、窒化酸化シリコン、酸化アルミニウムまたは酸化ハフニウムなどを用いることが好ましい。特に、窒化シリコンは水素に対するブロッキング性が高いため好ましい。また、他にも、例えば、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジムまたは酸化タンタルなどの金属酸化物などを用いることができる。

**【0411】**

また、上記実施の形態で示したように、トランジスタ200は、絶縁体212、絶縁体214、絶縁体282、および絶縁体283で封止される構成にしてもよい。このような構成とすることで、絶縁体274、絶縁体150などに含まれる水素が絶縁体280などに混入するのを低減することができる。

**【0412】**

ここで絶縁体283、および絶縁体282には導電体240が、絶縁体214、および絶縁体212には導電体218が貫通しているが、上記の通り、絶縁体241が導電体240に接して設けられ、絶縁体217が導電体218に接して設けられている。これにより、導電体240および導電体218を介して、絶縁体212、絶縁体214、絶縁体282、および絶縁体283の内側に混入する水素を低減することができる。このようにして、絶縁体212、絶縁体214、絶縁体282、絶縁体283、絶縁体241、および絶縁体217でトランジスタ200を封止し、絶縁体274等に含まれる水素などの不純物が外側から混入するのを低減することができる。

**【0413】**

<ダイシングライン>

10

20

30

40

50

以下では、大面積基板を半導体素子ごとに分断することによって、複数の半導体装置をチップ状で取り出す場合に設けられるダイシングライン（スクライブライン、分断ライン、又は切断ラインと呼ぶ場合がある）について説明する。分断方法としては、例えば、まず、基板に半導体素子を分断するための溝（ダイシングライン）を形成した後、ダイシングラインにおいて切断し、複数の半導体装置に分断（分割）する場合がある。

#### 【0414】

ここで、例えば、図18に示すように、絶縁体283と、絶縁体212とが接する領域がダイシングラインと重なるように設計することが好ましい。つまり、複数のトランジスタ200を有するメモリセルの外縁に設けられるダイシングラインとなる領域近傍において、絶縁体282、絶縁体280、絶縁体275、絶縁体224、絶縁体222、絶縁体216、および絶縁体214に開口を設ける。10

#### 【0415】

つまり、絶縁体282、絶縁体280、絶縁体275、絶縁体224、絶縁体222、絶縁体216、および絶縁体214に設けた開口において、絶縁体212と、絶縁体283とが接する。例えば、このとき、絶縁体212と、絶縁体283とを同材料及び同方法を用いて形成してもよい。絶縁体212、および絶縁体283を、同材料、および同方法で設けることで、密着性を高めることができる。例えば、窒化シリコンを用いることが好ましい。

#### 【0416】

当該構造により、絶縁体212、絶縁体214、絶縁体282、および絶縁体283で、トランジスタ200を包み込むことができる。絶縁体212、絶縁体214、絶縁体282、および絶縁体283の少なくとも一は、酸素、水素、及び水の拡散を抑制する機能を有しているため、本実施の形態に示す半導体素子が形成された回路領域ごとに、基板を分断することにより、複数のチップに加工しても、分断した基板の側面方向から、水素又は水などの不純物が混入し、トランジスタ200に拡散することを防ぐことができる。20

#### 【0417】

また、当該構造により、絶縁体280、および絶縁体224の過剰酸素が外部に拡散することを防ぐことができる。従って、絶縁体280、および絶縁体224の過剰酸素は、効率的にトランジスタ200におけるチャネルが形成される酸化物に供給される。当該酸素により、トランジスタ200におけるチャネルが形成される酸化物の酸素欠損を低減することができる。これにより、トランジスタ200におけるチャネルが形成される酸化物を欠陥準位密度が低い、安定な特性を有する酸化物半導体とすることができます。つまり、トランジスタ200の電気特性の変動を抑制すると共に、信頼性を向上させることができる。30

#### 【0418】

なお、図18に示す記憶装置では、容量素子100の形状をプレーナ型としたが、本実施の形態に示す記憶装置はこれに限られるものではない。たとえば、図19に示すように、容量素子100の形状をシリンドラ型にしてもよい。なお、図19に示す記憶装置は、絶縁体150より下の構成は、図18に示す半導体装置と同様である。

#### 【0419】

図19に示す容量素子100は、絶縁体130上の絶縁体150と、絶縁体150上の絶縁体142と、絶縁体150および絶縁体142に形成された開口の中に配置された導電体115と、導電体115および絶縁体142上の絶縁体145と、絶縁体145上の導電体125と、導電体125および絶縁体145上の絶縁体152と、を有する。ここで、絶縁体150および絶縁体142に形成された開口の中に導電体115、絶縁体145、および導電体125の少なくとも一部が配置される。40

#### 【0420】

導電体115は容量素子100の下部電極として機能し、導電体125は容量素子100の上部電極として機能し、絶縁体145は、容量素子100の誘電体として機能する。容量素子100は、絶縁体150および絶縁体142の開口において、底面だけではなく、50

側面においても上部電極と下部電極とが誘電体を挟んで対向する構成となっており、単位面積当たりの静電容量を大きくすることができる。よって、当該開口の深さを深くするほど、容量素子 100 の静電容量を大きくすることができる。このように容量素子 100 の単位面積当たりの静電容量を大きくすることにより、半導体装置の微細化または高集積化を推し進めることができる。

#### 【0421】

絶縁体 152 は、絶縁体 280 に用いることができる絶縁体を用いればよい。また、絶縁体 142 は、絶縁体 150 の開口を形成するときのエッティングストップとして機能することが好ましく、絶縁体 214 に用いることができる絶縁体を用いればよい。

#### 【0422】

絶縁体 150 および絶縁体 142 に形成された開口を上面から見た形状は、四角形としてもよいし、四角形以外の多角形状としてもよいし、多角形状において角部を湾曲させた形状としてもよいし、楕円を含む円形状としてもよい。ここで、上面視において、当該開口とトランジスタ 200 の重なる面積が多い方が好ましい。このような構成にすることにより、容量素子 100 とトランジスタ 200 を有する半導体装置の占有面積を低減することができる。

#### 【0423】

導電体 115 は、絶縁体 142、および絶縁体 150 に形成された開口に接して配置される。導電体 115 の上面は、絶縁体 142 の上面と略一致することが好ましい。また、導電体 115 の下面は、絶縁体 130 の開口を介して導電体 110 に接する。導電体 115 は、ALD 法または CVD 法などを用いて成膜することが好ましく、例えば、導電体 205 に用いることができる導電体を用いればよい。

#### 【0424】

絶縁体 145 は、導電体 115 および絶縁体 142 を覆うように配置される。例えば、ALD 法または CVD 法などを用いて絶縁体 145 を成膜することが好ましい。絶縁体 145 は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化ジルコニウム、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化窒化ハフニウム、窒化酸化ハフニウム、窒化ハフニウムなどを用いればよく、積層または単層で設けることができる。例えば、絶縁体 145 として、酸化ジルコニウム、酸化アルミニウム、酸化ジルコニウムの順番で積層された絶縁膜を用いることができる。

#### 【0425】

また、絶縁体 145 には、酸化窒化シリコンなどの絶縁耐力が大きい材料、または高誘電率 (high-k) 材料を用いることが好ましい。または、絶縁耐力が大きい材料と高誘電率 (high-k) 材料の積層構造を用いてもよい。

#### 【0426】

なお、高誘電率 (high-k) 材料 (高い比誘電率の材料) としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する窒化物などがある。このような high-k 材料を用いることで、絶縁体 145 を厚くしても容量素子 100 の静電容量を十分確保することができる。絶縁体 145 を厚くすることにより、導電体 115 と導電体 125 の間に生じるリーク電流を抑制することができる。

#### 【0427】

一方、絶縁耐力が大きい材料としては、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素および窒素を添加した酸化シリコン、空孔を有する酸化シリコン、樹脂などがある。例えば、ALD 法を用いて成膜した窒化シリコン、PEALD 法を用いて成膜した酸化シリコン、ALD 法を用いて成膜した窒化シリコンの順番で積層された絶縁膜を用いること

10

20

30

40

50

ができる。このような、絶縁耐力が大きい絶縁体を用いることで、絶縁耐力が向上し、容量素子 100 の静電破壊を抑制することができる。

#### 【0428】

導電体 125 は、絶縁体 142 および絶縁体 150 に形成された開口を埋めるように配置される。また、導電体 125 は、導電体 140、および導電体 153 を介して配線 1005 と電気的に接続している。導電体 125 は、ALD 法または CVD 法などを用いて成膜することが好ましく、例えば、導電体 205 に用いることができる導電体を用いればよい。

#### 【0429】

また、導電体 153 は、絶縁体 154 上に設けられており、絶縁体 156 に覆われている。導電体 153 は、導電体 112 に用いることができる導電体を用いればよく、絶縁体 156 は、絶縁体 152 に用いることができる絶縁体を用いればよい。ここで、導電体 153 は導電体 140 の上面に接しており、容量素子 100、トランジスタ 200、またはトランジスタ 300 の端子として機能する。

#### 【0430】

##### [記憶装置 2]

本発明の一態様に係る半導体装置（記憶装置）の一例を図 20A および図 20B に示す。

#### 【0431】

##### <メモリデバイスの構成例 1>

図 20A は、メモリデバイス 290 を有する半導体装置の断面図である。図 20A に示すメモリデバイス 290 は、図 1A 乃至図 1D に示すトランジスタ 200 に加えて、容量デバイス 292 を有する。図 20A は、トランジスタ 200 のチャネル長方向の断面図に相当する。

#### 【0432】

容量デバイス 292 は、導電体 242b と、導電体 242b の上面および側面に接して設けられた絶縁体 275（絶縁体 275a、および絶縁体 275b）と、絶縁体 275 上の導電体 294 と、を有する。すなわち、容量デバイス 292 は、MIM（Metal-In-Sulator-Metal）容量を構成している。なお、容量デバイス 292 が有する一対の電極の一方、すなわち導電体 242b は、トランジスタのソース電極またはドレイン電極を兼ねることができる。また、容量デバイス 292 が有する誘電体層は、トランジスタに設けられる保護層、すなわち絶縁体 275 を兼ねることができる。したがって、容量デバイス 292 の作製工程において、トランジスタの作製工程の一部を兼用することができるため、生産性の高い半導体装置とすることができます。また、容量デバイス 292 が有する一対の電極の一方、すなわち導電体 242b は、トランジスタのソース電極またはドレイン電極と兼ねているため、トランジスタと、容量デバイスとが配置される面積を低減させることができる。

#### 【0433】

なお、導電体 294 としては、例えば、導電体 242a および導電体 242b に用いることのできる材料を用いればよい。

#### 【0434】

##### <メモリデバイスの構成例 2>

図 20B は、図 20A に示す構造とは異なる、メモリデバイス 290 を有する半導体装置の断面図である。図 20B に示すメモリデバイス 290 は、図 14A 乃至図 14D に示すトランジスタ 200 に加えて、容量デバイス 292 を有する。ここで、図 20B に示す容量デバイス 292 の一部は、図 20A に示す容量デバイス 292 と異なり、絶縁体 280、および絶縁体 275（絶縁体 275a、および絶縁体 275b）に形成された開口の中に設けられる。なお、図 20B は、トランジスタ 200 のチャネル長方向の断面図に相当する。

#### 【0435】

容量デバイス 292 は、導電体 242b と、導電体 242b 上に設けられた絶縁体 29

10

20

30

40

50

3と、絶縁体293上に設けられた導電体294と、を有する。ここで、絶縁体293および導電体294は、絶縁体280、および絶縁体275に形成された開口の中に配置されている。絶縁体293は、当該開口の底面および側壁に接して設けられている。つまり、絶縁体293は、導電体242bの上面、絶縁体275の側面、および絶縁体280の側面に接する。また、絶縁体293は、当該開口の形状に沿って、凹部を形成するように設けられている。導電体294は、当該凹部を埋め込むように、絶縁体293の側面に接して配置される。なお、絶縁体293および導電体294の上面の高さは、絶縁体280、絶縁体250、および導電体260の上面の高さと概略一致する場合がある。

#### 【0436】

ここで、導電体242bは容量デバイス292の下部電極として機能し、導電体294は容量デバイス292の上部電極として機能し、絶縁体293は容量デバイス292の誘電体として機能する。このように、容量デバイス292は、MIM容量を構成している。なお、容量デバイス292が有する一対の電極の一方、すなわち導電体242bは、トランジスタのソース電極またはドレイン電極を兼ねることができる。したがって、容量デバイス292の作製工程において、トランジスタの作製工程の一部を兼用することができるため、生産性の高い半導体装置とすることができます。また、トランジスタ200の構成とは別に絶縁体293を設けることができるので、容量デバイス292に求められる性能に合わせて、絶縁体293の構造および材料を適宜選択することができる。また、容量デバイス292が有する一対の電極の一方、すなわち導電体242bは、トランジスタのソース電極またはドレイン電極と兼ねているため、トランジスタと、容量デバイスとが配置される面積を低減させることができるとなる。

10

20

30

#### 【0437】

絶縁体293は、高誘電率(high-k)材料を用いることが好ましい。高誘電率(high-k)材料(高い比誘電率の材料)としては、酸化ガリウム、酸化ハフニウム、酸化ジルコニアム、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化窒化ハフニウム、窒化酸化ハフニウム、窒化ハフニウム、アルミニウムおよびハフニウムを有する酸化物、アルミニウムおよびハフニウムを有する酸化窒化物、シリコンおよびハフニウムを有する酸化物、シリコンおよびハフニウムを有する酸化窒化物またはシリコンおよびハフニウムを有する窒化物などがある。また、絶縁体293として、これらの高誘電率材料の膜を積層したものを用いてもよい。例えば、絶縁体293として、酸化ジルコニアム、酸化アルミニウム、酸化ジルコニアムの順番で積層された絶縁膜を用いることができる。

30

#### 【0438】

また、導電体294としては、例えば、導電体260に用いることのできる材料を用いればよい。また、導電体294は、導電体260と同様に積層構造にしてもよい。

#### 【0439】

なお、絶縁体293、および導電体294の形成は、絶縁体282の成膜前、つまり、図11A乃至図11Dに示す工程の後に行えばよい。絶縁体293および導電体294の形成は、絶縁体250および導電体260の形成と同様の方法で行うことができる。つまり、絶縁体280、および絶縁体275に開口を形成し、当該開口の中に埋め込むように絶縁体293および導電体294となる積層膜を成膜し、当該積層膜の一部を、CMP処理を用いて除去して、絶縁体293および導電体294を形成すればよい。

40

#### 【0440】

##### <メモリデバイスの変形例>

以下では、図21A、図21B、図22、および図23を用いて、先の<メモリデバイスの構成例1>で示したものとは異なる、本発明の一態様に係るトランジスタ200、および容量デバイス292を有する半導体装置の一例について説明する。なお図21A、図21B、図22、および図23に示す半導体装置において、先の実施の形態に示した半導体装置、および<メモリデバイスの構成例1>に示した半導体装置(図20A参照。)を構成する構造と同機能を有する構造には、同符号を付記する。なお、本項目において、ト

50

ランジスタ 200、および容量デバイス 292 の構成材料については、先の実施の形態および<メモリデバイスの構成例 1>で詳細に説明した材料を用いることができる。また、図 21A、図 21B、図 22、および図 23 などでは、メモリデバイスとして、図 20A に示すメモリデバイスを用いているが、これに限られるものではない。例えば、図 20B に示すメモリデバイスなどを用いてもよい。

#### 【0441】

##### <<メモリデバイスの変形例 1>>

以下では、本発明の一態様に係るトランジスタ 200a、トランジスタ 200b、容量デバイス 292a、および容量デバイス 292b を有する半導体装置 600 の一例について図 21A を用いて説明する。

10

#### 【0442】

図 21A は、トランジスタ 200a、トランジスタ 200b、容量デバイス 292a、および容量デバイス 292b を有する半導体装置 600 のチャネル長方向の断面図である。ここで、容量デバイス 292a は、導電体 242a と、導電体 242a の上面および側面に接して設けられた絶縁体 275 と、絶縁体 275 を覆って設けられた導電体 294a と、を有する。また、容量デバイス 292b は、導電体 242b と、導電体 242b の上面および側面に接して設けられた絶縁体 275 と、絶縁体 275 を覆って設けられた導電体 294b と、を有する。導電体 294a および導電体 294b については、<メモリデバイスの構成例 1>などで説明した導電体 294 の記載を参照することができる。

#### 【0443】

半導体装置 600 は、図 21A に示すように、A3 - A4 の一点鎖線を対称軸とした線対称の構成となっている。トランジスタ 200a のソース電極またはドレイン電極の一方と、トランジスタ 200b のソース電極またはドレイン電極の一方は、導電体 242c が兼ねる構成となっている。なお、導電体 242c 上には絶縁体 275 が設けられる。また、配線として機能する導電体 246a と、トランジスタ 200a、およびトランジスタ 200b との接続もプラグとして機能する導電体 240 が、兼ねる構成となっている。このように、2つのトランジスタと、2つの容量デバイスと、配線とプラグとの接続を上述の構成とすることで、微細化または高集積化が可能な半導体装置を提供することができる。

20

#### 【0444】

トランジスタ 200a、トランジスタ 200b、容量デバイス 292a、および容量デバイス 292b のそれぞれの構成および効果については、図 1A 乃至図 1D、および図 20A に示す半導体装置の構成例を参照することができる。

30

#### 【0445】

##### <<メモリデバイスの変形例 2>>

上記においては、半導体装置の構成例としてトランジスタ 200a、トランジスタ 200b、容量デバイス 292a および容量デバイス 292b を挙げたが、本実施の形態に示す半導体装置はこれに限られるものではない。例えば、図 21B に示すように半導体装置 600 と、半導体装置 600 と同様の構成を有する半導体装置が容量部を介して接続されている構成としてもよい。本明細書では、トランジスタ 200a、トランジスタ 200b、容量デバイス 292a、および容量デバイス 292b を有する半導体装置をセルと称する。トランジスタ 200a、トランジスタ 200b、容量デバイス 292a および容量デバイス 292b の構成については、上述のトランジスタ 200a、トランジスタ 200b、容量デバイス 292a および容量デバイス 292b に係る記載を参照することができる。

40

#### 【0446】

図 21B は、トランジスタ 200a、トランジスタ 200b、容量デバイス 292a、および容量デバイス 292b を有する半導体装置 600 と、半導体装置 600 と同様の構成を有するセルが容量部を介して接続されている断面図である。

#### 【0447】

図 21B に示すように、半導体装置 600 が有する容量デバイス 292b の一方の電極として機能する導電体 294b は、半導体装置 600 と同様の構成を有する半導体装置 6

50

0 1 が有する容量デバイスの一方の電極を兼ねる構成となっている。また、図示しないが、半導体装置 6 0 0 が有する容量デバイス 2 9 2 a の一方の電極として機能する導電体 2 9 4 a が、半導体装置 6 0 0 の左側、つまり図 2 1 B において、A 1 方向に隣接する半導体装置の容量デバイスの一方の電極を兼ねている。また、半導体装置 6 0 1 の右側、つまり、図 2 1 B において、A 2 方向のセルについても同様の構成となっている。つまりセルアレイ（メモリデバイス層ともいう。）を構成することができる。この様なセルアレイの構成とすることで、隣り合うセルの間隔を小さくすることができるので、セルアレイの投影面積を小さくすることができ、高集積化が可能となる。また、図 2 1 B に示すセルアレイの構成を、マトリクス状に配置することで、マトリクス状のセルアレイを構成することができる。

10

#### 【 0 4 4 8 】

上述のように、本実施の形態に示す構成で、トランジスタ 2 0 0 a、トランジスタ 2 0 0 b、容量デバイス 2 9 2 a および容量デバイス 2 9 2 b を形成することにより、セルの面積を低減し、セルアレイを有する半導体装置の微細化または高集積化を図ることができ

#### 【 0 4 4 9 】

また、上記セルアレイを平面のみでなく積層する構成としてもよい。図 2 2 にセルアレイを n 層積層する構成の断面図を示す。図 2 2 に示すように、複数のセルアレイ（セルアレイ 6 1 0 \_ 1 乃至セルアレイ 6 1 0 \_ n ）を積層することにより、セルアレイの占有面積を増やすことなく、セルを集積して配置することができる。つまり、3 D セルアレイを構成することができる。

20

#### 【 0 4 5 0 】

##### < メモリデバイスの変形例 3 >

図 2 3 は、メモリユニット 4 7 0 がトランジスタ 2 0 0 T を有するトランジスタ層 4 1 3 と、4 層のメモリデバイス層（メモリデバイス層 4 1 5 \_ 1 乃至メモリデバイス層 4 1 5 \_ 4 ）を有する例を示す。

#### 【 0 4 5 1 】

メモリデバイス層 4 1 5 \_ 1 乃至メモリデバイス層 4 1 5 \_ 4 は、それぞれ複数のメモリデバイス 4 2 0 を有する。

30

#### 【 0 4 5 2 】

メモリデバイス 4 2 0 は、導電体 4 2 4 、および導電体 2 0 5 を介して異なるメモリデバイス層が有するメモリデバイス 4 2 0 、およびトランジスタ層 4 1 3 が有するトランジスタ 2 0 0 T と電気的に接続する。

#### 【 0 4 5 3 】

メモリユニット 4 7 0 は、絶縁体 2 1 2 、絶縁体 2 1 4 、絶縁体 2 8 2 、および絶縁体 2 8 3 により封止される（便宜的に、以下では封止構造と呼ぶ）。絶縁体 2 8 3 の周囲には絶縁体 2 7 4 が設けられる。また、絶縁体 2 7 4 、絶縁体 2 8 3 、および絶縁体 2 1 2 には導電体 4 4 0 が設けられ、素子層 4 1 1 と電気的に接続する。

#### 【 0 4 5 4 】

また、封止構造の内部には、絶縁体 2 8 0 が設けられる。絶縁体 2 8 0 は、加熱により酸素を放出する機能を有する。または、絶縁体 2 8 0 は、過剰酸素領域を有する。

40

#### 【 0 4 5 5 】

なお、絶縁体 2 1 2 、および絶縁体 2 8 3 は、水素に対するブロッキング性が高い機能を有する材料であると好適である。また、絶縁体 2 1 4 、および絶縁体 2 8 2 は、水素を捕獲、または水素を固着する機能を有する材料であると好適である。

#### 【 0 4 5 6 】

例えば、上記水素に対するブロッキング性が高い機能を有する材料は、窒化シリコン、または窒化酸化シリコンなどが挙げられる。また、上記水素を捕獲、または水素を固着する機能を有する材料は、酸化アルミニウム、酸化ハフニウム、並びにアルミニウムおよびハフニウムを含む酸化物（ハフニウムアルミネート）などが挙げられる。

50

**【 0 4 5 7 】**

なお、絶縁体 212、絶縁体 214、絶縁体 282、および絶縁体 283 に用いる材料の結晶構造については、特に限定は無いが、非晶質または結晶性を有する構造とすればよい。例えば、水素を捕獲、または水素を固着する機能を有する材料として、非晶質の酸化アルミニウム膜を用いると好適である。非晶質の酸化アルミニウムは、結晶性の高い酸化アルミニウムよりも、水素の捕獲、および固着する量が大きい場合がある。

**【 0 4 5 8 】**

また、トランジスタ層 413 とメモリデバイス層 415\_1 の間、または各メモリデバイス層の間にも、絶縁体 282、および絶縁体 214 が設けられることが好ましい。また、絶縁体 282、および絶縁体 214 の間に絶縁体 296 が設けられることが好ましい。絶縁体 296 は、絶縁体 283 と同様の材料を用いることができる。または、酸化シリコン、酸化窒化シリコンを用いることができる。または、公知の絶縁性材料を用いてもよい。

10

**【 0 4 5 9 】**

ここで、絶縁体 280 中の過剰酸素は、絶縁体 280 と接する酸化物半導体中の水素の拡散に対し、下記のようなモデルが考えられる。

**【 0 4 6 0 】**

酸化物半導体中に存在する水素は、酸化物半導体に接する絶縁体 280 を介して、他の構造体へと拡散する。当該水素は、絶縁体 280 中の過剰酸素と OH 結合を形成し、OH として絶縁体 280 中を拡散する。OH 結合を有した水素原子は、水素を捕獲、または水素を固着する機能を有する材料（代表的には、絶縁体 282）に到達した際に、絶縁体 282 中の原子（例えば、金属原子など）と結合した酸素原子と反応し、絶縁体 282 中に捕獲、または固着される。一方、OH 結合を有した過剰酸素は、過剰酸素として絶縁体 280 中に残ると推測される。つまり、当該水素の拡散において、絶縁体 280 中の過剰酸素が、橋渡しの役割を担う蓋然性が高い。

20

**【 0 4 6 1 】**

上記のモデルを満たすためには、半導体装置の作製プロセスが重要な要素の一つとなる。

**【 0 4 6 2 】**

一例として、酸化物半導体上に、過剰酸素を有する絶縁体 280 を形成し、その後、絶縁体 282 を形成する。そのあとに、加熱処理を行うことが好ましい。当該加熱処理は、具体的には、酸素を含む雰囲気、窒素を含む雰囲気、または酸素と窒素の混合雰囲気にて、350 以上、好ましくは 400 以上の温度で行う。加熱処理の時間は、1 時間以上、好ましくは 4 時間以上、さらに好ましくは 8 時間以上とする。

30

**【 0 4 6 3 】**

上記の加熱処理によって、酸化物半導体中の水素が、絶縁体 280、および絶縁体 282 を介して、外方に拡散することができる。つまり、酸化物半導体、及び当該酸化物半導体近傍に存在する水素の絶対量を低減することができる。

**【 0 4 6 4 】**

上記加熱処理のあと、絶縁体 283 を形成する。絶縁体 283 は、水素に対するプロッキング性が高い機能を有する材料であるため、外方に拡散させた水素、または外部に存在する水素を、内部、具体的には、酸化物半導体、または絶縁体 280 側に入り込むのを抑制することができる。

40

**【 0 4 6 5 】**

なお、上記の加熱処理については、絶縁体 282 を形成したあとに行う構成について、例示したが、これに限定されない。例えば、トランジスタ層 413 の形成後、またはメモリデバイス層 415\_1 乃至メモリデバイス層 415\_3 の形成後に、それぞれ上記加熱処理を行っても良い。また、上記加熱処理によって、水素を外方に拡散させる際には、トランジスタ層 413 の上方または横方向に水素が拡散される。同様に、メモリデバイス層 415\_1 乃至メモリデバイス層 415\_3 形成後に加熱処理をする場合においては、水素は上方または横方向に拡散される。

**【 0 4 6 6 】**

50

なお、上記の作製プロセスとすることで、絶縁体 212 と、絶縁体 283 と、が接着することで、上述した封止構造が形成される。

#### 【0467】

以上のように、上記の構造、及び上記の作製プロセスとすることで、水素濃度が低減された酸化物半導体を用いた半導体装置を提供することができる。従って、信頼性が良好な半導体装置を提供することができる。また、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。

#### 【0468】

以上、本実施の形態に示す構成、方法などは、本実施の形態に示す他の構成、方法、または他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。

10

#### 【0469】

##### (実施の形態3)

本実施の形態では、図 24A、図 24B および図 25A 乃至図 25H を用いて、本発明の一態様に係る、酸化物を半導体に用いたトランジスタ（以下、OSトランジスタと呼ぶ場合がある。）、および容量素子が適用されている記憶装置（以下、OSメモリ装置と呼ぶ場合がある。）について説明する。OSメモリ装置は、少なくとも容量素子と、容量素子の充放電を制御するOSトランジスタを有する記憶装置である。OSトランジスタのオフ電流は極めて小さいので、OSメモリ装置は優れた保持特性をもち、不揮発性メモリとして機能させることができる。

#### 【0470】

20

##### <記憶装置の構成例>

図 24A に OS メモリ装置の構成の一例を示す。記憶装置 1400 は、周辺回路 1411、およびメモリセルアレイ 1470 を有する。周辺回路 1411 は、行回路 1420、列回路 1430、出力回路 1440、およびコントロールロジック回路 1460 を有する。

#### 【0471】

列回路 1430 は、例えば、列デコーダ、プリチャージ回路、センスアンプ、書き込み回路等を有する。プリチャージ回路は、配線をプリチャージする機能を有する。センスアンプは、メモリセルから読み出されたデータ信号を増幅する機能を有する。なお、上記配線は、メモリセルアレイ 1470 が有するメモリセルに接続されている配線であり、詳しくは後述する。増幅されたデータ信号は、出力回路 1440 を介して、データ信号 R D A T A として記憶装置 1400 の外部に出力される。また、行回路 1420 は、例えば、行デコーダ、ワード線ドライバ回路等を有し、アクセスする行を選択することができる。

30

#### 【0472】

記憶装置 1400 には、外部から電源電圧として低電源電圧 (VSS)、周辺回路 1411 用の高電源電圧 (VDD)、メモリセルアレイ 1470 用の高電源電圧 (VIL) が供給される。また、記憶装置 1400 には、制御信号 (CE、WE、RE)、アドレス信号 ADDR、データ信号 WDATA が外部から入力される。アドレス信号 ADDR は、行デコーダおよび列デコーダに入力され、データ信号 WDATA は書き込み回路に入力される。

#### 【0473】

40

コントロールロジック回路 1460 は、外部から入力される制御信号 (CE、WE、RE) を処理して、行デコーダ、列デコーダの制御信号を生成する。制御信号 CE は、チップイネーブル信号であり、制御信号 WE は、書き込みイネーブル信号であり、制御信号 RE は、読み出しイネーブル信号である。コントロールロジック回路 1460 が処理する信号は、これに限定されるものではなく、必要に応じて、他の制御信号を入力すればよい。

#### 【0474】

メモリセルアレイ 1470 は、行列状に配置された、複数個のメモリセル MC と、複数の配線を有する。なお、メモリセルアレイ 1470 と行回路 1420 とを接続している配線の数は、メモリセル MC の構成、一列に有するメモリセル MC の数などによって決まる。また、メモリセルアレイ 1470 と列回路 1430 とを接続している配線の数は、メモ

50

リセルMCの構成、一行に有するメモリセルMCの数などによって決まる。

#### 【0475】

なお、図24Aにおいて、周辺回路1411とメモリセルアレイ1470を同一平面上に形成する例について示したが、本実施の形態はこれに限られるものではない。例えば、図24Bに示すように、周辺回路1411の一部の上に、メモリセルアレイ1470が重なるように設けられてもよい。例えば、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にしてもよい。

#### 【0476】

図25A乃至図25Hに上述のメモリセルMCに適用できるメモリセルの構成例について説明する。

10

#### 【0477】

##### [DOSRAM]

図25A乃至図25Cに、DRAMのメモリセルの回路構成例を示す。本明細書等において、1OSトランジスタ1容量素子型のメモリセルを用いたDRAMを、DOSRAM (Dynamic Oxide Semiconductor Random Access Memory)と呼ぶ場合がある。図25Aに示す、メモリセル1471は、トランジスタM1と、容量素子CAと、を有する。なお、トランジスタM1は、ゲート(トップゲートと呼ぶ場合がある。)、及びバックゲートを有する。

#### 【0478】

トランジスタM1の第1端子は、容量素子CAの第1端子と接続され、トランジスタM1の第2端子は、配線BILと接続され、トランジスタM1のゲートは、配線WOLと接続され、トランジスタM1のバックゲートは、配線BGLと接続されている。容量素子CAの第2端子は、配線CALと接続されている。

20

#### 【0479】

配線BILは、ビット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CAの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、及び読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM1のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM1のしきい値電圧を増減することができる。

30

#### 【0480】

ここで、図25Aに示すメモリセル1471は、図20に示す記憶装置に対応している。つまり、トランジスタM1はトランジスタ200に、容量素子CAは容量デバイス292に対応している。

#### 【0481】

また、メモリセルMCは、メモリセル1471に限定されず、回路構成の変更を行うことができる。例えば、メモリセルMCは、図25Bに示すメモリセル1472のように、トランジスタM1のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図25Cに示すメモリセル1473のように、シングルゲート構造のトランジスタ、つまりバックゲートを有さないトランジスタM1で構成されたメモリセルとしてもよい。

40

#### 【0482】

上記実施の形態に示す半導体装置をメモリセル1471等に用いる場合、トランジスタM1としてトランジスタ200を用い、容量素子CAとして容量素子100を用いることができる。トランジスタM1としてOSトランジスタを用いることによって、トランジスタM1のリーク電流を非常に小さくすることができる。つまり、書き込んだデータをトランジスタM1によって長時間保持することができるため、メモリセルのリフレッシュの頻度を少なくすることができる。または、メモリセルのリフレッシュ動作を不要にすることができます。また、リーク電流が非常に小さいため、メモリセル1471、メモリセル1472、メモリセル1473に対して多値データ、又はアナログデータを保持することができます。

50

きる。

#### 【0483】

また、DOSRAMにおいて、上記のように、メモリセルアレイ1470の下に重なるように、センスアンプを設ける構成にすると、ビット線を短くすることができる。これにより、ビット線容量が小さくなり、メモリセルの保持容量を低減することができる。

#### 【0484】

#### [NOSRAM]

図25D乃至図25Gに、2トランジスタ1容量素子のゲインセル型のメモリセルの回路構成例を示す。図25Dに示す、メモリセル1474は、トランジスタM2と、トランジスタM3と、容量素子CBと、を有する。なお、トランジスタM2は、トップゲート(単にゲートと呼ぶ場合がある。)、及びバックゲートを有する。本明細書等において、トランジスタM2にOSトランジスタを用いたゲインセル型のメモリセルを有する記憶装置を、NOSRAM(Nonvolatile Oxide Semiconductor RAM)と呼ぶ場合がある。

10

#### 【0485】

トランジスタM2の第1端子は、容量素子CBの第1端子と接続され、トランジスタM2の第2端子は、配線WBLと接続され、トランジスタM2のゲートは、配線WOLと接続され、トランジスタM2のバックゲートは、配線BGLと接続されている。容量素子CBの第2端子は、配線CALと接続されている。トランジスタM3の第1端子は、配線RBLと接続され、トランジスタM3の第2端子は、配線SLと接続され、トランジスタM3のゲートは、容量素子CBの第1端子と接続されている。

20

#### 【0486】

配線WBLは、書き込みビット線として機能し、配線RBLは、読み出しひット線として機能し、配線WOLは、ワード線として機能する。配線CALは、容量素子CBの第2端子に所定の電位を印加するための配線として機能する。データの書き込み時、データ保持の最中、データの読み出し時において、配線CALには、低レベル電位を印加するのが好ましい。配線BGLは、トランジスタM2のバックゲートに電位を印加するための配線として機能する。配線BGLに任意の電位を印加することによって、トランジスタM2のしきい値電圧を増減することができる。

30

#### 【0487】

ここで、図25Dに示すメモリセル1474は、図18に示す記憶装置に対応している。つまり、トランジスタM2はトランジスタ200に、容量素子CBは容量素子100に、トランジスタM3はトランジスタ300に、配線WBLは配線1003に、配線WOLは配線1004に、配線BGLは配線1006に、配線CALは配線1005に、配線RBLは配線1002に、配線SLは配線1001に対応している。

#### 【0488】

また、メモリセルMCは、メモリセル1474に限定されず、回路の構成を適宜変更することができる。例えば、メモリセルMCは、図25Eに示すメモリセル1475のように、トランジスタM2のバックゲートが、配線BGLでなく、配線WOLと接続される構成にしてもよい。また、例えば、メモリセルMCは、図25Fに示すメモリセル1476のように、シングルゲート構造のトランジスタ、つまりバックゲートを有さないトランジスタM2で構成されたメモリセルとしてもよい。また、例えば、メモリセルMCは、図25Gに示すメモリセル1477のように、配線WBLと配線RBLを一本の配線BILとしてまとめた構成であってもよい。

40

#### 【0489】

上記実施の形態に示す半導体装置をメモリセル1474等に用いる場合、トランジスタM2としてトランジスタ200を用い、トランジスタM3としてトランジスタ300を用い、容量素子CBとして容量素子100を用いることができる。トランジスタM2としてOSトランジスタを用いることによって、トランジスタM2のリーク電流を非常に小さくすることができる。これにより、書き込んだデータをトランジスタM2によって長時間保

50

持することができるため、メモリセルのリフレッシュの頻度を少なくすることができます。または、メモリセルのリフレッシュ動作を不要にすることができる。また、リーク電流が非常に小さいため、メモリセル 1474 に多値データ、又はアナログデータを保持することができる。メモリセル 1475 乃至メモリセル 1477 も同様である。

#### 【0490】

なお、トランジスタ M3 は、チャネル形成領域にシリコンを有するトランジスタ（以下、Si トランジスタと呼ぶ場合がある）であってもよい。Si トランジスタの導電型は、n チャネル型としてもよいし、p チャネル型としてもよい。Si トランジスタは、OS トランジスタよりも電界効果移動度が高くなる場合がある。よって、読み出しトランジスタとして機能するトランジスタ M3 として、Si トランジスタを用いてもよい。また、トランジスタ M3 に Si トランジスタを用いることで、トランジスタ M3 の上に積層してトランジスタ M2 を設けることができるので、メモリセルの占有面積を低減し、記憶装置の高集積化を図ることができる。10

#### 【0491】

また、トランジスタ M3 は OS トランジスタであってもよい。トランジスタ M2 およびトランジスタ M3 に OS トランジスタを用いた場合、メモリセルアレイ 1470 を n 型トランジスタのみを用いて回路を構成することができる。

#### 【0492】

また、図 25H に 3 トランジスタ 1 容量素子のゲインセル型のメモリセルの一例を示す。図 25H に示すメモリセル 1478 は、トランジスタ M4 乃至トランジスタ M6、および容量素子 CC を有する。容量素子 CC は適宜設けられる。メモリセル 1478 は、配線 BIL、配線 RWL、配線 WWL、配線 BGL、および配線 GNDL に電気的に接続されている。配線 GNDL は低レベル電位を与える配線である。なお、メモリセル 1478 を、配線 BIL に代えて、配線 RBL、配線 WBL に電気的に接続してもよい。20

#### 【0493】

トランジスタ M4 は、バックゲートを有する OS トランジスタであり、バックゲートは配線 BGL に電気的に接続されている。なお、トランジスタ M4 のバックゲートとゲートとを互いに電気的に接続してもよい。あるいは、トランジスタ M4 はバックゲートを有さなくてもよい。

#### 【0494】

なお、トランジスタ M5、トランジスタ M6 はそれぞれ、n チャネル型 Si トランジスタまたは p チャネル型 Si トランジスタでもよい。或いは、トランジスタ M4 乃至トランジスタ M6 が OS トランジスタでもよい。この場合、メモリセルアレイ 1470 を n 型トランジスタのみを用いて回路を構成することができる。30

#### 【0495】

上記実施の形態に示す半導体装置をメモリセル 1478 に用いる場合、トランジスタ M4 としてトランジスタ 200 を用い、トランジスタ M5、トランジスタ M6 としてトランジスタ 300 を用い、容量素子 CC として容量素子 100 を用いることができる。トランジスタ M4 として OS トランジスタを用いることによって、トランジスタ M4 のリーク電流を非常に小さくすることができる。40

#### 【0496】

なお、本実施の形態に示す、周辺回路 1411、メモリセルアレイ 1470 等の構成は、上記に限定されるものではない。これらの回路、および当該回路に接続される配線、回路素子等の、配置または機能は、必要に応じて、変更、削除、または追加してもよい。

#### 【0497】

一般に、コンピュータなどの半導体装置では、用途に応じて様々な記憶装置（メモリ）が用いられる。図 26 に、各種の記憶装置を階層ごとに示す。上層に位置する記憶装置ほど速いアクセス速度が求められ、下層に位置する記憶装置ほど大きな記憶容量と高い記録密度が求められる。図 26 では、最上層から順に、CPU などの演算処理装置にレジスタとして混載されるメモリ、SRAM (Static Random Access Mem  
50

ory)、DRAM(Dynamic Random Access Memory)、3D NANDメモリを示している。

#### 【0498】

CPUなどの演算処理装置にレジスタとして混載されるメモリは、演算結果の一時保存などに用いられるため、演算処理装置からのアクセス頻度が高い。よって、記憶容量よりも速い動作速度が求められる。また、レジスタは演算処理装置の設定情報などを保持する機能も有する。

#### 【0499】

SRAMは、例えばキャッシュに用いられる。キャッシュは、メインメモリに保持されている情報の一部を複製して保持する機能を有する。使用頻繁が高いデータをキャッシュに複製しておくことで、データへのアクセス速度を高めることができる。

10

#### 【0500】

DRAMは、例えばメインメモリに用いられる。メインメモリは、ストレージから読み出されたプログラムやデータを保持する機能を有する。DRAMの記録密度は、およそ0.1乃至0.3 Gbit/mm<sup>2</sup>である。

#### 【0501】

3D NANDメモリは、例えばストレージに用いられる。ストレージは、長期保存が必要なデータや、演算処理装置で使用する各種のプログラムなどを保持する機能を有する。よって、ストレージには動作速度よりも大きな記憶容量と高い記録密度が求められる。ストレージに用いられる記憶装置の記録密度は、およそ0.6乃至6.0 Gbit/m<sup>2</sup>である。

20

#### 【0502】

本発明の一態様の記憶装置は、動作速度が速く、長期間のデータ保持が可能である。本発明の一態様の記憶装置は、キャッシュが位置する階層とメインメモリが位置する階層の双方を含む境界領域901に位置する記憶装置として好適に用いることができる。また、本発明の一態様の記憶装置は、メインメモリが位置する階層とストレージが位置する階層の双方を含む境界領域902に位置する記憶装置として好適に用いることができる。

#### 【0503】

本実施の形態に示す構成は、他の実施の形態などに示す構成と適宜組み合わせて用いることができる。

30

#### 【0504】

##### (実施の形態4)

本実施の形態では、図27Aおよび図27Bを用いて、本発明の半導体装置が実装されたチップ1200の一例を示す。チップ1200には、複数の回路(システム)が実装されている。このように、複数の回路(システム)を一つのチップに集積する技術を、システムオンチップ(System on Chip: SoC)と呼ぶ場合がある。

#### 【0505】

図27Aに示すように、チップ1200は、CPU1211、GPU1212、一または複数のアナログ演算部1213、一または複数のメモリコントローラ1214、一または複数のインターフェース1215、一または複数のネットワーク回路1216等を有する。

40

#### 【0506】

チップ1200には、バンプ(図示しない)が設けられ、図27Bに示すように、プリント基板(Printed Circuit Board: PCB)1201の第1の面と接続する。また、PCB1201の第1の面の裏面には、複数のバンプ1202が設けられており、マザーボード1203と接続する。

#### 【0507】

マザーボード1203には、DRAM1221、フラッシュメモリ1222等の記憶装置が設けられていてよい。例えば、DRAM1221に先の実施の形態に示すDOSRAMを用いることができる。また、例えば、フラッシュメモリ1222に先の実施の形態

50

に示すN O S R A M を用いることができる。

#### 【 0 5 0 8 】

C P U 1 2 1 1 は、複数のC P Uコアを有することが好ましい。また、G P U 1 2 1 2 は、複数のG P Uコアを有することが好ましい。また、C P U 1 2 1 1 、およびG P U 1 2 1 2 は、それぞれ一時的にデータを格納するメモリを有していてもよい。または、C P U 1 2 1 1 、およびG P U 1 2 1 2 に共通のメモリが、チップ1 2 0 0 に設けられていてもよい。該メモリには、前述したN O S R A M や、D O S R A M を用いることができる。また、G P U 1 2 1 2 は、多数のデータの並列計算に適しており、画像処理や積和演算に用いることができる。G P U 1 2 1 2 に、本発明の酸化物半導体を用いた画像処理回路や、積和演算回路を設けることで、画像処理、および積和演算を低消費電力で実行することが可能になる。

10

#### 【 0 5 0 9 】

また、C P U 1 2 1 1 、およびG P U 1 2 1 2 が同一チップに設けられていることで、C P U 1 2 1 1 およびG P U 1 2 1 2 間の配線を短くすることができ、C P U 1 2 1 1 からG P U 1 2 1 2 へのデータ転送、C P U 1 2 1 1 、およびG P U 1 2 1 2 が有するメモリ間のデータ転送、およびG P U 1 2 1 2 での演算後に、G P U 1 2 1 2 からC P U 1 2 1 1 への演算結果の転送を高速に行うことができる。

#### 【 0 5 1 0 】

アナログ演算部1 2 1 3 はA / D (アナログ / デジタル) 変換回路、およびD / A (デジタル / アナログ) 変換回路の一、または両方を有する。また、アナログ演算部1 2 1 3 に上記積和演算回路を設けてもよい。

20

#### 【 0 5 1 1 】

メモリコントローラ1 2 1 4 は、D R A M 1 2 2 1 のコントローラとして機能する回路、およびフラッシュメモリ1 2 2 2 のインターフェースとして機能する回路を有する。

#### 【 0 5 1 2 】

インターフェース1 2 1 5 は、表示装置、スピーカー、マイクロフォン、カメラ、コントローラなどの外部接続機器とのインターフェース回路を有する。コントローラとは、マウス、キーボード、ゲーム用コントローラなどを含む。このようなインターフェースとして、U S B (U n i v e r s a l S e r i a l B u s ) 、H D M I (登録商標) ( H i g h - D e f i n i t i o n M u l t i m e d i a I n t e r f a c e ) などを用いることができる。

30

#### 【 0 5 1 3 】

ネットワーク回路1 2 1 6 は、L A N (L o c a l A r e a N e t w o r k ) などのネットワーク用の回路を有する。また、ネットワークセキュリティ用の回路を有してもよい。

#### 【 0 5 1 4 】

チップ1 2 0 0 には、上記回路(システム)を同一の製造プロセスで形成することができる。そのため、チップ1 2 0 0 に必要な回路の数が増えても、製造プロセスを増やす必要が無く、チップ1 2 0 0 を低コストで作製することができる。

40

#### 【 0 5 1 5 】

G P U 1 2 1 2 を有するチップ1 2 0 0 が設けられたP C B 1 2 0 1 、D R A M 1 2 2 1 、およびフラッシュメモリ1 2 2 2 が設けられたマザーボード1 2 0 3 は、G P U モジュール1 2 0 4 と呼ぶことができる。

#### 【 0 5 1 6 】

G P U モジュール1 2 0 4 は、S o C 技術を用いたチップ1 2 0 0 を有しているため、そのサイズを小さくすることができます。また、画像処理に優れていることから、スマートフォン、タブレット端末、ラップトップP C 、携帯型(持ち出し可能な)ゲーム機などの携帯型電子機器に用いることが好適である。また、G P U 1 2 1 2 を用いた積和演算回路により、ディープニューラルネットワーク(D N N ) 、畳み込みニューラルネットワーク(C N N ) 、再帰型ニューラルネットワーク(R N N ) 、自己符号化器、深層ボルツマン

50

マシン（D B M）、深層信念ネットワーク（D B N）などの手法を実行することができるため、チップ 1 2 0 0 を A I チップ、または G P U モジュール 1 2 0 4 を A I システムモジュールとして用いることができる。

#### 【 0 5 1 7 】

本実施の形態に示す構成は、他の実施の形態などに示す構成と適宜組み合わせて用いることができる。

#### 【 0 5 1 8 】

（実施の形態 5 ）

本実施の形態は、上記実施の形態に示す記憶装置などが組み込まれた電子部品および電子機器の一例を示す。

10

#### 【 0 5 1 9 】

< 電子部品 >

まず、記憶装置 7 2 0 が組み込まれた電子部品の例を、図 2 8 A および図 2 8 B を用いて説明を行う。

#### 【 0 5 2 0 】

図 2 8 A に電子部品 7 0 0 および電子部品 7 0 0 が実装された基板（実装基板 7 0 4 ）の斜視図を示す。図 2 8 A に示す電子部品 7 0 0 は、モールド 7 1 1 内に記憶装置 7 2 0 を有している。図 2 8 A は、電子部品 7 0 0 の内部を示すために、一部を省略している。電子部品 7 0 0 は、モールド 7 1 1 の外側にランド 7 1 2 を有する。ランド 7 1 2 は電極パッド 7 1 3 と電気的に接続され、電極パッド 7 1 3 は記憶装置 7 2 0 とワイヤ 7 1 4 によって電気的に接続されている。電子部品 7 0 0 は、例えばプリント基板 7 0 2 に実装される。このような電子部品が複数組み合わされて、それぞれがプリント基板 7 0 2 上で電気的に接続されることで実装基板 7 0 4 が完成する。

20

#### 【 0 5 2 1 】

記憶装置 7 2 0 は、駆動回路層 7 2 1 と、記憶回路層 7 2 2 と、を有する。

#### 【 0 5 2 2 】

図 2 8 B に電子部品 7 3 0 の斜視図を示す。電子部品 7 3 0 は、S i P ( S y s t e m i n p a c k a g e ) または M C M ( M u l t i C h i p M o d u l e ) の一例である。電子部品 7 3 0 は、パッケージ基板 7 3 2 ( プリント基板 ) 上にインターポーラ 7 3 1 が設けられ、インターポーラ 7 3 1 上に半導体装置 7 3 5 、および複数の記憶装置 7 2 0 が設けられている。

30

#### 【 0 5 2 3 】

電子部品 7 3 0 では、記憶装置 7 2 0 を広帯域メモリ（H B M : H i g h B a n d w i d t h M e m o r y ）として用いる例を示している。また、半導体装置 7 3 5 は、C P U 、G P U 、F P G A などの集積回路（半導体装置）を用いることができる。

#### 【 0 5 2 4 】

パッケージ基板 7 3 2 は、セラミック基板、プラスチック基板、ガラスエポキシ基板などを用いることができる。インターポーラ 7 3 1 は、シリコンインターポーラ、樹脂インターポーラなどを用いることができる。

#### 【 0 5 2 5 】

インターポーラ 7 3 1 は、複数の配線を有し、端子ピッチの異なる複数の集積回路を電気的に接続する機能を有する。複数の配線は、単層または多層で設けられる。また、インターポーラ 7 3 1 は、インターポーラ 7 3 1 上に設けられた集積回路をパッケージ基板 7 3 2 に設けられた電極と電気的に接続する機能を有する。これらのことから、インターポーラを「再配線基板」または「中間基板」と呼ぶ場合がある。また、インターポーラ 7 3 1 に貫通電極を設けて、当該貫通電極を用いて集積回路とパッケージ基板 7 3 2 を電気的に接続する場合もある。また、シリコンインターポーラでは、貫通電極として、T S V ( T h r o u g h S i l i c o n V i a ) を用いることも出来る。

40

#### 【 0 5 2 6 】

インターポーラ 7 3 1 としてシリコンインターポーラを用いることが好ましい。シリコ

50

ンインターポーラでは能動素子を設ける必要が無いため、集積回路よりも低コストで作製することができる。一方で、シリコンインターポーラの配線形成は半導体プロセスで行なうことができるため、樹脂インターポーラでは難しい微細配線の形成が容易である。

#### 【0527】

HBMでは、広いメモリバンド幅を実現するために多くの配線を接続する必要がある。このため、HBMを実装するインターポーラには、微細かつ高密度の配線形成が求められる。よって、HBMを実装するインターポーラには、シリコンインターポーラを用いることが好ましい。

#### 【0528】

また、シリコンインターポーラを用いたSiPやMCMなどでは、集積回路とインターポーラ間の膨張係数の違いによる信頼性の低下が生じにくい。また、シリコンインターポーラは表面の平坦性が高いため、シリコンインターポーラ上に設ける集積回路とシリコンインターポーラ間の接続不良が生じにくい。特に、インターポーラ上に複数の集積回路を横に並べて配置する2.5Dパッケージ(2.5次元実装)では、シリコンインターポーラを用いることが好ましい。

10

#### 【0529】

また、電子部品730と重ねてヒートシンク(放熱板)を設けてもよい。ヒートシンクを設ける場合は、インターポーラ731上に設ける集積回路の高さを揃えることが好ましい。例えば、本実施の形態に示す電子部品730では、記憶装置720と半導体装置735の高さを揃えることが好ましい。

20

#### 【0530】

電子部品730を他の基板に実装するため、パッケージ基板732の底部に電極733を設けてもよい。図28Bでは、電極733を半田ボールで形成する例を示している。パッケージ基板732の底部に半田ボールをマトリクス状に設けることで、BGA(Ball Grid Array)実装を実現できる。また、電極733を導電性のピンで形成してもよい。パッケージ基板732の底部に導電性のピンをマトリクス状に設けることで、PGA(Pin Grid Array)実装を実現できる。

#### 【0531】

電子部品730は、BGAおよびPGAに限らず様々な実装方法を用いて他の基板に実装することができる。例えば、SPGA(Staggered Pin Grid Array)、LGA(Land Grid Array)、QFP(Quad Flat Package)、QFJ(Quad Flat J-leaded package)、またはQFN(Quad Flat Non-leaded package)などの実装方法を用いることができる。

30

#### 【0532】

本実施の形態は、他の実施の形態などに記載した構成と適宜組み合わせて実施することが可能である。

#### 【0533】

##### (実施の形態6)

本実施の形態では、先の実施の形態に示す半導体装置を用いた記憶装置の応用例について説明する。先の実施の形態に示す半導体装置は、例えば、各種電子機器(例えば、情報端末、コンピュータ、スマートフォン、電子書籍端末、デジタルカメラ(ビデオカメラも含む)、録画再生装置、ナビゲーションシステムなど)の記憶装置に適用できる。なお、ここで、コンピュータとは、タブレット型のコンピュータ、ノート型のコンピュータ、デスクトップ型のコンピュータの他、サーバシステムのような大型のコンピュータを含むものである。または、先の実施の形態に示す半導体装置は、メモリカード(例えば、SDカード)、USBメモリ、SSD(ソリッド・ステート・ドライブ)等の各種のリムーバブル記憶装置に適用される。図29A乃至図29Eにリムーバブル記憶装置の幾つかの構成例を模式的に示す。例えば、先の実施の形態に示す半導体装置は、パッケージングされたメモリチップに加工され、様々なストレージ装置、リムーバブルメモリに用いられる。

40

50

**【 0 5 3 4 】**

図29AはUSBメモリの模式図である。USBメモリ1100は、筐体1101、キヤップ1102、USBコネクタ1103および基板1104を有する。基板1104は、筐体1101に収納されている。例えば、基板1104には、メモリチップ1105、コントローラチップ1106が取り付けられている。メモリチップ1105などに先の実施の形態に示す半導体装置を組み込むことができる。

**【 0 5 3 5 】**

図29BはSDカードの外観の模式図であり、図29Cは、SDカードの内部構造の模式図である。SDカード1110は、筐体1111、コネクタ1112および基板1113を有する。基板1113は筐体1111に収納されている。例えば、基板1113には、メモリチップ1114、コントローラチップ1115が取り付けられている。基板1113の裏面側にもメモリチップ1114を設けることで、SDカード1110の容量を増やすことができる。また、無線通信機能を備えた無線チップを基板1113に設けてもよい。これによって、ホスト装置とSDカード1110間の無線通信によって、メモリチップ1114のデータの読み出し、書き込みが可能となる。メモリチップ1114などに先の実施の形態に示す半導体装置を組み込むことができる。

10

**【 0 5 3 6 】**

図29DはSSDの外観の模式図であり、図29Eは、SSDの内部構造の模式図である。SSD1150は、筐体1151、コネクタ1152および基板1153を有する。基板1153は筐体1151に収納されている。例えば、基板1153には、メモリチップ1154、メモリチップ1155、コントローラチップ1156が取り付けられている。メモリチップ1155はコントローラチップ1156のワークメモリであり、例えばDRAMチップを用いればよい。基板1153の裏面側にもメモリチップ1154を設けることで、SSD1150の容量を増やすことができる。メモリチップ1154などに先の実施の形態に示す半導体装置を組み込むことができる。

20

**【 0 5 3 7 】**

本実施の形態は、他の実施の形態などに記載した構成と適宜組み合わせて実施することが可能である。

**【 0 5 3 8 】****( 実施の形態 7 )**

30

本発明の一態様に係る半導体装置は、CPUやGPUなどのプロセッサ、またはチップに用いることができる。図30A乃至図30Hに、本発明の一態様に係るCPUやGPUなどのプロセッサ、またはチップを備えた電子機器の具体例を示す。

**【 0 5 3 9 】****< 電子機器・システム >**

本発明の一態様に係るGPUまたはチップは、様々な電子機器に搭載することができる。電子機器の例としては、例えば、テレビジョン装置、デスクトップ型またはノート型の情報端末用などのモニタ、デジタルサイネージ(Digital Signage:電子看板)、パチンコ機などの大型ゲーム機、などの比較的大きな画面を備える電子機器の他、デジタルカメラ、デジタルビデオカメラ、デジタルフォトフレーム、電子ブックリーダー、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、などが挙げられる。また、本発明の一態様に係るGPUまたはチップを電子機器に設けることにより、電子機器に人工知能を搭載することができる。

40

**【 0 5 4 0 】**

本発明の一態様の電子機器は、アンテナを有していてもよい。アンテナで信号を受信することで、表示部で映像や情報等の表示を行うことができる。また、電子機器がアンテナ及び二次電池を有する場合、アンテナを、非接触電力伝送に用いてもよい。

**【 0 5 4 1 】**

本発明の一態様の電子機器は、センサ(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力

50

、放射線、流量、湿度、傾度、振動、においてまたは赤外線を測定する機能を含むもの）を有していてもよい。

#### 【0542】

本発明の一態様の電子機器は、様々な機能を有することができる。例えば、様々な情報（静止画、動画、テキスト画像など）を表示部に表示する機能、タッチパネル機能、カレンダー、日付または時刻などを表示する機能、様々なソフトウェア（プログラム）を実行する機能、無線通信機能、記録媒体に記録されているプログラムまたはデータを読み出す機能等を有することができる。図30A乃至図30Hに、電子機器の例を示す。

#### 【0543】

##### [情報端末]

10

図30Aには、情報端末の一種である携帯電話（スマートフォン）が図示されている。情報端末5100は、筐体5101と、表示部5102と、を有しており、入力用インターフェースとして、タッチパネルが表示部5102に備えられ、ボタンが筐体5101に備えられている。

#### 【0544】

情報端末5100は、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、会話を認識してその会話内容を表示部5102に表示するアプリケーション、表示部5102に備えるタッチパネルに対してユーザが入力した文字、図形などを認識して、表示部5102に表示するアプリケーション、指紋や声紋などの生体認証を行うアプリケーションなどが挙げられる。

20

#### 【0545】

図30Bには、ノート型情報端末5200が図示されている。ノート型情報端末5200は、情報端末の本体5201と、表示部5202と、キーボード5203と、を有する。

#### 【0546】

ノート型情報端末5200は、先述した情報端末5100と同様に、本発明の一態様のチップを適用することで、人工知能を利用したアプリケーションを実行することができる。人工知能を利用したアプリケーションとしては、例えば、設計支援ソフトウェア、文章添削ソフトウェア、献立自動生成ソフトウェアなどが挙げられる。また、ノート型情報端末5200を用いることで、新規の人工知能の開発を行うことができる。

30

#### 【0547】

なお、上述では、電子機器としてスマートフォン、およびノート型情報端末を例として、それぞれ図30A、図30Bに図示したが、スマートフォン、およびノート型情報端末以外の情報端末を適用することができる。スマートフォン、およびノート型情報端末以外の情報端末としては、例えば、PDA（Personal Digital Assistant）、デスクトップ型情報端末、ワークステーションなどが挙げられる。

#### 【0548】

##### [ゲーム機]

図30Cは、ゲーム機の一例である携帯ゲーム機5300を示している。携帯ゲーム機5300は、筐体5301、筐体5302、筐体5303、表示部5304、接続部5305、操作キー5306等を有する。筐体5302、および筐体5303は、筐体5301から取り外すことが可能である。筐体5301に設けられている接続部5305を別の筐体（図示せず）に取り付けることで、表示部5304に出力される映像を、別の映像機器（図示せず）に出力することができる。このとき、筐体5302、および筐体5303は、それぞれ操作部として機能することができる。これにより、複数のプレイヤーが同時にゲームを行うことができる。筐体5301、筐体5302、および筐体5303の基板に設けられているチップなどに先の実施の形態に示すチップを組み込むことができる。

40

#### 【0549】

また、図30Dは、ゲーム機の一例である据え置き型ゲーム機5400を示している。据え置き型ゲーム機5400には、無線または有線でコントローラ5402が接続されて

50

いる。

**【 0 5 5 0 】**

携帯ゲーム機 5300、据え置き型ゲーム機 5400などのゲーム機に本発明の一態様の G P U またはチップを適用することによって、低消費電力のゲーム機を実現することができる。また、低消費電力により、回路からの発熱を低減することができるため、発熱によるその回路自体、周辺回路、およびモジュールへの影響を少なくすることができる。

**【 0 5 5 1 】**

更に、携帯ゲーム機 5300 に本発明の一態様の G P U またはチップを適用することによって、人工知能を有する携帯ゲーム機 5300 を実現することができる。

**【 0 5 5 2 】**

本来、ゲームの進行、ゲーム上に登場する生物の言動、ゲーム上で発生する現象などの表現は、そのゲームが有するプログラムによって定められているが、携帯ゲーム機 5300 に人工知能を適用することにより、ゲームのプログラムに限定されない表現が可能になる。例えば、プレイヤーが問い合わせる内容、ゲームの進行状況、時刻、ゲーム上に登場する人物の言動が変化するといった表現が可能となる。

**【 0 5 5 3 】**

また、携帯ゲーム機 5300 で複数のプレイヤーが必要なゲームを行う場合、人工知能によって擬人的にゲームプレイヤーを構成することができるため、対戦相手を人工知能によるゲームプレイヤーとすることによって、1人でもゲームを行うことができる。

**【 0 5 5 4 】**

図 30 C、図 30 D では、ゲーム機の一例として携帯ゲーム機、および据え置き型ゲーム機を図示しているが、本発明の一態様の G P U またはチップを適用するゲーム機はこれに限定されない。本発明の一態様の G P U またはチップを適用するゲーム機としては、例えば、娯楽施設（ゲームセンター、遊園地など）に設置されるアーケードゲーム機、スポーツ施設に設置されるバッティング練習用の投球マシンなどが挙げられる。

**【 0 5 5 5 】**

**[ 大型コンピュータ ]**

本発明の一態様の G P U またはチップは、大型コンピュータに適用することができる。

**【 0 5 5 6 】**

図 30 E は、大型コンピュータの一例である、スーパーコンピュータ 5500 を示す図である。図 30 F は、スーパーコンピュータ 5500 が有するラックマウント型の計算機 5502 を示す図である。

**【 0 5 5 7 】**

スーパーコンピュータ 5500 は、ラック 5501 と、複数のラックマウント型の計算機 5502 と、を有する。なお、複数の計算機 5502 は、ラック 5501 に格納されている。また、計算機 5502 には、複数の基板 5504 が設けられ、当該基板上に上記実施の形態で説明した G P U またはチップを搭載することができる。

**【 0 5 5 8 】**

スーパーコンピュータ 5500 は、主に科学技術計算に利用される大型コンピュータである。科学技術計算では、膨大な演算を高速に処理する必要があるため、消費電力が高く、チップの発熱が大きい。スーパーコンピュータ 5500 に本発明の一態様の G P U またはチップを適用することによって、低消費電力のスーパーコンピュータを実現することができる。また、低消費電力により、回路からの発熱を低減することができるため、発熱によるその回路自体、周辺回路、およびモジュールへの影響を少なくすることができる。

**【 0 5 5 9 】**

図 30 E、図 30 F では、大型コンピュータの一例としてスーパーコンピュータを図示しているが、本発明の一態様の G P U またはチップを適用する大型コンピュータはこれに限定されない。本発明の一態様の G P U またはチップを適用する大型コンピュータとしては、例えば、サービスを提供するコンピュータ（サーバー）、大型汎用コンピュータ（メインフレーム）などが挙げられる。

10

20

30

40

50

**【 0 5 6 0 】****[ 移動体 ]**

本発明の一態様の G P U またはチップは、移動体である自動車、および自動車の運転席周辺に適用することができる。

**【 0 5 6 1 】**

図 3 0 G は、移動体の一例である自動車の室内におけるフロントガラス周辺を示す図である。図 3 0 G では、ダッシュボードに取り付けられた表示パネル 5 7 0 1、表示パネル 5 7 0 2、表示パネル 5 7 0 3 の他、ピラーに取り付けられた表示パネル 5 7 0 4 を図示している。

**【 0 5 6 2 】**

表示パネル 5 7 0 1 乃至表示パネル 5 7 0 3 は、スピードメーターやタコメーター、走行距離、燃料計、ギア状態、エアコンの設定などを表示することで、その他様々な情報を提供することができる。また、表示パネルに表示される表示項目やレイアウトなどは、ユーザの好みに合わせて適宜変更することができ、デザイン性を高めることが可能である。表示パネル 5 7 0 1 乃至表示パネル 5 7 0 3 は、照明装置として用いることも可能である。

10

**【 0 5 6 3 】**

表示パネル 5 7 0 4 には、自動車に設けられた撮像装置（図示しない。）からの映像を映し出すことによって、ピラーで遮られた視界（死角）を補完することができる。すなわち、自動車の外側に設けられた撮像装置からの画像を表示することによって、死角を補い、安全性を高めることができる。また、見えない部分を補完する映像を映すことによって、より自然に違和感なく安全確認を行うことができる。表示パネル 5 7 0 4 は、照明装置として用いることもできる。

20

**【 0 5 6 4 】**

本発明の一態様の G P U またはチップは人工知能の構成要素として適用できるため、例えば、当該チップを自動車の自動運転システムに用いることができる。また、当該チップを道路案内、危険予測などを行うシステムに用いることができる。表示パネル 5 7 0 1 乃至表示パネル 5 7 0 4 には、道路案内、危険予測などの情報を表示する構成としてもよい。

**【 0 5 6 5 】**

なお、上述では、移動体の一例として自動車について説明しているが、移動体は自動車に限定されない。例えば、移動体としては、電車、モノレール、船、飛行体（ヘリコプター、無人航空機（ドローン）、飛行機、ロケット）なども挙げることができ、これらの移動体に本発明の一態様のチップを適用して、人工知能を利用したシステムを付与することができる。

30

**【 0 5 6 6 】****[ 電化製品 ]**

図 3 0 H は、電化製品の一例である電気冷凍冷蔵庫 5 8 0 0 を示している。電気冷凍冷蔵庫 5 8 0 0 は、筐体 5 8 0 1、冷蔵室用扉 5 8 0 2、冷凍室用扉 5 8 0 3 等を有する。

**【 0 5 6 7 】**

電気冷凍冷蔵庫 5 8 0 0 に本発明の一態様のチップを適用することによって、人工知能を有する電気冷凍冷蔵庫 5 8 0 0 を実現することができる。人工知能を利用することによって電気冷凍冷蔵庫 5 8 0 0 は、電気冷凍冷蔵庫 5 8 0 0 に保存されている食材、その食材の消費期限などを基に献立を自動生成する機能や、電気冷凍冷蔵庫 5 8 0 0 に保存されている食材に合わせた温度に自動的に調節する機能などを有することができる。

40

**【 0 5 6 8 】**

電化製品の一例として電気冷凍冷蔵庫について説明したが、その他の電化製品としては、例えば、掃除機、電子レンジ、電子オーブン、炊飯器、湯沸かし器、IH 調理器、ウォーターサーバー、エアーコンディショナーを含む冷暖房器具、洗濯機、乾燥機、オーディオビジュアル機器などが挙げられる。

**【 0 5 6 9 】**

本実施の形態で説明した電子機器、その電子機器の機能、人工知能の応用例、その効果

50

などは、他の電子機器の記載と適宜組み合わせることができる。

### 【0570】

本実施の形態は、他の実施の形態などに記載した構成と適宜組み合わせて実施することができる。

### 【符号の説明】

#### 【0571】

: 100 : 容量素子、110 : 導電体、112 : 導電体、115 : 導電体、120 : 導電体、125 : 導電体、130 : 絶縁体、140 : 導電体、142 : 絶縁体、145 : 絶縁体、150 : 絶縁体、152 : 絶縁体、153 : 導電体、154 : 絶縁体、156 : 絶縁体、200 : ドラッグ・スイッチ、200\_n : ドラッグ・スイッチ、200\_1 : ドラッグ・スイッチ、200\_a : ドラッグ・スイッチ、200\_b : ドラッグ・スイッチ、200\_T : ドラッグ・スイッチ、205 : 導電体、205\_a : 導電体、205\_b : 導電体、205\_c : 導電体、210 : 絶縁体、212 : 絶縁体、214 : 絶縁体、216 : 絶縁体、217 : 絶縁体、218 : 導電体、222 : 絶縁体、224 : 絶縁体、230 : 酸化物、230\_a : 酸化物、230\_A : 酸化膜、230\_b : 酸化物、230\_B : 酸化膜、230\_c : 酸化物、230\_d : 酸化物、236 : 領域、237\_a : 領域、237\_b : 領域、238\_a : 領域、238\_b : 領域、240 : 導電体、240\_a : 導電体、240\_b : 導電体、241 : 絶縁体、241\_a : 絶縁体、241\_b : 絶縁体、242\_a : 導電体、242\_A : 導電膜、242\_b : 導電体、242\_B : 導電層、242\_c : 導電体、243\_a : 酸化物、243\_b : 酸化物、245\_A : 絶縁膜、245\_B : 絶縁層、246\_a : 導電体、246\_b : 導電体、250 : 絶縁体、250\_a : 絶縁体、250\_A : 絶縁膜、250\_b : 絶縁体、250\_B : 絶縁膜、260 : 導電体、260\_a : 導電膜、260\_b : 導電体、260\_B : 導電膜、265 : 封止部、265\_a : 封止部、265\_b : 封止部、271\_a : 絶縁体、271\_b : 絶縁体、272\_a : 酸化物、272\_b : 酸化物、274 : 絶縁体、275 : 絶縁体、275\_a : 絶縁体、275\_b : 絶縁体、280 : 絶縁体、282 : 絶縁体、283 : 絶縁体、284 : 絶縁体、286 : 絶縁体、290 : メモリデバイス、290\_A : 導電膜、290\_B : 導電層、292 : 容量デバイス、292\_a : 容量デバイス、292\_b : 容量デバイス、293 : 絶縁体、294 : 導電体、294\_a : 導電体、294\_b : 導電体、296 : 絶縁体、300 : ドラッグ・スイッチ、311 : 基板、313 : 半導体領域、314\_a : 低抵抗領域、314\_b : 低抵抗領域、315 : 絶縁体、316 : 導電体、320 : 絶縁体、322 : 絶縁体、324 : 絶縁体、326 : 絶縁体、328 : 導電体、330 : 導電体、350 : 絶縁体、352 : 絶縁体、354 : 絶縁体、356 : 導電体、411 : 素子層、413 : ドラッグ・スイッチ層、415\_1 : メモリデバイス層、415\_3 : メモリデバイス層、415\_4 : メモリデバイス層、420 : メモリデバイス、424 : 導電体、440 : 導電体、470 : メモリユニット、600 : 半導体装置、601 : 半導体装置、610\_n : セルアレイ、610\_1 : セルアレイ、700 : 電子部品、702 : プリント基板、704 : 実装基板、711 : モールド、712 : ランド、713 : 電極パッド、714 : ワイヤ、720 : 記憶装置、721 : 駆動回路層、722 : 記憶回路層、730 : 電子部品、731 : インターポーラ、732 : パッケージ基板、733 : 電極、735 : 半導体装置、901 : 境界領域、902 : 境界領域、1001 : 配線、1002 : 配線、1003 : 配線、1004 : 配線、1005 : 配線、1006 : 配線、1100 : USBメモリ、1101 : 筐体、1102 : キャップ、1103 : USBコネクタ、1104 : 基板、1105 : メモリチップ、1106 : コントローラチップ、1110 : SDカード、1111 : 筐体、1112 : コネクタ、1113 : 基板、1114 : メモリチップ、1115 : コントローラチップ、1150 : SSD、1151 : 筐体、1152 : コネクタ、1153 : 基板、1154 : メモリチップ、1155 : メモリチップ、1156 : コントローラチップ、1200 : チップ、1201 : PCB、1202 : バンプ、1203 : マザーボード、1204 : GPUモジュール、1211 : CPU、1212 : GPU、1213 : アナログ演算部、1214 : メモリコントローラ、1215 : インターフェース、1216 : ネットワーク回路、1221 : DRAM、1222 : フラッシュメモリ、1400 : 記憶装置、14

10  
20  
30  
40  
50

11 : 周辺回路、1420 : 行回路、1430 : 列回路、1440 : 出力回路、1460 : コントロールロジック回路、1470 : メモリセルアレイ、1471 : メモリセル、1472 : メモリセル、1473 : メモリセル、1474 : メモリセル、1475 : メモリセル、1476 : メモリセル、1477 : メモリセル、1478 : メモリセル、5100 : 情報端末、5101 : 筐体、5102 : 表示部、5200 : ノート型情報端末、5201 : 本体、5202 : 表示部、5203 : キーボード、5300 : 携帯ゲーム機、5301 : 筐体、5302 : 筐体、5303 : 筐体、5304 : 表示部、5305 : 接続部、5306 : 操作キー、5400 : 据え置き型ゲーム機、5402 : コントローラ、5500 : スーパーコンピュータ、5501 : ラック、5502 : 計算機、5504 : 基板、5701 : 表示パネル、5702 : 表示パネル、5703 : 表示パネル、5704 : 表示パネル、5800 : 電気冷凍冷蔵庫、5801 : 筐体、5802 : 冷蔵室用扉、5803 : 冷凍室用扉

【図面】

【図1A】

図1A



【図1B】

図1B



10

20

30

40

50

【図1C】



【図1D】



【 2 】



【 図 3 】



10

20

30

40

50

【図 4 A】

図4A

| 中間状態<br>新しい境界領域                                                                 |                      |                                  |
|---------------------------------------------------------------------------------|----------------------|----------------------------------|
| Amorphous<br>(無定形)                                                              | Crystalline<br>(結晶性) | Crystal<br>(結晶)                  |
| •completely<br>amorphous<br><br>excluding<br>single crystal<br>and poly crystal | •CAAC<br>•nc<br>•CAC | •single crystal<br>•poly crystal |

【図 4 B】

図4B



10

【図 4 C】

図4C



【図 5 A】

図5A



20

30

40

50

【図 5 B】

図5B



【図 5 C】

図5C



10

20

30

40

【図 5 D】

図5D



【図 6 A】

図6A



50

【図 6 B】

図6B



【図 6 C】

図6C



【図 6 D】

図6D



【図 7 A】

図7A



10

20

30

40

50

【図 7 B】

図7B



【図 7 C】

図7C



10

20

30

40

【図 7 D】

図7D



【図 8 A】

図8A



50

【図 8 B】

図8B



【図 8 C】

図8C



【図 8 D】

図8D



【図 9 A】

図9A



【図 9 B】

図9B



【図 9 C】

図9C



【図 9 D】

図9D



【図 10 A】

図10A



【図 10B】

図10B



【図 10C】

図10C



10

20

30

40

【図 10D】

図10D



【図 11A】

図11A



50

【図 11B】

図11B



【図 11C】

図11C



10

20

30

40

【図 11D】

図11D



【図 12A】

図12A



50

【図12B】

図12B



【図12C】

図12C



10

20

30

40

【図12D】

図12D



【図13A】

図13A



50

【図 13B】

図13B



【図 13C】

図13C



10

20

30

40

【図 13D】

図13D



【図 14A】

図14A



50

【図 14 B】

図14B



【図 14 C】

図14C



10

20

30

40

【図 14 D】

図14D



【図 15 A】

図15A



50

【図 15 B】

## 図15B



【図 15 C】

## 図15C



10

20

30

40

【図 15 D】

## 図15D



【図 16 A】

## 図16A



50

【図 16 B】

図16B



【図 16 C】

図16C



10

20

30

【図 16 D】

図16D



【図 17 A】



40

50

【図17B】



〔 19 〕



【図18】

18



【図20A】

20A



【 図 2 0 B 】

【図21A】



21A



【 図 2 1 B 】

【 図 2 2 】



【図 2 3】



図23

【図 2 4 A】



10

20

【図 2 4 B】



図24B

【図 2 5 A】

~~25A~~

1471



30

40

50

【図 25B】

**図25B**1472

【図 25C】

**図25C**1473

10

【図 25D】

**図25D**1474

【図 25E】

**図25E**1475

30

40

50

【図 25 F】

**図25F**

1476



【図 25 G】

**図25G**

1477



10

【図 25 H】

**図25H**

1478



【図 26】

**図26**

20



30

40

50

【図 27 A】

図27A



【図 27 B】

図27B



10

【図 28 A】

図28A



【図 28 B】

図28B



20

30

40

50

【図 29 A】

## 図29A



【図 29 B】

## 図29B



10

20

30

40

【図 29 C】

## 図29C

1110

【図 29 D】

## 図29D



50

【図 29 E】

**図29E**

【図 30 A】

**図30A**5100

10

20

【図 30 B】

**図30B**5200

【図 30 C】

**図30C**5300

30

40

50

【図30D】

## 図30D



【図30E】

## 図30E



10

【図30F】

## 図30F



20

【図30G】

## 図30G



30

40

50

【図 30H】

30H

5800



10

20

30

40

50

---

フロントページの続き

## (51)国際特許分類

H 10 B 12/00 (2023.01)

H 10 B 41/70 (2023.01)

F I

|        |       |         |
|--------|-------|---------|
| H 01 L | 29/78 | 6 1 6 V |
| H 01 L | 29/78 | 6 1 7 T |
| H 01 L | 29/78 | 6 1 7 U |
| H 01 L | 29/78 | 6 1 8 C |
| H 01 L | 29/78 | 6 1 8 E |
| H 01 L | 29/78 | 6 1 8 F |
| H 01 L | 29/78 | 6 1 9 A |
| H 10 B | 12/00 | 6 2 1 C |
| H 10 B | 12/00 | 6 2 1 Z |
| H 10 B | 12/00 | 6 7 1 C |
| H 10 B | 12/00 | 6 7 1 Z |
| H 10 B | 12/00 | 8 0 1   |
| H 10 B | 41/70 |         |

(72)発明者 馬場 晴之

神奈川県厚木市長谷 398 番地 株式会社半導体エネルギー研究所内

(72)発明者 山崎 舜平

神奈川県厚木市長谷 398 番地 株式会社半導体エネルギー研究所内

審査官 岩本 勉

(56)参考文献 国際公開第 2016 / 166635 (WO, A1)

特開 2010 - 114432 (JP, A)

特開 2017 - 045989 (JP, A)

(58)調査した分野 (Int.Cl., DB名)

|        |           |
|--------|-----------|
| H 01 L | 29 / 786  |
| H 01 L | 21 / 336  |
| H 01 L | 21 / 8234 |
| H 01 L | 27 / 088  |
| H 10 B | 12 / 00   |
| H 10 B | 41 / 70   |