

【公報種別】特許法第17条の2の規定による補正の掲載

【部門区分】第7部門第2区分

【発行日】平成16年11月25日(2004.11.25)

【公開番号】特開2003-92402(P2003-92402A)

【公開日】平成15年3月28日(2003.3.28)

【出願番号】特願2001-283974(P2001-283974)

【国際特許分類第7版】

H 01 L 29/78

【F I】

H 01 L 29/78 301X

H 01 L 29/78 652L

【手続補正書】

【提出日】平成15年12月4日(2003.12.4)

【手続補正1】

【補正対象書類名】明細書

【補正対象項目名】特許請求の範囲

【補正方法】変更

【補正の内容】

【特許請求の範囲】

【請求項1】

第1導電型の第1半導体領域と、

前記第1半導体領域の表面に、互いに離隔するようにして選択的に設けられた第2導電型の第2、第3半導体領域と、

前記第1半導体領域上に、前記第2、第3半導体領域間に渡って、ゲート絶縁膜を介在して設けられたゲート電極と、

前記第2、第3半導体領域上にそれぞれ設けられた第1、第2電極と、

前記ゲート電極の上面及び側面を取り囲むようにして設けられた絶縁膜と、

前記絶縁膜を介在して前記ゲート電極上に設けられ、前記第2電極と同電位、または前記第1、第2電極の間の一定電位を有する第1導電膜と、

前記第2電極及び前記第1導電膜上に設けられた層間絶縁膜と、

少なくとも前記ゲート電極直上の前記層間絶縁膜上に設けられ、前記第1電極に電気的に接続された配線層と

を具備し、前記ゲート電極の少なくとも一部領域上において、該ゲート電極の少なくとも一部、前記第1導電膜の少なくとも一部、及び前記配線層の一部は、前記第1半導体領域の表面に対して垂直な方向でオーバーラップすることを特徴とする半導体装置。

【請求項2】

前記第1導電膜は、前記第2電極の一部である

ことを特徴とする請求項1記載の半導体装置。

【請求項3】

前記絶縁膜と前記第1電極との間に設けられ、前記第2半導体領域及び前記第1電極と電気的に分離された第2導電膜を更に備え、該第2導電膜は、前記第2電極と同電位、または前記第1、第2電極の間の一定電位を有する

ことを特徴とする請求項1または2記載の半導体装置。

【請求項4】

前記第2導電膜は、前記第2電極の一部である

ことを特徴とする請求項3記載の半導体装置。

【請求項5】

前記第2導電膜の材質は、前記ゲート電極と同一である

ことを特徴とする請求項 3 または 4 記載の半導体装置。

【請求項 6】

前記絶縁膜は前記第 2 半導体領域上にも設けられ、前記第 1 電極は、該第 2 半導体領域上の該絶縁膜の表面から該第 2 半導体領域に達する第 1 コンタクトホールを埋め込むようにして設けられている

ことを特徴とする請求項 1 乃至 5 いずれか 1 項記載の半導体装置。

【請求項 7】

前記第 1 電極は前記配線層の一部であり、前記層間絶縁膜の表面から前記第 2 半導体領域に達するようにして設けられた第 2 コンタクトホールを介して前記第 2 半導体領域に接続される

ことを特徴とする請求項 1 乃至 5 いずれか 1 項記載の半導体装置。

【請求項 8】

前記絶縁膜は前記第 2 半導体領域上にも設けられ、前記第 2 コンタクトホールは該第 2 半導体領域上の該絶縁膜を貫通するようにして設けられている

ことを特徴とする請求項 7 記載の半導体装置。

【請求項 9】

前記第 1 電極の材質は、前記配線層と異なる

ことを特徴とする請求項 1 乃至 6 いずれか 1 項記載の半導体装置。

【請求項 10】

前記第 1 半導体領域表面内における、前記第 2 、第 3 半導体領域間に設けられた第 1 導電型の第 4 半導体領域を更に備える

ことを特徴とする請求項 1 乃至 9 いずれか 1 項記載の半導体装置。

【請求項 11】

前記第 1 半導体領域表面内に、前記第 3 半導体領域及び前記第 2 電極と接するようにして設けられ、前記第 4 半導体領域よりも高不純物濃度の第 1 導電型の第 5 半導体領域と、前記第 1 半導体領域の裏面に設けられ、該第 1 半導体領域よりも高不純物濃度の第 1 導電型の第 6 半導体領域と、

前記第 5 、第 6 半導体領域を接続するようにして前記第 1 、第 4 半導体領域内に設けられ、該第 1 半導体領域よりも高不純物濃度の第 1 導電型の第 7 半導体領域と、

前記第 6 半導体領域裏面に設けられた第 3 電極と

を更に具備する

ことを特徴とする請求項 10 記載の半導体装置。

【請求項 12】

第 1 導電型の半導体領域と、

前記半導体領域の表面に、互いに離隔するようにして選択的に設けられた第 2 導電型のソース、ドレイン領域と、

前記半導体領域上に、前記ソース、ドレイン領域間に渡って、ゲート絶縁膜を介在して設けられたゲート電極と、

前記ゲート電極の上面及び側面を取り囲むようにして設けられた絶縁膜と、

前記ドレイン領域上に設けられたドレイン電極と、

前記ソース領域上から前記絶縁膜上に沿って設けられ、且つ前記ドレイン電極と電気的に分離され、前記絶縁膜を介在して前記ゲート電極の少なくとも一部領域上に位置するソース電極と、

前記ソース電極及び前記絶縁膜を被覆するようにして設けられた層間絶縁膜と、

少なくとも前記ゲート電極直上の前記層間絶縁膜上に設けられ、前記ドレイン電極に電気的に接続されたドレイン配線層と

を具備し、前記ゲート電極の少なくとも一部領域上において、該ゲート電極の少なくとも一部、前記ソース電極の一部、及び前記ドレイン配線層の一部は、前記半導体領域の表面に対して垂直な方向でオーバーラップすることを特徴とする半導体装置。

【請求項 13】

前記第3半導体領域へ与えられる電位は、前記第2電極、前記第5乃至第7半導体領域、及び前記第3電極を介して、前記第1半導体領域の裏面側から印加されることを特徴とする請求項11記載の半導体装置。

**【請求項14】**

前記ゲート電極へ与えられる電位は、前記第1半導体領域の表面側から印加され、

前記第2半導体領域へ与えられる電位は、前記第1電極及び前記配線層を介して、前記第1半導体領域の表面側から印加されることを特徴とする請求項1乃至11、13のいずれか1項記載の半導体装置。

**【手続補正2】**

**【補正対象書類名】**明細書

**【補正対象項目名】**0009

**【補正方法】**変更

**【補正の内容】**

**【0009】**

**【課題を解決するための手段】**

上記目的を達成するために、この発明の一態様に係る半導体装置は、第1導電型の第1半導体領域と、前記第1半導体領域の表面に、互いに離隔するようにして選択的に設けられた第2導電型の第2、第3半導体領域と、前記第1半導体領域上に、前記第2、第3半導体領域間に渡って、ゲート絶縁膜を介在して設けられたゲート電極と、前記第2、第3半導体領域上にそれぞれ設けられた第1、第2電極と、前記ゲート電極の上面及び側面を取り囲むようにして設けられた絶縁膜と、前記絶縁膜を介在して前記ゲート電極上に設けられ、前記第2電極と同電位、または前記第1、第2電極の間の一定電位を有する第1導電膜と、前記第2電極及び前記第1導電膜上に設けられた層間絶縁膜と、少なくとも前記ゲート電極直上の前記層間絶縁膜上に設けられ、前記第1電極に電気的に接続された配線層とを具備し、前記ゲート電極の少なくとも一部領域上において、該ゲート電極の少なくとも一部、前記第1導電膜の少なくとも一部、及び前記配線層の一部は、前記第1半導体領域の表面に対して垂直な方向でオーバーラップすることを特徴としている。