

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第6968172号  
(P6968172)

(45) 発行日 令和3年11月17日(2021.11.17)

(24) 登録日 令和3年10月28日(2021.10.28)

|                      |             |
|----------------------|-------------|
| (51) Int.Cl.         | F 1         |
| HO3F 3/195 (2006.01) | HO3F 3/195  |
| HO3G 3/10 (2006.01)  | HO3G 3/10 A |
| HO3F 1/22 (2006.01)  | HO3F 1/22   |

請求項の数 18 (全 29 頁)

|                    |                               |
|--------------------|-------------------------------|
| (21) 出願番号          | 特願2019-531591 (P2019-531591)  |
| (86) (22) 出願日      | 平成29年8月30日 (2017.8.30)        |
| (65) 公表番号          | 特表2019-528657 (P2019-528657A) |
| (43) 公表日           | 令和1年10月10日 (2019.10.10)       |
| (86) 國際出願番号        | PCT/US2017/049363             |
| (87) 國際公開番号        | W02018/045024                 |
| (87) 國際公開日         | 平成30年3月8日 (2018.3.8)          |
| 審査請求日              | 令和2年8月28日 (2020.8.28)         |
| (31) 優先権主張番号       | 62/381,851                    |
| (32) 優先日           | 平成28年8月31日 (2016.8.31)        |
| (33) 優先権主張国・地域又は機関 | 米国(US)                        |

早期審査対象出願

|           |                                                                                                                                         |
|-----------|-----------------------------------------------------------------------------------------------------------------------------------------|
| (73) 特許権者 | 503031330<br>スカイワークス ソリューションズ、イン<br>コーポレイテッド<br>S KYWORKS SOLUTIONS,<br>INC.<br>アメリカ合衆国 92617 カリフォル<br>ニア州 アーバイン カリフォルニア ア<br>ベニュー 5260 |
| (74) 代理人  | 100083806<br>弁理士 三好 秀和                                                                                                                  |
| (74) 代理人  | 100095500<br>弁理士 伊藤 正和                                                                                                                  |
| (74) 代理人  | 100111235<br>弁理士 原 裕子                                                                                                                   |

最終頁に続く

(54) 【発明の名称】可変利得信号増幅器、フロントエンドアーキテクチャ及び無線デバイス

## (57) 【特許請求の範囲】

## 【請求項 1】

可変利得信号増幅器であって、

複数の入力部において複数の入力信号を受信して増幅された出力信号を生成するべく構成された可変利得段であって、個々の受信した信号が、異なる信号周波数帯域内の周波数を有する、可変利得段と、

前記可変利得段に結合されて前記可変利得段の複数の利得レベルを与えるべく構成されたデジネレーションスイッチングブロックと、

前記可変利得段の前記複数の入力部に結合された中間利得モードフィードバックブロックと

を含み、

前記中間利得モードフィードバックブロックは、前記複数の利得レベルの部分集合のためにフィードバックを前記可変利得段に与えるように構成され、

前記可変利得信号増幅器は、少なくとも部分的に利得モードに基づいて、

前記可変利得段をバイパスして前記複数の入力部から前記可変利得信号増幅器の一つの出力部へと向かうバイパス経路と、

前記可変利得段を通過する増幅経路と

を選択的に与えるように構成される可変利得信号増幅器。

## 【請求項 2】

前記デジネレーションスイッチングブロックはさらに、あつらえられたインピーダンス



前記制御器は、複数の利得モードを与えるべく前記可変利得信号増幅器を制御するように実装され、

低利得モードにおいて、前記可変利得信号増幅器は信号を、前記可変利得段をバイパスする経路に沿って前記複数の入力部から前記可変利得信号増幅器の一つの出力部へと向けるフロントエンドアーキテクチャ。

【請求項 1 1】

前記デジネレーションスイッチングブロックはさらに、あつらえられたインピーダンスを前記可変利得段に与えるように構成される請求項1\_0のフロントエンドアーキテクチャ。

【請求項 1 2】

前記あつらえられたインピーダンスは、前記あつらえられたインピーダンスにより、前記デジネレーションスイッチングブロックに結合されない可変利得段と比べ、前記増幅された出力信号において改善された線形性を与えるように構成される請求項1\_1のフロントエンドアーキテクチャ。

【請求項 1 3】

前記デジネレーションスイッチングブロックは、前記複数の利得レベルの第1の利得レベルに対して第1のあつらえられたインピーダンスを与え、前記複数の利得レベルの第2の利得レベルに対して第2のあつらえられたインピーダンスを与えるように構成される請求項1\_1のフロントエンドアーキテクチャ。

【請求項 1 4】

無線デバイスであって、  
ダイバーシティアンテナと、  
フィルターセンブリと、  
可変利得信号増幅器と、  
制御器と  
を含み、

前記フィルターセンブリは、前記ダイバーシティアンテナに結合されて信号を受信して周波数帯域を選択経路に沿うように向け、

前記可変利得信号増幅器は、

複数の入力部において複数の入力信号を受信して増幅された出力信号を生成するべく構成された可変利得段であって、個々の受信した信号が、異なる信号周波数帯域内の周波数を有する、可変利得段と、

前記可変利得段に結合されて前記可変利得段の複数の利得レベルを与えるべく構成されたデジネレーションスイッチングブロックと、

前記可変利得段の前記複数の入力部に結合された中間利得モードフィードバックブロックと  
を含み、

前記中間利得モードフィードバックブロックは、前記複数の利得レベルの部分集合のためにフィードバックを前記可変利得段に与えるように構成され、

前記制御器は、複数の利得モードを与えるべく前記可変利得信号増幅器を制御するように実装され、

低利得モードにおいて、前記可変利得信号増幅器は信号を、前記可変利得段をバイパスする経路に沿って前記複数の入力部から前記可変利得信号増幅器の一つの出力部へと向ける無線デバイス。

【請求項 1 5】

前記デジネレーションスイッチングブロックはさらに、あつらえられたインピーダンスを前記可変利得段に与えるように構成される請求項1\_4の無線デバイス。

【請求項 1 6】

前記デジネレーションスイッチングブロックは、前記複数の利得レベルの第1の利得レベルに対して第1のあつらえられたインピーダンスを与え、前記複数の利得レベルの第2

10

20

30

40

50

の利得レベルに対して第2のあつらえられたインピーダンスを与えるように構成される請求項15の無線デバイス。

【請求項17】

前記複数の入力部それぞれからの信号が前記中間利得モードフィードバックブロックに入り一つのポイントから出るように構成される請求項1の可変利得信号増幅器。

【請求項18】

前記一つのポイントは、出力整合ネットワークを介して前記出力部に結合される請求項17の可変利得信号増幅器。

【発明の詳細な説明】

【技術分野】

10

【0001】

本開示は、無線通信アプリケーション用の増幅器に関する。

【0002】

関連出願の相互参照

本願は、2016年8月31日に出願された「デジエネレーションスイッチングブロック及び低損失バイパス機能を有するマルチ入力増幅器」との名称の米国仮出願第62/381,851号の優先権を主張する。その全体がすべての目的のために、参照として明示的に組み入れられる。

【背景技術】

20

【0003】

無線通信デバイスは典型的に、受信した無線周波数(RF)信号を増幅するべく構成されたフロントエンドモジュールにコンポーネントを含む。フロントエンドモジュールは、異なるレベルの増幅を与える複数の利得モードを含み得る。

【先行技術文献】

【特許文献】

【0004】

【特許文献1】米国特許出願公開第2010/0321113(A1)号明細書

【特許文献2】米国特許出願公開第2014/0203872(A1)号明細書

【発明の概要】

【0005】

30

一定数の実装によれば、本開示は、入力信号を受信して増幅された出力信号を生成するべく構成された可変利得段と、当該可変利得段に結合されて当該可変利得段の複数の利得レベルを与えるべく構成されたデジエネレーションスイッチングブロックとを含む可変利得信号増幅器に関する。

【0006】

いくつかの実施形態において、信号は無線周波数信号を含む。いくつかの実施形態において、増幅器は、可変利得段をバイパスするバイパス経路と可変利得段を通過する増幅経路とを選択的に与えるように構成される。

【0007】

いくつかの実施形態において、デジエネレーションスイッチングブロックはさらに、あつらえられたインピーダンスを可変利得段に与えるように構成される。さらなる実施形態において、あつらえられたインピーダンスは、当該あつらえられたインピーダンスを有するデジエネレーションスイッチングブロックに結合されない可変利得段と比べ、増幅された出力信号において改善された線形性を与えるように構成される。さらなる実施形態において、デジエネレーションスイッチングブロックは、複数の利得レベルの第1の利得レベルに対して第1のあつらえられたインピーダンスを与え、複数の利得レベルの第2の利得レベルに対して第2のあつらえられたインピーダンスを与えるように構成される。なおもさらなる実施形態において、第1のあつらえられたインピーダンスは第2のあつらえられたインピーダンスよりも大きく、第1の利得レベルは第2の利得レベルよりも低い。

【0008】

40

50

いくつかの実施形態において、増幅器はまた、可変利得段及びデジエネレーションスイッチング回路を制御する増幅制御信号を生成するように構成された制御回路も含む。さらなる実施形態において、制御回路は、複数の利得レベルに対応する複数の増幅制御信号を与えるように構成される。

#### 【0009】

いくつかの実施形態において、増幅器はさらに、可変利得段の入力部に結合された中間利得モードフィードバックブロックを含む。中間利得モードは、複数の利得レベルの部分集合のためのフィードバックを可変利得段に与えるように構成される。さらなる実施形態において、中間利得モードフィードバックブロック及びデジエネレーションスイッチングブロックは、中間利得フィードバックブロック及びデジエネレーションスイッチングブロックが存在しない増幅器と比べ、増幅された出力信号に改善された線形性を与える。  
10

#### 【0010】

いくつかの実施形態において、増幅器はさらに、可変利得段の入力部に結合されたバイパスブロックを含む。バイパスブロックは、可変利得段を含まないバイパス経路を与えるべく、複数の利得レベルの低利得レベルにおいてアクティブにされるように構成される。さらなる実施形態において、バイパス経路は、デジエネレーションスイッチングブロックを含まない。

#### 【0011】

いくつかの実施形態において、増幅器はさらに、可変利得段の出力部に結合されたカスコードバッファを含む。いくつかの実施形態において、増幅器はさらに、可変利得段に結合された複数の入力ノードを含む。さらなる実施形態において、増幅器は、複数の入力ノードにおいて複数の入力信号を受信するように構成され、受信した個々の信号は、異なる信号周波数帯域内の周波数を有する。なおもさらなる実施形態において、増幅器は、個々の入力ポートにおいて受信した信号を、他の受信した信号の増幅から独立して増幅するよう構成される。  
20

#### 【0012】

一定数の実装によれば、本開示は、様々な利得レベルを有して当該様々な利得レベルに関連付けられた様々なインピーダンス値を与えるように構成された信号増幅器に結合された可変インピーダンス段と、当該可変インピーダンス段に動作可能に関連付けられて当該可変インピーダンス段を基準電位ノードから選択的に分離するべく実装されたスイッチとを含むデジエネレーションスイッチング回路に関する。  
30

#### 【0013】

いくつかの実施形態において、信号増幅器は、無線周波数信号を増幅するように構成される。いくつかの実施形態において、回路に与えられたバイパス経路が、可変インピーダンス段をバイパスする。

#### 【0014】

いくつかの実施形態において、様々なインピーダンス値は、当該様々な利得レベルに関連付けられた様々なインピーダンス値を有するデジエネレーションスイッチング回路に結合されない信号増幅器と比べ、信号増幅器の改善された線形性を与えるように構成される。さらなる実施形態において、可変インピーダンス段は、様々な利得レベルの第1の利得レベルに対して第1のあつらえられたインピーダンス値を与え、様々な利得レベルの第2の利得レベルに対して第2のあつらえられたインピーダンス値を与えるように構成される。  
40

#### 【0015】

いくつかの実施形態において、回路はさらに、可変インピーダンス段及びスイッチを制御する増幅制御信号を生成するように構成された制御回路を含む。さらなる実施形態において、制御回路は、様々な利得レベルに対応する複数の増幅制御信号を与えるように構成される。

#### 【0016】

一定数の実装によれば、本開示は、可変利得信号増幅器を含むフロントエンドアーキテ  
50

クチャに関する。可変利得信号増幅器は、入力信号を受信して増幅された出力信号を生成するべく構成された可変利得段と、当該可変利得段に結合されて当該可変利得段の複数の利得レベルを与えるように構成されたデジエネレーションスイッチングブロックとを含む。フロントエンドアーキテクチャはまた、可変利得信号増幅器に結合されて当該可変利得信号増幅器の選択入力に周波数帯域を向けるフィルターセンブリも含む。フロントエンドアーキテクチャはまた、複数の利得モードを与えるべく可変利得信号増幅器を制御するよう実装された制御器も含む。低利得モードでは、可変利得信号増幅器は、可変利得段をバイパスする経路に沿うように信号を向ける。

#### 【0017】

いくつかの実施形態において、デジエネレーションスイッチングブロックはさらに、あつらえられたインピーダンスを可変利得段に与えるように構成される。さらなる実施形態において、あつらえられたインピーダンスは、当該あつらえられたインピーダンスを有するデジエネレーションスイッチングブロックに結合されない可変利得段と比べ、増幅された出力信号において改善された線形性を与えるように構成される。さらなる実施形態において、デジエネレーションスイッチングブロックは、複数の利得レベルの第1の利得レベルに対して第1のあつらえられたインピーダンスを与え、複数の利得レベルの第2の利得レベルに対して第2のあつらえられたインピーダンスを与えるように構成される。

10

#### 【0018】

一定数の実装によれば、本開示は、ダイバーシティアンテナと、信号を受信しつつ選択経路に沿うように周波数帯域を向けるべく当該ダイバーシティアンテナに結合されたフィルターセンブリとを含む無線デバイスに関する。無線デバイスはまた、入力信号を受信して増幅された出力信号を生成するべく構成された可変利得段と、当該可変利得段に結合されて当該可変利得段の複数の利得レベルを与えるべく構成されたデジエネレーションスイッチングブロックとを含む可変利得信号増幅器も含む。無線デバイスはまた、複数の利得モードを与えるべく可変利得信号増幅器を制御するよう実装された制御器も含む。低利得モードでは、可変利得信号増幅器は、可変利得段をバイパスする経路に沿うように信号を向ける。

20

#### 【0019】

いくつかの実施形態において、デジエネレーションスイッチングブロックはさらに、あつらえられたインピーダンスを可変利得段に向けるように構成される。さらなる実施形態において、あつらえられたインピーダンスは、当該あつらえられたインピーダンスを有するデジエネレーションスイッチングブロックに結合されない可変利得段と比べ、増幅された出力信号において改善された線形性を与えるように構成される。さらなる実施形態において、デジエネレーションスイッチングブロックは、複数の利得レベルの第1の利得レベルに対して第1のあつらえられたインピーダンスを与え、複数の利得レベルの第2の利得レベルに対して第2のあつらえられたインピーダンスを与えるように構成される。

30

#### 【0020】

本開示をまとめ目的で所定の側面、利点及び新規な特徴が、ここに記載されてきた。かかる利点の必ずしもすべてが、いずれかの特定の実施形態において達成されるというわけではない。よって、本開示の実施形態は、ここに教示される一つの利点又は一群の利点を、ここに教示又は示唆される他の利点を必ずしも達成することなしに、達成又は最適化する態様で実行することができる。

40

#### 【図面の簡単な説明】

#### 【0021】

【図1】一次アンテナ及びダイバーシティアンテナを有する無線デバイスを例示する。

【図2】D R × フロントエンドモジュール（F E M）を含むダイバーシティ受信器（D R ×）構成を例示する。

【図3A】多数入力を受信して受信信号を利得段により選択的に増幅するか又はバイパスブロックを介してバイパス経路を与えるように構成されたマルチ入力利得段を含む可変利得増幅器構成例を例示する。

50

【図3B】一定の素子の付加とともに図3Aの可変利得増幅器と同じコンポーネントを含む他の可変利得増幅器例を例示する。

【図3C】バイパススイッチが除外された図3Aの可変利得増幅器と同様の他の可変利得増幅器例を例示する。

【図3D】一定の素子の付加とともに、図3Cの可変利得増幅器と同じコンポーネントを含む他の可変利得増幅器例を例示する。

【図4】入力信号を受信して増幅された出力信号を生成するべく構成された可変利得段を含む可変利得信号増幅器を例示する。

【図5】様々な利得レベルを有する信号増幅器に結合された可変インピーダンス段を含むデジネレーションスイッチング回路を例示する。 10

【図6】図3Bの可変利得増幅器と同様に構成された可変利得増幅器構成例を例示する。

【図7A】図6の可変利得信号増幅器構成の動作モードの例を例示する。

【図7B】図6の可変利得信号増幅器構成の動作モードの例を例示する。

【図7C】図6の可変利得信号増幅器構成の動作モードの例を例示する。

【図8】図6の可変利得信号増幅器構成と同様であるが、バイパススイッチが除外された可変利得信号増幅器を例示する。

【図9】図6の可変利得信号増幅器構成と同様であるが、中間利得モードフィードバックモジュールの代わりにシャットダウンスイッチブロックを有する可変利得信号増幅器を例示する。

【図10】図9の可変利得信号増幅器構成と同様であるが、バイパススイッチが除外された可変利得信号増幅器1010を例示する。 20

【図11】いくつかの実施形態において、ダイバーシティ受信器構成のいくつか又はすべてが、モジュール内に全体的に又は部分的に実装され得ることを示す。

【図12】いくつかの実施形態において、ダイバーシティ受信器構成のいくつか又はすべてが、アーキテクチャ内に全体的に又は部分的に実装され得ることを示す。

【図13】ここに記載される一つ以上の有利な特徴を有する無線デバイス例を例示する。

#### 【発明を実施するための形態】

##### 【0022】

ここに与えられる見出しあは、あつたとしても、単なる便宜上であり、特許請求の範囲に係る発明の範囲又は意味に必ずしも影響を与えるわけではない。 30

##### 【0023】

###### 概要

##### 【0024】

図1は、一次アンテナ160及びダイバーシティアンテナ170を有する無線デバイス100を例示する。無線デバイス100は、制御器102により制御され得るRFモジュール106及び送受信器104を含む。送受信器104は、アナログ信号（例えば無線周波数（RF）信号）とデジタルデータ信号との間の変換を行うように構成される。それを目的として、送受信器104は、デジタル・アナログ変換器、アナログ・デジタル変換器、ベース帯域アナログ信号を搬送波周波数に又は搬送波周波数から変調又復調する局所発振器、デジタルサンプルとデータビット（例えば音声又は他のタイプのデータ）との間の変換を行うベース帯域プロセッサ、又は他のコンポーネントを含み得る。 40

##### 【0025】

RFモジュール106は、一次アンテナ160と送受信器104との間に結合される。ケーブル損失ゆえの減衰を低減するべくRFモジュール106が一次アンテナ160に物理的に近くなり得るので、RFモジュール106はフロントエンドモジュール（FEM）と称することができる。RFモジュール106は、送受信器104のために一次アンテナ160から受信した、又は一次アンテナ160を介して送信するべく送受信器104から受信したアナログ信号に処理を施すことができる。それを目的として、RFモジュール106は、フィルタ、電力増幅器、低雑音増幅器、帯域選択スイッチ、減衰器、整合回路、及び他のコンポーネントを含み得る。 50

## 【0026】

信号が無線デバイス100に送信されるとき、信号は、一次アンテナ160及びダイバーシティアンテナ170の双方において受信され得る。一次アンテナ160及びダイバーシティアンテナ170は物理的に離間されているので、一次アンテナ160及びダイバーシティアンテナ170における信号は異なる特性を有するように受信される。例えば、一実施形態において、一次アンテナ160及びダイバーシティアンテナ170は、異なる減衰、雑音、周波数応答及び／又は位相シフトの信号を受信することができる。送受信器104は、信号に対応するデータビットを決定するべく異なる特性の信号の双方を使用することができる。いくつかの実装において、送受信器104は、一次アンテナ160とダイバーシティアンテナ170とから当該特性に基づいて選択することができる。例えば、最高の信号対雑音比のアンテナを選択することができる。いくつかの実装において、送受信器104は、一次アンテナ160及びダイバーシティアンテナ170からの信号を組み合わせ、組み合わされた信号の信号対雑音比を増加させる。いくつかの実装において、送受信器104は、マルチ入力／マルチ出力（MIMO）通信を行うように信号を処理する。

## 【0027】

いくつかの実施形態において、ダイバーシティアンテナ170は、多数のセルラー周波数帯域及び／又は無線ローカルエリアネットワーク（WLAN）周波数帯域の中の信号を受信するように構成される。かかる実施形態において、無線デバイス100は、ダイバーシティ信号を異なる周波数範囲に分割するべく構成されたダイバーシティアンテナ170に結合されたマルチプレクサ、スイッチングネットワーク及び／又はフィルタアセンブリを含み得る。例えば、マルチプレクサは、低帯域セルラー周波数を含む周波数範囲を通過させる低域通過フィルタと、低帯域WLAN信号並びに中間帯域及び高帯域セルラー信号を含む周波数範囲を通過させる帯域通過フィルタと、高帯域WLAN信号を含む周波数範囲を通過させる高域通過フィルタとを含むように構成することができる。本例は、単なる例示目的にすぎない。他例として、マルチプレクサは、高域通過フィルタ及び低域通過フィルタの機能を与えるダイプレクサのような様々な異なる構成を有し得る。

## 【0028】

ダイバーシティアンテナ170が一次アンテナ160から物理的に離間しているので、ダイバーシティアンテナ170は、ケーブル又はプリント回路基板（PCB）トレースのような送信線を介して送受信器104に結合され得る。いくつかの実装において、送信線は損失性であり、ダイバーシティアンテナ170において受信する信号を、送受信器104に到達する前に減衰させる。よって、いくつかの実装において、ダイバーシティアンテナ170において受信する信号には利得が適用される。利得（及びフィルタリングのような他のアナログ処理）は、ダイバーシティ受信器モジュール108によって適用することができる。かかるダイバーシティ受信器モジュール108は、ダイバーシティアンテナ170の物理的に近くに配置されるので、ダイバーシティ受信器フロントエンドモジュールと称することができる。その例がここに詳細に説明される。

## 【0029】

R F モジュール106及びダイバーシティ受信器モジュール108は、一次アンテナ160及びダイバーシティアンテナ170それぞれからの信号を増幅する複数の利得モードを与えるように構成された可変利得増幅器110a、110bを含む。可変利得増幅器110a、110bはそれぞれが、利得段120と、可変利得増幅器110a、110bの一の利得モードに少なくとも部分的に基づいてインダクタンスを変化させるデジネレーションスイッチングブロック130とを含み得る。可変利得増幅器110a、110bにおいて受信した信号は利得段120を使用して増幅することができ、又は信号には、ここで詳述されるように、利得段120をバイパスすることが許容され得る。デジネレーションスイッチングブロック130の選択されるインダクタンス、バイパス経路、及び／又は可変利得増幅器110a、110bの利得モードは、制御器102によって制御することができる。デジネレーションスイッチングブロック130は、インダクタンスを変更するように構成することができるので、可変利得増幅器110a、110bの性能は固定

10

20

30

40

50

インダクタンスの増幅器と比べて増加し得る。例えば、線形性を増加させることにより、及び／又は増幅中に導入される雑音を低減することにより、性能を増加させることができる。可変利得増幅器 110a、110b は、多数の入力信号を受信し、単数の信号又は複数の出力信号を出力することができる。一定の実装において、個々の入力は、入力ポート間の入力分離性を改善するべく、対応する個々のデジエネレーションスイッチングブロックを有し得る。

#### 【0030】

有利なことに、可変利得増幅器 110a、110b のアーキテクチャは、スイッチを使用することなくマルチ入力処理を与えることができる。可変利得増幅器 110a、110b は、有利なことに、あつらえられたインダクタンスを有するスイッチング可能デジエネレーションブロックを使用することにより、目標とする又は改善された線形性を達成することができる。可変利得増幅器 110a、110b は、バイパス経路にシャントスイッチを使用することにより、目標とする又は改善された入力対出力分離性を与えることができる。可変利得増幅器 110a、110b は、低利得モードのような特定の利得モードにおいて低損失ダイレクトバイパスモードを与えることができる。

#### 【0031】

制御器 102 は、制御信号を生成するように、及び／又は無線デバイス 100 の他のコンポーネントに送信するように、構成することができる。いくつかの実施形態において、制御器 102 は、モバイル産業プロセッサインタフェイスアライアンス（MIPi（登録商標）アライアンス）が与える仕様に少なくとも部分的に基づく信号を与える。制御器 102 は、無線デバイス 100 の他のコンポーネントから信号を受信し、他のコンポーネントに受信される制御信号を決定するべく処理するように構成することができる。いくつかの実施形態において、制御器 102 は、信号又はデータを分析し、無線デバイス 100 の他のコンポーネントに送信される制御信号を決定するように構成することができる。制御器 102 は、無線デバイス 100 が与える利得モードに基づいて制御信号を生成するように構成することができる。例えば、制御器 102 は、利得モードを制御する制御信号を可変利得増幅器 110a、110b に送信することができる。同様に、制御器 102 は、デジエネレーションスイッチングブロック 130 のインダクタンスを選択する制御信号を生成するように構成することができる。制御器は、バイパス経路を与えるべく可変利得増幅器 110a、110b を制御する制御信号を生成するように構成することができる。

#### 【0032】

いくつかの実装において、制御器 102 は、入力部において受信した入力信号のサービス品質メトリックに基づいて増幅器制御信号を生成する。いくつかの実装において、制御器 102 は、通信制御器から受信した信号に基づいて、ひいては当該受信した信号のサービス品質（QoS）メトリックに基づいて、増幅器制御信号を生成する。受信した信号の QoS メトリックは、少なくとも部分的に、ダイバーシティアンテナ 170 において受信したダイバーシティ信号（例えば入力部において受信した入力信号）に基づき得る。受信した信号の QoS メトリックはさらに、一次アンテナ 160 において受信した信号に基づき得る。いくつかの実装において、制御器 102 は、通信制御器から信号を受信することなく、ダイバーシティ信号の QoS メトリックに基づいて増幅器制御信号を生成する。いくつかの実装において、QoS メトリックは信号強度を含む。他例として、QoS メトリックは、ビット誤り率、データスループット、伝送遅延又は他の任意の QoS メトリックを含み得る。いくつかの実装において、制御器 102 は、可変利得増幅器 110a、110b における増幅器の利得（及び／又は電流）を制御する。いくつかの実装において、制御器 102 は、無線デバイスの他のコンポーネントの利得を、増幅器制御信号に基づいて制御する。

#### 【0033】

いくつかの実装において、可変利得増幅器 110a、110b は、受信した信号を、増幅器制御信号が示した複数の設定量の一つの利得によって増幅するように構成されたステップ可変利得増幅器を含み得る。いくつかの実装において、可変利得増幅器 110a、110b は、受信した信号を、増幅器制御信号が示した複数の設定量の一つの利得によって増幅するように構成されたステップ可変利得増幅器を含み得る。

10

20

30

40

50

10 b は、受信した信号を、増幅器制御信号に比例し又は示される利得によって増幅するように構成された連続可変利得増幅器を含み得る。いくつかの実装において、可変利得増幅器 110 a、110 b は、増幅器制御信号が示した複数の設定量の一つの電流を引き込むことにより、受信した信号を増幅するように構成されたステップ可変電流増幅器を含み得る。いくつかの実装において、可変利得増幅器 110 a、110 b は、増幅器制御信号に比例する電流を引き込むことにより、受信した信号を増幅するように構成された連続可変電流増幅器を含み得る。

#### 【 0 0 3 4 】

図 2 は、D R x フロントエンドモジュール ( F E M ) 208 を含むダイバーシティ受信器 ( D R x ) 構成 200 を例示する。D R x 構成 200 は、ダイバーシティ信号を受信し、フィルターアセンブリ 272 を介して当該ダイバーシティ信号を D R x F E M 150 に与えるように構成されたダイバーシティアンテナ 170 を含む。フィルターアセンブリ 272 は、例えば、目標とする周波数範囲内の信号を、デジネレーションスイッチング回路 230 に結合されたマルチ入力増幅器 220 への各経路に沿うように選択的に向けるべく構成されたマルチプレクサを含み得る。信号は、例えば、セルラー信号 ( 例えれば低、中、高及び / 又は超高帯域のセルラー周波数 ) 、W L A N 信号、B L U E T O O T H ( 登録商標 ) 信号、G P S 信号等を含むがこれらに限られない無線周波数 ( R F ) 信号としてよい。

#### 【 0 0 3 5 】

D R x F E M 208 は、フィルターアセンブリ 272 から受信したダイバーシティ信号に処理を施すように構成される。例えば、D R x F E M 208 は、ダイバーシティ信号を、セルラー及び / 又はW L A N 周波数帯域を含み得る一つ以上のアクティブ周波数帯域へとフィルタリングするように構成することができる。制御器 102 は、目標とするフィルタに信号を選択的に向けてフィルタリングを達成するべく、D R x F E M 208 を制御するように構成することができる。他例として、D R x F E M 208 は、増幅器 220 を使用して、フィルタリングされた信号の一つ以上を増幅するように構成され得る。それを目的として、D R x F E M 208 は、フィルタ、低雑音増幅器、帯域選択スイッチ、整合回路及び他のコンポーネントを含み得る。制御器 102 は、D R x F E M 208 を通るダイバーシティ信号用の経路をインテリジェントに選択するべく、D R x F E M 208 におけるコンポーネントと相互作用をするように構成することができる。

#### 【 0 0 3 6 】

D R x F E M 208 は、処理されたダイバーシティ信号の少なくとも一部分を送受信器 104 に送信する。送受信器 104 は、制御器 102 によって制御することができる。いくつかの実装において、制御器 102 は、送受信器 104 内に実装することができる。

#### 【 0 0 3 7 】

D R x F E M 208 は、複数の利得モードを与えるように構成することができる。複数の利得モードに対し、デジネレーションスイッチング回路 230 の可変インピーダンス段 232 により、異なるインダクタンスを与えることができる。一つ以上の利得モードにおいて、可変インピーダンス段 232 のスイッチ 234 を、増幅器 220 に結合されたインピーダンス ( 例えればインダクタンス ) を選択するように構成することができる。これは、例えば、増幅プロセスの線形性を改善するように行うことができる。このような選択可能インピーダンスは、マルチ入力増幅器アーキテクチャに埋め込むことができる。

#### 【 0 0 3 8 】

いくつかの実施形態において、増幅段に結合された選択可能インピーダンス、例えばL N A の利用により、線形性及び / 又はI I P 3 を改善することができる。スイッチ 234 を有する可変インピーダンス段 232 により、有益なことに、特定の利得モード及び / 又は信号振幅のために望ましい又は目標とするインピーダンスに、増幅器 220 を結合することが可能となり得る。いくつかの実施形態において、D R x 構成 200 は、低利得モードで動作するときに増幅をバイパスし、他の利得モードで動作するときに増幅器 220 で信号を増幅するように構成される。これにより、有利なことに、D R x 構成 200 が、

10

20

30

40

50

特定の利得モードにおける線形性を改善することができる。

#### 【0039】

いくつかの実施形態において、増幅器 220 は、複数の入力信号を受信して単数の出力信号を与えるように構成される。一定の実施形態において、増幅器 220 は、複数の入力信号を受信して対応する複数の出力信号を与えるように構成することができる。フィルターアセンブリ 272 は、特定の周波数帯域に対応する信号を、増幅器 220 への指定経路に沿うように向けるべく構成することができる。一定の実装において、増幅器 220 は、受信した信号に対し異なる利得モードを与えることができる。可変インピーダンス段 232 は、増幅器 220 に結合されたスイッチ 234 を使用して、異なるインピーダンスを選択することができる。選択されたインピーダンスは、少なくとも部分的に、増幅器 220 の利得モードに基づく。一定の実装において、増幅器 220 は、バイパス構成においては信号がバイパス経路を通過するように動作することができ、増幅構成においては信号が増幅経路を通過するように動作することができる。選択されたインピーダンスは、可変インピーダンス段 232 により与えられる。これにより、有利なことに、D R X F E M 208 は、線形性（例えば IIP3）及び／又は雑音指数（N F）へのマイナスの影響を、バイパス経路及び／又は可変インピーダンスを選択的に与えることがない構成と比べて低減している間に、可変利得及び／又は複数の利得モードを与えることができる。増幅器 220 は、望ましい又は目標とする増幅を与えるように構成された任意の適切な増幅器回路を含み得る。いくつかの実施形態において、増幅器 220 は低雑音増幅器（LNA）回路を含み、これは、複数の入力部又はマルチ入力 LNA において受信された複数の周波数帯域（例えばセルラー周波数帯域及び／又は WLAN 周波数帯域）からの信号を増幅するべく構成される。しかしながら、ここに記載される実施形態が、低雑音増幅器を利用する実装に限られず、任意の様々な増幅器を使用する実装も含むことを理解すべきである。10

#### 【0040】

増幅器 220 は、複数の利得モードに少なくとも部分的に基づいて信号を増幅するよう構成することができる。例えば、増幅器 220 は、第 1 利得モードのために第 1 の増幅又は利得を与え、第 2 利得モードのために第 2 の増幅又は利得を与え等のように構成することができる。増幅器 220 は、増幅器 220 に与えられる利得を制御する制御器 102 によって制御することができる。例えば、制御器 102 は、望ましい又は目標とする利得を示す信号を増幅器 220 に与えることができ、増幅器 220 は目標とする利得を与えることができる。制御器 102 は、例えば、無線デバイスにおける他のコンポーネントから、目標とする利得の指標を受信し、当該指標に少なくとも部分的に基づいて増幅器 220 を制御することができる。同様に、デジネレーションスイッチング回路 230 は、増幅器 220 の利得モード及び／又は目標とする利得に少なくとも部分的に基づいて制御することができる。20

#### 【0041】

制御器 102 は、あつらえられたインピーダンスを選択的に与えるべく D R X F E M 208 を制御するよう構成することができる。例えば、制御器 102 及び D R X F E M 208 は、利得モードに少なくとも部分的に基づいて目標とするインピーダンスを与えるべく、可変インピーダンス段 232 を制御してスイッチ 234 を構成することができる。他例として、制御器 102 及び D R X F E M 208 は、少なくとも部分的に利得モードに基づいてバイパス経路を与えるべく、増幅器を制御することができる。他例として、制御器 102 及び D R X F E M 208 は、増幅器 220 を使用して複数の利得モードを与えることができる。30

#### 【0042】

可変利得増幅器のアーキテクチャ例

#### 【0043】

フロントエンドモジュールは一般に、受信した信号を増幅するべく、低雑音増幅器（LNA）のような増幅器を含む。様々な利得モードを与える無線デバイスにおいて、性能を改善するべく、可変の又はあつらえられたインピーダンスを利得段に選択的に与えること4050

が有利となり得る。同様に、少なくとも一つの利得モードに対し、性能を改善する（例えば線形性を改善する）べく利得段をバイパスすることが有利となり得る。

#### 【0044】

したがって、ここに与えられるのは、可変利得増幅器の利得モードに少なくとも部分的に依存してデジエネレーションブロック及び／又はフィードバックブロックに可変の又はあつらえられたインピーダンスを選択的に与える可変利得増幅器である。これにより、有利なことに、一つ以上の利得モードにおいて性能ペナルティが低減又は排除される。さらに、可変インピーダンスを、目標とする利得モードにおける増幅プロセスの線形性を改善するように構成することができる。同様に、可変利得増幅器は、信号品質を改善するべく、低利得モードにおいて低損失バイパスモードを与えるように構成することができる。

10

#### 【0045】

図3Aは、マルチ入力利得段312を含む可変利得増幅器構成例310aを例示する。マルチ入力利得段312は、多数の入力を受信して当該受信した信号を利得段320によって選択的に増幅するか又はバイパスブロック340を通るバイパス経路を与えるように構成される。利得段320は、デジエネレーションスイッチングブロック330に結合される。デジエネレーションスイッチングブロック330は、可変利得増幅器構成310aの利得モードに少なくとも部分的に基づいてあつらえられたインピーダンスを選択的に与えるように構成される。一定の実装において、マルチ入力利得段312は、別個の入力ポートにおいて多数の信号を受信するように構成される。別個の入力ポートはそれぞれが、一つ以上の特定のセルラー周波数帯域にある信号を受信するように構成される。例えば、第1帯域の信号が第1入力ポートで受信され、第2帯域の信号が第2入力ポートで受信され、第3帯域の信号が第3入力ポートで受信される。

20

#### 【0046】

可変利得増幅器310aは、スイッチングネットワークを使用することなくマルチ入力処理を与えるように構成することができる。可変利得増幅器310aは、デジエネレーションスイッチングブロック330の使用を通じて相対的に高い線形性を達成するように構成することができる。一定の実装において、バイパスブロック340はシャントスイッチを含む。シャントスイッチは、かかるスイッチを有する構成と比べて高い入力対出力分離性を与えることができる。可変利得増幅器310aは、入力部からの信号を、バイパスブロック340を通るが利得段320を通らないように向けることによって低損失ダイレクトバイパスモードを与えるように構成することができる。低損失ダイレクトバイパスモードは、例えば低利得モードに実装することができる。

30

#### 【0047】

可変利得増幅器310aは、電圧を電流利得段320に与えるマルチ入力利得段312を含む。マルチ入力利得段312は、入力間の分離性を与えるように構成することができる。いくつかの実施形態において、可変利得増幅器310aは、各入力部に対するデジエネレーションスイッチングブロック330を含んで入力部をさらに分離させることができる。

#### 【0048】

デジエネレーションスイッチングブロック330は、インピーダンスを利得段320入力部に与えるように構成される。このようにして、処理チェーンにおける前段と整合する電力及び／又は雑音を与えることにより、性能を改善することができる。デジエネレーションスイッチングブロック330は、フィードバックメカニズムを与えることにより、利得段320の線形性を改善するように構成することができる。いくつかの実施形態において、デジエネレーションスイッチングブロック330は、第1利得モードに対して第1インピーダンスを与え、第2利得モードに対して第2インピーダンスを与えるように構成される。デジエネレーションスイッチングブロック330が与える選択されたインピーダンスはまた、利得段320の線形性も改善するように構成することができる。可変利得増幅器310aは、バイパスモードにおいてデジエネレーションスイッチングブロック330をバイパスするように構成することができる。このようにして、利得段320を通過する

40

50

漏洩電流を低減又は最小化することにより、線形性能を改善することができる。

#### 【 0 0 4 9 】

バイパスブロック 340 は、多数の入力部からの信号を受信するべく、及び利得段 320 又はデジエネレーションスイッチングブロック 330 を通過しない出力部への経路を与えるべく、構成される。バイパスブロック 340 は、可変利得増幅器 310a が与える利得モードの一つ以上において入力部と出力部とを分離する役割を果たすコンポーネントを含み得る。

#### 【 0 0 5 0 】

中間利得モードフィードバックブロック 350a は、可変利得増幅器 310a が与える利得モードの部分集合に対してアクティブにされるように構成される。中間利得モードフィードバックブロック 350a は、目標とするインピーダンスを入力信号に与えるように構成される。これは、増幅プロセスの線形性の改善に役立ち得る。中間利得モードフィードバックブロック 350a は、可変利得増幅器 310a 内でのフィードバックを制御するように構成することもできる。中間利得モードフィードバックブロック 350a は、第 2 のデジエネレーションブロックを回路に含むのと同様の機能性を与えるように構成することができる。

10

#### 【 0 0 5 1 】

バイパススイッチ 360 は、バイパスブロック 340 を介した入力部から出力部への経路、又は利得段 320 を介した入力部から出力部への経路を選択的に与えるように構成される。バイパススイッチ 360 は、可変利得増幅器 310a の利得モードに少なくとも部分的に基づいて、望ましい経路を分離及び / 又は選択する一つ以上のスイッチング素子を含み得る。

20

#### 【 0 0 5 2 】

一定の実施形態において、可変利得増幅器 310a は、複数の利得モード、例えば利得モード G0、G1、...、GN を与えるように構成することができる。G0 は最高利得であり、GN はバイパスモードである。利得モード GN で動作するとき、可変利得増幅器 310a は、信号を入力部からバイパスブロック 340 へと向けるように構成することができる。利得モード G0 ~ GN - 1 で動作するとき、可変利得増幅器 310a は、利得段 320 を通るように信号を向けてデジエネレーションスイッチングブロック 330 をアクティブにするように構成することができる。デジエネレーションスイッチングブロック 330 は、個々の利得モードに対し又は複数群の利得モードに対し異なるインピーダンスレベルを与えるように構成することができる。これらの利得モードであっても、バイパスブロック 340 は、入力部と出力部との分離性を与えるべくバイパスブロック 340 のシャントスイッチをアクティブにすることにより、少なくとも部分的にアクティブになることができる。可変利得増幅器 310a は、利得モード G0 ~ GN - 1 の一つ以上に対して中間利得モードフィードバックブロック 350a をアクティブにするように構成することができる。

30

#### 【 0 0 5 3 】

可変利得信号増幅器 310a は、本開示の中間利得モードフィードバックブロック 350a、バイパスブロック 340、デジエネレーションスイッチングブロック 330 を有しない増幅器と比べ、相対的に低い雑音及び高い線形性（例えばより高い IIP3）を達成するように構成することができる。可変利得信号増幅器 310a は、セルラー信号、WLAN 信号、BLUE TOOTH（登録商標）信号、GPS 信号等のような無線周波数（RF）信号を増幅するように構成することができる。可変利得信号増幅器 310a は、多数の入力部において複数の周波数帯域にわたる信号を受信して当該信号を処理することにより、広帯域性能を与えるように構成することができる。可変利得信号増幅器 310a は、それぞれの入力部における信号を独立して処理するように構成することができる。可変利得信号増幅器 310a は、制御器（例えば図 1 及び図 2 を参照してここに記載される制御器 102）のような制御回路アセンブリが制御するように構成することができる。制御回路アセンブリは、経路を増幅経路とバイパス経路との間でインテリジェントかつ選択的に

40

50

切り替えることができ、デジエネレーションスイッチングブロック 330 により選択的にインピーダンスを与えることができる。

#### 【0054】

3 個の入力部が例示されるにもかかわらず、可変利得増幅器 310a が任意数の適切な入力部を含み得ることを理解すべきである。例えば、限定なく、可変利得増幅器 310a は、少なくとも 2 個の入力部、少なくとも 4 個の入力部、少なくとも 8 個の入力部、少なくとも 16 個の入力部、少なくとも 32 個の入力部、少なくとも 64 個の入力部、又は記載された範囲で少なくとも任意数の入力部を含んでよい。他例としてかつ限定なく、可変利得増幅器 310a は、64 個以下の入力部、32 個以下の入力部、16 個以下の入力、8 個以下、4 個以下の入力部、又は記載された範囲で任意数以下の入力部を含んでよい。

10

#### 【0055】

図 3B は、一定の素子の付加とともに図 3A の可変利得増幅器 310a と同じコンポーネントを含む他の可変利得増幅器例 310b を例示する。例えば、可変利得増幅器 310b は整合ネットワーク 313、318 及び 345 を含む。入力整合ネットワーク 313 は、入力部において受信した信号に対してインピーダンス整合を与えるように構成される。出力整合ネットワーク 318 も同様に、出力負荷 316 と利得段 320 及びカスコードバッファ 314 を含む増幅器とに対してインピーダンス整合を与えるように構成される。バイパス整合ネットワーク 345 も同様に、バイパスブロック 340 に対してインピーダンス整合を与える。整合ネットワーク 313、318、345 に対し、目標とするインピーダンスを与えるべく、インダクタ及びキャパシタの任意の適切な組み合わせを使用することができる。

20

#### 【0056】

可変利得増幅器 310b はまた、出力負荷 316 と、増幅チェーンの一部としてのカスコードバッファ 314 とを含む。カスコードバッファ 314 は、電流バッファとして作用するように構成することができる。カスコードバッファ 314 は、利得段 320 と出力部との分離性を与えるように構成される。カスコードバッファ 314 はまた、可変利得増幅器 310b の利得を改善するように構成することもできる。出力負荷 316 は、出力電圧振幅を生成するべく負荷を電流に与えるように構成される。出力負荷 316 は、入力部において受信した各帯域に対してチューニングされ又はチューニング可能となるように構成することができる。出力負荷 316 は、出力負荷 316 の抵抗をあつらえることにより、反射損失を改善し及び / 又は帯域幅を増加させるように構成することができる。電圧 VDD は、可変利得増幅器 310b の利得モードを設定するように構成することができる。例えば、電圧 VDD は、出力負荷 316 を介して流れる電流が低くなることが、可変利得増幅器 310b の利得が低くなることに対応するように構成することができる。

30

#### 【0057】

図 3C は、図 3A の可変利得増幅器 310a と同様であるが、バイパススイッチ 360 が除外された他の可変利得増幅器例 310c を例示する。バイパススイッチ 360 が存在しないので、バイパスブロック 340 の出力は、利得段 320 の出力部の出力に結合される。さらに、中間利得モードフィードバックブロックが、シャットダウンスイッチブロック 350c に置換されているが、シャットダウンスイッチブロック 350c は、図 3A の可変利得増幅器 310a におけるように出力部に結合されているわけではない。その代わり、シャットダウンスイッチブロック 350c は、増幅器 310c における漏洩を低減するべく入力ノードを選択的に分離するように構成される。いくつかの実施形態において、これは、入力部が使用されていないときに入力ノードと基準電位ノードとの間にスイッチをアクティブにすることによってアクティブにすることができる。様々な実装において、スイッチは、容量素子を介して入力ノードを基準電位ノードに結合することができる。

40

#### 【0058】

図 3D は、一定の素子の付加とともに、図 3C の可変利得増幅器 310c と同じコンポーネントを含む他の可変利得増幅器例 310d を例示する。例えば、可変利得増幅器 31

50

0 d は、整合ネットワーク 313、318 及び 345 を含む。入力整合ネットワーク 313 は、入力部において受信した信号に対してインピーダンス整合を与えるように構成される。出力整合ネットワーク 318 も同様に、出力負荷 316 と利得段 320 及びカスコードバッファ 314 を含む増幅器とに対してインピーダンス整合を与えるように構成される。バイパス整合ネットワーク 345 も同様に、バイパスブロック 340 に対してインピーダンス整合を与える。整合ネットワーク 313、318、345 に対し、目標とするインピーダンスを与えるべく、インダクタ及びキャパシタの任意の適切な組み合わせを使用することができる。

#### 【0059】

可変利得増幅器 310d はまた、出力負荷 316 と、増幅チェーンの一部としてのカスコードバッファ 314 とを含む。カスコードバッファ 314 は、電流バッファとして作用するように構成することができる。カスコードバッファ 314 は、利得段 320 と出力部との分離性を与えるように構成される。カスコードバッファ 314 はまた、可変利得増幅器 310d の利得を改善するように構成することもできる。出力負荷 316 は、出力電圧振幅を生成するべく負荷を電流に与えるように構成される。出力負荷 316 は、入力部において受信した各帯域に対してチューニングされ又はチューニング可能となるように構成することができる。出力負荷 316 は、出力負荷 316 の抵抗をあつらえることにより、反射損失を改善し及び / 又は帯域幅を増加させるように構成することができる。電圧 VDD は、可変利得増幅器 310d の利得モードを設定するように構成することができる。例えば、電圧 VDD は、出力負荷 316 を介して流れる電流が低くなることが、可変利得増幅器 310d の利得が低くなることに対応するように構成することができる。10

#### 【0060】

図 4 は、入力信号を受信して増幅された出力信号を生成するように構成された可変利得段 420 を含む可変利得信号増幅器 410 を例示する。可変利得信号増幅器 410 はまた、可変利得段 420 に結合されたデジエネレーションスイッチングブロック 430 も含む。デジエネレーションスイッチングブロック 430 は、可変利得段 420 の複数の異なる利得レベルを与えるべく構成することができる。20

#### 【0061】

図 5 は、様々な利得レベルを有する信号増幅器 520 に結合された可変インピーダンス段 532 を含むデジエネレーションスイッチング回路 530 を例示する。可変インピーダンス段 532 は、様々な利得レベルに関連付けられた様々なインピーダンス値を与えるように構成することができる。デジエネレーションスイッチング回路 530 は、可変インピーダンス段 532 と動作可能に関連付けられたスイッチ 534 を含む。スイッチ 534 は、可変インピーダンス段 532 を基準電位ノードから選択的に分離するように実装される。30

#### 【0062】

図 6 は、図 3B を参照してここに記載される可変利得増幅器 310b と同様に構成された可変利得増幅器構成例 610 を例示する。可変利得増幅器 610 は、増幅器の実装例を実証する電気コンポーネント例を含む。しかしながら、これは実装例の単なる例示であり、本開示の範囲が、同様のアーキテクチャを包含する付加的な実装まで拡張されることを理解するべきである。40

#### 【0063】

可変利得増幅器構成 610 は、入力 A、B 及び C を受信して当該受信した信号を、トランジスタ Q10 を有するカスコードバッファ 614 と連動する対応トランジスタ Q3、Q4 及び Q5 によって選択的に増幅するように構成されたマルチ入力利得段 612 を含む。マルチ入力利得段 612 はまた、入力 A、B 及び C それぞれに対してスイッチングトランジスタ Q6、Q7 及び Q8 を含むバイパスブロック 340 を通るバイパス経路を与えるように構成される。

#### 【0064】

マルチ入力利得段 612 は、デジエネレーションスイッチングブロック 630 に結合さ50

れる。デジエネレーションスイッチングブロック 630 は、可変利得増幅器構成 610 の利得モードに少なくとも部分的に基づいてあつらえられたインピーダンスを選択的に与えるように構成される。一定の実装において、マルチ入力利得段 612 は、別個の入力ポートにおいて多数の信号を受信するように構成される。別個の入力ポートはそれぞれが、一つ以上の特定のセルラー周波数帯域にある信号を受信するように構成される。例えば、入力部 A が第 1 帯域の信号を受信し、入力部 B が第 2 帯域の信号を受信し、入力部 C が第 3 帯域の信号を受信する。いくつかの実施形態において、トランジスタ Q3、Q4 及び Q5 はそれぞれが、入力ポート間の分離性を増加させるべく、専用のデジエネレーションスイッチングブロック 630 に結合され得る。これらの入力部はそれぞれ、入力インピーダンス整合を与えるべくインダクタ L4、L5 及び L6 に結合される。

10

#### 【0065】

可変利得増幅器構成 610 は、スイッチングネットワークを使用することなくマルチ入力処理を与えるように構成することができる。可変利得増幅器構成 610 は、デジエネレーションスイッチングブロック 630 の使用を介して相対的に高に線形性を達成するよう構成することができる。一定の実装において、バイパスブロック 640 は、かかるスイッチを有する構成と比べ高い入力対出力分離性を与えることができるシャントスイッチ Q9 を含む。可変利得増幅器構成 610 は、入力部からバイパスブロック 640 を通るように信号を向けることにより、低損失ダイレクトバイパスモードを与えるように構成することができる。低損失ダイレクトバイパスモードは、例えば低利得モードに実装することができる。

20

#### 【0066】

可変利得増幅器構成 610 は、トランジスタ Q3～Q5 を含む電流利得段に電圧を与えるマルチ入力利得段 312 を含む。マルチ入力利得段 312 は、電圧を電流利得段に与えるように構成される。さらに、マルチ入力利得段 312 は、それぞれの入力信号を、トランジスタ Q10 を含むカスコードバッファ 614 と連動して増幅するように構成され、カスコードバッファ 614 は、入力インピーダンスを低下させかつ出力インピーダンスを増加させる電流バッファとして作用するように構成される。

#### 【0067】

デジエネレーションスイッチングブロック 630 は、マルチ入力利得段 612 の利得段にインピーダンスを与えるように構成される。このようにして、処理チェーンにおける前段と整合する電力及びノイズを与えることにより、性能を改善することができる。デジエネレーションスイッチングブロック 630 は、フィードバックメカニズムを与えることにより、利得段（例えばトランジスタ Q3～Q5）の線形性を改善するように構成することができる。デジエネレーションスイッチングブロック 630 は、トランジスタ Q2 及びトランジスタ Q1 をそれぞれアクティブにすることにより、第 1 インピーダンス L1 を第 1 利得モードに与え、L1 及び L2 により得られる第 2 インピーダンスを第 2 利得モードに与えるように構成することができる。デジエネレーションスイッチングブロック 630 が与える選択されたインピーダンスはまた、利得段の線形性を改善するように構成することもできる。可変利得増幅器構成 610 は、バイパスモードにおいてデジエネレーションスイッチングブロック 630 をバイパスするように構成することができる。このようにして、利得段を通過する漏洩電流を低減又は最小化することにより、線形性能を改善することができる。一定の実装において、デジエネレーションスイッチングブロック 630 は、低いインダクタンスを高い利得モードに与えるように構成することができる。デジエネレーションスイッチングブロック 630 が与えるインダクタンスの量は、可変利得増幅器構成 610 の利得モードの変化によって変更することができる。

30

#### 【0068】

バイパスブロック 640 は、多数の入力部からの信号を受信するべく、及び利得段（例えばトランジスタ Q3～Q5）又はデジエネレーションスイッチングブロック 630 を通過しない出力部への経路を与えるべく、構成される。バイパスブロック 640 は、トランジスタ Q11 及びキャパシタ C1 を介した出力部への単数の経路を与えるように構成され

40

50

る。キャパシタ C 1 は、直流 ( D C ) 電圧を出力供給からブロックするように構成することができる。バイパスブロック 6 4 0 はまた、入力部を出力部から分離する補助となるよう 10 にバイパスブロック 6 4 0 を選択的に基準電位ノードに結合するトランジスタ Q 9 を介したシャントスイッチを含む。バイパス整合ネットワーク 6 4 5 は、付加的なインピーダンス整合柔軟性を与えることができる。

#### 【 0 0 6 9 】

中間利得モードフィードバックブロック 6 5 0 は、可変利得増幅器構成 6 1 0 が与える利得モードの部分集合に対してアクティブにされるように構成される。中間利得モードフィードバックブロック 6 5 0 は、目標とするインピーダンスを入力信号に与えるように構成される。これは、増幅プロセスの線形性の改善に役立ち得る。システムにおけるフィードバックの量を制御するべく、 R C 整合ネットワーク 6 5 1 を使用することができる。さらに、 R C 整合ネットワーク 6 5 1 は、 D C 電圧のためのブロックとして機能するように構成することができる。 R C 整合ネットワーク 6 5 1 は、振幅及び位相のフィードバック挙動を制御するように構成することができる。 R C 整合ネットワーク 6 5 1 は、キャパシタ、抵抗器、直列のキャパシタ及び抵抗器、又はキャパシタ、抵抗器及び他のコンポーネントの任意の適切な組み合わせを含み得る。中間利得モードフィードバックブロック 6 5 0 はまた、可変利得増幅器 6 1 0 内のフィードバックを制御するように構成することもできる。中間利得モードフィードバックブロック 6 5 0 は、第 2 のデジェネレーションブロックを回路に含むのと同様の機能性を与えるように構成することができる。 20

#### 【 0 0 7 0 】

アクティブになると、入力部 A、B 及び C それぞれからの信号が、ポイント A、B 及び C において中間利得フィードバックブロック 6 5 0 に入り、ポイント D において当該ブロックから出る。このポイント D は、出力整合ネットワーク 6 1 8 及びバイパススイッチ 6 6 0 に先立って回路に結合される。言い換えると、中間利得モードフィードバックブロック 6 5 0 は、入力部 A、B 及び C それぞれを、トランジスタ Q 1 4 ~ Q 1 6 及び Q 1 8 を介して出力部に結合することができる。付加的なトランジスタ Q 1 7 は、バイパスブロック 6 4 0 と同様にシャントスイッチを基準電位ノードに与えるように構成することができる。ポイント D は、出力整合ネットワーク 6 1 8 の先となるように、出力整合ネットワーク 6 1 8 内となるように、又は出力整合ネットワーク 6 1 8 の後となるように位置決めすることができる。中間利得モードフィードバックブロック 6 5 0 は、入力と出力との相殺を生成するべく構成することができるので、ポイント D は、性能を改善するべく可変利得増幅器構成 6 1 0 内に位置決めすることができる。 30

#### 【 0 0 7 1 】

バイパススイッチ 6 6 0 は、入力部 A、B 及び C からバイパスブロック 6 4 0 を介して出力部への経路、又は入力部 A、B 及び C から利得段素子及び増幅器素子（例えばカスコードバッファ 6 1 4 及び出力整合ネットワーク 6 1 8 ）を介して出力部への経路を選択的に与えるように構成される。バイパススイッチ 6 6 0 は、増幅経路と出力部との接続を制御するトランジスタ Q 1 2 と、バイパス経路と出力部との接続を制御するトランジスタ Q 1 3 とを含む。バイパススイッチ 6 6 0 は、可変利得増幅器 6 1 0 の利得モードに少なくとも部分的に基づいて制御することができる。 40

#### 【 0 0 7 2 】

整合ネットワーク 6 1 8 及び 6 4 5 は、目標とするインピーダンスを与えるべく使用することができるインダクタ及びキャパシタの任意の適切な組み合わせを含み得る。出力整合ネットワーク 6 1 8 は、出力負荷 6 1 6 と利得段（例えばトランジスタ Q 3 ~ Q 5 ）及びカスコードバッファ 6 1 4 を含む増幅器とに対してインピーダンス整合を与えるように構成される。バイパス整合ネットワーク 6 4 5 も同様に、バイパスブロック 6 4 0 のためのインピーダンス整合を与える。

#### 【 0 0 7 3 】

可変利得増幅器 6 1 0 は、出力負荷 6 1 6 と、増幅経路の一部としてのカスコードバッファ 6 1 4 とを含む。カスコードバッファ 6 1 4 は、電流バッファとして作用するべく構 50

成されたトランジスタ Q 1 0 を含む。カスコードバッファ 6 1 4 は、利得段と出力部との分離性を与えるように構成される。カスコードバッファ 6 1 4 はまた、可変利得増幅器 6 1 0 の利得を改善するように構成することもできる。出力負荷 6 1 6 は、出力電圧振幅を生成するべく付加を電流に与えるように構成される。出力負荷 6 1 6 は、入力部において受信した各帯域に対してチューニングされ又はチューニング可能となるように構成することができる。例えば、出力負荷は、特定のセルラー周波数帯域に対してチューニング可能な可変キャパシタ C 2 を含む。出力負荷 6 1 6 はまた、出力負荷 6 1 6 の抵抗 R 1 をあつらえることにより、反射損失を改善し及び／又は帯域幅を増加させるように構成することもできる。

#### 【 0 0 7 4 】

電圧 V D D は、可変利得増幅器 3 1 0 b の利得モードを設定するように構成することができる。例えば、電圧 V D D は、出力負荷 3 1 6 を介して流れる電流が低くなることが、可変利得増幅器 3 1 0 b の利得が低くなることに対応するように構成することができる。

#### 【 0 0 7 5 】

図 7 A ~ 図 7 C は、図 6 の可変利得信号増幅器構成 6 1 0 の動作モードの複数例を例示する。図 7 A は、一つ以上の高利得モードにおける動作を例示する。これらの高利得モードにおいて、バイパスブロック 6 4 0 は、シャントスイッチ Q 9 を除いてアクティブ解除される。入力部 A、B 及び C において受信した信号は、トランジスタ Q 3 ~ Q 5 を含む利得段を通るようにかつカスコードバッファ 6 1 4 を通るように向けられ、出力整合ネットワーク 6 1 8 及びバイパススイッチ 6 6 0 を通って出力部に至る。バイパススイッチは、これらの中間利得モードにおいて Q 1 2 をアクティブにし、Q 1 3 をアクティブ解除する。さらに、これらの高利得モードにおいて、トランジスタ Q 2 がオンにされ、トランジスタ Q 1 はオフにされるので、デジェネレーションスイッチングブロック 6 3 0 を介して利得段に与えられるインダクタンスは L 1 となる。これらの高利得モードにおいて、中間利得モードフィードバックブロック 6 5 0 もアクティブ解除される。

#### 【 0 0 7 6 】

図 7 B は、一つ以上の中間利得モードにおける動作を例示する。これらのモードはまた、低利得高線形性モードと称することができる。これらの中間利得モードでの動作は、顕著な差異を有する一つ以上の高利得モードの動作と同様である。第一に、デジェネレーションブロック 6 3 0 において、トランジスタ Q 2 がオフにされ、トランジスタ Q 1 がオンにされるので、デジェネレーションスイッチングブロック 6 3 0 を介して利得段に与えられるインダクタンスは、L 1 及び L 2 の双方により与えられる。よって、利得モードが低くなると増加したインピーダンスが得られ、又は利得モードが高くなると減少したインピーダンスが得られる。第二に、中間利得モードフィードバックブロック 6 5 0 がアクティブにされる。これにより、第 2 のデジェネレーションブロックを加えたのと同様に、回路への付加的なフィードバックが得られる。

#### 【 0 0 7 7 】

図 7 C は、一つ以上の低利得モードにおける動作を例示する。これらの低利得モードでは、バイパスブロック 6 4 0 がアクティブにされ、利得段トランジスタ Q 3 ~ Q 5 がアクティブ解除される。入力部 A、B 及び C において受信した信号は、バイパスブロック 6 4 0 を介し、バイパス整合ネットワーク 6 4 5 及びバイパススイッチ 6 6 0 を介し、出力部に向けられる。これらの低利得モードにおいて、バイパススイッチは Q 1 3 をアクティブにし、Q 1 2 をアクティブ解除する。さらに、デジェネレーションスイッチングブロック 6 3 0 をアクティブ解除するべくトランジスタ Q 1 及び Q 2 はオフにされ、利得段トランジスタ Q 3 ~ Q 5 を通る漏洩電流を低減又は最小化することにより、線形性能が改善される。中間利得モードフィードバックブロック 6 5 0 もまた、これらの低利得モードにおいてアクティブ解除される。

#### 【 0 0 7 8 】

図 8 は、図 6 の可変利得信号増幅器構成 6 1 0 と同様であるが、バイパススイッチ 6 6 0 が除外された可変利得信号増幅器 8 1 0 を例示する。バイパススイッチを除外すること

10

20

30

40

50

により、バイパス整合ネットワーク 645 の出力がその代わりに、出力整合ネットワーク 618 の入力ノードに結合される。この構成では、増幅経路又はバイパス経路の選択を制御するバイパススイッチが存在しない。むしろ、利得段の選択されたトランジスタ（例えばトランジスタ Q3 ~ Q5）、及びバイパスブロックの選択されたトランジスタ（例えばトランジスタ Q6 ~ Q8）が、バイパス経路又は増幅経路を与えるべく選択的にアクティブにされ及びアクティブ解除される。

#### 【0079】

図 9 は、図 6 の可変利得信号増幅器構成 610 と同様であるが、中間利得モードファイードバックモジュールの代わりにシャットダウンスイッチブロック 950 を有する可変利得信号増幅器 910 を例示する。この構成では、出力整合ネットワーク 618 の出力ノードにおいてシャットダウンスイッチブロック 950 が増幅経路に結合されないので、ポイント D が除外される。その代わり、シャットダウンスイッチブロック 950 は、入力ノード A、B 及び C を選択的に分離するべく構成されたトランジスタ Q14 ~ Q16 及びキャパシタ C3 ~ C5 を含む。いくつかの実施形態において、シャットダウンスイッチブロック 950 はキャパシタ C3 ~ C5 を含まない。シャットダウンスイッチブロック 950 は、対応する入力部が使用されていないときにスイッチをオンにする（例えばトランジスタをアクティブにする）ように構成することができる。これは、増幅器構成における漏洩を低減又は排除するべく、当該入力部をグランドに対してシャットオフするように行うことができる。

#### 【0080】

図 10 は、図 9 の可変利得信号増幅器構成 910 と同様であるが、バイパススイッチ 660 が除外された可変利得信号増幅器 1010 を例示する。図 8 の可変利得信号増幅器 810 と同様に、バイパススイッチが除外されることにより、バイパス整合ネットワーク 645 の出力が出力整合ネットワーク 618 の入力ノードに結合される結果となる。この構成では、増幅経路又はバイパス経路の選択を制御するバイパススイッチが存在しない。むしろ、利得段の選択されたトランジスタ（例えばトランジスタ Q3 ~ Q5）、及びバイパスブロックの選択されたトランジスタ（例えばトランジスタ Q6 ~ Q8）が、バイパス経路又は増幅経路を与えるべく選択的にアクティブにされ及びアクティブ解除される。

#### 【0081】

製品及びアーキテクチャの例

#### 【0082】

図 11 は、いくつかの実施形態において、特徴（例えば図 1 ~ 図 10）の組み合わせを有するダイバーシティ受信器構成のいくつか又はすべてを含むダイバーシティ受信器構成のいくつか又はすべてを、全体的又は部分的にモジュールに実装することができる。かかるモジュールは、例えば、フロントエンドモジュール（FEM）としてよい。かかるモジュールは、例えば、ダイバーシティ受信器（DRx）FEM としてよい。かかるモジュールは、例えば、マルチ入力・マルチ出力（MIMO）モジュールとしてよい。

#### 【0083】

図 11 の例において、モジュール 1108 はパッケージ基板 1101 を含み、かかるパッケージ基板 1101 に一定数のコンポーネントが取り付けられる。例えば、（フロントエンド電力管理集積回路 [FEPIMC] を含み得る）制御器 1102、組み合わせセンブリ 1106、ここに記載される一つ以上の特徴を有する利得段 1120 及びデジタルネレーションスイッチングブロック 1130 を含む可変利得増幅器アセンブリ 1110、並びに（一つ以上の帯域通過フィルタを含み得る）フィルタバンク 1108 を、パッケージ基板 1101 上に及び／又はパッケージ基板 1101 内に取り付け及び／又は実装することができる。一定数の SMT デバイス 1105 のような他のコンポーネントを、パッケージ基板 1101 に取り付けることもできる。様々なコンポーネントのすべてがパッケージ基板 1101 上にレイアウトされるように描かれているにもかかわらず、一定のコンポーネントを他のコンポーネントの上に実装することもできることが理解される。

#### 【0084】

10

20

30

40

50

図12は、いくつかの実施形態において、特徴（例えば図1～図10）の組み合わせを有するダイバーシティ受信器構成のいくつか又はすべてを含むダイバーシティ受信器構成のいくつか又はすべてを、全体的又は部分的にアーキテクチャに実装することができる。かかるアーキテクチャは一つ以上のモジュールを含み、ダイバーシティ受信器（DRx）フロントエンド機能のようなフロントエンド機能を与えるように構成することができる。

#### 【0085】

図12の例において、アーキテクチャ1208は、（フロントエンド電力管理集積回路[FET-PIMC]を含み得る）制御器1202、組み合わせセンブリ1206、ここに記載される一つ以上の特徴を有する利得段1220及びデジタルエンジニアリングブロック1230を含む可変利得増幅器センブリ1210、並びに（一つ以上の帯域通過フィルタを含み得る）フィルタバンク1208を、パッケージ基板1201上に及び／又はパッケージ基板1201内に取り付け及び／又は実装することができる。一定数のSMTデバイス1205のような他のコンポーネントもまた、アーキテクチャ1208に実装することができる。

#### 【0086】

いくつかの実装において、ここに記載される一つ以上の特徴を有するデバイス及び／又は回路は、無線デバイスのようなRF電子デバイスに含めることができる。かかるデバイス及び／又は回路は、無線デバイスに直接、ここに記載されるモジュラー形態で、又はこれらの一定の組み合わせで実装することができる。いくつかの実施形態において、かかる無線デバイスは、例えば、携帯電話機、スマートフォン、電話機能あり又はなしのハンドヘルド無線デバイス、無線タブレット等を含み得る。

#### 【0087】

図13は、ここに記載される一つ以上の有利な特徴を有する無線デバイス例1300を描く。ここに記載される一つ以上の特徴を有する一つ以上のモジュールの文脈において、かかるモジュールは一般に、（例えばフロントエンドモジュールとして実装可能な）破線の囲い1306、及び（例えばフロントエンドモジュールとして実装可能な）ダイバーシティ受信器（DRx）モジュール1308によって描かれる。

#### 【0088】

図13を参照すると、複数の電力増幅器（PA）1382がそれぞれ、送受信器1304からRF信号を受信することができる。送受信器1304は、増幅及び送信対象のRF信号を生成するように、及び受信信号を処理するように、構成されて動作することができる。送受信器1304は、ユーザに適したデータ及び／又は音声信号と送受信器1304に適したRF信号との間の変換を与えるように構成されたベース帯域サブシステム1305と相互作用をするように示される。送受信器1304はまた、無線デバイス1300の動作を目的として電力を管理するべく構成された電力管理コンポーネント1307と通信することもできる。かかる電力管理はまた、ベース帯域サブシステム1305並びにモジュール1306及び1308の動作も制御することができる。

#### 【0089】

ベース帯域サブシステム1305は、ユーザに与えられ及びユーザから受信する音声及び／又はデータの様々な入力及び出力を容易にするべくユーザインターフェイス1301に接続されるように示される。ベース帯域サブシステム1305はまた、無線デバイスの動作を容易にするべく及び／又はユーザのための情報格納を与えるべく構成されたメモリ1303にも接続される。メモリ1303は、データ及び／又は命令を格納するように構成される。

#### 【0090】

無線デバイス例1300において、PA1382の出力は、（各整合回路1384を介して）整合されて各デュプレクサ1386へと引き回される。かかる増幅されかつフィルタリングされた信号は、送信を目的としてスイッチングネットワーク1309を介して一次アンテナ1360へと引き回すことができる。いくつかの実施形態において、デュプレクサ1386により、共通アンテナ（例えば一次アンテナ1360）を使用して送信動作

10

20

30

40

50

及び受信動作を同時に行うことが許容され得る。図13において、受信信号は、ここに開示の可変利得増幅器の特徴及び利益を与える可変利得増幅器アセンブリ1310aへと引き回されるように示される。DR×モジュール1308も、同様の可変利得増幅器アセンブリ1310bを含む。

#### 【0091】

無線デバイス例1300において、一次アンテナ1360において受信した信号は、フロントエンドモジュール1306の可変利得増幅器1310aに送信され得る。可変利得増幅器1310aは、利得段1320及びデジネレーションスイッチングブロック1330を含み得る。可変利得増幅器1310aは、入力部1311において複数の信号を受信し、出力部1319において複数の処理済み信号を出力するように構成される。可変利得増幅器1310aは、利得モードに少なくとも部分的に基づいて信号を増幅するべく、及び利得モードに少なくとも部分的に基づいてデジネレーションスイッチングブロック330を介して目標とするインピーダンスを与えるべく、構成される。これは、本記載の特徴の一つ以上を含むわけではない可変利得増幅器と比べ、信号の線形性を改善するようを行うことができる。少なくとも一つの低利得モードでは、利得段1320及びデジネレーションスイッチングブロック1330はバイパスしてよい。少なくとも一つの非低利得モードでは、ここに記載される中間利得モードフィードバックモジュールを介してのように、増幅プロセスの線形性を改善するべく可変利得増幅器1310aにおいて付加的なフィードバックを与えることができる。

#### 【0092】

無線デバイスはまた、ダイバーシティアンテナ1370、及びダイバーシティアンテナ1370から信号を受信するダイバーシティ受信器モジュール1308も含む。ダイバーシティ受信モジュール1308は、フロントエンドモジュール1306における可変利得増幅器1310aと同様の可変利得増幅器1310bを含む。ダイバーシティ受信器モジュール1308及び可変利得増幅器1310bは、受信した信号を処理し、処理した信号を送受信器1304に送信する。いくつかの実施形態において、ダイプレクサ、トライプレクサ、又は他のマルチプレクサ若しくはフィルターアセンブリを、ここに記載されるように、ダイバーシティアンテナ1370とダイバーシティ受信器モジュール1370との間に含めることができる。

#### 【0093】

本開示の一つ以上の特徴を、ここに記載される様々なセルラー周波数帯域とともに実装することができる。かかる帯域の例を表1に挙げる。理解されることだが、当該帯域の少なくともいくつかは、サブ帯域に分割することができる。本開示の一つ以上の特徴が、表1の例のような指定を有しない周波数範囲とともに実装し得ることも理解される。無線周波数(RF)及び無線周波数信号との用語が、少なくとも表1に挙げられる周波数を含む信号を言及することが理解される。

10

20

30

【表1】

Table 1

| 帯域  | モード | 送信周波数範囲(MHz)      | 受信周波数範囲(MHz)      |
|-----|-----|-------------------|-------------------|
| B1  | FDD | 1,920 – 1,980     | 2,110 – 2,170     |
| B2  | FDD | 1,850 – 1,910     | 1,930 – 1,990     |
| B3  | FDD | 1,710 – 1,785     | 1,805 – 1,880     |
| B4  | FDD | 1,710 – 1,755     | 2,110 – 2,155     |
| B5  | FDD | 824 – 849         | 869 – 894         |
| B6  | FDD | 830 – 840         | 875 – 885         |
| B7  | FDD | 2,500 – 2,570     | 2,620 – 2,690     |
| B8  | FDD | 880 – 915         | 925 – 960         |
| B9  | FDD | 1,749.9 – 1,784.9 | 1,844.9 – 1,879.9 |
| B10 | FDD | 1,710 – 1,770     | 2,110 – 2,170     |
| B11 | FDD | 1,427.9 – 1,447.9 | 1,475.9 – 1,495.9 |
| B12 | FDD | 699 – 716         | 729 – 746         |
| B13 | FDD | 777 – 787         | 746 – 756         |
| B14 | FDD | 788 – 798         | 758 – 768         |
| B15 | FDD | 1,900 – 1,920     | 2,600 – 2,620     |
| B16 | FDD | 2,010 – 2,025     | 2,585 – 2,600     |
| B17 | FDD | 704 – 716         | 734 – 746         |
| B18 | FDD | 815 – 830         | 860 – 875         |
| B19 | FDD | 830 – 845         | 875 – 890         |
| B20 | FDD | 832 – 862         | 791 – 821         |
| B21 | FDD | 1,447.9 – 1,462.9 | 1,495.9 – 1,510.9 |
| B22 | FDD | 3,410 – 3,490     | 3,510 – 3,590     |
| B23 | FDD | 2,000 – 2,020     | 2,180 – 2,200     |
| B24 | FDD | 1,626.5 – 1,660.5 | 1,525 – 1,559     |
| B25 | FDD | 1,850 – 1,915     | 1,930 – 1,995     |
| B26 | FDD | 814 – 849         | 859 – 894         |
| B27 | FDD | 807 – 824         | 852 – 869         |
| B28 | FDD | 703 – 748         | 758 – 803         |
| B29 | FDD | N/A               | 716 – 728         |
| B30 | FDD | 2,305 – 2,315     | 2,350 – 2,360     |
| B31 | FDD | 452.5 – 457.5     | 462.5 – 467.5     |
| B32 | FDD | N/A               | 1,452 – 1,496     |
| B33 | TDD | 1,900 – 1,920     | 1,900 – 1,920     |
| B34 | TDD | 2,010 – 2,025     | 2,010 – 2,025     |
| B35 | TDD | 1,850 – 1,910     | 1,850 – 1,910     |
| B36 | TDD | 1,930 – 1,990     | 1,930 – 1,990     |
| B37 | TDD | 1,910 – 1,930     | 1,910 – 1,930     |
| B38 | TDD | 2,570 – 2,620     | 2,570 – 2,620     |
| B39 | TDD | 1,880 – 1,920     | 1,880 – 1,920     |
| B40 | TDD | 2,300 – 2,400     | 2,300 – 2,400     |
| B41 | TDD | 2,496 – 2,690     | 2,496 – 2,690     |
| B42 | TDD | 3,400 – 3,600     | 3,400 – 3,600     |
| B43 | TDD | 3,600 – 3,800     | 3,600 – 3,800     |
| B44 | TDD | 703 – 803         | 703 – 803         |
| B45 | TDD | 1,447 – 1,467     | 1,447 – 1,467     |
| B46 | TDD | 5,150 – 5,925     | 5,150 – 5,925     |
| B65 | FDD | 1,920 – 2,010     | 2,110 – 2,200     |
| B66 | FDD | 1,710 – 1,780     | 2,110 – 2,200     |
| B67 | FDD | N/A               | 738 – 758         |
| B68 | FDD | 698 – 728         | 753 – 783         |

## 【0094】

本明細書及び特許請求の範囲全体にわたり、文脈上そうでないことが明らかでない限り、「含む」、「備える」等の単語は、排他的又は網羅的な意味とは反対の包括的意味に、すなわち「～を含むがこれらに限られない」との意味に解釈すべきである。ここで一般に使用される単語「結合」は、直接接続されるか又は一つ以上の中間要素を介して接続されるかのいずれかとなり得る2以上の要素を言及する。加えて、単語「ここ」、「上」、「

10

20

30

40

50

下」及び同様の趣旨の単語は、本アプリケーションにおいて使用される場合、本アプリケーション全体を言及し、本アプリケーションの任意の特定部分を言及するわけではない。文脈が許容する場合、单数又は複数を使用する所定実施形態の上記説明における単語はそれぞれ、複数又は单数をも含み得る。2以上の項目のリストを言及する単語「又は」及び「若しくは」は、当該単語の以下の解釈のすべてをカバーする。すなわち、当該リストの任意の項目、当該リストのすべての項目、及び当該リストの項目の任意の組み合わせである。

#### 【0095】

本発明の実施形態の上記詳細な説明は、排他的であることすなわち本発明を上記開示の正確な形態に制限することを意図しない。本発明の及びその例の特定の実施形態が例示を目的として上述されたが、当業者が認識するように、本発明の範囲において様々な均等の修正も可能である。例えば、プロセス又はブロックが所与の順序で提示されるが、代替実施形態は、異なる順序でステップを有するルーチンを行うこと又はブロックを有するシステムを用いることができ、いくつかのプロセス又はブロックは削除、移動、追加、細分化、結合、及び／又は修正することができる。これらのプロセス又はブロックはそれぞれが、様々な異なる態様で実装することができる。また、プロセス又はブロックが直列的に行われるよう示されることもあるが、これらのプロセス又はブロックは、その代わりに、並列して行い又は異なる時に行うこともできる。

10

#### 【0096】

ここに与えられた本発明の教示は、必ずしも上述のシステムに限られることなく、他のシステムにも適用することができる。上述の様々な実施形態要素及び行為は、さらなる実施形態を与えるべく組み合わせることができる。

20

#### 【0097】

本発明のいくつかの実施形態が記載されたが、これらの実施形態は、例のみとして提示されており、本開示の範囲を制限することを意図しない。実際のところ、ここに記載される新規な方法及びシステムは、様々な他の形態で具体化することができる。さらに、ここに記載される方法及びシステムの形態における様々な省略、置換及び変更が、本開示の要旨から逸脱することなくなし得る。添付の特許請求の範囲及びその均等物が、本開示の範囲及び要旨に収まるかかる形態又は修正をカバーすることが意図される。

30

【図1】



FIG. 1

【図2】



FIG. 2

【図3A】



FIG. 3A

【図3B】



FIG. 3B

【図3C】



【図3D】



FIG. 3C

FIG. 3D

【図4】



FIG. 4

【図5】



FIG. 5

【図6】



【図7A】



【図7B】



【図7C】



【 四 8 】



FIG. 8

【図9】



FIG. 9

【 図 1 0 】



FIG. 10

【 図 1 1 】



*FIG. 11*

【図12】



*FIG. 12*

【図 1 3】



FIG. 13

---

フロントページの続き

(72)発明者 ハゲラーツ、ヨハネス ヤコブス エミール マリア  
アメリカ合衆国 96743 ハワイ州 カムエラ カ ナニ ブレース 59-127

(72)発明者 イ、ジュンヒョン  
アメリカ合衆国 92618 カリフォルニア州 アーバイン スモールホイール 110

(72)発明者 チョ、ジョシュア ヘソク  
アメリカ合衆国 92603 カリフォルニア州 アーバイン ベレアン レーン 5065

(72)発明者 パディヤナ、アラビンド クマル  
アメリカ合衆国 92626 カリフォルニア州 コスタメサ アベニュー オブ ジ アーツ  
3400 アパートメント イ-215

(72)発明者 アガーワル、ビブル  
アメリカ合衆国 92602 カリフォルニア州 アーバイン クロスウィンズ 123

審査官 及川 尚人

(56)参考文献 特表2016-508702 (JP, A)  
国際公開第2015/123368 (WO, A1)  
米国特許出願公開第2008/0231369 (US, A1)  
特開2009-290411 (JP, A)  
米国特許出願公開第2012/0056681 (US, A1)  
国際公開第2010/082235 (WO, A1)  
米国特許出願公開第2010/0301942 (US, A1)  
特表2015-517782 (JP, A)  
特表2009-524318 (JP, A)

(58)調査した分野(Int.Cl., DB名)

H03F 1/00-3/72  
H03G 3/10