

(19) 日本国特許庁(JP)

## (12) 公開特許公報(A)

(11) 特許出願公開番号

特開2010-85998  
(P2010-85998A)

(43) 公開日 平成22年4月15日(2010.4.15)

(51) Int.Cl.

G02F 1/1368 (2006.01)

F 1

G02F 1/1368

テーマコード(参考)

2 H 0 9 2

審査請求 有 請求項の数 4 O L (全 42 頁)

(21) 出願番号 特願2009-297604 (P2009-297604)  
 (22) 出願日 平成21年12月28日 (2009.12.28)  
 (62) 分割の表示 特願2000-160 (P2000-160) の分割  
 原出願日 平成12年1月4日 (2000.1.4)  
 (31) 優先権主張番号 1998P63759  
 (32) 優先日 平成10年12月31日 (1998.12.31)  
 (33) 優先権主張国 韓国 (KR)  
 (31) 優先権主張番号 1999P6602  
 (32) 優先日 平成11年2月27日 (1999.2.27)  
 (33) 優先権主張国 韓国 (KR)  
 (31) 優先権主張番号 1999P50048  
 (32) 優先日 平成11年11月11日 (1999.11.11)  
 (33) 優先権主張国 韓国 (KR)

(71) 出願人 390019839  
 三星電子株式会社  
 SAMSUNG ELECTRONICS  
 CO., LTD.  
 大韓民国京畿道水原市靈通区梅灘洞 416  
 416, Maetan-dong, Yeongtong-gu, Suwon-si,  
 Gyeonggi-do 442-742  
 (KR)  
 (74) 代理人 100094145  
 弁理士 小野 由己男  
 (74) 代理人 100106367  
 弁理士 稲積 朋子

最終頁に続く

(54) 【発明の名称】 液晶表示装置用薄膜トランジスタ基板及びその製造方法

## (57) 【要約】

【課題】 TFT用薄膜トランジスタ基板の製造工程を単純化する。

【解決手段】 絶縁基板と、その上に形成されており、ゲート線及びゲート電極を含むゲート配線と、前記ゲート線と平行な共通信号線及び前記共通信号線に連結され縦方向に伸びる共通電極を含む共通配線と、前記共通配線及び前記ゲート配線を覆うゲート絶縁膜と、一部は前記ゲート電極と重畳する半導体パターンと、前記半導体パターンの上部の縦方向に形成されて前記ゲート線と交差するデータ線と、前記データ線と連結されたソース電極と、前記ソース電極と分離された前記ゲート電極を中心に入り前記ソース電極と対向するドレーン電極とを含むデータ配線及び前記ドレーン電極と連結された画素電極を含む画素配線とを含み、少なくとも前記画素電極の下部に形成された前記半導体パターンは前記画素電極の外に出るように形成されている液晶表示装置用薄膜トランジスタ基板。

【選択図】 図4 8



## 【特許請求の範囲】

## 【請求項 1】

絶縁基板と、

前記基板の上に形成されており、横方向のゲート線及び前記ゲート線の一部であるゲート電極を含むゲート配線と、前記ゲート線と平行な共通信号線及び前記共通信号線に連結されて縦方向に伸びている線形の共通電極を含む共通配線と、

前記共通配線及び前記ゲート配線を覆うゲート絶縁膜と、

前記ゲート絶縁膜の上部に形成されており、一部は前記ゲート電極と重畳している半導体パターンと、

前記半導体パターンの上部に形成されており、縦方向に形成されて前記ゲート線と交差するデータ線と、前記データ線と連結されているソース電極と、前記ソース電極と分離されており前記ゲート電極を中心にいて前記ソース電極と対向するドレーン電極とを含むデータ配線及び前記ドレーン電極と連結されており前記共通電極と平行に対向する線形の画素電極を含む画素配線とを含み、

少なくとも前記画素電極の下部に形成された前記半導体パターンは前記画素電極の外に出るように形成されている液晶表示装置用薄膜トランジスタ基板。

## 【請求項 2】

前記半導体パターンは前記画素電極の外に  $0.5 \mu m$  以上出るように形成されている請求項 1 に記載の液晶表示装置用薄膜トランジスタ基板。

## 【請求項 3】

前記ゲート配線は前記ゲート線と連結されて外部から走査信号の印加を受けるゲートパッドをさらに含み、

前記データ配線は前記データ線と連結されて外部からデータ信号の印加を受けるデータパッドをさらに含み、

前記ゲート絶縁膜と共に前記ゲートパッド及び前記データパッドをそれぞれ露出させる接触窓を有する保護膜をさらに含む請求項 1 又は 2 に記載の液晶表示装置用薄膜トランジスタ基板。

## 【請求項 4】

前記ドレーン電極と前記画素電極とを連結する画素信号線をさらに含み、

前記画素信号線は横方向に伸びている請求項 1 から 3 のいずれか 1 つに記載の液晶表示装置用薄膜トランジスタ基板。

## 【発明の詳細な説明】

## 【技術分野】

## 【0001】

本発明は液晶表示装置用薄膜トランジスタ基板及びその製造方法に関する。

## 【背景技術】

## 【0002】

液晶表示装置は現在最も広く使用されている平板表示装置の 1 つであって、電場を形成するための 2 つの電極が形成されている 2 枚の基板とその間に挿入されている液晶層とかなり、電極に電圧を印加して液晶層の液晶分子を再配列させることで光の透過量を調節する表示装置である。

## 【0003】

2 つの電極はそれぞれの基板に全て形成されることもでき、1 つの基板に全て形成されることもできる。この時、スイッチング素子として、薄膜トランジスタを有する基板には少なくとも 1 つの電極が形成されている。

一般に、液晶表示装置の薄膜トランジスタ基板には、多数の画素電極と、画素電極に伝達される画像信号を制御する多数の薄膜トランジスタが形成されている。このような薄膜トランジスタ基板は多数のマスクを利用した写真エッチング工程で製作されるが、生産費用を節減するためには写真エッチング工程の数を減少させるのが好ましく、現在は通常 5 または 6 回の写真エッチング工程によって完成される。

10

20

30

40

50

**【0004】**

4回の写真エッチング工程で液晶表示装置を製造する多様な方法が韓国特許出願第95-189号で提案されている。しかし、実際に液晶表示装置の基板を完成するためには、それぞれの薄膜トランジスタに電気的信号を伝達するための配線が必要であり、各配線を外部の駆動回路に電気的に接続させるためのパッドが必要であるため、パッドを含んだ製造工程を提示しなければならない。しかし、韓国特許出願第95-189号にはパッドを形成する方法が記載されていない。

**【0005】**

また、他の従来の技術として、A TFT Manufactured by 4Masks Process with New Photolithography (Chang Wook Hanなど、Proceedings of The 18<sup>th</sup> International Display Research Conference Asia Display 98、p. 1109-1112、1998.9.28-10.1) (以下、“アジアディスプレイと称する)に4枚のマスクを用いて薄膜トランジスタを製造する方法が記載されている。10

**【発明の概要】****【発明が解決しようとする課題】****【0006】**

一方、画素に印加された電圧を長時間保存するために維持蓄電器を形成する場合が普通である。維持蓄電器は、ゲート電極及びゲート線と同一な層に形成された維持容量電極と、保護膜上に形成された画素電極とを重畳して形成する。ここで、維持容量電極はゲート絶縁膜、半導体層及び保護膜で覆われており、画素電極は下部のゲート絶縁膜無しで直接基板上に形成されている。このため画素電極を維持容量電極と重畳させるためには画素電極を基板上からゲート絶縁膜、半導体層及び保護膜からなる三層膜上にあげなければならぬいため段差が激しくなって断線が発生するおそれがある。20

**【0007】**

一方、前記韓国出願第95-198号に示すように、従来の一般的な写真エッチング工程は、感光膜を2つの部分、即ち、光に照射される部分と照射されない部分とに分けて露光させた後に現像することによって、感光膜が全然なかつたり一定の厚さで存在したりする。これによってエッチング深さも一定である。しかし、“Han et al.”には特定の部分のみにグリッドが存在するマスクを使用して陽の感光膜を露光することによって、グリッド部分に照射される光の量を減少させて他の部分より厚さの薄い部分が存在する感光膜パターンを形成する技術が記載されている。このような状態でエッチングを行うと、感光膜の下部膜のエッチング深さが異なるようになる。しかし、Han et al.の場合にはグリッドマスクで処理し得る領域が限定されているため広範囲な領域を処理することができなかつたり、広範囲な領域を処理することができても全体的に均一なエッチング深さを有するように処理することは困難である。30

**【0008】**

また、米国特許第4,231,811号、第5,618,643号、第4,415,262号及び日本国特開昭61-181130号などにもHan et al.の技術と類似した製造方法が開示すが、同一な問題点を有している。

本発明は前記問題点を解決するためのものであって、その目的は、液晶表示装置用薄膜トランジスタ基板の製造工程を単純化することによって製造原価を節減し収率を向上させることにある。40

**【0009】**

本発明の他の目的は、広い面積を互いに異なる高さにエッチングすると共に1つのエッチング深さにおいては均一なエッチング深さを有するようにすることにある。

**【課題を解決するための手段】****【0010】**

本発明は前記のような課題を解決するために、一度の写真工程で部分的に異なる厚さを有する感光膜パターンを形成してゲートパッドを露出させる接触窓を少なくとも1つ以上の他の薄膜と共にパターニングしたり、データ配線とその下部の半導体パターンを共にパ50

ターニングして形成する。

【0011】

この時、半導体パターンはデータ配線の外に出るように形成することができる。

具体的には、画面表示部と周辺部とを含む絶縁基板の上に前記画面表示部のゲート線及びゲート電極と前記周辺部のゲートパッドを含むゲート配線と画面表示部の共通電極及び共通信号線を含む共通配線とを形成する。次いで、ゲートパッドの少なくとも一部分は覆わず、画面表示部の基板とゲート配線とを覆うゲート絶縁膜パターンの上部に半導体層パターンと接触層パターンとを形成する。次いで、接触層パターンの上に画面表示部のデータ線とソース電極及びドレーン電極と周辺部のデータパッドとを含むデータ配線を形成し、データ配線の上に保護絶縁膜パターンを形成する。次いで、ドレーン電極と連結され画素信号線と画素電極とを含む画素配線を形成する。この時、ゲート絶縁膜パターンは部分に応じて厚さが異なる感光膜パターンを使用して形成し、感光膜パターンを用いたエッチング過程で保護絶縁膜パターン及び半導体パターンを共に形成する。

【0012】

ここで、感光膜パターンは第1部分、第1部分より厚い第2部分、第2部分より厚い第3部分を有し、第1部分はゲートパッドの上部に位置し第2部分は前記画面表示部に位置するように整列するのが好ましい。

感光膜パターンは前記保護絶縁膜の上に形成され、ゲート絶縁膜パターン、半導体層パターン及び保護絶縁膜パターンを形成するためには、まず、一度のエッチング工程を通して第1部分の下の保護絶縁膜及び半導体層をエッチングすると共に第2部分をエッチングする。次いで、アッシング工程を通して第2部分を除去してその下の保護絶縁膜を露出させた後、感光膜パターンをマスクとして保護絶縁膜及びゲート絶縁膜をエッチングして第2部分の下の半導体層を露出させると共に第1部分の下のゲートパッドを露出させる第1接触窓を形成する。次いで、感光膜パターンをマスクとして第2部分で前記半導体層を除去する。

【0013】

第1部分の保護絶縁膜及び半導体層をエッチングする段階でデータパッドを露出させる第2接触窓を形成することができ、第1接触窓を形成する段階でデータパッドを露出させる第2接触窓を形成することもできる。

また、第1接触窓を形成する段階でドレーン電極を露出させる第2接触窓を形成することができ、第1部分の保護絶縁膜及び半導体層をエッチングする段階でドレーン電極を露出させる第2接触窓を形成することもできる。

【0014】

また、画素電極を形成する段階で露出されているゲートパッドとデータパッドとをそれぞれ覆う補助ゲートパッドと補助データパッドとを形成することができる。

感光膜パターンは透過率の異なる光マスクを用いた露光によって形成することができ、第2部分に対応する光マスクの透過率は第1部分に対応する光マスクの透過率の20%ないし60%であり、第3部分に対応する光マスクの透過率は3%未満であるのが好ましい。

【0015】

この時、光マスクはマスク基板と少なくとも1つ以上のマスク層とを有し、第1部分及び第2部分に対応する部分の光透過率の差はマスク層を光透過率が互いに異なる物質から形成することによって調節することができ、マスク層の厚さを変更することによって調節することができ、マスク層に露光器の分解能より小さな大きさのスリットまたはグリッドパターンを形成することによって形成することもできる。

【0016】

保護膜パターンはデータ線の一部を露出させる多数の第1接触窓を有しており、画素配線を形成する段階で第1接触窓を通してデータ線と連結される補助データ線を形成することができる。

ここで、感光膜パターンは陽性感光膜であるのが好ましい。

10

20

30

40

50

本発明による他の製造方法では、まず、絶縁基板の上にゲート線及びこれと連結されるゲート電極を含むゲート配線と共に共通電極を含む共通配線とを形成する。次いで、ゲート配線及び共通配線を覆うゲート絶縁膜、半導体パターン、半導体パターンの上に抵抗性接触層パターンを形成し、接触層の上に互いに分離されて形成されているソース電極とドレーン電極及びソース電極と連結されたデータ線を含むデータ配線を形成する。次いで、ドレーン電極の一部以外の前記データ配線を覆う保護膜パターンを形成し、ドレーン電極と連結されて前記共通電極と共に電場を生成し、前記データ配線と異なる層に画素電極を形成する。この時、ソース及びドレーン電極の分離は感光膜パターンを用いた写真エッチング工程を通して行われ、感光膜パターンはソース電極及びドレーン電極の間に位置する第1部分と第1部分より厚い第2部分及び第1部分より薄い第3部分を含む。

10

## 【0017】

写真エッチング工程に使用されるマスクは一番目の部分、一番目の部分より少ない光を透過させる二番目の部分及び一番目及び二番目の部分より多い光を透過させる三番目の部分を含むのが好ましい。

感光膜パターンは陽性感光膜であるのが好ましく、マスクの一番目、二番目、三番目の部分は露光過程で感光膜パターンの第1、第2、第3部分にそれぞれ対応するように整列されるのが好ましい。

## 【0018】

ここで、一番目の部分は光の一部分のみが透過されることができ、二番目の部分は光の大部分が遮断され、三番目の部分は光の大部分が透過されることができる。

20

この時、マスクの一番目の部分は光の一部のみを透過させるために半透明膜を含むことができ、露光段階で使用される光源の分解能より大きさが小さいパターンを含むことができる。

## 【0019】

感光膜パターンの第1部分はリフローを通して形成することができる。

ここで、感光膜パターンの第1部分の厚さは第2部分の厚さの半以下であるのが好ましく、感光膜パターンの第2部分の厚さは $1\text{ }\mu\text{m}$ ないし $2\text{ }\mu\text{m}$ であり、感光膜パターンの第1部分の厚さは $2,000\sim5,000$ の範囲であるのが好ましい。

## 【0020】

データ配線と接触層パターン及び半導体パターンを1つのマスクを使用して形成することができる。

30

この時、ゲート絶縁膜、前記半導体パターン、前記接触層パターン及び前記データ配線を形成するためには、まず、ゲート絶縁膜、半導体層、接触層及び導電層を蒸着する。次いで、導電層の上に感光膜を塗布し、マスクを通して露光し、現像して第2部分がデータ配線の上部に位置するように感光膜パターンを形成する。次いで、第3部分の下の導電層とその下部の接触層及び半導体層、第1部分とその下の導電層及び接触層、そして第2部分の一部の厚さをエッチングしてそれぞれ導電層、接触層、半導体層からなるデータ配線、接触層パターン、半導体パターンを形成し、感光膜パターンを除去する。

## 【0021】

より詳しくは、データ配線、接触層パターン、半導体パターンを形成するためには、まず、第3部分の下の導電層を湿式または乾式エッチングして接触層を露出させ、第3部分の下の接触層及びその下の半導体層を第1部分と共に乾式エッチングして第3部分の下のゲート絶縁膜を露出させると共に半導体層からなる半導体パターンを完成する。次いで、アッシング工程を通して第1部分を除去してその下の導電層を露出させ、第1部分の下の導電層とその下の接触層とをエッチングして除去することによってデータ配線と接触層パターンとを完成する。

40

## 【0022】

第1部分はデータ配線の周辺部に対応する部分にも形成することができる。

保護膜パターンはデータ線を露出させる第1接触窓を有しており、保護膜の上部に第1接触窓を通して前記データ線と連結され画素電極と同一な層に補助データ線を形成するこ

50

とができる。

このような方法で製造された液晶表示装置用薄膜トランジスタ基板には、基板の上に横方向に伸びているゲート線とゲート線に連結されたゲート電極とを含むゲート配線と；ゲート線と同一な方向に伸びている共通信号線及び共通信号線に連結された共通電極を含む共通配線と；共通電極と平行に配列されている画素電極を含む画素配線とが形成されている。ゲート配線、共通配線及び画素配線を覆っているゲート絶縁膜の上には半導体からなる半導体パターンが形成されており、その上には縦方向に伸びているデータ線、データ線に連結されたソース電極、ソース電極と分離されてゲート電極を中心にしてソース電極と対向するドレーン電極を含むデータ配線が形成されている。データ配線の上にはゲート絶縁膜と共にドレーン電極及び画素配線を露出させる第1接触窓を有する保護膜パターンが形成されており、保護膜パターンの上には第1接触窓を通してドレーン電極と画素配線とを連結する補助導電膜が形成されている。

【0023】

補助導電膜は共通配線と重畳して維持容量を形成するのが好ましく、透明な導電性物質であるITO (indium tin oxide) またはIZO (indium zinc oxide) からなるものが好ましい。

保護膜パターンはデータ線を露出させる第2接触窓を有することができ、第2接触窓を通してデータ線と連結されており、補助導電膜と同一な層に補助データ線がさらに形成されることができる。

【0024】

半導体パターンとデータ配線との間には不純物でドーピングされている抵抗性接触層パターンがさらに形成されることができ、接触層パターンはデータ配線と同一な形態を有することができる。

半導体パターンは、薄膜トランジスタチャンネル部以外はデータ配線と同一な形態を有することができる。

【0025】

この時、半導体パターンはデータ配線の外に出るように形成されることがある。

本発明の他の製造方法では、絶縁基板の上にゲート線及びこれと連結されたゲート電極を含むゲート配線と共に共通電極を含む共通配線とを形成する。ゲート配線及び共通配線を覆うゲート絶縁膜の上部に半導体パターン及び抵抗性接触層パターンを形成し、接触層の上に互いに分離されて形成されているソース電極とドレーン電極及びソース電極と連結されたデータ線を含むデータ配線を形成する。次いで、ドレーン電極の一部以外のデータ配線を覆う保護膜パターンを形成し、ドレーン電極と連結されて共通電極と共に電場を生成する画素電極を形成する。この時、ソース及びドレーン電極の分離は感光膜パターンを用いた写真エッチング工程を通して行われ、前記感光膜パターンはソース電極及びドレーン電極の間及び少なくとも画素電極の周辺部に位置する第1部分と第1部分より厚い第2部分及び第1部分より薄い第3部分を含む。

【0026】

ここで、半導体パターンの一部は少なくとも画素電極の外に出るように形成するのが好ましい。

感光膜パターンは感光度が互いに異なる上部膜及び下部膜からなる二重膜から形成するのが好ましい。

このような方法で形成された液晶表示装置用薄膜トランジスタ基板には、基板の上に横方向のゲート線及びゲート線の一部であるゲート電極を含むゲート配線と、ゲート線と平行な共通信号線及び共通信号線に連結されて縦方向に伸びている線形の共通電極を含む共通配線とが形成されている。共通配線及びゲート配線を覆うゲート絶縁膜の上には一部は前記ゲート電極と重畳している半導体パターンが形成されており、半導体パターンの上部には縦方向に伸びて前記ゲート線と交差するデータ線とデータ線と連結されているソース電極とソース電極と分離されておりゲート電極を中心にしてソース電極と対向するドレーン電極を含むデータ配線及びドレーン電極と連結されており共通電極と平行に対向する線

10

20

30

40

50

形の画素電極を含む画素配線が形成されている。この時、少なくとも画素電極の下部に形成された半導体パターンは画素電極の外に出るように形成されている。

【0027】

ここで、半導体パターンは画素電極の外に  $0.5 \mu m$  以上出るのが好ましい。

ゲート配線はゲート線と連結されて外部から走査信号の印加を受けるゲートパッドをさらに含み、データ配線はデータ線と連結されて外部からデータ信号の印加を受けるデータパッドをさらに含み、ゲート絶縁膜と共にゲートパッド及びデータパッドをそれぞれ露出させる接触窓を有する保護膜をさらに含むことができる。

【0028】

画素配線はドレーン電極と画素電極とを連結する画素信号線をさらに含むことができ、10 画素信号線は横方向に伸びているのが好ましい。

本発明による他の液晶表示装置用薄膜トランジスタ基板には、基板の上に横方向に伸びているゲート線とゲート線に連結されたゲート電極とを含むゲート配線と；ゲート線と同一な方向に伸びている共通信号線及び共通信号線に連結された共通電極を含む共通配線とが形成されている。ゲート配線及び共通配線を覆っているゲート絶縁膜の上部には半導体からなる半導体パターンが形成されており、その上には縦方向に伸びているデータ線、データ線に連結されたソース電極、ソース電極と分離されてゲート電極を中心にしてソース電極と対向するドレーン電極を含むデータ配線が形成されている。データ配線及び半導体パターンの一部を覆っており、ドレーン電極を露出させる第1接触窓を有する保護膜パターンの上部には第1接触窓を通してドレーン電極と連結されており、共通電極と平行に配列されて電場を形成する画素電極と、画素電極とドレーン電極とを連結する画素信号線を含む画素配線が形成されている。20

【0029】

画素配線は共通配線と重畳して維持容量を形成するのが好ましい。

保護膜パターンはデータ線を露出させる第2接触窓を有することができ、第2接触窓を通してデータ線と連結されており画素配線と同一な層に形成されている補助データ線をさらに含むことができる。

【発明の効果】

【0030】

以上のように、本発明は薄膜の新たな写真エッチング方法を通じて液晶表示装置用薄膜トランジスタ基板の製造工程数を減少させ、工程を単純化して製造原価を低下させることができる。また、広い面積を互いに異なる深さにエッチングしながら1つのエッチング深さに対しては均一なエッチング深さを有するようにする。また、配線を二重に形成することによって配線の断線を防止することができ、データ配線と画素配線とを半導体パターンの内側に形成してこれらの段差を階段状に形成することによって上部に形成される保護膜のプロファイルを緩慢にしてラビング工程の際に発生する配向不良を最少化することができる。30

【発明を実施するための形態】

【0031】

以下、本発明の実施形態について添付図面に基づいて詳しく説明する。

第1実施形態例では、ゲートパッドを露出させる接触窓を他の1つ或いは複数の薄膜と同時にパターニングし、画面表示部では他の薄膜のみをパターニングしゲート絶縁膜を残し、ゲートパッド部ではゲート絶縁膜を完全に除去する。40

【0032】

まず、図1ないし5に基づいて本発明の実施形態例による薄膜トランジスタ基板の構造について詳しく説明する。

図1に示すように、1つの絶縁基板に同時に多数の液晶表示装置用パネル領域を形成する。例えば、図1のように、1つのガラス基板1に4つの液晶表示装置用パネル領域110、120、130、140を形成する。形成されるパネルが薄膜トランジスタパネルである場合、パネル領域110、120、130、140は多数の画素からなる画面表示部50

111、121、131、141と周辺部112、122、132、142とを含む。画面表示部111、121、131、141には、主に薄膜トランジスタ、配線及び画素電極などが行列の形態に反復して配置されている。周辺部112、122、132、142には、駆動素子と連結される要素、即ち、パッドとその外の静電気保護回路などが配置される。

#### 【0033】

このような液晶表示装置を形成する時には、通常、ステッパー(stepper)露光器を使用する。この露光器を使用する場合、画面表示部111、121、131、141及び周辺部112、122、132、142を多数の区域に分け、区域別に同一のマスクまたは異なる光マスクを使用して薄膜上にコーティングされた感光膜を露光し、露光した後に基板全体を現像して感光膜パターンを形成してから、下部の薄膜をエッティングすることによって特定の薄膜パターンを形成する。このような薄膜パターンを反復して形成することによって液晶表示装置用薄膜トランジスタ基板が完成される。

#### 【0034】

しかし、ステッパー露光器を使用せずに一度に露光することもできる。また、1つの絶縁基板に1つの液晶表示パネルのみを形成することもできる。

図2は図1の1つのパネル領域に形成された液晶表示装置用薄膜トランジスタ基板の配置を概略的に示した配置図である。

図2に示すように、一点鎖線1に囲まれた画面表示部には多数の薄膜トランジスタ3と、それぞれの薄膜トランジスタ3に電気的に連結されている画素電極90と、ゲート線22及びデータ線62を含む配線などが形成されている。画面表示部の外の周辺部には、ゲート線22の端に連結されたゲートパッド24とデータ線62の端に連結されたデータパッド64とが配置されている。静電気放電による素子破壊を防止するために、ゲート線22及びデータ線62をそれぞれ電気的に連結して等電位に形成するためのゲート線短絡バー4及びデータ線短絡バー5が配置されている。ゲート線短絡バー4及びデータ線短絡バー5は短絡バー連結部6を通じて電気的に連結されている。この短絡バー4、5は後で除去される。これらを除去する時に基板を除去する線が図面の符号2である。又は、ゲート線短絡バー4及びデータ線短絡バー5と、絶縁膜(図示していない)を間にあてて短絡バー連結部6とを連結するために絶縁膜に形成されている。

#### 【0035】

図2では薄膜トランジスタ基板に画素電極のみが形成されている場合を例としてあげたが、次の具体的な実施形態例では画素電極及び共通電極の両方が全て薄膜トランジスタ基板に形成されている場合を例としてあげる。

図3ないし5は、図2の画面表示部の薄膜トランジスタと画素電極、共通電極及び配線と周辺部のパッドを拡大して示したものであって、図3は配置図であり、図4及び5は図3のIV-IV'線及びV-V'線の断面図である。

#### 【0036】

まず、絶縁基板10の上にアルミニウム(A1)またはアルミニウム合金(A1 alloy)、モリブデン(Mo)またはモリブデン-タンゲステン(MoW)合金、クロム(Cr)、タンタル(Ta)などの金属または導電体からなるゲート配線が形成されている。ゲート配線は、横方向に伸びている走査信号線またはゲート線22、ゲート線22の端に連結されて外部からの走査信号の印加を受けてゲート線22に伝達するゲートパッド24及びゲート線22の一部である薄膜トランジスタのゲート電極26を含む。

#### 【0037】

また、基板10の上にはゲート配線と同一な物質からなる共通配線が形成されている。共通配線はゲート線22と平行に横方向に伸びている共通電極線27と、共通電極線27の縦方向の分枝である共通電極28とを含む。図示してはいないが、共通電極線27の端に形成されて共通電極信号の印加を受けて共通電極線27に伝達する共通電極線パッドが、ゲートパッド24とほぼ同一な形態に形成されている。

#### 【0038】

10

20

30

40

50

ゲート配線 22、24、26 は単一層から形成することもできるが、二重層または三重層から形成することもできる。二重層以上に形成する場合には、一層は抵抗の小さい物質から形成し、他の層は他の物質との接触特性の良好な物質から形成するのが好ましい。

ゲート配線 22、24、26 及び共通配線 27、28 の上には窒化珪素 (SiN<sub>x</sub>) などからなるゲート絶縁膜 30 が形成され、ゲート配線 22、24、26 及び共通配線 27、28 を覆っている。

#### 【0039】

ゲート絶縁膜 30 の上には水素化アモルファスシリコン (hydrogenated amorphous silicon) などの半導体からなる半導体パターン 42、48 が形成されている。半導体パターン 42、48 の上にはリン (P) などの n 型不純物で高濃度にドーピングされている接触層パターン 55、56 が形成されている。

接触層パターン 55、56 の上には、Mo または MoW 合金、Cr、Al または Al 合金、Ta などの導電物質からなるデータ配線が形成されている。データ配線は、縦方向に形成されているデータ線 62 と、データ線 62 の一端に連結されて外部からの画像信号の印加を受けるデータパッド 64 と、データ線 62 の分枝である薄膜トランジスタのソース電極 65 とからなるデータ線部を含む。また、データ線部 62、64、65 と分離されておりゲート電極 26 に対してソース電極 65 の反対側に位置する薄膜トランジスタのドレン電極 66 もデータ配線に含む。

#### 【0040】

データ配線 62、64、65、66 もゲート配線 22、24、26 と同様に単一層から形成することもできるが、二重層または三重層から形成することもできる。もちろん、二重層以上に形成する場合には一層は抵抗の小さい物質から形成し他の層は他の物質との接触特性が良好な物質から形成するのが好ましい。

接触層パターン 55、56 は、その下部の半導体パターン 42、48 とその上部のデータ配線 62、64、65、66 との接触抵抗を低下させる役割を果し、データ配線 62、64、65、66 と同一の形態を有する。即ち、データ線部用の接触層パターン 55 はデータ線部 62、64、65 と同一であり、ドレン電極用の接触層パターン 56 はドレン電極 66 と同一である。

#### 【0041】

一方、半導体パターン 42、48 は、画面表示部内でデータ配線 62、64、65、66 及び接触層パターン 55、56、58 と類似した形態を有する。具体的には、薄膜トランジスタのチャンネル部では、データ線部 62、64、65、特にソース電極 65 とドレン電極 66 とが分離されており、データ線部用接触層 55 とドレン電極用接触層パターン 56 とが分離されている。薄膜トランジスタ用半導体パターン 42 はここで切れずに連結されて薄膜トランジスタのチャンネルを生成する。一方、周辺部の半導体パターン 48 はゲートパッド 24 部分以外の周辺部全体にわたって形成されている。

#### 【0042】

データ線部 62、64、65 及びドレン電極 66 と半導体パターン 42 とは、保護膜 70 で覆われている。保護膜 70 は半導体パターン 42、48 とほぼ同一な形態を有しており、ドレン電極 66、データ線 62 及びデータパッド 64 を露出させる接触窓 71、72、76 を有している。また、保護膜 70 はゲート絶縁膜 30 及び半導体パターン 42 と共にゲートパッド 24 を露出させる接触窓 74 を有しており、ゲート線 22 のうちのデータ線 62 と重複する部分以外の部分は覆っていない。保護膜 70 は窒化珪素またはアクリル系などの有機絶縁物質からなることができ、半導体パターン 42 のうちの少なくともソース電極 65 とドレン電極 66 との間に位置するチャンネル部分を覆って保護する役割を果す。

#### 【0043】

ゲート線 22 及びデータ線 62 に囲まれた領域のゲート絶縁膜 30 の上には、共通電極線 27 と平行な画素信号線 87 及び共通電極 28 と平行な画素電極 88 が形成されている。画素信号線 87 は保護膜 70 の上に延長され、接触窓 71 を通してドレン電極 66 と

10

20

30

40

50

物理的・電気的に連結され薄膜トランジスタから画像信号を受けて共通電極 27 と共に電場を生成する。

【0044】

ここで、図面に示されてはいないが、画素配線 87、88 または共通配線 27、28 を延長して互いに重畳しないように形成することによって、維持蓄電器を形成することができる。

保護膜 70 の上にはデータ線 62 に沿って形成されている補助データ線 82 が形成されている。補助データ線 82 は保護膜 70 に形成された接触窓 72 を通してデータ線 62 と連結されている。また、補助データ線 82 はデータパッド 64 の上に延長され、接触窓 76 を通してデータパッド 64 と連結される補助データパッド 86 を形成する。また、ゲートパッド 24 の上には接触窓 74 を通してこれと連結される補助ゲートパッド 84 が形成されている。補助ゲートパット 84 は、ゲートパッド 24 と外部回路装置との接着性を補完しゲートパッドを保護する役割を果すもので、必須のものではなく適用如何は選択的である。

【0045】

以下、本発明の実施形態例による液晶表示装置用基板の製造方法について図 6a ないし図 19 と前述の図 3 ないし 5 とに基づいて詳しく説明する。

まず、図 6a～8 に示すように、金属などの導電体層をスパッタリングなどの方法で 1,000 ないし 3,000 の厚さに蒸着し、第 1 マスクを用いて乾式または湿式エッチングして、基板 10 の上にゲート線 22、ゲートパッド 24 及びゲート電極 26 を含むゲート配線と、共通電極線 27、共通電極線パッド（図示しない）及び共通電極 28 を含む共通配線とを形成する。

【0046】

次に、図 9 及び 10 に示すように、ゲート絶縁膜 30、半導体層 40、接触層 50 をそれぞれ 1,500～5,000、500～1,500、300～600 の厚さで連続して化学気相蒸着法により蒸着する。次いで、金属などの導電体層 60 をスパッタリングなどの方法で 1,500～3,000 の厚さに蒸着する。次いで、第 2 マスクを用いて導電体層 60 及びその下の接触層 50 をパターニングし、データ線 62、データパッド 64、ソース電極 65 などデータ線部とその下部のデータ線部接触層パターン 55 と、ドレーン電極 66 と、その下部のドレーン電極用導電体パターン 56 とを形成する。

【0047】

図 12、図 18 及び図 19 に示すように、窒化珪素を CVD 方法で蒸着したり有機絶縁物質をスピノコーティングして 3,000 以上の厚さを有する保護膜 70 を形成する。その後、第 3 マスクを用いて保護膜 70、半導体層 40 及びゲート絶縁膜 30 をパターニングし、接触窓 71、72、74、76 を含むこれらのパターンを形成する。この時、周辺部 P ではゲートパッド 24 の上の保護膜 70、半導体層 40 及びゲート絶縁膜 30 を除去するが（データパッド 64 の上の保護膜 70 も除去）、画面表示部 D では保護膜 70 及び半導体層 40 のみを除去して（ドレーン電極 66 及びデータ線 62 の一部の上の保護膜 70 も除去）必要な部分のみにチャンネルが形成されるように半導体層パターンを形成しなければならない。このために、部分に応じて厚さが異なる感光膜パターンを形成しこれをエッチングマスクにして下部の膜を乾式エッチングする。これを図 13～19 を通して詳しく説明する。

【0048】

まず、保護膜 70 の上に感光膜 PR、好ましくは、陽性の感光膜を 5,000～30,000 の厚さに塗布した後、第 3 マスク 300、410、420 を通じて露光する。露光後の感光膜 PR は、図 13 及び 16 に示すように、画面表示部 D と周辺部 P とで異なる。即ち、画面表示部 D の感光膜 PR のうちの光に露出された部分 C は表面から一定の深さまでの光に反応して高分子が分解されその下では高分子がそのまま残っている。一方、周辺部 P の感光膜 PR はこれとは異なって光に露出された部分 B が下部まで全て光に反応して高分子が分解された状態になる。ここで、画面表示部 D または周辺部 P で光に露出さ

10

20

30

40

50

れる部分 C、B は保護膜 70 が除去される部分である。

【0049】

このためには、画面表示部 D に使用するマスク 300 及び周辺部 P に使用するマスク 410、420 の構造を変更する方法を使用することが可能であり、ここでは 3 つの方法を提示する。

第 1 の方法は、図 15 (a) 及び (b) に示すように、マスク 300、400 は通常、基板 310、410 とその上のクロムなどからなる不透明なパターン層 320、420、パターン層 320、420 及び露出された基板 310、410 を覆っているペリクル (pericule) 330、430 からなる。画面表示部 D に使用されるマスク 300 のペリクル 330 の光透過率が、周辺部 P に使用されるマスク 400 のペリクル 430 の光透過率より低いように調節する。画面表示部 D のペリクル 330 の透過率が、周辺部 P のペリクル 430 の透過率の 10% ~ 80%、好ましくは 20% ~ 60% 程度の範囲にあるようにする。

【0050】

第 2 の方法は、図 16 及び 17 に示すように、画面表示部 D のマスク 300 には全面にわたってクロム層 350 を約 100 ~ 300 の厚さに残して透過率を低める。一方、周辺部 P のマスク 400 にはこのようなクロム層を残さない。この時、画面表示部 D に使用されるマスク 300 のペリクル 340 は周辺部 P のペリクル 430 と同一な透過率を有するようになることが可能である。

【0051】

ここで、前記 2 つの方法を混用して使用することができるは勿論である。

前記 2 つの方法はステッパーを使用した分割露光の場合に適用し得るものであって、画面表示部 D と周辺部 P とが異なるマスクを使用して露光されるため可能なのである。このように分割露光する場合にはこれ以外にも画面表示部 D と周辺部 P との露光時間を異なるようにすることによって厚さを調節することができる。

【0052】

しかし、画面表示部 D と周辺部 P とを分割露光せずに 1 つのマスクを使用して露光することもできる。この場合に適用されることがあるマスクの構造を図 17 に基づいて詳しく説明する。

第 3 の方法では、図 11 に示すように、マスク 500 の基板 510 の上には透過率調節膜 550 が形成されている。透過率調節膜 550 の上にはパターン層 520 が形成されている。透過率調節膜 550 は画面表示部 D ではパターン層 520 の下部だけでなく全面にわたって形成されているが、周辺部 P ではパターン層 550 の下部のみに形成されている。つまり、基板 510 の上には高さの異なる 2 つ以上のパターンが形成されていることになる。

【0053】

勿論、周辺部 P でも透過率調節膜を形成することができるが、この場合には周辺部 P の透過率調節膜の透過率が画面表示部 P の透過率調節膜 550 の透過率より高くなればならない。

このような透過率調節膜 550 を有する光マスク 500 を製造する時には、まず、基板 500 の上に透過率調節膜 550 と、この透過率調節膜 550 とはエッチング比が異なるパターン層 520 とを連続して積層する。全面にわたって感光膜 (図示しない) を塗布し露光、現像した後、感光膜をエッチングマスクにしてパターン層 520 をエッチングする。残っている感光膜を除去した後、再び周辺部 P の接触窓に対応する位置の透過率調節膜を露出させる新たな感光膜パターン (図示しない) を形成してから、これをエッチングマスクにして透過率調節膜 550 をエッチングすることによって光マスク 500 を完成する。

【0054】

このような方法以外にも光源の分解能より小さな大きさのスリットまたは格子形態の微細パターンを有するマスクを使用して透過率を調節することもできる。

10

20

30

40

50

感光膜 P R のうち、下部に反射率の高い金属層、即ちゲート配線 2 2、2 4、2 6、共通配線 2 7、2 8 またはデータ配線 6 2、6 4、6 5、6 6 がある部分は、反射された光によって露光時に他の部分より光の照射量が多くなるおそれがある。これを防止するために下部からの反射光を遮断する層をおいたり着色された感光膜 P R を使用することができる。

【0 0 5 5】

このような方法で感光膜 P R を露光した後で現像すると、図 1 3 及び 1 4 において、メッシュ表示された部分が除去された感光膜パターン P R が形成される。即ち、ゲートパッド 2 4 及びデータパッド 6 4 の上には感光膜が形成されていない。ゲートパッド 2 4 及びデータパッド 6 4 以外の全ての周辺部 P 及び画面表示部 D では、データ線部 6 2、6 4、6 5 及びドレーン電極 6 6 と、これらの間の半導体層 4 0 との上部には厚い感光膜 A が形成されている。画面表示部 D では、ドレーン電極 6 6 の上部及びデータ線 6 2 の一部及びその他の部分には薄い感光膜 B が形成される。

10

【0 0 5 6】

この時、感光膜 P R の薄い部分の厚さは、最初の厚さの約 1 / 4 ~ 1 / 7 程度、即ち、3 5 0 ~ 1 0, 0 0 0 程度、より好ましくは、1, 0 0 0 ~ 6, 0 0 0 である。一例をあげると、感光膜 P R の最初の厚さと 2 5, 0 0 0 ~ 3 0, 0 0 0 とし、画面表示部 D の透過率を 3 0 % とすることで薄い感光膜の厚さを 3, 0 0 0 ~ 5, 0 0 0 とすることができます。しかし、残す厚さは乾式エッチングの工程条件によって決定されなければならないので、このような工程条件に応じてマスクのペリクル、残留クロム層の厚さまたは透過率調節膜の透過率や露光時間などを調節しなければならない。

20

【0 0 5 7】

このような薄い厚さの感光膜は、通常の方法で感光膜を露光、現像した後にリフローを通じて形成することもできる。

次いで、乾式エッチング方法で感光膜パターン P R 及びその下部の膜、即ち、保護膜 7 0、半導体層 4 0 及びゲート絶縁膜 3 0 に対するエッチングを進める。

この時、前記で言及したように、感光膜パターン P R のうちの A 部分は完全に除去されずに残っていなければならず、B 部分の下部の保護膜 7 0、半導体層 4 0 及びゲート絶縁膜 3 0 が除去されなければならず、C 部分の下部では保護膜 7 0 及び半導体層 4 0 のみを除去しゲート絶縁膜 3 0 は除去されてはならない。

30

【0 0 5 8】

このためには、感光膜パターン P R とその下部の膜とを同時にエッチングすることができる乾式エッチング方法を使用するのが好ましい。即ち、乾式エッチング方法を使用すると、図 1 8 及び 1 9 に示すように、感光膜のない B 部分の下部の保護膜 7 0、半導体層 4 0 及びゲート絶縁膜 3 0 の 3 つの層と、C 部分の薄い厚さの感光膜、保護膜 7 0 及び半導体層 4 0 の 3 つの層とを同時にエッチングすることができる。但し、画面表示部 D のデータ線 6 2 の一部及びドレーン電極 6 6 部分と、周辺部 P のデータパッド 6 4 部分とでは、導電体層 6 0 が除去されないようにエッチング選択性がある条件を選択しなければならない。この時、感光膜パターン P R の A 部分もある程度の厚さまでエッチングされる。

【0 0 5 9】

従って、一度のマスク工程と乾式エッチング方法とを通して、画面表示部 D では保護膜 7 0 及び半導体層 4 0 のみを除去して接触窓 7 1、7 2 及び半導体パターン 4 2 を形成することができる。また、周辺部 P では保護膜 7 0、半導体層 4 0 及びゲート絶縁膜 3 0 を全て除去して接触窓 7 4、7 6 を形成することができる。

40

【0 0 6 0】

最後に、残っている A 部分の感光膜パターンを除去し、図 3 ~ 5 に示すように、4 0 0 ~ 5 0 0 の厚さの導電体層を蒸着し、第 4 マスクを使用してエッチングして画素信号線 8 7 及び画素電極 8 8、補助データ線 8 2、補助ゲートパッド 8 4 及び補助データパッド 8 6 を形成する。

50

このように、本実施形態例ではゲートパッド 2 4 を露出させる接触窓 7 4 を保護膜パタ

ーン 7 0 及び半導体パターン 4 2、4 8 と共に 1 つのマスクを用いて形成する場合を説明しているが、接触窓 7 4 はその他の膜をパターニングする時に共に形成することもでき、これは当業者として当然に考えることができる範疇にある。特に、本発明は乾式エッチング方法でエッチングされる薄膜のパターニングに有効な方法である。

#### 【 0 0 6 1 】

本発明の第 2 及び第 3 実施形態例では、同一層に形成されるソース電極とドレーン電極とを分離する時に 2 つの電極の間に薄い感光膜パターンを形成することによって、半導体パターンとデータ配線と共に形成する製造工程を単純化する。

まず、図 2 0 ~ 2 2 に基づいて本発明の第 2 実施形態例による液晶表示装置用薄膜トランジスタ基板の構造について詳しく説明する。

10

#### 【 0 0 6 2 】

図 2 0 は本発明の第 2 実施形態例による液晶表示装置用薄膜トランジスタ基板の配置図である。図 2 1 及び 2 2 はそれぞれ図 2 0 に示す薄膜トランジスタ基板の X IV - X IV' 線及び X V - X V' 線の断面図である。

まず、絶縁基板 1 0 の上にゲート配線 2 2、2 4、2 6、共通配線 2 7、2 8 及び画素配線が形成される。画素配線は、共通電極 2 8 と平行に対向し、画像信号が伝達される画素電極 2 5 及び画素電極 2 5 の下端に連結されている。画素配線は、後述するドレーン電極 6 6 と連結されて画像信号の伝達を受ける画素電極連結部または画素信号線 2 3 を含む。

#### 【 0 0 6 3 】

ゲート配線 2 2、2 4、2 6、共通配線 2 7、2 8 及び画素配線 2 3、2 5 は、単一層から形成することもできるが、二重層または三重層から形成することもできる。二重層以上に形成する場合には一層は抵抗の小さな物質から形成し、他の層は他の物質から形成するのが好ましい。特にパッド用物質として使用される I T O との接触特性が良好な物質は好ましく用いられる。その理由は、外部と電気的に連結されるパッド部を補強するために、パッド部は配線用物質とパッド用物質と共に形成するためである。パッド用物質を I T O から形成する場合、I T O との接触特性が良好な物質としてはクロム ( C r )、モリブデン ( M o )、チタニウム ( T i )、タンタル ( T a ) などがあり、C r / A l ( または A l 合金 ) の二重層または A l / M o の二重層をその例としてあげることができる。

20

#### 【 0 0 6 4 】

ゲート配線 2 2、2 4、2 6、共通配線 2 7、2 8 及び画素配線 2 3、2 5 の上は、窒化珪素 ( S i N<sub>x</sub> ) などからなるゲート絶縁膜 3 0 で覆われている。

ゲート絶縁膜 3 0 の上には、薄膜トランジスタチャンネルが形成されるチャンネル部 C を含む半導体パターン 4 2 が形成されている。半導体パターン 4 2 の上には接触層パターン 5 5、5 6 が形成されている。

#### 【 0 0 6 5 】

接触層パターン 5 5、5 6 の上にはデータは縦線 6 2、6 4、6 5、6 6 が形成されている。ここで、ドレーン電極 6 6 は画素電極連結部 2 3 の上部まで延長されている。

一方、半導体パターン 4 2 は、薄膜トランジスタのチャンネル部 C を除き、データ配線 6 2、6 4、6 5、6 6 及び接触層パターン 5 5、5 6 と同一な形態を有する。具体的には、薄膜トランジスタ用半導体パターン 4 2 はデータ配線及び接触層パターンの残りの部分と僅かに異なる。即ち、薄膜トランジスタのチャンネル部 C でデータ線部 6 2、6 4、6 5、特にソース電極 6 5 とドレーン電極 6 6 とが分離しており、データ線部の中間層 5 5 とドレーン電極用接触層パターン 5 6 とが分離されている。しかし、薄膜トランジスタ用半導体パターン 4 2 はここで切れずに連結されて薄膜トランジスタのチャンネルを生成する。

40

#### 【 0 0 6 6 】

データ配線 6 2、6 4、6 5、6 6 及びデータ配線で覆われない半導体パターン 4 2 を覆う保護膜 7 0 は、ゲート絶縁膜 3 0 と共にデータ線 6 2、データパッド 6 4 及びゲートパッド 2 4 を露出させる接触窓 7 2、7 6、7 4 を有している。また、ゲート絶縁膜 3 0

50

と共にドレーン電極 6 6 と画素信号線 2 3 とを露出させる接触窓 7 1 を有している。

【0067】

保護膜 7 0 の上には、データ配線と電気的に連結されている補助データ配線が形成されている。補助データ配線は、接触窓 7 2、7 6 を通してデータ配線 6 2、6 4 と連結されている補助データ線部 8 2、8 6 を含む。さらに、補助データ配線は、接触窓 7 1 を通してドレーン電極 6 6 及び画素電極連結部 2 3 と連結されてこれらを電気的に連結し、共通電極 2 8 と一部重畠して維持容量を形成する補助導電膜として補助画素信号線 8 7 を含む。ここでは、補助画素信号線 8 7 を共通電極 2 8 と重畠させて維持容量を形成したが、ドレーン電極 6 6 のみを利用して維持容量を形成することもできる。また、維持容量を充分に確保するために、共通電極 2 8 とドレーン電極 6 6 とを、または補助画素信号線 8 7 を、多様に変形された構造から形成することができる。この時、補助データ配線 8 2、8 4、8 6、8 7 はITO(indium tin oxide)やIZO(indium zinc oxide)などの透明な導電物質または不透明な導電物質から形成されることができる。10

【0068】

以下、本発明の第2実施形態例による液晶表示装置用基板の製造方法について図23～39と前述の図20～22とに基づいて詳しく説明する。

まず、図23～25に示すように、金属などの導電体層をスパッタリングなどの方法で1,000～3,000の厚さに蒸着し、第1マスクを用いて乾式または湿式エッティングして、ゲート線22、ゲートパッド24及びゲート電極26を含むゲート配線と、共通信号線27及び共通電極28を含む共通配線と、画素電極25及び画素電極連結部23を含む画素配線とを基板10の上に形成する。20

【0069】

その次、図26及び27に示すように、ゲート絶縁膜30、半導体層40及び中間層50を、それぞれ1,500～5,000、500～2,000、300～600の厚さに化学気相蒸着法を用いて連続して蒸着する。次いで、金属などの導電体層60をスパッタリングなどの方法で1,500～3,000の厚さに蒸着した後、その上に感光膜110を1～2μmの厚さに塗布する。

【0070】

その後、第2マスクを通じて感光膜110に光を照射した後で現像し、図28～30に示すように、感光膜パターン112、114を形成する。この時、感光膜パターン112、114のうちの薄膜トランジスタのチャンネル部C、即ちソース電極65とドレーン電極66との間に位置した第1部分114は、データ配線部A、即ちデータ配線62、64、65、66が形成される部分に位置した第2部分112より厚さが小さくなるようにし、その他の部分Bの感光膜は全て除去する。この時、チャンネル部Cに残っている感光膜114の厚さとデータ配線部Aに残っている感光膜112の厚さとの比は、後述するエッティング工程における工程条件に応じて異なるようにしなければならない。具体的には、第1部分114の厚さを第2部分112の厚さの1/2以下とするのが好ましい。また、第2部分の厚さは1.6～1.9μm程度に形成し、第1部分114の厚さは2,000～5,000以下、さらには3,000～4,000程度に形成するのが好ましい。ここで、感光膜が陽性である場合、データ配線部Aの透過率は3%以下が好ましい。チャンネル部Cの透過率は20～60%、より好ましくは30～40%が好ましい。その他の部分Bの透過率は90%以上になるようにマスクを製作するのが好ましい。3040

【0071】

このように、位置に応じて感光膜の厚さを異にする方法として多様なものがあり得、ここでは陽性感光膜を使用する場合に対して2つの方法を提示する。この場合、感光膜の厚さは通常的な厚さより厚い1.6～2μm程度に形成するのがよく、これは現像後に残った膜を容易に調節するようにするためである。

そのうちの第1の方法は、マスクに解像度より小さいパターン、例えばスリットまたは格子形態のパターンを形成したり、半透明膜をおいて光の照射量を調節することである。この時、スリットパターンの線幅または間隔は露光時に使用される露光器の分解能より小50

さいようにして透過率のみを調節することができるようにならなければならない。一方、半透明膜を利用する場合にはマスクを製作する時に膜の厚さを調節して光の透過率を調節することができ、異なる透過率を有する多数の膜を多層膜として形成して光の透過率を調節することができる。この時、光の照射量を調節するためにはクロム (Cr)、MgO、MoSi、a-Siなどを利用することができる。

#### 【0072】

10 このように光の透過率を調節し得るスリットパターンまたは半透明膜が形成されているマスクを通して感光膜に光を照射すると、感光膜の高分子は光によって分解され、光の照射量が増加するほど高分子の分解程度が異なるようになる。光に完全に露出される部分の高分子が完全に分解される時に露光を終了すると、光に直接露出される部分に比べてスリットまたは半透明膜が形成されている部分の照射量が少ないので、この部分で感光膜分子は分解されない状態である。この時、露光時間を長くすると、全ての部分の高分子が完全に分解されるのでそのようにならぬようにならなければならない。次いで、感光膜を現像すると、高分子が分解されない部分の感光膜はほぼ初期状態の厚さとして残り、スリットパターンまたは半透明膜によって光が少なく照射される部分には中間厚さの感光膜が残り、光によって完全に分解された部分には感光膜がほとんど残らない。このような方法を利用すると、部分的に異なる厚さを有する感光膜パターン 112、114 を形成することができる。

#### 【0073】

20 第 2 の方法は、感光膜のリフローを用いることである。この場合には、光が完全に透過し得る部分と光が完全に透過し得ない部分とに区分された通常のマスクを使用して感光膜が全然なかつたり一定の厚さで残っている通常の感光膜パターンを形成する。次いで、このような感光膜パターンをリフローさせて残っている感光膜が無い部分に流れるようにして中間厚さを有する新たな感光膜パターンを形成する。

#### 【0074】

このような方法を通じて位置に応じて厚さが互いに異なる感光膜パターン 112、114 が形成される。

次いで、感光膜パターン 112、114 及びその下部の膜、即ち導電体層 60、中間層 50 及び半導体層 40 に対するエッティングを進める。この時、データ配線部 A にはデータ配線及びその下部の膜がそのまま残っており、チャンネル部 C には半導体層のみが残っていなければならない。また、残りの部分 B には上記 3 つの層 60、50、40 が全て除去されてゲート絶縁膜 30 が露出されなければならない。

#### 【0075】

40 まず、図 31 及び 32 に示すように、残りの部分 B の露出されている導電体層 60 を除去してその下部の中間層 50 を露出させる。この過程では乾式エッティングまたは湿式エッティング方法を全て使用することができる。エッティングは、導電体層 60 はエッティングされ感光膜パターン 112、114 はほとんどエッティングされない条件下で行うのが良い。しかし、乾式エッティングの場合、導電体層 60 のみをエッティングし感光膜パターン 112、114 をエッティングしない条件を探すのが難しいので、感光膜パターン 112、114 も共にエッティングされる条件下で行うことができる。この場合には湿式エッティングの場合より第 1 部分 114 の厚さを厚くすることにより、この過程で第 1 部分 114 が除去されて下部の導電体層 60 が露出されることが発生しないようにする。

#### 【0076】

導電体層 60 が Mo または MoW 合金、Al または Al 合金、Ta のうちのいずれかである場合には、乾式エッティングまたは湿式エッティングのうちのいずれのものでも可能である。しかし、Cr は乾式エッティング方法では除去されにくいため、導電体層 60 が Cr であれば湿式エッティングのみを用いるのが良い。導電体層 60 が Cr である湿式エッティングの場合にはエッティング液として Ce(NH4)6O3 を使用することができる。また、導電体層 60 が Mo または MoW である乾式エッティングの場合のエッティング気体としては、CF4 と HC1 との混合気体または CF4 と O2 との混合気体を使用することができる。後者の場

合には感光膜に対するエッティング比もほぼ類似している。

【0077】

このようにすると、図31及び32に示すように、チャンネル部C及びデータ配線部Bの導電体層、即ち、ソース／ドレーン用導電体パターン67のみが残りその他の部分Bの導電体層60は全て除去されることによってその下部の中間層50が露出される。この時、残った導電体パターン67はソース及びドレーン電極65、66が分離されずに連結されている点以外はデータ配線62、64、65、66の形態と同一である。また、乾式エッティングを使用する場合、感光膜パターン112、114もある程度の厚さでエッティングされる。

【0078】

次いで、図33及び34に示すように、その他の部分Bの露出された中間層50及びその下部の半導体層40を感光膜の第1部分114と共に乾式エッティング方法で同時に除去する。この時のエッティングは感光膜パターン112、114と中間層50及び半導体層40（半導体層及び中間層はエッティング選択性がほとんど無い）が同時にエッティングされ、ゲート絶縁膜30はエッティングされない条件下で行わなければならない。とりわけ、特に、感光膜パターン112、114と半導体層40とに対するエッティング比がほぼ同一な条件でエッティングするのが好ましい。例えば、SF<sub>6</sub>とHC1との混合気体またはSF<sub>6</sub>とO<sub>2</sub>との混合気体を使用すれば、ほぼ同一な厚さで2つの膜をエッティングすることができる。感光膜パターン112、114と半導体層40とに対するエッティング比が同一な場合、第1部分114の厚さは半導体層40の厚さと中間層50の厚さとの和と同一であるかそれより小さくなければならない。

10

20

30

40

50

【0079】

このようにすると、図33及び34に示すように、チャンネル部Cの第1部分114が除去されてソース／ドレーン用導電体パターン67が露出され、その他の部分Bの中間層50及び半導体層40が除去されてその下部のゲート絶縁膜30が露出される。一方、データ配線部Aの第2部分112もエッティングされるので厚さが薄くなる。また、この段階で半導体パターン42が完成される。図面符号57はそれぞれソース／ドレーン用導電体パターン67の下部の中間層パターンを指す。

【0080】

次いで、アッシング(ashing)を通じてチャンネル部Cのソース／ドレーン用導電体パターン67の表面に残っている感光膜の残りものを除去する。アッシングする方法としてはプラズマ気体を利用したりマイクロ波(microwave)を利用することができ、主に使用する組成物としては酸素をあげることができる。

次いで、図35及び36に示すように、チャンネル部Cのソース／ドレーン用導電体パターン67及びその下部のソース／ドレーン用中間層パターン57をエッティングして除去する。この時、エッティングはソース／ドレーン用導電体パターン67及び中間層パターン57の両方に対して乾式エッティングのみを行うことができ、ソース／ドレーン用導電体パターン67に対しては湿式エッティング、中間層パターン57に対しては乾式エッティングを行うことができる。前者の場合、ソース／ドレーン用導電体パターン67及び中間層パターン57のエッティング選択性が大きい条件下でエッティングを行うのが好ましい。エッティング選択性が大きくない場合にはエッティング終点を探すことが難しいため、チャンネル部Cに残る半導体パターン42の厚さを調節しにくいからである。例えば、SF<sub>6</sub>とO<sub>2</sub>との混合気体を使用してソース／ドレーン用導電体パターン67をエッティングする。湿式エッティングと乾式エッティングとを交互に行う後者の場合、湿式エッティングされるソース／ドレーン用導電体パターン67の側面はエッティングされるが、乾式エッティングされる中間層パターン57はほとんどエッティングされないので階段形態に形成される。中間層パターン57及び半導体パターン42をエッティングする時に使用するエッティング気体の例としては、前記で言及したCF<sub>4</sub>とHC1との混合気体またはCF<sub>4</sub>とO<sub>2</sub>との混合気体をあげることができる。CF<sub>4</sub>とO<sub>2</sub>との混合気体を使用すれば均一な厚さで半導体パターン42を残ることができ。この時、図36に示すように、半導体パターン42の一部が除去されて厚さ

が薄くなくなることもでき感光膜パターンの第2部分112もこの時にある程度の厚さでエッチングされる。この時のエッチングはゲート絶縁膜30がエッチングされない条件で行わなければならず、第2部分112がエッチングされてその下部のデータ配線62、64、65、66が露出されないように感光膜パターンが厚いのが好ましい。

#### 【0081】

このようにすると、ソース電極65とドレーン電極66とが分離されながらデータ配線62、64、65、66とその下部の接触層パターン55、56とが完成される。

最後に、データ配線部Aに残っている感光膜第2部分112を除去する。しかし、第2部分112の除去を、チャンネル部Cのソース／ドレーン用導電体パターン67を除去した後にその下の中間層パターン57を除去する前に行うことでもできる。

10

#### 【0082】

また、データ配線を乾式エッチングの可能な物質から形成する場合には、前述のように数度の中間工程を経ず、感光膜パターンの厚さを調節して一度のエッチング工程で接触層パターン、半導体層パターン、データ配線を形成することができる。即ち、B部分の金属層60、接触層50及び半導体層40をエッチングする間、C部分では感光膜パターン114及びその下部の接触層50をエッチングし、かつA部分では感光膜パターン112の一部のみをエッチングする条件を選択して、1度の工程で形成することもできる。

#### 【0083】

前述のように、湿式エッチングと乾式エッチングとを交互に行ったり乾式エッチングのみを使用することができる。後者の場合には1種類のエッチングのみを使用するので工程が比較的簡便であるが、適したエッチング条件を探すことが難しい。反面、前者の場合にはエッチング条件を探すことが比較的容易であるが、工程が後者に比べて複雑である。

20

#### 【0084】

このようにしてデータ配線62、64、65、66を形成した後、図37～39に示すように窒化珪素をCVD方法で蒸着したり有機絶縁物質をスピンドルコートィングし、厚さ2、000以上の保護膜70を形成する。次いで、第3マスクを用いて保護膜70をゲート絶縁膜30と共にエッチングし、データ線62、ゲートパッド24、データパッド64及びドレーン電極66と画素信号線23とをそれぞれ露出させる接触窓72、74、76及び71を形成する。

30

#### 【0085】

最後に、図20～22に示すように、透明な導電物質または不透明な導電物質を蒸着し第4マスクを用いてエッチングして補助データ配線82、84、87及び補助ゲートパッド86を形成する。

このように本実施形態例ではデータ配線62、64、65、66とその下部の接触層パターン55、56及び半導体パターン42を1つのマスクを用いて形成して製造工程を単純化することができる。また、データ配線を二重に形成して配線の断線を防止することができる。

#### 【0086】

また、本発明の実施形態例ではデータ配線62、64、65、66を形成した後で補助データ線82、84、87を形成したが、順序を変えて形成することもできる。

40

本発明の第2実施形態例ではチャンネル部C以外の半導体パターン42とデータ配線62、64、65、66を同一の形態に形成したが、半導体パターン42がデータ配線62、64、65、66の外に出るように形成することもできる。これについて図面に基づいて詳しく説明する。

#### 【0087】

図40は本発明の第3実施形態例による液晶表示装置用薄膜トランジスタ基板の配置図である。図41は図40のXXIV-XXIV'線の断面図であり、図42は図40のXXV-XXV'線の断面図である。

図40～42に示すように、第3実施形態例による薄膜トランジスタ基板の構造は第2実施形態例と類似している。但し、半導体パターン42がデータ配線62、64、65、

50

6 6 の外に出るように形成されている

次いで、このような本発明の第3実施形態例による液晶表示装置用基板の製造方法について図43～47と前述の図40～42とに基づいて詳しく説明する。図43～45は本発明の第3実施形態例による液晶表示装置用薄膜トランジスタ基板の製造工程を示した図面であって、図26及び27の次の段階を示したものである。

【0088】

本発明の第3実施形態例による製造方法の大部分は第2実施形態例の製造方法と類似している。

しかし、第2実施形態例と異なって、図43及び44に示すように、感光膜110を塗布し第2マスクを用いた写真工程で感光膜パターン112、114を形成し、薄い厚さを有する感光膜パターン114を薄膜トランジスタのチャンネル部Cだけでなくデータ配線部Aの周りの周辺にも形成する。

【0089】

次いで、図46及び47に示すように、第2実施形態例と同様に感光膜パターン112、114を用いて半導体パターン42を形成し、感光膜パターン112を用いてデータ配線62、64、65、66を半導体パターン42の内側に形成し、データ配線62、64、65、66または感光膜パターン112をマスクにして中間層50をエッチングして中間層パターン55、56を完成する。この時、半導体パターン42の一部がエッチングされ得る。

【0090】

以後の製造工程を第2実施形態例と同様に進め、図40～42に示すように、保護膜70と補助データ配線82、84、87及び補助ゲートパッド86とを形成する。

本発明の第4実施形態例では半導体パターンが少なくともデータ配線及び画素配線の外に出るように形成しながら、3枚のマスクを用いて薄膜トランジスタ基板を製造する。まず、図48及び49に基づいて3枚のマスクを用いて製造された本発明の第4実施形態例による液晶表示装置用薄膜トランジスタ基板の構造について詳しく説明する。

【0091】

図48は本発明の第4実施形態例による液晶表示装置用薄膜トランジスタ基板である。図49は図48に示す薄膜トランジスタ基板のXXIX-XXIX'線の断面図であって、薄膜トランジスタ部、画素部、ゲートパッド部及びデータパッド部を示す。

絶縁基板10の上にゲート配線22、24、26及び共通配線27、28が形成されている。

【0092】

ゲート配線22、24、26及び共通配線27、29を覆うゲート絶縁膜30の上部には半導体パターン42が形成されており、半導体パターン42の上には接触層55、56が形成されている。接触層55、56の上には、金属の単一膜やITO(indium tin oxide)またはIZO(indium zinc oxide)を含む多重膜などからなるデータ配線62、64、65、66及び画素配線68、69が形成されている。

【0093】

ここで、接触層55、56とデータ配線62、64、65、66及び画素配線68、69は互いに同一の形態に形成されている。これらは、図48及び49に示すように、半導体パターン42の内側に半導体パターン42の幅より狭く半導体パターン42と類似した形態に形成されている。半導体パターン42とデータ配線62、64、65、66及び画素配線68、69との端部の段差は階段状に二重に形成される。特に、画像が表示される画素部で画素電極68とその下部に形成されている半導体パターン42との端部の段差を階段状に形成することによって以後に形成される保護膜のプロファイルを緩慢に形成してラビング不良による光漏れ現象を最少化することができる。

【0094】

データ配線62、64、65、66及び画素配線68、69とこれらで覆われない半導体パターン42を覆う保護膜70とには、データパッド64を露出させる接触窓74が形

10

20

30

40

50

成されている。この時、図49に示すように、半導体パターン42及びデータ配線62、64、65、66と画素配線68、69との端部の段差が階段状に二重に形成され、半導体パターン42とデータ配線62、64、65、66とを覆う保護膜70が緩慢に形成される。このように保護膜70で発生する傾斜が緩慢であれば、以後に形成される配向膜をラビング(rubbing)する時に発生するラビング不良を最少化して光漏れ現象を減少させることができる。

【0095】

次いで、このような本発明の第4実施形態例による構造の液晶表示装置用薄膜トランジスタ基板の製造方法について図48及び49と図50～55に基づいて詳しく説明する。

図50及び52は本発明の実施形態例によって製造する中間過程における薄膜トランジスタ基板の配置図であって、製造順序によって順に示したものである。図51、図53、図54及び図55はそれぞれ図50及び52のXXXb-XXXb'及びXXXIb-XXIb'線の断面図である。

【0096】

まず、図50～51に示すように、絶縁基板10の上部に第1マスクを用いた写真工程でパターニングし、ゲート線22、ゲート電極26及びゲートパッド24を含むゲート配線と、横方向の共通電極線27及び共通電極線27の分枝である縦の共通電極28を含む共通配線とを形成する。

その次に、図52及び図55に示すように、ゲート絶縁膜30と、アモルファスシリコンからなる半導体層40と、ドーピングされたアモルファスシリコン層50と、データ配線用金属あるいはITOまたはIZOを含む多重膜からなるデータ用導体層60との4重層を連続して積層する。その後、第2マスクを用いた1度の写真工程でパターニングし、半導体パターン42と接触層55、56とデータ配線62、64、65、66と画素配線68、69とを形成する。この時、図52及び55に示すように、データ配線62、64、65、66と画素配線68、69、とりわけ画素電極68の外に出るように半導体パターン42を形成し、データパターンと半導体パターンとが二重の階段状段差を有するように形成するのが好ましい。その理由は、以後に形成される保護膜のプロファイル(profile)を緩慢にするためである。このためには部分的に厚さが異なる感光膜パターンを形成し、これをエッティングマスクにして下部の膜をエッティングしなければならない。これを図53及び54に基づいて詳しく説明する。

【0097】

まず、図53に示すように、データ用導体層60の上部に陽性の感光膜100を塗布した後、第2マスク200を用いて露光する。この時、第2マスク200には、現像後に残る感光膜の厚さが異なるように形成するために、光の透過率が部分的に異なるものを使用する。第2マスク200において、データ配線及び画素配線に対応する第1部分Aの光透過率は0～3%程度であり、第1部分A以外の半導体パターンに対応する第2部分Cの光透過率は20～60%程度、好ましくは30～40%程度であり、第1及び第2部分A、C以外の第3部分Bの光透過率は90%以上であるのが好ましい。図53に太線で示した部分は現像後に残る感光膜100の厚さを示す。この時、Bに対応する部分の感光膜100は完全に除去してもよい。Cに対応する部分の感光膜100は2,000～5,000、好ましくは3,000～4,000程度残し、Aに対応する部分では1μm以上残すのが好ましい。

【0098】

この時、陽性の感光膜を使用することもでき、Cに対応する部分とBに対応する部分で感光膜の厚さを均一に形成するために、感光度の異なる上部膜及び下部膜からなる二重の感光膜を使用することもできる。

また、透過される光の強さを異なるように調節するためにモザイク形態の凹凸や、透明または透明のパターン、スリットパターンを形成することができ、このような形態が形成されているコーティング膜を形成することもできる。また、光透過率の異なる薄膜を使用することもでき、薄膜の厚さを異にして透過率が異なるように調節することもできる。

10

20

30

40

50

## 【0099】

この時、パターンまたは凹凸の大きさは露光段階で使用される光源の分解能より小さくなければならない。

次いで、図54に示すように、部分的に異なる厚さを有する感光膜パターン100をエッティングマスクにして乾式エッティングでデータ用導体層60、ドーピングされたアモルファスシリコン層50及び半導体層40をエッティングし、半導体パターン42を完成する。ここで、ゲート絶縁膜30を露出させ半導体パターン42を完成する間に、A及びCに対応する部分でも感光膜は一部エッティングされる。この時、半導体パターン42の縁の上部Cに対応する部分では感光膜100が完全に除去されないように、図53の工程で感光膜パターン100を十分な厚さで残すのが好ましい。

10

## 【0100】

次いで、アッシング工程を実施して半導体パターン42の縁の上部に薄く残っている感光膜100を除去し、残されたA部分の感光膜100をエッティングマスクにしてデータ導体層60を乾式エッティングして、図52及び55に示すように、データ配線62、64、65、66及び画素配線68、69を完成する。

このように、透過率が異なるように調節することができるマスクを用いて感光膜の厚さを部分的に異なるように形成し、これをエッティングマスクとして使用すれば一つのマスクを用いたパターニング工程で半導体パターン42をデータ配線62、64、65、66及び画素配線68、69の外に、好ましくは0.5μm以上、出るように形成することができる。

20

## 【0101】

次いで、データ配線62、64、65、66及び画素配線68、69またはその上部に残っている感光膜をマスクにして、露出されたドーピングされたアモルファスシリコン層50をエッティングしてデータ配線及び画素配線と同一な形態の接触層55、56を完成し、残留する感光膜をアッシング工程によって完全に除去する。

## 【0102】

最後に、図48及び49に示すように、基板10の上部に保護膜70を積層し、ゲート絶縁膜30と共にパターニングして、ゲートパッド24及びデータパッド64を露出させる接触窓74、76を形成する。

本発明の第5実施形態例では部分的に異なる厚さを有する感光膜パターンをエッティングマスクとして用いてデータ配線と半導体パターンとを共に形成し、画素配線は保護膜の上部に形成する。まず、図56及び57に基づいて本発明の第4実施形態例による液晶表示装置用薄膜トランジスタ基板の構造について詳しく説明する。

30

## 【0103】

図56は本発明の第5実施形態例による液晶表示装置用薄膜トランジスタ基板であり、図57は図56に示した薄膜トランジスタ基板のXXXV-XXXXV'線の断面図であって、薄膜トランジスタ部、画素部、ゲートパッド部及びデータパッド部を示す。

絶縁基板10の上にゲート配線22、24、26及び共通配線27、28が形成されている。

## 【0104】

ゲート配線22、24、26及び共通配線27、29を覆うゲート絶縁膜30の上部には半導体パターン42が形成されており、半導体パターン42の上には接触層55、56が形成されている。接触層55、56の上にはデータ配線62、64、65、66が形成されている。

40

ここで、接触層55、56とデータ配線62、64、65、66とは互いに同一の形態に形成されている。第2実施形態例のように薄膜トランジスタのチャンネル部以外の半導体パターン42は、データ配線62、64、65、66及び接触層パターン55、56と同一な形態を有する。勿論、第3及び第4実施形態例のように半導体パターン42がデータ配線62、64、65、66の外に出るように形成されて階段状の段差を有するように形成されることもできる。

50

## 【0105】

データ配線 62、64、65、66 とこれらで覆われない半導体パターン 42 を覆う保護膜 70 とには、データ線 62、ドレーン電極 66 及びデータパッド 64 をそれぞれ露出させる接触窓 71、72 及び 76 が形成されている。ゲート絶縁膜 30 と共にゲートパッド 24 を露出させる接触窓 74 も形成されている。

ゲート線 22 及びデータ線 62 に囲まれた領域の保護膜 70 の上には、共通電極線 27 と平行で接触窓 71 を通してドレーン電極と連結されている画素信号線 87 及び共通電極 28 と平行な画素電極 88 を含む画素配線が形成されている。

## 【0106】

ここで、図面に図示してはいないが、画素配線 87、88 または共通配線 27、28 を延長して互いに重畳するように形成することによって、維持蓄電器を形成することができる。

保護膜 70 の上には、データ線 62 と重畳し接触窓 72 を通してデータ線 62 と連結されている補助データ線 82、補助データ線 82 に連結されており接触窓 76 を通してデータパッド 64 と連結される補助データパッド 86 及び接触窓 74 を通してゲートパッド 74 と連結されている補助ゲートパッド 84 を含む補助配線が形成されている。ここで、補助パッド 84、86 は外部回路装置との接着性を補完しパッドを保護する役割を果すものであって必須のものではなく、適用如何は選択的である。

## 【0107】

次いで、本発明の第 5 実施形態例による構造の液晶表示装置用薄膜トランジスタ基板の製造方法について図 56 及び 57 と図 58～63 に基づいて詳しく説明する。

図 58、60 及び 64 は本発明の実施形態例によって製造する中間過程における薄膜トランジスタ基板の配置図で、製造順序によって順に示したものである。図 59 及び図 61 と、図 62 と、図 63 と及び 65 とは、それぞれ図 58 の X X X VI b - X X X VI b' 線の断面図と、図 60 の X X X VII b - X X X VII b' 線の断面図と、図 64 の X X X X b - X X X b' 線の断面図とである。

## 【0108】

まず、図 58～59 に示すように、第 4 実施形態例のように絶縁基板 10 の上部に第 1 マスクを用いた写真エッチング工程で、ゲート線 22、ゲート電極 26 及びゲートパッド 24 を含むゲート配線と共に共通電極線 27 及び共通電極 28 を含む共通配線とを形成する。

次に、図 60 及び図 63 に示すように、ゲート絶縁膜 30、アモルファスシリコンからなる半導体層 40、ドーピングされたアモルファスシリコン層 50 及びデータ用導体層 60 の 4 重層を連続して積層する。その後、第 2 マスクを用いた一度の写真工程でパターンングし、半導体パターン 42、接触層 55、56 及びデータ配線 62、64、65、66 を形成する。この時にも半導体パターン 42 と接触層 55、56 とデータ配線 62、64、65、66 とを 1 つのマスクを用いた写真エッチング工程で形成するためには、第 1 ないし第 4 実施形態例と同様な方法で部分的に厚さが異なる感光膜パターンを形成し、これをエッチングマスクにして下部の膜をエッチングしなければならない。これを図 61 及び図 62 を通じて詳しく説明する。

## 【0109】

まず、図 61 に示すように、データ用導体層 60 の上部に感光膜を塗布した後、第 2 実施形態例と同様な方法で第 2 マスクを用いて露光し現像して、感光膜パターン 112、114 を形成する。ここで、感光膜が陽性である場合、データ配線に対応する第 1 部分 A の光透過率は 0～3% 程度であり、薄膜トランジスタのチャンネル部である第 2 部分 C の光透過率は 20～60% 程度、好ましくは 30～40% 程度であり、第 1 及び第 2 部分 A、C 以外の第 3 部分 B の光透過率は 90% 以上であるマスクを使用するのが好ましい。この時、C 部分の感光膜パターン 114 は 2,000～5,000、好ましくは 3,000～4,000 程度残し、A 部分 112 には 1 μm 以上残すのが好ましい。

## 【0110】

この時にも、それぞれの感光膜パターン 112、114 の厚さを均一に形成するために

10

20

30

40

50

感光度の異なる上部膜及び下部膜からなる二重の感光膜を使用することができる。

次いで、図62に示すように、部分的に異なる厚さを有する感光膜パターン112、114をエッティングマスクとして使用し、乾式エッティングでデータ用導体層60、ドーピングされたアモルファスシリコン層50及び半導体層40をエッティングしてまず半導体パターン42を完成する。ここで、ゲート絶縁膜30を露出させ半導体パターン42を完成する間に感光膜パターン112、114も一部エッティングされる。この時、感光膜パターン114が完全に除去されないように図37bの工程で感光膜パターン114を十分な厚さで残すのが好ましい。

#### 【0111】

次いで、アッシング工程を実施して感光膜パターン114を除去し、残されたA部分の感光膜パターン112をエッティングマスクにしてデータ導体層60をエッティングして、図58及び図63に示すように、データ配線62、64、65、66を完成する。

ここでも、半導体パターン42を第4実施形態例のようにデータ配線62、64、65、66の外に出るように形成することができる。

#### 【0112】

次いで、データ配線62、64、65、66またはその上部に残っている感光膜をマスクにして、露出されたドーピングされたアモルファスシリコン層50をエッティングして接触層55、56を完成する。残留する感光膜をアッシング工程を通じて完全に除去する。

その次に、図64及び65に示すように、基板10の上部に保護膜70を積層しゲート絶縁膜30と共にパターニングしてデータ線62、ドレーン電極66、ゲートパッド24及びデータパッド64をそれぞれ露出させる接触窓72、71、74及び76を形成する。

#### 【0113】

最後に、図56及び57に示すように、基板10の上部に透明または不透明導電物質を積層しパターニングして、補助データ線82、補助データパッド86及び補助ゲートパッド84を含む補助配線と、画素信号線87及び画素電極88を含む画素配線とを形成する。

また、このような本発明の実施形態例による製造方法では平面駆動方式の液晶表示装置を例としてあげたが、反射膜を通して自然光を用いて画像を表示する反射型液晶表示装置の製造方法にも適用することが可能である。

#### 【図面の簡単な説明】

#### 【0114】

【図1】本発明の実施形態例による液晶表示装置用薄膜トランジスタ基板を製造するための基板の領域を区分して示した図面である。

【図2】本発明の実施形態例による1つの液晶表示装置用薄膜トランジスタ基板に形成された素子及び配線を概略的に示した配置図である。

【図3】本発明の第1実施形態例による液晶表示装置用薄膜トランジスタ基板の配置図であって、図2の1つの画素及びパッドを中心にして拡大した図面である。

#### 【図4】図3に示す薄膜トランジスタ基板のIV-IV'線の断面図である。

【図5】図3に示す薄膜トランジスタ基板のV-V'線の断面図である。

【図6】本発明の実施形態例によって製造する第1段階における薄膜トランジスタ基板の配置図である。

#### 【図7】図4のIVb-IVb'線の断面図である。

#### 【図8】図4のIVc-IVc'線の断面図である。

#### 【図9】図6~8の次の段階における薄膜トランジスタ基板の配置図である。

#### 【図10】図9のVII-VIIb'線の断面図である。

#### 【図11】図9のVIIc-VIIc'線の断面図である。

#### 【図12】図9~11の次の段階における薄膜トランジスタ基板の配置図である。

#### 【図13】図12のVIIIb-VIIIb'線の断面図である。

#### 【図14】図12のVIIIc-VIIIc'線の断面図である。

10

20

30

40

50

【図15】図12～14の段階で使用される光マスクの構造を示した断面図である。

【図16】図12～14の段階で使用される光マスクの構造を示した断面図である。

【図17】図12～14の段階で使用される光マスクの構造を示した断面図である。

【図18】図12のVIIIb-VIIIb'線の断面図であって、図13及び14の次の段階における断面図である。

【図19】図12のVIIIc-VIIIc'線の断面図であって、図13及び14の次の段階における断面図である。

【図20】本発明の第2実施形態例による液晶表示装置用薄膜トランジスタ基板の配置図である。

【図21】図20に示す薄膜トランジスタ基板のXIV-XIV'線の断面図である。

【図22】図20に示す薄膜トランジスタ基板のXV-XV'線の断面図である。

【図23】本発明の第2実施形態例による薄膜トランジスタ基板を製造する第1段階における薄膜トランジスタ基板の配置図である。

【図24】図23のXVIb-XVIb'線の断面図である。

【図25】図23のIVc-IVc'線の断面図である。

【図26】図23のXVIb-XVIb'線の断面図であって、図24及び25の次の段階における断面図である。

【図27】図23のXVIc-XVIc'線の断面図であって、図24及び25の次の段階における断面図である。

【図28】図26及び27の次の段階における薄膜トランジスタ基板の配置図である。

【図29】図28のXVIIIb-XVIIIb'線の断面図である。

【図30】図28のXVIIIc-XVIIIc'線の断面図である。

【図31】図28のXVIIIb-XVIIIb'線の断面図であって、図29及び30の次の段階における工程順序によって示した図面である。

【図32】図28のXVIIIc-XVIIIc'線の断面図であって、図29及び30の次の段階における工程順序によって示した図面である。

【図33】図28のXVIIIb-XVIIIb'線の断面図であって、図29及び30の次の段階における工程順序によって示した図面である。

【図34】図28のXVIIIc-XVIIIc'線の断面図であって、図29及び30の次の段階における工程順序によって示した図面である。

【図35】図28のXVIIIb-XVIIIb'線の断面図であって、図29及び30の次の段階における工程順序によって示した図面である。

【図36】図28のXVIIIc-XVIIIc'線の断面図であって、図29及び30の次の段階における工程順序によって示した図面である。

【図37】図35及び36の次の段階における薄膜トランジスタ基板の配置図である。

【図38】図37のXXIb-XXIb'線の断面図である。

【図39】図37のXXIc-XXIc'線の断面図である。

【図40】本発明の第3実施形態例による液晶表示装置用薄膜トランジスタ基板の配置図である。

【図41】図40に示した薄膜トランジスタ基板をXXIV-XXIV'線の断面図である。

【図42】図40に示した薄膜トランジスタ基板をXXV-XXV'の断面図である。

【図43】本発明の第3実施形態例による液晶表示装置用薄膜トランジスタ基板を製造する方法を示した図面であって、図26及び27の次の段階における図面である。

【図44】本発明の第3実施形態例による液晶表示装置用薄膜トランジスタ基板を製造する方法を示した図面であって、図26及び27の次の段階における図面である。

【図45】本発明の第3実施形態例による液晶表示装置用薄膜トランジスタ基板を製造する方法を示した図面であって、図26及び27の次の段階における図面である。

【図46】図44及び45の次の段階における断面図である。

【図47】図44及び45の次の段階における断面図である。

【図48】本発明の実施形態例による液晶表示装置用薄膜トランジスタ基板の配置図であ

10

20

30

40

50

る。

【図49】図48に示した薄膜トランジスタ基板のXXIX-XXIX'線の薄膜トランジスタ部及び画素部の断面図である。

【図50】本発明の実施形態例によって製造する中間過程における薄膜トランジスタ基板の配置図である。

【図51】図50及び図52のXXXb-XXXb'線の断面図である。

【図52】本発明の実施形態例によって製造する中間過程における薄膜トランジスタ基板の配置図である。

【図53】図50及び図52のXXXIb-XXXIb'線の断面図である。

【図54】図52のXXXIb-XXXIb'線の断面図であって、図53の次の工程を示した断面図である。  
10

【図55】図52のXXXIb-XXXIb'線の断面図であって、図53の次の工程を示した断面図である。

【図56】本発明の第5実施形態例による液晶表示装置用薄膜トランジスタ基板の配置図である。

【図57】図56に示す薄膜トランジスタ基板のXXXV-XXXV'線断面図であって薄膜トランジスタ部及び画素部の断面図である。

【図58】本発明の実施形態例によって製造する中間過程における薄膜トランジスタ基板の配置図である。

【図59】図58のXXXVIb-XXXVIb'線の断面図である。  
20

【図60】本発明の実施形態例によって製造する中間過程における薄膜トランジスタ基板の配置図である。

【図61】図60のXXXVIIb-XXXVIIb'線の断面図である。

【図62】図60のXXXVIIb-XXXVIIb'線の断面図であって、図61の次の工程を示した断面図である。

【図63】図60のXXXVIIb-XXXVIIb'線の断面図であって、図61の次の工程を示した断面図である。

【図64】本発明の実施形態例によって製造する中間過程における薄膜トランジスタ基板の配置図である。

【図65】図64のXXXXb-XXXXb'線の断面図である。  
30

#### 【符号の説明】

##### 【0115】

3 薄膜トランジスタ

4 ゲート線短絡バー

5 データ線短絡バー

6 短絡バー連結部

22 ゲート線

24 ゲートパッド

26 ゲート電極

27 共通電極線

28 共通電極

30 ゲート絶縁膜

62 データ線

64 データパッド

65 ソース電極

66 ドレーン電極

70 保護膜

71、72、74、76 接触窓

90 画素電極

110、120、130、140 液晶表示装置用パネル領域

20

30

40

50

1 1 1、1 2 1、1 3 1、1 4 1 画面表示部  
 1 1 2、1 2 2、1 3 2、1 4 2 周辺部

【図 1】



【図 2】



【 図 3 】



【 図 4 】



【図5】



【 図 6 】



【図7】



【図8】



【図9】



【図10】



【 図 1 1 】



【図12】



【 図 1 3 】



【 図 1 4 】



【 図 1 5 】



【 図 1 6 】



(B)



(B)



【図 17】



【 図 1 8 】



【 図 1 9 】



【 図 2 0 】



【 図 2 1 】



【 図 2 2 】



【図23】



【図24】



【図25】



【図26】



【図27】



【図28】



【図29】



【図30】



【図 3 1】



【図 3 2】



【図 3 3】



【図 3 4】



【図 3 5】



【図 3 6】



【図 3 7】



【図 3 8】



【 図 3 9 】



【 図 4 0 】



【 図 4 1 】



【 図 4 2 】



【図43】



【図44】



【図45】



【図46】



【 図 4 7 】



【 図 4 8 】



【 図 4 9 】



〔 図 5 0 〕



【図 5 1】



【図 5 2】



【図 5 3】



【図 5 4】



【図 5 5】



【図56】



【図57】



【 図 5 8 】



【図 5 9】



【図 6 0】



【図 6 1】



【図 6 2】



【 図 6 3 】



【図 6 4】



【 図 6 5 】



---

フロントページの続き

(72)発明者 朴 雲 用

大韓民国京畿道水原市八達區梅灘1洞住公5団地アパート521棟1107号

(72)発明者 尹 鍾 秀

大韓民国忠青南道天安市九星洞473-15

F ターム(参考) 2H092 GA14 JA26 JA33 JA35 JA39 JA40 JA43 JA44 JA46 JB57

JB64 JB68 KA05 KA12 KA18 KA24 KB04 KB13 KB24 KB25

MA05 MA07 MA14 MA37 NA27