

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第6095289号  
(P6095289)

(45) 発行日 平成29年3月15日(2017.3.15)

(24) 登録日 平成29年2月24日(2017.2.24)

(51) Int.Cl.

F 1

|             |              |                  |             |              |                |
|-------------|--------------|------------------|-------------|--------------|----------------|
| <b>G06F</b> | <b>1/30</b>  | <b>(2006.01)</b> | <b>G06F</b> | <b>1/30</b>  | <b>X</b>       |
| <b>G06F</b> | <b>1/32</b>  | <b>(2006.01)</b> | <b>G06F</b> | <b>1/32</b>  | <b>Z</b>       |
| <b>G06F</b> | <b>11/14</b> | <b>(2006.01)</b> | <b>G06F</b> | <b>11/14</b> | <b>6 4 1 D</b> |

請求項の数 7 (全 10 頁)

|           |                              |
|-----------|------------------------------|
| (21) 出願番号 | 特願2012-164610 (P2012-164610) |
| (22) 出願日  | 平成24年7月25日 (2012.7.25)       |
| (65) 公開番号 | 特開2014-26374 (P2014-26374A)  |
| (43) 公開日  | 平成26年2月6日 (2014.2.6)         |
| 審査請求日     | 平成27年7月22日 (2015.7.22)       |

|           |                                            |
|-----------|--------------------------------------------|
| (73) 特許権者 | 000001007<br>キヤノン株式会社<br>東京都大田区下丸子3丁目30番2号 |
| (74) 代理人  | 100145827<br>弁理士 水垣 親房                     |
| (74) 代理人  | 100199820<br>弁理士 西脇 博志                     |
| (72) 発明者  | 秋庭 朋宏<br>東京都大田区下丸子3丁目30番2号 キ<br>ヤノン株式会社内   |

審査官 田川 泰宏

最終頁に続く

(54) 【発明の名称】情報処理装置、情報処理装置の制御方法、及びプログラム

## (57) 【特許請求の範囲】

## 【請求項 1】

情報処理装置であって、

前記情報処理装置の第1の電力状態から前記情報処理装置の少なくとも一部に電力が供給されない第2の電力状態へ遷移する前に、前記情報処理装置が実行するアプリケーションの状態を示す情報を記憶する揮発性記憶手段と、

前記揮発性記憶手段に記憶される前記アプリケーションの状態を示す情報を、前記情報処理装置が前記第2の電力状態である間保持する不揮発性記憶手段と、

前記情報処理装置が前記第1の電力状態から前記第2の電力状態に移行する場合に、前記アプリケーションの状態を示す情報のうちの前記揮発性記憶手段の特定領域以外に記憶される情報を前記不揮発性記憶手段に暗号化せずに記憶し、続いて、前記アプリケーションの状態を示す情報のうちの前記揮発性記憶手段の前記特定領域に記憶される情報を暗号化して前記不揮発性記憶手段に記憶する制御を行う制御手段と、  
を備えることを特徴とする情報処理装置。

## 【請求項 2】

前記制御手段は、前記情報処理装置が前記第2の電力状態から前記第1の電力状態に移行する場合に、前記不揮発性記憶手段に暗号化された記憶された情報を復号化して前記特定領域に記憶し、続いて、前記不揮発性記憶手段に暗号化されずに記憶された情報を前記特定領域以外の領域に記憶する、ことを特徴とする請求項1記載の情報処理装置。

## 【請求項 3】

10

20

前記不揮発性記憶手段は、ハードディスクであることを特徴とする請求項1記載の情報処理装置。

【請求項4】

前記不揮発性記憶手段は、電池を用いて情報を保持する半導体メモリであることを特徴とする請求項1記載の情報処理装置。

【請求項5】

前記半導体メモリは、前記情報処理装置に対して着脱可能なコントローラボードに設けることを特徴とする請求項4記載の情報処理装置。

【請求項6】

揮発性記憶手段と不揮発性記憶手段とを有する情報処理装置の制御方法であって、

10

前記情報処理装置の第1の電力状態から前記情報処理装置の少なくとも一部に電力が供給されない第2の電力状態へ遷移する前に、前記情報処理装置が実行するアプリケーションの状態を示す情報を前記揮発性記憶手段に記憶する揮発性記憶工程と、

前記揮発性記憶手段に記憶される前記アプリケーションの状態を示す情報を、前記情報処理装置が前記第2の電力状態である間前記不揮発性記憶手段に保持する不揮発性記憶工程と、

前記情報処理装置が前記第1の電力状態から前記第2の電力状態に移行する場合に、前記アプリケーションの状態を示す情報のうちの前記揮発性記憶手段の特定領域以外に記憶される情報を前記不揮発性記憶手段に暗号化せずに記憶し、続いて、前記アプリケーションの状態を示す情報のうちの前記揮発性記憶手段の前記特定領域に記憶される情報を暗号化して前記不揮発性記憶手段に記憶する制御を行う制御工程と、

20

を備えることを特徴とする情報処理装置の制御方法。

【請求項7】

請求項6記載の情報処理装置の制御方法をコンピュータに実行させることを特徴とするプログラム。

【発明の詳細な説明】

【技術分野】

【0001】

本発明は、アプリケーションを実行してデータ処理を行う情報処理装置、情報処理装置の制御方法、及びプログラムに関するものである。

30

【背景技術】

【0002】

データ処理装置のシステムを構成するソフトウェア規模の肥大化に伴い、電源スイッチ操作からシステムの起動が完了するまでの時間（システム起動時間）は増大する傾向にある。このような起動時間増大に対する解決策の一つとして、ハイバネーション技術が活用されている。

【0003】

ハイバネーションとは、任意の時点におけるシステムの揮発性記憶装置（メモリ）上の情報をHDD(Hard Disk Drive)やSSD(Solid State Drive)やUSB(Universal Serial Bus)メモリ等の不揮発性記憶装置に退避保存しておき、次回システム起動の際に、退避保存しておいた情報を揮発性記憶装置に書き戻すことによって、システムの状態を「退避保存時の状態」に復元することである。

40

【0004】

上記システムの状態を「退避保存時の状態」に用いられるメモリ上の情報には、パスワードなどの機密情報が含まれている可能性がある。ここで、ハイバネーションを使用しないのであれば、それらの情報は装置の電源を落とすことで消失されるため、第三者が取得することは非常に困難である。

【0005】

しかしながら、ハイバネーションを使用する場合は、その情報が不揮発性記憶装置に記

50

憶されるため、HDD等の着脱可能な不揮発性記憶装置であった場合、機密情報が第三者に取得される可能性が高くなる。

#### 【0006】

このような対策として、特許文献1では、データ処理装置内のシステムオンチップ(SoC)の内部にデータ暗号化・復号化の処理部分を有し、外部からハイバネーション信号の入力があった場合には、その間のメモリアクセスを暗号化・復号化することで、機密情報を保護している。

また、LUKS(Linux(登録商標) Unified Key Setup)等のように、不揮発性記憶装置上のファイルシステムを暗号化ファイルシステムにすることでも、不揮発性記憶装置に保存する際にソフトウェアでメモリ上の情報全体を暗号化する方法もある。10

#### 【先行技術文献】

#### 【特許文献】

#### 【0007】

#### 【特許文献1】特開2008-204459号公報

#### 【発明の概要】

#### 【発明が解決しようとする課題】

#### 【0008】

上記SoCなどのハードウェアで暗号化する場合、その機構を情報処理装置のSoCの内部に追加する必要があるため、安価に実現することができない。20

#### 【0009】

また、LUKSのようにソフトウェアで暗号化する場合、データ処理装置が備えるメモリ全体に対して処理を行うことになるので、暗号化・復号化の処理時間の分、情報処理装置において要求される起動時間の短縮への寄与が少なくなってしまう。

#### 【0010】

一方で、暗号化の対象となるメモリに注目すると、汎用の情報処理装置(PC)などでは、様々なアプリケーションが動作しメモリ上にデータを残すため、暗号化が不要な領域を特定することができない。結果として、情報処理装置が備える全メモリを暗号化の対象とせざるを得ないため、暗号化処理時間の短縮が計れない。

また、情報処理装置の全メモリを対象としてしまうため、適切な暗号化のアルゴリズムを使用しないと、暗号化後のデータのパターンから暗号アルゴリズムが特定されてしまう等の課題があった。30

#### 【0011】

本発明は、上記の課題を解決するためになされたもので、本発明の目的は、情報処理装置が通常電力状態から省電力状態に移行する要因があった場合に、情報処理装置の状態を示す情報のうちの揮発性記憶手段の特定領域に記憶される情報については機密性を保持した状態で不揮発性記憶手段に対して短時間に退避できる仕組みを提供することである。

#### 【課題を解決するための手段】

#### 【0012】

上記目的を達成する本発明の情報処理装置は以下に示す構成を備える。

情報処理装置であって、前記情報処理装置の第1の電力状態から前記情報処理装置の少なくとも一部に電力が供給されない第2の電力状態へ遷移する前に、前記情報処理装置が実行するアプリケーションの状態を示す情報を記憶する揮発性記憶手段と、前記揮発性記憶手段に記憶される前記アプリケーションの状態を示す情報を、前記情報処理装置が前記第2の電力状態である間保持する不揮発性記憶手段と、前記情報処理装置が前記第1の電力状態から前記第2の電力状態に移行する場合に、前記アプリケーションの状態を示す情報のうちの前記揮発性記憶手段の特定領域以外に記憶される情報を前記不揮発性記憶手段に暗号化せずに記憶し、続いて、前記アプリケーションの状態を示す情報のうちの前記揮発性記憶手段の前記特定領域に記憶される情報を暗号化して前記不揮発性記憶手段に記憶する制御を行う制御手段と、を備えることを特徴とする。40

**【発明の効果】****【0013】**

本発明によれば、情報処理装置が通常電力状態から省電力状態に移行する要因があった場合に、情報処理装置の状態を示す情報のうちの揮発性記憶手段の特定領域に記憶される情報については機密性を保持した状態で不揮発性記憶手段に対して短時間に退避できる。

**【図面の簡単な説明】****【0014】**

【図1】情報処理装置のハードウェア構成を示すブロック図である。

【図2】図1に示したRAMの論理的構造を示す模式図である。

【図3】情報処理装置の電力制御方法を説明するフロー・チャートである。 10

【図4】情報処理装置の電力制御方法を説明するフロー・チャートである。

【図5】情報処理装置の電力制御方法を説明するフロー・チャートである。

【図6】情報処理装置の電力制御方法を説明するフロー・チャートである。

**【発明を実施するための形態】****【0015】**

次に本発明を実施するための最良の形態について図面を参照して説明する。

<システム構成の説明>

[第1実施形態]

**【0016】**

図1は、本実施形態を示す情報処理装置のハードウェア構成を示すブロック図である。 20  
本例は、所定のデータ処理要求を受け付けない状態に遷移した場合、省電力状態に遷移させる前に、揮発性記憶手段に記憶された情報を不揮発性記憶手段に退避させる制御を行う情報処理装置である。情報処理装置としては、ハイバネーションモードを備える装置であれば、データ処理の機能の別には本発明の適用は妨げられない。したがって、当該情報処理装置には、データ処理を行うパーソナルコンピュータや、データ送受信装置、プリンタ装置、スキャナ装置、プリント機能、スキャナ機能、データ通信機能を備える複合装置等が含まれる。

本実施形態では、不揮発性記憶装置としてHDDを用いた例を記載するが、他の不揮発性記憶装置（例えば、SSD、USBメモリ）を用いても構わない。

**【0017】**

図1において、100は情報処理装置で、ハードディスク(HDD)102に記憶されたソフトウェアを実行するCPU101を備え、CPU101はシステムバス113に接続される各デバイスを統括的に制御する。なお、CPU101は、アプリケーションが使用する特定情報を揮発性記憶手段（本実施形態では、RAM103）の特定領域（後述する暗号化対象領域202）に保持させながら、データ処理を行う。

**【0018】**

HDD102は、ソフトウェアやデータ等を保持し、電源供給が絶たれてもその内容を保持する不揮発性の記憶装置である。103はRAMで、CPU101のメインメモリ、ワークエリア等として機能する。104は割り込み制御部(INTC)で、電源スイッチ(POWER-SW)105と接続されている。POWER-SW105がOFFされると、INTC104に伝達され、CPU101は電源OFFを検知できる。また、POWER-SW105は、電源ユニット107とも接続されており、電源ONされると装置全体に対して電源が供給される。SRAM106は電池106Aによりデータが保持される記憶装置で、通常はコントローラボード上配置される。また、本実施形態においては、当該コントローラボードは、情報処理装置から着脱可能にバス接続されている。108はネットワークコントローラ(NIC)で、ネットワーク109を介して他の情報処理装置と通信可能に接続されている。電源ユニット107は、CPU101からの指示あるいは、NIC108から所定時間、データ受信処理が実行されない場合に、データ処理の復帰に必要なデバイスを除いて、電源の供給が不要なデバイスへは電源を供給しない省電力モード制御を行う。また、電源ユニット107は、省電力モード制御により低電力状態で、NIC108が 40  
50

データを受信したり、電源スイッチ（P O W - S W）1 0 5がO Nにする指示を検知した場合、各デバイスに必要な電源の供給を再開したりする電力制御を実行する。

#### 【0 0 1 9】

この際、C P U 1 0 1は、電源スイッチ（P O W - S W）1 0 5により電源をオフ状態（遮断状態）へ遷移させる指示を受け付けた場合、電源ユニット1 0 7がC P U 1 0 1の電源の供給を停止する前に、C P U 1 0 1は、実行していたアプリケーションの状態を正常に復帰させるために必要なR A M 1 0 3の情報をH D D 1 0 2に退避させる。また、電源スイッチ（P O W - S W）1 0 5により電源をオン状態へ遷移させる指示を受け付けた場合、電源ユニット1 0 7がC P U 1 0 1への電源の供給を再開した際に、C P U 1 0 1は、H D D 1 0 2に退避させた情報をR A M 1 0 3に復帰させる制御を実行する。

10

なお、本実施形態では、アプリケーションの起動に際して、パスワード等の機密情報を入力する必要がある場合、当該機密情報を特定の情報として、かつ、R A M 1 0 3上の特定の領域（暗号化対象領域2 0 2）で管理している。なお、複数のアプリケーションが起動している場合には、アプリケーションに対応づけられた特定の情報が複数記憶されている場合がある。

#### 【0 0 2 0】

また、C P U 1 0 1は、電源スイッチ（P O W - S W）1 0 5により電源をオフ状態へ遷移させる指示を受け付けた場合、R A M 1 0 3上の上記特定の領域の情報をH D D 1 0 2に退避させる際に、所定の暗号化方式で当該特定の情報のみを暗号化して、アプリケーションの再開に必要な情報とともにH D D 1 0 2に退避させる制御を行う。したがって、当該特定の情報の暗号化処理と、退避処理については短時間に効率よく処理できる。

20

また、C P U 1 0 1は、電源スイッチ（P O W - S W）1 0 5により電源をオン状態へ遷移させる指示を受け付けた場合、H D D 1 0 2に暗号化して退避させた特定の領域の情報については、復号化処理を実行してR A M 1 0 3上に復帰させる制御を行う。さらに、C P U 1 0 1は、暗号化していないアプリケーションに関わる情報についてはそのままR A M 1 0 3上に復帰させる制御を行う。

したがって、当該特定の情報の復号化処理と、復帰処理については短時間に効率よく処理できる。

#### 【0 0 2 1】

図2は、図1に示したR A M 1 0 3の論理的構造を示す模式図である。

30

図2において、暗号化非対象領域2 0 1は、C P U 1 0 1を動作させるためのプログラムやハイバネーション時に暗号化の必要がないデータが含まれている。特定領域に対応する暗号化対象領域2 0 2は、機密情報を含み、ハイバネーション時に暗号化が必要なデータが含まれている。

#### 【0 0 2 2】

例えば、ソフトウェアが動作する際に一時的にR A M 1 0 3にデータを保持するが、その際は暗号化非対象領域2 0 1にそれを配置する。ただし、ソフトウェアがパスワード等のセキュリティに関連するデータを扱う処理の場合は、データを暗号化対象領域2 0 2に配置する。以下、本実施形態における情報処理装置の電力制御について説明する。

#### 【0 0 2 3】

図3は、本実施形態を示す情報処理装置の電力制御方法を説明するフローチャートである。本例は、ハイバネーション状態に入る際に一部のデータを暗号化して退避する処理例である。なお、各ステップは、C P U 1 0 1がH D D 1 0 2に記憶される制御プログラムを実行することで実現される。本実施形態では、特定にハイバネーションモードに基づく処理のうち、特に上述したアプリケーションの機能に必要な機密情報（使用権限に関する情報を含む）の管理処理と、暗号化、復元化処理に伴う情報の退避制御、復元制御について詳述する。

40

#### 【0 0 2 4】

C P U 1 0 1がP O W - S W 1 0 5がO F Fされたことを、I N T C 1 0 4を経由して検知すると、ハイバネーション状態に入る処理が開始される（S 3 0 1）。ここでは一例

50

として、P O W - S W 1 0 5 がO F F されたことをきっかけとしているが、図示しない操作部からの指示や、図示しないタイマーなどからの信号がきっかけとなる場合がある。

#### 【0025】

続いて、各種ハードウェアの状態等を保持するために、終了処理が実行される（S 3 0 2）。本実施形態において、終了処理は、電源断に備えてのハードウェアの終了処理や、ハイバネーションから復帰する際に再設定するための設定の保持処理などを指す。設定は主にR A M 1 0 3 に保持される。終了処理が終了すると、C P U 1 0 1 は、R A M 1 0 3 の内容をH D D 1 0 2 に退避する処理を開始する。具体的には、最初に、C P U 1 0 1 は、暗号化非対象領域2 0 1 をH D D 1 0 2 に退避する（S 3 0 3）。

#### 【0026】

次に、C P U 1 0 1 は、暗号化対象領域2 0 2 の暗号化処理を行う（S 3 0 4）。ここで、暗号化のアルゴリズムについては特に制約はないが、強固な暗号アルゴリズムを使用すると、それだけR A M 1 0 3 を消費する傾向にある。

また、暗号アルゴリズムが使用する鍵情報も一時的にR A M 1 0 3 に保持する必要がある。その際は、暗号処理のために追加でR A M 1 0 3 領域が必要になるが、その場合は退避済の暗号化非対象領域2 0 1 を使用してもよい。なお、R A M 1 0 3 の暗号化対象領域2 0 2 のサイズや、アドレスを自動的に割り当てる構成とするが、暗号化処理の方式に応じてそのサイズ等を変更できるように構成してもよい。また、暗号化方式は、定期的に変更できるように構成してもよい。

また、暗号アルゴリズムにより、暗号化後のデータ長が変化する。データ長が大きくなる暗号アルゴリズムを使用する際にも、退避済の暗号化非対象領域2 0 1 を使用してもよい。

そして、最後に、C P U 1 0 1 は、暗号化済の暗号化対象領域2 0 2 をH D D 1 0 2 に退避する（S 3 0 5）。全てのメモリ退避が完了した時点で、H D D 1 0 2 にメモリ退避した旨を示すハイバネーション情報を記録して（S 3 0 6）、本処理を終了する。

#### 【0027】

なお、上記S 3 0 3 からS 3 0 5 の処理において、暗号化非対象領域2 0 1 と暗号化対象領域2 0 2 を分けて退避している。しかし、暗号化処理に別途R A M 1 0 3 を消費しない暗号アルゴリズムでは、S 3 0 4 , S 3 0 3 , S 3 0 5 の順で処理してもよい。

図4は、本実施形態を示す情報処理装置の電力制御方法を説明するフローチャートである。本例は、ハイバネーション状態から復帰する際の処理例である。なお、各ステップは、C P U 1 0 1 がH D D 1 0 2 に記憶される制御プログラムを実行することで実現される。本実施形態では、通常電力状態に移行する要因があった場合に、特定にハイバネーションモードに基づく処理のうち、特に上述したアプリケーションの機能に必要な機密情報の管理処理と、暗号化、復元化処理に関わる処理について説明する。

#### 【0028】

まず、システムは電源投入されると、C P U 1 0 1 は、S 3 0 6 で記録されたハイバネーション情報をH D D 1 0 2 に存在するかどうか判断する（S 4 0 1）。H D D 1 0 2 にハイバネーション情報が存在しないとC P U 1 0 1 が判断した場合は（S 4 0 1 : N）、C P U 1 0 1 は、通常の起動処理を行い（S 4 0 6）、本処理を終了して、通常のデータ処理に移行する。

ここで、通常の起動処理とは、H D D 1 0 2 に保存されたオペレーティングシステムの読み込みおよび初期化処理、デバイスドライバの読み込みおよび初期化処理、他のソフトウエアの読み込みおよび初期化処理などを指す。

一方、S 4 0 1 で、ハイバネーション情報が存在した場合（S 4 0 1 : Y）は、H D D 1 0 2 に退避されたR A M 1 0 3 の情報を復元する処理を開始する。

まず、暗号化対象領域2 0 2 に記憶されていたデータをH D D 1 0 2 からR A M 1 0 3 へ復元する（4 0 2）。

#### 【0029】

次に、暗号化対象領域2 0 2 の復号化処理を行う（S 4 0 3）。S 3 0 2 の暗号化処理と

10

20

30

40

50

同様、アルゴリズムによって処理に別途 RAM103 が必要だったり、データ長が変化したりする場合は、暗号化非対象領域 201 を使用してもよい。

そして、最後に暗号化非対象領域 201 に記憶されていたデータを HDD102 から RAM103 へ復元する (S404)。

この時点では、HDD102 に退避していた全ての RAM103 の情報が復元されることになる。

その後、リジューム処理を行う (S405)。リジューム処理は、ハードウェア毎に初期設定を行ったり、終了処理 302 で保持された設定を再度ハードウェアに設定したりする処理を行う。

#### [第2実施形態]

10

##### 【0030】

次に、ハイバネーション状態に入る際に一部のデータを着脱不可能な不揮発性記憶装置に退避する実施形態について、図5、図6を使用して説明する。

##### 【0031】

本実施形態では、着脱不可能な不揮発性記憶装置として、図1に示した SRAM106 を想定している。半導体メモリで構成される SRAM106 は、通常、CPU101、RAM103、INTC104、POWER-SW105、と共に同一の基板上に実装される。よって、着脱不可能なものとなる。なお、着脱不可能な不揮発性記憶装置であれば、必ずしも SRAM である必然性はない。

##### 【0032】

20

図5は、本実施形態を示す情報処理装置の電力制御方法を説明するフローチャートである。本例は、ハイバネーション状態に入る際に一部のデータを暗号化して退避する処理例である。なお、各ステップは、CPU101 が HDD102 に記憶される制御プログラムを実行することで実現される。なお、図3に示した S301, 302, 306 の処理に関しては、図3のフロー図の処理と同一なので割愛する。

終了処理が終了すると、CPU101 は、RAM103 の内容を HDD102 に退避する処理を開始する。次に、CPU101 は、上記特定領域以外に対応する暗号化非対象領域 201 を HDD102 に退避する (S313)。そして、最後に、CPU101 は、暗号化対象領域 202 を SRAM106 に退避して (S315)、本処理を終了する。

図6は、本実施形態を示す情報処理装置の電力制御方法を説明するフローチャートである。本例は、ハイバネーション状態から復帰する際の処理例である。なお、各ステップは、CPU101 が HDD102 に記憶される制御プログラムを実行することで実現される。なお、図6に示した S401, S405, S406 の処理に関しては、図4のフロー図の処理と同一なので割愛する。本実施形態では、特にハイバネーションモードに基づく処理のうち、特に上述したアプリケーションの機能に必要な機密情報の管理処理と、暗号化、復元化処理に関わる処理について説明する。

S401 で、ハイバネーション情報が存在すると CPU101 が判断した場合 (S401 : Y) は、CPU101 は、HDD102 に退避された RAM103 の情報を復元する処理を開始する。具体的には、CPU101 は、暗号化対象領域 202 に記憶されていたデータを SRAM106 から RAM103 へ復元する (S412)。そして、最後に、CPU101 は、暗号化非対象領域 201 を HDD102 から RAM103 へ復元して (S414)、本処理を終了する。

なお、上記実施形態では、POWER-SW105 が OFF 指示を受け付けた場合に上述したハイバネーション処理を実行する例について説明した。しかしながら、図1に示すようにネットワーク対応の情報処理装置の場合、ジョブ等の受信状態を監視してハイバネーション処理を実現する構成にも本発明を適用可能である。

##### 【0033】

40

本発明の各工程は、ネットワーク又は各種記憶媒体を介して取得したソフトウェア（プログラム）をパソコン（コンピュータ）等の処理装置（CPU、プロセッサ）にて実行することでも実現できる。

50

## 【0034】

本発明は上記実施形態に限定されるものではなく、本発明の趣旨に基づき種々の変形（各実施形態の有機的な組合せを含む）が可能であり、それらを本発明の範囲から除外するものではない。

## 【符号の説明】

## 【0035】

101 CPU

102 HDD

103 RAM

107 電源ユニット

10

【図1】



【図2】



【図3】



【図4】



【図5】



【図6】



---

フロントページの続き

(56)参考文献 特開2001-202167(JP,A)  
特開2010-214904(JP,A)  
特開2006-252021(JP,A)  
米国特許出願公開第2005/0044433(US,A1)  
特開平10-260912(JP,A)  
米国特許出願公開第2007/0101158(US,A1)

(58)調査した分野(Int.Cl., DB名)

G 06 F 1 / 30  
G 06 F 1 / 32  
G 06 F 11 / 14